PCI: Increase D3 delay for AMD Renoir/Cezanne XHCI
[linux-2.6-microblaze.git] / drivers / pci / quirks.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * This file contains work-arounds for many known PCI hardware bugs.
4  * Devices present only on certain architectures (host bridges et cetera)
5  * should be handled in arch-specific code.
6  *
7  * Note: any quirks for hotpluggable devices must _NOT_ be declared __init.
8  *
9  * Copyright (c) 1999 Martin Mares <mj@ucw.cz>
10  *
11  * Init/reset quirks for USB host controllers should be in the USB quirks
12  * file, where their drivers can use them.
13  */
14
15 #include <linux/types.h>
16 #include <linux/kernel.h>
17 #include <linux/export.h>
18 #include <linux/pci.h>
19 #include <linux/init.h>
20 #include <linux/delay.h>
21 #include <linux/acpi.h>
22 #include <linux/dmi.h>
23 #include <linux/ioport.h>
24 #include <linux/sched.h>
25 #include <linux/ktime.h>
26 #include <linux/mm.h>
27 #include <linux/nvme.h>
28 #include <linux/platform_data/x86/apple.h>
29 #include <linux/pm_runtime.h>
30 #include <linux/suspend.h>
31 #include <linux/switchtec.h>
32 #include <asm/dma.h>    /* isa_dma_bridge_buggy */
33 #include "pci.h"
34
35 static ktime_t fixup_debug_start(struct pci_dev *dev,
36                                  void (*fn)(struct pci_dev *dev))
37 {
38         if (initcall_debug)
39                 pci_info(dev, "calling  %pS @ %i\n", fn, task_pid_nr(current));
40
41         return ktime_get();
42 }
43
44 static void fixup_debug_report(struct pci_dev *dev, ktime_t calltime,
45                                void (*fn)(struct pci_dev *dev))
46 {
47         ktime_t delta, rettime;
48         unsigned long long duration;
49
50         rettime = ktime_get();
51         delta = ktime_sub(rettime, calltime);
52         duration = (unsigned long long) ktime_to_ns(delta) >> 10;
53         if (initcall_debug || duration > 10000)
54                 pci_info(dev, "%pS took %lld usecs\n", fn, duration);
55 }
56
57 static void pci_do_fixups(struct pci_dev *dev, struct pci_fixup *f,
58                           struct pci_fixup *end)
59 {
60         ktime_t calltime;
61
62         for (; f < end; f++)
63                 if ((f->class == (u32) (dev->class >> f->class_shift) ||
64                      f->class == (u32) PCI_ANY_ID) &&
65                     (f->vendor == dev->vendor ||
66                      f->vendor == (u16) PCI_ANY_ID) &&
67                     (f->device == dev->device ||
68                      f->device == (u16) PCI_ANY_ID)) {
69                         void (*hook)(struct pci_dev *dev);
70 #ifdef CONFIG_HAVE_ARCH_PREL32_RELOCATIONS
71                         hook = offset_to_ptr(&f->hook_offset);
72 #else
73                         hook = f->hook;
74 #endif
75                         calltime = fixup_debug_start(dev, hook);
76                         hook(dev);
77                         fixup_debug_report(dev, calltime, hook);
78                 }
79 }
80
81 extern struct pci_fixup __start_pci_fixups_early[];
82 extern struct pci_fixup __end_pci_fixups_early[];
83 extern struct pci_fixup __start_pci_fixups_header[];
84 extern struct pci_fixup __end_pci_fixups_header[];
85 extern struct pci_fixup __start_pci_fixups_final[];
86 extern struct pci_fixup __end_pci_fixups_final[];
87 extern struct pci_fixup __start_pci_fixups_enable[];
88 extern struct pci_fixup __end_pci_fixups_enable[];
89 extern struct pci_fixup __start_pci_fixups_resume[];
90 extern struct pci_fixup __end_pci_fixups_resume[];
91 extern struct pci_fixup __start_pci_fixups_resume_early[];
92 extern struct pci_fixup __end_pci_fixups_resume_early[];
93 extern struct pci_fixup __start_pci_fixups_suspend[];
94 extern struct pci_fixup __end_pci_fixups_suspend[];
95 extern struct pci_fixup __start_pci_fixups_suspend_late[];
96 extern struct pci_fixup __end_pci_fixups_suspend_late[];
97
98 static bool pci_apply_fixup_final_quirks;
99
100 void pci_fixup_device(enum pci_fixup_pass pass, struct pci_dev *dev)
101 {
102         struct pci_fixup *start, *end;
103
104         switch (pass) {
105         case pci_fixup_early:
106                 start = __start_pci_fixups_early;
107                 end = __end_pci_fixups_early;
108                 break;
109
110         case pci_fixup_header:
111                 start = __start_pci_fixups_header;
112                 end = __end_pci_fixups_header;
113                 break;
114
115         case pci_fixup_final:
116                 if (!pci_apply_fixup_final_quirks)
117                         return;
118                 start = __start_pci_fixups_final;
119                 end = __end_pci_fixups_final;
120                 break;
121
122         case pci_fixup_enable:
123                 start = __start_pci_fixups_enable;
124                 end = __end_pci_fixups_enable;
125                 break;
126
127         case pci_fixup_resume:
128                 start = __start_pci_fixups_resume;
129                 end = __end_pci_fixups_resume;
130                 break;
131
132         case pci_fixup_resume_early:
133                 start = __start_pci_fixups_resume_early;
134                 end = __end_pci_fixups_resume_early;
135                 break;
136
137         case pci_fixup_suspend:
138                 start = __start_pci_fixups_suspend;
139                 end = __end_pci_fixups_suspend;
140                 break;
141
142         case pci_fixup_suspend_late:
143                 start = __start_pci_fixups_suspend_late;
144                 end = __end_pci_fixups_suspend_late;
145                 break;
146
147         default:
148                 /* stupid compiler warning, you would think with an enum... */
149                 return;
150         }
151         pci_do_fixups(dev, start, end);
152 }
153 EXPORT_SYMBOL(pci_fixup_device);
154
155 static int __init pci_apply_final_quirks(void)
156 {
157         struct pci_dev *dev = NULL;
158         u8 cls = 0;
159         u8 tmp;
160
161         if (pci_cache_line_size)
162                 pr_info("PCI: CLS %u bytes\n", pci_cache_line_size << 2);
163
164         pci_apply_fixup_final_quirks = true;
165         for_each_pci_dev(dev) {
166                 pci_fixup_device(pci_fixup_final, dev);
167                 /*
168                  * If arch hasn't set it explicitly yet, use the CLS
169                  * value shared by all PCI devices.  If there's a
170                  * mismatch, fall back to the default value.
171                  */
172                 if (!pci_cache_line_size) {
173                         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &tmp);
174                         if (!cls)
175                                 cls = tmp;
176                         if (!tmp || cls == tmp)
177                                 continue;
178
179                         pci_info(dev, "CLS mismatch (%u != %u), using %u bytes\n",
180                                  cls << 2, tmp << 2,
181                                  pci_dfl_cache_line_size << 2);
182                         pci_cache_line_size = pci_dfl_cache_line_size;
183                 }
184         }
185
186         if (!pci_cache_line_size) {
187                 pr_info("PCI: CLS %u bytes, default %u\n", cls << 2,
188                         pci_dfl_cache_line_size << 2);
189                 pci_cache_line_size = cls ? cls : pci_dfl_cache_line_size;
190         }
191
192         return 0;
193 }
194 fs_initcall_sync(pci_apply_final_quirks);
195
196 /*
197  * Decoding should be disabled for a PCI device during BAR sizing to avoid
198  * conflict. But doing so may cause problems on host bridge and perhaps other
199  * key system devices. For devices that need to have mmio decoding always-on,
200  * we need to set the dev->mmio_always_on bit.
201  */
202 static void quirk_mmio_always_on(struct pci_dev *dev)
203 {
204         dev->mmio_always_on = 1;
205 }
206 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_ANY_ID, PCI_ANY_ID,
207                                 PCI_CLASS_BRIDGE_HOST, 8, quirk_mmio_always_on);
208
209 /*
210  * The Mellanox Tavor device gives false positive parity errors.  Disable
211  * parity error reporting.
212  */
213 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_MELLANOX, PCI_DEVICE_ID_MELLANOX_TAVOR, pci_disable_parity);
214 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_MELLANOX, PCI_DEVICE_ID_MELLANOX_TAVOR_BRIDGE, pci_disable_parity);
215
216 /*
217  * Deal with broken BIOSes that neglect to enable passive release,
218  * which can cause problems in combination with the 82441FX/PPro MTRRs
219  */
220 static void quirk_passive_release(struct pci_dev *dev)
221 {
222         struct pci_dev *d = NULL;
223         unsigned char dlc;
224
225         /*
226          * We have to make sure a particular bit is set in the PIIX3
227          * ISA bridge, so we have to go out and find it.
228          */
229         while ((d = pci_get_device(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82371SB_0, d))) {
230                 pci_read_config_byte(d, 0x82, &dlc);
231                 if (!(dlc & 1<<1)) {
232                         pci_info(d, "PIIX3: Enabling Passive Release\n");
233                         dlc |= 1<<1;
234                         pci_write_config_byte(d, 0x82, dlc);
235                 }
236         }
237 }
238 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82441,      quirk_passive_release);
239 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82441,      quirk_passive_release);
240
241 /*
242  * The VIA VP2/VP3/MVP3 seem to have some 'features'. There may be a
243  * workaround but VIA don't answer queries. If you happen to have good
244  * contacts at VIA ask them for me please -- Alan
245  *
246  * This appears to be BIOS not version dependent. So presumably there is a
247  * chipset level fix.
248  */
249 static void quirk_isa_dma_hangs(struct pci_dev *dev)
250 {
251         if (!isa_dma_bridge_buggy) {
252                 isa_dma_bridge_buggy = 1;
253                 pci_info(dev, "Activating ISA DMA hang workarounds\n");
254         }
255 }
256 /*
257  * It's not totally clear which chipsets are the problematic ones.  We know
258  * 82C586 and 82C596 variants are affected.
259  */
260 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C586_0,     quirk_isa_dma_hangs);
261 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C596,       quirk_isa_dma_hangs);
262 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82371SB_0,  quirk_isa_dma_hangs);
263 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AL,       PCI_DEVICE_ID_AL_M1533,         quirk_isa_dma_hangs);
264 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NEC,      PCI_DEVICE_ID_NEC_CBUS_1,       quirk_isa_dma_hangs);
265 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NEC,      PCI_DEVICE_ID_NEC_CBUS_2,       quirk_isa_dma_hangs);
266 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NEC,      PCI_DEVICE_ID_NEC_CBUS_3,       quirk_isa_dma_hangs);
267
268 /*
269  * Intel NM10 "TigerPoint" LPC PM1a_STS.BM_STS must be clear
270  * for some HT machines to use C4 w/o hanging.
271  */
272 static void quirk_tigerpoint_bm_sts(struct pci_dev *dev)
273 {
274         u32 pmbase;
275         u16 pm1a;
276
277         pci_read_config_dword(dev, 0x40, &pmbase);
278         pmbase = pmbase & 0xff80;
279         pm1a = inw(pmbase);
280
281         if (pm1a & 0x10) {
282                 pci_info(dev, FW_BUG "TigerPoint LPC.BM_STS cleared\n");
283                 outw(0x10, pmbase);
284         }
285 }
286 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_TGP_LPC, quirk_tigerpoint_bm_sts);
287
288 /* Chipsets where PCI->PCI transfers vanish or hang */
289 static void quirk_nopcipci(struct pci_dev *dev)
290 {
291         if ((pci_pci_problems & PCIPCI_FAIL) == 0) {
292                 pci_info(dev, "Disabling direct PCI/PCI transfers\n");
293                 pci_pci_problems |= PCIPCI_FAIL;
294         }
295 }
296 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SI,       PCI_DEVICE_ID_SI_5597,          quirk_nopcipci);
297 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SI,       PCI_DEVICE_ID_SI_496,           quirk_nopcipci);
298
299 static void quirk_nopciamd(struct pci_dev *dev)
300 {
301         u8 rev;
302         pci_read_config_byte(dev, 0x08, &rev);
303         if (rev == 0x13) {
304                 /* Erratum 24 */
305                 pci_info(dev, "Chipset erratum: Disabling direct PCI/AGP transfers\n");
306                 pci_pci_problems |= PCIAGP_FAIL;
307         }
308 }
309 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,      PCI_DEVICE_ID_AMD_8151_0,       quirk_nopciamd);
310
311 /* Triton requires workarounds to be used by the drivers */
312 static void quirk_triton(struct pci_dev *dev)
313 {
314         if ((pci_pci_problems&PCIPCI_TRITON) == 0) {
315                 pci_info(dev, "Limiting direct PCI/PCI transfers\n");
316                 pci_pci_problems |= PCIPCI_TRITON;
317         }
318 }
319 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82437,      quirk_triton);
320 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82437VX,    quirk_triton);
321 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82439,      quirk_triton);
322 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82439TX,    quirk_triton);
323
324 /*
325  * VIA Apollo KT133 needs PCI latency patch
326  * Made according to a Windows driver-based patch by George E. Breese;
327  * see PCI Latency Adjust on http://www.viahardware.com/download/viatweak.shtm
328  * Also see http://www.au-ja.org/review-kt133a-1-en.phtml for the info on
329  * which Mr Breese based his work.
330  *
331  * Updated based on further information from the site and also on
332  * information provided by VIA
333  */
334 static void quirk_vialatency(struct pci_dev *dev)
335 {
336         struct pci_dev *p;
337         u8 busarb;
338
339         /*
340          * Ok, we have a potential problem chipset here. Now see if we have
341          * a buggy southbridge.
342          */
343         p = pci_get_device(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_82C686, NULL);
344         if (p != NULL) {
345
346                 /*
347                  * 0x40 - 0x4f == 686B, 0x10 - 0x2f == 686A;
348                  * thanks Dan Hollis.
349                  * Check for buggy part revisions
350                  */
351                 if (p->revision < 0x40 || p->revision > 0x42)
352                         goto exit;
353         } else {
354                 p = pci_get_device(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_8231, NULL);
355                 if (p == NULL)  /* No problem parts */
356                         goto exit;
357
358                 /* Check for buggy part revisions */
359                 if (p->revision < 0x10 || p->revision > 0x12)
360                         goto exit;
361         }
362
363         /*
364          * Ok we have the problem. Now set the PCI master grant to occur
365          * every master grant. The apparent bug is that under high PCI load
366          * (quite common in Linux of course) you can get data loss when the
367          * CPU is held off the bus for 3 bus master requests.  This happens
368          * to include the IDE controllers....
369          *
370          * VIA only apply this fix when an SB Live! is present but under
371          * both Linux and Windows this isn't enough, and we have seen
372          * corruption without SB Live! but with things like 3 UDMA IDE
373          * controllers. So we ignore that bit of the VIA recommendation..
374          */
375         pci_read_config_byte(dev, 0x76, &busarb);
376
377         /*
378          * Set bit 4 and bit 5 of byte 76 to 0x01
379          * "Master priority rotation on every PCI master grant"
380          */
381         busarb &= ~(1<<5);
382         busarb |= (1<<4);
383         pci_write_config_byte(dev, 0x76, busarb);
384         pci_info(dev, "Applying VIA southbridge workaround\n");
385 exit:
386         pci_dev_put(p);
387 }
388 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_8363_0,       quirk_vialatency);
389 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_8371_1,       quirk_vialatency);
390 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_8361,         quirk_vialatency);
391 /* Must restore this on a resume from RAM */
392 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8363_0,       quirk_vialatency);
393 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8371_1,       quirk_vialatency);
394 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8361,         quirk_vialatency);
395
396 /* VIA Apollo VP3 needs ETBF on BT848/878 */
397 static void quirk_viaetbf(struct pci_dev *dev)
398 {
399         if ((pci_pci_problems&PCIPCI_VIAETBF) == 0) {
400                 pci_info(dev, "Limiting direct PCI/PCI transfers\n");
401                 pci_pci_problems |= PCIPCI_VIAETBF;
402         }
403 }
404 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C597_0,     quirk_viaetbf);
405
406 static void quirk_vsfx(struct pci_dev *dev)
407 {
408         if ((pci_pci_problems&PCIPCI_VSFX) == 0) {
409                 pci_info(dev, "Limiting direct PCI/PCI transfers\n");
410                 pci_pci_problems |= PCIPCI_VSFX;
411         }
412 }
413 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C576,       quirk_vsfx);
414
415 /*
416  * ALi Magik requires workarounds to be used by the drivers that DMA to AGP
417  * space. Latency must be set to 0xA and Triton workaround applied too.
418  * [Info kindly provided by ALi]
419  */
420 static void quirk_alimagik(struct pci_dev *dev)
421 {
422         if ((pci_pci_problems&PCIPCI_ALIMAGIK) == 0) {
423                 pci_info(dev, "Limiting direct PCI/PCI transfers\n");
424                 pci_pci_problems |= PCIPCI_ALIMAGIK|PCIPCI_TRITON;
425         }
426 }
427 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AL,       PCI_DEVICE_ID_AL_M1647,         quirk_alimagik);
428 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AL,       PCI_DEVICE_ID_AL_M1651,         quirk_alimagik);
429
430 /* Natoma has some interesting boundary conditions with Zoran stuff at least */
431 static void quirk_natoma(struct pci_dev *dev)
432 {
433         if ((pci_pci_problems&PCIPCI_NATOMA) == 0) {
434                 pci_info(dev, "Limiting direct PCI/PCI transfers\n");
435                 pci_pci_problems |= PCIPCI_NATOMA;
436         }
437 }
438 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82441,      quirk_natoma);
439 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443LX_0,  quirk_natoma);
440 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443LX_1,  quirk_natoma);
441 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443BX_0,  quirk_natoma);
442 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443BX_1,  quirk_natoma);
443 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82443BX_2,  quirk_natoma);
444
445 /*
446  * This chip can cause PCI parity errors if config register 0xA0 is read
447  * while DMAs are occurring.
448  */
449 static void quirk_citrine(struct pci_dev *dev)
450 {
451         dev->cfg_size = 0xA0;
452 }
453 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_IBM,     PCI_DEVICE_ID_IBM_CITRINE,      quirk_citrine);
454
455 /*
456  * This chip can cause bus lockups if config addresses above 0x600
457  * are read or written.
458  */
459 static void quirk_nfp6000(struct pci_dev *dev)
460 {
461         dev->cfg_size = 0x600;
462 }
463 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_NETRONOME,       PCI_DEVICE_ID_NETRONOME_NFP4000,        quirk_nfp6000);
464 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_NETRONOME,       PCI_DEVICE_ID_NETRONOME_NFP6000,        quirk_nfp6000);
465 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_NETRONOME,       PCI_DEVICE_ID_NETRONOME_NFP5000,        quirk_nfp6000);
466 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_NETRONOME,       PCI_DEVICE_ID_NETRONOME_NFP6000_VF,     quirk_nfp6000);
467
468 /*  On IBM Crocodile ipr SAS adapters, expand BAR to system page size */
469 static void quirk_extend_bar_to_page(struct pci_dev *dev)
470 {
471         int i;
472
473         for (i = 0; i < PCI_STD_NUM_BARS; i++) {
474                 struct resource *r = &dev->resource[i];
475
476                 if (r->flags & IORESOURCE_MEM && resource_size(r) < PAGE_SIZE) {
477                         r->end = PAGE_SIZE - 1;
478                         r->start = 0;
479                         r->flags |= IORESOURCE_UNSET;
480                         pci_info(dev, "expanded BAR %d to page size: %pR\n",
481                                  i, r);
482                 }
483         }
484 }
485 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_IBM, 0x034a, quirk_extend_bar_to_page);
486
487 /*
488  * S3 868 and 968 chips report region size equal to 32M, but they decode 64M.
489  * If it's needed, re-allocate the region.
490  */
491 static void quirk_s3_64M(struct pci_dev *dev)
492 {
493         struct resource *r = &dev->resource[0];
494
495         if ((r->start & 0x3ffffff) || r->end != r->start + 0x3ffffff) {
496                 r->flags |= IORESOURCE_UNSET;
497                 r->start = 0;
498                 r->end = 0x3ffffff;
499         }
500 }
501 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_S3,      PCI_DEVICE_ID_S3_868,           quirk_s3_64M);
502 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_S3,      PCI_DEVICE_ID_S3_968,           quirk_s3_64M);
503
504 static void quirk_io(struct pci_dev *dev, int pos, unsigned size,
505                      const char *name)
506 {
507         u32 region;
508         struct pci_bus_region bus_region;
509         struct resource *res = dev->resource + pos;
510
511         pci_read_config_dword(dev, PCI_BASE_ADDRESS_0 + (pos << 2), &region);
512
513         if (!region)
514                 return;
515
516         res->name = pci_name(dev);
517         res->flags = region & ~PCI_BASE_ADDRESS_IO_MASK;
518         res->flags |=
519                 (IORESOURCE_IO | IORESOURCE_PCI_FIXED | IORESOURCE_SIZEALIGN);
520         region &= ~(size - 1);
521
522         /* Convert from PCI bus to resource space */
523         bus_region.start = region;
524         bus_region.end = region + size - 1;
525         pcibios_bus_to_resource(dev->bus, res, &bus_region);
526
527         pci_info(dev, FW_BUG "%s quirk: reg 0x%x: %pR\n",
528                  name, PCI_BASE_ADDRESS_0 + (pos << 2), res);
529 }
530
531 /*
532  * Some CS5536 BIOSes (for example, the Soekris NET5501 board w/ comBIOS
533  * ver. 1.33  20070103) don't set the correct ISA PCI region header info.
534  * BAR0 should be 8 bytes; instead, it may be set to something like 8k
535  * (which conflicts w/ BAR1's memory range).
536  *
537  * CS553x's ISA PCI BARs may also be read-only (ref:
538  * https://bugzilla.kernel.org/show_bug.cgi?id=85991 - Comment #4 forward).
539  */
540 static void quirk_cs5536_vsa(struct pci_dev *dev)
541 {
542         static char *name = "CS5536 ISA bridge";
543
544         if (pci_resource_len(dev, 0) != 8) {
545                 quirk_io(dev, 0,   8, name);    /* SMB */
546                 quirk_io(dev, 1, 256, name);    /* GPIO */
547                 quirk_io(dev, 2,  64, name);    /* MFGPT */
548                 pci_info(dev, "%s bug detected (incorrect header); workaround applied\n",
549                          name);
550         }
551 }
552 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_CS5536_ISA, quirk_cs5536_vsa);
553
554 static void quirk_io_region(struct pci_dev *dev, int port,
555                                 unsigned size, int nr, const char *name)
556 {
557         u16 region;
558         struct pci_bus_region bus_region;
559         struct resource *res = dev->resource + nr;
560
561         pci_read_config_word(dev, port, &region);
562         region &= ~(size - 1);
563
564         if (!region)
565                 return;
566
567         res->name = pci_name(dev);
568         res->flags = IORESOURCE_IO;
569
570         /* Convert from PCI bus to resource space */
571         bus_region.start = region;
572         bus_region.end = region + size - 1;
573         pcibios_bus_to_resource(dev->bus, res, &bus_region);
574
575         if (!pci_claim_resource(dev, nr))
576                 pci_info(dev, "quirk: %pR claimed by %s\n", res, name);
577 }
578
579 /*
580  * ATI Northbridge setups MCE the processor if you even read somewhere
581  * between 0x3b0->0x3bb or read 0x3d3
582  */
583 static void quirk_ati_exploding_mce(struct pci_dev *dev)
584 {
585         pci_info(dev, "ATI Northbridge, reserving I/O ports 0x3b0 to 0x3bb\n");
586         /* Mae rhaid i ni beidio ag edrych ar y lleoliadiau I/O hyn */
587         request_region(0x3b0, 0x0C, "RadeonIGP");
588         request_region(0x3d3, 0x01, "RadeonIGP");
589 }
590 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI,      PCI_DEVICE_ID_ATI_RS100,   quirk_ati_exploding_mce);
591
592 /*
593  * In the AMD NL platform, this device ([1022:7912]) has a class code of
594  * PCI_CLASS_SERIAL_USB_XHCI (0x0c0330), which means the xhci driver will
595  * claim it.
596  *
597  * But the dwc3 driver is a more specific driver for this device, and we'd
598  * prefer to use it instead of xhci. To prevent xhci from claiming the
599  * device, change the class code to 0x0c03fe, which the PCI r3.0 spec
600  * defines as "USB device (not host controller)". The dwc3 driver can then
601  * claim it based on its Vendor and Device ID.
602  */
603 static void quirk_amd_nl_class(struct pci_dev *pdev)
604 {
605         u32 class = pdev->class;
606
607         /* Use "USB Device (not host controller)" class */
608         pdev->class = PCI_CLASS_SERIAL_USB_DEVICE;
609         pci_info(pdev, "PCI class overridden (%#08x -> %#08x) so dwc3 driver can claim this instead of xhci\n",
610                  class, pdev->class);
611 }
612 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_NL_USB,
613                 quirk_amd_nl_class);
614
615 /*
616  * Synopsys USB 3.x host HAPS platform has a class code of
617  * PCI_CLASS_SERIAL_USB_XHCI, and xhci driver can claim it.  However, these
618  * devices should use dwc3-haps driver.  Change these devices' class code to
619  * PCI_CLASS_SERIAL_USB_DEVICE to prevent the xhci-pci driver from claiming
620  * them.
621  */
622 static void quirk_synopsys_haps(struct pci_dev *pdev)
623 {
624         u32 class = pdev->class;
625
626         switch (pdev->device) {
627         case PCI_DEVICE_ID_SYNOPSYS_HAPSUSB3:
628         case PCI_DEVICE_ID_SYNOPSYS_HAPSUSB3_AXI:
629         case PCI_DEVICE_ID_SYNOPSYS_HAPSUSB31:
630                 pdev->class = PCI_CLASS_SERIAL_USB_DEVICE;
631                 pci_info(pdev, "PCI class overridden (%#08x -> %#08x) so dwc3 driver can claim this instead of xhci\n",
632                          class, pdev->class);
633                 break;
634         }
635 }
636 DECLARE_PCI_FIXUP_CLASS_HEADER(PCI_VENDOR_ID_SYNOPSYS, PCI_ANY_ID,
637                                PCI_CLASS_SERIAL_USB_XHCI, 0,
638                                quirk_synopsys_haps);
639
640 /*
641  * Let's make the southbridge information explicit instead of having to
642  * worry about people probing the ACPI areas, for example.. (Yes, it
643  * happens, and if you read the wrong ACPI register it will put the machine
644  * to sleep with no way of waking it up again. Bummer).
645  *
646  * ALI M7101: Two IO regions pointed to by words at
647  *      0xE0 (64 bytes of ACPI registers)
648  *      0xE2 (32 bytes of SMB registers)
649  */
650 static void quirk_ali7101_acpi(struct pci_dev *dev)
651 {
652         quirk_io_region(dev, 0xE0, 64, PCI_BRIDGE_RESOURCES, "ali7101 ACPI");
653         quirk_io_region(dev, 0xE2, 32, PCI_BRIDGE_RESOURCES+1, "ali7101 SMB");
654 }
655 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_AL,      PCI_DEVICE_ID_AL_M7101,         quirk_ali7101_acpi);
656
657 static void piix4_io_quirk(struct pci_dev *dev, const char *name, unsigned int port, unsigned int enable)
658 {
659         u32 devres;
660         u32 mask, size, base;
661
662         pci_read_config_dword(dev, port, &devres);
663         if ((devres & enable) != enable)
664                 return;
665         mask = (devres >> 16) & 15;
666         base = devres & 0xffff;
667         size = 16;
668         for (;;) {
669                 unsigned bit = size >> 1;
670                 if ((bit & mask) == bit)
671                         break;
672                 size = bit;
673         }
674         /*
675          * For now we only print it out. Eventually we'll want to
676          * reserve it (at least if it's in the 0x1000+ range), but
677          * let's get enough confirmation reports first.
678          */
679         base &= -size;
680         pci_info(dev, "%s PIO at %04x-%04x\n", name, base, base + size - 1);
681 }
682
683 static void piix4_mem_quirk(struct pci_dev *dev, const char *name, unsigned int port, unsigned int enable)
684 {
685         u32 devres;
686         u32 mask, size, base;
687
688         pci_read_config_dword(dev, port, &devres);
689         if ((devres & enable) != enable)
690                 return;
691         base = devres & 0xffff0000;
692         mask = (devres & 0x3f) << 16;
693         size = 128 << 16;
694         for (;;) {
695                 unsigned bit = size >> 1;
696                 if ((bit & mask) == bit)
697                         break;
698                 size = bit;
699         }
700
701         /*
702          * For now we only print it out. Eventually we'll want to
703          * reserve it, but let's get enough confirmation reports first.
704          */
705         base &= -size;
706         pci_info(dev, "%s MMIO at %04x-%04x\n", name, base, base + size - 1);
707 }
708
709 /*
710  * PIIX4 ACPI: Two IO regions pointed to by longwords at
711  *      0x40 (64 bytes of ACPI registers)
712  *      0x90 (16 bytes of SMB registers)
713  * and a few strange programmable PIIX4 device resources.
714  */
715 static void quirk_piix4_acpi(struct pci_dev *dev)
716 {
717         u32 res_a;
718
719         quirk_io_region(dev, 0x40, 64, PCI_BRIDGE_RESOURCES, "PIIX4 ACPI");
720         quirk_io_region(dev, 0x90, 16, PCI_BRIDGE_RESOURCES+1, "PIIX4 SMB");
721
722         /* Device resource A has enables for some of the other ones */
723         pci_read_config_dword(dev, 0x5c, &res_a);
724
725         piix4_io_quirk(dev, "PIIX4 devres B", 0x60, 3 << 21);
726         piix4_io_quirk(dev, "PIIX4 devres C", 0x64, 3 << 21);
727
728         /* Device resource D is just bitfields for static resources */
729
730         /* Device 12 enabled? */
731         if (res_a & (1 << 29)) {
732                 piix4_io_quirk(dev, "PIIX4 devres E", 0x68, 1 << 20);
733                 piix4_mem_quirk(dev, "PIIX4 devres F", 0x6c, 1 << 7);
734         }
735         /* Device 13 enabled? */
736         if (res_a & (1 << 30)) {
737                 piix4_io_quirk(dev, "PIIX4 devres G", 0x70, 1 << 20);
738                 piix4_mem_quirk(dev, "PIIX4 devres H", 0x74, 1 << 7);
739         }
740         piix4_io_quirk(dev, "PIIX4 devres I", 0x78, 1 << 20);
741         piix4_io_quirk(dev, "PIIX4 devres J", 0x7c, 1 << 20);
742 }
743 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82371AB_3,  quirk_piix4_acpi);
744 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82443MX_3,  quirk_piix4_acpi);
745
746 #define ICH_PMBASE      0x40
747 #define ICH_ACPI_CNTL   0x44
748 #define  ICH4_ACPI_EN   0x10
749 #define  ICH6_ACPI_EN   0x80
750 #define ICH4_GPIOBASE   0x58
751 #define ICH4_GPIO_CNTL  0x5c
752 #define  ICH4_GPIO_EN   0x10
753 #define ICH6_GPIOBASE   0x48
754 #define ICH6_GPIO_CNTL  0x4c
755 #define  ICH6_GPIO_EN   0x10
756
757 /*
758  * ICH4, ICH4-M, ICH5, ICH5-M ACPI: Three IO regions pointed to by longwords at
759  *      0x40 (128 bytes of ACPI, GPIO & TCO registers)
760  *      0x58 (64 bytes of GPIO I/O space)
761  */
762 static void quirk_ich4_lpc_acpi(struct pci_dev *dev)
763 {
764         u8 enable;
765
766         /*
767          * The check for PCIBIOS_MIN_IO is to ensure we won't create a conflict
768          * with low legacy (and fixed) ports. We don't know the decoding
769          * priority and can't tell whether the legacy device or the one created
770          * here is really at that address.  This happens on boards with broken
771          * BIOSes.
772          */
773         pci_read_config_byte(dev, ICH_ACPI_CNTL, &enable);
774         if (enable & ICH4_ACPI_EN)
775                 quirk_io_region(dev, ICH_PMBASE, 128, PCI_BRIDGE_RESOURCES,
776                                  "ICH4 ACPI/GPIO/TCO");
777
778         pci_read_config_byte(dev, ICH4_GPIO_CNTL, &enable);
779         if (enable & ICH4_GPIO_EN)
780                 quirk_io_region(dev, ICH4_GPIOBASE, 64, PCI_BRIDGE_RESOURCES+1,
781                                 "ICH4 GPIO");
782 }
783 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801AA_0,         quirk_ich4_lpc_acpi);
784 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801AB_0,         quirk_ich4_lpc_acpi);
785 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801BA_0,         quirk_ich4_lpc_acpi);
786 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801BA_10,        quirk_ich4_lpc_acpi);
787 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801CA_0,         quirk_ich4_lpc_acpi);
788 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801CA_12,        quirk_ich4_lpc_acpi);
789 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801DB_0,         quirk_ich4_lpc_acpi);
790 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801DB_12,        quirk_ich4_lpc_acpi);
791 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82801EB_0,         quirk_ich4_lpc_acpi);
792 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_ESB_1,             quirk_ich4_lpc_acpi);
793
794 static void ich6_lpc_acpi_gpio(struct pci_dev *dev)
795 {
796         u8 enable;
797
798         pci_read_config_byte(dev, ICH_ACPI_CNTL, &enable);
799         if (enable & ICH6_ACPI_EN)
800                 quirk_io_region(dev, ICH_PMBASE, 128, PCI_BRIDGE_RESOURCES,
801                                  "ICH6 ACPI/GPIO/TCO");
802
803         pci_read_config_byte(dev, ICH6_GPIO_CNTL, &enable);
804         if (enable & ICH6_GPIO_EN)
805                 quirk_io_region(dev, ICH6_GPIOBASE, 64, PCI_BRIDGE_RESOURCES+1,
806                                 "ICH6 GPIO");
807 }
808
809 static void ich6_lpc_generic_decode(struct pci_dev *dev, unsigned reg,
810                                     const char *name, int dynsize)
811 {
812         u32 val;
813         u32 size, base;
814
815         pci_read_config_dword(dev, reg, &val);
816
817         /* Enabled? */
818         if (!(val & 1))
819                 return;
820         base = val & 0xfffc;
821         if (dynsize) {
822                 /*
823                  * This is not correct. It is 16, 32 or 64 bytes depending on
824                  * register D31:F0:ADh bits 5:4.
825                  *
826                  * But this gets us at least _part_ of it.
827                  */
828                 size = 16;
829         } else {
830                 size = 128;
831         }
832         base &= ~(size-1);
833
834         /*
835          * Just print it out for now. We should reserve it after more
836          * debugging.
837          */
838         pci_info(dev, "%s PIO at %04x-%04x\n", name, base, base+size-1);
839 }
840
841 static void quirk_ich6_lpc(struct pci_dev *dev)
842 {
843         /* Shared ACPI/GPIO decode with all ICH6+ */
844         ich6_lpc_acpi_gpio(dev);
845
846         /* ICH6-specific generic IO decode */
847         ich6_lpc_generic_decode(dev, 0x84, "LPC Generic IO decode 1", 0);
848         ich6_lpc_generic_decode(dev, 0x88, "LPC Generic IO decode 2", 1);
849 }
850 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH6_0, quirk_ich6_lpc);
851 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH6_1, quirk_ich6_lpc);
852
853 static void ich7_lpc_generic_decode(struct pci_dev *dev, unsigned reg,
854                                     const char *name)
855 {
856         u32 val;
857         u32 mask, base;
858
859         pci_read_config_dword(dev, reg, &val);
860
861         /* Enabled? */
862         if (!(val & 1))
863                 return;
864
865         /* IO base in bits 15:2, mask in bits 23:18, both are dword-based */
866         base = val & 0xfffc;
867         mask = (val >> 16) & 0xfc;
868         mask |= 3;
869
870         /*
871          * Just print it out for now. We should reserve it after more
872          * debugging.
873          */
874         pci_info(dev, "%s PIO at %04x (mask %04x)\n", name, base, mask);
875 }
876
877 /* ICH7-10 has the same common LPC generic IO decode registers */
878 static void quirk_ich7_lpc(struct pci_dev *dev)
879 {
880         /* We share the common ACPI/GPIO decode with ICH6 */
881         ich6_lpc_acpi_gpio(dev);
882
883         /* And have 4 ICH7+ generic decodes */
884         ich7_lpc_generic_decode(dev, 0x84, "ICH7 LPC Generic IO decode 1");
885         ich7_lpc_generic_decode(dev, 0x88, "ICH7 LPC Generic IO decode 2");
886         ich7_lpc_generic_decode(dev, 0x8c, "ICH7 LPC Generic IO decode 3");
887         ich7_lpc_generic_decode(dev, 0x90, "ICH7 LPC Generic IO decode 4");
888 }
889 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH7_0, quirk_ich7_lpc);
890 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH7_1, quirk_ich7_lpc);
891 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH7_31, quirk_ich7_lpc);
892 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH8_0, quirk_ich7_lpc);
893 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH8_2, quirk_ich7_lpc);
894 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH8_3, quirk_ich7_lpc);
895 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH8_1, quirk_ich7_lpc);
896 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH8_4, quirk_ich7_lpc);
897 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH9_2, quirk_ich7_lpc);
898 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH9_4, quirk_ich7_lpc);
899 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH9_7, quirk_ich7_lpc);
900 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH9_8, quirk_ich7_lpc);
901 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH10_1, quirk_ich7_lpc);
902
903 /*
904  * VIA ACPI: One IO region pointed to by longword at
905  *      0x48 or 0x20 (256 bytes of ACPI registers)
906  */
907 static void quirk_vt82c586_acpi(struct pci_dev *dev)
908 {
909         if (dev->revision & 0x10)
910                 quirk_io_region(dev, 0x48, 256, PCI_BRIDGE_RESOURCES,
911                                 "vt82c586 ACPI");
912 }
913 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C586_3,     quirk_vt82c586_acpi);
914
915 /*
916  * VIA VT82C686 ACPI: Three IO region pointed to by (long)words at
917  *      0x48 (256 bytes of ACPI registers)
918  *      0x70 (128 bytes of hardware monitoring register)
919  *      0x90 (16 bytes of SMB registers)
920  */
921 static void quirk_vt82c686_acpi(struct pci_dev *dev)
922 {
923         quirk_vt82c586_acpi(dev);
924
925         quirk_io_region(dev, 0x70, 128, PCI_BRIDGE_RESOURCES+1,
926                                  "vt82c686 HW-mon");
927
928         quirk_io_region(dev, 0x90, 16, PCI_BRIDGE_RESOURCES+2, "vt82c686 SMB");
929 }
930 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C686_4,     quirk_vt82c686_acpi);
931
932 /*
933  * VIA VT8235 ISA Bridge: Two IO regions pointed to by words at
934  *      0x88 (128 bytes of power management registers)
935  *      0xd0 (16 bytes of SMB registers)
936  */
937 static void quirk_vt8235_acpi(struct pci_dev *dev)
938 {
939         quirk_io_region(dev, 0x88, 128, PCI_BRIDGE_RESOURCES, "vt8235 PM");
940         quirk_io_region(dev, 0xd0, 16, PCI_BRIDGE_RESOURCES+1, "vt8235 SMB");
941 }
942 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8235, quirk_vt8235_acpi);
943
944 /*
945  * TI XIO2000a PCIe-PCI Bridge erroneously reports it supports fast
946  * back-to-back: Disable fast back-to-back on the secondary bus segment
947  */
948 static void quirk_xio2000a(struct pci_dev *dev)
949 {
950         struct pci_dev *pdev;
951         u16 command;
952
953         pci_warn(dev, "TI XIO2000a quirk detected; secondary bus fast back-to-back transfers disabled\n");
954         list_for_each_entry(pdev, &dev->subordinate->devices, bus_list) {
955                 pci_read_config_word(pdev, PCI_COMMAND, &command);
956                 if (command & PCI_COMMAND_FAST_BACK)
957                         pci_write_config_word(pdev, PCI_COMMAND, command & ~PCI_COMMAND_FAST_BACK);
958         }
959 }
960 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_TI, PCI_DEVICE_ID_TI_XIO2000A,
961                         quirk_xio2000a);
962
963 #ifdef CONFIG_X86_IO_APIC
964
965 #include <asm/io_apic.h>
966
967 /*
968  * VIA 686A/B: If an IO-APIC is active, we need to route all on-chip
969  * devices to the external APIC.
970  *
971  * TODO: When we have device-specific interrupt routers, this code will go
972  * away from quirks.
973  */
974 static void quirk_via_ioapic(struct pci_dev *dev)
975 {
976         u8 tmp;
977
978         if (nr_ioapics < 1)
979                 tmp = 0;    /* nothing routed to external APIC */
980         else
981                 tmp = 0x1f; /* all known bits (4-0) routed to external APIC */
982
983         pci_info(dev, "%sbling VIA external APIC routing\n",
984                tmp == 0 ? "Disa" : "Ena");
985
986         /* Offset 0x58: External APIC IRQ output control */
987         pci_write_config_byte(dev, 0x58, tmp);
988 }
989 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_82C686,       quirk_via_ioapic);
990 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_VIA,       PCI_DEVICE_ID_VIA_82C686,       quirk_via_ioapic);
991
992 /*
993  * VIA 8237: Some BIOSes don't set the 'Bypass APIC De-Assert Message' Bit.
994  * This leads to doubled level interrupt rates.
995  * Set this bit to get rid of cycle wastage.
996  * Otherwise uncritical.
997  */
998 static void quirk_via_vt8237_bypass_apic_deassert(struct pci_dev *dev)
999 {
1000         u8 misc_control2;
1001 #define BYPASS_APIC_DEASSERT 8
1002
1003         pci_read_config_byte(dev, 0x5B, &misc_control2);
1004         if (!(misc_control2 & BYPASS_APIC_DEASSERT)) {
1005                 pci_info(dev, "Bypassing VIA 8237 APIC De-Assert Message\n");
1006                 pci_write_config_byte(dev, 0x5B, misc_control2|BYPASS_APIC_DEASSERT);
1007         }
1008 }
1009 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA,      PCI_DEVICE_ID_VIA_8237,         quirk_via_vt8237_bypass_apic_deassert);
1010 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_VIA,       PCI_DEVICE_ID_VIA_8237,         quirk_via_vt8237_bypass_apic_deassert);
1011
1012 /*
1013  * The AMD IO-APIC can hang the box when an APIC IRQ is masked.
1014  * We check all revs >= B0 (yet not in the pre production!) as the bug
1015  * is currently marked NoFix
1016  *
1017  * We have multiple reports of hangs with this chipset that went away with
1018  * noapic specified. For the moment we assume it's the erratum. We may be wrong
1019  * of course. However the advice is demonstrably good even if so.
1020  */
1021 static void quirk_amd_ioapic(struct pci_dev *dev)
1022 {
1023         if (dev->revision >= 0x02) {
1024                 pci_warn(dev, "I/O APIC: AMD Erratum #22 may be present. In the event of instability try\n");
1025                 pci_warn(dev, "        : booting with the \"noapic\" option\n");
1026         }
1027 }
1028 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,      PCI_DEVICE_ID_AMD_VIPER_7410,   quirk_amd_ioapic);
1029 #endif /* CONFIG_X86_IO_APIC */
1030
1031 #if defined(CONFIG_ARM64) && defined(CONFIG_PCI_ATS)
1032
1033 static void quirk_cavium_sriov_rnm_link(struct pci_dev *dev)
1034 {
1035         /* Fix for improper SR-IOV configuration on Cavium cn88xx RNM device */
1036         if (dev->subsystem_device == 0xa118)
1037                 dev->sriov->link = dev->devfn;
1038 }
1039 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_CAVIUM, 0xa018, quirk_cavium_sriov_rnm_link);
1040 #endif
1041
1042 /*
1043  * Some settings of MMRBC can lead to data corruption so block changes.
1044  * See AMD 8131 HyperTransport PCI-X Tunnel Revision Guide
1045  */
1046 static void quirk_amd_8131_mmrbc(struct pci_dev *dev)
1047 {
1048         if (dev->subordinate && dev->revision <= 0x12) {
1049                 pci_info(dev, "AMD8131 rev %x detected; disabling PCI-X MMRBC\n",
1050                          dev->revision);
1051                 dev->subordinate->bus_flags |= PCI_BUS_FLAGS_NO_MMRBC;
1052         }
1053 }
1054 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_8131_BRIDGE, quirk_amd_8131_mmrbc);
1055
1056 /*
1057  * FIXME: it is questionable that quirk_via_acpi() is needed.  It shows up
1058  * as an ISA bridge, and does not support the PCI_INTERRUPT_LINE register
1059  * at all.  Therefore it seems like setting the pci_dev's IRQ to the value
1060  * of the ACPI SCI interrupt is only done for convenience.
1061  *      -jgarzik
1062  */
1063 static void quirk_via_acpi(struct pci_dev *d)
1064 {
1065         u8 irq;
1066
1067         /* VIA ACPI device: SCI IRQ line in PCI config byte 0x42 */
1068         pci_read_config_byte(d, 0x42, &irq);
1069         irq &= 0xf;
1070         if (irq && (irq != 2))
1071                 d->irq = irq;
1072 }
1073 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C586_3,     quirk_via_acpi);
1074 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C686_4,     quirk_via_acpi);
1075
1076 /* VIA bridges which have VLink */
1077 static int via_vlink_dev_lo = -1, via_vlink_dev_hi = 18;
1078
1079 static void quirk_via_bridge(struct pci_dev *dev)
1080 {
1081         /* See what bridge we have and find the device ranges */
1082         switch (dev->device) {
1083         case PCI_DEVICE_ID_VIA_82C686:
1084                 /*
1085                  * The VT82C686 is special; it attaches to PCI and can have
1086                  * any device number. All its subdevices are functions of
1087                  * that single device.
1088                  */
1089                 via_vlink_dev_lo = PCI_SLOT(dev->devfn);
1090                 via_vlink_dev_hi = PCI_SLOT(dev->devfn);
1091                 break;
1092         case PCI_DEVICE_ID_VIA_8237:
1093         case PCI_DEVICE_ID_VIA_8237A:
1094                 via_vlink_dev_lo = 15;
1095                 break;
1096         case PCI_DEVICE_ID_VIA_8235:
1097                 via_vlink_dev_lo = 16;
1098                 break;
1099         case PCI_DEVICE_ID_VIA_8231:
1100         case PCI_DEVICE_ID_VIA_8233_0:
1101         case PCI_DEVICE_ID_VIA_8233A:
1102         case PCI_DEVICE_ID_VIA_8233C_0:
1103                 via_vlink_dev_lo = 17;
1104                 break;
1105         }
1106 }
1107 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C686,       quirk_via_bridge);
1108 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8231,         quirk_via_bridge);
1109 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8233_0,       quirk_via_bridge);
1110 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8233A,        quirk_via_bridge);
1111 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8233C_0,      quirk_via_bridge);
1112 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8235,         quirk_via_bridge);
1113 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8237,         quirk_via_bridge);
1114 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8237A,        quirk_via_bridge);
1115
1116 /*
1117  * quirk_via_vlink              -       VIA VLink IRQ number update
1118  * @dev: PCI device
1119  *
1120  * If the device we are dealing with is on a PIC IRQ we need to ensure that
1121  * the IRQ line register which usually is not relevant for PCI cards, is
1122  * actually written so that interrupts get sent to the right place.
1123  *
1124  * We only do this on systems where a VIA south bridge was detected, and
1125  * only for VIA devices on the motherboard (see quirk_via_bridge above).
1126  */
1127 static void quirk_via_vlink(struct pci_dev *dev)
1128 {
1129         u8 irq, new_irq;
1130
1131         /* Check if we have VLink at all */
1132         if (via_vlink_dev_lo == -1)
1133                 return;
1134
1135         new_irq = dev->irq;
1136
1137         /* Don't quirk interrupts outside the legacy IRQ range */
1138         if (!new_irq || new_irq > 15)
1139                 return;
1140
1141         /* Internal device ? */
1142         if (dev->bus->number != 0 || PCI_SLOT(dev->devfn) > via_vlink_dev_hi ||
1143             PCI_SLOT(dev->devfn) < via_vlink_dev_lo)
1144                 return;
1145
1146         /*
1147          * This is an internal VLink device on a PIC interrupt. The BIOS
1148          * ought to have set this but may not have, so we redo it.
1149          */
1150         pci_read_config_byte(dev, PCI_INTERRUPT_LINE, &irq);
1151         if (new_irq != irq) {
1152                 pci_info(dev, "VIA VLink IRQ fixup, from %d to %d\n",
1153                         irq, new_irq);
1154                 udelay(15);     /* unknown if delay really needed */
1155                 pci_write_config_byte(dev, PCI_INTERRUPT_LINE, new_irq);
1156         }
1157 }
1158 DECLARE_PCI_FIXUP_ENABLE(PCI_VENDOR_ID_VIA, PCI_ANY_ID, quirk_via_vlink);
1159
1160 /*
1161  * VIA VT82C598 has its device ID settable and many BIOSes set it to the ID
1162  * of VT82C597 for backward compatibility.  We need to switch it off to be
1163  * able to recognize the real type of the chip.
1164  */
1165 static void quirk_vt82c598_id(struct pci_dev *dev)
1166 {
1167         pci_write_config_byte(dev, 0xfc, 0);
1168         pci_read_config_word(dev, PCI_DEVICE_ID, &dev->device);
1169 }
1170 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_82C597_0,     quirk_vt82c598_id);
1171
1172 /*
1173  * CardBus controllers have a legacy base address that enables them to
1174  * respond as i82365 pcmcia controllers.  We don't want them to do this
1175  * even if the Linux CardBus driver is not loaded, because the Linux i82365
1176  * driver does not (and should not) handle CardBus.
1177  */
1178 static void quirk_cardbus_legacy(struct pci_dev *dev)
1179 {
1180         pci_write_config_dword(dev, PCI_CB_LEGACY_MODE_BASE, 0);
1181 }
1182 DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_ANY_ID, PCI_ANY_ID,
1183                         PCI_CLASS_BRIDGE_CARDBUS, 8, quirk_cardbus_legacy);
1184 DECLARE_PCI_FIXUP_CLASS_RESUME_EARLY(PCI_ANY_ID, PCI_ANY_ID,
1185                         PCI_CLASS_BRIDGE_CARDBUS, 8, quirk_cardbus_legacy);
1186
1187 /*
1188  * Following the PCI ordering rules is optional on the AMD762. I'm not sure
1189  * what the designers were smoking but let's not inhale...
1190  *
1191  * To be fair to AMD, it follows the spec by default, it's BIOS people who
1192  * turn it off!
1193  */
1194 static void quirk_amd_ordering(struct pci_dev *dev)
1195 {
1196         u32 pcic;
1197         pci_read_config_dword(dev, 0x4C, &pcic);
1198         if ((pcic & 6) != 6) {
1199                 pcic |= 6;
1200                 pci_warn(dev, "BIOS failed to enable PCI standards compliance; fixing this error\n");
1201                 pci_write_config_dword(dev, 0x4C, pcic);
1202                 pci_read_config_dword(dev, 0x84, &pcic);
1203                 pcic |= (1 << 23);      /* Required in this mode */
1204                 pci_write_config_dword(dev, 0x84, pcic);
1205         }
1206 }
1207 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,      PCI_DEVICE_ID_AMD_FE_GATE_700C, quirk_amd_ordering);
1208 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_AMD,       PCI_DEVICE_ID_AMD_FE_GATE_700C, quirk_amd_ordering);
1209
1210 /*
1211  * DreamWorks-provided workaround for Dunord I-3000 problem
1212  *
1213  * This card decodes and responds to addresses not apparently assigned to
1214  * it.  We force a larger allocation to ensure that nothing gets put too
1215  * close to it.
1216  */
1217 static void quirk_dunord(struct pci_dev *dev)
1218 {
1219         struct resource *r = &dev->resource[1];
1220
1221         r->flags |= IORESOURCE_UNSET;
1222         r->start = 0;
1223         r->end = 0xffffff;
1224 }
1225 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_DUNORD,  PCI_DEVICE_ID_DUNORD_I3000,     quirk_dunord);
1226
1227 /*
1228  * i82380FB mobile docking controller: its PCI-to-PCI bridge is subtractive
1229  * decoding (transparent), and does indicate this in the ProgIf.
1230  * Unfortunately, the ProgIf value is wrong - 0x80 instead of 0x01.
1231  */
1232 static void quirk_transparent_bridge(struct pci_dev *dev)
1233 {
1234         dev->transparent = 1;
1235 }
1236 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82380FB,    quirk_transparent_bridge);
1237 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_TOSHIBA, 0x605,  quirk_transparent_bridge);
1238
1239 /*
1240  * Common misconfiguration of the MediaGX/Geode PCI master that will reduce
1241  * PCI bandwidth from 70MB/s to 25MB/s.  See the GXM/GXLV/GX1 datasheets
1242  * found at http://www.national.com/analog for info on what these bits do.
1243  * <christer@weinigel.se>
1244  */
1245 static void quirk_mediagx_master(struct pci_dev *dev)
1246 {
1247         u8 reg;
1248
1249         pci_read_config_byte(dev, 0x41, &reg);
1250         if (reg & 2) {
1251                 reg &= ~2;
1252                 pci_info(dev, "Fixup for MediaGX/Geode Slave Disconnect Boundary (0x41=0x%02x)\n",
1253                          reg);
1254                 pci_write_config_byte(dev, 0x41, reg);
1255         }
1256 }
1257 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_CYRIX,    PCI_DEVICE_ID_CYRIX_PCI_MASTER, quirk_mediagx_master);
1258 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_CYRIX,   PCI_DEVICE_ID_CYRIX_PCI_MASTER, quirk_mediagx_master);
1259
1260 /*
1261  * Ensure C0 rev restreaming is off. This is normally done by the BIOS but
1262  * in the odd case it is not the results are corruption hence the presence
1263  * of a Linux check.
1264  */
1265 static void quirk_disable_pxb(struct pci_dev *pdev)
1266 {
1267         u16 config;
1268
1269         if (pdev->revision != 0x04)             /* Only C0 requires this */
1270                 return;
1271         pci_read_config_word(pdev, 0x40, &config);
1272         if (config & (1<<6)) {
1273                 config &= ~(1<<6);
1274                 pci_write_config_word(pdev, 0x40, config);
1275                 pci_info(pdev, "C0 revision 450NX. Disabling PCI restreaming\n");
1276         }
1277 }
1278 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_82454NX,    quirk_disable_pxb);
1279 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82454NX,    quirk_disable_pxb);
1280
1281 static void quirk_amd_ide_mode(struct pci_dev *pdev)
1282 {
1283         /* set SBX00/Hudson-2 SATA in IDE mode to AHCI mode */
1284         u8 tmp;
1285
1286         pci_read_config_byte(pdev, PCI_CLASS_DEVICE, &tmp);
1287         if (tmp == 0x01) {
1288                 pci_read_config_byte(pdev, 0x40, &tmp);
1289                 pci_write_config_byte(pdev, 0x40, tmp|1);
1290                 pci_write_config_byte(pdev, 0x9, 1);
1291                 pci_write_config_byte(pdev, 0xa, 6);
1292                 pci_write_config_byte(pdev, 0x40, tmp);
1293
1294                 pdev->class = PCI_CLASS_STORAGE_SATA_AHCI;
1295                 pci_info(pdev, "set SATA to AHCI mode\n");
1296         }
1297 }
1298 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_IXP600_SATA, quirk_amd_ide_mode);
1299 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_IXP600_SATA, quirk_amd_ide_mode);
1300 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_IXP700_SATA, quirk_amd_ide_mode);
1301 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_IXP700_SATA, quirk_amd_ide_mode);
1302 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_HUDSON2_SATA_IDE, quirk_amd_ide_mode);
1303 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_HUDSON2_SATA_IDE, quirk_amd_ide_mode);
1304 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_AMD, 0x7900, quirk_amd_ide_mode);
1305 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_AMD, 0x7900, quirk_amd_ide_mode);
1306
1307 /* Serverworks CSB5 IDE does not fully support native mode */
1308 static void quirk_svwks_csb5ide(struct pci_dev *pdev)
1309 {
1310         u8 prog;
1311         pci_read_config_byte(pdev, PCI_CLASS_PROG, &prog);
1312         if (prog & 5) {
1313                 prog &= ~5;
1314                 pdev->class &= ~5;
1315                 pci_write_config_byte(pdev, PCI_CLASS_PROG, prog);
1316                 /* PCI layer will sort out resources */
1317         }
1318 }
1319 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_SERVERWORKS, PCI_DEVICE_ID_SERVERWORKS_CSB5IDE, quirk_svwks_csb5ide);
1320
1321 /* Intel 82801CAM ICH3-M datasheet says IDE modes must be the same */
1322 static void quirk_ide_samemode(struct pci_dev *pdev)
1323 {
1324         u8 prog;
1325
1326         pci_read_config_byte(pdev, PCI_CLASS_PROG, &prog);
1327
1328         if (((prog & 1) && !(prog & 4)) || ((prog & 4) && !(prog & 1))) {
1329                 pci_info(pdev, "IDE mode mismatch; forcing legacy mode\n");
1330                 prog &= ~5;
1331                 pdev->class &= ~5;
1332                 pci_write_config_byte(pdev, PCI_CLASS_PROG, prog);
1333         }
1334 }
1335 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82801CA_10, quirk_ide_samemode);
1336
1337 /* Some ATA devices break if put into D3 */
1338 static void quirk_no_ata_d3(struct pci_dev *pdev)
1339 {
1340         pdev->dev_flags |= PCI_DEV_FLAGS_NO_D3;
1341 }
1342 /* Quirk the legacy ATA devices only. The AHCI ones are ok */
1343 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_SERVERWORKS, PCI_ANY_ID,
1344                                 PCI_CLASS_STORAGE_IDE, 8, quirk_no_ata_d3);
1345 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_ATI, PCI_ANY_ID,
1346                                 PCI_CLASS_STORAGE_IDE, 8, quirk_no_ata_d3);
1347 /* ALi loses some register settings that we cannot then restore */
1348 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_AL, PCI_ANY_ID,
1349                                 PCI_CLASS_STORAGE_IDE, 8, quirk_no_ata_d3);
1350 /* VIA comes back fine but we need to keep it alive or ACPI GTM failures
1351    occur when mode detecting */
1352 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_VIA, PCI_ANY_ID,
1353                                 PCI_CLASS_STORAGE_IDE, 8, quirk_no_ata_d3);
1354
1355 /*
1356  * This was originally an Alpha-specific thing, but it really fits here.
1357  * The i82375 PCI/EISA bridge appears as non-classified. Fix that.
1358  */
1359 static void quirk_eisa_bridge(struct pci_dev *dev)
1360 {
1361         dev->class = PCI_CLASS_BRIDGE_EISA << 8;
1362 }
1363 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82375,      quirk_eisa_bridge);
1364
1365 /*
1366  * On ASUS P4B boards, the SMBus PCI Device within the ICH2/4 southbridge
1367  * is not activated. The myth is that Asus said that they do not want the
1368  * users to be irritated by just another PCI Device in the Win98 device
1369  * manager. (see the file prog/hotplug/README.p4b in the lm_sensors
1370  * package 2.7.0 for details)
1371  *
1372  * The SMBus PCI Device can be activated by setting a bit in the ICH LPC
1373  * bridge. Unfortunately, this device has no subvendor/subdevice ID. So it
1374  * becomes necessary to do this tweak in two steps -- the chosen trigger
1375  * is either the Host bridge (preferred) or on-board VGA controller.
1376  *
1377  * Note that we used to unhide the SMBus that way on Toshiba laptops
1378  * (Satellite A40 and Tecra M2) but then found that the thermal management
1379  * was done by SMM code, which could cause unsynchronized concurrent
1380  * accesses to the SMBus registers, with potentially bad effects. Thus you
1381  * should be very careful when adding new entries: if SMM is accessing the
1382  * Intel SMBus, this is a very good reason to leave it hidden.
1383  *
1384  * Likewise, many recent laptops use ACPI for thermal management. If the
1385  * ACPI DSDT code accesses the SMBus, then Linux should not access it
1386  * natively, and keeping the SMBus hidden is the right thing to do. If you
1387  * are about to add an entry in the table below, please first disassemble
1388  * the DSDT and double-check that there is no code accessing the SMBus.
1389  */
1390 static int asus_hides_smbus;
1391
1392 static void asus_hides_smbus_hostbridge(struct pci_dev *dev)
1393 {
1394         if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_ASUSTEK)) {
1395                 if (dev->device == PCI_DEVICE_ID_INTEL_82845_HB)
1396                         switch (dev->subsystem_device) {
1397                         case 0x8025: /* P4B-LX */
1398                         case 0x8070: /* P4B */
1399                         case 0x8088: /* P4B533 */
1400                         case 0x1626: /* L3C notebook */
1401                                 asus_hides_smbus = 1;
1402                         }
1403                 else if (dev->device == PCI_DEVICE_ID_INTEL_82845G_HB)
1404                         switch (dev->subsystem_device) {
1405                         case 0x80b1: /* P4GE-V */
1406                         case 0x80b2: /* P4PE */
1407                         case 0x8093: /* P4B533-V */
1408                                 asus_hides_smbus = 1;
1409                         }
1410                 else if (dev->device == PCI_DEVICE_ID_INTEL_82850_HB)
1411                         switch (dev->subsystem_device) {
1412                         case 0x8030: /* P4T533 */
1413                                 asus_hides_smbus = 1;
1414                         }
1415                 else if (dev->device == PCI_DEVICE_ID_INTEL_7205_0)
1416                         switch (dev->subsystem_device) {
1417                         case 0x8070: /* P4G8X Deluxe */
1418                                 asus_hides_smbus = 1;
1419                         }
1420                 else if (dev->device == PCI_DEVICE_ID_INTEL_E7501_MCH)
1421                         switch (dev->subsystem_device) {
1422                         case 0x80c9: /* PU-DLS */
1423                                 asus_hides_smbus = 1;
1424                         }
1425                 else if (dev->device == PCI_DEVICE_ID_INTEL_82855GM_HB)
1426                         switch (dev->subsystem_device) {
1427                         case 0x1751: /* M2N notebook */
1428                         case 0x1821: /* M5N notebook */
1429                         case 0x1897: /* A6L notebook */
1430                                 asus_hides_smbus = 1;
1431                         }
1432                 else if (dev->device == PCI_DEVICE_ID_INTEL_82855PM_HB)
1433                         switch (dev->subsystem_device) {
1434                         case 0x184b: /* W1N notebook */
1435                         case 0x186a: /* M6Ne notebook */
1436                                 asus_hides_smbus = 1;
1437                         }
1438                 else if (dev->device == PCI_DEVICE_ID_INTEL_82865_HB)
1439                         switch (dev->subsystem_device) {
1440                         case 0x80f2: /* P4P800-X */
1441                                 asus_hides_smbus = 1;
1442                         }
1443                 else if (dev->device == PCI_DEVICE_ID_INTEL_82915GM_HB)
1444                         switch (dev->subsystem_device) {
1445                         case 0x1882: /* M6V notebook */
1446                         case 0x1977: /* A6VA notebook */
1447                                 asus_hides_smbus = 1;
1448                         }
1449         } else if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_HP)) {
1450                 if (dev->device ==  PCI_DEVICE_ID_INTEL_82855PM_HB)
1451                         switch (dev->subsystem_device) {
1452                         case 0x088C: /* HP Compaq nc8000 */
1453                         case 0x0890: /* HP Compaq nc6000 */
1454                                 asus_hides_smbus = 1;
1455                         }
1456                 else if (dev->device == PCI_DEVICE_ID_INTEL_82865_HB)
1457                         switch (dev->subsystem_device) {
1458                         case 0x12bc: /* HP D330L */
1459                         case 0x12bd: /* HP D530 */
1460                         case 0x006a: /* HP Compaq nx9500 */
1461                                 asus_hides_smbus = 1;
1462                         }
1463                 else if (dev->device == PCI_DEVICE_ID_INTEL_82875_HB)
1464                         switch (dev->subsystem_device) {
1465                         case 0x12bf: /* HP xw4100 */
1466                                 asus_hides_smbus = 1;
1467                         }
1468         } else if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_SAMSUNG)) {
1469                 if (dev->device ==  PCI_DEVICE_ID_INTEL_82855PM_HB)
1470                         switch (dev->subsystem_device) {
1471                         case 0xC00C: /* Samsung P35 notebook */
1472                                 asus_hides_smbus = 1;
1473                 }
1474         } else if (unlikely(dev->subsystem_vendor == PCI_VENDOR_ID_COMPAQ)) {
1475                 if (dev->device == PCI_DEVICE_ID_INTEL_82855PM_HB)
1476                         switch (dev->subsystem_device) {
1477                         case 0x0058: /* Compaq Evo N620c */
1478                                 asus_hides_smbus = 1;
1479                         }
1480                 else if (dev->device == PCI_DEVICE_ID_INTEL_82810_IG3)
1481                         switch (dev->subsystem_device) {
1482                         case 0xB16C: /* Compaq Deskpro EP 401963-001 (PCA# 010174) */
1483                                 /* Motherboard doesn't have Host bridge
1484                                  * subvendor/subdevice IDs, therefore checking
1485                                  * its on-board VGA controller */
1486                                 asus_hides_smbus = 1;
1487                         }
1488                 else if (dev->device == PCI_DEVICE_ID_INTEL_82801DB_2)
1489                         switch (dev->subsystem_device) {
1490                         case 0x00b8: /* Compaq Evo D510 CMT */
1491                         case 0x00b9: /* Compaq Evo D510 SFF */
1492                         case 0x00ba: /* Compaq Evo D510 USDT */
1493                                 /* Motherboard doesn't have Host bridge
1494                                  * subvendor/subdevice IDs and on-board VGA
1495                                  * controller is disabled if an AGP card is
1496                                  * inserted, therefore checking USB UHCI
1497                                  * Controller #1 */
1498                                 asus_hides_smbus = 1;
1499                         }
1500                 else if (dev->device == PCI_DEVICE_ID_INTEL_82815_CGC)
1501                         switch (dev->subsystem_device) {
1502                         case 0x001A: /* Compaq Deskpro EN SSF P667 815E */
1503                                 /* Motherboard doesn't have host bridge
1504                                  * subvendor/subdevice IDs, therefore checking
1505                                  * its on-board VGA controller */
1506                                 asus_hides_smbus = 1;
1507                         }
1508         }
1509 }
1510 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82845_HB,   asus_hides_smbus_hostbridge);
1511 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82845G_HB,  asus_hides_smbus_hostbridge);
1512 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82850_HB,   asus_hides_smbus_hostbridge);
1513 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82865_HB,   asus_hides_smbus_hostbridge);
1514 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82875_HB,   asus_hides_smbus_hostbridge);
1515 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_7205_0,     asus_hides_smbus_hostbridge);
1516 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_E7501_MCH,  asus_hides_smbus_hostbridge);
1517 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82855PM_HB, asus_hides_smbus_hostbridge);
1518 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82855GM_HB, asus_hides_smbus_hostbridge);
1519 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82915GM_HB, asus_hides_smbus_hostbridge);
1520
1521 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82810_IG3,  asus_hides_smbus_hostbridge);
1522 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801DB_2,  asus_hides_smbus_hostbridge);
1523 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82815_CGC,  asus_hides_smbus_hostbridge);
1524
1525 static void asus_hides_smbus_lpc(struct pci_dev *dev)
1526 {
1527         u16 val;
1528
1529         if (likely(!asus_hides_smbus))
1530                 return;
1531
1532         pci_read_config_word(dev, 0xF2, &val);
1533         if (val & 0x8) {
1534                 pci_write_config_word(dev, 0xF2, val & (~0x8));
1535                 pci_read_config_word(dev, 0xF2, &val);
1536                 if (val & 0x8)
1537                         pci_info(dev, "i801 SMBus device continues to play 'hide and seek'! 0x%x\n",
1538                                  val);
1539                 else
1540                         pci_info(dev, "Enabled i801 SMBus device\n");
1541         }
1542 }
1543 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801AA_0,  asus_hides_smbus_lpc);
1544 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801DB_0,  asus_hides_smbus_lpc);
1545 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801BA_0,  asus_hides_smbus_lpc);
1546 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801CA_0,  asus_hides_smbus_lpc);
1547 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801CA_12, asus_hides_smbus_lpc);
1548 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801DB_12, asus_hides_smbus_lpc);
1549 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_82801EB_0,  asus_hides_smbus_lpc);
1550 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801AA_0,  asus_hides_smbus_lpc);
1551 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801DB_0,  asus_hides_smbus_lpc);
1552 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801BA_0,  asus_hides_smbus_lpc);
1553 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801CA_0,  asus_hides_smbus_lpc);
1554 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801CA_12, asus_hides_smbus_lpc);
1555 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801DB_12, asus_hides_smbus_lpc);
1556 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_82801EB_0,  asus_hides_smbus_lpc);
1557
1558 /* It appears we just have one such device. If not, we have a warning */
1559 static void __iomem *asus_rcba_base;
1560 static void asus_hides_smbus_lpc_ich6_suspend(struct pci_dev *dev)
1561 {
1562         u32 rcba;
1563
1564         if (likely(!asus_hides_smbus))
1565                 return;
1566         WARN_ON(asus_rcba_base);
1567
1568         pci_read_config_dword(dev, 0xF0, &rcba);
1569         /* use bits 31:14, 16 kB aligned */
1570         asus_rcba_base = ioremap(rcba & 0xFFFFC000, 0x4000);
1571         if (asus_rcba_base == NULL)
1572                 return;
1573 }
1574
1575 static void asus_hides_smbus_lpc_ich6_resume_early(struct pci_dev *dev)
1576 {
1577         u32 val;
1578
1579         if (likely(!asus_hides_smbus || !asus_rcba_base))
1580                 return;
1581
1582         /* read the Function Disable register, dword mode only */
1583         val = readl(asus_rcba_base + 0x3418);
1584
1585         /* enable the SMBus device */
1586         writel(val & 0xFFFFFFF7, asus_rcba_base + 0x3418);
1587 }
1588
1589 static void asus_hides_smbus_lpc_ich6_resume(struct pci_dev *dev)
1590 {
1591         if (likely(!asus_hides_smbus || !asus_rcba_base))
1592                 return;
1593
1594         iounmap(asus_rcba_base);
1595         asus_rcba_base = NULL;
1596         pci_info(dev, "Enabled ICH6/i801 SMBus device\n");
1597 }
1598
1599 static void asus_hides_smbus_lpc_ich6(struct pci_dev *dev)
1600 {
1601         asus_hides_smbus_lpc_ich6_suspend(dev);
1602         asus_hides_smbus_lpc_ich6_resume_early(dev);
1603         asus_hides_smbus_lpc_ich6_resume(dev);
1604 }
1605 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH6_1,     asus_hides_smbus_lpc_ich6);
1606 DECLARE_PCI_FIXUP_SUSPEND(PCI_VENDOR_ID_INTEL,  PCI_DEVICE_ID_INTEL_ICH6_1,     asus_hides_smbus_lpc_ich6_suspend);
1607 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ICH6_1,     asus_hides_smbus_lpc_ich6_resume);
1608 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_INTEL,     PCI_DEVICE_ID_INTEL_ICH6_1,     asus_hides_smbus_lpc_ich6_resume_early);
1609
1610 /* SiS 96x south bridge: BIOS typically hides SMBus device...  */
1611 static void quirk_sis_96x_smbus(struct pci_dev *dev)
1612 {
1613         u8 val = 0;
1614         pci_read_config_byte(dev, 0x77, &val);
1615         if (val & 0x10) {
1616                 pci_info(dev, "Enabling SiS 96x SMBus\n");
1617                 pci_write_config_byte(dev, 0x77, val & ~0x10);
1618         }
1619 }
1620 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_961,           quirk_sis_96x_smbus);
1621 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_962,           quirk_sis_96x_smbus);
1622 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_963,           quirk_sis_96x_smbus);
1623 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_LPC,           quirk_sis_96x_smbus);
1624 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_SI,        PCI_DEVICE_ID_SI_961,           quirk_sis_96x_smbus);
1625 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_SI,        PCI_DEVICE_ID_SI_962,           quirk_sis_96x_smbus);
1626 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_SI,        PCI_DEVICE_ID_SI_963,           quirk_sis_96x_smbus);
1627 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_SI,        PCI_DEVICE_ID_SI_LPC,           quirk_sis_96x_smbus);
1628
1629 /*
1630  * ... This is further complicated by the fact that some SiS96x south
1631  * bridges pretend to be 85C503/5513 instead.  In that case see if we
1632  * spotted a compatible north bridge to make sure.
1633  * (pci_find_device() doesn't work yet)
1634  *
1635  * We can also enable the sis96x bit in the discovery register..
1636  */
1637 #define SIS_DETECT_REGISTER 0x40
1638
1639 static void quirk_sis_503(struct pci_dev *dev)
1640 {
1641         u8 reg;
1642         u16 devid;
1643
1644         pci_read_config_byte(dev, SIS_DETECT_REGISTER, &reg);
1645         pci_write_config_byte(dev, SIS_DETECT_REGISTER, reg | (1 << 6));
1646         pci_read_config_word(dev, PCI_DEVICE_ID, &devid);
1647         if (((devid & 0xfff0) != 0x0960) && (devid != 0x0018)) {
1648                 pci_write_config_byte(dev, SIS_DETECT_REGISTER, reg);
1649                 return;
1650         }
1651
1652         /*
1653          * Ok, it now shows up as a 96x.  Run the 96x quirk by hand in case
1654          * it has already been processed.  (Depends on link order, which is
1655          * apparently not guaranteed)
1656          */
1657         dev->device = devid;
1658         quirk_sis_96x_smbus(dev);
1659 }
1660 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SI,      PCI_DEVICE_ID_SI_503,           quirk_sis_503);
1661 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_SI,        PCI_DEVICE_ID_SI_503,           quirk_sis_503);
1662
1663 /*
1664  * On ASUS A8V and A8V Deluxe boards, the onboard AC97 audio controller
1665  * and MC97 modem controller are disabled when a second PCI soundcard is
1666  * present. This patch, tweaking the VT8237 ISA bridge, enables them.
1667  * -- bjd
1668  */
1669 static void asus_hides_ac97_lpc(struct pci_dev *dev)
1670 {
1671         u8 val;
1672         int asus_hides_ac97 = 0;
1673
1674         if (likely(dev->subsystem_vendor == PCI_VENDOR_ID_ASUSTEK)) {
1675                 if (dev->device == PCI_DEVICE_ID_VIA_8237)
1676                         asus_hides_ac97 = 1;
1677         }
1678
1679         if (!asus_hides_ac97)
1680                 return;
1681
1682         pci_read_config_byte(dev, 0x50, &val);
1683         if (val & 0xc0) {
1684                 pci_write_config_byte(dev, 0x50, val & (~0xc0));
1685                 pci_read_config_byte(dev, 0x50, &val);
1686                 if (val & 0xc0)
1687                         pci_info(dev, "Onboard AC97/MC97 devices continue to play 'hide and seek'! 0x%x\n",
1688                                  val);
1689                 else
1690                         pci_info(dev, "Enabled onboard AC97/MC97 devices\n");
1691         }
1692 }
1693 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_VIA,     PCI_DEVICE_ID_VIA_8237, asus_hides_ac97_lpc);
1694 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_VIA,       PCI_DEVICE_ID_VIA_8237, asus_hides_ac97_lpc);
1695
1696 #if defined(CONFIG_ATA) || defined(CONFIG_ATA_MODULE)
1697
1698 /*
1699  * If we are using libata we can drive this chip properly but must do this
1700  * early on to make the additional device appear during the PCI scanning.
1701  */
1702 static void quirk_jmicron_ata(struct pci_dev *pdev)
1703 {
1704         u32 conf1, conf5, class;
1705         u8 hdr;
1706
1707         /* Only poke fn 0 */
1708         if (PCI_FUNC(pdev->devfn))
1709                 return;
1710
1711         pci_read_config_dword(pdev, 0x40, &conf1);
1712         pci_read_config_dword(pdev, 0x80, &conf5);
1713
1714         conf1 &= ~0x00CFF302; /* Clear bit 1, 8, 9, 12-19, 22, 23 */
1715         conf5 &= ~(1 << 24);  /* Clear bit 24 */
1716
1717         switch (pdev->device) {
1718         case PCI_DEVICE_ID_JMICRON_JMB360: /* SATA single port */
1719         case PCI_DEVICE_ID_JMICRON_JMB362: /* SATA dual ports */
1720         case PCI_DEVICE_ID_JMICRON_JMB364: /* SATA dual ports */
1721                 /* The controller should be in single function ahci mode */
1722                 conf1 |= 0x0002A100; /* Set 8, 13, 15, 17 */
1723                 break;
1724
1725         case PCI_DEVICE_ID_JMICRON_JMB365:
1726         case PCI_DEVICE_ID_JMICRON_JMB366:
1727                 /* Redirect IDE second PATA port to the right spot */
1728                 conf5 |= (1 << 24);
1729                 fallthrough;
1730         case PCI_DEVICE_ID_JMICRON_JMB361:
1731         case PCI_DEVICE_ID_JMICRON_JMB363:
1732         case PCI_DEVICE_ID_JMICRON_JMB369:
1733                 /* Enable dual function mode, AHCI on fn 0, IDE fn1 */
1734                 /* Set the class codes correctly and then direct IDE 0 */
1735                 conf1 |= 0x00C2A1B3; /* Set 0, 1, 4, 5, 7, 8, 13, 15, 17, 22, 23 */
1736                 break;
1737
1738         case PCI_DEVICE_ID_JMICRON_JMB368:
1739                 /* The controller should be in single function IDE mode */
1740                 conf1 |= 0x00C00000; /* Set 22, 23 */
1741                 break;
1742         }
1743
1744         pci_write_config_dword(pdev, 0x40, conf1);
1745         pci_write_config_dword(pdev, 0x80, conf5);
1746
1747         /* Update pdev accordingly */
1748         pci_read_config_byte(pdev, PCI_HEADER_TYPE, &hdr);
1749         pdev->hdr_type = hdr & 0x7f;
1750         pdev->multifunction = !!(hdr & 0x80);
1751
1752         pci_read_config_dword(pdev, PCI_CLASS_REVISION, &class);
1753         pdev->class = class >> 8;
1754 }
1755 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB360, quirk_jmicron_ata);
1756 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB361, quirk_jmicron_ata);
1757 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB362, quirk_jmicron_ata);
1758 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB363, quirk_jmicron_ata);
1759 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB364, quirk_jmicron_ata);
1760 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB365, quirk_jmicron_ata);
1761 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB366, quirk_jmicron_ata);
1762 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB368, quirk_jmicron_ata);
1763 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB369, quirk_jmicron_ata);
1764 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB360, quirk_jmicron_ata);
1765 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB361, quirk_jmicron_ata);
1766 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB362, quirk_jmicron_ata);
1767 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB363, quirk_jmicron_ata);
1768 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB364, quirk_jmicron_ata);
1769 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB365, quirk_jmicron_ata);
1770 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB366, quirk_jmicron_ata);
1771 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB368, quirk_jmicron_ata);
1772 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_JMICRON, PCI_DEVICE_ID_JMICRON_JMB369, quirk_jmicron_ata);
1773
1774 #endif
1775
1776 static void quirk_jmicron_async_suspend(struct pci_dev *dev)
1777 {
1778         if (dev->multifunction) {
1779                 device_disable_async_suspend(&dev->dev);
1780                 pci_info(dev, "async suspend disabled to avoid multi-function power-on ordering issue\n");
1781         }
1782 }
1783 DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_VENDOR_ID_JMICRON, PCI_ANY_ID, PCI_CLASS_STORAGE_IDE, 8, quirk_jmicron_async_suspend);
1784 DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_VENDOR_ID_JMICRON, PCI_ANY_ID, PCI_CLASS_STORAGE_SATA_AHCI, 0, quirk_jmicron_async_suspend);
1785 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_JMICRON, 0x2362, quirk_jmicron_async_suspend);
1786 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_JMICRON, 0x236f, quirk_jmicron_async_suspend);
1787
1788 #ifdef CONFIG_X86_IO_APIC
1789 static void quirk_alder_ioapic(struct pci_dev *pdev)
1790 {
1791         int i;
1792
1793         if ((pdev->class >> 8) != 0xff00)
1794                 return;
1795
1796         /*
1797          * The first BAR is the location of the IO-APIC... we must
1798          * not touch this (and it's already covered by the fixmap), so
1799          * forcibly insert it into the resource tree.
1800          */
1801         if (pci_resource_start(pdev, 0) && pci_resource_len(pdev, 0))
1802                 insert_resource(&iomem_resource, &pdev->resource[0]);
1803
1804         /*
1805          * The next five BARs all seem to be rubbish, so just clean
1806          * them out.
1807          */
1808         for (i = 1; i < PCI_STD_NUM_BARS; i++)
1809                 memset(&pdev->resource[i], 0, sizeof(pdev->resource[i]));
1810 }
1811 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_EESSC,      quirk_alder_ioapic);
1812 #endif
1813
1814 static void quirk_pcie_mch(struct pci_dev *pdev)
1815 {
1816         pdev->no_msi = 1;
1817 }
1818 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_E7520_MCH,  quirk_pcie_mch);
1819 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_E7320_MCH,  quirk_pcie_mch);
1820 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_E7525_MCH,  quirk_pcie_mch);
1821
1822 DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_VENDOR_ID_HUAWEI, 0x1610, PCI_CLASS_BRIDGE_PCI, 8, quirk_pcie_mch);
1823
1824 /*
1825  * It's possible for the MSI to get corrupted if SHPC and ACPI are used
1826  * together on certain PXH-based systems.
1827  */
1828 static void quirk_pcie_pxh(struct pci_dev *dev)
1829 {
1830         dev->no_msi = 1;
1831         pci_warn(dev, "PXH quirk detected; SHPC device MSI disabled\n");
1832 }
1833 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXHD_0,     quirk_pcie_pxh);
1834 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXHD_1,     quirk_pcie_pxh);
1835 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXH_0,      quirk_pcie_pxh);
1836 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXH_1,      quirk_pcie_pxh);
1837 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXHV,       quirk_pcie_pxh);
1838
1839 /*
1840  * Some Intel PCI Express chipsets have trouble with downstream device
1841  * power management.
1842  */
1843 static void quirk_intel_pcie_pm(struct pci_dev *dev)
1844 {
1845         pci_pm_d3hot_delay = 120;
1846         dev->no_d1d2 = 1;
1847 }
1848 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e2, quirk_intel_pcie_pm);
1849 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e3, quirk_intel_pcie_pm);
1850 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e4, quirk_intel_pcie_pm);
1851 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e5, quirk_intel_pcie_pm);
1852 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e6, quirk_intel_pcie_pm);
1853 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25e7, quirk_intel_pcie_pm);
1854 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25f7, quirk_intel_pcie_pm);
1855 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25f8, quirk_intel_pcie_pm);
1856 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25f9, quirk_intel_pcie_pm);
1857 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x25fa, quirk_intel_pcie_pm);
1858 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2601, quirk_intel_pcie_pm);
1859 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2602, quirk_intel_pcie_pm);
1860 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2603, quirk_intel_pcie_pm);
1861 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2604, quirk_intel_pcie_pm);
1862 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2605, quirk_intel_pcie_pm);
1863 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2606, quirk_intel_pcie_pm);
1864 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2607, quirk_intel_pcie_pm);
1865 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2608, quirk_intel_pcie_pm);
1866 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2609, quirk_intel_pcie_pm);
1867 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x260a, quirk_intel_pcie_pm);
1868 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x260b, quirk_intel_pcie_pm);
1869
1870 static void quirk_d3hot_delay(struct pci_dev *dev, unsigned int delay)
1871 {
1872         if (dev->d3hot_delay >= delay)
1873                 return;
1874
1875         dev->d3hot_delay = delay;
1876         pci_info(dev, "extending delay after power-on from D3hot to %d msec\n",
1877                  dev->d3hot_delay);
1878 }
1879
1880 static void quirk_radeon_pm(struct pci_dev *dev)
1881 {
1882         if (dev->subsystem_vendor == PCI_VENDOR_ID_APPLE &&
1883             dev->subsystem_device == 0x00e2)
1884                 quirk_d3hot_delay(dev, 20);
1885 }
1886 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x6741, quirk_radeon_pm);
1887
1888 /*
1889  * Ryzen5/7 XHCI controllers fail upon resume from runtime suspend or s2idle.
1890  * https://bugzilla.kernel.org/show_bug.cgi?id=205587
1891  *
1892  * The kernel attempts to transition these devices to D3cold, but that seems
1893  * to be ineffective on the platforms in question; the PCI device appears to
1894  * remain on in D3hot state. The D3hot-to-D0 transition then requires an
1895  * extended delay in order to succeed.
1896  */
1897 static void quirk_ryzen_xhci_d3hot(struct pci_dev *dev)
1898 {
1899         quirk_d3hot_delay(dev, 20);
1900 }
1901 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD, 0x15e0, quirk_ryzen_xhci_d3hot);
1902 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD, 0x15e1, quirk_ryzen_xhci_d3hot);
1903 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD, 0x1639, quirk_ryzen_xhci_d3hot);
1904
1905 #ifdef CONFIG_X86_IO_APIC
1906 static int dmi_disable_ioapicreroute(const struct dmi_system_id *d)
1907 {
1908         noioapicreroute = 1;
1909         pr_info("%s detected: disable boot interrupt reroute\n", d->ident);
1910
1911         return 0;
1912 }
1913
1914 static const struct dmi_system_id boot_interrupt_dmi_table[] = {
1915         /*
1916          * Systems to exclude from boot interrupt reroute quirks
1917          */
1918         {
1919                 .callback = dmi_disable_ioapicreroute,
1920                 .ident = "ASUSTek Computer INC. M2N-LR",
1921                 .matches = {
1922                         DMI_MATCH(DMI_SYS_VENDOR, "ASUSTek Computer INC."),
1923                         DMI_MATCH(DMI_PRODUCT_NAME, "M2N-LR"),
1924                 },
1925         },
1926         {}
1927 };
1928
1929 /*
1930  * Boot interrupts on some chipsets cannot be turned off. For these chipsets,
1931  * remap the original interrupt in the Linux kernel to the boot interrupt, so
1932  * that a PCI device's interrupt handler is installed on the boot interrupt
1933  * line instead.
1934  */
1935 static void quirk_reroute_to_boot_interrupts_intel(struct pci_dev *dev)
1936 {
1937         dmi_check_system(boot_interrupt_dmi_table);
1938         if (noioapicquirk || noioapicreroute)
1939                 return;
1940
1941         dev->irq_reroute_variant = INTEL_IRQ_REROUTE_VARIANT;
1942         pci_info(dev, "rerouting interrupts for [%04x:%04x]\n",
1943                  dev->vendor, dev->device);
1944 }
1945 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_80333_0,    quirk_reroute_to_boot_interrupts_intel);
1946 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_80333_1,    quirk_reroute_to_boot_interrupts_intel);
1947 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_ESB2_0,     quirk_reroute_to_boot_interrupts_intel);
1948 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXH_0,      quirk_reroute_to_boot_interrupts_intel);
1949 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXH_1,      quirk_reroute_to_boot_interrupts_intel);
1950 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_PXHV,       quirk_reroute_to_boot_interrupts_intel);
1951 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_80332_0,    quirk_reroute_to_boot_interrupts_intel);
1952 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_80332_1,    quirk_reroute_to_boot_interrupts_intel);
1953 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_80333_0,    quirk_reroute_to_boot_interrupts_intel);
1954 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_80333_1,    quirk_reroute_to_boot_interrupts_intel);
1955 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ESB2_0,     quirk_reroute_to_boot_interrupts_intel);
1956 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_PXH_0,      quirk_reroute_to_boot_interrupts_intel);
1957 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_PXH_1,      quirk_reroute_to_boot_interrupts_intel);
1958 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_PXHV,       quirk_reroute_to_boot_interrupts_intel);
1959 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_80332_0,    quirk_reroute_to_boot_interrupts_intel);
1960 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_80332_1,    quirk_reroute_to_boot_interrupts_intel);
1961
1962 /*
1963  * On some chipsets we can disable the generation of legacy INTx boot
1964  * interrupts.
1965  */
1966
1967 /*
1968  * IO-APIC1 on 6300ESB generates boot interrupts, see Intel order no
1969  * 300641-004US, section 5.7.3.
1970  *
1971  * Core IO on Xeon E5 1600/2600/4600, see Intel order no 326509-003.
1972  * Core IO on Xeon E5 v2, see Intel order no 329188-003.
1973  * Core IO on Xeon E7 v2, see Intel order no 329595-002.
1974  * Core IO on Xeon E5 v3, see Intel order no 330784-003.
1975  * Core IO on Xeon E7 v3, see Intel order no 332315-001US.
1976  * Core IO on Xeon E5 v4, see Intel order no 333810-002US.
1977  * Core IO on Xeon E7 v4, see Intel order no 332315-001US.
1978  * Core IO on Xeon D-1500, see Intel order no 332051-001.
1979  * Core IO on Xeon Scalable, see Intel order no 610950.
1980  */
1981 #define INTEL_6300_IOAPIC_ABAR          0x40    /* Bus 0, Dev 29, Func 5 */
1982 #define INTEL_6300_DISABLE_BOOT_IRQ     (1<<14)
1983
1984 #define INTEL_CIPINTRC_CFG_OFFSET       0x14C   /* Bus 0, Dev 5, Func 0 */
1985 #define INTEL_CIPINTRC_DIS_INTX_ICH     (1<<25)
1986
1987 static void quirk_disable_intel_boot_interrupt(struct pci_dev *dev)
1988 {
1989         u16 pci_config_word;
1990         u32 pci_config_dword;
1991
1992         if (noioapicquirk)
1993                 return;
1994
1995         switch (dev->device) {
1996         case PCI_DEVICE_ID_INTEL_ESB_10:
1997                 pci_read_config_word(dev, INTEL_6300_IOAPIC_ABAR,
1998                                      &pci_config_word);
1999                 pci_config_word |= INTEL_6300_DISABLE_BOOT_IRQ;
2000                 pci_write_config_word(dev, INTEL_6300_IOAPIC_ABAR,
2001                                       pci_config_word);
2002                 break;
2003         case 0x3c28:    /* Xeon E5 1600/2600/4600       */
2004         case 0x0e28:    /* Xeon E5/E7 V2                */
2005         case 0x2f28:    /* Xeon E5/E7 V3,V4             */
2006         case 0x6f28:    /* Xeon D-1500                  */
2007         case 0x2034:    /* Xeon Scalable Family         */
2008                 pci_read_config_dword(dev, INTEL_CIPINTRC_CFG_OFFSET,
2009                                       &pci_config_dword);
2010                 pci_config_dword |= INTEL_CIPINTRC_DIS_INTX_ICH;
2011                 pci_write_config_dword(dev, INTEL_CIPINTRC_CFG_OFFSET,
2012                                        pci_config_dword);
2013                 break;
2014         default:
2015                 return;
2016         }
2017         pci_info(dev, "disabled boot interrupts on device [%04x:%04x]\n",
2018                  dev->vendor, dev->device);
2019 }
2020 /*
2021  * Device 29 Func 5 Device IDs of IO-APIC
2022  * containing ABAR—APIC1 Alternate Base Address Register
2023  */
2024 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    PCI_DEVICE_ID_INTEL_ESB_10,
2025                 quirk_disable_intel_boot_interrupt);
2026 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   PCI_DEVICE_ID_INTEL_ESB_10,
2027                 quirk_disable_intel_boot_interrupt);
2028
2029 /*
2030  * Device 5 Func 0 Device IDs of Core IO modules/hubs
2031  * containing Coherent Interface Protocol Interrupt Control
2032  *
2033  * Device IDs obtained from volume 2 datasheets of commented
2034  * families above.
2035  */
2036 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x3c28,
2037                 quirk_disable_intel_boot_interrupt);
2038 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x0e28,
2039                 quirk_disable_intel_boot_interrupt);
2040 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2f28,
2041                 quirk_disable_intel_boot_interrupt);
2042 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x6f28,
2043                 quirk_disable_intel_boot_interrupt);
2044 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL,    0x2034,
2045                 quirk_disable_intel_boot_interrupt);
2046 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   0x3c28,
2047                 quirk_disable_intel_boot_interrupt);
2048 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   0x0e28,
2049                 quirk_disable_intel_boot_interrupt);
2050 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   0x2f28,
2051                 quirk_disable_intel_boot_interrupt);
2052 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   0x6f28,
2053                 quirk_disable_intel_boot_interrupt);
2054 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_INTEL,   0x2034,
2055                 quirk_disable_intel_boot_interrupt);
2056
2057 /* Disable boot interrupts on HT-1000 */
2058 #define BC_HT1000_FEATURE_REG           0x64
2059 #define BC_HT1000_PIC_REGS_ENABLE       (1<<0)
2060 #define BC_HT1000_MAP_IDX               0xC00
2061 #define BC_HT1000_MAP_DATA              0xC01
2062
2063 static void quirk_disable_broadcom_boot_interrupt(struct pci_dev *dev)
2064 {
2065         u32 pci_config_dword;
2066         u8 irq;
2067
2068         if (noioapicquirk)
2069                 return;
2070
2071         pci_read_config_dword(dev, BC_HT1000_FEATURE_REG, &pci_config_dword);
2072         pci_write_config_dword(dev, BC_HT1000_FEATURE_REG, pci_config_dword |
2073                         BC_HT1000_PIC_REGS_ENABLE);
2074
2075         for (irq = 0x10; irq < 0x10 + 32; irq++) {
2076                 outb(irq, BC_HT1000_MAP_IDX);
2077                 outb(0x00, BC_HT1000_MAP_DATA);
2078         }
2079
2080         pci_write_config_dword(dev, BC_HT1000_FEATURE_REG, pci_config_dword);
2081
2082         pci_info(dev, "disabled boot interrupts on device [%04x:%04x]\n",
2083                  dev->vendor, dev->device);
2084 }
2085 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SERVERWORKS,   PCI_DEVICE_ID_SERVERWORKS_HT1000SB,        quirk_disable_broadcom_boot_interrupt);
2086 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_SERVERWORKS,   PCI_DEVICE_ID_SERVERWORKS_HT1000SB,       quirk_disable_broadcom_boot_interrupt);
2087
2088 /* Disable boot interrupts on AMD and ATI chipsets */
2089
2090 /*
2091  * NOIOAMODE needs to be disabled to disable "boot interrupts". For AMD 8131
2092  * rev. A0 and B0, NOIOAMODE needs to be disabled anyway to fix IO-APIC mode
2093  * (due to an erratum).
2094  */
2095 #define AMD_813X_MISC                   0x40
2096 #define AMD_813X_NOIOAMODE              (1<<0)
2097 #define AMD_813X_REV_B1                 0x12
2098 #define AMD_813X_REV_B2                 0x13
2099
2100 static void quirk_disable_amd_813x_boot_interrupt(struct pci_dev *dev)
2101 {
2102         u32 pci_config_dword;
2103
2104         if (noioapicquirk)
2105                 return;
2106         if ((dev->revision == AMD_813X_REV_B1) ||
2107             (dev->revision == AMD_813X_REV_B2))
2108                 return;
2109
2110         pci_read_config_dword(dev, AMD_813X_MISC, &pci_config_dword);
2111         pci_config_dword &= ~AMD_813X_NOIOAMODE;
2112         pci_write_config_dword(dev, AMD_813X_MISC, pci_config_dword);
2113
2114         pci_info(dev, "disabled boot interrupts on device [%04x:%04x]\n",
2115                  dev->vendor, dev->device);
2116 }
2117 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,      PCI_DEVICE_ID_AMD_8131_BRIDGE,  quirk_disable_amd_813x_boot_interrupt);
2118 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_AMD,     PCI_DEVICE_ID_AMD_8131_BRIDGE,  quirk_disable_amd_813x_boot_interrupt);
2119 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,      PCI_DEVICE_ID_AMD_8132_BRIDGE,  quirk_disable_amd_813x_boot_interrupt);
2120 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_AMD,     PCI_DEVICE_ID_AMD_8132_BRIDGE,  quirk_disable_amd_813x_boot_interrupt);
2121
2122 #define AMD_8111_PCI_IRQ_ROUTING        0x56
2123
2124 static void quirk_disable_amd_8111_boot_interrupt(struct pci_dev *dev)
2125 {
2126         u16 pci_config_word;
2127
2128         if (noioapicquirk)
2129                 return;
2130
2131         pci_read_config_word(dev, AMD_8111_PCI_IRQ_ROUTING, &pci_config_word);
2132         if (!pci_config_word) {
2133                 pci_info(dev, "boot interrupts on device [%04x:%04x] already disabled\n",
2134                          dev->vendor, dev->device);
2135                 return;
2136         }
2137         pci_write_config_word(dev, AMD_8111_PCI_IRQ_ROUTING, 0);
2138         pci_info(dev, "disabled boot interrupts on device [%04x:%04x]\n",
2139                  dev->vendor, dev->device);
2140 }
2141 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD,   PCI_DEVICE_ID_AMD_8111_SMBUS,      quirk_disable_amd_8111_boot_interrupt);
2142 DECLARE_PCI_FIXUP_RESUME(PCI_VENDOR_ID_AMD,   PCI_DEVICE_ID_AMD_8111_SMBUS,     quirk_disable_amd_8111_boot_interrupt);
2143 #endif /* CONFIG_X86_IO_APIC */
2144
2145 /*
2146  * Toshiba TC86C001 IDE controller reports the standard 8-byte BAR0 size
2147  * but the PIO transfers won't work if BAR0 falls at the odd 8 bytes.
2148  * Re-allocate the region if needed...
2149  */
2150 static void quirk_tc86c001_ide(struct pci_dev *dev)
2151 {
2152         struct resource *r = &dev->resource[0];
2153
2154         if (r->start & 0x8) {
2155                 r->flags |= IORESOURCE_UNSET;
2156                 r->start = 0;
2157                 r->end = 0xf;
2158         }
2159 }
2160 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_TOSHIBA_2,
2161                          PCI_DEVICE_ID_TOSHIBA_TC86C001_IDE,
2162                          quirk_tc86c001_ide);
2163
2164 /*
2165  * PLX PCI 9050 PCI Target bridge controller has an erratum that prevents the
2166  * local configuration registers accessible via BAR0 (memory) or BAR1 (i/o)
2167  * being read correctly if bit 7 of the base address is set.
2168  * The BAR0 or BAR1 region may be disabled (size 0) or enabled (size 128).
2169  * Re-allocate the regions to a 256-byte boundary if necessary.
2170  */
2171 static void quirk_plx_pci9050(struct pci_dev *dev)
2172 {
2173         unsigned int bar;
2174
2175         /* Fixed in revision 2 (PCI 9052). */
2176         if (dev->revision >= 2)
2177                 return;
2178         for (bar = 0; bar <= 1; bar++)
2179                 if (pci_resource_len(dev, bar) == 0x80 &&
2180                     (pci_resource_start(dev, bar) & 0x80)) {
2181                         struct resource *r = &dev->resource[bar];
2182                         pci_info(dev, "Re-allocating PLX PCI 9050 BAR %u to length 256 to avoid bit 7 bug\n",
2183                                  bar);
2184                         r->flags |= IORESOURCE_UNSET;
2185                         r->start = 0;
2186                         r->end = 0xff;
2187                 }
2188 }
2189 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_PLX, PCI_DEVICE_ID_PLX_9050,
2190                          quirk_plx_pci9050);
2191 /*
2192  * The following Meilhaus (vendor ID 0x1402) device IDs (amongst others)
2193  * may be using the PLX PCI 9050: 0x0630, 0x0940, 0x0950, 0x0960, 0x100b,
2194  * 0x1400, 0x140a, 0x140b, 0x14e0, 0x14ea, 0x14eb, 0x1604, 0x1608, 0x160c,
2195  * 0x168f, 0x2000, 0x2600, 0x3000, 0x810a, 0x810b.
2196  *
2197  * Currently, device IDs 0x2000 and 0x2600 are used by the Comedi "me_daq"
2198  * driver.
2199  */
2200 DECLARE_PCI_FIXUP_HEADER(0x1402, 0x2000, quirk_plx_pci9050);
2201 DECLARE_PCI_FIXUP_HEADER(0x1402, 0x2600, quirk_plx_pci9050);
2202
2203 static void quirk_netmos(struct pci_dev *dev)
2204 {
2205         unsigned int num_parallel = (dev->subsystem_device & 0xf0) >> 4;
2206         unsigned int num_serial = dev->subsystem_device & 0xf;
2207
2208         /*
2209          * These Netmos parts are multiport serial devices with optional
2210          * parallel ports.  Even when parallel ports are present, they
2211          * are identified as class SERIAL, which means the serial driver
2212          * will claim them.  To prevent this, mark them as class OTHER.
2213          * These combo devices should be claimed by parport_serial.
2214          *
2215          * The subdevice ID is of the form 0x00PS, where <P> is the number
2216          * of parallel ports and <S> is the number of serial ports.
2217          */
2218         switch (dev->device) {
2219         case PCI_DEVICE_ID_NETMOS_9835:
2220                 /* Well, this rule doesn't hold for the following 9835 device */
2221                 if (dev->subsystem_vendor == PCI_VENDOR_ID_IBM &&
2222                                 dev->subsystem_device == 0x0299)
2223                         return;
2224                 fallthrough;
2225         case PCI_DEVICE_ID_NETMOS_9735:
2226         case PCI_DEVICE_ID_NETMOS_9745:
2227         case PCI_DEVICE_ID_NETMOS_9845:
2228         case PCI_DEVICE_ID_NETMOS_9855:
2229                 if (num_parallel) {
2230                         pci_info(dev, "Netmos %04x (%u parallel, %u serial); changing class SERIAL to OTHER (use parport_serial)\n",
2231                                 dev->device, num_parallel, num_serial);
2232                         dev->class = (PCI_CLASS_COMMUNICATION_OTHER << 8) |
2233                             (dev->class & 0xff);
2234                 }
2235         }
2236 }
2237 DECLARE_PCI_FIXUP_CLASS_HEADER(PCI_VENDOR_ID_NETMOS, PCI_ANY_ID,
2238                          PCI_CLASS_COMMUNICATION_SERIAL, 8, quirk_netmos);
2239
2240 static void quirk_e100_interrupt(struct pci_dev *dev)
2241 {
2242         u16 command, pmcsr;
2243         u8 __iomem *csr;
2244         u8 cmd_hi;
2245
2246         switch (dev->device) {
2247         /* PCI IDs taken from drivers/net/e100.c */
2248         case 0x1029:
2249         case 0x1030 ... 0x1034:
2250         case 0x1038 ... 0x103E:
2251         case 0x1050 ... 0x1057:
2252         case 0x1059:
2253         case 0x1064 ... 0x106B:
2254         case 0x1091 ... 0x1095:
2255         case 0x1209:
2256         case 0x1229:
2257         case 0x2449:
2258         case 0x2459:
2259         case 0x245D:
2260         case 0x27DC:
2261                 break;
2262         default:
2263                 return;
2264         }
2265
2266         /*
2267          * Some firmware hands off the e100 with interrupts enabled,
2268          * which can cause a flood of interrupts if packets are
2269          * received before the driver attaches to the device.  So
2270          * disable all e100 interrupts here.  The driver will
2271          * re-enable them when it's ready.
2272          */
2273         pci_read_config_word(dev, PCI_COMMAND, &command);
2274
2275         if (!(command & PCI_COMMAND_MEMORY) || !pci_resource_start(dev, 0))
2276                 return;
2277
2278         /*
2279          * Check that the device is in the D0 power state. If it's not,
2280          * there is no point to look any further.
2281          */
2282         if (dev->pm_cap) {
2283                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2284                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) != PCI_D0)
2285                         return;
2286         }
2287
2288         /* Convert from PCI bus to resource space.  */
2289         csr = ioremap(pci_resource_start(dev, 0), 8);
2290         if (!csr) {
2291                 pci_warn(dev, "Can't map e100 registers\n");
2292                 return;
2293         }
2294
2295         cmd_hi = readb(csr + 3);
2296         if (cmd_hi == 0) {
2297                 pci_warn(dev, "Firmware left e100 interrupts enabled; disabling\n");
2298                 writeb(1, csr + 3);
2299         }
2300
2301         iounmap(csr);
2302 }
2303 DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_VENDOR_ID_INTEL, PCI_ANY_ID,
2304                         PCI_CLASS_NETWORK_ETHERNET, 8, quirk_e100_interrupt);
2305
2306 /*
2307  * The 82575 and 82598 may experience data corruption issues when transitioning
2308  * out of L0S.  To prevent this we need to disable L0S on the PCIe link.
2309  */
2310 static void quirk_disable_aspm_l0s(struct pci_dev *dev)
2311 {
2312         pci_info(dev, "Disabling L0s\n");
2313         pci_disable_link_state(dev, PCIE_LINK_STATE_L0S);
2314 }
2315 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10a7, quirk_disable_aspm_l0s);
2316 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10a9, quirk_disable_aspm_l0s);
2317 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10b6, quirk_disable_aspm_l0s);
2318 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10c6, quirk_disable_aspm_l0s);
2319 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10c7, quirk_disable_aspm_l0s);
2320 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10c8, quirk_disable_aspm_l0s);
2321 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10d6, quirk_disable_aspm_l0s);
2322 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10db, quirk_disable_aspm_l0s);
2323 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10dd, quirk_disable_aspm_l0s);
2324 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10e1, quirk_disable_aspm_l0s);
2325 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10ec, quirk_disable_aspm_l0s);
2326 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10f1, quirk_disable_aspm_l0s);
2327 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x10f4, quirk_disable_aspm_l0s);
2328 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1508, quirk_disable_aspm_l0s);
2329
2330 static void quirk_disable_aspm_l0s_l1(struct pci_dev *dev)
2331 {
2332         pci_info(dev, "Disabling ASPM L0s/L1\n");
2333         pci_disable_link_state(dev, PCIE_LINK_STATE_L0S | PCIE_LINK_STATE_L1);
2334 }
2335
2336 /*
2337  * ASM1083/1085 PCIe-PCI bridge devices cause AER timeout errors on the
2338  * upstream PCIe root port when ASPM is enabled. At least L0s mode is affected;
2339  * disable both L0s and L1 for now to be safe.
2340  */
2341 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ASMEDIA, 0x1080, quirk_disable_aspm_l0s_l1);
2342
2343 /*
2344  * Some Pericom PCIe-to-PCI bridges in reverse mode need the PCIe Retrain
2345  * Link bit cleared after starting the link retrain process to allow this
2346  * process to finish.
2347  *
2348  * Affected devices: PI7C9X110, PI7C9X111SL, PI7C9X130.  See also the
2349  * Pericom Errata Sheet PI7C9X111SLB_errata_rev1.2_102711.pdf.
2350  */
2351 static void quirk_enable_clear_retrain_link(struct pci_dev *dev)
2352 {
2353         dev->clear_retrain_link = 1;
2354         pci_info(dev, "Enable PCIe Retrain Link quirk\n");
2355 }
2356 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_PERICOM, 0xe110, quirk_enable_clear_retrain_link);
2357 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_PERICOM, 0xe111, quirk_enable_clear_retrain_link);
2358 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_PERICOM, 0xe130, quirk_enable_clear_retrain_link);
2359
2360 static void fixup_rev1_53c810(struct pci_dev *dev)
2361 {
2362         u32 class = dev->class;
2363
2364         /*
2365          * rev 1 ncr53c810 chips don't set the class at all which means
2366          * they don't get their resources remapped. Fix that here.
2367          */
2368         if (class)
2369                 return;
2370
2371         dev->class = PCI_CLASS_STORAGE_SCSI << 8;
2372         pci_info(dev, "NCR 53c810 rev 1 PCI class overridden (%#08x -> %#08x)\n",
2373                  class, dev->class);
2374 }
2375 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_NCR, PCI_DEVICE_ID_NCR_53C810, fixup_rev1_53c810);
2376
2377 /* Enable 1k I/O space granularity on the Intel P64H2 */
2378 static void quirk_p64h2_1k_io(struct pci_dev *dev)
2379 {
2380         u16 en1k;
2381
2382         pci_read_config_word(dev, 0x40, &en1k);
2383
2384         if (en1k & 0x200) {
2385                 pci_info(dev, "Enable I/O Space to 1KB granularity\n");
2386                 dev->io_window_1k = 1;
2387         }
2388 }
2389 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x1460, quirk_p64h2_1k_io);
2390
2391 /*
2392  * Under some circumstances, AER is not linked with extended capabilities.
2393  * Force it to be linked by setting the corresponding control bit in the
2394  * config space.
2395  */
2396 static void quirk_nvidia_ck804_pcie_aer_ext_cap(struct pci_dev *dev)
2397 {
2398         uint8_t b;
2399
2400         if (pci_read_config_byte(dev, 0xf41, &b) == 0) {
2401                 if (!(b & 0x20)) {
2402                         pci_write_config_byte(dev, 0xf41, b | 0x20);
2403                         pci_info(dev, "Linking AER extended capability\n");
2404                 }
2405         }
2406 }
2407 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NVIDIA,  PCI_DEVICE_ID_NVIDIA_CK804_PCIE,
2408                         quirk_nvidia_ck804_pcie_aer_ext_cap);
2409 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_NVIDIA,  PCI_DEVICE_ID_NVIDIA_CK804_PCIE,
2410                         quirk_nvidia_ck804_pcie_aer_ext_cap);
2411
2412 static void quirk_via_cx700_pci_parking_caching(struct pci_dev *dev)
2413 {
2414         /*
2415          * Disable PCI Bus Parking and PCI Master read caching on CX700
2416          * which causes unspecified timing errors with a VT6212L on the PCI
2417          * bus leading to USB2.0 packet loss.
2418          *
2419          * This quirk is only enabled if a second (on the external PCI bus)
2420          * VT6212L is found -- the CX700 core itself also contains a USB
2421          * host controller with the same PCI ID as the VT6212L.
2422          */
2423
2424         /* Count VT6212L instances */
2425         struct pci_dev *p = pci_get_device(PCI_VENDOR_ID_VIA,
2426                 PCI_DEVICE_ID_VIA_8235_USB_2, NULL);
2427         uint8_t b;
2428
2429         /*
2430          * p should contain the first (internal) VT6212L -- see if we have
2431          * an external one by searching again.
2432          */
2433         p = pci_get_device(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_8235_USB_2, p);
2434         if (!p)
2435                 return;
2436         pci_dev_put(p);
2437
2438         if (pci_read_config_byte(dev, 0x76, &b) == 0) {
2439                 if (b & 0x40) {
2440                         /* Turn off PCI Bus Parking */
2441                         pci_write_config_byte(dev, 0x76, b ^ 0x40);
2442
2443                         pci_info(dev, "Disabling VIA CX700 PCI parking\n");
2444                 }
2445         }
2446
2447         if (pci_read_config_byte(dev, 0x72, &b) == 0) {
2448                 if (b != 0) {
2449                         /* Turn off PCI Master read caching */
2450                         pci_write_config_byte(dev, 0x72, 0x0);
2451
2452                         /* Set PCI Master Bus time-out to "1x16 PCLK" */
2453                         pci_write_config_byte(dev, 0x75, 0x1);
2454
2455                         /* Disable "Read FIFO Timer" */
2456                         pci_write_config_byte(dev, 0x77, 0x0);
2457
2458                         pci_info(dev, "Disabling VIA CX700 PCI caching\n");
2459                 }
2460         }
2461 }
2462 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA, 0x324e, quirk_via_cx700_pci_parking_caching);
2463
2464 static void quirk_brcm_5719_limit_mrrs(struct pci_dev *dev)
2465 {
2466         u32 rev;
2467
2468         pci_read_config_dword(dev, 0xf4, &rev);
2469
2470         /* Only CAP the MRRS if the device is a 5719 A0 */
2471         if (rev == 0x05719000) {
2472                 int readrq = pcie_get_readrq(dev);
2473                 if (readrq > 2048)
2474                         pcie_set_readrq(dev, 2048);
2475         }
2476 }
2477 DECLARE_PCI_FIXUP_ENABLE(PCI_VENDOR_ID_BROADCOM,
2478                          PCI_DEVICE_ID_TIGON3_5719,
2479                          quirk_brcm_5719_limit_mrrs);
2480
2481 /*
2482  * Originally in EDAC sources for i82875P: Intel tells BIOS developers to
2483  * hide device 6 which configures the overflow device access containing the
2484  * DRBs - this is where we expose device 6.
2485  * http://www.x86-secret.com/articles/tweak/pat/patsecrets-2.htm
2486  */
2487 static void quirk_unhide_mch_dev6(struct pci_dev *dev)
2488 {
2489         u8 reg;
2490
2491         if (pci_read_config_byte(dev, 0xF4, &reg) == 0 && !(reg & 0x02)) {
2492                 pci_info(dev, "Enabling MCH 'Overflow' Device\n");
2493                 pci_write_config_byte(dev, 0xF4, reg | 0x02);
2494         }
2495 }
2496 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82865_HB,
2497                         quirk_unhide_mch_dev6);
2498 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82875_HB,
2499                         quirk_unhide_mch_dev6);
2500
2501 #ifdef CONFIG_PCI_MSI
2502 /*
2503  * Some chipsets do not support MSI. We cannot easily rely on setting
2504  * PCI_BUS_FLAGS_NO_MSI in its bus flags because there are actually some
2505  * other buses controlled by the chipset even if Linux is not aware of it.
2506  * Instead of setting the flag on all buses in the machine, simply disable
2507  * MSI globally.
2508  */
2509 static void quirk_disable_all_msi(struct pci_dev *dev)
2510 {
2511         pci_no_msi();
2512         pci_warn(dev, "MSI quirk detected; MSI disabled\n");
2513 }
2514 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SERVERWORKS, PCI_DEVICE_ID_SERVERWORKS_GCNB_LE, quirk_disable_all_msi);
2515 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_RS400_200, quirk_disable_all_msi);
2516 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_RS480, quirk_disable_all_msi);
2517 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_VT3336, quirk_disable_all_msi);
2518 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_VT3351, quirk_disable_all_msi);
2519 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_VT3364, quirk_disable_all_msi);
2520 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA, PCI_DEVICE_ID_VIA_8380_0, quirk_disable_all_msi);
2521 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SI, 0x0761, quirk_disable_all_msi);
2522 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SAMSUNG, 0xa5e3, quirk_disable_all_msi);
2523
2524 /* Disable MSI on chipsets that are known to not support it */
2525 static void quirk_disable_msi(struct pci_dev *dev)
2526 {
2527         if (dev->subordinate) {
2528                 pci_warn(dev, "MSI quirk detected; subordinate MSI disabled\n");
2529                 dev->subordinate->bus_flags |= PCI_BUS_FLAGS_NO_MSI;
2530         }
2531 }
2532 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_8131_BRIDGE, quirk_disable_msi);
2533 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_VIA, 0xa238, quirk_disable_msi);
2534 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x5a3f, quirk_disable_msi);
2535
2536 /*
2537  * The APC bridge device in AMD 780 family northbridges has some random
2538  * OEM subsystem ID in its vendor ID register (erratum 18), so instead
2539  * we use the possible vendor/device IDs of the host bridge for the
2540  * declared quirk, and search for the APC bridge by slot number.
2541  */
2542 static void quirk_amd_780_apc_msi(struct pci_dev *host_bridge)
2543 {
2544         struct pci_dev *apc_bridge;
2545
2546         apc_bridge = pci_get_slot(host_bridge->bus, PCI_DEVFN(1, 0));
2547         if (apc_bridge) {
2548                 if (apc_bridge->device == 0x9602)
2549                         quirk_disable_msi(apc_bridge);
2550                 pci_dev_put(apc_bridge);
2551         }
2552 }
2553 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD, 0x9600, quirk_amd_780_apc_msi);
2554 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AMD, 0x9601, quirk_amd_780_apc_msi);
2555
2556 /*
2557  * Go through the list of HyperTransport capabilities and return 1 if a HT
2558  * MSI capability is found and enabled.
2559  */
2560 static int msi_ht_cap_enabled(struct pci_dev *dev)
2561 {
2562         int pos, ttl = PCI_FIND_CAP_TTL;
2563
2564         pos = pci_find_ht_capability(dev, HT_CAPTYPE_MSI_MAPPING);
2565         while (pos && ttl--) {
2566                 u8 flags;
2567
2568                 if (pci_read_config_byte(dev, pos + HT_MSI_FLAGS,
2569                                          &flags) == 0) {
2570                         pci_info(dev, "Found %s HT MSI Mapping\n",
2571                                 flags & HT_MSI_FLAGS_ENABLE ?
2572                                 "enabled" : "disabled");
2573                         return (flags & HT_MSI_FLAGS_ENABLE) != 0;
2574                 }
2575
2576                 pos = pci_find_next_ht_capability(dev, pos,
2577                                                   HT_CAPTYPE_MSI_MAPPING);
2578         }
2579         return 0;
2580 }
2581
2582 /* Check the HyperTransport MSI mapping to know whether MSI is enabled or not */
2583 static void quirk_msi_ht_cap(struct pci_dev *dev)
2584 {
2585         if (!msi_ht_cap_enabled(dev))
2586                 quirk_disable_msi(dev);
2587 }
2588 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_SERVERWORKS, PCI_DEVICE_ID_SERVERWORKS_HT2000_PCIE,
2589                         quirk_msi_ht_cap);
2590
2591 /*
2592  * The nVidia CK804 chipset may have 2 HT MSI mappings.  MSI is supported
2593  * if the MSI capability is set in any of these mappings.
2594  */
2595 static void quirk_nvidia_ck804_msi_ht_cap(struct pci_dev *dev)
2596 {
2597         struct pci_dev *pdev;
2598
2599         /*
2600          * Check HT MSI cap on this chipset and the root one.  A single one
2601          * having MSI is enough to be sure that MSI is supported.
2602          */
2603         pdev = pci_get_slot(dev->bus, 0);
2604         if (!pdev)
2605                 return;
2606         if (!msi_ht_cap_enabled(pdev))
2607                 quirk_msi_ht_cap(dev);
2608         pci_dev_put(pdev);
2609 }
2610 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_CK804_PCIE,
2611                         quirk_nvidia_ck804_msi_ht_cap);
2612
2613 /* Force enable MSI mapping capability on HT bridges */
2614 static void ht_enable_msi_mapping(struct pci_dev *dev)
2615 {
2616         int pos, ttl = PCI_FIND_CAP_TTL;
2617
2618         pos = pci_find_ht_capability(dev, HT_CAPTYPE_MSI_MAPPING);
2619         while (pos && ttl--) {
2620                 u8 flags;
2621
2622                 if (pci_read_config_byte(dev, pos + HT_MSI_FLAGS,
2623                                          &flags) == 0) {
2624                         pci_info(dev, "Enabling HT MSI Mapping\n");
2625
2626                         pci_write_config_byte(dev, pos + HT_MSI_FLAGS,
2627                                               flags | HT_MSI_FLAGS_ENABLE);
2628                 }
2629                 pos = pci_find_next_ht_capability(dev, pos,
2630                                                   HT_CAPTYPE_MSI_MAPPING);
2631         }
2632 }
2633 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SERVERWORKS,
2634                          PCI_DEVICE_ID_SERVERWORKS_HT1000_PXB,
2635                          ht_enable_msi_mapping);
2636 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_AMD, PCI_DEVICE_ID_AMD_8132_BRIDGE,
2637                          ht_enable_msi_mapping);
2638
2639 /*
2640  * The P5N32-SLI motherboards from Asus have a problem with MSI
2641  * for the MCP55 NIC. It is not yet determined whether the MSI problem
2642  * also affects other devices. As for now, turn off MSI for this device.
2643  */
2644 static void nvenet_msi_disable(struct pci_dev *dev)
2645 {
2646         const char *board_name = dmi_get_system_info(DMI_BOARD_NAME);
2647
2648         if (board_name &&
2649             (strstr(board_name, "P5N32-SLI PREMIUM") ||
2650              strstr(board_name, "P5N32-E SLI"))) {
2651                 pci_info(dev, "Disabling MSI for MCP55 NIC on P5N32-SLI\n");
2652                 dev->no_msi = 1;
2653         }
2654 }
2655 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_NVIDIA,
2656                         PCI_DEVICE_ID_NVIDIA_NVENET_15,
2657                         nvenet_msi_disable);
2658
2659 /*
2660  * PCIe spec r4.0 sec 7.7.1.2 and sec 7.7.2.2 say that if MSI/MSI-X is enabled,
2661  * then the device can't use INTx interrupts. Tegra's PCIe root ports don't
2662  * generate MSI interrupts for PME and AER events instead only INTx interrupts
2663  * are generated. Though Tegra's PCIe root ports can generate MSI interrupts
2664  * for other events, since PCIe specificiation doesn't support using a mix of
2665  * INTx and MSI/MSI-X, it is required to disable MSI interrupts to avoid port
2666  * service drivers registering their respective ISRs for MSIs.
2667  */
2668 static void pci_quirk_nvidia_tegra_disable_rp_msi(struct pci_dev *dev)
2669 {
2670         dev->no_msi = 1;
2671 }
2672 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x1ad0,
2673                               PCI_CLASS_BRIDGE_PCI, 8,
2674                               pci_quirk_nvidia_tegra_disable_rp_msi);
2675 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x1ad1,
2676                               PCI_CLASS_BRIDGE_PCI, 8,
2677                               pci_quirk_nvidia_tegra_disable_rp_msi);
2678 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x1ad2,
2679                               PCI_CLASS_BRIDGE_PCI, 8,
2680                               pci_quirk_nvidia_tegra_disable_rp_msi);
2681 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x0bf0,
2682                               PCI_CLASS_BRIDGE_PCI, 8,
2683                               pci_quirk_nvidia_tegra_disable_rp_msi);
2684 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x0bf1,
2685                               PCI_CLASS_BRIDGE_PCI, 8,
2686                               pci_quirk_nvidia_tegra_disable_rp_msi);
2687 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x0e1c,
2688                               PCI_CLASS_BRIDGE_PCI, 8,
2689                               pci_quirk_nvidia_tegra_disable_rp_msi);
2690 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x0e1d,
2691                               PCI_CLASS_BRIDGE_PCI, 8,
2692                               pci_quirk_nvidia_tegra_disable_rp_msi);
2693 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x0e12,
2694                               PCI_CLASS_BRIDGE_PCI, 8,
2695                               pci_quirk_nvidia_tegra_disable_rp_msi);
2696 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x0e13,
2697                               PCI_CLASS_BRIDGE_PCI, 8,
2698                               pci_quirk_nvidia_tegra_disable_rp_msi);
2699 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x0fae,
2700                               PCI_CLASS_BRIDGE_PCI, 8,
2701                               pci_quirk_nvidia_tegra_disable_rp_msi);
2702 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x0faf,
2703                               PCI_CLASS_BRIDGE_PCI, 8,
2704                               pci_quirk_nvidia_tegra_disable_rp_msi);
2705 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x10e5,
2706                               PCI_CLASS_BRIDGE_PCI, 8,
2707                               pci_quirk_nvidia_tegra_disable_rp_msi);
2708 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_NVIDIA, 0x10e6,
2709                               PCI_CLASS_BRIDGE_PCI, 8,
2710                               pci_quirk_nvidia_tegra_disable_rp_msi);
2711
2712 /*
2713  * Some versions of the MCP55 bridge from Nvidia have a legacy IRQ routing
2714  * config register.  This register controls the routing of legacy
2715  * interrupts from devices that route through the MCP55.  If this register
2716  * is misprogrammed, interrupts are only sent to the BSP, unlike
2717  * conventional systems where the IRQ is broadcast to all online CPUs.  Not
2718  * having this register set properly prevents kdump from booting up
2719  * properly, so let's make sure that we have it set correctly.
2720  * Note that this is an undocumented register.
2721  */
2722 static void nvbridge_check_legacy_irq_routing(struct pci_dev *dev)
2723 {
2724         u32 cfg;
2725
2726         if (!pci_find_capability(dev, PCI_CAP_ID_HT))
2727                 return;
2728
2729         pci_read_config_dword(dev, 0x74, &cfg);
2730
2731         if (cfg & ((1 << 2) | (1 << 15))) {
2732                 pr_info("Rewriting IRQ routing register on MCP55\n");
2733                 cfg &= ~((1 << 2) | (1 << 15));
2734                 pci_write_config_dword(dev, 0x74, cfg);
2735         }
2736 }
2737 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_NVIDIA,
2738                         PCI_DEVICE_ID_NVIDIA_MCP55_BRIDGE_V0,
2739                         nvbridge_check_legacy_irq_routing);
2740 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_NVIDIA,
2741                         PCI_DEVICE_ID_NVIDIA_MCP55_BRIDGE_V4,
2742                         nvbridge_check_legacy_irq_routing);
2743
2744 static int ht_check_msi_mapping(struct pci_dev *dev)
2745 {
2746         int pos, ttl = PCI_FIND_CAP_TTL;
2747         int found = 0;
2748
2749         /* Check if there is HT MSI cap or enabled on this device */
2750         pos = pci_find_ht_capability(dev, HT_CAPTYPE_MSI_MAPPING);
2751         while (pos && ttl--) {
2752                 u8 flags;
2753
2754                 if (found < 1)
2755                         found = 1;
2756                 if (pci_read_config_byte(dev, pos + HT_MSI_FLAGS,
2757                                          &flags) == 0) {
2758                         if (flags & HT_MSI_FLAGS_ENABLE) {
2759                                 if (found < 2) {
2760                                         found = 2;
2761                                         break;
2762                                 }
2763                         }
2764                 }
2765                 pos = pci_find_next_ht_capability(dev, pos,
2766                                                   HT_CAPTYPE_MSI_MAPPING);
2767         }
2768
2769         return found;
2770 }
2771
2772 static int host_bridge_with_leaf(struct pci_dev *host_bridge)
2773 {
2774         struct pci_dev *dev;
2775         int pos;
2776         int i, dev_no;
2777         int found = 0;
2778
2779         dev_no = host_bridge->devfn >> 3;
2780         for (i = dev_no + 1; i < 0x20; i++) {
2781                 dev = pci_get_slot(host_bridge->bus, PCI_DEVFN(i, 0));
2782                 if (!dev)
2783                         continue;
2784
2785                 /* found next host bridge? */
2786                 pos = pci_find_ht_capability(dev, HT_CAPTYPE_SLAVE);
2787                 if (pos != 0) {
2788                         pci_dev_put(dev);
2789                         break;
2790                 }
2791
2792                 if (ht_check_msi_mapping(dev)) {
2793                         found = 1;
2794                         pci_dev_put(dev);
2795                         break;
2796                 }
2797                 pci_dev_put(dev);
2798         }
2799
2800         return found;
2801 }
2802
2803 #define PCI_HT_CAP_SLAVE_CTRL0     4    /* link control */
2804 #define PCI_HT_CAP_SLAVE_CTRL1     8    /* link control to */
2805
2806 static int is_end_of_ht_chain(struct pci_dev *dev)
2807 {
2808         int pos, ctrl_off;
2809         int end = 0;
2810         u16 flags, ctrl;
2811
2812         pos = pci_find_ht_capability(dev, HT_CAPTYPE_SLAVE);
2813
2814         if (!pos)
2815                 goto out;
2816
2817         pci_read_config_word(dev, pos + PCI_CAP_FLAGS, &flags);
2818
2819         ctrl_off = ((flags >> 10) & 1) ?
2820                         PCI_HT_CAP_SLAVE_CTRL0 : PCI_HT_CAP_SLAVE_CTRL1;
2821         pci_read_config_word(dev, pos + ctrl_off, &ctrl);
2822
2823         if (ctrl & (1 << 6))
2824                 end = 1;
2825
2826 out:
2827         return end;
2828 }
2829
2830 static void nv_ht_enable_msi_mapping(struct pci_dev *dev)
2831 {
2832         struct pci_dev *host_bridge;
2833         int pos;
2834         int i, dev_no;
2835         int found = 0;
2836
2837         dev_no = dev->devfn >> 3;
2838         for (i = dev_no; i >= 0; i--) {
2839                 host_bridge = pci_get_slot(dev->bus, PCI_DEVFN(i, 0));
2840                 if (!host_bridge)
2841                         continue;
2842
2843                 pos = pci_find_ht_capability(host_bridge, HT_CAPTYPE_SLAVE);
2844                 if (pos != 0) {
2845                         found = 1;
2846                         break;
2847                 }
2848                 pci_dev_put(host_bridge);
2849         }
2850
2851         if (!found)
2852                 return;
2853
2854         /* don't enable end_device/host_bridge with leaf directly here */
2855         if (host_bridge == dev && is_end_of_ht_chain(host_bridge) &&
2856             host_bridge_with_leaf(host_bridge))
2857                 goto out;
2858
2859         /* root did that ! */
2860         if (msi_ht_cap_enabled(host_bridge))
2861                 goto out;
2862
2863         ht_enable_msi_mapping(dev);
2864
2865 out:
2866         pci_dev_put(host_bridge);
2867 }
2868
2869 static void ht_disable_msi_mapping(struct pci_dev *dev)
2870 {
2871         int pos, ttl = PCI_FIND_CAP_TTL;
2872
2873         pos = pci_find_ht_capability(dev, HT_CAPTYPE_MSI_MAPPING);
2874         while (pos && ttl--) {
2875                 u8 flags;
2876
2877                 if (pci_read_config_byte(dev, pos + HT_MSI_FLAGS,
2878                                          &flags) == 0) {
2879                         pci_info(dev, "Disabling HT MSI Mapping\n");
2880
2881                         pci_write_config_byte(dev, pos + HT_MSI_FLAGS,
2882                                               flags & ~HT_MSI_FLAGS_ENABLE);
2883                 }
2884                 pos = pci_find_next_ht_capability(dev, pos,
2885                                                   HT_CAPTYPE_MSI_MAPPING);
2886         }
2887 }
2888
2889 static void __nv_msi_ht_cap_quirk(struct pci_dev *dev, int all)
2890 {
2891         struct pci_dev *host_bridge;
2892         int pos;
2893         int found;
2894
2895         if (!pci_msi_enabled())
2896                 return;
2897
2898         /* check if there is HT MSI cap or enabled on this device */
2899         found = ht_check_msi_mapping(dev);
2900
2901         /* no HT MSI CAP */
2902         if (found == 0)
2903                 return;
2904
2905         /*
2906          * HT MSI mapping should be disabled on devices that are below
2907          * a non-Hypertransport host bridge. Locate the host bridge...
2908          */
2909         host_bridge = pci_get_domain_bus_and_slot(pci_domain_nr(dev->bus), 0,
2910                                                   PCI_DEVFN(0, 0));
2911         if (host_bridge == NULL) {
2912                 pci_warn(dev, "nv_msi_ht_cap_quirk didn't locate host bridge\n");
2913                 return;
2914         }
2915
2916         pos = pci_find_ht_capability(host_bridge, HT_CAPTYPE_SLAVE);
2917         if (pos != 0) {
2918                 /* Host bridge is to HT */
2919                 if (found == 1) {
2920                         /* it is not enabled, try to enable it */
2921                         if (all)
2922                                 ht_enable_msi_mapping(dev);
2923                         else
2924                                 nv_ht_enable_msi_mapping(dev);
2925                 }
2926                 goto out;
2927         }
2928
2929         /* HT MSI is not enabled */
2930         if (found == 1)
2931                 goto out;
2932
2933         /* Host bridge is not to HT, disable HT MSI mapping on this device */
2934         ht_disable_msi_mapping(dev);
2935
2936 out:
2937         pci_dev_put(host_bridge);
2938 }
2939
2940 static void nv_msi_ht_cap_quirk_all(struct pci_dev *dev)
2941 {
2942         return __nv_msi_ht_cap_quirk(dev, 1);
2943 }
2944 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_AL, PCI_ANY_ID, nv_msi_ht_cap_quirk_all);
2945 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_AL, PCI_ANY_ID, nv_msi_ht_cap_quirk_all);
2946
2947 static void nv_msi_ht_cap_quirk_leaf(struct pci_dev *dev)
2948 {
2949         return __nv_msi_ht_cap_quirk(dev, 0);
2950 }
2951 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_NVIDIA, PCI_ANY_ID, nv_msi_ht_cap_quirk_leaf);
2952 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_NVIDIA, PCI_ANY_ID, nv_msi_ht_cap_quirk_leaf);
2953
2954 static void quirk_msi_intx_disable_bug(struct pci_dev *dev)
2955 {
2956         dev->dev_flags |= PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG;
2957 }
2958
2959 static void quirk_msi_intx_disable_ati_bug(struct pci_dev *dev)
2960 {
2961         struct pci_dev *p;
2962
2963         /*
2964          * SB700 MSI issue will be fixed at HW level from revision A21;
2965          * we need check PCI REVISION ID of SMBus controller to get SB700
2966          * revision.
2967          */
2968         p = pci_get_device(PCI_VENDOR_ID_ATI, PCI_DEVICE_ID_ATI_SBX00_SMBUS,
2969                            NULL);
2970         if (!p)
2971                 return;
2972
2973         if ((p->revision < 0x3B) && (p->revision >= 0x30))
2974                 dev->dev_flags |= PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG;
2975         pci_dev_put(p);
2976 }
2977
2978 static void quirk_msi_intx_disable_qca_bug(struct pci_dev *dev)
2979 {
2980         /* AR816X/AR817X/E210X MSI is fixed at HW level from revision 0x18 */
2981         if (dev->revision < 0x18) {
2982                 pci_info(dev, "set MSI_INTX_DISABLE_BUG flag\n");
2983                 dev->dev_flags |= PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG;
2984         }
2985 }
2986 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2987                         PCI_DEVICE_ID_TIGON3_5780,
2988                         quirk_msi_intx_disable_bug);
2989 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2990                         PCI_DEVICE_ID_TIGON3_5780S,
2991                         quirk_msi_intx_disable_bug);
2992 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2993                         PCI_DEVICE_ID_TIGON3_5714,
2994                         quirk_msi_intx_disable_bug);
2995 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2996                         PCI_DEVICE_ID_TIGON3_5714S,
2997                         quirk_msi_intx_disable_bug);
2998 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
2999                         PCI_DEVICE_ID_TIGON3_5715,
3000                         quirk_msi_intx_disable_bug);
3001 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_BROADCOM,
3002                         PCI_DEVICE_ID_TIGON3_5715S,
3003                         quirk_msi_intx_disable_bug);
3004
3005 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4390,
3006                         quirk_msi_intx_disable_ati_bug);
3007 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4391,
3008                         quirk_msi_intx_disable_ati_bug);
3009 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4392,
3010                         quirk_msi_intx_disable_ati_bug);
3011 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4393,
3012                         quirk_msi_intx_disable_ati_bug);
3013 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4394,
3014                         quirk_msi_intx_disable_ati_bug);
3015
3016 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4373,
3017                         quirk_msi_intx_disable_bug);
3018 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4374,
3019                         quirk_msi_intx_disable_bug);
3020 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x4375,
3021                         quirk_msi_intx_disable_bug);
3022
3023 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATTANSIC, 0x1062,
3024                         quirk_msi_intx_disable_bug);
3025 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATTANSIC, 0x1063,
3026                         quirk_msi_intx_disable_bug);
3027 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATTANSIC, 0x2060,
3028                         quirk_msi_intx_disable_bug);
3029 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATTANSIC, 0x2062,
3030                         quirk_msi_intx_disable_bug);
3031 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATTANSIC, 0x1073,
3032                         quirk_msi_intx_disable_bug);
3033 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATTANSIC, 0x1083,
3034                         quirk_msi_intx_disable_bug);
3035 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATTANSIC, 0x1090,
3036                         quirk_msi_intx_disable_qca_bug);
3037 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATTANSIC, 0x1091,
3038                         quirk_msi_intx_disable_qca_bug);
3039 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATTANSIC, 0x10a0,
3040                         quirk_msi_intx_disable_qca_bug);
3041 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATTANSIC, 0x10a1,
3042                         quirk_msi_intx_disable_qca_bug);
3043 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATTANSIC, 0xe091,
3044                         quirk_msi_intx_disable_qca_bug);
3045
3046 /*
3047  * Amazon's Annapurna Labs 1c36:0031 Root Ports don't support MSI-X, so it
3048  * should be disabled on platforms where the device (mistakenly) advertises it.
3049  *
3050  * Notice that this quirk also disables MSI (which may work, but hasn't been
3051  * tested), since currently there is no standard way to disable only MSI-X.
3052  *
3053  * The 0031 device id is reused for other non Root Port device types,
3054  * therefore the quirk is registered for the PCI_CLASS_BRIDGE_PCI class.
3055  */
3056 static void quirk_al_msi_disable(struct pci_dev *dev)
3057 {
3058         dev->no_msi = 1;
3059         pci_warn(dev, "Disabling MSI/MSI-X\n");
3060 }
3061 DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_VENDOR_ID_AMAZON_ANNAPURNA_LABS, 0x0031,
3062                               PCI_CLASS_BRIDGE_PCI, 8, quirk_al_msi_disable);
3063 #endif /* CONFIG_PCI_MSI */
3064
3065 /*
3066  * Allow manual resource allocation for PCI hotplug bridges via
3067  * pci=hpmemsize=nnM and pci=hpiosize=nnM parameters. For some PCI-PCI
3068  * hotplug bridges, like PLX 6254 (former HINT HB6), kernel fails to
3069  * allocate resources when hotplug device is inserted and PCI bus is
3070  * rescanned.
3071  */
3072 static void quirk_hotplug_bridge(struct pci_dev *dev)
3073 {
3074         dev->is_hotplug_bridge = 1;
3075 }
3076 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_HINT, 0x0020, quirk_hotplug_bridge);
3077
3078 /*
3079  * This is a quirk for the Ricoh MMC controller found as a part of some
3080  * multifunction chips.
3081  *
3082  * This is very similar and based on the ricoh_mmc driver written by
3083  * Philip Langdale. Thank you for these magic sequences.
3084  *
3085  * These chips implement the four main memory card controllers (SD, MMC,
3086  * MS, xD) and one or both of CardBus or FireWire.
3087  *
3088  * It happens that they implement SD and MMC support as separate
3089  * controllers (and PCI functions). The Linux SDHCI driver supports MMC
3090  * cards but the chip detects MMC cards in hardware and directs them to the
3091  * MMC controller - so the SDHCI driver never sees them.
3092  *
3093  * To get around this, we must disable the useless MMC controller.  At that
3094  * point, the SDHCI controller will start seeing them.  It seems to be the
3095  * case that the relevant PCI registers to deactivate the MMC controller
3096  * live on PCI function 0, which might be the CardBus controller or the
3097  * FireWire controller, depending on the particular chip in question
3098  *
3099  * This has to be done early, because as soon as we disable the MMC controller
3100  * other PCI functions shift up one level, e.g. function #2 becomes function
3101  * #1, and this will confuse the PCI core.
3102  */
3103 #ifdef CONFIG_MMC_RICOH_MMC
3104 static void ricoh_mmc_fixup_rl5c476(struct pci_dev *dev)
3105 {
3106         u8 write_enable;
3107         u8 write_target;
3108         u8 disable;
3109
3110         /*
3111          * Disable via CardBus interface
3112          *
3113          * This must be done via function #0
3114          */
3115         if (PCI_FUNC(dev->devfn))
3116                 return;
3117
3118         pci_read_config_byte(dev, 0xB7, &disable);
3119         if (disable & 0x02)
3120                 return;
3121
3122         pci_read_config_byte(dev, 0x8E, &write_enable);
3123         pci_write_config_byte(dev, 0x8E, 0xAA);
3124         pci_read_config_byte(dev, 0x8D, &write_target);
3125         pci_write_config_byte(dev, 0x8D, 0xB7);
3126         pci_write_config_byte(dev, 0xB7, disable | 0x02);
3127         pci_write_config_byte(dev, 0x8E, write_enable);
3128         pci_write_config_byte(dev, 0x8D, write_target);
3129
3130         pci_notice(dev, "proprietary Ricoh MMC controller disabled (via CardBus function)\n");
3131         pci_notice(dev, "MMC cards are now supported by standard SDHCI controller\n");
3132 }
3133 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_RL5C476, ricoh_mmc_fixup_rl5c476);
3134 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_RL5C476, ricoh_mmc_fixup_rl5c476);
3135
3136 static void ricoh_mmc_fixup_r5c832(struct pci_dev *dev)
3137 {
3138         u8 write_enable;
3139         u8 disable;
3140
3141         /*
3142          * Disable via FireWire interface
3143          *
3144          * This must be done via function #0
3145          */
3146         if (PCI_FUNC(dev->devfn))
3147                 return;
3148         /*
3149          * RICOH 0xe822 and 0xe823 SD/MMC card readers fail to recognize
3150          * certain types of SD/MMC cards. Lowering the SD base clock
3151          * frequency from 200Mhz to 50Mhz fixes this issue.
3152          *
3153          * 0x150 - SD2.0 mode enable for changing base clock
3154          *         frequency to 50Mhz
3155          * 0xe1  - Base clock frequency
3156          * 0x32  - 50Mhz new clock frequency
3157          * 0xf9  - Key register for 0x150
3158          * 0xfc  - key register for 0xe1
3159          */
3160         if (dev->device == PCI_DEVICE_ID_RICOH_R5CE822 ||
3161             dev->device == PCI_DEVICE_ID_RICOH_R5CE823) {
3162                 pci_write_config_byte(dev, 0xf9, 0xfc);
3163                 pci_write_config_byte(dev, 0x150, 0x10);
3164                 pci_write_config_byte(dev, 0xf9, 0x00);
3165                 pci_write_config_byte(dev, 0xfc, 0x01);
3166                 pci_write_config_byte(dev, 0xe1, 0x32);
3167                 pci_write_config_byte(dev, 0xfc, 0x00);
3168
3169                 pci_notice(dev, "MMC controller base frequency changed to 50Mhz.\n");
3170         }
3171
3172         pci_read_config_byte(dev, 0xCB, &disable);
3173
3174         if (disable & 0x02)
3175                 return;
3176
3177         pci_read_config_byte(dev, 0xCA, &write_enable);
3178         pci_write_config_byte(dev, 0xCA, 0x57);
3179         pci_write_config_byte(dev, 0xCB, disable | 0x02);
3180         pci_write_config_byte(dev, 0xCA, write_enable);
3181
3182         pci_notice(dev, "proprietary Ricoh MMC controller disabled (via FireWire function)\n");
3183         pci_notice(dev, "MMC cards are now supported by standard SDHCI controller\n");
3184
3185 }
3186 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_R5C832, ricoh_mmc_fixup_r5c832);
3187 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_R5C832, ricoh_mmc_fixup_r5c832);
3188 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_R5CE822, ricoh_mmc_fixup_r5c832);
3189 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_R5CE822, ricoh_mmc_fixup_r5c832);
3190 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_R5CE823, ricoh_mmc_fixup_r5c832);
3191 DECLARE_PCI_FIXUP_RESUME_EARLY(PCI_VENDOR_ID_RICOH, PCI_DEVICE_ID_RICOH_R5CE823, ricoh_mmc_fixup_r5c832);
3192 #endif /*CONFIG_MMC_RICOH_MMC*/
3193
3194 #ifdef CONFIG_DMAR_TABLE
3195 #define VTUNCERRMSK_REG 0x1ac
3196 #define VTD_MSK_SPEC_ERRORS     (1 << 31)
3197 /*
3198  * This is a quirk for masking VT-d spec-defined errors to platform error
3199  * handling logic. Without this, platforms using Intel 7500, 5500 chipsets
3200  * (and the derivative chipsets like X58 etc) seem to generate NMI/SMI (based
3201  * on the RAS config settings of the platform) when a VT-d fault happens.
3202  * The resulting SMI caused the system to hang.
3203  *
3204  * VT-d spec-related errors are already handled by the VT-d OS code, so no
3205  * need to report the same error through other channels.
3206  */
3207 static void vtd_mask_spec_errors(struct pci_dev *dev)
3208 {
3209         u32 word;
3210
3211         pci_read_config_dword(dev, VTUNCERRMSK_REG, &word);
3212         pci_write_config_dword(dev, VTUNCERRMSK_REG, word | VTD_MSK_SPEC_ERRORS);
3213 }
3214 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, 0x342e, vtd_mask_spec_errors);
3215 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, 0x3c28, vtd_mask_spec_errors);
3216 #endif
3217
3218 static void fixup_ti816x_class(struct pci_dev *dev)
3219 {
3220         u32 class = dev->class;
3221
3222         /* TI 816x devices do not have class code set when in PCIe boot mode */
3223         dev->class = PCI_CLASS_MULTIMEDIA_VIDEO << 8;
3224         pci_info(dev, "PCI class overridden (%#08x -> %#08x)\n",
3225                  class, dev->class);
3226 }
3227 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_TI, 0xb800,
3228                               PCI_CLASS_NOT_DEFINED, 8, fixup_ti816x_class);
3229
3230 /*
3231  * Some PCIe devices do not work reliably with the claimed maximum
3232  * payload size supported.
3233  */
3234 static void fixup_mpss_256(struct pci_dev *dev)
3235 {
3236         dev->pcie_mpss = 1; /* 256 bytes */
3237 }
3238 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SOLARFLARE,
3239                          PCI_DEVICE_ID_SOLARFLARE_SFC4000A_0, fixup_mpss_256);
3240 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SOLARFLARE,
3241                          PCI_DEVICE_ID_SOLARFLARE_SFC4000A_1, fixup_mpss_256);
3242 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_SOLARFLARE,
3243                          PCI_DEVICE_ID_SOLARFLARE_SFC4000B, fixup_mpss_256);
3244
3245 /*
3246  * Intel 5000 and 5100 Memory controllers have an erratum with read completion
3247  * coalescing (which is enabled by default on some BIOSes) and MPS of 256B.
3248  * Since there is no way of knowing what the PCIe MPS on each fabric will be
3249  * until all of the devices are discovered and buses walked, read completion
3250  * coalescing must be disabled.  Unfortunately, it cannot be re-enabled because
3251  * it is possible to hotplug a device with MPS of 256B.
3252  */
3253 static void quirk_intel_mc_errata(struct pci_dev *dev)
3254 {
3255         int err;
3256         u16 rcc;
3257
3258         if (pcie_bus_config == PCIE_BUS_TUNE_OFF ||
3259             pcie_bus_config == PCIE_BUS_DEFAULT)
3260                 return;
3261
3262         /*
3263          * Intel erratum specifies bits to change but does not say what
3264          * they are.  Keeping them magical until such time as the registers
3265          * and values can be explained.
3266          */
3267         err = pci_read_config_word(dev, 0x48, &rcc);
3268         if (err) {
3269                 pci_err(dev, "Error attempting to read the read completion coalescing register\n");
3270                 return;
3271         }
3272
3273         if (!(rcc & (1 << 10)))
3274                 return;
3275
3276         rcc &= ~(1 << 10);
3277
3278         err = pci_write_config_word(dev, 0x48, rcc);
3279         if (err) {
3280                 pci_err(dev, "Error attempting to write the read completion coalescing register\n");
3281                 return;
3282         }
3283
3284         pr_info_once("Read completion coalescing disabled due to hardware erratum relating to 256B MPS\n");
3285 }
3286 /* Intel 5000 series memory controllers and ports 2-7 */
3287 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25c0, quirk_intel_mc_errata);
3288 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25d0, quirk_intel_mc_errata);
3289 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25d4, quirk_intel_mc_errata);
3290 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25d8, quirk_intel_mc_errata);
3291 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25e2, quirk_intel_mc_errata);
3292 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25e3, quirk_intel_mc_errata);
3293 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25e4, quirk_intel_mc_errata);
3294 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25e5, quirk_intel_mc_errata);
3295 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25e6, quirk_intel_mc_errata);
3296 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25e7, quirk_intel_mc_errata);
3297 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25f7, quirk_intel_mc_errata);
3298 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25f8, quirk_intel_mc_errata);
3299 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25f9, quirk_intel_mc_errata);
3300 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x25fa, quirk_intel_mc_errata);
3301 /* Intel 5100 series memory controllers and ports 2-7 */
3302 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65c0, quirk_intel_mc_errata);
3303 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65e2, quirk_intel_mc_errata);
3304 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65e3, quirk_intel_mc_errata);
3305 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65e4, quirk_intel_mc_errata);
3306 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65e5, quirk_intel_mc_errata);
3307 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65e6, quirk_intel_mc_errata);
3308 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65e7, quirk_intel_mc_errata);
3309 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65f7, quirk_intel_mc_errata);
3310 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65f8, quirk_intel_mc_errata);
3311 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65f9, quirk_intel_mc_errata);
3312 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x65fa, quirk_intel_mc_errata);
3313
3314 /*
3315  * Ivytown NTB BAR sizes are misreported by the hardware due to an erratum.
3316  * To work around this, query the size it should be configured to by the
3317  * device and modify the resource end to correspond to this new size.
3318  */
3319 static void quirk_intel_ntb(struct pci_dev *dev)
3320 {
3321         int rc;
3322         u8 val;
3323
3324         rc = pci_read_config_byte(dev, 0x00D0, &val);
3325         if (rc)
3326                 return;
3327
3328         dev->resource[2].end = dev->resource[2].start + ((u64) 1 << val) - 1;
3329
3330         rc = pci_read_config_byte(dev, 0x00D1, &val);
3331         if (rc)
3332                 return;
3333
3334         dev->resource[4].end = dev->resource[4].start + ((u64) 1 << val) - 1;
3335 }
3336 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x0e08, quirk_intel_ntb);
3337 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x0e0d, quirk_intel_ntb);
3338
3339 /*
3340  * Some BIOS implementations leave the Intel GPU interrupts enabled, even
3341  * though no one is handling them (e.g., if the i915 driver is never
3342  * loaded).  Additionally the interrupt destination is not set up properly
3343  * and the interrupt ends up -somewhere-.
3344  *
3345  * These spurious interrupts are "sticky" and the kernel disables the
3346  * (shared) interrupt line after 100,000+ generated interrupts.
3347  *
3348  * Fix it by disabling the still enabled interrupts.  This resolves crashes
3349  * often seen on monitor unplug.
3350  */
3351 #define I915_DEIER_REG 0x4400c
3352 static void disable_igfx_irq(struct pci_dev *dev)
3353 {
3354         void __iomem *regs = pci_iomap(dev, 0, 0);
3355         if (regs == NULL) {
3356                 pci_warn(dev, "igfx quirk: Can't iomap PCI device\n");
3357                 return;
3358         }
3359
3360         /* Check if any interrupt line is still enabled */
3361         if (readl(regs + I915_DEIER_REG) != 0) {
3362                 pci_warn(dev, "BIOS left Intel GPU interrupts enabled; disabling\n");
3363
3364                 writel(0, regs + I915_DEIER_REG);
3365         }
3366
3367         pci_iounmap(dev, regs);
3368 }
3369 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x0042, disable_igfx_irq);
3370 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x0046, disable_igfx_irq);
3371 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x004a, disable_igfx_irq);
3372 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x0102, disable_igfx_irq);
3373 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x0106, disable_igfx_irq);
3374 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x010a, disable_igfx_irq);
3375 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x0152, disable_igfx_irq);
3376
3377 /*
3378  * PCI devices which are on Intel chips can skip the 10ms delay
3379  * before entering D3 mode.
3380  */
3381 static void quirk_remove_d3hot_delay(struct pci_dev *dev)
3382 {
3383         dev->d3hot_delay = 0;
3384 }
3385 /* C600 Series devices do not need 10ms d3hot_delay */
3386 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x0412, quirk_remove_d3hot_delay);
3387 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x0c00, quirk_remove_d3hot_delay);
3388 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x0c0c, quirk_remove_d3hot_delay);
3389 /* Lynxpoint-H PCH devices do not need 10ms d3hot_delay */
3390 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x8c02, quirk_remove_d3hot_delay);
3391 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x8c18, quirk_remove_d3hot_delay);
3392 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x8c1c, quirk_remove_d3hot_delay);
3393 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x8c20, quirk_remove_d3hot_delay);
3394 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x8c22, quirk_remove_d3hot_delay);
3395 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x8c26, quirk_remove_d3hot_delay);
3396 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x8c2d, quirk_remove_d3hot_delay);
3397 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x8c31, quirk_remove_d3hot_delay);
3398 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x8c3a, quirk_remove_d3hot_delay);
3399 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x8c3d, quirk_remove_d3hot_delay);
3400 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x8c4e, quirk_remove_d3hot_delay);
3401 /* Intel Cherrytrail devices do not need 10ms d3hot_delay */
3402 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x2280, quirk_remove_d3hot_delay);
3403 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x2298, quirk_remove_d3hot_delay);
3404 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x229c, quirk_remove_d3hot_delay);
3405 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x22b0, quirk_remove_d3hot_delay);
3406 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x22b5, quirk_remove_d3hot_delay);
3407 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x22b7, quirk_remove_d3hot_delay);
3408 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x22b8, quirk_remove_d3hot_delay);
3409 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x22d8, quirk_remove_d3hot_delay);
3410 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x22dc, quirk_remove_d3hot_delay);
3411
3412 /*
3413  * Some devices may pass our check in pci_intx_mask_supported() if
3414  * PCI_COMMAND_INTX_DISABLE works though they actually do not properly
3415  * support this feature.
3416  */
3417 static void quirk_broken_intx_masking(struct pci_dev *dev)
3418 {
3419         dev->broken_intx_masking = 1;
3420 }
3421 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_CHELSIO, 0x0030,
3422                         quirk_broken_intx_masking);
3423 DECLARE_PCI_FIXUP_FINAL(0x1814, 0x0601, /* Ralink RT2800 802.11n PCI */
3424                         quirk_broken_intx_masking);
3425 DECLARE_PCI_FIXUP_FINAL(0x1b7c, 0x0004, /* Ceton InfiniTV4 */
3426                         quirk_broken_intx_masking);
3427
3428 /*
3429  * Realtek RTL8169 PCI Gigabit Ethernet Controller (rev 10)
3430  * Subsystem: Realtek RTL8169/8110 Family PCI Gigabit Ethernet NIC
3431  *
3432  * RTL8110SC - Fails under PCI device assignment using DisINTx masking.
3433  */
3434 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_REALTEK, 0x8169,
3435                         quirk_broken_intx_masking);
3436
3437 /*
3438  * Intel i40e (XL710/X710) 10/20/40GbE NICs all have broken INTx masking,
3439  * DisINTx can be set but the interrupt status bit is non-functional.
3440  */
3441 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1572, quirk_broken_intx_masking);
3442 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1574, quirk_broken_intx_masking);
3443 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1580, quirk_broken_intx_masking);
3444 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1581, quirk_broken_intx_masking);
3445 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1583, quirk_broken_intx_masking);
3446 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1584, quirk_broken_intx_masking);
3447 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1585, quirk_broken_intx_masking);
3448 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1586, quirk_broken_intx_masking);
3449 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1587, quirk_broken_intx_masking);
3450 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1588, quirk_broken_intx_masking);
3451 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x1589, quirk_broken_intx_masking);
3452 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x158a, quirk_broken_intx_masking);
3453 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x158b, quirk_broken_intx_masking);
3454 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x37d0, quirk_broken_intx_masking);
3455 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x37d1, quirk_broken_intx_masking);
3456 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, 0x37d2, quirk_broken_intx_masking);
3457
3458 static u16 mellanox_broken_intx_devs[] = {
3459         PCI_DEVICE_ID_MELLANOX_HERMON_SDR,
3460         PCI_DEVICE_ID_MELLANOX_HERMON_DDR,
3461         PCI_DEVICE_ID_MELLANOX_HERMON_QDR,
3462         PCI_DEVICE_ID_MELLANOX_HERMON_DDR_GEN2,
3463         PCI_DEVICE_ID_MELLANOX_HERMON_QDR_GEN2,
3464         PCI_DEVICE_ID_MELLANOX_HERMON_EN,
3465         PCI_DEVICE_ID_MELLANOX_HERMON_EN_GEN2,
3466         PCI_DEVICE_ID_MELLANOX_CONNECTX_EN,
3467         PCI_DEVICE_ID_MELLANOX_CONNECTX_EN_T_GEN2,
3468         PCI_DEVICE_ID_MELLANOX_CONNECTX_EN_GEN2,
3469         PCI_DEVICE_ID_MELLANOX_CONNECTX_EN_5_GEN2,
3470         PCI_DEVICE_ID_MELLANOX_CONNECTX2,
3471         PCI_DEVICE_ID_MELLANOX_CONNECTX3,
3472         PCI_DEVICE_ID_MELLANOX_CONNECTX3_PRO,
3473 };
3474
3475 #define CONNECTX_4_CURR_MAX_MINOR 99
3476 #define CONNECTX_4_INTX_SUPPORT_MINOR 14
3477
3478 /*
3479  * Check ConnectX-4/LX FW version to see if it supports legacy interrupts.
3480  * If so, don't mark it as broken.
3481  * FW minor > 99 means older FW version format and no INTx masking support.
3482  * FW minor < 14 means new FW version format and no INTx masking support.
3483  */
3484 static void mellanox_check_broken_intx_masking(struct pci_dev *pdev)
3485 {
3486         __be32 __iomem *fw_ver;
3487         u16 fw_major;
3488         u16 fw_minor;
3489         u16 fw_subminor;
3490         u32 fw_maj_min;
3491         u32 fw_sub_min;
3492         int i;
3493
3494         for (i = 0; i < ARRAY_SIZE(mellanox_broken_intx_devs); i++) {
3495                 if (pdev->device == mellanox_broken_intx_devs[i]) {
3496                         pdev->broken_intx_masking = 1;
3497                         return;
3498                 }
3499         }
3500
3501         /*
3502          * Getting here means Connect-IB cards and up. Connect-IB has no INTx
3503          * support so shouldn't be checked further
3504          */
3505         if (pdev->device == PCI_DEVICE_ID_MELLANOX_CONNECTIB)
3506                 return;
3507
3508         if (pdev->device != PCI_DEVICE_ID_MELLANOX_CONNECTX4 &&
3509             pdev->device != PCI_DEVICE_ID_MELLANOX_CONNECTX4_LX)
3510                 return;
3511
3512         /* For ConnectX-4 and ConnectX-4LX, need to check FW support */
3513         if (pci_enable_device_mem(pdev)) {
3514                 pci_warn(pdev, "Can't enable device memory\n");
3515                 return;
3516         }
3517
3518         fw_ver = ioremap(pci_resource_start(pdev, 0), 4);
3519         if (!fw_ver) {
3520                 pci_warn(pdev, "Can't map ConnectX-4 initialization segment\n");
3521                 goto out;
3522         }
3523
3524         /* Reading from resource space should be 32b aligned */
3525         fw_maj_min = ioread32be(fw_ver);
3526         fw_sub_min = ioread32be(fw_ver + 1);
3527         fw_major = fw_maj_min & 0xffff;
3528         fw_minor = fw_maj_min >> 16;
3529         fw_subminor = fw_sub_min & 0xffff;
3530         if (fw_minor > CONNECTX_4_CURR_MAX_MINOR ||
3531             fw_minor < CONNECTX_4_INTX_SUPPORT_MINOR) {
3532                 pci_warn(pdev, "ConnectX-4: FW %u.%u.%u doesn't support INTx masking, disabling. Please upgrade FW to %d.14.1100 and up for INTx support\n",
3533                          fw_major, fw_minor, fw_subminor, pdev->device ==
3534                          PCI_DEVICE_ID_MELLANOX_CONNECTX4 ? 12 : 14);
3535                 pdev->broken_intx_masking = 1;
3536         }
3537
3538         iounmap(fw_ver);
3539
3540 out:
3541         pci_disable_device(pdev);
3542 }
3543 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_MELLANOX, PCI_ANY_ID,
3544                         mellanox_check_broken_intx_masking);
3545
3546 static void quirk_no_bus_reset(struct pci_dev *dev)
3547 {
3548         dev->dev_flags |= PCI_DEV_FLAGS_NO_BUS_RESET;
3549 }
3550
3551 /*
3552  * Some NVIDIA GPU devices do not work with bus reset, SBR needs to be
3553  * prevented for those affected devices.
3554  */
3555 static void quirk_nvidia_no_bus_reset(struct pci_dev *dev)
3556 {
3557         if ((dev->device & 0xffc0) == 0x2340)
3558                 quirk_no_bus_reset(dev);
3559 }
3560 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_NVIDIA, PCI_ANY_ID,
3561                          quirk_nvidia_no_bus_reset);
3562
3563 /*
3564  * Some Atheros AR9xxx and QCA988x chips do not behave after a bus reset.
3565  * The device will throw a Link Down error on AER-capable systems and
3566  * regardless of AER, config space of the device is never accessible again
3567  * and typically causes the system to hang or reset when access is attempted.
3568  * https://lore.kernel.org/r/20140923210318.498dacbd@dualc.maya.org/
3569  */
3570 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_ATHEROS, 0x0030, quirk_no_bus_reset);
3571 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_ATHEROS, 0x0032, quirk_no_bus_reset);
3572 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_ATHEROS, 0x003c, quirk_no_bus_reset);
3573 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_ATHEROS, 0x0033, quirk_no_bus_reset);
3574 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_ATHEROS, 0x0034, quirk_no_bus_reset);
3575
3576 /*
3577  * Root port on some Cavium CN8xxx chips do not successfully complete a bus
3578  * reset when used with certain child devices.  After the reset, config
3579  * accesses to the child may fail.
3580  */
3581 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_CAVIUM, 0xa100, quirk_no_bus_reset);
3582
3583 /*
3584  * Some TI KeyStone C667X devices do not support bus/hot reset.  The PCIESS
3585  * automatically disables LTSSM when Secondary Bus Reset is received and
3586  * the device stops working.  Prevent bus reset for these devices.  With
3587  * this change, the device can be assigned to VMs with VFIO, but it will
3588  * leak state between VMs.  Reference
3589  * https://e2e.ti.com/support/processors/f/791/t/954382
3590  */
3591 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_TI, 0xb005, quirk_no_bus_reset);
3592
3593 static void quirk_no_pm_reset(struct pci_dev *dev)
3594 {
3595         /*
3596          * We can't do a bus reset on root bus devices, but an ineffective
3597          * PM reset may be better than nothing.
3598          */
3599         if (!pci_is_root_bus(dev->bus))
3600                 dev->dev_flags |= PCI_DEV_FLAGS_NO_PM_RESET;
3601 }
3602
3603 /*
3604  * Some AMD/ATI GPUS (HD8570 - Oland) report that a D3hot->D0 transition
3605  * causes a reset (i.e., they advertise NoSoftRst-).  This transition seems
3606  * to have no effect on the device: it retains the framebuffer contents and
3607  * monitor sync.  Advertising this support makes other layers, like VFIO,
3608  * assume pci_reset_function() is viable for this device.  Mark it as
3609  * unavailable to skip it when testing reset methods.
3610  */
3611 DECLARE_PCI_FIXUP_CLASS_HEADER(PCI_VENDOR_ID_ATI, PCI_ANY_ID,
3612                                PCI_CLASS_DISPLAY_VGA, 8, quirk_no_pm_reset);
3613
3614 /*
3615  * Thunderbolt controllers with broken MSI hotplug signaling:
3616  * Entire 1st generation (Light Ridge, Eagle Ridge, Light Peak) and part
3617  * of the 2nd generation (Cactus Ridge 4C up to revision 1, Port Ridge).
3618  */
3619 static void quirk_thunderbolt_hotplug_msi(struct pci_dev *pdev)
3620 {
3621         if (pdev->is_hotplug_bridge &&
3622             (pdev->device != PCI_DEVICE_ID_INTEL_CACTUS_RIDGE_4C ||
3623              pdev->revision <= 1))
3624                 pdev->no_msi = 1;
3625 }
3626 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_LIGHT_RIDGE,
3627                         quirk_thunderbolt_hotplug_msi);
3628 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_EAGLE_RIDGE,
3629                         quirk_thunderbolt_hotplug_msi);
3630 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_LIGHT_PEAK,
3631                         quirk_thunderbolt_hotplug_msi);
3632 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_CACTUS_RIDGE_4C,
3633                         quirk_thunderbolt_hotplug_msi);
3634 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_PORT_RIDGE,
3635                         quirk_thunderbolt_hotplug_msi);
3636
3637 #ifdef CONFIG_ACPI
3638 /*
3639  * Apple: Shutdown Cactus Ridge Thunderbolt controller.
3640  *
3641  * On Apple hardware the Cactus Ridge Thunderbolt controller needs to be
3642  * shutdown before suspend. Otherwise the native host interface (NHI) will not
3643  * be present after resume if a device was plugged in before suspend.
3644  *
3645  * The Thunderbolt controller consists of a PCIe switch with downstream
3646  * bridges leading to the NHI and to the tunnel PCI bridges.
3647  *
3648  * This quirk cuts power to the whole chip. Therefore we have to apply it
3649  * during suspend_noirq of the upstream bridge.
3650  *
3651  * Power is automagically restored before resume. No action is needed.
3652  */
3653 static void quirk_apple_poweroff_thunderbolt(struct pci_dev *dev)
3654 {
3655         acpi_handle bridge, SXIO, SXFP, SXLV;
3656
3657         if (!x86_apple_machine)
3658                 return;
3659         if (pci_pcie_type(dev) != PCI_EXP_TYPE_UPSTREAM)
3660                 return;
3661
3662         /*
3663          * SXIO/SXFP/SXLF turns off power to the Thunderbolt controller.
3664          * We don't know how to turn it back on again, but firmware does,
3665          * so we can only use SXIO/SXFP/SXLF if we're suspending via
3666          * firmware.
3667          */
3668         if (!pm_suspend_via_firmware())
3669                 return;
3670
3671         bridge = ACPI_HANDLE(&dev->dev);
3672         if (!bridge)
3673                 return;
3674
3675         /*
3676          * SXIO and SXLV are present only on machines requiring this quirk.
3677          * Thunderbolt bridges in external devices might have the same
3678          * device ID as those on the host, but they will not have the
3679          * associated ACPI methods. This implicitly checks that we are at
3680          * the right bridge.
3681          */
3682         if (ACPI_FAILURE(acpi_get_handle(bridge, "DSB0.NHI0.SXIO", &SXIO))
3683             || ACPI_FAILURE(acpi_get_handle(bridge, "DSB0.NHI0.SXFP", &SXFP))
3684             || ACPI_FAILURE(acpi_get_handle(bridge, "DSB0.NHI0.SXLV", &SXLV)))
3685                 return;
3686         pci_info(dev, "quirk: cutting power to Thunderbolt controller...\n");
3687
3688         /* magic sequence */
3689         acpi_execute_simple_method(SXIO, NULL, 1);
3690         acpi_execute_simple_method(SXFP, NULL, 0);
3691         msleep(300);
3692         acpi_execute_simple_method(SXLV, NULL, 0);
3693         acpi_execute_simple_method(SXIO, NULL, 0);
3694         acpi_execute_simple_method(SXLV, NULL, 0);
3695 }
3696 DECLARE_PCI_FIXUP_SUSPEND_LATE(PCI_VENDOR_ID_INTEL,
3697                                PCI_DEVICE_ID_INTEL_CACTUS_RIDGE_4C,
3698                                quirk_apple_poweroff_thunderbolt);
3699 #endif
3700
3701 /*
3702  * Following are device-specific reset methods which can be used to
3703  * reset a single function if other methods (e.g. FLR, PM D0->D3) are
3704  * not available.
3705  */
3706 static int reset_intel_82599_sfp_virtfn(struct pci_dev *dev, int probe)
3707 {
3708         /*
3709          * http://www.intel.com/content/dam/doc/datasheet/82599-10-gbe-controller-datasheet.pdf
3710          *
3711          * The 82599 supports FLR on VFs, but FLR support is reported only
3712          * in the PF DEVCAP (sec 9.3.10.4), not in the VF DEVCAP (sec 9.5).
3713          * Thus we must call pcie_flr() directly without first checking if it is
3714          * supported.
3715          */
3716         if (!probe)
3717                 pcie_flr(dev);
3718         return 0;
3719 }
3720
3721 #define SOUTH_CHICKEN2          0xc2004
3722 #define PCH_PP_STATUS           0xc7200
3723 #define PCH_PP_CONTROL          0xc7204
3724 #define MSG_CTL                 0x45010
3725 #define NSDE_PWR_STATE          0xd0100
3726 #define IGD_OPERATION_TIMEOUT   10000     /* set timeout 10 seconds */
3727
3728 static int reset_ivb_igd(struct pci_dev *dev, int probe)
3729 {
3730         void __iomem *mmio_base;
3731         unsigned long timeout;
3732         u32 val;
3733
3734         if (probe)
3735                 return 0;
3736
3737         mmio_base = pci_iomap(dev, 0, 0);
3738         if (!mmio_base)
3739                 return -ENOMEM;
3740
3741         iowrite32(0x00000002, mmio_base + MSG_CTL);
3742
3743         /*
3744          * Clobbering SOUTH_CHICKEN2 register is fine only if the next
3745          * driver loaded sets the right bits. However, this's a reset and
3746          * the bits have been set by i915 previously, so we clobber
3747          * SOUTH_CHICKEN2 register directly here.
3748          */
3749         iowrite32(0x00000005, mmio_base + SOUTH_CHICKEN2);
3750
3751         val = ioread32(mmio_base + PCH_PP_CONTROL) & 0xfffffffe;
3752         iowrite32(val, mmio_base + PCH_PP_CONTROL);
3753
3754         timeout = jiffies + msecs_to_jiffies(IGD_OPERATION_TIMEOUT);
3755         do {
3756                 val = ioread32(mmio_base + PCH_PP_STATUS);
3757                 if ((val & 0xb0000000) == 0)
3758                         goto reset_complete;
3759                 msleep(10);
3760         } while (time_before(jiffies, timeout));
3761         pci_warn(dev, "timeout during reset\n");
3762
3763 reset_complete:
3764         iowrite32(0x00000002, mmio_base + NSDE_PWR_STATE);
3765
3766         pci_iounmap(dev, mmio_base);
3767         return 0;
3768 }
3769
3770 /* Device-specific reset method for Chelsio T4-based adapters */
3771 static int reset_chelsio_generic_dev(struct pci_dev *dev, int probe)
3772 {
3773         u16 old_command;
3774         u16 msix_flags;
3775
3776         /*
3777          * If this isn't a Chelsio T4-based device, return -ENOTTY indicating
3778          * that we have no device-specific reset method.
3779          */
3780         if ((dev->device & 0xf000) != 0x4000)
3781                 return -ENOTTY;
3782
3783         /*
3784          * If this is the "probe" phase, return 0 indicating that we can
3785          * reset this device.
3786          */
3787         if (probe)
3788                 return 0;
3789
3790         /*
3791          * T4 can wedge if there are DMAs in flight within the chip and Bus
3792          * Master has been disabled.  We need to have it on till the Function
3793          * Level Reset completes.  (BUS_MASTER is disabled in
3794          * pci_reset_function()).
3795          */
3796         pci_read_config_word(dev, PCI_COMMAND, &old_command);
3797         pci_write_config_word(dev, PCI_COMMAND,
3798                               old_command | PCI_COMMAND_MASTER);
3799
3800         /*
3801          * Perform the actual device function reset, saving and restoring
3802          * configuration information around the reset.
3803          */
3804         pci_save_state(dev);
3805
3806         /*
3807          * T4 also suffers a Head-Of-Line blocking problem if MSI-X interrupts
3808          * are disabled when an MSI-X interrupt message needs to be delivered.
3809          * So we briefly re-enable MSI-X interrupts for the duration of the
3810          * FLR.  The pci_restore_state() below will restore the original
3811          * MSI-X state.
3812          */
3813         pci_read_config_word(dev, dev->msix_cap+PCI_MSIX_FLAGS, &msix_flags);
3814         if ((msix_flags & PCI_MSIX_FLAGS_ENABLE) == 0)
3815                 pci_write_config_word(dev, dev->msix_cap+PCI_MSIX_FLAGS,
3816                                       msix_flags |
3817                                       PCI_MSIX_FLAGS_ENABLE |
3818                                       PCI_MSIX_FLAGS_MASKALL);
3819
3820         pcie_flr(dev);
3821
3822         /*
3823          * Restore the configuration information (BAR values, etc.) including
3824          * the original PCI Configuration Space Command word, and return
3825          * success.
3826          */
3827         pci_restore_state(dev);
3828         pci_write_config_word(dev, PCI_COMMAND, old_command);
3829         return 0;
3830 }
3831
3832 #define PCI_DEVICE_ID_INTEL_82599_SFP_VF   0x10ed
3833 #define PCI_DEVICE_ID_INTEL_IVB_M_VGA      0x0156
3834 #define PCI_DEVICE_ID_INTEL_IVB_M2_VGA     0x0166
3835
3836 /*
3837  * The Samsung SM961/PM961 controller can sometimes enter a fatal state after
3838  * FLR where config space reads from the device return -1.  We seem to be
3839  * able to avoid this condition if we disable the NVMe controller prior to
3840  * FLR.  This quirk is generic for any NVMe class device requiring similar
3841  * assistance to quiesce the device prior to FLR.
3842  *
3843  * NVMe specification: https://nvmexpress.org/resources/specifications/
3844  * Revision 1.0e:
3845  *    Chapter 2: Required and optional PCI config registers
3846  *    Chapter 3: NVMe control registers
3847  *    Chapter 7.3: Reset behavior
3848  */
3849 static int nvme_disable_and_flr(struct pci_dev *dev, int probe)
3850 {
3851         void __iomem *bar;
3852         u16 cmd;
3853         u32 cfg;
3854
3855         if (dev->class != PCI_CLASS_STORAGE_EXPRESS ||
3856             !pcie_has_flr(dev) || !pci_resource_start(dev, 0))
3857                 return -ENOTTY;
3858
3859         if (probe)
3860                 return 0;
3861
3862         bar = pci_iomap(dev, 0, NVME_REG_CC + sizeof(cfg));
3863         if (!bar)
3864                 return -ENOTTY;
3865
3866         pci_read_config_word(dev, PCI_COMMAND, &cmd);
3867         pci_write_config_word(dev, PCI_COMMAND, cmd | PCI_COMMAND_MEMORY);
3868
3869         cfg = readl(bar + NVME_REG_CC);
3870
3871         /* Disable controller if enabled */
3872         if (cfg & NVME_CC_ENABLE) {
3873                 u32 cap = readl(bar + NVME_REG_CAP);
3874                 unsigned long timeout;
3875
3876                 /*
3877                  * Per nvme_disable_ctrl() skip shutdown notification as it
3878                  * could complete commands to the admin queue.  We only intend
3879                  * to quiesce the device before reset.
3880                  */
3881                 cfg &= ~(NVME_CC_SHN_MASK | NVME_CC_ENABLE);
3882
3883                 writel(cfg, bar + NVME_REG_CC);
3884
3885                 /*
3886                  * Some controllers require an additional delay here, see
3887                  * NVME_QUIRK_DELAY_BEFORE_CHK_RDY.  None of those are yet
3888                  * supported by this quirk.
3889                  */
3890
3891                 /* Cap register provides max timeout in 500ms increments */
3892                 timeout = ((NVME_CAP_TIMEOUT(cap) + 1) * HZ / 2) + jiffies;
3893
3894                 for (;;) {
3895                         u32 status = readl(bar + NVME_REG_CSTS);
3896
3897                         /* Ready status becomes zero on disable complete */
3898                         if (!(status & NVME_CSTS_RDY))
3899                                 break;
3900
3901                         msleep(100);
3902
3903                         if (time_after(jiffies, timeout)) {
3904                                 pci_warn(dev, "Timeout waiting for NVMe ready status to clear after disable\n");
3905                                 break;
3906                         }
3907                 }
3908         }
3909
3910         pci_iounmap(dev, bar);
3911
3912         pcie_flr(dev);
3913
3914         return 0;
3915 }
3916
3917 /*
3918  * Intel DC P3700 NVMe controller will timeout waiting for ready status
3919  * to change after NVMe enable if the driver starts interacting with the
3920  * device too soon after FLR.  A 250ms delay after FLR has heuristically
3921  * proven to produce reliably working results for device assignment cases.
3922  */
3923 static int delay_250ms_after_flr(struct pci_dev *dev, int probe)
3924 {
3925         if (!pcie_has_flr(dev))
3926                 return -ENOTTY;
3927
3928         if (probe)
3929                 return 0;
3930
3931         pcie_flr(dev);
3932
3933         msleep(250);
3934
3935         return 0;
3936 }
3937
3938 #define PCI_DEVICE_ID_HINIC_VF      0x375E
3939 #define HINIC_VF_FLR_TYPE           0x1000
3940 #define HINIC_VF_FLR_CAP_BIT        (1UL << 30)
3941 #define HINIC_VF_OP                 0xE80
3942 #define HINIC_VF_FLR_PROC_BIT       (1UL << 18)
3943 #define HINIC_OPERATION_TIMEOUT     15000       /* 15 seconds */
3944
3945 /* Device-specific reset method for Huawei Intelligent NIC virtual functions */
3946 static int reset_hinic_vf_dev(struct pci_dev *pdev, int probe)
3947 {
3948         unsigned long timeout;
3949         void __iomem *bar;
3950         u32 val;
3951
3952         if (probe)
3953                 return 0;
3954
3955         bar = pci_iomap(pdev, 0, 0);
3956         if (!bar)
3957                 return -ENOTTY;
3958
3959         /* Get and check firmware capabilities */
3960         val = ioread32be(bar + HINIC_VF_FLR_TYPE);
3961         if (!(val & HINIC_VF_FLR_CAP_BIT)) {
3962                 pci_iounmap(pdev, bar);
3963                 return -ENOTTY;
3964         }
3965
3966         /* Set HINIC_VF_FLR_PROC_BIT for the start of FLR */
3967         val = ioread32be(bar + HINIC_VF_OP);
3968         val = val | HINIC_VF_FLR_PROC_BIT;
3969         iowrite32be(val, bar + HINIC_VF_OP);
3970
3971         pcie_flr(pdev);
3972
3973         /*
3974          * The device must recapture its Bus and Device Numbers after FLR
3975          * in order generate Completions.  Issue a config write to let the
3976          * device capture this information.
3977          */
3978         pci_write_config_word(pdev, PCI_VENDOR_ID, 0);
3979
3980         /* Firmware clears HINIC_VF_FLR_PROC_BIT when reset is complete */
3981         timeout = jiffies + msecs_to_jiffies(HINIC_OPERATION_TIMEOUT);
3982         do {
3983                 val = ioread32be(bar + HINIC_VF_OP);
3984                 if (!(val & HINIC_VF_FLR_PROC_BIT))
3985                         goto reset_complete;
3986                 msleep(20);
3987         } while (time_before(jiffies, timeout));
3988
3989         val = ioread32be(bar + HINIC_VF_OP);
3990         if (!(val & HINIC_VF_FLR_PROC_BIT))
3991                 goto reset_complete;
3992
3993         pci_warn(pdev, "Reset dev timeout, FLR ack reg: %#010x\n", val);
3994
3995 reset_complete:
3996         pci_iounmap(pdev, bar);
3997
3998         return 0;
3999 }
4000
4001 static const struct pci_dev_reset_methods pci_dev_reset_methods[] = {
4002         { PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_82599_SFP_VF,
4003                  reset_intel_82599_sfp_virtfn },
4004         { PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_IVB_M_VGA,
4005                 reset_ivb_igd },
4006         { PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_INTEL_IVB_M2_VGA,
4007                 reset_ivb_igd },
4008         { PCI_VENDOR_ID_SAMSUNG, 0xa804, nvme_disable_and_flr },
4009         { PCI_VENDOR_ID_INTEL, 0x0953, delay_250ms_after_flr },
4010         { PCI_VENDOR_ID_INTEL, 0x0a54, delay_250ms_after_flr },
4011         { PCI_VENDOR_ID_CHELSIO, PCI_ANY_ID,
4012                 reset_chelsio_generic_dev },
4013         { PCI_VENDOR_ID_HUAWEI, PCI_DEVICE_ID_HINIC_VF,
4014                 reset_hinic_vf_dev },
4015         { 0 }
4016 };
4017
4018 /*
4019  * These device-specific reset methods are here rather than in a driver
4020  * because when a host assigns a device to a guest VM, the host may need
4021  * to reset the device but probably doesn't have a driver for it.
4022  */
4023 int pci_dev_specific_reset(struct pci_dev *dev, int probe)
4024 {
4025         const struct pci_dev_reset_methods *i;
4026
4027         for (i = pci_dev_reset_methods; i->reset; i++) {
4028                 if ((i->vendor == dev->vendor ||
4029                      i->vendor == (u16)PCI_ANY_ID) &&
4030                     (i->device == dev->device ||
4031                      i->device == (u16)PCI_ANY_ID))
4032                         return i->reset(dev, probe);
4033         }
4034
4035         return -ENOTTY;
4036 }
4037
4038 static void quirk_dma_func0_alias(struct pci_dev *dev)
4039 {
4040         if (PCI_FUNC(dev->devfn) != 0)
4041                 pci_add_dma_alias(dev, PCI_DEVFN(PCI_SLOT(dev->devfn), 0), 1);
4042 }
4043
4044 /*
4045  * https://bugzilla.redhat.com/show_bug.cgi?id=605888
4046  *
4047  * Some Ricoh devices use function 0 as the PCIe requester ID for DMA.
4048  */
4049 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_RICOH, 0xe832, quirk_dma_func0_alias);
4050 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_RICOH, 0xe476, quirk_dma_func0_alias);
4051
4052 static void quirk_dma_func1_alias(struct pci_dev *dev)
4053 {
4054         if (PCI_FUNC(dev->devfn) != 1)
4055                 pci_add_dma_alias(dev, PCI_DEVFN(PCI_SLOT(dev->devfn), 1), 1);
4056 }
4057
4058 /*
4059  * Marvell 88SE9123 uses function 1 as the requester ID for DMA.  In some
4060  * SKUs function 1 is present and is a legacy IDE controller, in other
4061  * SKUs this function is not present, making this a ghost requester.
4062  * https://bugzilla.kernel.org/show_bug.cgi?id=42679
4063  */
4064 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x9120,
4065                          quirk_dma_func1_alias);
4066 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x9123,
4067                          quirk_dma_func1_alias);
4068 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x9128,
4069                          quirk_dma_func1_alias);
4070 /* https://bugzilla.kernel.org/show_bug.cgi?id=42679#c14 */
4071 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x9130,
4072                          quirk_dma_func1_alias);
4073 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x9170,
4074                          quirk_dma_func1_alias);
4075 /* https://bugzilla.kernel.org/show_bug.cgi?id=42679#c47 + c57 */
4076 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x9172,
4077                          quirk_dma_func1_alias);
4078 /* https://bugzilla.kernel.org/show_bug.cgi?id=42679#c59 */
4079 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x917a,
4080                          quirk_dma_func1_alias);
4081 /* https://bugzilla.kernel.org/show_bug.cgi?id=42679#c78 */
4082 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x9182,
4083                          quirk_dma_func1_alias);
4084 /* https://bugzilla.kernel.org/show_bug.cgi?id=42679#c134 */
4085 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x9183,
4086                          quirk_dma_func1_alias);
4087 /* https://bugzilla.kernel.org/show_bug.cgi?id=42679#c46 */
4088 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x91a0,
4089                          quirk_dma_func1_alias);
4090 /* https://bugzilla.kernel.org/show_bug.cgi?id=42679#c135 */
4091 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x9215,
4092                          quirk_dma_func1_alias);
4093 /* https://bugzilla.kernel.org/show_bug.cgi?id=42679#c127 */
4094 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x9220,
4095                          quirk_dma_func1_alias);
4096 /* https://bugzilla.kernel.org/show_bug.cgi?id=42679#c49 */
4097 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_MARVELL_EXT, 0x9230,
4098                          quirk_dma_func1_alias);
4099 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_TTI, 0x0642,
4100                          quirk_dma_func1_alias);
4101 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_TTI, 0x0645,
4102                          quirk_dma_func1_alias);
4103 /* https://bugs.gentoo.org/show_bug.cgi?id=497630 */
4104 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_JMICRON,
4105                          PCI_DEVICE_ID_JMICRON_JMB388_ESD,
4106                          quirk_dma_func1_alias);
4107 /* https://bugzilla.kernel.org/show_bug.cgi?id=42679#c117 */
4108 DECLARE_PCI_FIXUP_HEADER(0x1c28, /* Lite-On */
4109                          0x0122, /* Plextor M6E (Marvell 88SS9183)*/
4110                          quirk_dma_func1_alias);
4111
4112 /*
4113  * Some devices DMA with the wrong devfn, not just the wrong function.
4114  * quirk_fixed_dma_alias() uses this table to create fixed aliases, where
4115  * the alias is "fixed" and independent of the device devfn.
4116  *
4117  * For example, the Adaptec 3405 is a PCIe card with an Intel 80333 I/O
4118  * processor.  To software, this appears as a PCIe-to-PCI/X bridge with a
4119  * single device on the secondary bus.  In reality, the single exposed
4120  * device at 0e.0 is the Address Translation Unit (ATU) of the controller
4121  * that provides a bridge to the internal bus of the I/O processor.  The
4122  * controller supports private devices, which can be hidden from PCI config
4123  * space.  In the case of the Adaptec 3405, a private device at 01.0
4124  * appears to be the DMA engine, which therefore needs to become a DMA
4125  * alias for the device.
4126  */
4127 static const struct pci_device_id fixed_dma_alias_tbl[] = {
4128         { PCI_DEVICE_SUB(PCI_VENDOR_ID_ADAPTEC2, 0x0285,
4129                          PCI_VENDOR_ID_ADAPTEC2, 0x02bb), /* Adaptec 3405 */
4130           .driver_data = PCI_DEVFN(1, 0) },
4131         { PCI_DEVICE_SUB(PCI_VENDOR_ID_ADAPTEC2, 0x0285,
4132                          PCI_VENDOR_ID_ADAPTEC2, 0x02bc), /* Adaptec 3805 */
4133           .driver_data = PCI_DEVFN(1, 0) },
4134         { 0 }
4135 };
4136
4137 static void quirk_fixed_dma_alias(struct pci_dev *dev)
4138 {
4139         const struct pci_device_id *id;
4140
4141         id = pci_match_id(fixed_dma_alias_tbl, dev);
4142         if (id)
4143                 pci_add_dma_alias(dev, id->driver_data, 1);
4144 }
4145 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_ADAPTEC2, 0x0285, quirk_fixed_dma_alias);
4146
4147 /*
4148  * A few PCIe-to-PCI bridges fail to expose a PCIe capability, resulting in
4149  * using the wrong DMA alias for the device.  Some of these devices can be
4150  * used as either forward or reverse bridges, so we need to test whether the
4151  * device is operating in the correct mode.  We could probably apply this
4152  * quirk to PCI_ANY_ID, but for now we'll just use known offenders.  The test
4153  * is for a non-root, non-PCIe bridge where the upstream device is PCIe and
4154  * is not a PCIe-to-PCI bridge, then @pdev is actually a PCIe-to-PCI bridge.
4155  */
4156 static void quirk_use_pcie_bridge_dma_alias(struct pci_dev *pdev)
4157 {
4158         if (!pci_is_root_bus(pdev->bus) &&
4159             pdev->hdr_type == PCI_HEADER_TYPE_BRIDGE &&
4160             !pci_is_pcie(pdev) && pci_is_pcie(pdev->bus->self) &&
4161             pci_pcie_type(pdev->bus->self) != PCI_EXP_TYPE_PCI_BRIDGE)
4162                 pdev->dev_flags |= PCI_DEV_FLAG_PCIE_BRIDGE_ALIAS;
4163 }
4164 /* ASM1083/1085, https://bugzilla.kernel.org/show_bug.cgi?id=44881#c46 */
4165 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_ASMEDIA, 0x1080,
4166                          quirk_use_pcie_bridge_dma_alias);
4167 /* Tundra 8113, https://bugzilla.kernel.org/show_bug.cgi?id=44881#c43 */
4168 DECLARE_PCI_FIXUP_HEADER(0x10e3, 0x8113, quirk_use_pcie_bridge_dma_alias);
4169 /* ITE 8892, https://bugzilla.kernel.org/show_bug.cgi?id=73551 */
4170 DECLARE_PCI_FIXUP_HEADER(0x1283, 0x8892, quirk_use_pcie_bridge_dma_alias);
4171 /* ITE 8893 has the same problem as the 8892 */
4172 DECLARE_PCI_FIXUP_HEADER(0x1283, 0x8893, quirk_use_pcie_bridge_dma_alias);
4173 /* Intel 82801, https://bugzilla.kernel.org/show_bug.cgi?id=44881#c49 */
4174 DECLARE_PCI_FIXUP_HEADER(0x8086, 0x244e, quirk_use_pcie_bridge_dma_alias);
4175
4176 /*
4177  * MIC x200 NTB forwards PCIe traffic using multiple alien RIDs. They have to
4178  * be added as aliases to the DMA device in order to allow buffer access
4179  * when IOMMU is enabled. Following devfns have to match RIT-LUT table
4180  * programmed in the EEPROM.
4181  */
4182 static void quirk_mic_x200_dma_alias(struct pci_dev *pdev)
4183 {
4184         pci_add_dma_alias(pdev, PCI_DEVFN(0x10, 0x0), 1);
4185         pci_add_dma_alias(pdev, PCI_DEVFN(0x11, 0x0), 1);
4186         pci_add_dma_alias(pdev, PCI_DEVFN(0x12, 0x3), 1);
4187 }
4188 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x2260, quirk_mic_x200_dma_alias);
4189 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x2264, quirk_mic_x200_dma_alias);
4190
4191 /*
4192  * Intel Visual Compute Accelerator (VCA) is a family of PCIe add-in devices
4193  * exposing computational units via Non Transparent Bridges (NTB, PEX 87xx).
4194  *
4195  * Similarly to MIC x200, we need to add DMA aliases to allow buffer access
4196  * when IOMMU is enabled.  These aliases allow computational unit access to
4197  * host memory.  These aliases mark the whole VCA device as one IOMMU
4198  * group.
4199  *
4200  * All possible slot numbers (0x20) are used, since we are unable to tell
4201  * what slot is used on other side.  This quirk is intended for both host
4202  * and computational unit sides.  The VCA devices have up to five functions
4203  * (four for DMA channels and one additional).
4204  */
4205 static void quirk_pex_vca_alias(struct pci_dev *pdev)
4206 {
4207         const unsigned int num_pci_slots = 0x20;
4208         unsigned int slot;
4209
4210         for (slot = 0; slot < num_pci_slots; slot++)
4211                 pci_add_dma_alias(pdev, PCI_DEVFN(slot, 0x0), 5);
4212 }
4213 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x2954, quirk_pex_vca_alias);
4214 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x2955, quirk_pex_vca_alias);
4215 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x2956, quirk_pex_vca_alias);
4216 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x2958, quirk_pex_vca_alias);
4217 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x2959, quirk_pex_vca_alias);
4218 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_INTEL, 0x295A, quirk_pex_vca_alias);
4219
4220 /*
4221  * The IOMMU and interrupt controller on Broadcom Vulcan/Cavium ThunderX2 are
4222  * associated not at the root bus, but at a bridge below. This quirk avoids
4223  * generating invalid DMA aliases.
4224  */
4225 static void quirk_bridge_cavm_thrx2_pcie_root(struct pci_dev *pdev)
4226 {
4227         pdev->dev_flags |= PCI_DEV_FLAGS_BRIDGE_XLATE_ROOT;
4228 }
4229 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_BROADCOM, 0x9000,
4230                                 quirk_bridge_cavm_thrx2_pcie_root);
4231 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_BROADCOM, 0x9084,
4232                                 quirk_bridge_cavm_thrx2_pcie_root);
4233
4234 /*
4235  * Intersil/Techwell TW686[4589]-based video capture cards have an empty (zero)
4236  * class code.  Fix it.
4237  */
4238 static void quirk_tw686x_class(struct pci_dev *pdev)
4239 {
4240         u32 class = pdev->class;
4241
4242         /* Use "Multimedia controller" class */
4243         pdev->class = (PCI_CLASS_MULTIMEDIA_OTHER << 8) | 0x01;
4244         pci_info(pdev, "TW686x PCI class overridden (%#08x -> %#08x)\n",
4245                  class, pdev->class);
4246 }
4247 DECLARE_PCI_FIXUP_CLASS_EARLY(0x1797, 0x6864, PCI_CLASS_NOT_DEFINED, 8,
4248                               quirk_tw686x_class);
4249 DECLARE_PCI_FIXUP_CLASS_EARLY(0x1797, 0x6865, PCI_CLASS_NOT_DEFINED, 8,
4250                               quirk_tw686x_class);
4251 DECLARE_PCI_FIXUP_CLASS_EARLY(0x1797, 0x6868, PCI_CLASS_NOT_DEFINED, 8,
4252                               quirk_tw686x_class);
4253 DECLARE_PCI_FIXUP_CLASS_EARLY(0x1797, 0x6869, PCI_CLASS_NOT_DEFINED, 8,
4254                               quirk_tw686x_class);
4255
4256 /*
4257  * Some devices have problems with Transaction Layer Packets with the Relaxed
4258  * Ordering Attribute set.  Such devices should mark themselves and other
4259  * device drivers should check before sending TLPs with RO set.
4260  */
4261 static void quirk_relaxedordering_disable(struct pci_dev *dev)
4262 {
4263         dev->dev_flags |= PCI_DEV_FLAGS_NO_RELAXED_ORDERING;
4264         pci_info(dev, "Disable Relaxed Ordering Attributes to avoid PCIe Completion erratum\n");
4265 }
4266
4267 /*
4268  * Intel Xeon processors based on Broadwell/Haswell microarchitecture Root
4269  * Complex have a Flow Control Credit issue which can cause performance
4270  * problems with Upstream Transaction Layer Packets with Relaxed Ordering set.
4271  */
4272 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f01, PCI_CLASS_NOT_DEFINED, 8,
4273                               quirk_relaxedordering_disable);
4274 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f02, PCI_CLASS_NOT_DEFINED, 8,
4275                               quirk_relaxedordering_disable);
4276 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f03, PCI_CLASS_NOT_DEFINED, 8,
4277                               quirk_relaxedordering_disable);
4278 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f04, PCI_CLASS_NOT_DEFINED, 8,
4279                               quirk_relaxedordering_disable);
4280 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f05, PCI_CLASS_NOT_DEFINED, 8,
4281                               quirk_relaxedordering_disable);
4282 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f06, PCI_CLASS_NOT_DEFINED, 8,
4283                               quirk_relaxedordering_disable);
4284 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f07, PCI_CLASS_NOT_DEFINED, 8,
4285                               quirk_relaxedordering_disable);
4286 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f08, PCI_CLASS_NOT_DEFINED, 8,
4287                               quirk_relaxedordering_disable);
4288 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f09, PCI_CLASS_NOT_DEFINED, 8,
4289                               quirk_relaxedordering_disable);
4290 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f0a, PCI_CLASS_NOT_DEFINED, 8,
4291                               quirk_relaxedordering_disable);
4292 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f0b, PCI_CLASS_NOT_DEFINED, 8,
4293                               quirk_relaxedordering_disable);
4294 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f0c, PCI_CLASS_NOT_DEFINED, 8,
4295                               quirk_relaxedordering_disable);
4296 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f0d, PCI_CLASS_NOT_DEFINED, 8,
4297                               quirk_relaxedordering_disable);
4298 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x6f0e, PCI_CLASS_NOT_DEFINED, 8,
4299                               quirk_relaxedordering_disable);
4300 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f01, PCI_CLASS_NOT_DEFINED, 8,
4301                               quirk_relaxedordering_disable);
4302 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f02, PCI_CLASS_NOT_DEFINED, 8,
4303                               quirk_relaxedordering_disable);
4304 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f03, PCI_CLASS_NOT_DEFINED, 8,
4305                               quirk_relaxedordering_disable);
4306 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f04, PCI_CLASS_NOT_DEFINED, 8,
4307                               quirk_relaxedordering_disable);
4308 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f05, PCI_CLASS_NOT_DEFINED, 8,
4309                               quirk_relaxedordering_disable);
4310 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f06, PCI_CLASS_NOT_DEFINED, 8,
4311                               quirk_relaxedordering_disable);
4312 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f07, PCI_CLASS_NOT_DEFINED, 8,
4313                               quirk_relaxedordering_disable);
4314 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f08, PCI_CLASS_NOT_DEFINED, 8,
4315                               quirk_relaxedordering_disable);
4316 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f09, PCI_CLASS_NOT_DEFINED, 8,
4317                               quirk_relaxedordering_disable);
4318 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f0a, PCI_CLASS_NOT_DEFINED, 8,
4319                               quirk_relaxedordering_disable);
4320 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f0b, PCI_CLASS_NOT_DEFINED, 8,
4321                               quirk_relaxedordering_disable);
4322 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f0c, PCI_CLASS_NOT_DEFINED, 8,
4323                               quirk_relaxedordering_disable);
4324 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f0d, PCI_CLASS_NOT_DEFINED, 8,
4325                               quirk_relaxedordering_disable);
4326 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_INTEL, 0x2f0e, PCI_CLASS_NOT_DEFINED, 8,
4327                               quirk_relaxedordering_disable);
4328
4329 /*
4330  * The AMD ARM A1100 (aka "SEATTLE") SoC has a bug in its PCIe Root Complex
4331  * where Upstream Transaction Layer Packets with the Relaxed Ordering
4332  * Attribute clear are allowed to bypass earlier TLPs with Relaxed Ordering
4333  * set.  This is a violation of the PCIe 3.0 Transaction Ordering Rules
4334  * outlined in Section 2.4.1 (PCI Express(r) Base Specification Revision 3.0
4335  * November 10, 2010).  As a result, on this platform we can't use Relaxed
4336  * Ordering for Upstream TLPs.
4337  */
4338 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_AMD, 0x1a00, PCI_CLASS_NOT_DEFINED, 8,
4339                               quirk_relaxedordering_disable);
4340 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_AMD, 0x1a01, PCI_CLASS_NOT_DEFINED, 8,
4341                               quirk_relaxedordering_disable);
4342 DECLARE_PCI_FIXUP_CLASS_EARLY(PCI_VENDOR_ID_AMD, 0x1a02, PCI_CLASS_NOT_DEFINED, 8,
4343                               quirk_relaxedordering_disable);
4344
4345 /*
4346  * Per PCIe r3.0, sec 2.2.9, "Completion headers must supply the same
4347  * values for the Attribute as were supplied in the header of the
4348  * corresponding Request, except as explicitly allowed when IDO is used."
4349  *
4350  * If a non-compliant device generates a completion with a different
4351  * attribute than the request, the receiver may accept it (which itself
4352  * seems non-compliant based on sec 2.3.2), or it may handle it as a
4353  * Malformed TLP or an Unexpected Completion, which will probably lead to a
4354  * device access timeout.
4355  *
4356  * If the non-compliant device generates completions with zero attributes
4357  * (instead of copying the attributes from the request), we can work around
4358  * this by disabling the "Relaxed Ordering" and "No Snoop" attributes in
4359  * upstream devices so they always generate requests with zero attributes.
4360  *
4361  * This affects other devices under the same Root Port, but since these
4362  * attributes are performance hints, there should be no functional problem.
4363  *
4364  * Note that Configuration Space accesses are never supposed to have TLP
4365  * Attributes, so we're safe waiting till after any Configuration Space
4366  * accesses to do the Root Port fixup.
4367  */
4368 static void quirk_disable_root_port_attributes(struct pci_dev *pdev)
4369 {
4370         struct pci_dev *root_port = pcie_find_root_port(pdev);
4371
4372         if (!root_port) {
4373                 pci_warn(pdev, "PCIe Completion erratum may cause device errors\n");
4374                 return;
4375         }
4376
4377         pci_info(root_port, "Disabling No Snoop/Relaxed Ordering Attributes to avoid PCIe Completion erratum in %s\n",
4378                  dev_name(&pdev->dev));
4379         pcie_capability_clear_and_set_word(root_port, PCI_EXP_DEVCTL,
4380                                            PCI_EXP_DEVCTL_RELAX_EN |
4381                                            PCI_EXP_DEVCTL_NOSNOOP_EN, 0);
4382 }
4383
4384 /*
4385  * The Chelsio T5 chip fails to copy TLP Attributes from a Request to the
4386  * Completion it generates.
4387  */
4388 static void quirk_chelsio_T5_disable_root_port_attributes(struct pci_dev *pdev)
4389 {
4390         /*
4391          * This mask/compare operation selects for Physical Function 4 on a
4392          * T5.  We only need to fix up the Root Port once for any of the
4393          * PFs.  PF[0..3] have PCI Device IDs of 0x50xx, but PF4 is uniquely
4394          * 0x54xx so we use that one.
4395          */
4396         if ((pdev->device & 0xff00) == 0x5400)
4397                 quirk_disable_root_port_attributes(pdev);
4398 }
4399 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_CHELSIO, PCI_ANY_ID,
4400                          quirk_chelsio_T5_disable_root_port_attributes);
4401
4402 /*
4403  * pci_acs_ctrl_enabled - compare desired ACS controls with those provided
4404  *                        by a device
4405  * @acs_ctrl_req: Bitmask of desired ACS controls
4406  * @acs_ctrl_ena: Bitmask of ACS controls enabled or provided implicitly by
4407  *                the hardware design
4408  *
4409  * Return 1 if all ACS controls in the @acs_ctrl_req bitmask are included
4410  * in @acs_ctrl_ena, i.e., the device provides all the access controls the
4411  * caller desires.  Return 0 otherwise.
4412  */
4413 static int pci_acs_ctrl_enabled(u16 acs_ctrl_req, u16 acs_ctrl_ena)
4414 {
4415         if ((acs_ctrl_req & acs_ctrl_ena) == acs_ctrl_req)
4416                 return 1;
4417         return 0;
4418 }
4419
4420 /*
4421  * AMD has indicated that the devices below do not support peer-to-peer
4422  * in any system where they are found in the southbridge with an AMD
4423  * IOMMU in the system.  Multifunction devices that do not support
4424  * peer-to-peer between functions can claim to support a subset of ACS.
4425  * Such devices effectively enable request redirect (RR) and completion
4426  * redirect (CR) since all transactions are redirected to the upstream
4427  * root complex.
4428  *
4429  * https://lore.kernel.org/r/201207111426.q6BEQTbh002928@mail.maya.org/
4430  * https://lore.kernel.org/r/20120711165854.GM25282@amd.com/
4431  * https://lore.kernel.org/r/20121005130857.GX4009@amd.com/
4432  *
4433  * 1002:4385 SBx00 SMBus Controller
4434  * 1002:439c SB7x0/SB8x0/SB9x0 IDE Controller
4435  * 1002:4383 SBx00 Azalia (Intel HDA)
4436  * 1002:439d SB7x0/SB8x0/SB9x0 LPC host controller
4437  * 1002:4384 SBx00 PCI to PCI Bridge
4438  * 1002:4399 SB7x0/SB8x0/SB9x0 USB OHCI2 Controller
4439  *
4440  * https://bugzilla.kernel.org/show_bug.cgi?id=81841#c15
4441  *
4442  * 1022:780f [AMD] FCH PCI Bridge
4443  * 1022:7809 [AMD] FCH USB OHCI Controller
4444  */
4445 static int pci_quirk_amd_sb_acs(struct pci_dev *dev, u16 acs_flags)
4446 {
4447 #ifdef CONFIG_ACPI
4448         struct acpi_table_header *header = NULL;
4449         acpi_status status;
4450
4451         /* Targeting multifunction devices on the SB (appears on root bus) */
4452         if (!dev->multifunction || !pci_is_root_bus(dev->bus))
4453                 return -ENODEV;
4454
4455         /* The IVRS table describes the AMD IOMMU */
4456         status = acpi_get_table("IVRS", 0, &header);
4457         if (ACPI_FAILURE(status))
4458                 return -ENODEV;
4459
4460         acpi_put_table(header);
4461
4462         /* Filter out flags not applicable to multifunction */
4463         acs_flags &= (PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_EC | PCI_ACS_DT);
4464
4465         return pci_acs_ctrl_enabled(acs_flags, PCI_ACS_RR | PCI_ACS_CR);
4466 #else
4467         return -ENODEV;
4468 #endif
4469 }
4470
4471 static bool pci_quirk_cavium_acs_match(struct pci_dev *dev)
4472 {
4473         if (!pci_is_pcie(dev) || pci_pcie_type(dev) != PCI_EXP_TYPE_ROOT_PORT)
4474                 return false;
4475
4476         switch (dev->device) {
4477         /*
4478          * Effectively selects all downstream ports for whole ThunderX1
4479          * (which represents 8 SoCs).
4480          */
4481         case 0xa000 ... 0xa7ff: /* ThunderX1 */
4482         case 0xaf84:  /* ThunderX2 */
4483         case 0xb884:  /* ThunderX3 */
4484                 return true;
4485         default:
4486                 return false;
4487         }
4488 }
4489
4490 static int pci_quirk_cavium_acs(struct pci_dev *dev, u16 acs_flags)
4491 {
4492         if (!pci_quirk_cavium_acs_match(dev))
4493                 return -ENOTTY;
4494
4495         /*
4496          * Cavium Root Ports don't advertise an ACS capability.  However,
4497          * the RTL internally implements similar protection as if ACS had
4498          * Source Validation, Request Redirection, Completion Redirection,
4499          * and Upstream Forwarding features enabled.  Assert that the
4500          * hardware implements and enables equivalent ACS functionality for
4501          * these flags.
4502          */
4503         return pci_acs_ctrl_enabled(acs_flags,
4504                 PCI_ACS_SV | PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_UF);
4505 }
4506
4507 static int pci_quirk_xgene_acs(struct pci_dev *dev, u16 acs_flags)
4508 {
4509         /*
4510          * X-Gene Root Ports matching this quirk do not allow peer-to-peer
4511          * transactions with others, allowing masking out these bits as if they
4512          * were unimplemented in the ACS capability.
4513          */
4514         return pci_acs_ctrl_enabled(acs_flags,
4515                 PCI_ACS_SV | PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_UF);
4516 }
4517
4518 /*
4519  * Many Zhaoxin Root Ports and Switch Downstream Ports have no ACS capability.
4520  * But the implementation could block peer-to-peer transactions between them
4521  * and provide ACS-like functionality.
4522  */
4523 static int  pci_quirk_zhaoxin_pcie_ports_acs(struct pci_dev *dev, u16 acs_flags)
4524 {
4525         if (!pci_is_pcie(dev) ||
4526             ((pci_pcie_type(dev) != PCI_EXP_TYPE_ROOT_PORT) &&
4527              (pci_pcie_type(dev) != PCI_EXP_TYPE_DOWNSTREAM)))
4528                 return -ENOTTY;
4529
4530         switch (dev->device) {
4531         case 0x0710 ... 0x071e:
4532         case 0x0721:
4533         case 0x0723 ... 0x0732:
4534                 return pci_acs_ctrl_enabled(acs_flags,
4535                         PCI_ACS_SV | PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_UF);
4536         }
4537
4538         return false;
4539 }
4540
4541 /*
4542  * Many Intel PCH Root Ports do provide ACS-like features to disable peer
4543  * transactions and validate bus numbers in requests, but do not provide an
4544  * actual PCIe ACS capability.  This is the list of device IDs known to fall
4545  * into that category as provided by Intel in Red Hat bugzilla 1037684.
4546  */
4547 static const u16 pci_quirk_intel_pch_acs_ids[] = {
4548         /* Ibexpeak PCH */
4549         0x3b42, 0x3b43, 0x3b44, 0x3b45, 0x3b46, 0x3b47, 0x3b48, 0x3b49,
4550         0x3b4a, 0x3b4b, 0x3b4c, 0x3b4d, 0x3b4e, 0x3b4f, 0x3b50, 0x3b51,
4551         /* Cougarpoint PCH */
4552         0x1c10, 0x1c11, 0x1c12, 0x1c13, 0x1c14, 0x1c15, 0x1c16, 0x1c17,
4553         0x1c18, 0x1c19, 0x1c1a, 0x1c1b, 0x1c1c, 0x1c1d, 0x1c1e, 0x1c1f,
4554         /* Pantherpoint PCH */
4555         0x1e10, 0x1e11, 0x1e12, 0x1e13, 0x1e14, 0x1e15, 0x1e16, 0x1e17,
4556         0x1e18, 0x1e19, 0x1e1a, 0x1e1b, 0x1e1c, 0x1e1d, 0x1e1e, 0x1e1f,
4557         /* Lynxpoint-H PCH */
4558         0x8c10, 0x8c11, 0x8c12, 0x8c13, 0x8c14, 0x8c15, 0x8c16, 0x8c17,
4559         0x8c18, 0x8c19, 0x8c1a, 0x8c1b, 0x8c1c, 0x8c1d, 0x8c1e, 0x8c1f,
4560         /* Lynxpoint-LP PCH */
4561         0x9c10, 0x9c11, 0x9c12, 0x9c13, 0x9c14, 0x9c15, 0x9c16, 0x9c17,
4562         0x9c18, 0x9c19, 0x9c1a, 0x9c1b,
4563         /* Wildcat PCH */
4564         0x9c90, 0x9c91, 0x9c92, 0x9c93, 0x9c94, 0x9c95, 0x9c96, 0x9c97,
4565         0x9c98, 0x9c99, 0x9c9a, 0x9c9b,
4566         /* Patsburg (X79) PCH */
4567         0x1d10, 0x1d12, 0x1d14, 0x1d16, 0x1d18, 0x1d1a, 0x1d1c, 0x1d1e,
4568         /* Wellsburg (X99) PCH */
4569         0x8d10, 0x8d11, 0x8d12, 0x8d13, 0x8d14, 0x8d15, 0x8d16, 0x8d17,
4570         0x8d18, 0x8d19, 0x8d1a, 0x8d1b, 0x8d1c, 0x8d1d, 0x8d1e,
4571         /* Lynx Point (9 series) PCH */
4572         0x8c90, 0x8c92, 0x8c94, 0x8c96, 0x8c98, 0x8c9a, 0x8c9c, 0x8c9e,
4573 };
4574
4575 static bool pci_quirk_intel_pch_acs_match(struct pci_dev *dev)
4576 {
4577         int i;
4578
4579         /* Filter out a few obvious non-matches first */
4580         if (!pci_is_pcie(dev) || pci_pcie_type(dev) != PCI_EXP_TYPE_ROOT_PORT)
4581                 return false;
4582
4583         for (i = 0; i < ARRAY_SIZE(pci_quirk_intel_pch_acs_ids); i++)
4584                 if (pci_quirk_intel_pch_acs_ids[i] == dev->device)
4585                         return true;
4586
4587         return false;
4588 }
4589
4590 static int pci_quirk_intel_pch_acs(struct pci_dev *dev, u16 acs_flags)
4591 {
4592         if (!pci_quirk_intel_pch_acs_match(dev))
4593                 return -ENOTTY;
4594
4595         if (dev->dev_flags & PCI_DEV_FLAGS_ACS_ENABLED_QUIRK)
4596                 return pci_acs_ctrl_enabled(acs_flags,
4597                         PCI_ACS_SV | PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_UF);
4598
4599         return pci_acs_ctrl_enabled(acs_flags, 0);
4600 }
4601
4602 /*
4603  * These QCOM Root Ports do provide ACS-like features to disable peer
4604  * transactions and validate bus numbers in requests, but do not provide an
4605  * actual PCIe ACS capability.  Hardware supports source validation but it
4606  * will report the issue as Completer Abort instead of ACS Violation.
4607  * Hardware doesn't support peer-to-peer and each Root Port is a Root
4608  * Complex with unique segment numbers.  It is not possible for one Root
4609  * Port to pass traffic to another Root Port.  All PCIe transactions are
4610  * terminated inside the Root Port.
4611  */
4612 static int pci_quirk_qcom_rp_acs(struct pci_dev *dev, u16 acs_flags)
4613 {
4614         return pci_acs_ctrl_enabled(acs_flags,
4615                 PCI_ACS_SV | PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_UF);
4616 }
4617
4618 static int pci_quirk_al_acs(struct pci_dev *dev, u16 acs_flags)
4619 {
4620         if (pci_pcie_type(dev) != PCI_EXP_TYPE_ROOT_PORT)
4621                 return -ENOTTY;
4622
4623         /*
4624          * Amazon's Annapurna Labs root ports don't include an ACS capability,
4625          * but do include ACS-like functionality. The hardware doesn't support
4626          * peer-to-peer transactions via the root port and each has a unique
4627          * segment number.
4628          *
4629          * Additionally, the root ports cannot send traffic to each other.
4630          */
4631         acs_flags &= ~(PCI_ACS_SV | PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_UF);
4632
4633         return acs_flags ? 0 : 1;
4634 }
4635
4636 /*
4637  * Sunrise Point PCH root ports implement ACS, but unfortunately as shown in
4638  * the datasheet (Intel 100 Series Chipset Family PCH Datasheet, Vol. 2,
4639  * 12.1.46, 12.1.47)[1] this chipset uses dwords for the ACS capability and
4640  * control registers whereas the PCIe spec packs them into words (Rev 3.0,
4641  * 7.16 ACS Extended Capability).  The bit definitions are correct, but the
4642  * control register is at offset 8 instead of 6 and we should probably use
4643  * dword accesses to them.  This applies to the following PCI Device IDs, as
4644  * found in volume 1 of the datasheet[2]:
4645  *
4646  * 0xa110-0xa11f Sunrise Point-H PCI Express Root Port #{0-16}
4647  * 0xa167-0xa16a Sunrise Point-H PCI Express Root Port #{17-20}
4648  *
4649  * N.B. This doesn't fix what lspci shows.
4650  *
4651  * The 100 series chipset specification update includes this as errata #23[3].
4652  *
4653  * The 200 series chipset (Union Point) has the same bug according to the
4654  * specification update (Intel 200 Series Chipset Family Platform Controller
4655  * Hub, Specification Update, January 2017, Revision 001, Document# 335194-001,
4656  * Errata 22)[4].  Per the datasheet[5], root port PCI Device IDs for this
4657  * chipset include:
4658  *
4659  * 0xa290-0xa29f PCI Express Root port #{0-16}
4660  * 0xa2e7-0xa2ee PCI Express Root port #{17-24}
4661  *
4662  * Mobile chipsets are also affected, 7th & 8th Generation
4663  * Specification update confirms ACS errata 22, status no fix: (7th Generation
4664  * Intel Processor Family I/O for U/Y Platforms and 8th Generation Intel
4665  * Processor Family I/O for U Quad Core Platforms Specification Update,
4666  * August 2017, Revision 002, Document#: 334660-002)[6]
4667  * Device IDs from I/O datasheet: (7th Generation Intel Processor Family I/O
4668  * for U/Y Platforms and 8th Generation Intel Â® Processor Family I/O for U
4669  * Quad Core Platforms, Vol 1 of 2, August 2017, Document#: 334658-003)[7]
4670  *
4671  * 0x9d10-0x9d1b PCI Express Root port #{1-12}
4672  *
4673  * [1] https://www.intel.com/content/www/us/en/chipsets/100-series-chipset-datasheet-vol-2.html
4674  * [2] https://www.intel.com/content/www/us/en/chipsets/100-series-chipset-datasheet-vol-1.html
4675  * [3] https://www.intel.com/content/www/us/en/chipsets/100-series-chipset-spec-update.html
4676  * [4] https://www.intel.com/content/www/us/en/chipsets/200-series-chipset-pch-spec-update.html
4677  * [5] https://www.intel.com/content/www/us/en/chipsets/200-series-chipset-pch-datasheet-vol-1.html
4678  * [6] https://www.intel.com/content/www/us/en/processors/core/7th-gen-core-family-mobile-u-y-processor-lines-i-o-spec-update.html
4679  * [7] https://www.intel.com/content/www/us/en/processors/core/7th-gen-core-family-mobile-u-y-processor-lines-i-o-datasheet-vol-1.html
4680  */
4681 static bool pci_quirk_intel_spt_pch_acs_match(struct pci_dev *dev)
4682 {
4683         if (!pci_is_pcie(dev) || pci_pcie_type(dev) != PCI_EXP_TYPE_ROOT_PORT)
4684                 return false;
4685
4686         switch (dev->device) {
4687         case 0xa110 ... 0xa11f: case 0xa167 ... 0xa16a: /* Sunrise Point */
4688         case 0xa290 ... 0xa29f: case 0xa2e7 ... 0xa2ee: /* Union Point */
4689         case 0x9d10 ... 0x9d1b: /* 7th & 8th Gen Mobile */
4690                 return true;
4691         }
4692
4693         return false;
4694 }
4695
4696 #define INTEL_SPT_ACS_CTRL (PCI_ACS_CAP + 4)
4697
4698 static int pci_quirk_intel_spt_pch_acs(struct pci_dev *dev, u16 acs_flags)
4699 {
4700         int pos;
4701         u32 cap, ctrl;
4702
4703         if (!pci_quirk_intel_spt_pch_acs_match(dev))
4704                 return -ENOTTY;
4705
4706         pos = dev->acs_cap;
4707         if (!pos)
4708                 return -ENOTTY;
4709
4710         /* see pci_acs_flags_enabled() */
4711         pci_read_config_dword(dev, pos + PCI_ACS_CAP, &cap);
4712         acs_flags &= (cap | PCI_ACS_EC);
4713
4714         pci_read_config_dword(dev, pos + INTEL_SPT_ACS_CTRL, &ctrl);
4715
4716         return pci_acs_ctrl_enabled(acs_flags, ctrl);
4717 }
4718
4719 static int pci_quirk_mf_endpoint_acs(struct pci_dev *dev, u16 acs_flags)
4720 {
4721         /*
4722          * SV, TB, and UF are not relevant to multifunction endpoints.
4723          *
4724          * Multifunction devices are only required to implement RR, CR, and DT
4725          * in their ACS capability if they support peer-to-peer transactions.
4726          * Devices matching this quirk have been verified by the vendor to not
4727          * perform peer-to-peer with other functions, allowing us to mask out
4728          * these bits as if they were unimplemented in the ACS capability.
4729          */
4730         return pci_acs_ctrl_enabled(acs_flags,
4731                 PCI_ACS_SV | PCI_ACS_TB | PCI_ACS_RR |
4732                 PCI_ACS_CR | PCI_ACS_UF | PCI_ACS_DT);
4733 }
4734
4735 static int pci_quirk_rciep_acs(struct pci_dev *dev, u16 acs_flags)
4736 {
4737         /*
4738          * Intel RCiEP's are required to allow p2p only on translated
4739          * addresses.  Refer to Intel VT-d specification, r3.1, sec 3.16,
4740          * "Root-Complex Peer to Peer Considerations".
4741          */
4742         if (pci_pcie_type(dev) != PCI_EXP_TYPE_RC_END)
4743                 return -ENOTTY;
4744
4745         return pci_acs_ctrl_enabled(acs_flags,
4746                 PCI_ACS_SV | PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_UF);
4747 }
4748
4749 static int pci_quirk_brcm_acs(struct pci_dev *dev, u16 acs_flags)
4750 {
4751         /*
4752          * iProc PAXB Root Ports don't advertise an ACS capability, but
4753          * they do not allow peer-to-peer transactions between Root Ports.
4754          * Allow each Root Port to be in a separate IOMMU group by masking
4755          * SV/RR/CR/UF bits.
4756          */
4757         return pci_acs_ctrl_enabled(acs_flags,
4758                 PCI_ACS_SV | PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_UF);
4759 }
4760
4761 static const struct pci_dev_acs_enabled {
4762         u16 vendor;
4763         u16 device;
4764         int (*acs_enabled)(struct pci_dev *dev, u16 acs_flags);
4765 } pci_dev_acs_enabled[] = {
4766         { PCI_VENDOR_ID_ATI, 0x4385, pci_quirk_amd_sb_acs },
4767         { PCI_VENDOR_ID_ATI, 0x439c, pci_quirk_amd_sb_acs },
4768         { PCI_VENDOR_ID_ATI, 0x4383, pci_quirk_amd_sb_acs },
4769         { PCI_VENDOR_ID_ATI, 0x439d, pci_quirk_amd_sb_acs },
4770         { PCI_VENDOR_ID_ATI, 0x4384, pci_quirk_amd_sb_acs },
4771         { PCI_VENDOR_ID_ATI, 0x4399, pci_quirk_amd_sb_acs },
4772         { PCI_VENDOR_ID_AMD, 0x780f, pci_quirk_amd_sb_acs },
4773         { PCI_VENDOR_ID_AMD, 0x7809, pci_quirk_amd_sb_acs },
4774         { PCI_VENDOR_ID_SOLARFLARE, 0x0903, pci_quirk_mf_endpoint_acs },
4775         { PCI_VENDOR_ID_SOLARFLARE, 0x0923, pci_quirk_mf_endpoint_acs },
4776         { PCI_VENDOR_ID_SOLARFLARE, 0x0A03, pci_quirk_mf_endpoint_acs },
4777         { PCI_VENDOR_ID_INTEL, 0x10C6, pci_quirk_mf_endpoint_acs },
4778         { PCI_VENDOR_ID_INTEL, 0x10DB, pci_quirk_mf_endpoint_acs },
4779         { PCI_VENDOR_ID_INTEL, 0x10DD, pci_quirk_mf_endpoint_acs },
4780         { PCI_VENDOR_ID_INTEL, 0x10E1, pci_quirk_mf_endpoint_acs },
4781         { PCI_VENDOR_ID_INTEL, 0x10F1, pci_quirk_mf_endpoint_acs },
4782         { PCI_VENDOR_ID_INTEL, 0x10F7, pci_quirk_mf_endpoint_acs },
4783         { PCI_VENDOR_ID_INTEL, 0x10F8, pci_quirk_mf_endpoint_acs },
4784         { PCI_VENDOR_ID_INTEL, 0x10F9, pci_quirk_mf_endpoint_acs },
4785         { PCI_VENDOR_ID_INTEL, 0x10FA, pci_quirk_mf_endpoint_acs },
4786         { PCI_VENDOR_ID_INTEL, 0x10FB, pci_quirk_mf_endpoint_acs },
4787         { PCI_VENDOR_ID_INTEL, 0x10FC, pci_quirk_mf_endpoint_acs },
4788         { PCI_VENDOR_ID_INTEL, 0x1507, pci_quirk_mf_endpoint_acs },
4789         { PCI_VENDOR_ID_INTEL, 0x1514, pci_quirk_mf_endpoint_acs },
4790         { PCI_VENDOR_ID_INTEL, 0x151C, pci_quirk_mf_endpoint_acs },
4791         { PCI_VENDOR_ID_INTEL, 0x1529, pci_quirk_mf_endpoint_acs },
4792         { PCI_VENDOR_ID_INTEL, 0x152A, pci_quirk_mf_endpoint_acs },
4793         { PCI_VENDOR_ID_INTEL, 0x154D, pci_quirk_mf_endpoint_acs },
4794         { PCI_VENDOR_ID_INTEL, 0x154F, pci_quirk_mf_endpoint_acs },
4795         { PCI_VENDOR_ID_INTEL, 0x1551, pci_quirk_mf_endpoint_acs },
4796         { PCI_VENDOR_ID_INTEL, 0x1558, pci_quirk_mf_endpoint_acs },
4797         /* 82580 */
4798         { PCI_VENDOR_ID_INTEL, 0x1509, pci_quirk_mf_endpoint_acs },
4799         { PCI_VENDOR_ID_INTEL, 0x150E, pci_quirk_mf_endpoint_acs },
4800         { PCI_VENDOR_ID_INTEL, 0x150F, pci_quirk_mf_endpoint_acs },
4801         { PCI_VENDOR_ID_INTEL, 0x1510, pci_quirk_mf_endpoint_acs },
4802         { PCI_VENDOR_ID_INTEL, 0x1511, pci_quirk_mf_endpoint_acs },
4803         { PCI_VENDOR_ID_INTEL, 0x1516, pci_quirk_mf_endpoint_acs },
4804         { PCI_VENDOR_ID_INTEL, 0x1527, pci_quirk_mf_endpoint_acs },
4805         /* 82576 */
4806         { PCI_VENDOR_ID_INTEL, 0x10C9, pci_quirk_mf_endpoint_acs },
4807         { PCI_VENDOR_ID_INTEL, 0x10E6, pci_quirk_mf_endpoint_acs },
4808         { PCI_VENDOR_ID_INTEL, 0x10E7, pci_quirk_mf_endpoint_acs },
4809         { PCI_VENDOR_ID_INTEL, 0x10E8, pci_quirk_mf_endpoint_acs },
4810         { PCI_VENDOR_ID_INTEL, 0x150A, pci_quirk_mf_endpoint_acs },
4811         { PCI_VENDOR_ID_INTEL, 0x150D, pci_quirk_mf_endpoint_acs },
4812         { PCI_VENDOR_ID_INTEL, 0x1518, pci_quirk_mf_endpoint_acs },
4813         { PCI_VENDOR_ID_INTEL, 0x1526, pci_quirk_mf_endpoint_acs },
4814         /* 82575 */
4815         { PCI_VENDOR_ID_INTEL, 0x10A7, pci_quirk_mf_endpoint_acs },
4816         { PCI_VENDOR_ID_INTEL, 0x10A9, pci_quirk_mf_endpoint_acs },
4817         { PCI_VENDOR_ID_INTEL, 0x10D6, pci_quirk_mf_endpoint_acs },
4818         /* I350 */
4819         { PCI_VENDOR_ID_INTEL, 0x1521, pci_quirk_mf_endpoint_acs },
4820         { PCI_VENDOR_ID_INTEL, 0x1522, pci_quirk_mf_endpoint_acs },
4821         { PCI_VENDOR_ID_INTEL, 0x1523, pci_quirk_mf_endpoint_acs },
4822         { PCI_VENDOR_ID_INTEL, 0x1524, pci_quirk_mf_endpoint_acs },
4823         /* 82571 (Quads omitted due to non-ACS switch) */
4824         { PCI_VENDOR_ID_INTEL, 0x105E, pci_quirk_mf_endpoint_acs },
4825         { PCI_VENDOR_ID_INTEL, 0x105F, pci_quirk_mf_endpoint_acs },
4826         { PCI_VENDOR_ID_INTEL, 0x1060, pci_quirk_mf_endpoint_acs },
4827         { PCI_VENDOR_ID_INTEL, 0x10D9, pci_quirk_mf_endpoint_acs },
4828         /* I219 */
4829         { PCI_VENDOR_ID_INTEL, 0x15b7, pci_quirk_mf_endpoint_acs },
4830         { PCI_VENDOR_ID_INTEL, 0x15b8, pci_quirk_mf_endpoint_acs },
4831         { PCI_VENDOR_ID_INTEL, PCI_ANY_ID, pci_quirk_rciep_acs },
4832         /* QCOM QDF2xxx root ports */
4833         { PCI_VENDOR_ID_QCOM, 0x0400, pci_quirk_qcom_rp_acs },
4834         { PCI_VENDOR_ID_QCOM, 0x0401, pci_quirk_qcom_rp_acs },
4835         /* HXT SD4800 root ports. The ACS design is same as QCOM QDF2xxx */
4836         { PCI_VENDOR_ID_HXT, 0x0401, pci_quirk_qcom_rp_acs },
4837         /* Intel PCH root ports */
4838         { PCI_VENDOR_ID_INTEL, PCI_ANY_ID, pci_quirk_intel_pch_acs },
4839         { PCI_VENDOR_ID_INTEL, PCI_ANY_ID, pci_quirk_intel_spt_pch_acs },
4840         { 0x19a2, 0x710, pci_quirk_mf_endpoint_acs }, /* Emulex BE3-R */
4841         { 0x10df, 0x720, pci_quirk_mf_endpoint_acs }, /* Emulex Skyhawk-R */
4842         /* Cavium ThunderX */
4843         { PCI_VENDOR_ID_CAVIUM, PCI_ANY_ID, pci_quirk_cavium_acs },
4844         /* APM X-Gene */
4845         { PCI_VENDOR_ID_AMCC, 0xE004, pci_quirk_xgene_acs },
4846         /* Ampere Computing */
4847         { PCI_VENDOR_ID_AMPERE, 0xE005, pci_quirk_xgene_acs },
4848         { PCI_VENDOR_ID_AMPERE, 0xE006, pci_quirk_xgene_acs },
4849         { PCI_VENDOR_ID_AMPERE, 0xE007, pci_quirk_xgene_acs },
4850         { PCI_VENDOR_ID_AMPERE, 0xE008, pci_quirk_xgene_acs },
4851         { PCI_VENDOR_ID_AMPERE, 0xE009, pci_quirk_xgene_acs },
4852         { PCI_VENDOR_ID_AMPERE, 0xE00A, pci_quirk_xgene_acs },
4853         { PCI_VENDOR_ID_AMPERE, 0xE00B, pci_quirk_xgene_acs },
4854         { PCI_VENDOR_ID_AMPERE, 0xE00C, pci_quirk_xgene_acs },
4855         /* Broadcom multi-function device */
4856         { PCI_VENDOR_ID_BROADCOM, 0x16D7, pci_quirk_mf_endpoint_acs },
4857         { PCI_VENDOR_ID_BROADCOM, 0xD714, pci_quirk_brcm_acs },
4858         /* Amazon Annapurna Labs */
4859         { PCI_VENDOR_ID_AMAZON_ANNAPURNA_LABS, 0x0031, pci_quirk_al_acs },
4860         /* Zhaoxin multi-function devices */
4861         { PCI_VENDOR_ID_ZHAOXIN, 0x3038, pci_quirk_mf_endpoint_acs },
4862         { PCI_VENDOR_ID_ZHAOXIN, 0x3104, pci_quirk_mf_endpoint_acs },
4863         { PCI_VENDOR_ID_ZHAOXIN, 0x9083, pci_quirk_mf_endpoint_acs },
4864         /* Zhaoxin Root/Downstream Ports */
4865         { PCI_VENDOR_ID_ZHAOXIN, PCI_ANY_ID, pci_quirk_zhaoxin_pcie_ports_acs },
4866         { 0 }
4867 };
4868
4869 /*
4870  * pci_dev_specific_acs_enabled - check whether device provides ACS controls
4871  * @dev:        PCI device
4872  * @acs_flags:  Bitmask of desired ACS controls
4873  *
4874  * Returns:
4875  *   -ENOTTY:   No quirk applies to this device; we can't tell whether the
4876  *              device provides the desired controls
4877  *   0:         Device does not provide all the desired controls
4878  *   >0:        Device provides all the controls in @acs_flags
4879  */
4880 int pci_dev_specific_acs_enabled(struct pci_dev *dev, u16 acs_flags)
4881 {
4882         const struct pci_dev_acs_enabled *i;
4883         int ret;
4884
4885         /*
4886          * Allow devices that do not expose standard PCIe ACS capabilities
4887          * or control to indicate their support here.  Multi-function express
4888          * devices which do not allow internal peer-to-peer between functions,
4889          * but do not implement PCIe ACS may wish to return true here.
4890          */
4891         for (i = pci_dev_acs_enabled; i->acs_enabled; i++) {
4892                 if ((i->vendor == dev->vendor ||
4893                      i->vendor == (u16)PCI_ANY_ID) &&
4894                     (i->device == dev->device ||
4895                      i->device == (u16)PCI_ANY_ID)) {
4896                         ret = i->acs_enabled(dev, acs_flags);
4897                         if (ret >= 0)
4898                                 return ret;
4899                 }
4900         }
4901
4902         return -ENOTTY;
4903 }
4904
4905 /* Config space offset of Root Complex Base Address register */
4906 #define INTEL_LPC_RCBA_REG 0xf0
4907 /* 31:14 RCBA address */
4908 #define INTEL_LPC_RCBA_MASK 0xffffc000
4909 /* RCBA Enable */
4910 #define INTEL_LPC_RCBA_ENABLE (1 << 0)
4911
4912 /* Backbone Scratch Pad Register */
4913 #define INTEL_BSPR_REG 0x1104
4914 /* Backbone Peer Non-Posted Disable */
4915 #define INTEL_BSPR_REG_BPNPD (1 << 8)
4916 /* Backbone Peer Posted Disable */
4917 #define INTEL_BSPR_REG_BPPD  (1 << 9)
4918
4919 /* Upstream Peer Decode Configuration Register */
4920 #define INTEL_UPDCR_REG 0x1014
4921 /* 5:0 Peer Decode Enable bits */
4922 #define INTEL_UPDCR_REG_MASK 0x3f
4923
4924 static int pci_quirk_enable_intel_lpc_acs(struct pci_dev *dev)
4925 {
4926         u32 rcba, bspr, updcr;
4927         void __iomem *rcba_mem;
4928
4929         /*
4930          * Read the RCBA register from the LPC (D31:F0).  PCH root ports
4931          * are D28:F* and therefore get probed before LPC, thus we can't
4932          * use pci_get_slot()/pci_read_config_dword() here.
4933          */
4934         pci_bus_read_config_dword(dev->bus, PCI_DEVFN(31, 0),
4935                                   INTEL_LPC_RCBA_REG, &rcba);
4936         if (!(rcba & INTEL_LPC_RCBA_ENABLE))
4937                 return -EINVAL;
4938
4939         rcba_mem = ioremap(rcba & INTEL_LPC_RCBA_MASK,
4940                                    PAGE_ALIGN(INTEL_UPDCR_REG));
4941         if (!rcba_mem)
4942                 return -ENOMEM;
4943
4944         /*
4945          * The BSPR can disallow peer cycles, but it's set by soft strap and
4946          * therefore read-only.  If both posted and non-posted peer cycles are
4947          * disallowed, we're ok.  If either are allowed, then we need to use
4948          * the UPDCR to disable peer decodes for each port.  This provides the
4949          * PCIe ACS equivalent of PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_UF
4950          */
4951         bspr = readl(rcba_mem + INTEL_BSPR_REG);
4952         bspr &= INTEL_BSPR_REG_BPNPD | INTEL_BSPR_REG_BPPD;
4953         if (bspr != (INTEL_BSPR_REG_BPNPD | INTEL_BSPR_REG_BPPD)) {
4954                 updcr = readl(rcba_mem + INTEL_UPDCR_REG);
4955                 if (updcr & INTEL_UPDCR_REG_MASK) {
4956                         pci_info(dev, "Disabling UPDCR peer decodes\n");
4957                         updcr &= ~INTEL_UPDCR_REG_MASK;
4958                         writel(updcr, rcba_mem + INTEL_UPDCR_REG);
4959                 }
4960         }
4961
4962         iounmap(rcba_mem);
4963         return 0;
4964 }
4965
4966 /* Miscellaneous Port Configuration register */
4967 #define INTEL_MPC_REG 0xd8
4968 /* MPC: Invalid Receive Bus Number Check Enable */
4969 #define INTEL_MPC_REG_IRBNCE (1 << 26)
4970
4971 static void pci_quirk_enable_intel_rp_mpc_acs(struct pci_dev *dev)
4972 {
4973         u32 mpc;
4974
4975         /*
4976          * When enabled, the IRBNCE bit of the MPC register enables the
4977          * equivalent of PCI ACS Source Validation (PCI_ACS_SV), which
4978          * ensures that requester IDs fall within the bus number range
4979          * of the bridge.  Enable if not already.
4980          */
4981         pci_read_config_dword(dev, INTEL_MPC_REG, &mpc);
4982         if (!(mpc & INTEL_MPC_REG_IRBNCE)) {
4983                 pci_info(dev, "Enabling MPC IRBNCE\n");
4984                 mpc |= INTEL_MPC_REG_IRBNCE;
4985                 pci_write_config_word(dev, INTEL_MPC_REG, mpc);
4986         }
4987 }
4988
4989 /*
4990  * Currently this quirk does the equivalent of
4991  * PCI_ACS_SV | PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_UF
4992  *
4993  * TODO: This quirk also needs to do equivalent of PCI_ACS_TB,
4994  * if dev->external_facing || dev->untrusted
4995  */
4996 static int pci_quirk_enable_intel_pch_acs(struct pci_dev *dev)
4997 {
4998         if (!pci_quirk_intel_pch_acs_match(dev))
4999                 return -ENOTTY;
5000
5001         if (pci_quirk_enable_intel_lpc_acs(dev)) {
5002                 pci_warn(dev, "Failed to enable Intel PCH ACS quirk\n");
5003                 return 0;
5004         }
5005
5006         pci_quirk_enable_intel_rp_mpc_acs(dev);
5007
5008         dev->dev_flags |= PCI_DEV_FLAGS_ACS_ENABLED_QUIRK;
5009
5010         pci_info(dev, "Intel PCH root port ACS workaround enabled\n");
5011
5012         return 0;
5013 }
5014
5015 static int pci_quirk_enable_intel_spt_pch_acs(struct pci_dev *dev)
5016 {
5017         int pos;
5018         u32 cap, ctrl;
5019
5020         if (!pci_quirk_intel_spt_pch_acs_match(dev))
5021                 return -ENOTTY;
5022
5023         pos = dev->acs_cap;
5024         if (!pos)
5025                 return -ENOTTY;
5026
5027         pci_read_config_dword(dev, pos + PCI_ACS_CAP, &cap);
5028         pci_read_config_dword(dev, pos + INTEL_SPT_ACS_CTRL, &ctrl);
5029
5030         ctrl |= (cap & PCI_ACS_SV);
5031         ctrl |= (cap & PCI_ACS_RR);
5032         ctrl |= (cap & PCI_ACS_CR);
5033         ctrl |= (cap & PCI_ACS_UF);
5034
5035         if (dev->external_facing || dev->untrusted)
5036                 ctrl |= (cap & PCI_ACS_TB);
5037
5038         pci_write_config_dword(dev, pos + INTEL_SPT_ACS_CTRL, ctrl);
5039
5040         pci_info(dev, "Intel SPT PCH root port ACS workaround enabled\n");
5041
5042         return 0;
5043 }
5044
5045 static int pci_quirk_disable_intel_spt_pch_acs_redir(struct pci_dev *dev)
5046 {
5047         int pos;
5048         u32 cap, ctrl;
5049
5050         if (!pci_quirk_intel_spt_pch_acs_match(dev))
5051                 return -ENOTTY;
5052
5053         pos = dev->acs_cap;
5054         if (!pos)
5055                 return -ENOTTY;
5056
5057         pci_read_config_dword(dev, pos + PCI_ACS_CAP, &cap);
5058         pci_read_config_dword(dev, pos + INTEL_SPT_ACS_CTRL, &ctrl);
5059
5060         ctrl &= ~(PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_EC);
5061
5062         pci_write_config_dword(dev, pos + INTEL_SPT_ACS_CTRL, ctrl);
5063
5064         pci_info(dev, "Intel SPT PCH root port workaround: disabled ACS redirect\n");
5065
5066         return 0;
5067 }
5068
5069 static const struct pci_dev_acs_ops {
5070         u16 vendor;
5071         u16 device;
5072         int (*enable_acs)(struct pci_dev *dev);
5073         int (*disable_acs_redir)(struct pci_dev *dev);
5074 } pci_dev_acs_ops[] = {
5075         { PCI_VENDOR_ID_INTEL, PCI_ANY_ID,
5076             .enable_acs = pci_quirk_enable_intel_pch_acs,
5077         },
5078         { PCI_VENDOR_ID_INTEL, PCI_ANY_ID,
5079             .enable_acs = pci_quirk_enable_intel_spt_pch_acs,
5080             .disable_acs_redir = pci_quirk_disable_intel_spt_pch_acs_redir,
5081         },
5082 };
5083
5084 int pci_dev_specific_enable_acs(struct pci_dev *dev)
5085 {
5086         const struct pci_dev_acs_ops *p;
5087         int i, ret;
5088
5089         for (i = 0; i < ARRAY_SIZE(pci_dev_acs_ops); i++) {
5090                 p = &pci_dev_acs_ops[i];
5091                 if ((p->vendor == dev->vendor ||
5092                      p->vendor == (u16)PCI_ANY_ID) &&
5093                     (p->device == dev->device ||
5094                      p->device == (u16)PCI_ANY_ID) &&
5095                     p->enable_acs) {
5096                         ret = p->enable_acs(dev);
5097                         if (ret >= 0)
5098                                 return ret;
5099                 }
5100         }
5101
5102         return -ENOTTY;
5103 }
5104
5105 int pci_dev_specific_disable_acs_redir(struct pci_dev *dev)
5106 {
5107         const struct pci_dev_acs_ops *p;
5108         int i, ret;
5109
5110         for (i = 0; i < ARRAY_SIZE(pci_dev_acs_ops); i++) {
5111                 p = &pci_dev_acs_ops[i];
5112                 if ((p->vendor == dev->vendor ||
5113                      p->vendor == (u16)PCI_ANY_ID) &&
5114                     (p->device == dev->device ||
5115                      p->device == (u16)PCI_ANY_ID) &&
5116                     p->disable_acs_redir) {
5117                         ret = p->disable_acs_redir(dev);
5118                         if (ret >= 0)
5119                                 return ret;
5120                 }
5121         }
5122
5123         return -ENOTTY;
5124 }
5125
5126 /*
5127  * The PCI capabilities list for Intel DH895xCC VFs (device ID 0x0443) with
5128  * QuickAssist Technology (QAT) is prematurely terminated in hardware.  The
5129  * Next Capability pointer in the MSI Capability Structure should point to
5130  * the PCIe Capability Structure but is incorrectly hardwired as 0 terminating
5131  * the list.
5132  */
5133 static void quirk_intel_qat_vf_cap(struct pci_dev *pdev)
5134 {
5135         int pos, i = 0;
5136         u8 next_cap;
5137         u16 reg16, *cap;
5138         struct pci_cap_saved_state *state;
5139
5140         /* Bail if the hardware bug is fixed */
5141         if (pdev->pcie_cap || pci_find_capability(pdev, PCI_CAP_ID_EXP))
5142                 return;
5143
5144         /* Bail if MSI Capability Structure is not found for some reason */
5145         pos = pci_find_capability(pdev, PCI_CAP_ID_MSI);
5146         if (!pos)
5147                 return;
5148
5149         /*
5150          * Bail if Next Capability pointer in the MSI Capability Structure
5151          * is not the expected incorrect 0x00.
5152          */
5153         pci_read_config_byte(pdev, pos + 1, &next_cap);
5154         if (next_cap)
5155                 return;
5156
5157         /*
5158          * PCIe Capability Structure is expected to be at 0x50 and should
5159          * terminate the list (Next Capability pointer is 0x00).  Verify
5160          * Capability Id and Next Capability pointer is as expected.
5161          * Open-code some of set_pcie_port_type() and pci_cfg_space_size_ext()
5162          * to correctly set kernel data structures which have already been
5163          * set incorrectly due to the hardware bug.
5164          */
5165         pos = 0x50;
5166         pci_read_config_word(pdev, pos, &reg16);
5167         if (reg16 == (0x0000 | PCI_CAP_ID_EXP)) {
5168                 u32 status;
5169 #ifndef PCI_EXP_SAVE_REGS
5170 #define PCI_EXP_SAVE_REGS     7
5171 #endif
5172                 int size = PCI_EXP_SAVE_REGS * sizeof(u16);
5173
5174                 pdev->pcie_cap = pos;
5175                 pci_read_config_word(pdev, pos + PCI_EXP_FLAGS, &reg16);
5176                 pdev->pcie_flags_reg = reg16;
5177                 pci_read_config_word(pdev, pos + PCI_EXP_DEVCAP, &reg16);
5178                 pdev->pcie_mpss = reg16 & PCI_EXP_DEVCAP_PAYLOAD;
5179
5180                 pdev->cfg_size = PCI_CFG_SPACE_EXP_SIZE;
5181                 if (pci_read_config_dword(pdev, PCI_CFG_SPACE_SIZE, &status) !=
5182                     PCIBIOS_SUCCESSFUL || (status == 0xffffffff))
5183                         pdev->cfg_size = PCI_CFG_SPACE_SIZE;
5184
5185                 if (pci_find_saved_cap(pdev, PCI_CAP_ID_EXP))
5186                         return;
5187
5188                 /* Save PCIe cap */
5189                 state = kzalloc(sizeof(*state) + size, GFP_KERNEL);
5190                 if (!state)
5191                         return;
5192
5193                 state->cap.cap_nr = PCI_CAP_ID_EXP;
5194                 state->cap.cap_extended = 0;
5195                 state->cap.size = size;
5196                 cap = (u16 *)&state->cap.data[0];
5197                 pcie_capability_read_word(pdev, PCI_EXP_DEVCTL, &cap[i++]);
5198                 pcie_capability_read_word(pdev, PCI_EXP_LNKCTL, &cap[i++]);
5199                 pcie_capability_read_word(pdev, PCI_EXP_SLTCTL, &cap[i++]);
5200                 pcie_capability_read_word(pdev, PCI_EXP_RTCTL,  &cap[i++]);
5201                 pcie_capability_read_word(pdev, PCI_EXP_DEVCTL2, &cap[i++]);
5202                 pcie_capability_read_word(pdev, PCI_EXP_LNKCTL2, &cap[i++]);
5203                 pcie_capability_read_word(pdev, PCI_EXP_SLTCTL2, &cap[i++]);
5204                 hlist_add_head(&state->next, &pdev->saved_cap_space);
5205         }
5206 }
5207 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, 0x443, quirk_intel_qat_vf_cap);
5208
5209 /*
5210  * FLR may cause the following to devices to hang:
5211  *
5212  * AMD Starship/Matisse HD Audio Controller 0x1487
5213  * AMD Starship USB 3.0 Host Controller 0x148c
5214  * AMD Matisse USB 3.0 Host Controller 0x149c
5215  * Intel 82579LM Gigabit Ethernet Controller 0x1502
5216  * Intel 82579V Gigabit Ethernet Controller 0x1503
5217  *
5218  */
5219 static void quirk_no_flr(struct pci_dev *dev)
5220 {
5221         dev->dev_flags |= PCI_DEV_FLAGS_NO_FLR_RESET;
5222 }
5223 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_AMD, 0x1487, quirk_no_flr);
5224 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_AMD, 0x148c, quirk_no_flr);
5225 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_AMD, 0x149c, quirk_no_flr);
5226 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, 0x1502, quirk_no_flr);
5227 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_INTEL, 0x1503, quirk_no_flr);
5228
5229 static void quirk_no_ext_tags(struct pci_dev *pdev)
5230 {
5231         struct pci_host_bridge *bridge = pci_find_host_bridge(pdev->bus);
5232
5233         if (!bridge)
5234                 return;
5235
5236         bridge->no_ext_tags = 1;
5237         pci_info(pdev, "disabling Extended Tags (this device can't handle them)\n");
5238
5239         pci_walk_bus(bridge->bus, pci_configure_extended_tags, NULL);
5240 }
5241 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_SERVERWORKS, 0x0132, quirk_no_ext_tags);
5242 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_SERVERWORKS, 0x0140, quirk_no_ext_tags);
5243 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_SERVERWORKS, 0x0141, quirk_no_ext_tags);
5244 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_SERVERWORKS, 0x0142, quirk_no_ext_tags);
5245 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_SERVERWORKS, 0x0144, quirk_no_ext_tags);
5246 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_SERVERWORKS, 0x0420, quirk_no_ext_tags);
5247 DECLARE_PCI_FIXUP_EARLY(PCI_VENDOR_ID_SERVERWORKS, 0x0422, quirk_no_ext_tags);
5248
5249 #ifdef CONFIG_PCI_ATS
5250 /*
5251  * Some devices require additional driver setup to enable ATS.  Don't use
5252  * ATS for those devices as ATS will be enabled before the driver has had a
5253  * chance to load and configure the device.
5254  */
5255 static void quirk_amd_harvest_no_ats(struct pci_dev *pdev)
5256 {
5257         if ((pdev->device == 0x7312 && pdev->revision != 0x00) ||
5258             (pdev->device == 0x7340 && pdev->revision != 0xc5) ||
5259             (pdev->device == 0x7341 && pdev->revision != 0x00))
5260                 return;
5261
5262         if (pdev->device == 0x15d8) {
5263                 if (pdev->revision == 0xcf &&
5264                     pdev->subsystem_vendor == 0xea50 &&
5265                     (pdev->subsystem_device == 0xce19 ||
5266                      pdev->subsystem_device == 0xcc10 ||
5267                      pdev->subsystem_device == 0xcc08))
5268                         goto no_ats;
5269                 else
5270                         return;
5271         }
5272
5273 no_ats:
5274         pci_info(pdev, "disabling ATS\n");
5275         pdev->ats_cap = 0;
5276 }
5277
5278 /* AMD Stoney platform GPU */
5279 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x98e4, quirk_amd_harvest_no_ats);
5280 /* AMD Iceland dGPU */
5281 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x6900, quirk_amd_harvest_no_ats);
5282 /* AMD Navi10 dGPU */
5283 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x7312, quirk_amd_harvest_no_ats);
5284 /* AMD Navi14 dGPU */
5285 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x7340, quirk_amd_harvest_no_ats);
5286 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x7341, quirk_amd_harvest_no_ats);
5287 /* AMD Raven platform iGPU */
5288 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ATI, 0x15d8, quirk_amd_harvest_no_ats);
5289 #endif /* CONFIG_PCI_ATS */
5290
5291 /* Freescale PCIe doesn't support MSI in RC mode */
5292 static void quirk_fsl_no_msi(struct pci_dev *pdev)
5293 {
5294         if (pci_pcie_type(pdev) == PCI_EXP_TYPE_ROOT_PORT)
5295                 pdev->no_msi = 1;
5296 }
5297 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_FREESCALE, PCI_ANY_ID, quirk_fsl_no_msi);
5298
5299 /*
5300  * Although not allowed by the spec, some multi-function devices have
5301  * dependencies of one function (consumer) on another (supplier).  For the
5302  * consumer to work in D0, the supplier must also be in D0.  Create a
5303  * device link from the consumer to the supplier to enforce this
5304  * dependency.  Runtime PM is allowed by default on the consumer to prevent
5305  * it from permanently keeping the supplier awake.
5306  */
5307 static void pci_create_device_link(struct pci_dev *pdev, unsigned int consumer,
5308                                    unsigned int supplier, unsigned int class,
5309                                    unsigned int class_shift)
5310 {
5311         struct pci_dev *supplier_pdev;
5312
5313         if (PCI_FUNC(pdev->devfn) != consumer)
5314                 return;
5315
5316         supplier_pdev = pci_get_domain_bus_and_slot(pci_domain_nr(pdev->bus),
5317                                 pdev->bus->number,
5318                                 PCI_DEVFN(PCI_SLOT(pdev->devfn), supplier));
5319         if (!supplier_pdev || (supplier_pdev->class >> class_shift) != class) {
5320                 pci_dev_put(supplier_pdev);
5321                 return;
5322         }
5323
5324         if (device_link_add(&pdev->dev, &supplier_pdev->dev,
5325                             DL_FLAG_STATELESS | DL_FLAG_PM_RUNTIME))
5326                 pci_info(pdev, "D0 power state depends on %s\n",
5327                          pci_name(supplier_pdev));
5328         else
5329                 pci_err(pdev, "Cannot enforce power dependency on %s\n",
5330                         pci_name(supplier_pdev));
5331
5332         pm_runtime_allow(&pdev->dev);
5333         pci_dev_put(supplier_pdev);
5334 }
5335
5336 /*
5337  * Create device link for GPUs with integrated HDA controller for streaming
5338  * audio to attached displays.
5339  */
5340 static void quirk_gpu_hda(struct pci_dev *hda)
5341 {
5342         pci_create_device_link(hda, 1, 0, PCI_BASE_CLASS_DISPLAY, 16);
5343 }
5344 DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_VENDOR_ID_ATI, PCI_ANY_ID,
5345                               PCI_CLASS_MULTIMEDIA_HD_AUDIO, 8, quirk_gpu_hda);
5346 DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_VENDOR_ID_AMD, PCI_ANY_ID,
5347                               PCI_CLASS_MULTIMEDIA_HD_AUDIO, 8, quirk_gpu_hda);
5348 DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_VENDOR_ID_NVIDIA, PCI_ANY_ID,
5349                               PCI_CLASS_MULTIMEDIA_HD_AUDIO, 8, quirk_gpu_hda);
5350
5351 /*
5352  * Create device link for NVIDIA GPU with integrated USB xHCI Host
5353  * controller to VGA.
5354  */
5355 static void quirk_gpu_usb(struct pci_dev *usb)
5356 {
5357         pci_create_device_link(usb, 2, 0, PCI_BASE_CLASS_DISPLAY, 16);
5358 }
5359 DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_VENDOR_ID_NVIDIA, PCI_ANY_ID,
5360                               PCI_CLASS_SERIAL_USB, 8, quirk_gpu_usb);
5361
5362 /*
5363  * Create device link for NVIDIA GPU with integrated Type-C UCSI controller
5364  * to VGA. Currently there is no class code defined for UCSI device over PCI
5365  * so using UNKNOWN class for now and it will be updated when UCSI
5366  * over PCI gets a class code.
5367  */
5368 #define PCI_CLASS_SERIAL_UNKNOWN        0x0c80
5369 static void quirk_gpu_usb_typec_ucsi(struct pci_dev *ucsi)
5370 {
5371         pci_create_device_link(ucsi, 3, 0, PCI_BASE_CLASS_DISPLAY, 16);
5372 }
5373 DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_VENDOR_ID_NVIDIA, PCI_ANY_ID,
5374                               PCI_CLASS_SERIAL_UNKNOWN, 8,
5375                               quirk_gpu_usb_typec_ucsi);
5376
5377 /*
5378  * Enable the NVIDIA GPU integrated HDA controller if the BIOS left it
5379  * disabled.  https://devtalk.nvidia.com/default/topic/1024022
5380  */
5381 static void quirk_nvidia_hda(struct pci_dev *gpu)
5382 {
5383         u8 hdr_type;
5384         u32 val;
5385
5386         /* There was no integrated HDA controller before MCP89 */
5387         if (gpu->device < PCI_DEVICE_ID_NVIDIA_GEFORCE_320M)
5388                 return;
5389
5390         /* Bit 25 at offset 0x488 enables the HDA controller */
5391         pci_read_config_dword(gpu, 0x488, &val);
5392         if (val & BIT(25))
5393                 return;
5394
5395         pci_info(gpu, "Enabling HDA controller\n");
5396         pci_write_config_dword(gpu, 0x488, val | BIT(25));
5397
5398         /* The GPU becomes a multi-function device when the HDA is enabled */
5399         pci_read_config_byte(gpu, PCI_HEADER_TYPE, &hdr_type);
5400         gpu->multifunction = !!(hdr_type & 0x80);
5401 }
5402 DECLARE_PCI_FIXUP_CLASS_HEADER(PCI_VENDOR_ID_NVIDIA, PCI_ANY_ID,
5403                                PCI_BASE_CLASS_DISPLAY, 16, quirk_nvidia_hda);
5404 DECLARE_PCI_FIXUP_CLASS_RESUME_EARLY(PCI_VENDOR_ID_NVIDIA, PCI_ANY_ID,
5405                                PCI_BASE_CLASS_DISPLAY, 16, quirk_nvidia_hda);
5406
5407 /*
5408  * Some IDT switches incorrectly flag an ACS Source Validation error on
5409  * completions for config read requests even though PCIe r4.0, sec
5410  * 6.12.1.1, says that completions are never affected by ACS Source
5411  * Validation.  Here's the text of IDT 89H32H8G3-YC, erratum #36:
5412  *
5413  *   Item #36 - Downstream port applies ACS Source Validation to Completions
5414  *   Section 6.12.1.1 of the PCI Express Base Specification 3.1 states that
5415  *   completions are never affected by ACS Source Validation.  However,
5416  *   completions received by a downstream port of the PCIe switch from a
5417  *   device that has not yet captured a PCIe bus number are incorrectly
5418  *   dropped by ACS Source Validation by the switch downstream port.
5419  *
5420  * The workaround suggested by IDT is to issue a config write to the
5421  * downstream device before issuing the first config read.  This allows the
5422  * downstream device to capture its bus and device numbers (see PCIe r4.0,
5423  * sec 2.2.9), thus avoiding the ACS error on the completion.
5424  *
5425  * However, we don't know when the device is ready to accept the config
5426  * write, so we do config reads until we receive a non-Config Request Retry
5427  * Status, then do the config write.
5428  *
5429  * To avoid hitting the erratum when doing the config reads, we disable ACS
5430  * SV around this process.
5431  */
5432 int pci_idt_bus_quirk(struct pci_bus *bus, int devfn, u32 *l, int timeout)
5433 {
5434         int pos;
5435         u16 ctrl = 0;
5436         bool found;
5437         struct pci_dev *bridge = bus->self;
5438
5439         pos = bridge->acs_cap;
5440
5441         /* Disable ACS SV before initial config reads */
5442         if (pos) {
5443                 pci_read_config_word(bridge, pos + PCI_ACS_CTRL, &ctrl);
5444                 if (ctrl & PCI_ACS_SV)
5445                         pci_write_config_word(bridge, pos + PCI_ACS_CTRL,
5446                                               ctrl & ~PCI_ACS_SV);
5447         }
5448
5449         found = pci_bus_generic_read_dev_vendor_id(bus, devfn, l, timeout);
5450
5451         /* Write Vendor ID (read-only) so the endpoint latches its bus/dev */
5452         if (found)
5453                 pci_bus_write_config_word(bus, devfn, PCI_VENDOR_ID, 0);
5454
5455         /* Re-enable ACS_SV if it was previously enabled */
5456         if (ctrl & PCI_ACS_SV)
5457                 pci_write_config_word(bridge, pos + PCI_ACS_CTRL, ctrl);
5458
5459         return found;
5460 }
5461
5462 /*
5463  * Microsemi Switchtec NTB uses devfn proxy IDs to move TLPs between
5464  * NT endpoints via the internal switch fabric. These IDs replace the
5465  * originating requestor ID TLPs which access host memory on peer NTB
5466  * ports. Therefore, all proxy IDs must be aliased to the NTB device
5467  * to permit access when the IOMMU is turned on.
5468  */
5469 static void quirk_switchtec_ntb_dma_alias(struct pci_dev *pdev)
5470 {
5471         void __iomem *mmio;
5472         struct ntb_info_regs __iomem *mmio_ntb;
5473         struct ntb_ctrl_regs __iomem *mmio_ctrl;
5474         u64 partition_map;
5475         u8 partition;
5476         int pp;
5477
5478         if (pci_enable_device(pdev)) {
5479                 pci_err(pdev, "Cannot enable Switchtec device\n");
5480                 return;
5481         }
5482
5483         mmio = pci_iomap(pdev, 0, 0);
5484         if (mmio == NULL) {
5485                 pci_disable_device(pdev);
5486                 pci_err(pdev, "Cannot iomap Switchtec device\n");
5487                 return;
5488         }
5489
5490         pci_info(pdev, "Setting Switchtec proxy ID aliases\n");
5491
5492         mmio_ntb = mmio + SWITCHTEC_GAS_NTB_OFFSET;
5493         mmio_ctrl = (void __iomem *) mmio_ntb + SWITCHTEC_NTB_REG_CTRL_OFFSET;
5494
5495         partition = ioread8(&mmio_ntb->partition_id);
5496
5497         partition_map = ioread32(&mmio_ntb->ep_map);
5498         partition_map |= ((u64) ioread32(&mmio_ntb->ep_map + 4)) << 32;
5499         partition_map &= ~(1ULL << partition);
5500
5501         for (pp = 0; pp < (sizeof(partition_map) * 8); pp++) {
5502                 struct ntb_ctrl_regs __iomem *mmio_peer_ctrl;
5503                 u32 table_sz = 0;
5504                 int te;
5505
5506                 if (!(partition_map & (1ULL << pp)))
5507                         continue;
5508
5509                 pci_dbg(pdev, "Processing partition %d\n", pp);
5510
5511                 mmio_peer_ctrl = &mmio_ctrl[pp];
5512
5513                 table_sz = ioread16(&mmio_peer_ctrl->req_id_table_size);
5514                 if (!table_sz) {
5515                         pci_warn(pdev, "Partition %d table_sz 0\n", pp);
5516                         continue;
5517                 }
5518
5519                 if (table_sz > 512) {
5520                         pci_warn(pdev,
5521                                  "Invalid Switchtec partition %d table_sz %d\n",
5522                                  pp, table_sz);
5523                         continue;
5524                 }
5525
5526                 for (te = 0; te < table_sz; te++) {
5527                         u32 rid_entry;
5528                         u8 devfn;
5529
5530                         rid_entry = ioread32(&mmio_peer_ctrl->req_id_table[te]);
5531                         devfn = (rid_entry >> 1) & 0xFF;
5532                         pci_dbg(pdev,
5533                                 "Aliasing Partition %d Proxy ID %02x.%d\n",
5534                                 pp, PCI_SLOT(devfn), PCI_FUNC(devfn));
5535                         pci_add_dma_alias(pdev, devfn, 1);
5536                 }
5537         }
5538
5539         pci_iounmap(pdev, mmio);
5540         pci_disable_device(pdev);
5541 }
5542 #define SWITCHTEC_QUIRK(vid) \
5543         DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_VENDOR_ID_MICROSEMI, vid, \
5544                 PCI_CLASS_BRIDGE_OTHER, 8, quirk_switchtec_ntb_dma_alias)
5545
5546 SWITCHTEC_QUIRK(0x8531);  /* PFX 24xG3 */
5547 SWITCHTEC_QUIRK(0x8532);  /* PFX 32xG3 */
5548 SWITCHTEC_QUIRK(0x8533);  /* PFX 48xG3 */
5549 SWITCHTEC_QUIRK(0x8534);  /* PFX 64xG3 */
5550 SWITCHTEC_QUIRK(0x8535);  /* PFX 80xG3 */
5551 SWITCHTEC_QUIRK(0x8536);  /* PFX 96xG3 */
5552 SWITCHTEC_QUIRK(0x8541);  /* PSX 24xG3 */
5553 SWITCHTEC_QUIRK(0x8542);  /* PSX 32xG3 */
5554 SWITCHTEC_QUIRK(0x8543);  /* PSX 48xG3 */
5555 SWITCHTEC_QUIRK(0x8544);  /* PSX 64xG3 */
5556 SWITCHTEC_QUIRK(0x8545);  /* PSX 80xG3 */
5557 SWITCHTEC_QUIRK(0x8546);  /* PSX 96xG3 */
5558 SWITCHTEC_QUIRK(0x8551);  /* PAX 24XG3 */
5559 SWITCHTEC_QUIRK(0x8552);  /* PAX 32XG3 */
5560 SWITCHTEC_QUIRK(0x8553);  /* PAX 48XG3 */
5561 SWITCHTEC_QUIRK(0x8554);  /* PAX 64XG3 */
5562 SWITCHTEC_QUIRK(0x8555);  /* PAX 80XG3 */
5563 SWITCHTEC_QUIRK(0x8556);  /* PAX 96XG3 */
5564 SWITCHTEC_QUIRK(0x8561);  /* PFXL 24XG3 */
5565 SWITCHTEC_QUIRK(0x8562);  /* PFXL 32XG3 */
5566 SWITCHTEC_QUIRK(0x8563);  /* PFXL 48XG3 */
5567 SWITCHTEC_QUIRK(0x8564);  /* PFXL 64XG3 */
5568 SWITCHTEC_QUIRK(0x8565);  /* PFXL 80XG3 */
5569 SWITCHTEC_QUIRK(0x8566);  /* PFXL 96XG3 */
5570 SWITCHTEC_QUIRK(0x8571);  /* PFXI 24XG3 */
5571 SWITCHTEC_QUIRK(0x8572);  /* PFXI 32XG3 */
5572 SWITCHTEC_QUIRK(0x8573);  /* PFXI 48XG3 */
5573 SWITCHTEC_QUIRK(0x8574);  /* PFXI 64XG3 */
5574 SWITCHTEC_QUIRK(0x8575);  /* PFXI 80XG3 */
5575 SWITCHTEC_QUIRK(0x8576);  /* PFXI 96XG3 */
5576 SWITCHTEC_QUIRK(0x4000);  /* PFX 100XG4 */
5577 SWITCHTEC_QUIRK(0x4084);  /* PFX 84XG4  */
5578 SWITCHTEC_QUIRK(0x4068);  /* PFX 68XG4  */
5579 SWITCHTEC_QUIRK(0x4052);  /* PFX 52XG4  */
5580 SWITCHTEC_QUIRK(0x4036);  /* PFX 36XG4  */
5581 SWITCHTEC_QUIRK(0x4028);  /* PFX 28XG4  */
5582 SWITCHTEC_QUIRK(0x4100);  /* PSX 100XG4 */
5583 SWITCHTEC_QUIRK(0x4184);  /* PSX 84XG4  */
5584 SWITCHTEC_QUIRK(0x4168);  /* PSX 68XG4  */
5585 SWITCHTEC_QUIRK(0x4152);  /* PSX 52XG4  */
5586 SWITCHTEC_QUIRK(0x4136);  /* PSX 36XG4  */
5587 SWITCHTEC_QUIRK(0x4128);  /* PSX 28XG4  */
5588 SWITCHTEC_QUIRK(0x4200);  /* PAX 100XG4 */
5589 SWITCHTEC_QUIRK(0x4284);  /* PAX 84XG4  */
5590 SWITCHTEC_QUIRK(0x4268);  /* PAX 68XG4  */
5591 SWITCHTEC_QUIRK(0x4252);  /* PAX 52XG4  */
5592 SWITCHTEC_QUIRK(0x4236);  /* PAX 36XG4  */
5593 SWITCHTEC_QUIRK(0x4228);  /* PAX 28XG4  */
5594
5595 /*
5596  * The PLX NTB uses devfn proxy IDs to move TLPs between NT endpoints.
5597  * These IDs are used to forward responses to the originator on the other
5598  * side of the NTB.  Alias all possible IDs to the NTB to permit access when
5599  * the IOMMU is turned on.
5600  */
5601 static void quirk_plx_ntb_dma_alias(struct pci_dev *pdev)
5602 {
5603         pci_info(pdev, "Setting PLX NTB proxy ID aliases\n");
5604         /* PLX NTB may use all 256 devfns */
5605         pci_add_dma_alias(pdev, 0, 256);
5606 }
5607 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_PLX, 0x87b0, quirk_plx_ntb_dma_alias);
5608 DECLARE_PCI_FIXUP_HEADER(PCI_VENDOR_ID_PLX, 0x87b1, quirk_plx_ntb_dma_alias);
5609
5610 /*
5611  * On Lenovo Thinkpad P50 SKUs with a Nvidia Quadro M1000M, the BIOS does
5612  * not always reset the secondary Nvidia GPU between reboots if the system
5613  * is configured to use Hybrid Graphics mode.  This results in the GPU
5614  * being left in whatever state it was in during the *previous* boot, which
5615  * causes spurious interrupts from the GPU, which in turn causes us to
5616  * disable the wrong IRQ and end up breaking the touchpad.  Unsurprisingly,
5617  * this also completely breaks nouveau.
5618  *
5619  * Luckily, it seems a simple reset of the Nvidia GPU brings it back to a
5620  * clean state and fixes all these issues.
5621  *
5622  * When the machine is configured in Dedicated display mode, the issue
5623  * doesn't occur.  Fortunately the GPU advertises NoReset+ when in this
5624  * mode, so we can detect that and avoid resetting it.
5625  */
5626 static void quirk_reset_lenovo_thinkpad_p50_nvgpu(struct pci_dev *pdev)
5627 {
5628         void __iomem *map;
5629         int ret;
5630
5631         if (pdev->subsystem_vendor != PCI_VENDOR_ID_LENOVO ||
5632             pdev->subsystem_device != 0x222e ||
5633             !pdev->reset_fn)
5634                 return;
5635
5636         if (pci_enable_device_mem(pdev))
5637                 return;
5638
5639         /*
5640          * Based on nvkm_device_ctor() in
5641          * drivers/gpu/drm/nouveau/nvkm/engine/device/base.c
5642          */
5643         map = pci_iomap(pdev, 0, 0x23000);
5644         if (!map) {
5645                 pci_err(pdev, "Can't map MMIO space\n");
5646                 goto out_disable;
5647         }
5648
5649         /*
5650          * Make sure the GPU looks like it's been POSTed before resetting
5651          * it.
5652          */
5653         if (ioread32(map + 0x2240c) & 0x2) {
5654                 pci_info(pdev, FW_BUG "GPU left initialized by EFI, resetting\n");
5655                 ret = pci_reset_bus(pdev);
5656                 if (ret < 0)
5657                         pci_err(pdev, "Failed to reset GPU: %d\n", ret);
5658         }
5659
5660         iounmap(map);
5661 out_disable:
5662         pci_disable_device(pdev);
5663 }
5664 DECLARE_PCI_FIXUP_CLASS_FINAL(PCI_VENDOR_ID_NVIDIA, 0x13b1,
5665                               PCI_CLASS_DISPLAY_VGA, 8,
5666                               quirk_reset_lenovo_thinkpad_p50_nvgpu);
5667
5668 /*
5669  * Device [1b21:2142]
5670  * When in D0, PME# doesn't get asserted when plugging USB 3.0 device.
5671  */
5672 static void pci_fixup_no_d0_pme(struct pci_dev *dev)
5673 {
5674         pci_info(dev, "PME# does not work under D0, disabling it\n");
5675         dev->pme_support &= ~(PCI_PM_CAP_PME_D0 >> PCI_PM_CAP_PME_SHIFT);
5676 }
5677 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_ASMEDIA, 0x2142, pci_fixup_no_d0_pme);
5678
5679 /*
5680  * Device 12d8:0x400e [OHCI] and 12d8:0x400f [EHCI]
5681  *
5682  * These devices advertise PME# support in all power states but don't
5683  * reliably assert it.
5684  *
5685  * These devices also advertise MSI, but documentation (PI7C9X440SL.pdf)
5686  * says "The MSI Function is not implemented on this device" in chapters
5687  * 7.3.27, 7.3.29-7.3.31.
5688  */
5689 static void pci_fixup_no_msi_no_pme(struct pci_dev *dev)
5690 {
5691 #ifdef CONFIG_PCI_MSI
5692         pci_info(dev, "MSI is not implemented on this device, disabling it\n");
5693         dev->no_msi = 1;
5694 #endif
5695         pci_info(dev, "PME# is unreliable, disabling it\n");
5696         dev->pme_support = 0;
5697 }
5698 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_PERICOM, 0x400e, pci_fixup_no_msi_no_pme);
5699 DECLARE_PCI_FIXUP_FINAL(PCI_VENDOR_ID_PERICOM, 0x400f, pci_fixup_no_msi_no_pme);
5700
5701 static void apex_pci_fixup_class(struct pci_dev *pdev)
5702 {
5703         pdev->class = (PCI_CLASS_SYSTEM_OTHER << 8) | pdev->class;
5704 }
5705 DECLARE_PCI_FIXUP_CLASS_HEADER(0x1ac1, 0x089a,
5706                                PCI_CLASS_NOT_DEFINED, 8, apex_pci_fixup_class);