PCI/PM: Drop the runtime_d3cold device flag
[linux-2.6-microblaze.git] / drivers / pci / pci.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * PCI Bus Services, see include/linux/pci.h for further explanation.
4  *
5  * Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
6  * David Mosberger-Tang
7  *
8  * Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
9  */
10
11 #include <linux/acpi.h>
12 #include <linux/kernel.h>
13 #include <linux/delay.h>
14 #include <linux/dmi.h>
15 #include <linux/init.h>
16 #include <linux/msi.h>
17 #include <linux/of.h>
18 #include <linux/pci.h>
19 #include <linux/pm.h>
20 #include <linux/slab.h>
21 #include <linux/module.h>
22 #include <linux/spinlock.h>
23 #include <linux/string.h>
24 #include <linux/log2.h>
25 #include <linux/logic_pio.h>
26 #include <linux/pm_wakeup.h>
27 #include <linux/interrupt.h>
28 #include <linux/device.h>
29 #include <linux/pm_runtime.h>
30 #include <linux/pci_hotplug.h>
31 #include <linux/vmalloc.h>
32 #include <asm/dma.h>
33 #include <linux/aer.h>
34 #include <linux/bitfield.h>
35 #include "pci.h"
36
37 DEFINE_MUTEX(pci_slot_mutex);
38
39 const char *pci_power_names[] = {
40         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
41 };
42 EXPORT_SYMBOL_GPL(pci_power_names);
43
44 int isa_dma_bridge_buggy;
45 EXPORT_SYMBOL(isa_dma_bridge_buggy);
46
47 int pci_pci_problems;
48 EXPORT_SYMBOL(pci_pci_problems);
49
50 unsigned int pci_pm_d3hot_delay;
51
52 static void pci_pme_list_scan(struct work_struct *work);
53
54 static LIST_HEAD(pci_pme_list);
55 static DEFINE_MUTEX(pci_pme_list_mutex);
56 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
57
58 struct pci_pme_device {
59         struct list_head list;
60         struct pci_dev *dev;
61 };
62
63 #define PME_TIMEOUT 1000 /* How long between PME checks */
64
65 static void pci_dev_d3_sleep(struct pci_dev *dev)
66 {
67         unsigned int delay = dev->d3hot_delay;
68
69         if (delay < pci_pm_d3hot_delay)
70                 delay = pci_pm_d3hot_delay;
71
72         if (delay)
73                 msleep(delay);
74 }
75
76 bool pci_reset_supported(struct pci_dev *dev)
77 {
78         return dev->reset_methods[0] != 0;
79 }
80
81 #ifdef CONFIG_PCI_DOMAINS
82 int pci_domains_supported = 1;
83 #endif
84
85 #define DEFAULT_CARDBUS_IO_SIZE         (256)
86 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
87 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
88 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
89 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
90
91 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
92 #define DEFAULT_HOTPLUG_MMIO_SIZE       (2*1024*1024)
93 #define DEFAULT_HOTPLUG_MMIO_PREF_SIZE  (2*1024*1024)
94 /* hpiosize=nn can override this */
95 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
96 /*
97  * pci=hpmmiosize=nnM overrides non-prefetchable MMIO size,
98  * pci=hpmmioprefsize=nnM overrides prefetchable MMIO size;
99  * pci=hpmemsize=nnM overrides both
100  */
101 unsigned long pci_hotplug_mmio_size = DEFAULT_HOTPLUG_MMIO_SIZE;
102 unsigned long pci_hotplug_mmio_pref_size = DEFAULT_HOTPLUG_MMIO_PREF_SIZE;
103
104 #define DEFAULT_HOTPLUG_BUS_SIZE        1
105 unsigned long pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
106
107
108 /* PCIe MPS/MRRS strategy; can be overridden by kernel command-line param */
109 #ifdef CONFIG_PCIE_BUS_TUNE_OFF
110 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_TUNE_OFF;
111 #elif defined CONFIG_PCIE_BUS_SAFE
112 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_SAFE;
113 #elif defined CONFIG_PCIE_BUS_PERFORMANCE
114 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PERFORMANCE;
115 #elif defined CONFIG_PCIE_BUS_PEER2PEER
116 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PEER2PEER;
117 #else
118 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_DEFAULT;
119 #endif
120
121 /*
122  * The default CLS is used if arch didn't set CLS explicitly and not
123  * all pci devices agree on the same value.  Arch can override either
124  * the dfl or actual value as it sees fit.  Don't forget this is
125  * measured in 32-bit words, not bytes.
126  */
127 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
128 u8 pci_cache_line_size;
129
130 /*
131  * If we set up a device for bus mastering, we need to check the latency
132  * timer as certain BIOSes forget to set it properly.
133  */
134 unsigned int pcibios_max_latency = 255;
135
136 /* If set, the PCIe ARI capability will not be used. */
137 static bool pcie_ari_disabled;
138
139 /* If set, the PCIe ATS capability will not be used. */
140 static bool pcie_ats_disabled;
141
142 /* If set, the PCI config space of each device is printed during boot. */
143 bool pci_early_dump;
144
145 bool pci_ats_disabled(void)
146 {
147         return pcie_ats_disabled;
148 }
149 EXPORT_SYMBOL_GPL(pci_ats_disabled);
150
151 /* Disable bridge_d3 for all PCIe ports */
152 static bool pci_bridge_d3_disable;
153 /* Force bridge_d3 for all PCIe ports */
154 static bool pci_bridge_d3_force;
155
156 static int __init pcie_port_pm_setup(char *str)
157 {
158         if (!strcmp(str, "off"))
159                 pci_bridge_d3_disable = true;
160         else if (!strcmp(str, "force"))
161                 pci_bridge_d3_force = true;
162         return 1;
163 }
164 __setup("pcie_port_pm=", pcie_port_pm_setup);
165
166 /* Time to wait after a reset for device to become responsive */
167 #define PCIE_RESET_READY_POLL_MS 60000
168
169 /**
170  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
171  * @bus: pointer to PCI bus structure to search
172  *
173  * Given a PCI bus, returns the highest PCI bus number present in the set
174  * including the given PCI bus and its list of child PCI buses.
175  */
176 unsigned char pci_bus_max_busnr(struct pci_bus *bus)
177 {
178         struct pci_bus *tmp;
179         unsigned char max, n;
180
181         max = bus->busn_res.end;
182         list_for_each_entry(tmp, &bus->children, node) {
183                 n = pci_bus_max_busnr(tmp);
184                 if (n > max)
185                         max = n;
186         }
187         return max;
188 }
189 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
190
191 /**
192  * pci_status_get_and_clear_errors - return and clear error bits in PCI_STATUS
193  * @pdev: the PCI device
194  *
195  * Returns error bits set in PCI_STATUS and clears them.
196  */
197 int pci_status_get_and_clear_errors(struct pci_dev *pdev)
198 {
199         u16 status;
200         int ret;
201
202         ret = pci_read_config_word(pdev, PCI_STATUS, &status);
203         if (ret != PCIBIOS_SUCCESSFUL)
204                 return -EIO;
205
206         status &= PCI_STATUS_ERROR_BITS;
207         if (status)
208                 pci_write_config_word(pdev, PCI_STATUS, status);
209
210         return status;
211 }
212 EXPORT_SYMBOL_GPL(pci_status_get_and_clear_errors);
213
214 #ifdef CONFIG_HAS_IOMEM
215 static void __iomem *__pci_ioremap_resource(struct pci_dev *pdev, int bar,
216                                             bool write_combine)
217 {
218         struct resource *res = &pdev->resource[bar];
219         resource_size_t start = res->start;
220         resource_size_t size = resource_size(res);
221
222         /*
223          * Make sure the BAR is actually a memory resource, not an IO resource
224          */
225         if (res->flags & IORESOURCE_UNSET || !(res->flags & IORESOURCE_MEM)) {
226                 pci_err(pdev, "can't ioremap BAR %d: %pR\n", bar, res);
227                 return NULL;
228         }
229
230         if (write_combine)
231                 return ioremap_wc(start, size);
232
233         return ioremap(start, size);
234 }
235
236 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
237 {
238         return __pci_ioremap_resource(pdev, bar, false);
239 }
240 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
241
242 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar)
243 {
244         return __pci_ioremap_resource(pdev, bar, true);
245 }
246 EXPORT_SYMBOL_GPL(pci_ioremap_wc_bar);
247 #endif
248
249 /**
250  * pci_dev_str_match_path - test if a path string matches a device
251  * @dev: the PCI device to test
252  * @path: string to match the device against
253  * @endptr: pointer to the string after the match
254  *
255  * Test if a string (typically from a kernel parameter) formatted as a
256  * path of device/function addresses matches a PCI device. The string must
257  * be of the form:
258  *
259  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
260  *
261  * A path for a device can be obtained using 'lspci -t'.  Using a path
262  * is more robust against bus renumbering than using only a single bus,
263  * device and function address.
264  *
265  * Returns 1 if the string matches the device, 0 if it does not and
266  * a negative error code if it fails to parse the string.
267  */
268 static int pci_dev_str_match_path(struct pci_dev *dev, const char *path,
269                                   const char **endptr)
270 {
271         int ret;
272         unsigned int seg, bus, slot, func;
273         char *wpath, *p;
274         char end;
275
276         *endptr = strchrnul(path, ';');
277
278         wpath = kmemdup_nul(path, *endptr - path, GFP_ATOMIC);
279         if (!wpath)
280                 return -ENOMEM;
281
282         while (1) {
283                 p = strrchr(wpath, '/');
284                 if (!p)
285                         break;
286                 ret = sscanf(p, "/%x.%x%c", &slot, &func, &end);
287                 if (ret != 2) {
288                         ret = -EINVAL;
289                         goto free_and_exit;
290                 }
291
292                 if (dev->devfn != PCI_DEVFN(slot, func)) {
293                         ret = 0;
294                         goto free_and_exit;
295                 }
296
297                 /*
298                  * Note: we don't need to get a reference to the upstream
299                  * bridge because we hold a reference to the top level
300                  * device which should hold a reference to the bridge,
301                  * and so on.
302                  */
303                 dev = pci_upstream_bridge(dev);
304                 if (!dev) {
305                         ret = 0;
306                         goto free_and_exit;
307                 }
308
309                 *p = 0;
310         }
311
312         ret = sscanf(wpath, "%x:%x:%x.%x%c", &seg, &bus, &slot,
313                      &func, &end);
314         if (ret != 4) {
315                 seg = 0;
316                 ret = sscanf(wpath, "%x:%x.%x%c", &bus, &slot, &func, &end);
317                 if (ret != 3) {
318                         ret = -EINVAL;
319                         goto free_and_exit;
320                 }
321         }
322
323         ret = (seg == pci_domain_nr(dev->bus) &&
324                bus == dev->bus->number &&
325                dev->devfn == PCI_DEVFN(slot, func));
326
327 free_and_exit:
328         kfree(wpath);
329         return ret;
330 }
331
332 /**
333  * pci_dev_str_match - test if a string matches a device
334  * @dev: the PCI device to test
335  * @p: string to match the device against
336  * @endptr: pointer to the string after the match
337  *
338  * Test if a string (typically from a kernel parameter) matches a specified
339  * PCI device. The string may be of one of the following formats:
340  *
341  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
342  *   pci:<vendor>:<device>[:<subvendor>:<subdevice>]
343  *
344  * The first format specifies a PCI bus/device/function address which
345  * may change if new hardware is inserted, if motherboard firmware changes,
346  * or due to changes caused in kernel parameters. If the domain is
347  * left unspecified, it is taken to be 0.  In order to be robust against
348  * bus renumbering issues, a path of PCI device/function numbers may be used
349  * to address the specific device.  The path for a device can be determined
350  * through the use of 'lspci -t'.
351  *
352  * The second format matches devices using IDs in the configuration
353  * space which may match multiple devices in the system. A value of 0
354  * for any field will match all devices. (Note: this differs from
355  * in-kernel code that uses PCI_ANY_ID which is ~0; this is for
356  * legacy reasons and convenience so users don't have to specify
357  * FFFFFFFFs on the command line.)
358  *
359  * Returns 1 if the string matches the device, 0 if it does not and
360  * a negative error code if the string cannot be parsed.
361  */
362 static int pci_dev_str_match(struct pci_dev *dev, const char *p,
363                              const char **endptr)
364 {
365         int ret;
366         int count;
367         unsigned short vendor, device, subsystem_vendor, subsystem_device;
368
369         if (strncmp(p, "pci:", 4) == 0) {
370                 /* PCI vendor/device (subvendor/subdevice) IDs are specified */
371                 p += 4;
372                 ret = sscanf(p, "%hx:%hx:%hx:%hx%n", &vendor, &device,
373                              &subsystem_vendor, &subsystem_device, &count);
374                 if (ret != 4) {
375                         ret = sscanf(p, "%hx:%hx%n", &vendor, &device, &count);
376                         if (ret != 2)
377                                 return -EINVAL;
378
379                         subsystem_vendor = 0;
380                         subsystem_device = 0;
381                 }
382
383                 p += count;
384
385                 if ((!vendor || vendor == dev->vendor) &&
386                     (!device || device == dev->device) &&
387                     (!subsystem_vendor ||
388                             subsystem_vendor == dev->subsystem_vendor) &&
389                     (!subsystem_device ||
390                             subsystem_device == dev->subsystem_device))
391                         goto found;
392         } else {
393                 /*
394                  * PCI Bus, Device, Function IDs are specified
395                  * (optionally, may include a path of devfns following it)
396                  */
397                 ret = pci_dev_str_match_path(dev, p, &p);
398                 if (ret < 0)
399                         return ret;
400                 else if (ret)
401                         goto found;
402         }
403
404         *endptr = p;
405         return 0;
406
407 found:
408         *endptr = p;
409         return 1;
410 }
411
412 static u8 __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
413                                   u8 pos, int cap, int *ttl)
414 {
415         u8 id;
416         u16 ent;
417
418         pci_bus_read_config_byte(bus, devfn, pos, &pos);
419
420         while ((*ttl)--) {
421                 if (pos < 0x40)
422                         break;
423                 pos &= ~3;
424                 pci_bus_read_config_word(bus, devfn, pos, &ent);
425
426                 id = ent & 0xff;
427                 if (id == 0xff)
428                         break;
429                 if (id == cap)
430                         return pos;
431                 pos = (ent >> 8);
432         }
433         return 0;
434 }
435
436 static u8 __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
437                               u8 pos, int cap)
438 {
439         int ttl = PCI_FIND_CAP_TTL;
440
441         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
442 }
443
444 u8 pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
445 {
446         return __pci_find_next_cap(dev->bus, dev->devfn,
447                                    pos + PCI_CAP_LIST_NEXT, cap);
448 }
449 EXPORT_SYMBOL_GPL(pci_find_next_capability);
450
451 static u8 __pci_bus_find_cap_start(struct pci_bus *bus,
452                                     unsigned int devfn, u8 hdr_type)
453 {
454         u16 status;
455
456         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
457         if (!(status & PCI_STATUS_CAP_LIST))
458                 return 0;
459
460         switch (hdr_type) {
461         case PCI_HEADER_TYPE_NORMAL:
462         case PCI_HEADER_TYPE_BRIDGE:
463                 return PCI_CAPABILITY_LIST;
464         case PCI_HEADER_TYPE_CARDBUS:
465                 return PCI_CB_CAPABILITY_LIST;
466         }
467
468         return 0;
469 }
470
471 /**
472  * pci_find_capability - query for devices' capabilities
473  * @dev: PCI device to query
474  * @cap: capability code
475  *
476  * Tell if a device supports a given PCI capability.
477  * Returns the address of the requested capability structure within the
478  * device's PCI configuration space or 0 in case the device does not
479  * support it.  Possible values for @cap include:
480  *
481  *  %PCI_CAP_ID_PM           Power Management
482  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port
483  *  %PCI_CAP_ID_VPD          Vital Product Data
484  *  %PCI_CAP_ID_SLOTID       Slot Identification
485  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
486  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap
487  *  %PCI_CAP_ID_PCIX         PCI-X
488  *  %PCI_CAP_ID_EXP          PCI Express
489  */
490 u8 pci_find_capability(struct pci_dev *dev, int cap)
491 {
492         u8 pos;
493
494         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
495         if (pos)
496                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
497
498         return pos;
499 }
500 EXPORT_SYMBOL(pci_find_capability);
501
502 /**
503  * pci_bus_find_capability - query for devices' capabilities
504  * @bus: the PCI bus to query
505  * @devfn: PCI device to query
506  * @cap: capability code
507  *
508  * Like pci_find_capability() but works for PCI devices that do not have a
509  * pci_dev structure set up yet.
510  *
511  * Returns the address of the requested capability structure within the
512  * device's PCI configuration space or 0 in case the device does not
513  * support it.
514  */
515 u8 pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
516 {
517         u8 hdr_type, pos;
518
519         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
520
521         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
522         if (pos)
523                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
524
525         return pos;
526 }
527 EXPORT_SYMBOL(pci_bus_find_capability);
528
529 /**
530  * pci_find_next_ext_capability - Find an extended capability
531  * @dev: PCI device to query
532  * @start: address at which to start looking (0 to start at beginning of list)
533  * @cap: capability code
534  *
535  * Returns the address of the next matching extended capability structure
536  * within the device's PCI configuration space or 0 if the device does
537  * not support it.  Some capabilities can occur several times, e.g., the
538  * vendor-specific capability, and this provides a way to find them all.
539  */
540 u16 pci_find_next_ext_capability(struct pci_dev *dev, u16 start, int cap)
541 {
542         u32 header;
543         int ttl;
544         u16 pos = PCI_CFG_SPACE_SIZE;
545
546         /* minimum 8 bytes per capability */
547         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
548
549         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
550                 return 0;
551
552         if (start)
553                 pos = start;
554
555         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
556                 return 0;
557
558         /*
559          * If we have no capabilities, this is indicated by cap ID,
560          * cap version and next pointer all being 0.
561          */
562         if (header == 0)
563                 return 0;
564
565         while (ttl-- > 0) {
566                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
567                         return pos;
568
569                 pos = PCI_EXT_CAP_NEXT(header);
570                 if (pos < PCI_CFG_SPACE_SIZE)
571                         break;
572
573                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
574                         break;
575         }
576
577         return 0;
578 }
579 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
580
581 /**
582  * pci_find_ext_capability - Find an extended capability
583  * @dev: PCI device to query
584  * @cap: capability code
585  *
586  * Returns the address of the requested extended capability structure
587  * within the device's PCI configuration space or 0 if the device does
588  * not support it.  Possible values for @cap include:
589  *
590  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
591  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
592  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
593  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
594  */
595 u16 pci_find_ext_capability(struct pci_dev *dev, int cap)
596 {
597         return pci_find_next_ext_capability(dev, 0, cap);
598 }
599 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
600
601 /**
602  * pci_get_dsn - Read and return the 8-byte Device Serial Number
603  * @dev: PCI device to query
604  *
605  * Looks up the PCI_EXT_CAP_ID_DSN and reads the 8 bytes of the Device Serial
606  * Number.
607  *
608  * Returns the DSN, or zero if the capability does not exist.
609  */
610 u64 pci_get_dsn(struct pci_dev *dev)
611 {
612         u32 dword;
613         u64 dsn;
614         int pos;
615
616         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_DSN);
617         if (!pos)
618                 return 0;
619
620         /*
621          * The Device Serial Number is two dwords offset 4 bytes from the
622          * capability position. The specification says that the first dword is
623          * the lower half, and the second dword is the upper half.
624          */
625         pos += 4;
626         pci_read_config_dword(dev, pos, &dword);
627         dsn = (u64)dword;
628         pci_read_config_dword(dev, pos + 4, &dword);
629         dsn |= ((u64)dword) << 32;
630
631         return dsn;
632 }
633 EXPORT_SYMBOL_GPL(pci_get_dsn);
634
635 static u8 __pci_find_next_ht_cap(struct pci_dev *dev, u8 pos, int ht_cap)
636 {
637         int rc, ttl = PCI_FIND_CAP_TTL;
638         u8 cap, mask;
639
640         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
641                 mask = HT_3BIT_CAP_MASK;
642         else
643                 mask = HT_5BIT_CAP_MASK;
644
645         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
646                                       PCI_CAP_ID_HT, &ttl);
647         while (pos) {
648                 rc = pci_read_config_byte(dev, pos + 3, &cap);
649                 if (rc != PCIBIOS_SUCCESSFUL)
650                         return 0;
651
652                 if ((cap & mask) == ht_cap)
653                         return pos;
654
655                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
656                                               pos + PCI_CAP_LIST_NEXT,
657                                               PCI_CAP_ID_HT, &ttl);
658         }
659
660         return 0;
661 }
662
663 /**
664  * pci_find_next_ht_capability - query a device's HyperTransport capabilities
665  * @dev: PCI device to query
666  * @pos: Position from which to continue searching
667  * @ht_cap: HyperTransport capability code
668  *
669  * To be used in conjunction with pci_find_ht_capability() to search for
670  * all capabilities matching @ht_cap. @pos should always be a value returned
671  * from pci_find_ht_capability().
672  *
673  * NB. To be 100% safe against broken PCI devices, the caller should take
674  * steps to avoid an infinite loop.
675  */
676 u8 pci_find_next_ht_capability(struct pci_dev *dev, u8 pos, int ht_cap)
677 {
678         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
679 }
680 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
681
682 /**
683  * pci_find_ht_capability - query a device's HyperTransport capabilities
684  * @dev: PCI device to query
685  * @ht_cap: HyperTransport capability code
686  *
687  * Tell if a device supports a given HyperTransport capability.
688  * Returns an address within the device's PCI configuration space
689  * or 0 in case the device does not support the request capability.
690  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
691  * which has a HyperTransport capability matching @ht_cap.
692  */
693 u8 pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
694 {
695         u8 pos;
696
697         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
698         if (pos)
699                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
700
701         return pos;
702 }
703 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
704
705 /**
706  * pci_find_vsec_capability - Find a vendor-specific extended capability
707  * @dev: PCI device to query
708  * @vendor: Vendor ID for which capability is defined
709  * @cap: Vendor-specific capability ID
710  *
711  * If @dev has Vendor ID @vendor, search for a VSEC capability with
712  * VSEC ID @cap. If found, return the capability offset in
713  * config space; otherwise return 0.
714  */
715 u16 pci_find_vsec_capability(struct pci_dev *dev, u16 vendor, int cap)
716 {
717         u16 vsec = 0;
718         u32 header;
719
720         if (vendor != dev->vendor)
721                 return 0;
722
723         while ((vsec = pci_find_next_ext_capability(dev, vsec,
724                                                      PCI_EXT_CAP_ID_VNDR))) {
725                 if (pci_read_config_dword(dev, vsec + PCI_VNDR_HEADER,
726                                           &header) == PCIBIOS_SUCCESSFUL &&
727                     PCI_VNDR_HEADER_ID(header) == cap)
728                         return vsec;
729         }
730
731         return 0;
732 }
733 EXPORT_SYMBOL_GPL(pci_find_vsec_capability);
734
735 /**
736  * pci_find_dvsec_capability - Find DVSEC for vendor
737  * @dev: PCI device to query
738  * @vendor: Vendor ID to match for the DVSEC
739  * @dvsec: Designated Vendor-specific capability ID
740  *
741  * If DVSEC has Vendor ID @vendor and DVSEC ID @dvsec return the capability
742  * offset in config space; otherwise return 0.
743  */
744 u16 pci_find_dvsec_capability(struct pci_dev *dev, u16 vendor, u16 dvsec)
745 {
746         int pos;
747
748         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_DVSEC);
749         if (!pos)
750                 return 0;
751
752         while (pos) {
753                 u16 v, id;
754
755                 pci_read_config_word(dev, pos + PCI_DVSEC_HEADER1, &v);
756                 pci_read_config_word(dev, pos + PCI_DVSEC_HEADER2, &id);
757                 if (vendor == v && dvsec == id)
758                         return pos;
759
760                 pos = pci_find_next_ext_capability(dev, pos, PCI_EXT_CAP_ID_DVSEC);
761         }
762
763         return 0;
764 }
765 EXPORT_SYMBOL_GPL(pci_find_dvsec_capability);
766
767 /**
768  * pci_find_parent_resource - return resource region of parent bus of given
769  *                            region
770  * @dev: PCI device structure contains resources to be searched
771  * @res: child resource record for which parent is sought
772  *
773  * For given resource region of given device, return the resource region of
774  * parent bus the given region is contained in.
775  */
776 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
777                                           struct resource *res)
778 {
779         const struct pci_bus *bus = dev->bus;
780         struct resource *r;
781         int i;
782
783         pci_bus_for_each_resource(bus, r, i) {
784                 if (!r)
785                         continue;
786                 if (resource_contains(r, res)) {
787
788                         /*
789                          * If the window is prefetchable but the BAR is
790                          * not, the allocator made a mistake.
791                          */
792                         if (r->flags & IORESOURCE_PREFETCH &&
793                             !(res->flags & IORESOURCE_PREFETCH))
794                                 return NULL;
795
796                         /*
797                          * If we're below a transparent bridge, there may
798                          * be both a positively-decoded aperture and a
799                          * subtractively-decoded region that contain the BAR.
800                          * We want the positively-decoded one, so this depends
801                          * on pci_bus_for_each_resource() giving us those
802                          * first.
803                          */
804                         return r;
805                 }
806         }
807         return NULL;
808 }
809 EXPORT_SYMBOL(pci_find_parent_resource);
810
811 /**
812  * pci_find_resource - Return matching PCI device resource
813  * @dev: PCI device to query
814  * @res: Resource to look for
815  *
816  * Goes over standard PCI resources (BARs) and checks if the given resource
817  * is partially or fully contained in any of them. In that case the
818  * matching resource is returned, %NULL otherwise.
819  */
820 struct resource *pci_find_resource(struct pci_dev *dev, struct resource *res)
821 {
822         int i;
823
824         for (i = 0; i < PCI_STD_NUM_BARS; i++) {
825                 struct resource *r = &dev->resource[i];
826
827                 if (r->start && resource_contains(r, res))
828                         return r;
829         }
830
831         return NULL;
832 }
833 EXPORT_SYMBOL(pci_find_resource);
834
835 /**
836  * pci_wait_for_pending - wait for @mask bit(s) to clear in status word @pos
837  * @dev: the PCI device to operate on
838  * @pos: config space offset of status word
839  * @mask: mask of bit(s) to care about in status word
840  *
841  * Return 1 when mask bit(s) in status word clear, 0 otherwise.
842  */
843 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask)
844 {
845         int i;
846
847         /* Wait for Transaction Pending bit clean */
848         for (i = 0; i < 4; i++) {
849                 u16 status;
850                 if (i)
851                         msleep((1 << (i - 1)) * 100);
852
853                 pci_read_config_word(dev, pos, &status);
854                 if (!(status & mask))
855                         return 1;
856         }
857
858         return 0;
859 }
860
861 static int pci_acs_enable;
862
863 /**
864  * pci_request_acs - ask for ACS to be enabled if supported
865  */
866 void pci_request_acs(void)
867 {
868         pci_acs_enable = 1;
869 }
870
871 static const char *disable_acs_redir_param;
872
873 /**
874  * pci_disable_acs_redir - disable ACS redirect capabilities
875  * @dev: the PCI device
876  *
877  * For only devices specified in the disable_acs_redir parameter.
878  */
879 static void pci_disable_acs_redir(struct pci_dev *dev)
880 {
881         int ret = 0;
882         const char *p;
883         int pos;
884         u16 ctrl;
885
886         if (!disable_acs_redir_param)
887                 return;
888
889         p = disable_acs_redir_param;
890         while (*p) {
891                 ret = pci_dev_str_match(dev, p, &p);
892                 if (ret < 0) {
893                         pr_info_once("PCI: Can't parse disable_acs_redir parameter: %s\n",
894                                      disable_acs_redir_param);
895
896                         break;
897                 } else if (ret == 1) {
898                         /* Found a match */
899                         break;
900                 }
901
902                 if (*p != ';' && *p != ',') {
903                         /* End of param or invalid format */
904                         break;
905                 }
906                 p++;
907         }
908
909         if (ret != 1)
910                 return;
911
912         if (!pci_dev_specific_disable_acs_redir(dev))
913                 return;
914
915         pos = dev->acs_cap;
916         if (!pos) {
917                 pci_warn(dev, "cannot disable ACS redirect for this hardware as it does not have ACS capabilities\n");
918                 return;
919         }
920
921         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
922
923         /* P2P Request & Completion Redirect */
924         ctrl &= ~(PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_EC);
925
926         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
927
928         pci_info(dev, "disabled ACS redirect\n");
929 }
930
931 /**
932  * pci_std_enable_acs - enable ACS on devices using standard ACS capabilities
933  * @dev: the PCI device
934  */
935 static void pci_std_enable_acs(struct pci_dev *dev)
936 {
937         int pos;
938         u16 cap;
939         u16 ctrl;
940
941         pos = dev->acs_cap;
942         if (!pos)
943                 return;
944
945         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
946         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
947
948         /* Source Validation */
949         ctrl |= (cap & PCI_ACS_SV);
950
951         /* P2P Request Redirect */
952         ctrl |= (cap & PCI_ACS_RR);
953
954         /* P2P Completion Redirect */
955         ctrl |= (cap & PCI_ACS_CR);
956
957         /* Upstream Forwarding */
958         ctrl |= (cap & PCI_ACS_UF);
959
960         /* Enable Translation Blocking for external devices and noats */
961         if (pci_ats_disabled() || dev->external_facing || dev->untrusted)
962                 ctrl |= (cap & PCI_ACS_TB);
963
964         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
965 }
966
967 /**
968  * pci_enable_acs - enable ACS if hardware support it
969  * @dev: the PCI device
970  */
971 static void pci_enable_acs(struct pci_dev *dev)
972 {
973         if (!pci_acs_enable)
974                 goto disable_acs_redir;
975
976         if (!pci_dev_specific_enable_acs(dev))
977                 goto disable_acs_redir;
978
979         pci_std_enable_acs(dev);
980
981 disable_acs_redir:
982         /*
983          * Note: pci_disable_acs_redir() must be called even if ACS was not
984          * enabled by the kernel because it may have been enabled by
985          * platform firmware.  So if we are told to disable it, we should
986          * always disable it after setting the kernel's default
987          * preferences.
988          */
989         pci_disable_acs_redir(dev);
990 }
991
992 /**
993  * pci_restore_bars - restore a device's BAR values (e.g. after wake-up)
994  * @dev: PCI device to have its BARs restored
995  *
996  * Restore the BAR values for a given device, so as to make it
997  * accessible by its driver.
998  */
999 static void pci_restore_bars(struct pci_dev *dev)
1000 {
1001         int i;
1002
1003         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
1004                 pci_update_resource(dev, i);
1005 }
1006
1007 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
1008 {
1009         if (pci_use_mid_pm())
1010                 return true;
1011
1012         return acpi_pci_power_manageable(dev);
1013 }
1014
1015 static inline int platform_pci_set_power_state(struct pci_dev *dev,
1016                                                pci_power_t t)
1017 {
1018         if (pci_use_mid_pm())
1019                 return mid_pci_set_power_state(dev, t);
1020
1021         return acpi_pci_set_power_state(dev, t);
1022 }
1023
1024 static inline pci_power_t platform_pci_get_power_state(struct pci_dev *dev)
1025 {
1026         if (pci_use_mid_pm())
1027                 return mid_pci_get_power_state(dev);
1028
1029         return acpi_pci_get_power_state(dev);
1030 }
1031
1032 static inline void platform_pci_refresh_power_state(struct pci_dev *dev)
1033 {
1034         if (!pci_use_mid_pm())
1035                 acpi_pci_refresh_power_state(dev);
1036 }
1037
1038 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
1039 {
1040         if (pci_use_mid_pm())
1041                 return PCI_POWER_ERROR;
1042
1043         return acpi_pci_choose_state(dev);
1044 }
1045
1046 static inline int platform_pci_set_wakeup(struct pci_dev *dev, bool enable)
1047 {
1048         if (pci_use_mid_pm())
1049                 return PCI_POWER_ERROR;
1050
1051         return acpi_pci_wakeup(dev, enable);
1052 }
1053
1054 static inline bool platform_pci_need_resume(struct pci_dev *dev)
1055 {
1056         if (pci_use_mid_pm())
1057                 return false;
1058
1059         return acpi_pci_need_resume(dev);
1060 }
1061
1062 static inline bool platform_pci_bridge_d3(struct pci_dev *dev)
1063 {
1064         if (pci_use_mid_pm())
1065                 return false;
1066
1067         return acpi_pci_bridge_d3(dev);
1068 }
1069
1070 /**
1071  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
1072  *                           given PCI device
1073  * @dev: PCI device to handle.
1074  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1075  *
1076  * RETURN VALUE:
1077  * -EINVAL if the requested state is invalid.
1078  * -EIO if device does not support PCI PM or its PM capabilities register has a
1079  * wrong version, or device doesn't support the requested state.
1080  * 0 if device already is in the requested state.
1081  * 0 if device's power state has been successfully changed.
1082  */
1083 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
1084 {
1085         u16 pmcsr;
1086         bool need_restore = false;
1087
1088         /* Check if we're already there */
1089         if (dev->current_state == state)
1090                 return 0;
1091
1092         if (!dev->pm_cap)
1093                 return -EIO;
1094
1095         if (state < PCI_D0 || state > PCI_D3hot)
1096                 return -EINVAL;
1097
1098         /*
1099          * Validate transition: We can enter D0 from any state, but if
1100          * we're already in a low-power state, we can only go deeper.  E.g.,
1101          * we can go from D1 to D3, but we can't go directly from D3 to D1;
1102          * we'd have to go from D3 to D0, then to D1.
1103          */
1104         if (state != PCI_D0 && dev->current_state <= PCI_D3cold
1105             && dev->current_state > state) {
1106                 pci_err(dev, "invalid power transition (from %s to %s)\n",
1107                         pci_power_name(dev->current_state),
1108                         pci_power_name(state));
1109                 return -EINVAL;
1110         }
1111
1112         /* Check if this device supports the desired state */
1113         if ((state == PCI_D1 && !dev->d1_support)
1114            || (state == PCI_D2 && !dev->d2_support))
1115                 return -EIO;
1116
1117         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1118         if (PCI_POSSIBLE_ERROR(pmcsr)) {
1119                 pci_err(dev, "can't change power state from %s to %s (config space inaccessible)\n",
1120                         pci_power_name(dev->current_state),
1121                         pci_power_name(state));
1122                 return -EIO;
1123         }
1124
1125         /*
1126          * If we're (effectively) in D3, force entire word to 0.
1127          * This doesn't affect PME_Status, disables PME_En, and
1128          * sets PowerState to 0.
1129          */
1130         switch (dev->current_state) {
1131         case PCI_D0:
1132         case PCI_D1:
1133         case PCI_D2:
1134                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
1135                 pmcsr |= state;
1136                 break;
1137         case PCI_D3hot:
1138         case PCI_D3cold:
1139         case PCI_UNKNOWN: /* Boot-up */
1140                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
1141                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
1142                         need_restore = true;
1143                 fallthrough;    /* force to D0 */
1144         default:
1145                 pmcsr = 0;
1146                 break;
1147         }
1148
1149         /* Enter specified state */
1150         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1151
1152         /*
1153          * Mandatory power management transition delays; see PCI PM 1.1
1154          * 5.6.1 table 18
1155          */
1156         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
1157                 pci_dev_d3_sleep(dev);
1158         else if (state == PCI_D2 || dev->current_state == PCI_D2)
1159                 udelay(PCI_PM_D2_DELAY);
1160
1161         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1162         dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1163         if (dev->current_state != state)
1164                 pci_info_ratelimited(dev, "refused to change power state from %s to %s\n",
1165                          pci_power_name(dev->current_state),
1166                          pci_power_name(state));
1167
1168         /*
1169          * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
1170          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
1171          * from D3hot to D0 _may_ perform an internal reset, thereby
1172          * going to "D0 Uninitialized" rather than "D0 Initialized".
1173          * For example, at least some versions of the 3c905B and the
1174          * 3c556B exhibit this behaviour.
1175          *
1176          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
1177          * devices in a D3hot state at boot.  Consequently, we need to
1178          * restore at least the BARs so that the device will be
1179          * accessible to its driver.
1180          */
1181         if (need_restore)
1182                 pci_restore_bars(dev);
1183
1184         if (dev->bus->self)
1185                 pcie_aspm_pm_state_change(dev->bus->self);
1186
1187         return 0;
1188 }
1189
1190 /**
1191  * pci_update_current_state - Read power state of given device and cache it
1192  * @dev: PCI device to handle.
1193  * @state: State to cache in case the device doesn't have the PM capability
1194  *
1195  * The power state is read from the PMCSR register, which however is
1196  * inaccessible in D3cold.  The platform firmware is therefore queried first
1197  * to detect accessibility of the register.  In case the platform firmware
1198  * reports an incorrect state or the device isn't power manageable by the
1199  * platform at all, we try to detect D3cold by testing accessibility of the
1200  * vendor ID in config space.
1201  */
1202 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
1203 {
1204         if (platform_pci_get_power_state(dev) == PCI_D3cold ||
1205             !pci_device_is_present(dev)) {
1206                 dev->current_state = PCI_D3cold;
1207         } else if (dev->pm_cap) {
1208                 u16 pmcsr;
1209
1210                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1211                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1212         } else {
1213                 dev->current_state = state;
1214         }
1215 }
1216
1217 /**
1218  * pci_refresh_power_state - Refresh the given device's power state data
1219  * @dev: Target PCI device.
1220  *
1221  * Ask the platform to refresh the devices power state information and invoke
1222  * pci_update_current_state() to update its current PCI power state.
1223  */
1224 void pci_refresh_power_state(struct pci_dev *dev)
1225 {
1226         platform_pci_refresh_power_state(dev);
1227         pci_update_current_state(dev, dev->current_state);
1228 }
1229
1230 /**
1231  * pci_platform_power_transition - Use platform to change device power state
1232  * @dev: PCI device to handle.
1233  * @state: State to put the device into.
1234  */
1235 int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
1236 {
1237         int error;
1238
1239         error = platform_pci_set_power_state(dev, state);
1240         if (!error)
1241                 pci_update_current_state(dev, state);
1242         else if (!dev->pm_cap) /* Fall back to PCI_D0 */
1243                 dev->current_state = PCI_D0;
1244
1245         return error;
1246 }
1247 EXPORT_SYMBOL_GPL(pci_platform_power_transition);
1248
1249 static int pci_resume_one(struct pci_dev *pci_dev, void *ign)
1250 {
1251         pm_request_resume(&pci_dev->dev);
1252         return 0;
1253 }
1254
1255 /**
1256  * pci_resume_bus - Walk given bus and runtime resume devices on it
1257  * @bus: Top bus of the subtree to walk.
1258  */
1259 void pci_resume_bus(struct pci_bus *bus)
1260 {
1261         if (bus)
1262                 pci_walk_bus(bus, pci_resume_one, NULL);
1263 }
1264
1265 static int pci_dev_wait(struct pci_dev *dev, char *reset_type, int timeout)
1266 {
1267         int delay = 1;
1268         u32 id;
1269
1270         /*
1271          * After reset, the device should not silently discard config
1272          * requests, but it may still indicate that it needs more time by
1273          * responding to them with CRS completions.  The Root Port will
1274          * generally synthesize ~0 (PCI_ERROR_RESPONSE) data to complete
1275          * the read (except when CRS SV is enabled and the read was for the
1276          * Vendor ID; in that case it synthesizes 0x0001 data).
1277          *
1278          * Wait for the device to return a non-CRS completion.  Read the
1279          * Command register instead of Vendor ID so we don't have to
1280          * contend with the CRS SV value.
1281          */
1282         pci_read_config_dword(dev, PCI_COMMAND, &id);
1283         while (PCI_POSSIBLE_ERROR(id)) {
1284                 if (delay > timeout) {
1285                         pci_warn(dev, "not ready %dms after %s; giving up\n",
1286                                  delay - 1, reset_type);
1287                         return -ENOTTY;
1288                 }
1289
1290                 if (delay > 1000)
1291                         pci_info(dev, "not ready %dms after %s; waiting\n",
1292                                  delay - 1, reset_type);
1293
1294                 msleep(delay);
1295                 delay *= 2;
1296                 pci_read_config_dword(dev, PCI_COMMAND, &id);
1297         }
1298
1299         if (delay > 1000)
1300                 pci_info(dev, "ready %dms after %s\n", delay - 1,
1301                          reset_type);
1302
1303         return 0;
1304 }
1305
1306 /**
1307  * pci_power_up - Put the given device into D0
1308  * @dev: PCI device to power up
1309  */
1310 int pci_power_up(struct pci_dev *dev)
1311 {
1312         pci_platform_power_transition(dev, PCI_D0);
1313         return pci_raw_set_power_state(dev, PCI_D0);
1314 }
1315
1316 /**
1317  * __pci_dev_set_current_state - Set current state of a PCI device
1318  * @dev: Device to handle
1319  * @data: pointer to state to be set
1320  */
1321 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
1322 {
1323         pci_power_t state = *(pci_power_t *)data;
1324
1325         dev->current_state = state;
1326         return 0;
1327 }
1328
1329 /**
1330  * pci_bus_set_current_state - Walk given bus and set current state of devices
1331  * @bus: Top bus of the subtree to walk.
1332  * @state: state to be set
1333  */
1334 void pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
1335 {
1336         if (bus)
1337                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
1338 }
1339
1340 /**
1341  * pci_set_power_state - Set the power state of a PCI device
1342  * @dev: PCI device to handle.
1343  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1344  *
1345  * Transition a device to a new power state, using the platform firmware and/or
1346  * the device's PCI PM registers.
1347  *
1348  * RETURN VALUE:
1349  * -EINVAL if the requested state is invalid.
1350  * -EIO if device does not support PCI PM or its PM capabilities register has a
1351  * wrong version, or device doesn't support the requested state.
1352  * 0 if the transition is to D1 or D2 but D1 and D2 are not supported.
1353  * 0 if device already is in the requested state.
1354  * 0 if the transition is to D3 but D3 is not supported.
1355  * 0 if device's power state has been successfully changed.
1356  */
1357 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1358 {
1359         int error;
1360
1361         /* Bound the state we're entering */
1362         if (state > PCI_D3cold)
1363                 state = PCI_D3cold;
1364         else if (state < PCI_D0)
1365                 state = PCI_D0;
1366         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
1367
1368                 /*
1369                  * If the device or the parent bridge do not support PCI
1370                  * PM, ignore the request if we're doing anything other
1371                  * than putting it into D0 (which would only happen on
1372                  * boot).
1373                  */
1374                 return 0;
1375
1376         /* Check if we're already there */
1377         if (dev->current_state == state)
1378                 return 0;
1379
1380         if (state == PCI_D0)
1381                 return pci_power_up(dev);
1382
1383         /*
1384          * This device is quirked not to be put into D3, so don't put it in
1385          * D3
1386          */
1387         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
1388                 return 0;
1389
1390         /*
1391          * To put device in D3cold, we put device into D3hot in native
1392          * way, then put device into D3cold with platform ops
1393          */
1394         error = pci_raw_set_power_state(dev, state > PCI_D3hot ?
1395                                         PCI_D3hot : state);
1396
1397         if (pci_platform_power_transition(dev, state))
1398                 return error;
1399
1400         /* Powering off a bridge may power off the whole hierarchy */
1401         if (state == PCI_D3cold)
1402                 pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
1403
1404         return 0;
1405 }
1406 EXPORT_SYMBOL(pci_set_power_state);
1407
1408 #define PCI_EXP_SAVE_REGS       7
1409
1410 static struct pci_cap_saved_state *_pci_find_saved_cap(struct pci_dev *pci_dev,
1411                                                        u16 cap, bool extended)
1412 {
1413         struct pci_cap_saved_state *tmp;
1414
1415         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
1416                 if (tmp->cap.cap_extended == extended && tmp->cap.cap_nr == cap)
1417                         return tmp;
1418         }
1419         return NULL;
1420 }
1421
1422 struct pci_cap_saved_state *pci_find_saved_cap(struct pci_dev *dev, char cap)
1423 {
1424         return _pci_find_saved_cap(dev, cap, false);
1425 }
1426
1427 struct pci_cap_saved_state *pci_find_saved_ext_cap(struct pci_dev *dev, u16 cap)
1428 {
1429         return _pci_find_saved_cap(dev, cap, true);
1430 }
1431
1432 static int pci_save_pcie_state(struct pci_dev *dev)
1433 {
1434         int i = 0;
1435         struct pci_cap_saved_state *save_state;
1436         u16 *cap;
1437
1438         if (!pci_is_pcie(dev))
1439                 return 0;
1440
1441         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1442         if (!save_state) {
1443                 pci_err(dev, "buffer not found in %s\n", __func__);
1444                 return -ENOMEM;
1445         }
1446
1447         cap = (u16 *)&save_state->cap.data[0];
1448         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
1449         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
1450         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
1451         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
1452         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
1453         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
1454         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
1455
1456         return 0;
1457 }
1458
1459 void pci_bridge_reconfigure_ltr(struct pci_dev *dev)
1460 {
1461 #ifdef CONFIG_PCIEASPM
1462         struct pci_dev *bridge;
1463         u32 ctl;
1464
1465         bridge = pci_upstream_bridge(dev);
1466         if (bridge && bridge->ltr_path) {
1467                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2, &ctl);
1468                 if (!(ctl & PCI_EXP_DEVCTL2_LTR_EN)) {
1469                         pci_dbg(bridge, "re-enabling LTR\n");
1470                         pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
1471                                                  PCI_EXP_DEVCTL2_LTR_EN);
1472                 }
1473         }
1474 #endif
1475 }
1476
1477 static void pci_restore_pcie_state(struct pci_dev *dev)
1478 {
1479         int i = 0;
1480         struct pci_cap_saved_state *save_state;
1481         u16 *cap;
1482
1483         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1484         if (!save_state)
1485                 return;
1486
1487         /*
1488          * Downstream ports reset the LTR enable bit when link goes down.
1489          * Check and re-configure the bit here before restoring device.
1490          * PCIe r5.0, sec 7.5.3.16.
1491          */
1492         pci_bridge_reconfigure_ltr(dev);
1493
1494         cap = (u16 *)&save_state->cap.data[0];
1495         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
1496         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
1497         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
1498         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
1499         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
1500         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
1501         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
1502 }
1503
1504 static int pci_save_pcix_state(struct pci_dev *dev)
1505 {
1506         int pos;
1507         struct pci_cap_saved_state *save_state;
1508
1509         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1510         if (!pos)
1511                 return 0;
1512
1513         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1514         if (!save_state) {
1515                 pci_err(dev, "buffer not found in %s\n", __func__);
1516                 return -ENOMEM;
1517         }
1518
1519         pci_read_config_word(dev, pos + PCI_X_CMD,
1520                              (u16 *)save_state->cap.data);
1521
1522         return 0;
1523 }
1524
1525 static void pci_restore_pcix_state(struct pci_dev *dev)
1526 {
1527         int i = 0, pos;
1528         struct pci_cap_saved_state *save_state;
1529         u16 *cap;
1530
1531         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1532         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1533         if (!save_state || !pos)
1534                 return;
1535         cap = (u16 *)&save_state->cap.data[0];
1536
1537         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
1538 }
1539
1540 static void pci_save_ltr_state(struct pci_dev *dev)
1541 {
1542         int ltr;
1543         struct pci_cap_saved_state *save_state;
1544         u32 *cap;
1545
1546         if (!pci_is_pcie(dev))
1547                 return;
1548
1549         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1550         if (!ltr)
1551                 return;
1552
1553         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1554         if (!save_state) {
1555                 pci_err(dev, "no suspend buffer for LTR; ASPM issues possible after resume\n");
1556                 return;
1557         }
1558
1559         /* Some broken devices only support dword access to LTR */
1560         cap = &save_state->cap.data[0];
1561         pci_read_config_dword(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, cap);
1562 }
1563
1564 static void pci_restore_ltr_state(struct pci_dev *dev)
1565 {
1566         struct pci_cap_saved_state *save_state;
1567         int ltr;
1568         u32 *cap;
1569
1570         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1571         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1572         if (!save_state || !ltr)
1573                 return;
1574
1575         /* Some broken devices only support dword access to LTR */
1576         cap = &save_state->cap.data[0];
1577         pci_write_config_dword(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, *cap);
1578 }
1579
1580 /**
1581  * pci_save_state - save the PCI configuration space of a device before
1582  *                  suspending
1583  * @dev: PCI device that we're dealing with
1584  */
1585 int pci_save_state(struct pci_dev *dev)
1586 {
1587         int i;
1588         /* XXX: 100% dword access ok here? */
1589         for (i = 0; i < 16; i++) {
1590                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
1591                 pci_dbg(dev, "saving config space at offset %#x (reading %#x)\n",
1592                         i * 4, dev->saved_config_space[i]);
1593         }
1594         dev->state_saved = true;
1595
1596         i = pci_save_pcie_state(dev);
1597         if (i != 0)
1598                 return i;
1599
1600         i = pci_save_pcix_state(dev);
1601         if (i != 0)
1602                 return i;
1603
1604         pci_save_ltr_state(dev);
1605         pci_save_dpc_state(dev);
1606         pci_save_aer_state(dev);
1607         pci_save_ptm_state(dev);
1608         return pci_save_vc_state(dev);
1609 }
1610 EXPORT_SYMBOL(pci_save_state);
1611
1612 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
1613                                      u32 saved_val, int retry, bool force)
1614 {
1615         u32 val;
1616
1617         pci_read_config_dword(pdev, offset, &val);
1618         if (!force && val == saved_val)
1619                 return;
1620
1621         for (;;) {
1622                 pci_dbg(pdev, "restoring config space at offset %#x (was %#x, writing %#x)\n",
1623                         offset, val, saved_val);
1624                 pci_write_config_dword(pdev, offset, saved_val);
1625                 if (retry-- <= 0)
1626                         return;
1627
1628                 pci_read_config_dword(pdev, offset, &val);
1629                 if (val == saved_val)
1630                         return;
1631
1632                 mdelay(1);
1633         }
1634 }
1635
1636 static void pci_restore_config_space_range(struct pci_dev *pdev,
1637                                            int start, int end, int retry,
1638                                            bool force)
1639 {
1640         int index;
1641
1642         for (index = end; index >= start; index--)
1643                 pci_restore_config_dword(pdev, 4 * index,
1644                                          pdev->saved_config_space[index],
1645                                          retry, force);
1646 }
1647
1648 static void pci_restore_config_space(struct pci_dev *pdev)
1649 {
1650         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
1651                 pci_restore_config_space_range(pdev, 10, 15, 0, false);
1652                 /* Restore BARs before the command register. */
1653                 pci_restore_config_space_range(pdev, 4, 9, 10, false);
1654                 pci_restore_config_space_range(pdev, 0, 3, 0, false);
1655         } else if (pdev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
1656                 pci_restore_config_space_range(pdev, 12, 15, 0, false);
1657
1658                 /*
1659                  * Force rewriting of prefetch registers to avoid S3 resume
1660                  * issues on Intel PCI bridges that occur when these
1661                  * registers are not explicitly written.
1662                  */
1663                 pci_restore_config_space_range(pdev, 9, 11, 0, true);
1664                 pci_restore_config_space_range(pdev, 0, 8, 0, false);
1665         } else {
1666                 pci_restore_config_space_range(pdev, 0, 15, 0, false);
1667         }
1668 }
1669
1670 static void pci_restore_rebar_state(struct pci_dev *pdev)
1671 {
1672         unsigned int pos, nbars, i;
1673         u32 ctrl;
1674
1675         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
1676         if (!pos)
1677                 return;
1678
1679         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1680         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
1681                     PCI_REBAR_CTRL_NBAR_SHIFT;
1682
1683         for (i = 0; i < nbars; i++, pos += 8) {
1684                 struct resource *res;
1685                 int bar_idx, size;
1686
1687                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1688                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
1689                 res = pdev->resource + bar_idx;
1690                 size = pci_rebar_bytes_to_size(resource_size(res));
1691                 ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
1692                 ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
1693                 pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
1694         }
1695 }
1696
1697 /**
1698  * pci_restore_state - Restore the saved state of a PCI device
1699  * @dev: PCI device that we're dealing with
1700  */
1701 void pci_restore_state(struct pci_dev *dev)
1702 {
1703         if (!dev->state_saved)
1704                 return;
1705
1706         /*
1707          * Restore max latencies (in the LTR capability) before enabling
1708          * LTR itself (in the PCIe capability).
1709          */
1710         pci_restore_ltr_state(dev);
1711
1712         pci_restore_pcie_state(dev);
1713         pci_restore_pasid_state(dev);
1714         pci_restore_pri_state(dev);
1715         pci_restore_ats_state(dev);
1716         pci_restore_vc_state(dev);
1717         pci_restore_rebar_state(dev);
1718         pci_restore_dpc_state(dev);
1719         pci_restore_ptm_state(dev);
1720
1721         pci_aer_clear_status(dev);
1722         pci_restore_aer_state(dev);
1723
1724         pci_restore_config_space(dev);
1725
1726         pci_restore_pcix_state(dev);
1727         pci_restore_msi_state(dev);
1728
1729         /* Restore ACS and IOV configuration state */
1730         pci_enable_acs(dev);
1731         pci_restore_iov_state(dev);
1732
1733         dev->state_saved = false;
1734 }
1735 EXPORT_SYMBOL(pci_restore_state);
1736
1737 struct pci_saved_state {
1738         u32 config_space[16];
1739         struct pci_cap_saved_data cap[];
1740 };
1741
1742 /**
1743  * pci_store_saved_state - Allocate and return an opaque struct containing
1744  *                         the device saved state.
1745  * @dev: PCI device that we're dealing with
1746  *
1747  * Return NULL if no state or error.
1748  */
1749 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1750 {
1751         struct pci_saved_state *state;
1752         struct pci_cap_saved_state *tmp;
1753         struct pci_cap_saved_data *cap;
1754         size_t size;
1755
1756         if (!dev->state_saved)
1757                 return NULL;
1758
1759         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1760
1761         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1762                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1763
1764         state = kzalloc(size, GFP_KERNEL);
1765         if (!state)
1766                 return NULL;
1767
1768         memcpy(state->config_space, dev->saved_config_space,
1769                sizeof(state->config_space));
1770
1771         cap = state->cap;
1772         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1773                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1774                 memcpy(cap, &tmp->cap, len);
1775                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1776         }
1777         /* Empty cap_save terminates list */
1778
1779         return state;
1780 }
1781 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1782
1783 /**
1784  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1785  * @dev: PCI device that we're dealing with
1786  * @state: Saved state returned from pci_store_saved_state()
1787  */
1788 int pci_load_saved_state(struct pci_dev *dev,
1789                          struct pci_saved_state *state)
1790 {
1791         struct pci_cap_saved_data *cap;
1792
1793         dev->state_saved = false;
1794
1795         if (!state)
1796                 return 0;
1797
1798         memcpy(dev->saved_config_space, state->config_space,
1799                sizeof(state->config_space));
1800
1801         cap = state->cap;
1802         while (cap->size) {
1803                 struct pci_cap_saved_state *tmp;
1804
1805                 tmp = _pci_find_saved_cap(dev, cap->cap_nr, cap->cap_extended);
1806                 if (!tmp || tmp->cap.size != cap->size)
1807                         return -EINVAL;
1808
1809                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1810                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1811                        sizeof(struct pci_cap_saved_data) + cap->size);
1812         }
1813
1814         dev->state_saved = true;
1815         return 0;
1816 }
1817 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1818
1819 /**
1820  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1821  *                                 and free the memory allocated for it.
1822  * @dev: PCI device that we're dealing with
1823  * @state: Pointer to saved state returned from pci_store_saved_state()
1824  */
1825 int pci_load_and_free_saved_state(struct pci_dev *dev,
1826                                   struct pci_saved_state **state)
1827 {
1828         int ret = pci_load_saved_state(dev, *state);
1829         kfree(*state);
1830         *state = NULL;
1831         return ret;
1832 }
1833 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1834
1835 int __weak pcibios_enable_device(struct pci_dev *dev, int bars)
1836 {
1837         return pci_enable_resources(dev, bars);
1838 }
1839
1840 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1841 {
1842         int err;
1843         struct pci_dev *bridge;
1844         u16 cmd;
1845         u8 pin;
1846
1847         err = pci_set_power_state(dev, PCI_D0);
1848         if (err < 0 && err != -EIO)
1849                 return err;
1850
1851         bridge = pci_upstream_bridge(dev);
1852         if (bridge)
1853                 pcie_aspm_powersave_config_link(bridge);
1854
1855         err = pcibios_enable_device(dev, bars);
1856         if (err < 0)
1857                 return err;
1858         pci_fixup_device(pci_fixup_enable, dev);
1859
1860         if (dev->msi_enabled || dev->msix_enabled)
1861                 return 0;
1862
1863         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
1864         if (pin) {
1865                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
1866                 if (cmd & PCI_COMMAND_INTX_DISABLE)
1867                         pci_write_config_word(dev, PCI_COMMAND,
1868                                               cmd & ~PCI_COMMAND_INTX_DISABLE);
1869         }
1870
1871         return 0;
1872 }
1873
1874 /**
1875  * pci_reenable_device - Resume abandoned device
1876  * @dev: PCI device to be resumed
1877  *
1878  * NOTE: This function is a backend of pci_default_resume() and is not supposed
1879  * to be called by normal code, write proper resume handler and use it instead.
1880  */
1881 int pci_reenable_device(struct pci_dev *dev)
1882 {
1883         if (pci_is_enabled(dev))
1884                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1885         return 0;
1886 }
1887 EXPORT_SYMBOL(pci_reenable_device);
1888
1889 static void pci_enable_bridge(struct pci_dev *dev)
1890 {
1891         struct pci_dev *bridge;
1892         int retval;
1893
1894         bridge = pci_upstream_bridge(dev);
1895         if (bridge)
1896                 pci_enable_bridge(bridge);
1897
1898         if (pci_is_enabled(dev)) {
1899                 if (!dev->is_busmaster)
1900                         pci_set_master(dev);
1901                 return;
1902         }
1903
1904         retval = pci_enable_device(dev);
1905         if (retval)
1906                 pci_err(dev, "Error enabling bridge (%d), continuing\n",
1907                         retval);
1908         pci_set_master(dev);
1909 }
1910
1911 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
1912 {
1913         struct pci_dev *bridge;
1914         int err;
1915         int i, bars = 0;
1916
1917         /*
1918          * Power state could be unknown at this point, either due to a fresh
1919          * boot or a device removal call.  So get the current power state
1920          * so that things like MSI message writing will behave as expected
1921          * (e.g. if the device really is in D0 at enable time).
1922          */
1923         pci_update_current_state(dev, dev->current_state);
1924
1925         if (atomic_inc_return(&dev->enable_cnt) > 1)
1926                 return 0;               /* already enabled */
1927
1928         bridge = pci_upstream_bridge(dev);
1929         if (bridge)
1930                 pci_enable_bridge(bridge);
1931
1932         /* only skip sriov related */
1933         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
1934                 if (dev->resource[i].flags & flags)
1935                         bars |= (1 << i);
1936         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
1937                 if (dev->resource[i].flags & flags)
1938                         bars |= (1 << i);
1939
1940         err = do_pci_enable_device(dev, bars);
1941         if (err < 0)
1942                 atomic_dec(&dev->enable_cnt);
1943         return err;
1944 }
1945
1946 /**
1947  * pci_enable_device_io - Initialize a device for use with IO space
1948  * @dev: PCI device to be initialized
1949  *
1950  * Initialize device before it's used by a driver. Ask low-level code
1951  * to enable I/O resources. Wake up the device if it was suspended.
1952  * Beware, this function can fail.
1953  */
1954 int pci_enable_device_io(struct pci_dev *dev)
1955 {
1956         return pci_enable_device_flags(dev, IORESOURCE_IO);
1957 }
1958 EXPORT_SYMBOL(pci_enable_device_io);
1959
1960 /**
1961  * pci_enable_device_mem - Initialize a device for use with Memory space
1962  * @dev: PCI device to be initialized
1963  *
1964  * Initialize device before it's used by a driver. Ask low-level code
1965  * to enable Memory resources. Wake up the device if it was suspended.
1966  * Beware, this function can fail.
1967  */
1968 int pci_enable_device_mem(struct pci_dev *dev)
1969 {
1970         return pci_enable_device_flags(dev, IORESOURCE_MEM);
1971 }
1972 EXPORT_SYMBOL(pci_enable_device_mem);
1973
1974 /**
1975  * pci_enable_device - Initialize device before it's used by a driver.
1976  * @dev: PCI device to be initialized
1977  *
1978  * Initialize device before it's used by a driver. Ask low-level code
1979  * to enable I/O and memory. Wake up the device if it was suspended.
1980  * Beware, this function can fail.
1981  *
1982  * Note we don't actually enable the device many times if we call
1983  * this function repeatedly (we just increment the count).
1984  */
1985 int pci_enable_device(struct pci_dev *dev)
1986 {
1987         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
1988 }
1989 EXPORT_SYMBOL(pci_enable_device);
1990
1991 /*
1992  * Managed PCI resources.  This manages device on/off, INTx/MSI/MSI-X
1993  * on/off and BAR regions.  pci_dev itself records MSI/MSI-X status, so
1994  * there's no need to track it separately.  pci_devres is initialized
1995  * when a device is enabled using managed PCI device enable interface.
1996  */
1997 struct pci_devres {
1998         unsigned int enabled:1;
1999         unsigned int pinned:1;
2000         unsigned int orig_intx:1;
2001         unsigned int restore_intx:1;
2002         unsigned int mwi:1;
2003         u32 region_mask;
2004 };
2005
2006 static void pcim_release(struct device *gendev, void *res)
2007 {
2008         struct pci_dev *dev = to_pci_dev(gendev);
2009         struct pci_devres *this = res;
2010         int i;
2011
2012         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
2013                 if (this->region_mask & (1 << i))
2014                         pci_release_region(dev, i);
2015
2016         if (this->mwi)
2017                 pci_clear_mwi(dev);
2018
2019         if (this->restore_intx)
2020                 pci_intx(dev, this->orig_intx);
2021
2022         if (this->enabled && !this->pinned)
2023                 pci_disable_device(dev);
2024 }
2025
2026 static struct pci_devres *get_pci_dr(struct pci_dev *pdev)
2027 {
2028         struct pci_devres *dr, *new_dr;
2029
2030         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
2031         if (dr)
2032                 return dr;
2033
2034         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
2035         if (!new_dr)
2036                 return NULL;
2037         return devres_get(&pdev->dev, new_dr, NULL, NULL);
2038 }
2039
2040 static struct pci_devres *find_pci_dr(struct pci_dev *pdev)
2041 {
2042         if (pci_is_managed(pdev))
2043                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
2044         return NULL;
2045 }
2046
2047 /**
2048  * pcim_enable_device - Managed pci_enable_device()
2049  * @pdev: PCI device to be initialized
2050  *
2051  * Managed pci_enable_device().
2052  */
2053 int pcim_enable_device(struct pci_dev *pdev)
2054 {
2055         struct pci_devres *dr;
2056         int rc;
2057
2058         dr = get_pci_dr(pdev);
2059         if (unlikely(!dr))
2060                 return -ENOMEM;
2061         if (dr->enabled)
2062                 return 0;
2063
2064         rc = pci_enable_device(pdev);
2065         if (!rc) {
2066                 pdev->is_managed = 1;
2067                 dr->enabled = 1;
2068         }
2069         return rc;
2070 }
2071 EXPORT_SYMBOL(pcim_enable_device);
2072
2073 /**
2074  * pcim_pin_device - Pin managed PCI device
2075  * @pdev: PCI device to pin
2076  *
2077  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
2078  * driver detach.  @pdev must have been enabled with
2079  * pcim_enable_device().
2080  */
2081 void pcim_pin_device(struct pci_dev *pdev)
2082 {
2083         struct pci_devres *dr;
2084
2085         dr = find_pci_dr(pdev);
2086         WARN_ON(!dr || !dr->enabled);
2087         if (dr)
2088                 dr->pinned = 1;
2089 }
2090 EXPORT_SYMBOL(pcim_pin_device);
2091
2092 /*
2093  * pcibios_device_add - provide arch specific hooks when adding device dev
2094  * @dev: the PCI device being added
2095  *
2096  * Permits the platform to provide architecture specific functionality when
2097  * devices are added. This is the default implementation. Architecture
2098  * implementations can override this.
2099  */
2100 int __weak pcibios_device_add(struct pci_dev *dev)
2101 {
2102         return 0;
2103 }
2104
2105 /**
2106  * pcibios_release_device - provide arch specific hooks when releasing
2107  *                          device dev
2108  * @dev: the PCI device being released
2109  *
2110  * Permits the platform to provide architecture specific functionality when
2111  * devices are released. This is the default implementation. Architecture
2112  * implementations can override this.
2113  */
2114 void __weak pcibios_release_device(struct pci_dev *dev) {}
2115
2116 /**
2117  * pcibios_disable_device - disable arch specific PCI resources for device dev
2118  * @dev: the PCI device to disable
2119  *
2120  * Disables architecture specific PCI resources for the device. This
2121  * is the default implementation. Architecture implementations can
2122  * override this.
2123  */
2124 void __weak pcibios_disable_device(struct pci_dev *dev) {}
2125
2126 /**
2127  * pcibios_penalize_isa_irq - penalize an ISA IRQ
2128  * @irq: ISA IRQ to penalize
2129  * @active: IRQ active or not
2130  *
2131  * Permits the platform to provide architecture-specific functionality when
2132  * penalizing ISA IRQs. This is the default implementation. Architecture
2133  * implementations can override this.
2134  */
2135 void __weak pcibios_penalize_isa_irq(int irq, int active) {}
2136
2137 static void do_pci_disable_device(struct pci_dev *dev)
2138 {
2139         u16 pci_command;
2140
2141         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
2142         if (pci_command & PCI_COMMAND_MASTER) {
2143                 pci_command &= ~PCI_COMMAND_MASTER;
2144                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
2145         }
2146
2147         pcibios_disable_device(dev);
2148 }
2149
2150 /**
2151  * pci_disable_enabled_device - Disable device without updating enable_cnt
2152  * @dev: PCI device to disable
2153  *
2154  * NOTE: This function is a backend of PCI power management routines and is
2155  * not supposed to be called drivers.
2156  */
2157 void pci_disable_enabled_device(struct pci_dev *dev)
2158 {
2159         if (pci_is_enabled(dev))
2160                 do_pci_disable_device(dev);
2161 }
2162
2163 /**
2164  * pci_disable_device - Disable PCI device after use
2165  * @dev: PCI device to be disabled
2166  *
2167  * Signal to the system that the PCI device is not in use by the system
2168  * anymore.  This only involves disabling PCI bus-mastering, if active.
2169  *
2170  * Note we don't actually disable the device until all callers of
2171  * pci_enable_device() have called pci_disable_device().
2172  */
2173 void pci_disable_device(struct pci_dev *dev)
2174 {
2175         struct pci_devres *dr;
2176
2177         dr = find_pci_dr(dev);
2178         if (dr)
2179                 dr->enabled = 0;
2180
2181         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
2182                       "disabling already-disabled device");
2183
2184         if (atomic_dec_return(&dev->enable_cnt) != 0)
2185                 return;
2186
2187         do_pci_disable_device(dev);
2188
2189         dev->is_busmaster = 0;
2190 }
2191 EXPORT_SYMBOL(pci_disable_device);
2192
2193 /**
2194  * pcibios_set_pcie_reset_state - set reset state for device dev
2195  * @dev: the PCIe device reset
2196  * @state: Reset state to enter into
2197  *
2198  * Set the PCIe reset state for the device. This is the default
2199  * implementation. Architecture implementations can override this.
2200  */
2201 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
2202                                         enum pcie_reset_state state)
2203 {
2204         return -EINVAL;
2205 }
2206
2207 /**
2208  * pci_set_pcie_reset_state - set reset state for device dev
2209  * @dev: the PCIe device reset
2210  * @state: Reset state to enter into
2211  *
2212  * Sets the PCI reset state for the device.
2213  */
2214 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
2215 {
2216         return pcibios_set_pcie_reset_state(dev, state);
2217 }
2218 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
2219
2220 #ifdef CONFIG_PCIEAER
2221 void pcie_clear_device_status(struct pci_dev *dev)
2222 {
2223         u16 sta;
2224
2225         pcie_capability_read_word(dev, PCI_EXP_DEVSTA, &sta);
2226         pcie_capability_write_word(dev, PCI_EXP_DEVSTA, sta);
2227 }
2228 #endif
2229
2230 /**
2231  * pcie_clear_root_pme_status - Clear root port PME interrupt status.
2232  * @dev: PCIe root port or event collector.
2233  */
2234 void pcie_clear_root_pme_status(struct pci_dev *dev)
2235 {
2236         pcie_capability_set_dword(dev, PCI_EXP_RTSTA, PCI_EXP_RTSTA_PME);
2237 }
2238
2239 /**
2240  * pci_check_pme_status - Check if given device has generated PME.
2241  * @dev: Device to check.
2242  *
2243  * Check the PME status of the device and if set, clear it and clear PME enable
2244  * (if set).  Return 'true' if PME status and PME enable were both set or
2245  * 'false' otherwise.
2246  */
2247 bool pci_check_pme_status(struct pci_dev *dev)
2248 {
2249         int pmcsr_pos;
2250         u16 pmcsr;
2251         bool ret = false;
2252
2253         if (!dev->pm_cap)
2254                 return false;
2255
2256         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
2257         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
2258         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
2259                 return false;
2260
2261         /* Clear PME status. */
2262         pmcsr |= PCI_PM_CTRL_PME_STATUS;
2263         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
2264                 /* Disable PME to avoid interrupt flood. */
2265                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2266                 ret = true;
2267         }
2268
2269         pci_write_config_word(dev, pmcsr_pos, pmcsr);
2270
2271         return ret;
2272 }
2273
2274 /**
2275  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
2276  * @dev: Device to handle.
2277  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
2278  *
2279  * Check if @dev has generated PME and queue a resume request for it in that
2280  * case.
2281  */
2282 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
2283 {
2284         if (pme_poll_reset && dev->pme_poll)
2285                 dev->pme_poll = false;
2286
2287         if (pci_check_pme_status(dev)) {
2288                 pci_wakeup_event(dev);
2289                 pm_request_resume(&dev->dev);
2290         }
2291         return 0;
2292 }
2293
2294 /**
2295  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
2296  * @bus: Top bus of the subtree to walk.
2297  */
2298 void pci_pme_wakeup_bus(struct pci_bus *bus)
2299 {
2300         if (bus)
2301                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
2302 }
2303
2304
2305 /**
2306  * pci_pme_capable - check the capability of PCI device to generate PME#
2307  * @dev: PCI device to handle.
2308  * @state: PCI state from which device will issue PME#.
2309  */
2310 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
2311 {
2312         if (!dev->pm_cap)
2313                 return false;
2314
2315         return !!(dev->pme_support & (1 << state));
2316 }
2317 EXPORT_SYMBOL(pci_pme_capable);
2318
2319 static void pci_pme_list_scan(struct work_struct *work)
2320 {
2321         struct pci_pme_device *pme_dev, *n;
2322
2323         mutex_lock(&pci_pme_list_mutex);
2324         list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
2325                 if (pme_dev->dev->pme_poll) {
2326                         struct pci_dev *bridge;
2327
2328                         bridge = pme_dev->dev->bus->self;
2329                         /*
2330                          * If bridge is in low power state, the
2331                          * configuration space of subordinate devices
2332                          * may be not accessible
2333                          */
2334                         if (bridge && bridge->current_state != PCI_D0)
2335                                 continue;
2336                         /*
2337                          * If the device is in D3cold it should not be
2338                          * polled either.
2339                          */
2340                         if (pme_dev->dev->current_state == PCI_D3cold)
2341                                 continue;
2342
2343                         pci_pme_wakeup(pme_dev->dev, NULL);
2344                 } else {
2345                         list_del(&pme_dev->list);
2346                         kfree(pme_dev);
2347                 }
2348         }
2349         if (!list_empty(&pci_pme_list))
2350                 queue_delayed_work(system_freezable_wq, &pci_pme_work,
2351                                    msecs_to_jiffies(PME_TIMEOUT));
2352         mutex_unlock(&pci_pme_list_mutex);
2353 }
2354
2355 static void __pci_pme_active(struct pci_dev *dev, bool enable)
2356 {
2357         u16 pmcsr;
2358
2359         if (!dev->pme_support)
2360                 return;
2361
2362         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2363         /* Clear PME_Status by writing 1 to it and enable PME# */
2364         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
2365         if (!enable)
2366                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2367
2368         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2369 }
2370
2371 /**
2372  * pci_pme_restore - Restore PME configuration after config space restore.
2373  * @dev: PCI device to update.
2374  */
2375 void pci_pme_restore(struct pci_dev *dev)
2376 {
2377         u16 pmcsr;
2378
2379         if (!dev->pme_support)
2380                 return;
2381
2382         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2383         if (dev->wakeup_prepared) {
2384                 pmcsr |= PCI_PM_CTRL_PME_ENABLE;
2385                 pmcsr &= ~PCI_PM_CTRL_PME_STATUS;
2386         } else {
2387                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2388                 pmcsr |= PCI_PM_CTRL_PME_STATUS;
2389         }
2390         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2391 }
2392
2393 /**
2394  * pci_pme_active - enable or disable PCI device's PME# function
2395  * @dev: PCI device to handle.
2396  * @enable: 'true' to enable PME# generation; 'false' to disable it.
2397  *
2398  * The caller must verify that the device is capable of generating PME# before
2399  * calling this function with @enable equal to 'true'.
2400  */
2401 void pci_pme_active(struct pci_dev *dev, bool enable)
2402 {
2403         __pci_pme_active(dev, enable);
2404
2405         /*
2406          * PCI (as opposed to PCIe) PME requires that the device have
2407          * its PME# line hooked up correctly. Not all hardware vendors
2408          * do this, so the PME never gets delivered and the device
2409          * remains asleep. The easiest way around this is to
2410          * periodically walk the list of suspended devices and check
2411          * whether any have their PME flag set. The assumption is that
2412          * we'll wake up often enough anyway that this won't be a huge
2413          * hit, and the power savings from the devices will still be a
2414          * win.
2415          *
2416          * Although PCIe uses in-band PME message instead of PME# line
2417          * to report PME, PME does not work for some PCIe devices in
2418          * reality.  For example, there are devices that set their PME
2419          * status bits, but don't really bother to send a PME message;
2420          * there are PCI Express Root Ports that don't bother to
2421          * trigger interrupts when they receive PME messages from the
2422          * devices below.  So PME poll is used for PCIe devices too.
2423          */
2424
2425         if (dev->pme_poll) {
2426                 struct pci_pme_device *pme_dev;
2427                 if (enable) {
2428                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
2429                                           GFP_KERNEL);
2430                         if (!pme_dev) {
2431                                 pci_warn(dev, "can't enable PME#\n");
2432                                 return;
2433                         }
2434                         pme_dev->dev = dev;
2435                         mutex_lock(&pci_pme_list_mutex);
2436                         list_add(&pme_dev->list, &pci_pme_list);
2437                         if (list_is_singular(&pci_pme_list))
2438                                 queue_delayed_work(system_freezable_wq,
2439                                                    &pci_pme_work,
2440                                                    msecs_to_jiffies(PME_TIMEOUT));
2441                         mutex_unlock(&pci_pme_list_mutex);
2442                 } else {
2443                         mutex_lock(&pci_pme_list_mutex);
2444                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
2445                                 if (pme_dev->dev == dev) {
2446                                         list_del(&pme_dev->list);
2447                                         kfree(pme_dev);
2448                                         break;
2449                                 }
2450                         }
2451                         mutex_unlock(&pci_pme_list_mutex);
2452                 }
2453         }
2454
2455         pci_dbg(dev, "PME# %s\n", enable ? "enabled" : "disabled");
2456 }
2457 EXPORT_SYMBOL(pci_pme_active);
2458
2459 /**
2460  * __pci_enable_wake - enable PCI device as wakeup event source
2461  * @dev: PCI device affected
2462  * @state: PCI state from which device will issue wakeup events
2463  * @enable: True to enable event generation; false to disable
2464  *
2465  * This enables the device as a wakeup event source, or disables it.
2466  * When such events involves platform-specific hooks, those hooks are
2467  * called automatically by this routine.
2468  *
2469  * Devices with legacy power management (no standard PCI PM capabilities)
2470  * always require such platform hooks.
2471  *
2472  * RETURN VALUE:
2473  * 0 is returned on success
2474  * -EINVAL is returned if device is not supposed to wake up the system
2475  * Error code depending on the platform is returned if both the platform and
2476  * the native mechanism fail to enable the generation of wake-up events
2477  */
2478 static int __pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable)
2479 {
2480         int ret = 0;
2481
2482         /*
2483          * Bridges that are not power-manageable directly only signal
2484          * wakeup on behalf of subordinate devices which is set up
2485          * elsewhere, so skip them. However, bridges that are
2486          * power-manageable may signal wakeup for themselves (for example,
2487          * on a hotplug event) and they need to be covered here.
2488          */
2489         if (!pci_power_manageable(dev))
2490                 return 0;
2491
2492         /* Don't do the same thing twice in a row for one device. */
2493         if (!!enable == !!dev->wakeup_prepared)
2494                 return 0;
2495
2496         /*
2497          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
2498          * Anderson we should be doing PME# wake enable followed by ACPI wake
2499          * enable.  To disable wake-up we call the platform first, for symmetry.
2500          */
2501
2502         if (enable) {
2503                 int error;
2504
2505                 /*
2506                  * Enable PME signaling if the device can signal PME from
2507                  * D3cold regardless of whether or not it can signal PME from
2508                  * the current target state, because that will allow it to
2509                  * signal PME when the hierarchy above it goes into D3cold and
2510                  * the device itself ends up in D3cold as a result of that.
2511                  */
2512                 if (pci_pme_capable(dev, state) || pci_pme_capable(dev, PCI_D3cold))
2513                         pci_pme_active(dev, true);
2514                 else
2515                         ret = 1;
2516                 error = platform_pci_set_wakeup(dev, true);
2517                 if (ret)
2518                         ret = error;
2519                 if (!ret)
2520                         dev->wakeup_prepared = true;
2521         } else {
2522                 platform_pci_set_wakeup(dev, false);
2523                 pci_pme_active(dev, false);
2524                 dev->wakeup_prepared = false;
2525         }
2526
2527         return ret;
2528 }
2529
2530 /**
2531  * pci_enable_wake - change wakeup settings for a PCI device
2532  * @pci_dev: Target device
2533  * @state: PCI state from which device will issue wakeup events
2534  * @enable: Whether or not to enable event generation
2535  *
2536  * If @enable is set, check device_may_wakeup() for the device before calling
2537  * __pci_enable_wake() for it.
2538  */
2539 int pci_enable_wake(struct pci_dev *pci_dev, pci_power_t state, bool enable)
2540 {
2541         if (enable && !device_may_wakeup(&pci_dev->dev))
2542                 return -EINVAL;
2543
2544         return __pci_enable_wake(pci_dev, state, enable);
2545 }
2546 EXPORT_SYMBOL(pci_enable_wake);
2547
2548 /**
2549  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
2550  * @dev: PCI device to prepare
2551  * @enable: True to enable wake-up event generation; false to disable
2552  *
2553  * Many drivers want the device to wake up the system from D3_hot or D3_cold
2554  * and this function allows them to set that up cleanly - pci_enable_wake()
2555  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
2556  * ordering constraints.
2557  *
2558  * This function only returns error code if the device is not allowed to wake
2559  * up the system from sleep or it is not capable of generating PME# from both
2560  * D3_hot and D3_cold and the platform is unable to enable wake-up power for it.
2561  */
2562 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
2563 {
2564         return pci_pme_capable(dev, PCI_D3cold) ?
2565                         pci_enable_wake(dev, PCI_D3cold, enable) :
2566                         pci_enable_wake(dev, PCI_D3hot, enable);
2567 }
2568 EXPORT_SYMBOL(pci_wake_from_d3);
2569
2570 /**
2571  * pci_target_state - find an appropriate low power state for a given PCI dev
2572  * @dev: PCI device
2573  * @wakeup: Whether or not wakeup functionality will be enabled for the device.
2574  *
2575  * Use underlying platform code to find a supported low power state for @dev.
2576  * If the platform can't manage @dev, return the deepest state from which it
2577  * can generate wake events, based on any available PME info.
2578  */
2579 static pci_power_t pci_target_state(struct pci_dev *dev, bool wakeup)
2580 {
2581         if (platform_pci_power_manageable(dev)) {
2582                 /*
2583                  * Call the platform to find the target state for the device.
2584                  */
2585                 pci_power_t state = platform_pci_choose_state(dev);
2586
2587                 switch (state) {
2588                 case PCI_POWER_ERROR:
2589                 case PCI_UNKNOWN:
2590                         return PCI_D3hot;
2591
2592                 case PCI_D1:
2593                 case PCI_D2:
2594                         if (pci_no_d1d2(dev))
2595                                 return PCI_D3hot;
2596                 }
2597
2598                 return state;
2599         }
2600
2601         /*
2602          * If the device is in D3cold even though it's not power-manageable by
2603          * the platform, it may have been powered down by non-standard means.
2604          * Best to let it slumber.
2605          */
2606         if (dev->current_state == PCI_D3cold)
2607                 return PCI_D3cold;
2608         else if (!dev->pm_cap)
2609                 return PCI_D0;
2610
2611         if (wakeup && dev->pme_support) {
2612                 pci_power_t state = PCI_D3hot;
2613
2614                 /*
2615                  * Find the deepest state from which the device can generate
2616                  * PME#.
2617                  */
2618                 while (state && !(dev->pme_support & (1 << state)))
2619                         state--;
2620
2621                 if (state)
2622                         return state;
2623                 else if (dev->pme_support & 1)
2624                         return PCI_D0;
2625         }
2626
2627         return PCI_D3hot;
2628 }
2629
2630 /**
2631  * pci_prepare_to_sleep - prepare PCI device for system-wide transition
2632  *                        into a sleep state
2633  * @dev: Device to handle.
2634  *
2635  * Choose the power state appropriate for the device depending on whether
2636  * it can wake up the system and/or is power manageable by the platform
2637  * (PCI_D3hot is the default) and put the device into that state.
2638  */
2639 int pci_prepare_to_sleep(struct pci_dev *dev)
2640 {
2641         bool wakeup = device_may_wakeup(&dev->dev);
2642         pci_power_t target_state = pci_target_state(dev, wakeup);
2643         int error;
2644
2645         if (target_state == PCI_POWER_ERROR)
2646                 return -EIO;
2647
2648         /*
2649          * There are systems (for example, Intel mobile chips since Coffee
2650          * Lake) where the power drawn while suspended can be significantly
2651          * reduced by disabling PTM on PCIe root ports as this allows the
2652          * port to enter a lower-power PM state and the SoC to reach a
2653          * lower-power idle state as a whole.
2654          */
2655         if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2656                 pci_disable_ptm(dev);
2657
2658         pci_enable_wake(dev, target_state, wakeup);
2659
2660         error = pci_set_power_state(dev, target_state);
2661
2662         if (error) {
2663                 pci_enable_wake(dev, target_state, false);
2664                 pci_restore_ptm_state(dev);
2665         }
2666
2667         return error;
2668 }
2669 EXPORT_SYMBOL(pci_prepare_to_sleep);
2670
2671 /**
2672  * pci_back_from_sleep - turn PCI device on during system-wide transition
2673  *                       into working state
2674  * @dev: Device to handle.
2675  *
2676  * Disable device's system wake-up capability and put it into D0.
2677  */
2678 int pci_back_from_sleep(struct pci_dev *dev)
2679 {
2680         int ret = pci_set_power_state(dev, PCI_D0);
2681
2682         if (ret)
2683                 return ret;
2684
2685         pci_enable_wake(dev, PCI_D0, false);
2686         return 0;
2687 }
2688 EXPORT_SYMBOL(pci_back_from_sleep);
2689
2690 /**
2691  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
2692  * @dev: PCI device being suspended.
2693  *
2694  * Prepare @dev to generate wake-up events at run time and put it into a low
2695  * power state.
2696  */
2697 int pci_finish_runtime_suspend(struct pci_dev *dev)
2698 {
2699         pci_power_t target_state;
2700         int error;
2701
2702         target_state = pci_target_state(dev, device_can_wakeup(&dev->dev));
2703         if (target_state == PCI_POWER_ERROR)
2704                 return -EIO;
2705
2706         /*
2707          * There are systems (for example, Intel mobile chips since Coffee
2708          * Lake) where the power drawn while suspended can be significantly
2709          * reduced by disabling PTM on PCIe root ports as this allows the
2710          * port to enter a lower-power PM state and the SoC to reach a
2711          * lower-power idle state as a whole.
2712          */
2713         if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2714                 pci_disable_ptm(dev);
2715
2716         __pci_enable_wake(dev, target_state, pci_dev_run_wake(dev));
2717
2718         error = pci_set_power_state(dev, target_state);
2719
2720         if (error) {
2721                 pci_enable_wake(dev, target_state, false);
2722                 pci_restore_ptm_state(dev);
2723         }
2724
2725         return error;
2726 }
2727
2728 /**
2729  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
2730  * @dev: Device to check.
2731  *
2732  * Return true if the device itself is capable of generating wake-up events
2733  * (through the platform or using the native PCIe PME) or if the device supports
2734  * PME and one of its upstream bridges can generate wake-up events.
2735  */
2736 bool pci_dev_run_wake(struct pci_dev *dev)
2737 {
2738         struct pci_bus *bus = dev->bus;
2739
2740         if (!dev->pme_support)
2741                 return false;
2742
2743         /* PME-capable in principle, but not from the target power state */
2744         if (!pci_pme_capable(dev, pci_target_state(dev, true)))
2745                 return false;
2746
2747         if (device_can_wakeup(&dev->dev))
2748                 return true;
2749
2750         while (bus->parent) {
2751                 struct pci_dev *bridge = bus->self;
2752
2753                 if (device_can_wakeup(&bridge->dev))
2754                         return true;
2755
2756                 bus = bus->parent;
2757         }
2758
2759         /* We have reached the root bus. */
2760         if (bus->bridge)
2761                 return device_can_wakeup(bus->bridge);
2762
2763         return false;
2764 }
2765 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
2766
2767 /**
2768  * pci_dev_need_resume - Check if it is necessary to resume the device.
2769  * @pci_dev: Device to check.
2770  *
2771  * Return 'true' if the device is not runtime-suspended or it has to be
2772  * reconfigured due to wakeup settings difference between system and runtime
2773  * suspend, or the current power state of it is not suitable for the upcoming
2774  * (system-wide) transition.
2775  */
2776 bool pci_dev_need_resume(struct pci_dev *pci_dev)
2777 {
2778         struct device *dev = &pci_dev->dev;
2779         pci_power_t target_state;
2780
2781         if (!pm_runtime_suspended(dev) || platform_pci_need_resume(pci_dev))
2782                 return true;
2783
2784         target_state = pci_target_state(pci_dev, device_may_wakeup(dev));
2785
2786         /*
2787          * If the earlier platform check has not triggered, D3cold is just power
2788          * removal on top of D3hot, so no need to resume the device in that
2789          * case.
2790          */
2791         return target_state != pci_dev->current_state &&
2792                 target_state != PCI_D3cold &&
2793                 pci_dev->current_state != PCI_D3hot;
2794 }
2795
2796 /**
2797  * pci_dev_adjust_pme - Adjust PME setting for a suspended device.
2798  * @pci_dev: Device to check.
2799  *
2800  * If the device is suspended and it is not configured for system wakeup,
2801  * disable PME for it to prevent it from waking up the system unnecessarily.
2802  *
2803  * Note that if the device's power state is D3cold and the platform check in
2804  * pci_dev_need_resume() has not triggered, the device's configuration need not
2805  * be changed.
2806  */
2807 void pci_dev_adjust_pme(struct pci_dev *pci_dev)
2808 {
2809         struct device *dev = &pci_dev->dev;
2810
2811         spin_lock_irq(&dev->power.lock);
2812
2813         if (pm_runtime_suspended(dev) && !device_may_wakeup(dev) &&
2814             pci_dev->current_state < PCI_D3cold)
2815                 __pci_pme_active(pci_dev, false);
2816
2817         spin_unlock_irq(&dev->power.lock);
2818 }
2819
2820 /**
2821  * pci_dev_complete_resume - Finalize resume from system sleep for a device.
2822  * @pci_dev: Device to handle.
2823  *
2824  * If the device is runtime suspended and wakeup-capable, enable PME for it as
2825  * it might have been disabled during the prepare phase of system suspend if
2826  * the device was not configured for system wakeup.
2827  */
2828 void pci_dev_complete_resume(struct pci_dev *pci_dev)
2829 {
2830         struct device *dev = &pci_dev->dev;
2831
2832         if (!pci_dev_run_wake(pci_dev))
2833                 return;
2834
2835         spin_lock_irq(&dev->power.lock);
2836
2837         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold)
2838                 __pci_pme_active(pci_dev, true);
2839
2840         spin_unlock_irq(&dev->power.lock);
2841 }
2842
2843 /**
2844  * pci_choose_state - Choose the power state of a PCI device.
2845  * @dev: Target PCI device.
2846  * @state: Target state for the whole system.
2847  *
2848  * Returns PCI power state suitable for @dev and @state.
2849  */
2850 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
2851 {
2852         if (state.event == PM_EVENT_ON)
2853                 return PCI_D0;
2854
2855         return pci_target_state(dev, false);
2856 }
2857 EXPORT_SYMBOL(pci_choose_state);
2858
2859 void pci_config_pm_runtime_get(struct pci_dev *pdev)
2860 {
2861         struct device *dev = &pdev->dev;
2862         struct device *parent = dev->parent;
2863
2864         if (parent)
2865                 pm_runtime_get_sync(parent);
2866         pm_runtime_get_noresume(dev);
2867         /*
2868          * pdev->current_state is set to PCI_D3cold during suspending,
2869          * so wait until suspending completes
2870          */
2871         pm_runtime_barrier(dev);
2872         /*
2873          * Only need to resume devices in D3cold, because config
2874          * registers are still accessible for devices suspended but
2875          * not in D3cold.
2876          */
2877         if (pdev->current_state == PCI_D3cold)
2878                 pm_runtime_resume(dev);
2879 }
2880
2881 void pci_config_pm_runtime_put(struct pci_dev *pdev)
2882 {
2883         struct device *dev = &pdev->dev;
2884         struct device *parent = dev->parent;
2885
2886         pm_runtime_put(dev);
2887         if (parent)
2888                 pm_runtime_put_sync(parent);
2889 }
2890
2891 static const struct dmi_system_id bridge_d3_blacklist[] = {
2892 #ifdef CONFIG_X86
2893         {
2894                 /*
2895                  * Gigabyte X299 root port is not marked as hotplug capable
2896                  * which allows Linux to power manage it.  However, this
2897                  * confuses the BIOS SMI handler so don't power manage root
2898                  * ports on that system.
2899                  */
2900                 .ident = "X299 DESIGNARE EX-CF",
2901                 .matches = {
2902                         DMI_MATCH(DMI_BOARD_VENDOR, "Gigabyte Technology Co., Ltd."),
2903                         DMI_MATCH(DMI_BOARD_NAME, "X299 DESIGNARE EX-CF"),
2904                 },
2905         },
2906 #endif
2907         { }
2908 };
2909
2910 /**
2911  * pci_bridge_d3_possible - Is it possible to put the bridge into D3
2912  * @bridge: Bridge to check
2913  *
2914  * This function checks if it is possible to move the bridge to D3.
2915  * Currently we only allow D3 for recent enough PCIe ports and Thunderbolt.
2916  */
2917 bool pci_bridge_d3_possible(struct pci_dev *bridge)
2918 {
2919         if (!pci_is_pcie(bridge))
2920                 return false;
2921
2922         switch (pci_pcie_type(bridge)) {
2923         case PCI_EXP_TYPE_ROOT_PORT:
2924         case PCI_EXP_TYPE_UPSTREAM:
2925         case PCI_EXP_TYPE_DOWNSTREAM:
2926                 if (pci_bridge_d3_disable)
2927                         return false;
2928
2929                 /*
2930                  * Hotplug ports handled by firmware in System Management Mode
2931                  * may not be put into D3 by the OS (Thunderbolt on non-Macs).
2932                  */
2933                 if (bridge->is_hotplug_bridge && !pciehp_is_native(bridge))
2934                         return false;
2935
2936                 if (pci_bridge_d3_force)
2937                         return true;
2938
2939                 /* Even the oldest 2010 Thunderbolt controller supports D3. */
2940                 if (bridge->is_thunderbolt)
2941                         return true;
2942
2943                 /* Platform might know better if the bridge supports D3 */
2944                 if (platform_pci_bridge_d3(bridge))
2945                         return true;
2946
2947                 /*
2948                  * Hotplug ports handled natively by the OS were not validated
2949                  * by vendors for runtime D3 at least until 2018 because there
2950                  * was no OS support.
2951                  */
2952                 if (bridge->is_hotplug_bridge)
2953                         return false;
2954
2955                 if (dmi_check_system(bridge_d3_blacklist))
2956                         return false;
2957
2958                 /*
2959                  * It should be safe to put PCIe ports from 2015 or newer
2960                  * to D3.
2961                  */
2962                 if (dmi_get_bios_year() >= 2015)
2963                         return true;
2964                 break;
2965         }
2966
2967         return false;
2968 }
2969
2970 static int pci_dev_check_d3cold(struct pci_dev *dev, void *data)
2971 {
2972         bool *d3cold_ok = data;
2973
2974         if (/* The device needs to be allowed to go D3cold ... */
2975             dev->no_d3cold || !dev->d3cold_allowed ||
2976
2977             /* ... and if it is wakeup capable to do so from D3cold. */
2978             (device_may_wakeup(&dev->dev) &&
2979              !pci_pme_capable(dev, PCI_D3cold)) ||
2980
2981             /* If it is a bridge it must be allowed to go to D3. */
2982             !pci_power_manageable(dev))
2983
2984                 *d3cold_ok = false;
2985
2986         return !*d3cold_ok;
2987 }
2988
2989 /*
2990  * pci_bridge_d3_update - Update bridge D3 capabilities
2991  * @dev: PCI device which is changed
2992  *
2993  * Update upstream bridge PM capabilities accordingly depending on if the
2994  * device PM configuration was changed or the device is being removed.  The
2995  * change is also propagated upstream.
2996  */
2997 void pci_bridge_d3_update(struct pci_dev *dev)
2998 {
2999         bool remove = !device_is_registered(&dev->dev);
3000         struct pci_dev *bridge;
3001         bool d3cold_ok = true;
3002
3003         bridge = pci_upstream_bridge(dev);
3004         if (!bridge || !pci_bridge_d3_possible(bridge))
3005                 return;
3006
3007         /*
3008          * If D3 is currently allowed for the bridge, removing one of its
3009          * children won't change that.
3010          */
3011         if (remove && bridge->bridge_d3)
3012                 return;
3013
3014         /*
3015          * If D3 is currently allowed for the bridge and a child is added or
3016          * changed, disallowance of D3 can only be caused by that child, so
3017          * we only need to check that single device, not any of its siblings.
3018          *
3019          * If D3 is currently not allowed for the bridge, checking the device
3020          * first may allow us to skip checking its siblings.
3021          */
3022         if (!remove)
3023                 pci_dev_check_d3cold(dev, &d3cold_ok);
3024
3025         /*
3026          * If D3 is currently not allowed for the bridge, this may be caused
3027          * either by the device being changed/removed or any of its siblings,
3028          * so we need to go through all children to find out if one of them
3029          * continues to block D3.
3030          */
3031         if (d3cold_ok && !bridge->bridge_d3)
3032                 pci_walk_bus(bridge->subordinate, pci_dev_check_d3cold,
3033                              &d3cold_ok);
3034
3035         if (bridge->bridge_d3 != d3cold_ok) {
3036                 bridge->bridge_d3 = d3cold_ok;
3037                 /* Propagate change to upstream bridges */
3038                 pci_bridge_d3_update(bridge);
3039         }
3040 }
3041
3042 /**
3043  * pci_d3cold_enable - Enable D3cold for device
3044  * @dev: PCI device to handle
3045  *
3046  * This function can be used in drivers to enable D3cold from the device
3047  * they handle.  It also updates upstream PCI bridge PM capabilities
3048  * accordingly.
3049  */
3050 void pci_d3cold_enable(struct pci_dev *dev)
3051 {
3052         if (dev->no_d3cold) {
3053                 dev->no_d3cold = false;
3054                 pci_bridge_d3_update(dev);
3055         }
3056 }
3057 EXPORT_SYMBOL_GPL(pci_d3cold_enable);
3058
3059 /**
3060  * pci_d3cold_disable - Disable D3cold for device
3061  * @dev: PCI device to handle
3062  *
3063  * This function can be used in drivers to disable D3cold from the device
3064  * they handle.  It also updates upstream PCI bridge PM capabilities
3065  * accordingly.
3066  */
3067 void pci_d3cold_disable(struct pci_dev *dev)
3068 {
3069         if (!dev->no_d3cold) {
3070                 dev->no_d3cold = true;
3071                 pci_bridge_d3_update(dev);
3072         }
3073 }
3074 EXPORT_SYMBOL_GPL(pci_d3cold_disable);
3075
3076 /**
3077  * pci_pm_init - Initialize PM functions of given PCI device
3078  * @dev: PCI device to handle.
3079  */
3080 void pci_pm_init(struct pci_dev *dev)
3081 {
3082         int pm;
3083         u16 status;
3084         u16 pmc;
3085
3086         pm_runtime_forbid(&dev->dev);
3087         pm_runtime_set_active(&dev->dev);
3088         pm_runtime_enable(&dev->dev);
3089         device_enable_async_suspend(&dev->dev);
3090         dev->wakeup_prepared = false;
3091
3092         dev->pm_cap = 0;
3093         dev->pme_support = 0;
3094
3095         /* find PCI PM capability in list */
3096         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
3097         if (!pm)
3098                 return;
3099         /* Check device's ability to generate PME# */
3100         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
3101
3102         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
3103                 pci_err(dev, "unsupported PM cap regs version (%u)\n",
3104                         pmc & PCI_PM_CAP_VER_MASK);
3105                 return;
3106         }
3107
3108         dev->pm_cap = pm;
3109         dev->d3hot_delay = PCI_PM_D3HOT_WAIT;
3110         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
3111         dev->bridge_d3 = pci_bridge_d3_possible(dev);
3112         dev->d3cold_allowed = true;
3113
3114         dev->d1_support = false;
3115         dev->d2_support = false;
3116         if (!pci_no_d1d2(dev)) {
3117                 if (pmc & PCI_PM_CAP_D1)
3118                         dev->d1_support = true;
3119                 if (pmc & PCI_PM_CAP_D2)
3120                         dev->d2_support = true;
3121
3122                 if (dev->d1_support || dev->d2_support)
3123                         pci_info(dev, "supports%s%s\n",
3124                                    dev->d1_support ? " D1" : "",
3125                                    dev->d2_support ? " D2" : "");
3126         }
3127
3128         pmc &= PCI_PM_CAP_PME_MASK;
3129         if (pmc) {
3130                 pci_info(dev, "PME# supported from%s%s%s%s%s\n",
3131                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
3132                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
3133                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
3134                          (pmc & PCI_PM_CAP_PME_D3hot) ? " D3hot" : "",
3135                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
3136                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
3137                 dev->pme_poll = true;
3138                 /*
3139                  * Make device's PM flags reflect the wake-up capability, but
3140                  * let the user space enable it to wake up the system as needed.
3141                  */
3142                 device_set_wakeup_capable(&dev->dev, true);
3143                 /* Disable the PME# generation functionality */
3144                 pci_pme_active(dev, false);
3145         }
3146
3147         pci_read_config_word(dev, PCI_STATUS, &status);
3148         if (status & PCI_STATUS_IMM_READY)
3149                 dev->imm_ready = 1;
3150 }
3151
3152 static unsigned long pci_ea_flags(struct pci_dev *dev, u8 prop)
3153 {
3154         unsigned long flags = IORESOURCE_PCI_FIXED | IORESOURCE_PCI_EA_BEI;
3155
3156         switch (prop) {
3157         case PCI_EA_P_MEM:
3158         case PCI_EA_P_VF_MEM:
3159                 flags |= IORESOURCE_MEM;
3160                 break;
3161         case PCI_EA_P_MEM_PREFETCH:
3162         case PCI_EA_P_VF_MEM_PREFETCH:
3163                 flags |= IORESOURCE_MEM | IORESOURCE_PREFETCH;
3164                 break;
3165         case PCI_EA_P_IO:
3166                 flags |= IORESOURCE_IO;
3167                 break;
3168         default:
3169                 return 0;
3170         }
3171
3172         return flags;
3173 }
3174
3175 static struct resource *pci_ea_get_resource(struct pci_dev *dev, u8 bei,
3176                                             u8 prop)
3177 {
3178         if (bei <= PCI_EA_BEI_BAR5 && prop <= PCI_EA_P_IO)
3179                 return &dev->resource[bei];
3180 #ifdef CONFIG_PCI_IOV
3181         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5 &&
3182                  (prop == PCI_EA_P_VF_MEM || prop == PCI_EA_P_VF_MEM_PREFETCH))
3183                 return &dev->resource[PCI_IOV_RESOURCES +
3184                                       bei - PCI_EA_BEI_VF_BAR0];
3185 #endif
3186         else if (bei == PCI_EA_BEI_ROM)
3187                 return &dev->resource[PCI_ROM_RESOURCE];
3188         else
3189                 return NULL;
3190 }
3191
3192 /* Read an Enhanced Allocation (EA) entry */
3193 static int pci_ea_read(struct pci_dev *dev, int offset)
3194 {
3195         struct resource *res;
3196         int ent_size, ent_offset = offset;
3197         resource_size_t start, end;
3198         unsigned long flags;
3199         u32 dw0, bei, base, max_offset;
3200         u8 prop;
3201         bool support_64 = (sizeof(resource_size_t) >= 8);
3202
3203         pci_read_config_dword(dev, ent_offset, &dw0);
3204         ent_offset += 4;
3205
3206         /* Entry size field indicates DWORDs after 1st */
3207         ent_size = ((dw0 & PCI_EA_ES) + 1) << 2;
3208
3209         if (!(dw0 & PCI_EA_ENABLE)) /* Entry not enabled */
3210                 goto out;
3211
3212         bei = (dw0 & PCI_EA_BEI) >> 4;
3213         prop = (dw0 & PCI_EA_PP) >> 8;
3214
3215         /*
3216          * If the Property is in the reserved range, try the Secondary
3217          * Property instead.
3218          */
3219         if (prop > PCI_EA_P_BRIDGE_IO && prop < PCI_EA_P_MEM_RESERVED)
3220                 prop = (dw0 & PCI_EA_SP) >> 16;
3221         if (prop > PCI_EA_P_BRIDGE_IO)
3222                 goto out;
3223
3224         res = pci_ea_get_resource(dev, bei, prop);
3225         if (!res) {
3226                 pci_err(dev, "Unsupported EA entry BEI: %u\n", bei);
3227                 goto out;
3228         }
3229
3230         flags = pci_ea_flags(dev, prop);
3231         if (!flags) {
3232                 pci_err(dev, "Unsupported EA properties: %#x\n", prop);
3233                 goto out;
3234         }
3235
3236         /* Read Base */
3237         pci_read_config_dword(dev, ent_offset, &base);
3238         start = (base & PCI_EA_FIELD_MASK);
3239         ent_offset += 4;
3240
3241         /* Read MaxOffset */
3242         pci_read_config_dword(dev, ent_offset, &max_offset);
3243         ent_offset += 4;
3244
3245         /* Read Base MSBs (if 64-bit entry) */
3246         if (base & PCI_EA_IS_64) {
3247                 u32 base_upper;
3248
3249                 pci_read_config_dword(dev, ent_offset, &base_upper);
3250                 ent_offset += 4;
3251
3252                 flags |= IORESOURCE_MEM_64;
3253
3254                 /* entry starts above 32-bit boundary, can't use */
3255                 if (!support_64 && base_upper)
3256                         goto out;
3257
3258                 if (support_64)
3259                         start |= ((u64)base_upper << 32);
3260         }
3261
3262         end = start + (max_offset | 0x03);
3263
3264         /* Read MaxOffset MSBs (if 64-bit entry) */
3265         if (max_offset & PCI_EA_IS_64) {
3266                 u32 max_offset_upper;
3267
3268                 pci_read_config_dword(dev, ent_offset, &max_offset_upper);
3269                 ent_offset += 4;
3270
3271                 flags |= IORESOURCE_MEM_64;
3272
3273                 /* entry too big, can't use */
3274                 if (!support_64 && max_offset_upper)
3275                         goto out;
3276
3277                 if (support_64)
3278                         end += ((u64)max_offset_upper << 32);
3279         }
3280
3281         if (end < start) {
3282                 pci_err(dev, "EA Entry crosses address boundary\n");
3283                 goto out;
3284         }
3285
3286         if (ent_size != ent_offset - offset) {
3287                 pci_err(dev, "EA Entry Size (%d) does not match length read (%d)\n",
3288                         ent_size, ent_offset - offset);
3289                 goto out;
3290         }
3291
3292         res->name = pci_name(dev);
3293         res->start = start;
3294         res->end = end;
3295         res->flags = flags;
3296
3297         if (bei <= PCI_EA_BEI_BAR5)
3298                 pci_info(dev, "BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3299                            bei, res, prop);
3300         else if (bei == PCI_EA_BEI_ROM)
3301                 pci_info(dev, "ROM: %pR (from Enhanced Allocation, properties %#02x)\n",
3302                            res, prop);
3303         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5)
3304                 pci_info(dev, "VF BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3305                            bei - PCI_EA_BEI_VF_BAR0, res, prop);
3306         else
3307                 pci_info(dev, "BEI %d res: %pR (from Enhanced Allocation, properties %#02x)\n",
3308                            bei, res, prop);
3309
3310 out:
3311         return offset + ent_size;
3312 }
3313
3314 /* Enhanced Allocation Initialization */
3315 void pci_ea_init(struct pci_dev *dev)
3316 {
3317         int ea;
3318         u8 num_ent;
3319         int offset;
3320         int i;
3321
3322         /* find PCI EA capability in list */
3323         ea = pci_find_capability(dev, PCI_CAP_ID_EA);
3324         if (!ea)
3325                 return;
3326
3327         /* determine the number of entries */
3328         pci_bus_read_config_byte(dev->bus, dev->devfn, ea + PCI_EA_NUM_ENT,
3329                                         &num_ent);
3330         num_ent &= PCI_EA_NUM_ENT_MASK;
3331
3332         offset = ea + PCI_EA_FIRST_ENT;
3333
3334         /* Skip DWORD 2 for type 1 functions */
3335         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE)
3336                 offset += 4;
3337
3338         /* parse each EA entry */
3339         for (i = 0; i < num_ent; ++i)
3340                 offset = pci_ea_read(dev, offset);
3341 }
3342
3343 static void pci_add_saved_cap(struct pci_dev *pci_dev,
3344         struct pci_cap_saved_state *new_cap)
3345 {
3346         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
3347 }
3348
3349 /**
3350  * _pci_add_cap_save_buffer - allocate buffer for saving given
3351  *                            capability registers
3352  * @dev: the PCI device
3353  * @cap: the capability to allocate the buffer for
3354  * @extended: Standard or Extended capability ID
3355  * @size: requested size of the buffer
3356  */
3357 static int _pci_add_cap_save_buffer(struct pci_dev *dev, u16 cap,
3358                                     bool extended, unsigned int size)
3359 {
3360         int pos;
3361         struct pci_cap_saved_state *save_state;
3362
3363         if (extended)
3364                 pos = pci_find_ext_capability(dev, cap);
3365         else
3366                 pos = pci_find_capability(dev, cap);
3367
3368         if (!pos)
3369                 return 0;
3370
3371         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
3372         if (!save_state)
3373                 return -ENOMEM;
3374
3375         save_state->cap.cap_nr = cap;
3376         save_state->cap.cap_extended = extended;
3377         save_state->cap.size = size;
3378         pci_add_saved_cap(dev, save_state);
3379
3380         return 0;
3381 }
3382
3383 int pci_add_cap_save_buffer(struct pci_dev *dev, char cap, unsigned int size)
3384 {
3385         return _pci_add_cap_save_buffer(dev, cap, false, size);
3386 }
3387
3388 int pci_add_ext_cap_save_buffer(struct pci_dev *dev, u16 cap, unsigned int size)
3389 {
3390         return _pci_add_cap_save_buffer(dev, cap, true, size);
3391 }
3392
3393 /**
3394  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
3395  * @dev: the PCI device
3396  */
3397 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
3398 {
3399         int error;
3400
3401         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
3402                                         PCI_EXP_SAVE_REGS * sizeof(u16));
3403         if (error)
3404                 pci_err(dev, "unable to preallocate PCI Express save buffer\n");
3405
3406         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
3407         if (error)
3408                 pci_err(dev, "unable to preallocate PCI-X save buffer\n");
3409
3410         error = pci_add_ext_cap_save_buffer(dev, PCI_EXT_CAP_ID_LTR,
3411                                             2 * sizeof(u16));
3412         if (error)
3413                 pci_err(dev, "unable to allocate suspend buffer for LTR\n");
3414
3415         pci_allocate_vc_save_buffers(dev);
3416 }
3417
3418 void pci_free_cap_save_buffers(struct pci_dev *dev)
3419 {
3420         struct pci_cap_saved_state *tmp;
3421         struct hlist_node *n;
3422
3423         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
3424                 kfree(tmp);
3425 }
3426
3427 /**
3428  * pci_configure_ari - enable or disable ARI forwarding
3429  * @dev: the PCI device
3430  *
3431  * If @dev and its upstream bridge both support ARI, enable ARI in the
3432  * bridge.  Otherwise, disable ARI in the bridge.
3433  */
3434 void pci_configure_ari(struct pci_dev *dev)
3435 {
3436         u32 cap;
3437         struct pci_dev *bridge;
3438
3439         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
3440                 return;
3441
3442         bridge = dev->bus->self;
3443         if (!bridge)
3444                 return;
3445
3446         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3447         if (!(cap & PCI_EXP_DEVCAP2_ARI))
3448                 return;
3449
3450         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
3451                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
3452                                          PCI_EXP_DEVCTL2_ARI);
3453                 bridge->ari_enabled = 1;
3454         } else {
3455                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
3456                                            PCI_EXP_DEVCTL2_ARI);
3457                 bridge->ari_enabled = 0;
3458         }
3459 }
3460
3461 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
3462 {
3463         int pos;
3464         u16 cap, ctrl;
3465
3466         pos = pdev->acs_cap;
3467         if (!pos)
3468                 return false;
3469
3470         /*
3471          * Except for egress control, capabilities are either required
3472          * or only required if controllable.  Features missing from the
3473          * capability field can therefore be assumed as hard-wired enabled.
3474          */
3475         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
3476         acs_flags &= (cap | PCI_ACS_EC);
3477
3478         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
3479         return (ctrl & acs_flags) == acs_flags;
3480 }
3481
3482 /**
3483  * pci_acs_enabled - test ACS against required flags for a given device
3484  * @pdev: device to test
3485  * @acs_flags: required PCI ACS flags
3486  *
3487  * Return true if the device supports the provided flags.  Automatically
3488  * filters out flags that are not implemented on multifunction devices.
3489  *
3490  * Note that this interface checks the effective ACS capabilities of the
3491  * device rather than the actual capabilities.  For instance, most single
3492  * function endpoints are not required to support ACS because they have no
3493  * opportunity for peer-to-peer access.  We therefore return 'true'
3494  * regardless of whether the device exposes an ACS capability.  This makes
3495  * it much easier for callers of this function to ignore the actual type
3496  * or topology of the device when testing ACS support.
3497  */
3498 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
3499 {
3500         int ret;
3501
3502         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
3503         if (ret >= 0)
3504                 return ret > 0;
3505
3506         /*
3507          * Conventional PCI and PCI-X devices never support ACS, either
3508          * effectively or actually.  The shared bus topology implies that
3509          * any device on the bus can receive or snoop DMA.
3510          */
3511         if (!pci_is_pcie(pdev))
3512                 return false;
3513
3514         switch (pci_pcie_type(pdev)) {
3515         /*
3516          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
3517          * but since their primary interface is PCI/X, we conservatively
3518          * handle them as we would a non-PCIe device.
3519          */
3520         case PCI_EXP_TYPE_PCIE_BRIDGE:
3521         /*
3522          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
3523          * applicable... must never implement an ACS Extended Capability...".
3524          * This seems arbitrary, but we take a conservative interpretation
3525          * of this statement.
3526          */
3527         case PCI_EXP_TYPE_PCI_BRIDGE:
3528         case PCI_EXP_TYPE_RC_EC:
3529                 return false;
3530         /*
3531          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
3532          * implement ACS in order to indicate their peer-to-peer capabilities,
3533          * regardless of whether they are single- or multi-function devices.
3534          */
3535         case PCI_EXP_TYPE_DOWNSTREAM:
3536         case PCI_EXP_TYPE_ROOT_PORT:
3537                 return pci_acs_flags_enabled(pdev, acs_flags);
3538         /*
3539          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
3540          * implemented by the remaining PCIe types to indicate peer-to-peer
3541          * capabilities, but only when they are part of a multifunction
3542          * device.  The footnote for section 6.12 indicates the specific
3543          * PCIe types included here.
3544          */
3545         case PCI_EXP_TYPE_ENDPOINT:
3546         case PCI_EXP_TYPE_UPSTREAM:
3547         case PCI_EXP_TYPE_LEG_END:
3548         case PCI_EXP_TYPE_RC_END:
3549                 if (!pdev->multifunction)
3550                         break;
3551
3552                 return pci_acs_flags_enabled(pdev, acs_flags);
3553         }
3554
3555         /*
3556          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilities are applicable
3557          * to single function devices with the exception of downstream ports.
3558          */
3559         return true;
3560 }
3561
3562 /**
3563  * pci_acs_path_enabled - test ACS flags from start to end in a hierarchy
3564  * @start: starting downstream device
3565  * @end: ending upstream device or NULL to search to the root bus
3566  * @acs_flags: required flags
3567  *
3568  * Walk up a device tree from start to end testing PCI ACS support.  If
3569  * any step along the way does not support the required flags, return false.
3570  */
3571 bool pci_acs_path_enabled(struct pci_dev *start,
3572                           struct pci_dev *end, u16 acs_flags)
3573 {
3574         struct pci_dev *pdev, *parent = start;
3575
3576         do {
3577                 pdev = parent;
3578
3579                 if (!pci_acs_enabled(pdev, acs_flags))
3580                         return false;
3581
3582                 if (pci_is_root_bus(pdev->bus))
3583                         return (end == NULL);
3584
3585                 parent = pdev->bus->self;
3586         } while (pdev != end);
3587
3588         return true;
3589 }
3590
3591 /**
3592  * pci_acs_init - Initialize ACS if hardware supports it
3593  * @dev: the PCI device
3594  */
3595 void pci_acs_init(struct pci_dev *dev)
3596 {
3597         dev->acs_cap = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
3598
3599         /*
3600          * Attempt to enable ACS regardless of capability because some Root
3601          * Ports (e.g. those quirked with *_intel_pch_acs_*) do not have
3602          * the standard ACS capability but still support ACS via those
3603          * quirks.
3604          */
3605         pci_enable_acs(dev);
3606 }
3607
3608 /**
3609  * pci_rebar_find_pos - find position of resize ctrl reg for BAR
3610  * @pdev: PCI device
3611  * @bar: BAR to find
3612  *
3613  * Helper to find the position of the ctrl register for a BAR.
3614  * Returns -ENOTSUPP if resizable BARs are not supported at all.
3615  * Returns -ENOENT if no ctrl register for the BAR could be found.
3616  */
3617 static int pci_rebar_find_pos(struct pci_dev *pdev, int bar)
3618 {
3619         unsigned int pos, nbars, i;
3620         u32 ctrl;
3621
3622         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
3623         if (!pos)
3624                 return -ENOTSUPP;
3625
3626         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3627         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
3628                     PCI_REBAR_CTRL_NBAR_SHIFT;
3629
3630         for (i = 0; i < nbars; i++, pos += 8) {
3631                 int bar_idx;
3632
3633                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3634                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
3635                 if (bar_idx == bar)
3636                         return pos;
3637         }
3638
3639         return -ENOENT;
3640 }
3641
3642 /**
3643  * pci_rebar_get_possible_sizes - get possible sizes for BAR
3644  * @pdev: PCI device
3645  * @bar: BAR to query
3646  *
3647  * Get the possible sizes of a resizable BAR as bitmask defined in the spec
3648  * (bit 0=1MB, bit 19=512GB). Returns 0 if BAR isn't resizable.
3649  */
3650 u32 pci_rebar_get_possible_sizes(struct pci_dev *pdev, int bar)
3651 {
3652         int pos;
3653         u32 cap;
3654
3655         pos = pci_rebar_find_pos(pdev, bar);
3656         if (pos < 0)
3657                 return 0;
3658
3659         pci_read_config_dword(pdev, pos + PCI_REBAR_CAP, &cap);
3660         cap &= PCI_REBAR_CAP_SIZES;
3661
3662         /* Sapphire RX 5600 XT Pulse has an invalid cap dword for BAR 0 */
3663         if (pdev->vendor == PCI_VENDOR_ID_ATI && pdev->device == 0x731f &&
3664             bar == 0 && cap == 0x7000)
3665                 cap = 0x3f000;
3666
3667         return cap >> 4;
3668 }
3669 EXPORT_SYMBOL(pci_rebar_get_possible_sizes);
3670
3671 /**
3672  * pci_rebar_get_current_size - get the current size of a BAR
3673  * @pdev: PCI device
3674  * @bar: BAR to set size to
3675  *
3676  * Read the size of a BAR from the resizable BAR config.
3677  * Returns size if found or negative error code.
3678  */
3679 int pci_rebar_get_current_size(struct pci_dev *pdev, int bar)
3680 {
3681         int pos;
3682         u32 ctrl;
3683
3684         pos = pci_rebar_find_pos(pdev, bar);
3685         if (pos < 0)
3686                 return pos;
3687
3688         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3689         return (ctrl & PCI_REBAR_CTRL_BAR_SIZE) >> PCI_REBAR_CTRL_BAR_SHIFT;
3690 }
3691
3692 /**
3693  * pci_rebar_set_size - set a new size for a BAR
3694  * @pdev: PCI device
3695  * @bar: BAR to set size to
3696  * @size: new size as defined in the spec (0=1MB, 19=512GB)
3697  *
3698  * Set the new size of a BAR as defined in the spec.
3699  * Returns zero if resizing was successful, error code otherwise.
3700  */
3701 int pci_rebar_set_size(struct pci_dev *pdev, int bar, int size)
3702 {
3703         int pos;
3704         u32 ctrl;
3705
3706         pos = pci_rebar_find_pos(pdev, bar);
3707         if (pos < 0)
3708                 return pos;
3709
3710         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3711         ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
3712         ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
3713         pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
3714         return 0;
3715 }
3716
3717 /**
3718  * pci_enable_atomic_ops_to_root - enable AtomicOp requests to root port
3719  * @dev: the PCI device
3720  * @cap_mask: mask of desired AtomicOp sizes, including one or more of:
3721  *      PCI_EXP_DEVCAP2_ATOMIC_COMP32
3722  *      PCI_EXP_DEVCAP2_ATOMIC_COMP64
3723  *      PCI_EXP_DEVCAP2_ATOMIC_COMP128
3724  *
3725  * Return 0 if all upstream bridges support AtomicOp routing, egress
3726  * blocking is disabled on all upstream ports, and the root port supports
3727  * the requested completion capabilities (32-bit, 64-bit and/or 128-bit
3728  * AtomicOp completion), or negative otherwise.
3729  */
3730 int pci_enable_atomic_ops_to_root(struct pci_dev *dev, u32 cap_mask)
3731 {
3732         struct pci_bus *bus = dev->bus;
3733         struct pci_dev *bridge;
3734         u32 cap, ctl2;
3735
3736         /*
3737          * Per PCIe r5.0, sec 9.3.5.10, the AtomicOp Requester Enable bit
3738          * in Device Control 2 is reserved in VFs and the PF value applies
3739          * to all associated VFs.
3740          */
3741         if (dev->is_virtfn)
3742                 return -EINVAL;
3743
3744         if (!pci_is_pcie(dev))
3745                 return -EINVAL;
3746
3747         /*
3748          * Per PCIe r4.0, sec 6.15, endpoints and root ports may be
3749          * AtomicOp requesters.  For now, we only support endpoints as
3750          * requesters and root ports as completers.  No endpoints as
3751          * completers, and no peer-to-peer.
3752          */
3753
3754         switch (pci_pcie_type(dev)) {
3755         case PCI_EXP_TYPE_ENDPOINT:
3756         case PCI_EXP_TYPE_LEG_END:
3757         case PCI_EXP_TYPE_RC_END:
3758                 break;
3759         default:
3760                 return -EINVAL;
3761         }
3762
3763         while (bus->parent) {
3764                 bridge = bus->self;
3765
3766                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3767
3768                 switch (pci_pcie_type(bridge)) {
3769                 /* Ensure switch ports support AtomicOp routing */
3770                 case PCI_EXP_TYPE_UPSTREAM:
3771                 case PCI_EXP_TYPE_DOWNSTREAM:
3772                         if (!(cap & PCI_EXP_DEVCAP2_ATOMIC_ROUTE))
3773                                 return -EINVAL;
3774                         break;
3775
3776                 /* Ensure root port supports all the sizes we care about */
3777                 case PCI_EXP_TYPE_ROOT_PORT:
3778                         if ((cap & cap_mask) != cap_mask)
3779                                 return -EINVAL;
3780                         break;
3781                 }
3782
3783                 /* Ensure upstream ports don't block AtomicOps on egress */
3784                 if (pci_pcie_type(bridge) == PCI_EXP_TYPE_UPSTREAM) {
3785                         pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2,
3786                                                    &ctl2);
3787                         if (ctl2 & PCI_EXP_DEVCTL2_ATOMIC_EGRESS_BLOCK)
3788                                 return -EINVAL;
3789                 }
3790
3791                 bus = bus->parent;
3792         }
3793
3794         pcie_capability_set_word(dev, PCI_EXP_DEVCTL2,
3795                                  PCI_EXP_DEVCTL2_ATOMIC_REQ);
3796         return 0;
3797 }
3798 EXPORT_SYMBOL(pci_enable_atomic_ops_to_root);
3799
3800 /**
3801  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
3802  * @dev: the PCI device
3803  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
3804  *
3805  * Perform INTx swizzling for a device behind one level of bridge.  This is
3806  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
3807  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
3808  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
3809  * the PCI Express Base Specification, Revision 2.1)
3810  */
3811 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
3812 {
3813         int slot;
3814
3815         if (pci_ari_enabled(dev->bus))
3816                 slot = 0;
3817         else
3818                 slot = PCI_SLOT(dev->devfn);
3819
3820         return (((pin - 1) + slot) % 4) + 1;
3821 }
3822
3823 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
3824 {
3825         u8 pin;
3826
3827         pin = dev->pin;
3828         if (!pin)
3829                 return -1;
3830
3831         while (!pci_is_root_bus(dev->bus)) {
3832                 pin = pci_swizzle_interrupt_pin(dev, pin);
3833                 dev = dev->bus->self;
3834         }
3835         *bridge = dev;
3836         return pin;
3837 }
3838
3839 /**
3840  * pci_common_swizzle - swizzle INTx all the way to root bridge
3841  * @dev: the PCI device
3842  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
3843  *
3844  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
3845  * bridges all the way up to a PCI root bus.
3846  */
3847 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
3848 {
3849         u8 pin = *pinp;
3850
3851         while (!pci_is_root_bus(dev->bus)) {
3852                 pin = pci_swizzle_interrupt_pin(dev, pin);
3853                 dev = dev->bus->self;
3854         }
3855         *pinp = pin;
3856         return PCI_SLOT(dev->devfn);
3857 }
3858 EXPORT_SYMBOL_GPL(pci_common_swizzle);
3859
3860 /**
3861  * pci_release_region - Release a PCI bar
3862  * @pdev: PCI device whose resources were previously reserved by
3863  *        pci_request_region()
3864  * @bar: BAR to release
3865  *
3866  * Releases the PCI I/O and memory resources previously reserved by a
3867  * successful call to pci_request_region().  Call this function only
3868  * after all use of the PCI regions has ceased.
3869  */
3870 void pci_release_region(struct pci_dev *pdev, int bar)
3871 {
3872         struct pci_devres *dr;
3873
3874         if (pci_resource_len(pdev, bar) == 0)
3875                 return;
3876         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
3877                 release_region(pci_resource_start(pdev, bar),
3878                                 pci_resource_len(pdev, bar));
3879         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
3880                 release_mem_region(pci_resource_start(pdev, bar),
3881                                 pci_resource_len(pdev, bar));
3882
3883         dr = find_pci_dr(pdev);
3884         if (dr)
3885                 dr->region_mask &= ~(1 << bar);
3886 }
3887 EXPORT_SYMBOL(pci_release_region);
3888
3889 /**
3890  * __pci_request_region - Reserved PCI I/O and memory resource
3891  * @pdev: PCI device whose resources are to be reserved
3892  * @bar: BAR to be reserved
3893  * @res_name: Name to be associated with resource.
3894  * @exclusive: whether the region access is exclusive or not
3895  *
3896  * Mark the PCI region associated with PCI device @pdev BAR @bar as
3897  * being reserved by owner @res_name.  Do not access any
3898  * address inside the PCI regions unless this call returns
3899  * successfully.
3900  *
3901  * If @exclusive is set, then the region is marked so that userspace
3902  * is explicitly not allowed to map the resource via /dev/mem or
3903  * sysfs MMIO access.
3904  *
3905  * Returns 0 on success, or %EBUSY on error.  A warning
3906  * message is also printed on failure.
3907  */
3908 static int __pci_request_region(struct pci_dev *pdev, int bar,
3909                                 const char *res_name, int exclusive)
3910 {
3911         struct pci_devres *dr;
3912
3913         if (pci_resource_len(pdev, bar) == 0)
3914                 return 0;
3915
3916         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
3917                 if (!request_region(pci_resource_start(pdev, bar),
3918                             pci_resource_len(pdev, bar), res_name))
3919                         goto err_out;
3920         } else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
3921                 if (!__request_mem_region(pci_resource_start(pdev, bar),
3922                                         pci_resource_len(pdev, bar), res_name,
3923                                         exclusive))
3924                         goto err_out;
3925         }
3926
3927         dr = find_pci_dr(pdev);
3928         if (dr)
3929                 dr->region_mask |= 1 << bar;
3930
3931         return 0;
3932
3933 err_out:
3934         pci_warn(pdev, "BAR %d: can't reserve %pR\n", bar,
3935                  &pdev->resource[bar]);
3936         return -EBUSY;
3937 }
3938
3939 /**
3940  * pci_request_region - Reserve PCI I/O and memory resource
3941  * @pdev: PCI device whose resources are to be reserved
3942  * @bar: BAR to be reserved
3943  * @res_name: Name to be associated with resource
3944  *
3945  * Mark the PCI region associated with PCI device @pdev BAR @bar as
3946  * being reserved by owner @res_name.  Do not access any
3947  * address inside the PCI regions unless this call returns
3948  * successfully.
3949  *
3950  * Returns 0 on success, or %EBUSY on error.  A warning
3951  * message is also printed on failure.
3952  */
3953 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
3954 {
3955         return __pci_request_region(pdev, bar, res_name, 0);
3956 }
3957 EXPORT_SYMBOL(pci_request_region);
3958
3959 /**
3960  * pci_release_selected_regions - Release selected PCI I/O and memory resources
3961  * @pdev: PCI device whose resources were previously reserved
3962  * @bars: Bitmask of BARs to be released
3963  *
3964  * Release selected PCI I/O and memory resources previously reserved.
3965  * Call this function only after all use of the PCI regions has ceased.
3966  */
3967 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
3968 {
3969         int i;
3970
3971         for (i = 0; i < PCI_STD_NUM_BARS; i++)
3972                 if (bars & (1 << i))
3973                         pci_release_region(pdev, i);
3974 }
3975 EXPORT_SYMBOL(pci_release_selected_regions);
3976
3977 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
3978                                           const char *res_name, int excl)
3979 {
3980         int i;
3981
3982         for (i = 0; i < PCI_STD_NUM_BARS; i++)
3983                 if (bars & (1 << i))
3984                         if (__pci_request_region(pdev, i, res_name, excl))
3985                                 goto err_out;
3986         return 0;
3987
3988 err_out:
3989         while (--i >= 0)
3990                 if (bars & (1 << i))
3991                         pci_release_region(pdev, i);
3992
3993         return -EBUSY;
3994 }
3995
3996
3997 /**
3998  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
3999  * @pdev: PCI device whose resources are to be reserved
4000  * @bars: Bitmask of BARs to be requested
4001  * @res_name: Name to be associated with resource
4002  */
4003 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
4004                                  const char *res_name)
4005 {
4006         return __pci_request_selected_regions(pdev, bars, res_name, 0);
4007 }
4008 EXPORT_SYMBOL(pci_request_selected_regions);
4009
4010 int pci_request_selected_regions_exclusive(struct pci_dev *pdev, int bars,
4011                                            const char *res_name)
4012 {
4013         return __pci_request_selected_regions(pdev, bars, res_name,
4014                         IORESOURCE_EXCLUSIVE);
4015 }
4016 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
4017
4018 /**
4019  * pci_release_regions - Release reserved PCI I/O and memory resources
4020  * @pdev: PCI device whose resources were previously reserved by
4021  *        pci_request_regions()
4022  *
4023  * Releases all PCI I/O and memory resources previously reserved by a
4024  * successful call to pci_request_regions().  Call this function only
4025  * after all use of the PCI regions has ceased.
4026  */
4027
4028 void pci_release_regions(struct pci_dev *pdev)
4029 {
4030         pci_release_selected_regions(pdev, (1 << PCI_STD_NUM_BARS) - 1);
4031 }
4032 EXPORT_SYMBOL(pci_release_regions);
4033
4034 /**
4035  * pci_request_regions - Reserve PCI I/O and memory resources
4036  * @pdev: PCI device whose resources are to be reserved
4037  * @res_name: Name to be associated with resource.
4038  *
4039  * Mark all PCI regions associated with PCI device @pdev as
4040  * being reserved by owner @res_name.  Do not access any
4041  * address inside the PCI regions unless this call returns
4042  * successfully.
4043  *
4044  * Returns 0 on success, or %EBUSY on error.  A warning
4045  * message is also printed on failure.
4046  */
4047 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
4048 {
4049         return pci_request_selected_regions(pdev,
4050                         ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4051 }
4052 EXPORT_SYMBOL(pci_request_regions);
4053
4054 /**
4055  * pci_request_regions_exclusive - Reserve PCI I/O and memory resources
4056  * @pdev: PCI device whose resources are to be reserved
4057  * @res_name: Name to be associated with resource.
4058  *
4059  * Mark all PCI regions associated with PCI device @pdev as being reserved
4060  * by owner @res_name.  Do not access any address inside the PCI regions
4061  * unless this call returns successfully.
4062  *
4063  * pci_request_regions_exclusive() will mark the region so that /dev/mem
4064  * and the sysfs MMIO access will not be allowed.
4065  *
4066  * Returns 0 on success, or %EBUSY on error.  A warning message is also
4067  * printed on failure.
4068  */
4069 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
4070 {
4071         return pci_request_selected_regions_exclusive(pdev,
4072                                 ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4073 }
4074 EXPORT_SYMBOL(pci_request_regions_exclusive);
4075
4076 /*
4077  * Record the PCI IO range (expressed as CPU physical address + size).
4078  * Return a negative value if an error has occurred, zero otherwise
4079  */
4080 int pci_register_io_range(struct fwnode_handle *fwnode, phys_addr_t addr,
4081                         resource_size_t size)
4082 {
4083         int ret = 0;
4084 #ifdef PCI_IOBASE
4085         struct logic_pio_hwaddr *range;
4086
4087         if (!size || addr + size < addr)
4088                 return -EINVAL;
4089
4090         range = kzalloc(sizeof(*range), GFP_ATOMIC);
4091         if (!range)
4092                 return -ENOMEM;
4093
4094         range->fwnode = fwnode;
4095         range->size = size;
4096         range->hw_start = addr;
4097         range->flags = LOGIC_PIO_CPU_MMIO;
4098
4099         ret = logic_pio_register_range(range);
4100         if (ret)
4101                 kfree(range);
4102
4103         /* Ignore duplicates due to deferred probing */
4104         if (ret == -EEXIST)
4105                 ret = 0;
4106 #endif
4107
4108         return ret;
4109 }
4110
4111 phys_addr_t pci_pio_to_address(unsigned long pio)
4112 {
4113         phys_addr_t address = (phys_addr_t)OF_BAD_ADDR;
4114
4115 #ifdef PCI_IOBASE
4116         if (pio >= MMIO_UPPER_LIMIT)
4117                 return address;
4118
4119         address = logic_pio_to_hwaddr(pio);
4120 #endif
4121
4122         return address;
4123 }
4124 EXPORT_SYMBOL_GPL(pci_pio_to_address);
4125
4126 unsigned long __weak pci_address_to_pio(phys_addr_t address)
4127 {
4128 #ifdef PCI_IOBASE
4129         return logic_pio_trans_cpuaddr(address);
4130 #else
4131         if (address > IO_SPACE_LIMIT)
4132                 return (unsigned long)-1;
4133
4134         return (unsigned long) address;
4135 #endif
4136 }
4137
4138 /**
4139  * pci_remap_iospace - Remap the memory mapped I/O space
4140  * @res: Resource describing the I/O space
4141  * @phys_addr: physical address of range to be mapped
4142  *
4143  * Remap the memory mapped I/O space described by the @res and the CPU
4144  * physical address @phys_addr into virtual address space.  Only
4145  * architectures that have memory mapped IO functions defined (and the
4146  * PCI_IOBASE value defined) should call this function.
4147  */
4148 #ifndef pci_remap_iospace
4149 int pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr)
4150 {
4151 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4152         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4153
4154         if (!(res->flags & IORESOURCE_IO))
4155                 return -EINVAL;
4156
4157         if (res->end > IO_SPACE_LIMIT)
4158                 return -EINVAL;
4159
4160         return ioremap_page_range(vaddr, vaddr + resource_size(res), phys_addr,
4161                                   pgprot_device(PAGE_KERNEL));
4162 #else
4163         /*
4164          * This architecture does not have memory mapped I/O space,
4165          * so this function should never be called
4166          */
4167         WARN_ONCE(1, "This architecture does not support memory mapped I/O\n");
4168         return -ENODEV;
4169 #endif
4170 }
4171 EXPORT_SYMBOL(pci_remap_iospace);
4172 #endif
4173
4174 /**
4175  * pci_unmap_iospace - Unmap the memory mapped I/O space
4176  * @res: resource to be unmapped
4177  *
4178  * Unmap the CPU virtual address @res from virtual address space.  Only
4179  * architectures that have memory mapped IO functions defined (and the
4180  * PCI_IOBASE value defined) should call this function.
4181  */
4182 void pci_unmap_iospace(struct resource *res)
4183 {
4184 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4185         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4186
4187         vunmap_range(vaddr, vaddr + resource_size(res));
4188 #endif
4189 }
4190 EXPORT_SYMBOL(pci_unmap_iospace);
4191
4192 static void devm_pci_unmap_iospace(struct device *dev, void *ptr)
4193 {
4194         struct resource **res = ptr;
4195
4196         pci_unmap_iospace(*res);
4197 }
4198
4199 /**
4200  * devm_pci_remap_iospace - Managed pci_remap_iospace()
4201  * @dev: Generic device to remap IO address for
4202  * @res: Resource describing the I/O space
4203  * @phys_addr: physical address of range to be mapped
4204  *
4205  * Managed pci_remap_iospace().  Map is automatically unmapped on driver
4206  * detach.
4207  */
4208 int devm_pci_remap_iospace(struct device *dev, const struct resource *res,
4209                            phys_addr_t phys_addr)
4210 {
4211         const struct resource **ptr;
4212         int error;
4213
4214         ptr = devres_alloc(devm_pci_unmap_iospace, sizeof(*ptr), GFP_KERNEL);
4215         if (!ptr)
4216                 return -ENOMEM;
4217
4218         error = pci_remap_iospace(res, phys_addr);
4219         if (error) {
4220                 devres_free(ptr);
4221         } else  {
4222                 *ptr = res;
4223                 devres_add(dev, ptr);
4224         }
4225
4226         return error;
4227 }
4228 EXPORT_SYMBOL(devm_pci_remap_iospace);
4229
4230 /**
4231  * devm_pci_remap_cfgspace - Managed pci_remap_cfgspace()
4232  * @dev: Generic device to remap IO address for
4233  * @offset: Resource address to map
4234  * @size: Size of map
4235  *
4236  * Managed pci_remap_cfgspace().  Map is automatically unmapped on driver
4237  * detach.
4238  */
4239 void __iomem *devm_pci_remap_cfgspace(struct device *dev,
4240                                       resource_size_t offset,
4241                                       resource_size_t size)
4242 {
4243         void __iomem **ptr, *addr;
4244
4245         ptr = devres_alloc(devm_ioremap_release, sizeof(*ptr), GFP_KERNEL);
4246         if (!ptr)
4247                 return NULL;
4248
4249         addr = pci_remap_cfgspace(offset, size);
4250         if (addr) {
4251                 *ptr = addr;
4252                 devres_add(dev, ptr);
4253         } else
4254                 devres_free(ptr);
4255
4256         return addr;
4257 }
4258 EXPORT_SYMBOL(devm_pci_remap_cfgspace);
4259
4260 /**
4261  * devm_pci_remap_cfg_resource - check, request region and ioremap cfg resource
4262  * @dev: generic device to handle the resource for
4263  * @res: configuration space resource to be handled
4264  *
4265  * Checks that a resource is a valid memory region, requests the memory
4266  * region and ioremaps with pci_remap_cfgspace() API that ensures the
4267  * proper PCI configuration space memory attributes are guaranteed.
4268  *
4269  * All operations are managed and will be undone on driver detach.
4270  *
4271  * Returns a pointer to the remapped memory or an ERR_PTR() encoded error code
4272  * on failure. Usage example::
4273  *
4274  *      res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
4275  *      base = devm_pci_remap_cfg_resource(&pdev->dev, res);
4276  *      if (IS_ERR(base))
4277  *              return PTR_ERR(base);
4278  */
4279 void __iomem *devm_pci_remap_cfg_resource(struct device *dev,
4280                                           struct resource *res)
4281 {
4282         resource_size_t size;
4283         const char *name;
4284         void __iomem *dest_ptr;
4285
4286         BUG_ON(!dev);
4287
4288         if (!res || resource_type(res) != IORESOURCE_MEM) {
4289                 dev_err(dev, "invalid resource\n");
4290                 return IOMEM_ERR_PTR(-EINVAL);
4291         }
4292
4293         size = resource_size(res);
4294
4295         if (res->name)
4296                 name = devm_kasprintf(dev, GFP_KERNEL, "%s %s", dev_name(dev),
4297                                       res->name);
4298         else
4299                 name = devm_kstrdup(dev, dev_name(dev), GFP_KERNEL);
4300         if (!name)
4301                 return IOMEM_ERR_PTR(-ENOMEM);
4302
4303         if (!devm_request_mem_region(dev, res->start, size, name)) {
4304                 dev_err(dev, "can't request region for resource %pR\n", res);
4305                 return IOMEM_ERR_PTR(-EBUSY);
4306         }
4307
4308         dest_ptr = devm_pci_remap_cfgspace(dev, res->start, size);
4309         if (!dest_ptr) {
4310                 dev_err(dev, "ioremap failed for resource %pR\n", res);
4311                 devm_release_mem_region(dev, res->start, size);
4312                 dest_ptr = IOMEM_ERR_PTR(-ENOMEM);
4313         }
4314
4315         return dest_ptr;
4316 }
4317 EXPORT_SYMBOL(devm_pci_remap_cfg_resource);
4318
4319 static void __pci_set_master(struct pci_dev *dev, bool enable)
4320 {
4321         u16 old_cmd, cmd;
4322
4323         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
4324         if (enable)
4325                 cmd = old_cmd | PCI_COMMAND_MASTER;
4326         else
4327                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
4328         if (cmd != old_cmd) {
4329                 pci_dbg(dev, "%s bus mastering\n",
4330                         enable ? "enabling" : "disabling");
4331                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4332         }
4333         dev->is_busmaster = enable;
4334 }
4335
4336 /**
4337  * pcibios_setup - process "pci=" kernel boot arguments
4338  * @str: string used to pass in "pci=" kernel boot arguments
4339  *
4340  * Process kernel boot arguments.  This is the default implementation.
4341  * Architecture specific implementations can override this as necessary.
4342  */
4343 char * __weak __init pcibios_setup(char *str)
4344 {
4345         return str;
4346 }
4347
4348 /**
4349  * pcibios_set_master - enable PCI bus-mastering for device dev
4350  * @dev: the PCI device to enable
4351  *
4352  * Enables PCI bus-mastering for the device.  This is the default
4353  * implementation.  Architecture specific implementations can override
4354  * this if necessary.
4355  */
4356 void __weak pcibios_set_master(struct pci_dev *dev)
4357 {
4358         u8 lat;
4359
4360         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
4361         if (pci_is_pcie(dev))
4362                 return;
4363
4364         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
4365         if (lat < 16)
4366                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
4367         else if (lat > pcibios_max_latency)
4368                 lat = pcibios_max_latency;
4369         else
4370                 return;
4371
4372         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
4373 }
4374
4375 /**
4376  * pci_set_master - enables bus-mastering for device dev
4377  * @dev: the PCI device to enable
4378  *
4379  * Enables bus-mastering on the device and calls pcibios_set_master()
4380  * to do the needed arch specific settings.
4381  */
4382 void pci_set_master(struct pci_dev *dev)
4383 {
4384         __pci_set_master(dev, true);
4385         pcibios_set_master(dev);
4386 }
4387 EXPORT_SYMBOL(pci_set_master);
4388
4389 /**
4390  * pci_clear_master - disables bus-mastering for device dev
4391  * @dev: the PCI device to disable
4392  */
4393 void pci_clear_master(struct pci_dev *dev)
4394 {
4395         __pci_set_master(dev, false);
4396 }
4397 EXPORT_SYMBOL(pci_clear_master);
4398
4399 /**
4400  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
4401  * @dev: the PCI device for which MWI is to be enabled
4402  *
4403  * Helper function for pci_set_mwi.
4404  * Originally copied from drivers/net/acenic.c.
4405  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
4406  *
4407  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4408  */
4409 int pci_set_cacheline_size(struct pci_dev *dev)
4410 {
4411         u8 cacheline_size;
4412
4413         if (!pci_cache_line_size)
4414                 return -EINVAL;
4415
4416         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
4417            equal to or multiple of the right value. */
4418         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4419         if (cacheline_size >= pci_cache_line_size &&
4420             (cacheline_size % pci_cache_line_size) == 0)
4421                 return 0;
4422
4423         /* Write the correct value. */
4424         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
4425         /* Read it back. */
4426         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4427         if (cacheline_size == pci_cache_line_size)
4428                 return 0;
4429
4430         pci_dbg(dev, "cache line size of %d is not supported\n",
4431                    pci_cache_line_size << 2);
4432
4433         return -EINVAL;
4434 }
4435 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
4436
4437 /**
4438  * pci_set_mwi - enables memory-write-invalidate PCI transaction
4439  * @dev: the PCI device for which MWI is enabled
4440  *
4441  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4442  *
4443  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4444  */
4445 int pci_set_mwi(struct pci_dev *dev)
4446 {
4447 #ifdef PCI_DISABLE_MWI
4448         return 0;
4449 #else
4450         int rc;
4451         u16 cmd;
4452
4453         rc = pci_set_cacheline_size(dev);
4454         if (rc)
4455                 return rc;
4456
4457         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4458         if (!(cmd & PCI_COMMAND_INVALIDATE)) {
4459                 pci_dbg(dev, "enabling Mem-Wr-Inval\n");
4460                 cmd |= PCI_COMMAND_INVALIDATE;
4461                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4462         }
4463         return 0;
4464 #endif
4465 }
4466 EXPORT_SYMBOL(pci_set_mwi);
4467
4468 /**
4469  * pcim_set_mwi - a device-managed pci_set_mwi()
4470  * @dev: the PCI device for which MWI is enabled
4471  *
4472  * Managed pci_set_mwi().
4473  *
4474  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4475  */
4476 int pcim_set_mwi(struct pci_dev *dev)
4477 {
4478         struct pci_devres *dr;
4479
4480         dr = find_pci_dr(dev);
4481         if (!dr)
4482                 return -ENOMEM;
4483
4484         dr->mwi = 1;
4485         return pci_set_mwi(dev);
4486 }
4487 EXPORT_SYMBOL(pcim_set_mwi);
4488
4489 /**
4490  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
4491  * @dev: the PCI device for which MWI is enabled
4492  *
4493  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4494  * Callers are not required to check the return value.
4495  *
4496  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4497  */
4498 int pci_try_set_mwi(struct pci_dev *dev)
4499 {
4500 #ifdef PCI_DISABLE_MWI
4501         return 0;
4502 #else
4503         return pci_set_mwi(dev);
4504 #endif
4505 }
4506 EXPORT_SYMBOL(pci_try_set_mwi);
4507
4508 /**
4509  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
4510  * @dev: the PCI device to disable
4511  *
4512  * Disables PCI Memory-Write-Invalidate transaction on the device
4513  */
4514 void pci_clear_mwi(struct pci_dev *dev)
4515 {
4516 #ifndef PCI_DISABLE_MWI
4517         u16 cmd;
4518
4519         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4520         if (cmd & PCI_COMMAND_INVALIDATE) {
4521                 cmd &= ~PCI_COMMAND_INVALIDATE;
4522                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4523         }
4524 #endif
4525 }
4526 EXPORT_SYMBOL(pci_clear_mwi);
4527
4528 /**
4529  * pci_disable_parity - disable parity checking for device
4530  * @dev: the PCI device to operate on
4531  *
4532  * Disable parity checking for device @dev
4533  */
4534 void pci_disable_parity(struct pci_dev *dev)
4535 {
4536         u16 cmd;
4537
4538         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4539         if (cmd & PCI_COMMAND_PARITY) {
4540                 cmd &= ~PCI_COMMAND_PARITY;
4541                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4542         }
4543 }
4544
4545 /**
4546  * pci_intx - enables/disables PCI INTx for device dev
4547  * @pdev: the PCI device to operate on
4548  * @enable: boolean: whether to enable or disable PCI INTx
4549  *
4550  * Enables/disables PCI INTx for device @pdev
4551  */
4552 void pci_intx(struct pci_dev *pdev, int enable)
4553 {
4554         u16 pci_command, new;
4555
4556         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
4557
4558         if (enable)
4559                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
4560         else
4561                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
4562
4563         if (new != pci_command) {
4564                 struct pci_devres *dr;
4565
4566                 pci_write_config_word(pdev, PCI_COMMAND, new);
4567
4568                 dr = find_pci_dr(pdev);
4569                 if (dr && !dr->restore_intx) {
4570                         dr->restore_intx = 1;
4571                         dr->orig_intx = !enable;
4572                 }
4573         }
4574 }
4575 EXPORT_SYMBOL_GPL(pci_intx);
4576
4577 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
4578 {
4579         struct pci_bus *bus = dev->bus;
4580         bool mask_updated = true;
4581         u32 cmd_status_dword;
4582         u16 origcmd, newcmd;
4583         unsigned long flags;
4584         bool irq_pending;
4585
4586         /*
4587          * We do a single dword read to retrieve both command and status.
4588          * Document assumptions that make this possible.
4589          */
4590         BUILD_BUG_ON(PCI_COMMAND % 4);
4591         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
4592
4593         raw_spin_lock_irqsave(&pci_lock, flags);
4594
4595         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
4596
4597         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
4598
4599         /*
4600          * Check interrupt status register to see whether our device
4601          * triggered the interrupt (when masking) or the next IRQ is
4602          * already pending (when unmasking).
4603          */
4604         if (mask != irq_pending) {
4605                 mask_updated = false;
4606                 goto done;
4607         }
4608
4609         origcmd = cmd_status_dword;
4610         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
4611         if (mask)
4612                 newcmd |= PCI_COMMAND_INTX_DISABLE;
4613         if (newcmd != origcmd)
4614                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
4615
4616 done:
4617         raw_spin_unlock_irqrestore(&pci_lock, flags);
4618
4619         return mask_updated;
4620 }
4621
4622 /**
4623  * pci_check_and_mask_intx - mask INTx on pending interrupt
4624  * @dev: the PCI device to operate on
4625  *
4626  * Check if the device dev has its INTx line asserted, mask it and return
4627  * true in that case. False is returned if no interrupt was pending.
4628  */
4629 bool pci_check_and_mask_intx(struct pci_dev *dev)
4630 {
4631         return pci_check_and_set_intx_mask(dev, true);
4632 }
4633 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
4634
4635 /**
4636  * pci_check_and_unmask_intx - unmask INTx if no interrupt is pending
4637  * @dev: the PCI device to operate on
4638  *
4639  * Check if the device dev has its INTx line asserted, unmask it if not and
4640  * return true. False is returned and the mask remains active if there was
4641  * still an interrupt pending.
4642  */
4643 bool pci_check_and_unmask_intx(struct pci_dev *dev)
4644 {
4645         return pci_check_and_set_intx_mask(dev, false);
4646 }
4647 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
4648
4649 /**
4650  * pci_wait_for_pending_transaction - wait for pending transaction
4651  * @dev: the PCI device to operate on
4652  *
4653  * Return 0 if transaction is pending 1 otherwise.
4654  */
4655 int pci_wait_for_pending_transaction(struct pci_dev *dev)
4656 {
4657         if (!pci_is_pcie(dev))
4658                 return 1;
4659
4660         return pci_wait_for_pending(dev, pci_pcie_cap(dev) + PCI_EXP_DEVSTA,
4661                                     PCI_EXP_DEVSTA_TRPND);
4662 }
4663 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
4664
4665 /**
4666  * pcie_flr - initiate a PCIe function level reset
4667  * @dev: device to reset
4668  *
4669  * Initiate a function level reset unconditionally on @dev without
4670  * checking any flags and DEVCAP
4671  */
4672 int pcie_flr(struct pci_dev *dev)
4673 {
4674         if (!pci_wait_for_pending_transaction(dev))
4675                 pci_err(dev, "timed out waiting for pending transaction; performing function level reset anyway\n");
4676
4677         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
4678
4679         if (dev->imm_ready)
4680                 return 0;
4681
4682         /*
4683          * Per PCIe r4.0, sec 6.6.2, a device must complete an FLR within
4684          * 100ms, but may silently discard requests while the FLR is in
4685          * progress.  Wait 100ms before trying to access the device.
4686          */
4687         msleep(100);
4688
4689         return pci_dev_wait(dev, "FLR", PCIE_RESET_READY_POLL_MS);
4690 }
4691 EXPORT_SYMBOL_GPL(pcie_flr);
4692
4693 /**
4694  * pcie_reset_flr - initiate a PCIe function level reset
4695  * @dev: device to reset
4696  * @probe: if true, return 0 if device can be reset this way
4697  *
4698  * Initiate a function level reset on @dev.
4699  */
4700 int pcie_reset_flr(struct pci_dev *dev, bool probe)
4701 {
4702         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4703                 return -ENOTTY;
4704
4705         if (!(dev->devcap & PCI_EXP_DEVCAP_FLR))
4706                 return -ENOTTY;
4707
4708         if (probe)
4709                 return 0;
4710
4711         return pcie_flr(dev);
4712 }
4713 EXPORT_SYMBOL_GPL(pcie_reset_flr);
4714
4715 static int pci_af_flr(struct pci_dev *dev, bool probe)
4716 {
4717         int pos;
4718         u8 cap;
4719
4720         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
4721         if (!pos)
4722                 return -ENOTTY;
4723
4724         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4725                 return -ENOTTY;
4726
4727         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
4728         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
4729                 return -ENOTTY;
4730
4731         if (probe)
4732                 return 0;
4733
4734         /*
4735          * Wait for Transaction Pending bit to clear.  A word-aligned test
4736          * is used, so we use the control offset rather than status and shift
4737          * the test bit to match.
4738          */
4739         if (!pci_wait_for_pending(dev, pos + PCI_AF_CTRL,
4740                                  PCI_AF_STATUS_TP << 8))
4741                 pci_err(dev, "timed out waiting for pending transaction; performing AF function level reset anyway\n");
4742
4743         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
4744
4745         if (dev->imm_ready)
4746                 return 0;
4747
4748         /*
4749          * Per Advanced Capabilities for Conventional PCI ECN, 13 April 2006,
4750          * updated 27 July 2006; a device must complete an FLR within
4751          * 100ms, but may silently discard requests while the FLR is in
4752          * progress.  Wait 100ms before trying to access the device.
4753          */
4754         msleep(100);
4755
4756         return pci_dev_wait(dev, "AF_FLR", PCIE_RESET_READY_POLL_MS);
4757 }
4758
4759 /**
4760  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
4761  * @dev: Device to reset.
4762  * @probe: if true, return 0 if the device can be reset this way.
4763  *
4764  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
4765  * unset, it will be reinitialized internally when going from PCI_D3hot to
4766  * PCI_D0.  If that's the case and the device is not in a low-power state
4767  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
4768  *
4769  * NOTE: This causes the caller to sleep for twice the device power transition
4770  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
4771  * by default (i.e. unless the @dev's d3hot_delay field has a different value).
4772  * Moreover, only devices in D0 can be reset by this function.
4773  */
4774 static int pci_pm_reset(struct pci_dev *dev, bool probe)
4775 {
4776         u16 csr;
4777
4778         if (!dev->pm_cap || dev->dev_flags & PCI_DEV_FLAGS_NO_PM_RESET)
4779                 return -ENOTTY;
4780
4781         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
4782         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
4783                 return -ENOTTY;
4784
4785         if (probe)
4786                 return 0;
4787
4788         if (dev->current_state != PCI_D0)
4789                 return -EINVAL;
4790
4791         csr &= ~PCI_PM_CTRL_STATE_MASK;
4792         csr |= PCI_D3hot;
4793         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4794         pci_dev_d3_sleep(dev);
4795
4796         csr &= ~PCI_PM_CTRL_STATE_MASK;
4797         csr |= PCI_D0;
4798         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4799         pci_dev_d3_sleep(dev);
4800
4801         return pci_dev_wait(dev, "PM D3hot->D0", PCIE_RESET_READY_POLL_MS);
4802 }
4803
4804 /**
4805  * pcie_wait_for_link_delay - Wait until link is active or inactive
4806  * @pdev: Bridge device
4807  * @active: waiting for active or inactive?
4808  * @delay: Delay to wait after link has become active (in ms)
4809  *
4810  * Use this to wait till link becomes active or inactive.
4811  */
4812 static bool pcie_wait_for_link_delay(struct pci_dev *pdev, bool active,
4813                                      int delay)
4814 {
4815         int timeout = 1000;
4816         bool ret;
4817         u16 lnk_status;
4818
4819         /*
4820          * Some controllers might not implement link active reporting. In this
4821          * case, we wait for 1000 ms + any delay requested by the caller.
4822          */
4823         if (!pdev->link_active_reporting) {
4824                 msleep(timeout + delay);
4825                 return true;
4826         }
4827
4828         /*
4829          * PCIe r4.0 sec 6.6.1, a component must enter LTSSM Detect within 20ms,
4830          * after which we should expect an link active if the reset was
4831          * successful. If so, software must wait a minimum 100ms before sending
4832          * configuration requests to devices downstream this port.
4833          *
4834          * If the link fails to activate, either the device was physically
4835          * removed or the link is permanently failed.
4836          */
4837         if (active)
4838                 msleep(20);
4839         for (;;) {
4840                 pcie_capability_read_word(pdev, PCI_EXP_LNKSTA, &lnk_status);
4841                 ret = !!(lnk_status & PCI_EXP_LNKSTA_DLLLA);
4842                 if (ret == active)
4843                         break;
4844                 if (timeout <= 0)
4845                         break;
4846                 msleep(10);
4847                 timeout -= 10;
4848         }
4849         if (active && ret)
4850                 msleep(delay);
4851
4852         return ret == active;
4853 }
4854
4855 /**
4856  * pcie_wait_for_link - Wait until link is active or inactive
4857  * @pdev: Bridge device
4858  * @active: waiting for active or inactive?
4859  *
4860  * Use this to wait till link becomes active or inactive.
4861  */
4862 bool pcie_wait_for_link(struct pci_dev *pdev, bool active)
4863 {
4864         return pcie_wait_for_link_delay(pdev, active, 100);
4865 }
4866
4867 /*
4868  * Find maximum D3cold delay required by all the devices on the bus.  The
4869  * spec says 100 ms, but firmware can lower it and we allow drivers to
4870  * increase it as well.
4871  *
4872  * Called with @pci_bus_sem locked for reading.
4873  */
4874 static int pci_bus_max_d3cold_delay(const struct pci_bus *bus)
4875 {
4876         const struct pci_dev *pdev;
4877         int min_delay = 100;
4878         int max_delay = 0;
4879
4880         list_for_each_entry(pdev, &bus->devices, bus_list) {
4881                 if (pdev->d3cold_delay < min_delay)
4882                         min_delay = pdev->d3cold_delay;
4883                 if (pdev->d3cold_delay > max_delay)
4884                         max_delay = pdev->d3cold_delay;
4885         }
4886
4887         return max(min_delay, max_delay);
4888 }
4889
4890 /**
4891  * pci_bridge_wait_for_secondary_bus - Wait for secondary bus to be accessible
4892  * @dev: PCI bridge
4893  *
4894  * Handle necessary delays before access to the devices on the secondary
4895  * side of the bridge are permitted after D3cold to D0 transition.
4896  *
4897  * For PCIe this means the delays in PCIe 5.0 section 6.6.1. For
4898  * conventional PCI it means Tpvrh + Trhfa specified in PCI 3.0 section
4899  * 4.3.2.
4900  */
4901 void pci_bridge_wait_for_secondary_bus(struct pci_dev *dev)
4902 {
4903         struct pci_dev *child;
4904         int delay;
4905
4906         if (pci_dev_is_disconnected(dev))
4907                 return;
4908
4909         if (!pci_is_bridge(dev) || !dev->bridge_d3)
4910                 return;
4911
4912         down_read(&pci_bus_sem);
4913
4914         /*
4915          * We only deal with devices that are present currently on the bus.
4916          * For any hot-added devices the access delay is handled in pciehp
4917          * board_added(). In case of ACPI hotplug the firmware is expected
4918          * to configure the devices before OS is notified.
4919          */
4920         if (!dev->subordinate || list_empty(&dev->subordinate->devices)) {
4921                 up_read(&pci_bus_sem);
4922                 return;
4923         }
4924
4925         /* Take d3cold_delay requirements into account */
4926         delay = pci_bus_max_d3cold_delay(dev->subordinate);
4927         if (!delay) {
4928                 up_read(&pci_bus_sem);
4929                 return;
4930         }
4931
4932         child = list_first_entry(&dev->subordinate->devices, struct pci_dev,
4933                                  bus_list);
4934         up_read(&pci_bus_sem);
4935
4936         /*
4937          * Conventional PCI and PCI-X we need to wait Tpvrh + Trhfa before
4938          * accessing the device after reset (that is 1000 ms + 100 ms). In
4939          * practice this should not be needed because we don't do power
4940          * management for them (see pci_bridge_d3_possible()).
4941          */
4942         if (!pci_is_pcie(dev)) {
4943                 pci_dbg(dev, "waiting %d ms for secondary bus\n", 1000 + delay);
4944                 msleep(1000 + delay);
4945                 return;
4946         }
4947
4948         /*
4949          * For PCIe downstream and root ports that do not support speeds
4950          * greater than 5 GT/s need to wait minimum 100 ms. For higher
4951          * speeds (gen3) we need to wait first for the data link layer to
4952          * become active.
4953          *
4954          * However, 100 ms is the minimum and the PCIe spec says the
4955          * software must allow at least 1s before it can determine that the
4956          * device that did not respond is a broken device. There is
4957          * evidence that 100 ms is not always enough, for example certain
4958          * Titan Ridge xHCI controller does not always respond to
4959          * configuration requests if we only wait for 100 ms (see
4960          * https://bugzilla.kernel.org/show_bug.cgi?id=203885).
4961          *
4962          * Therefore we wait for 100 ms and check for the device presence.
4963          * If it is still not present give it an additional 100 ms.
4964          */
4965         if (!pcie_downstream_port(dev))
4966                 return;
4967
4968         if (pcie_get_speed_cap(dev) <= PCIE_SPEED_5_0GT) {
4969                 pci_dbg(dev, "waiting %d ms for downstream link\n", delay);
4970                 msleep(delay);
4971         } else {
4972                 pci_dbg(dev, "waiting %d ms for downstream link, after activation\n",
4973                         delay);
4974                 if (!pcie_wait_for_link_delay(dev, true, delay)) {
4975                         /* Did not train, no need to wait any further */
4976                         pci_info(dev, "Data Link Layer Link Active not set in 1000 msec\n");
4977                         return;
4978                 }
4979         }
4980
4981         if (!pci_device_is_present(child)) {
4982                 pci_dbg(child, "waiting additional %d ms to become accessible\n", delay);
4983                 msleep(delay);
4984         }
4985 }
4986
4987 void pci_reset_secondary_bus(struct pci_dev *dev)
4988 {
4989         u16 ctrl;
4990
4991         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
4992         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
4993         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
4994
4995         /*
4996          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
4997          * this to 2ms to ensure that we meet the minimum requirement.
4998          */
4999         msleep(2);
5000
5001         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
5002         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
5003
5004         /*
5005          * Trhfa for conventional PCI is 2^25 clock cycles.
5006          * Assuming a minimum 33MHz clock this results in a 1s
5007          * delay before we can consider subordinate devices to
5008          * be re-initialized.  PCIe has some ways to shorten this,
5009          * but we don't make use of them yet.
5010          */
5011         ssleep(1);
5012 }
5013
5014 void __weak pcibios_reset_secondary_bus(struct pci_dev *dev)
5015 {
5016         pci_reset_secondary_bus(dev);
5017 }
5018
5019 /**
5020  * pci_bridge_secondary_bus_reset - Reset the secondary bus on a PCI bridge.
5021  * @dev: Bridge device
5022  *
5023  * Use the bridge control register to assert reset on the secondary bus.
5024  * Devices on the secondary bus are left in power-on state.
5025  */
5026 int pci_bridge_secondary_bus_reset(struct pci_dev *dev)
5027 {
5028         pcibios_reset_secondary_bus(dev);
5029
5030         return pci_dev_wait(dev, "bus reset", PCIE_RESET_READY_POLL_MS);
5031 }
5032 EXPORT_SYMBOL_GPL(pci_bridge_secondary_bus_reset);
5033
5034 static int pci_parent_bus_reset(struct pci_dev *dev, bool probe)
5035 {
5036         struct pci_dev *pdev;
5037
5038         if (pci_is_root_bus(dev->bus) || dev->subordinate ||
5039             !dev->bus->self || dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5040                 return -ENOTTY;
5041
5042         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
5043                 if (pdev != dev)
5044                         return -ENOTTY;
5045
5046         if (probe)
5047                 return 0;
5048
5049         return pci_bridge_secondary_bus_reset(dev->bus->self);
5050 }
5051
5052 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, bool probe)
5053 {
5054         int rc = -ENOTTY;
5055
5056         if (!hotplug || !try_module_get(hotplug->owner))
5057                 return rc;
5058
5059         if (hotplug->ops->reset_slot)
5060                 rc = hotplug->ops->reset_slot(hotplug, probe);
5061
5062         module_put(hotplug->owner);
5063
5064         return rc;
5065 }
5066
5067 static int pci_dev_reset_slot_function(struct pci_dev *dev, bool probe)
5068 {
5069         if (dev->multifunction || dev->subordinate || !dev->slot ||
5070             dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5071                 return -ENOTTY;
5072
5073         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
5074 }
5075
5076 static int pci_reset_bus_function(struct pci_dev *dev, bool probe)
5077 {
5078         int rc;
5079
5080         rc = pci_dev_reset_slot_function(dev, probe);
5081         if (rc != -ENOTTY)
5082                 return rc;
5083         return pci_parent_bus_reset(dev, probe);
5084 }
5085
5086 void pci_dev_lock(struct pci_dev *dev)
5087 {
5088         pci_cfg_access_lock(dev);
5089         /* block PM suspend, driver probe, etc. */
5090         device_lock(&dev->dev);
5091 }
5092 EXPORT_SYMBOL_GPL(pci_dev_lock);
5093
5094 /* Return 1 on successful lock, 0 on contention */
5095 int pci_dev_trylock(struct pci_dev *dev)
5096 {
5097         if (pci_cfg_access_trylock(dev)) {
5098                 if (device_trylock(&dev->dev))
5099                         return 1;
5100                 pci_cfg_access_unlock(dev);
5101         }
5102
5103         return 0;
5104 }
5105 EXPORT_SYMBOL_GPL(pci_dev_trylock);
5106
5107 void pci_dev_unlock(struct pci_dev *dev)
5108 {
5109         device_unlock(&dev->dev);
5110         pci_cfg_access_unlock(dev);
5111 }
5112 EXPORT_SYMBOL_GPL(pci_dev_unlock);
5113
5114 static void pci_dev_save_and_disable(struct pci_dev *dev)
5115 {
5116         const struct pci_error_handlers *err_handler =
5117                         dev->driver ? dev->driver->err_handler : NULL;
5118
5119         /*
5120          * dev->driver->err_handler->reset_prepare() is protected against
5121          * races with ->remove() by the device lock, which must be held by
5122          * the caller.
5123          */
5124         if (err_handler && err_handler->reset_prepare)
5125                 err_handler->reset_prepare(dev);
5126
5127         /*
5128          * Wake-up device prior to save.  PM registers default to D0 after
5129          * reset and a simple register restore doesn't reliably return
5130          * to a non-D0 state anyway.
5131          */
5132         pci_set_power_state(dev, PCI_D0);
5133
5134         pci_save_state(dev);
5135         /*
5136          * Disable the device by clearing the Command register, except for
5137          * INTx-disable which is set.  This not only disables MMIO and I/O port
5138          * BARs, but also prevents the device from being Bus Master, preventing
5139          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
5140          * compliant devices, INTx-disable prevents legacy interrupts.
5141          */
5142         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
5143 }
5144
5145 static void pci_dev_restore(struct pci_dev *dev)
5146 {
5147         const struct pci_error_handlers *err_handler =
5148                         dev->driver ? dev->driver->err_handler : NULL;
5149
5150         pci_restore_state(dev);
5151
5152         /*
5153          * dev->driver->err_handler->reset_done() is protected against
5154          * races with ->remove() by the device lock, which must be held by
5155          * the caller.
5156          */
5157         if (err_handler && err_handler->reset_done)
5158                 err_handler->reset_done(dev);
5159 }
5160
5161 /* dev->reset_methods[] is a 0-terminated list of indices into this array */
5162 static const struct pci_reset_fn_method pci_reset_fn_methods[] = {
5163         { },
5164         { pci_dev_specific_reset, .name = "device_specific" },
5165         { pci_dev_acpi_reset, .name = "acpi" },
5166         { pcie_reset_flr, .name = "flr" },
5167         { pci_af_flr, .name = "af_flr" },
5168         { pci_pm_reset, .name = "pm" },
5169         { pci_reset_bus_function, .name = "bus" },
5170 };
5171
5172 static ssize_t reset_method_show(struct device *dev,
5173                                  struct device_attribute *attr, char *buf)
5174 {
5175         struct pci_dev *pdev = to_pci_dev(dev);
5176         ssize_t len = 0;
5177         int i, m;
5178
5179         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5180                 m = pdev->reset_methods[i];
5181                 if (!m)
5182                         break;
5183
5184                 len += sysfs_emit_at(buf, len, "%s%s", len ? " " : "",
5185                                      pci_reset_fn_methods[m].name);
5186         }
5187
5188         if (len)
5189                 len += sysfs_emit_at(buf, len, "\n");
5190
5191         return len;
5192 }
5193
5194 static int reset_method_lookup(const char *name)
5195 {
5196         int m;
5197
5198         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5199                 if (sysfs_streq(name, pci_reset_fn_methods[m].name))
5200                         return m;
5201         }
5202
5203         return 0;       /* not found */
5204 }
5205
5206 static ssize_t reset_method_store(struct device *dev,
5207                                   struct device_attribute *attr,
5208                                   const char *buf, size_t count)
5209 {
5210         struct pci_dev *pdev = to_pci_dev(dev);
5211         char *options, *name;
5212         int m, n;
5213         u8 reset_methods[PCI_NUM_RESET_METHODS] = { 0 };
5214
5215         if (sysfs_streq(buf, "")) {
5216                 pdev->reset_methods[0] = 0;
5217                 pci_warn(pdev, "All device reset methods disabled by user");
5218                 return count;
5219         }
5220
5221         if (sysfs_streq(buf, "default")) {
5222                 pci_init_reset_methods(pdev);
5223                 return count;
5224         }
5225
5226         options = kstrndup(buf, count, GFP_KERNEL);
5227         if (!options)
5228                 return -ENOMEM;
5229
5230         n = 0;
5231         while ((name = strsep(&options, " ")) != NULL) {
5232                 if (sysfs_streq(name, ""))
5233                         continue;
5234
5235                 name = strim(name);
5236
5237                 m = reset_method_lookup(name);
5238                 if (!m) {
5239                         pci_err(pdev, "Invalid reset method '%s'", name);
5240                         goto error;
5241                 }
5242
5243                 if (pci_reset_fn_methods[m].reset_fn(pdev, PCI_RESET_PROBE)) {
5244                         pci_err(pdev, "Unsupported reset method '%s'", name);
5245                         goto error;
5246                 }
5247
5248                 if (n == PCI_NUM_RESET_METHODS - 1) {
5249                         pci_err(pdev, "Too many reset methods\n");
5250                         goto error;
5251                 }
5252
5253                 reset_methods[n++] = m;
5254         }
5255
5256         reset_methods[n] = 0;
5257
5258         /* Warn if dev-specific supported but not highest priority */
5259         if (pci_reset_fn_methods[1].reset_fn(pdev, PCI_RESET_PROBE) == 0 &&
5260             reset_methods[0] != 1)
5261                 pci_warn(pdev, "Device-specific reset disabled/de-prioritized by user");
5262         memcpy(pdev->reset_methods, reset_methods, sizeof(pdev->reset_methods));
5263         kfree(options);
5264         return count;
5265
5266 error:
5267         /* Leave previous methods unchanged */
5268         kfree(options);
5269         return -EINVAL;
5270 }
5271 static DEVICE_ATTR_RW(reset_method);
5272
5273 static struct attribute *pci_dev_reset_method_attrs[] = {
5274         &dev_attr_reset_method.attr,
5275         NULL,
5276 };
5277
5278 static umode_t pci_dev_reset_method_attr_is_visible(struct kobject *kobj,
5279                                                     struct attribute *a, int n)
5280 {
5281         struct pci_dev *pdev = to_pci_dev(kobj_to_dev(kobj));
5282
5283         if (!pci_reset_supported(pdev))
5284                 return 0;
5285
5286         return a->mode;
5287 }
5288
5289 const struct attribute_group pci_dev_reset_method_attr_group = {
5290         .attrs = pci_dev_reset_method_attrs,
5291         .is_visible = pci_dev_reset_method_attr_is_visible,
5292 };
5293
5294 /**
5295  * __pci_reset_function_locked - reset a PCI device function while holding
5296  * the @dev mutex lock.
5297  * @dev: PCI device to reset
5298  *
5299  * Some devices allow an individual function to be reset without affecting
5300  * other functions in the same device.  The PCI device must be responsive
5301  * to PCI config space in order to use this function.
5302  *
5303  * The device function is presumed to be unused and the caller is holding
5304  * the device mutex lock when this function is called.
5305  *
5306  * Resetting the device will make the contents of PCI configuration space
5307  * random, so any caller of this must be prepared to reinitialise the
5308  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
5309  * etc.
5310  *
5311  * Returns 0 if the device function was successfully reset or negative if the
5312  * device doesn't support resetting a single function.
5313  */
5314 int __pci_reset_function_locked(struct pci_dev *dev)
5315 {
5316         int i, m, rc;
5317
5318         might_sleep();
5319
5320         /*
5321          * A reset method returns -ENOTTY if it doesn't support this device and
5322          * we should try the next method.
5323          *
5324          * If it returns 0 (success), we're finished.  If it returns any other
5325          * error, we're also finished: this indicates that further reset
5326          * mechanisms might be broken on the device.
5327          */
5328         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5329                 m = dev->reset_methods[i];
5330                 if (!m)
5331                         return -ENOTTY;
5332
5333                 rc = pci_reset_fn_methods[m].reset_fn(dev, PCI_RESET_DO_RESET);
5334                 if (!rc)
5335                         return 0;
5336                 if (rc != -ENOTTY)
5337                         return rc;
5338         }
5339
5340         return -ENOTTY;
5341 }
5342 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
5343
5344 /**
5345  * pci_init_reset_methods - check whether device can be safely reset
5346  * and store supported reset mechanisms.
5347  * @dev: PCI device to check for reset mechanisms
5348  *
5349  * Some devices allow an individual function to be reset without affecting
5350  * other functions in the same device.  The PCI device must be in D0-D3hot
5351  * state.
5352  *
5353  * Stores reset mechanisms supported by device in reset_methods byte array
5354  * which is a member of struct pci_dev.
5355  */
5356 void pci_init_reset_methods(struct pci_dev *dev)
5357 {
5358         int m, i, rc;
5359
5360         BUILD_BUG_ON(ARRAY_SIZE(pci_reset_fn_methods) != PCI_NUM_RESET_METHODS);
5361
5362         might_sleep();
5363
5364         i = 0;
5365         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5366                 rc = pci_reset_fn_methods[m].reset_fn(dev, PCI_RESET_PROBE);
5367                 if (!rc)
5368                         dev->reset_methods[i++] = m;
5369                 else if (rc != -ENOTTY)
5370                         break;
5371         }
5372
5373         dev->reset_methods[i] = 0;
5374 }
5375
5376 /**
5377  * pci_reset_function - quiesce and reset a PCI device function
5378  * @dev: PCI device to reset
5379  *
5380  * Some devices allow an individual function to be reset without affecting
5381  * other functions in the same device.  The PCI device must be responsive
5382  * to PCI config space in order to use this function.
5383  *
5384  * This function does not just reset the PCI portion of a device, but
5385  * clears all the state associated with the device.  This function differs
5386  * from __pci_reset_function_locked() in that it saves and restores device state
5387  * over the reset and takes the PCI device lock.
5388  *
5389  * Returns 0 if the device function was successfully reset or negative if the
5390  * device doesn't support resetting a single function.
5391  */
5392 int pci_reset_function(struct pci_dev *dev)
5393 {
5394         int rc;
5395
5396         if (!pci_reset_supported(dev))
5397                 return -ENOTTY;
5398
5399         pci_dev_lock(dev);
5400         pci_dev_save_and_disable(dev);
5401
5402         rc = __pci_reset_function_locked(dev);
5403
5404         pci_dev_restore(dev);
5405         pci_dev_unlock(dev);
5406
5407         return rc;
5408 }
5409 EXPORT_SYMBOL_GPL(pci_reset_function);
5410
5411 /**
5412  * pci_reset_function_locked - quiesce and reset a PCI device function
5413  * @dev: PCI device to reset
5414  *
5415  * Some devices allow an individual function to be reset without affecting
5416  * other functions in the same device.  The PCI device must be responsive
5417  * to PCI config space in order to use this function.
5418  *
5419  * This function does not just reset the PCI portion of a device, but
5420  * clears all the state associated with the device.  This function differs
5421  * from __pci_reset_function_locked() in that it saves and restores device state
5422  * over the reset.  It also differs from pci_reset_function() in that it
5423  * requires the PCI device lock to be held.
5424  *
5425  * Returns 0 if the device function was successfully reset or negative if the
5426  * device doesn't support resetting a single function.
5427  */
5428 int pci_reset_function_locked(struct pci_dev *dev)
5429 {
5430         int rc;
5431
5432         if (!pci_reset_supported(dev))
5433                 return -ENOTTY;
5434
5435         pci_dev_save_and_disable(dev);
5436
5437         rc = __pci_reset_function_locked(dev);
5438
5439         pci_dev_restore(dev);
5440
5441         return rc;
5442 }
5443 EXPORT_SYMBOL_GPL(pci_reset_function_locked);
5444
5445 /**
5446  * pci_try_reset_function - quiesce and reset a PCI device function
5447  * @dev: PCI device to reset
5448  *
5449  * Same as above, except return -EAGAIN if unable to lock device.
5450  */
5451 int pci_try_reset_function(struct pci_dev *dev)
5452 {
5453         int rc;
5454
5455         if (!pci_reset_supported(dev))
5456                 return -ENOTTY;
5457
5458         if (!pci_dev_trylock(dev))
5459                 return -EAGAIN;
5460
5461         pci_dev_save_and_disable(dev);
5462         rc = __pci_reset_function_locked(dev);
5463         pci_dev_restore(dev);
5464         pci_dev_unlock(dev);
5465
5466         return rc;
5467 }
5468 EXPORT_SYMBOL_GPL(pci_try_reset_function);
5469
5470 /* Do any devices on or below this bus prevent a bus reset? */
5471 static bool pci_bus_resetable(struct pci_bus *bus)
5472 {
5473         struct pci_dev *dev;
5474
5475
5476         if (bus->self && (bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5477                 return false;
5478
5479         list_for_each_entry(dev, &bus->devices, bus_list) {
5480                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5481                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5482                         return false;
5483         }
5484
5485         return true;
5486 }
5487
5488 /* Lock devices from the top of the tree down */
5489 static void pci_bus_lock(struct pci_bus *bus)
5490 {
5491         struct pci_dev *dev;
5492
5493         list_for_each_entry(dev, &bus->devices, bus_list) {
5494                 pci_dev_lock(dev);
5495                 if (dev->subordinate)
5496                         pci_bus_lock(dev->subordinate);
5497         }
5498 }
5499
5500 /* Unlock devices from the bottom of the tree up */
5501 static void pci_bus_unlock(struct pci_bus *bus)
5502 {
5503         struct pci_dev *dev;
5504
5505         list_for_each_entry(dev, &bus->devices, bus_list) {
5506                 if (dev->subordinate)
5507                         pci_bus_unlock(dev->subordinate);
5508                 pci_dev_unlock(dev);
5509         }
5510 }
5511
5512 /* Return 1 on successful lock, 0 on contention */
5513 static int pci_bus_trylock(struct pci_bus *bus)
5514 {
5515         struct pci_dev *dev;
5516
5517         list_for_each_entry(dev, &bus->devices, bus_list) {
5518                 if (!pci_dev_trylock(dev))
5519                         goto unlock;
5520                 if (dev->subordinate) {
5521                         if (!pci_bus_trylock(dev->subordinate)) {
5522                                 pci_dev_unlock(dev);
5523                                 goto unlock;
5524                         }
5525                 }
5526         }
5527         return 1;
5528
5529 unlock:
5530         list_for_each_entry_continue_reverse(dev, &bus->devices, bus_list) {
5531                 if (dev->subordinate)
5532                         pci_bus_unlock(dev->subordinate);
5533                 pci_dev_unlock(dev);
5534         }
5535         return 0;
5536 }
5537
5538 /* Do any devices on or below this slot prevent a bus reset? */
5539 static bool pci_slot_resetable(struct pci_slot *slot)
5540 {
5541         struct pci_dev *dev;
5542
5543         if (slot->bus->self &&
5544             (slot->bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5545                 return false;
5546
5547         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5548                 if (!dev->slot || dev->slot != slot)
5549                         continue;
5550                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5551                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5552                         return false;
5553         }
5554
5555         return true;
5556 }
5557
5558 /* Lock devices from the top of the tree down */
5559 static void pci_slot_lock(struct pci_slot *slot)
5560 {
5561         struct pci_dev *dev;
5562
5563         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5564                 if (!dev->slot || dev->slot != slot)
5565                         continue;
5566                 pci_dev_lock(dev);
5567                 if (dev->subordinate)
5568                         pci_bus_lock(dev->subordinate);
5569         }
5570 }
5571
5572 /* Unlock devices from the bottom of the tree up */
5573 static void pci_slot_unlock(struct pci_slot *slot)
5574 {
5575         struct pci_dev *dev;
5576
5577         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5578                 if (!dev->slot || dev->slot != slot)
5579                         continue;
5580                 if (dev->subordinate)
5581                         pci_bus_unlock(dev->subordinate);
5582                 pci_dev_unlock(dev);
5583         }
5584 }
5585
5586 /* Return 1 on successful lock, 0 on contention */
5587 static int pci_slot_trylock(struct pci_slot *slot)
5588 {
5589         struct pci_dev *dev;
5590
5591         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5592                 if (!dev->slot || dev->slot != slot)
5593                         continue;
5594                 if (!pci_dev_trylock(dev))
5595                         goto unlock;
5596                 if (dev->subordinate) {
5597                         if (!pci_bus_trylock(dev->subordinate)) {
5598                                 pci_dev_unlock(dev);
5599                                 goto unlock;
5600                         }
5601                 }
5602         }
5603         return 1;
5604
5605 unlock:
5606         list_for_each_entry_continue_reverse(dev,
5607                                              &slot->bus->devices, bus_list) {
5608                 if (!dev->slot || dev->slot != slot)
5609                         continue;
5610                 if (dev->subordinate)
5611                         pci_bus_unlock(dev->subordinate);
5612                 pci_dev_unlock(dev);
5613         }
5614         return 0;
5615 }
5616
5617 /*
5618  * Save and disable devices from the top of the tree down while holding
5619  * the @dev mutex lock for the entire tree.
5620  */
5621 static void pci_bus_save_and_disable_locked(struct pci_bus *bus)
5622 {
5623         struct pci_dev *dev;
5624
5625         list_for_each_entry(dev, &bus->devices, bus_list) {
5626                 pci_dev_save_and_disable(dev);
5627                 if (dev->subordinate)
5628                         pci_bus_save_and_disable_locked(dev->subordinate);
5629         }
5630 }
5631
5632 /*
5633  * Restore devices from top of the tree down while holding @dev mutex lock
5634  * for the entire tree.  Parent bridges need to be restored before we can
5635  * get to subordinate devices.
5636  */
5637 static void pci_bus_restore_locked(struct pci_bus *bus)
5638 {
5639         struct pci_dev *dev;
5640
5641         list_for_each_entry(dev, &bus->devices, bus_list) {
5642                 pci_dev_restore(dev);
5643                 if (dev->subordinate)
5644                         pci_bus_restore_locked(dev->subordinate);
5645         }
5646 }
5647
5648 /*
5649  * Save and disable devices from the top of the tree down while holding
5650  * the @dev mutex lock for the entire tree.
5651  */
5652 static void pci_slot_save_and_disable_locked(struct pci_slot *slot)
5653 {
5654         struct pci_dev *dev;
5655
5656         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5657                 if (!dev->slot || dev->slot != slot)
5658                         continue;
5659                 pci_dev_save_and_disable(dev);
5660                 if (dev->subordinate)
5661                         pci_bus_save_and_disable_locked(dev->subordinate);
5662         }
5663 }
5664
5665 /*
5666  * Restore devices from top of the tree down while holding @dev mutex lock
5667  * for the entire tree.  Parent bridges need to be restored before we can
5668  * get to subordinate devices.
5669  */
5670 static void pci_slot_restore_locked(struct pci_slot *slot)
5671 {
5672         struct pci_dev *dev;
5673
5674         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5675                 if (!dev->slot || dev->slot != slot)
5676                         continue;
5677                 pci_dev_restore(dev);
5678                 if (dev->subordinate)
5679                         pci_bus_restore_locked(dev->subordinate);
5680         }
5681 }
5682
5683 static int pci_slot_reset(struct pci_slot *slot, bool probe)
5684 {
5685         int rc;
5686
5687         if (!slot || !pci_slot_resetable(slot))
5688                 return -ENOTTY;
5689
5690         if (!probe)
5691                 pci_slot_lock(slot);
5692
5693         might_sleep();
5694
5695         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
5696
5697         if (!probe)
5698                 pci_slot_unlock(slot);
5699
5700         return rc;
5701 }
5702
5703 /**
5704  * pci_probe_reset_slot - probe whether a PCI slot can be reset
5705  * @slot: PCI slot to probe
5706  *
5707  * Return 0 if slot can be reset, negative if a slot reset is not supported.
5708  */
5709 int pci_probe_reset_slot(struct pci_slot *slot)
5710 {
5711         return pci_slot_reset(slot, PCI_RESET_PROBE);
5712 }
5713 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
5714
5715 /**
5716  * __pci_reset_slot - Try to reset a PCI slot
5717  * @slot: PCI slot to reset
5718  *
5719  * A PCI bus may host multiple slots, each slot may support a reset mechanism
5720  * independent of other slots.  For instance, some slots may support slot power
5721  * control.  In the case of a 1:1 bus to slot architecture, this function may
5722  * wrap the bus reset to avoid spurious slot related events such as hotplug.
5723  * Generally a slot reset should be attempted before a bus reset.  All of the
5724  * function of the slot and any subordinate buses behind the slot are reset
5725  * through this function.  PCI config space of all devices in the slot and
5726  * behind the slot is saved before and restored after reset.
5727  *
5728  * Same as above except return -EAGAIN if the slot cannot be locked
5729  */
5730 static int __pci_reset_slot(struct pci_slot *slot)
5731 {
5732         int rc;
5733
5734         rc = pci_slot_reset(slot, PCI_RESET_PROBE);
5735         if (rc)
5736                 return rc;
5737
5738         if (pci_slot_trylock(slot)) {
5739                 pci_slot_save_and_disable_locked(slot);
5740                 might_sleep();
5741                 rc = pci_reset_hotplug_slot(slot->hotplug, PCI_RESET_DO_RESET);
5742                 pci_slot_restore_locked(slot);
5743                 pci_slot_unlock(slot);
5744         } else
5745                 rc = -EAGAIN;
5746
5747         return rc;
5748 }
5749
5750 static int pci_bus_reset(struct pci_bus *bus, bool probe)
5751 {
5752         int ret;
5753
5754         if (!bus->self || !pci_bus_resetable(bus))
5755                 return -ENOTTY;
5756
5757         if (probe)
5758                 return 0;
5759
5760         pci_bus_lock(bus);
5761
5762         might_sleep();
5763
5764         ret = pci_bridge_secondary_bus_reset(bus->self);
5765
5766         pci_bus_unlock(bus);
5767
5768         return ret;
5769 }
5770
5771 /**
5772  * pci_bus_error_reset - reset the bridge's subordinate bus
5773  * @bridge: The parent device that connects to the bus to reset
5774  *
5775  * This function will first try to reset the slots on this bus if the method is
5776  * available. If slot reset fails or is not available, this will fall back to a
5777  * secondary bus reset.
5778  */
5779 int pci_bus_error_reset(struct pci_dev *bridge)
5780 {
5781         struct pci_bus *bus = bridge->subordinate;
5782         struct pci_slot *slot;
5783
5784         if (!bus)
5785                 return -ENOTTY;
5786
5787         mutex_lock(&pci_slot_mutex);
5788         if (list_empty(&bus->slots))
5789                 goto bus_reset;
5790
5791         list_for_each_entry(slot, &bus->slots, list)
5792                 if (pci_probe_reset_slot(slot))
5793                         goto bus_reset;
5794
5795         list_for_each_entry(slot, &bus->slots, list)
5796                 if (pci_slot_reset(slot, PCI_RESET_DO_RESET))
5797                         goto bus_reset;
5798
5799         mutex_unlock(&pci_slot_mutex);
5800         return 0;
5801 bus_reset:
5802         mutex_unlock(&pci_slot_mutex);
5803         return pci_bus_reset(bridge->subordinate, PCI_RESET_DO_RESET);
5804 }
5805
5806 /**
5807  * pci_probe_reset_bus - probe whether a PCI bus can be reset
5808  * @bus: PCI bus to probe
5809  *
5810  * Return 0 if bus can be reset, negative if a bus reset is not supported.
5811  */
5812 int pci_probe_reset_bus(struct pci_bus *bus)
5813 {
5814         return pci_bus_reset(bus, PCI_RESET_PROBE);
5815 }
5816 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
5817
5818 /**
5819  * __pci_reset_bus - Try to reset a PCI bus
5820  * @bus: top level PCI bus to reset
5821  *
5822  * Same as above except return -EAGAIN if the bus cannot be locked
5823  */
5824 static int __pci_reset_bus(struct pci_bus *bus)
5825 {
5826         int rc;
5827
5828         rc = pci_bus_reset(bus, PCI_RESET_PROBE);
5829         if (rc)
5830                 return rc;
5831
5832         if (pci_bus_trylock(bus)) {
5833                 pci_bus_save_and_disable_locked(bus);
5834                 might_sleep();
5835                 rc = pci_bridge_secondary_bus_reset(bus->self);
5836                 pci_bus_restore_locked(bus);
5837                 pci_bus_unlock(bus);
5838         } else
5839                 rc = -EAGAIN;
5840
5841         return rc;
5842 }
5843
5844 /**
5845  * pci_reset_bus - Try to reset a PCI bus
5846  * @pdev: top level PCI device to reset via slot/bus
5847  *
5848  * Same as above except return -EAGAIN if the bus cannot be locked
5849  */
5850 int pci_reset_bus(struct pci_dev *pdev)
5851 {
5852         return (!pci_probe_reset_slot(pdev->slot)) ?
5853             __pci_reset_slot(pdev->slot) : __pci_reset_bus(pdev->bus);
5854 }
5855 EXPORT_SYMBOL_GPL(pci_reset_bus);
5856
5857 /**
5858  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
5859  * @dev: PCI device to query
5860  *
5861  * Returns mmrbc: maximum designed memory read count in bytes or
5862  * appropriate error value.
5863  */
5864 int pcix_get_max_mmrbc(struct pci_dev *dev)
5865 {
5866         int cap;
5867         u32 stat;
5868
5869         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5870         if (!cap)
5871                 return -EINVAL;
5872
5873         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5874                 return -EINVAL;
5875
5876         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
5877 }
5878 EXPORT_SYMBOL(pcix_get_max_mmrbc);
5879
5880 /**
5881  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
5882  * @dev: PCI device to query
5883  *
5884  * Returns mmrbc: maximum memory read count in bytes or appropriate error
5885  * value.
5886  */
5887 int pcix_get_mmrbc(struct pci_dev *dev)
5888 {
5889         int cap;
5890         u16 cmd;
5891
5892         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5893         if (!cap)
5894                 return -EINVAL;
5895
5896         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5897                 return -EINVAL;
5898
5899         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
5900 }
5901 EXPORT_SYMBOL(pcix_get_mmrbc);
5902
5903 /**
5904  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
5905  * @dev: PCI device to query
5906  * @mmrbc: maximum memory read count in bytes
5907  *    valid values are 512, 1024, 2048, 4096
5908  *
5909  * If possible sets maximum memory read byte count, some bridges have errata
5910  * that prevent this.
5911  */
5912 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
5913 {
5914         int cap;
5915         u32 stat, v, o;
5916         u16 cmd;
5917
5918         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
5919                 return -EINVAL;
5920
5921         v = ffs(mmrbc) - 10;
5922
5923         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5924         if (!cap)
5925                 return -EINVAL;
5926
5927         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5928                 return -EINVAL;
5929
5930         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
5931                 return -E2BIG;
5932
5933         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5934                 return -EINVAL;
5935
5936         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
5937         if (o != v) {
5938                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
5939                         return -EIO;
5940
5941                 cmd &= ~PCI_X_CMD_MAX_READ;
5942                 cmd |= v << 2;
5943                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
5944                         return -EIO;
5945         }
5946         return 0;
5947 }
5948 EXPORT_SYMBOL(pcix_set_mmrbc);
5949
5950 /**
5951  * pcie_get_readrq - get PCI Express read request size
5952  * @dev: PCI device to query
5953  *
5954  * Returns maximum memory read request in bytes or appropriate error value.
5955  */
5956 int pcie_get_readrq(struct pci_dev *dev)
5957 {
5958         u16 ctl;
5959
5960         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
5961
5962         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
5963 }
5964 EXPORT_SYMBOL(pcie_get_readrq);
5965
5966 /**
5967  * pcie_set_readrq - set PCI Express maximum memory read request
5968  * @dev: PCI device to query
5969  * @rq: maximum memory read count in bytes
5970  *    valid values are 128, 256, 512, 1024, 2048, 4096
5971  *
5972  * If possible sets maximum memory read request in bytes
5973  */
5974 int pcie_set_readrq(struct pci_dev *dev, int rq)
5975 {
5976         u16 v;
5977         int ret;
5978
5979         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
5980                 return -EINVAL;
5981
5982         /*
5983          * If using the "performance" PCIe config, we clamp the read rq
5984          * size to the max packet size to keep the host bridge from
5985          * generating requests larger than we can cope with.
5986          */
5987         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
5988                 int mps = pcie_get_mps(dev);
5989
5990                 if (mps < rq)
5991                         rq = mps;
5992         }
5993
5994         v = (ffs(rq) - 8) << 12;
5995
5996         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
5997                                                   PCI_EXP_DEVCTL_READRQ, v);
5998
5999         return pcibios_err_to_errno(ret);
6000 }
6001 EXPORT_SYMBOL(pcie_set_readrq);
6002
6003 /**
6004  * pcie_get_mps - get PCI Express maximum payload size
6005  * @dev: PCI device to query
6006  *
6007  * Returns maximum payload size in bytes
6008  */
6009 int pcie_get_mps(struct pci_dev *dev)
6010 {
6011         u16 ctl;
6012
6013         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
6014
6015         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
6016 }
6017 EXPORT_SYMBOL(pcie_get_mps);
6018
6019 /**
6020  * pcie_set_mps - set PCI Express maximum payload size
6021  * @dev: PCI device to query
6022  * @mps: maximum payload size in bytes
6023  *    valid values are 128, 256, 512, 1024, 2048, 4096
6024  *
6025  * If possible sets maximum payload size
6026  */
6027 int pcie_set_mps(struct pci_dev *dev, int mps)
6028 {
6029         u16 v;
6030         int ret;
6031
6032         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
6033                 return -EINVAL;
6034
6035         v = ffs(mps) - 8;
6036         if (v > dev->pcie_mpss)
6037                 return -EINVAL;
6038         v <<= 5;
6039
6040         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
6041                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
6042
6043         return pcibios_err_to_errno(ret);
6044 }
6045 EXPORT_SYMBOL(pcie_set_mps);
6046
6047 /**
6048  * pcie_bandwidth_available - determine minimum link settings of a PCIe
6049  *                            device and its bandwidth limitation
6050  * @dev: PCI device to query
6051  * @limiting_dev: storage for device causing the bandwidth limitation
6052  * @speed: storage for speed of limiting device
6053  * @width: storage for width of limiting device
6054  *
6055  * Walk up the PCI device chain and find the point where the minimum
6056  * bandwidth is available.  Return the bandwidth available there and (if
6057  * limiting_dev, speed, and width pointers are supplied) information about
6058  * that point.  The bandwidth returned is in Mb/s, i.e., megabits/second of
6059  * raw bandwidth.
6060  */
6061 u32 pcie_bandwidth_available(struct pci_dev *dev, struct pci_dev **limiting_dev,
6062                              enum pci_bus_speed *speed,
6063                              enum pcie_link_width *width)
6064 {
6065         u16 lnksta;
6066         enum pci_bus_speed next_speed;
6067         enum pcie_link_width next_width;
6068         u32 bw, next_bw;
6069
6070         if (speed)
6071                 *speed = PCI_SPEED_UNKNOWN;
6072         if (width)
6073                 *width = PCIE_LNK_WIDTH_UNKNOWN;
6074
6075         bw = 0;
6076
6077         while (dev) {
6078                 pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
6079
6080                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
6081                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
6082                         PCI_EXP_LNKSTA_NLW_SHIFT;
6083
6084                 next_bw = next_width * PCIE_SPEED2MBS_ENC(next_speed);
6085
6086                 /* Check if current device limits the total bandwidth */
6087                 if (!bw || next_bw <= bw) {
6088                         bw = next_bw;
6089
6090                         if (limiting_dev)
6091                                 *limiting_dev = dev;
6092                         if (speed)
6093                                 *speed = next_speed;
6094                         if (width)
6095                                 *width = next_width;
6096                 }
6097
6098                 dev = pci_upstream_bridge(dev);
6099         }
6100
6101         return bw;
6102 }
6103 EXPORT_SYMBOL(pcie_bandwidth_available);
6104
6105 /**
6106  * pcie_get_speed_cap - query for the PCI device's link speed capability
6107  * @dev: PCI device to query
6108  *
6109  * Query the PCI device speed capability.  Return the maximum link speed
6110  * supported by the device.
6111  */
6112 enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev)
6113 {
6114         u32 lnkcap2, lnkcap;
6115
6116         /*
6117          * Link Capabilities 2 was added in PCIe r3.0, sec 7.8.18.  The
6118          * implementation note there recommends using the Supported Link
6119          * Speeds Vector in Link Capabilities 2 when supported.
6120          *
6121          * Without Link Capabilities 2, i.e., prior to PCIe r3.0, software
6122          * should use the Supported Link Speeds field in Link Capabilities,
6123          * where only 2.5 GT/s and 5.0 GT/s speeds were defined.
6124          */
6125         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP2, &lnkcap2);
6126
6127         /* PCIe r3.0-compliant */
6128         if (lnkcap2)
6129                 return PCIE_LNKCAP2_SLS2SPEED(lnkcap2);
6130
6131         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
6132         if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_5_0GB)
6133                 return PCIE_SPEED_5_0GT;
6134         else if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_2_5GB)
6135                 return PCIE_SPEED_2_5GT;
6136
6137         return PCI_SPEED_UNKNOWN;
6138 }
6139 EXPORT_SYMBOL(pcie_get_speed_cap);
6140
6141 /**
6142  * pcie_get_width_cap - query for the PCI device's link width capability
6143  * @dev: PCI device to query
6144  *
6145  * Query the PCI device width capability.  Return the maximum link width
6146  * supported by the device.
6147  */
6148 enum pcie_link_width pcie_get_width_cap(struct pci_dev *dev)
6149 {
6150         u32 lnkcap;
6151
6152         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
6153         if (lnkcap)
6154                 return (lnkcap & PCI_EXP_LNKCAP_MLW) >> 4;
6155
6156         return PCIE_LNK_WIDTH_UNKNOWN;
6157 }
6158 EXPORT_SYMBOL(pcie_get_width_cap);
6159
6160 /**
6161  * pcie_bandwidth_capable - calculate a PCI device's link bandwidth capability
6162  * @dev: PCI device
6163  * @speed: storage for link speed
6164  * @width: storage for link width
6165  *
6166  * Calculate a PCI device's link bandwidth by querying for its link speed
6167  * and width, multiplying them, and applying encoding overhead.  The result
6168  * is in Mb/s, i.e., megabits/second of raw bandwidth.
6169  */
6170 u32 pcie_bandwidth_capable(struct pci_dev *dev, enum pci_bus_speed *speed,
6171                            enum pcie_link_width *width)
6172 {
6173         *speed = pcie_get_speed_cap(dev);
6174         *width = pcie_get_width_cap(dev);
6175
6176         if (*speed == PCI_SPEED_UNKNOWN || *width == PCIE_LNK_WIDTH_UNKNOWN)
6177                 return 0;
6178
6179         return *width * PCIE_SPEED2MBS_ENC(*speed);
6180 }
6181
6182 /**
6183  * __pcie_print_link_status - Report the PCI device's link speed and width
6184  * @dev: PCI device to query
6185  * @verbose: Print info even when enough bandwidth is available
6186  *
6187  * If the available bandwidth at the device is less than the device is
6188  * capable of, report the device's maximum possible bandwidth and the
6189  * upstream link that limits its performance.  If @verbose, always print
6190  * the available bandwidth, even if the device isn't constrained.
6191  */
6192 void __pcie_print_link_status(struct pci_dev *dev, bool verbose)
6193 {
6194         enum pcie_link_width width, width_cap;
6195         enum pci_bus_speed speed, speed_cap;
6196         struct pci_dev *limiting_dev = NULL;
6197         u32 bw_avail, bw_cap;
6198
6199         bw_cap = pcie_bandwidth_capable(dev, &speed_cap, &width_cap);
6200         bw_avail = pcie_bandwidth_available(dev, &limiting_dev, &speed, &width);
6201
6202         if (bw_avail >= bw_cap && verbose)
6203                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth (%s x%d link)\n",
6204                          bw_cap / 1000, bw_cap % 1000,
6205                          pci_speed_string(speed_cap), width_cap);
6206         else if (bw_avail < bw_cap)
6207                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth, limited by %s x%d link at %s (capable of %u.%03u Gb/s with %s x%d link)\n",
6208                          bw_avail / 1000, bw_avail % 1000,
6209                          pci_speed_string(speed), width,
6210                          limiting_dev ? pci_name(limiting_dev) : "<unknown>",
6211                          bw_cap / 1000, bw_cap % 1000,
6212                          pci_speed_string(speed_cap), width_cap);
6213 }
6214
6215 /**
6216  * pcie_print_link_status - Report the PCI device's link speed and width
6217  * @dev: PCI device to query
6218  *
6219  * Report the available bandwidth at the device.
6220  */
6221 void pcie_print_link_status(struct pci_dev *dev)
6222 {
6223         __pcie_print_link_status(dev, true);
6224 }
6225 EXPORT_SYMBOL(pcie_print_link_status);
6226
6227 /**
6228  * pci_select_bars - Make BAR mask from the type of resource
6229  * @dev: the PCI device for which BAR mask is made
6230  * @flags: resource type mask to be selected
6231  *
6232  * This helper routine makes bar mask from the type of resource.
6233  */
6234 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
6235 {
6236         int i, bars = 0;
6237         for (i = 0; i < PCI_NUM_RESOURCES; i++)
6238                 if (pci_resource_flags(dev, i) & flags)
6239                         bars |= (1 << i);
6240         return bars;
6241 }
6242 EXPORT_SYMBOL(pci_select_bars);
6243
6244 /* Some architectures require additional programming to enable VGA */
6245 static arch_set_vga_state_t arch_set_vga_state;
6246
6247 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
6248 {
6249         arch_set_vga_state = func;      /* NULL disables */
6250 }
6251
6252 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
6253                                   unsigned int command_bits, u32 flags)
6254 {
6255         if (arch_set_vga_state)
6256                 return arch_set_vga_state(dev, decode, command_bits,
6257                                                 flags);
6258         return 0;
6259 }
6260
6261 /**
6262  * pci_set_vga_state - set VGA decode state on device and parents if requested
6263  * @dev: the PCI device
6264  * @decode: true = enable decoding, false = disable decoding
6265  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
6266  * @flags: traverse ancestors and change bridges
6267  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
6268  */
6269 int pci_set_vga_state(struct pci_dev *dev, bool decode,
6270                       unsigned int command_bits, u32 flags)
6271 {
6272         struct pci_bus *bus;
6273         struct pci_dev *bridge;
6274         u16 cmd;
6275         int rc;
6276
6277         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) && (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
6278
6279         /* ARCH specific VGA enables */
6280         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
6281         if (rc)
6282                 return rc;
6283
6284         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
6285                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
6286                 if (decode)
6287                         cmd |= command_bits;
6288                 else
6289                         cmd &= ~command_bits;
6290                 pci_write_config_word(dev, PCI_COMMAND, cmd);
6291         }
6292
6293         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
6294                 return 0;
6295
6296         bus = dev->bus;
6297         while (bus) {
6298                 bridge = bus->self;
6299                 if (bridge) {
6300                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
6301                                              &cmd);
6302                         if (decode)
6303                                 cmd |= PCI_BRIDGE_CTL_VGA;
6304                         else
6305                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
6306                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
6307                                               cmd);
6308                 }
6309                 bus = bus->parent;
6310         }
6311         return 0;
6312 }
6313
6314 #ifdef CONFIG_ACPI
6315 bool pci_pr3_present(struct pci_dev *pdev)
6316 {
6317         struct acpi_device *adev;
6318
6319         if (acpi_disabled)
6320                 return false;
6321
6322         adev = ACPI_COMPANION(&pdev->dev);
6323         if (!adev)
6324                 return false;
6325
6326         return adev->power.flags.power_resources &&
6327                 acpi_has_method(adev->handle, "_PR3");
6328 }
6329 EXPORT_SYMBOL_GPL(pci_pr3_present);
6330 #endif
6331
6332 /**
6333  * pci_add_dma_alias - Add a DMA devfn alias for a device
6334  * @dev: the PCI device for which alias is added
6335  * @devfn_from: alias slot and function
6336  * @nr_devfns: number of subsequent devfns to alias
6337  *
6338  * This helper encodes an 8-bit devfn as a bit number in dma_alias_mask
6339  * which is used to program permissible bus-devfn source addresses for DMA
6340  * requests in an IOMMU.  These aliases factor into IOMMU group creation
6341  * and are useful for devices generating DMA requests beyond or different
6342  * from their logical bus-devfn.  Examples include device quirks where the
6343  * device simply uses the wrong devfn, as well as non-transparent bridges
6344  * where the alias may be a proxy for devices in another domain.
6345  *
6346  * IOMMU group creation is performed during device discovery or addition,
6347  * prior to any potential DMA mapping and therefore prior to driver probing
6348  * (especially for userspace assigned devices where IOMMU group definition
6349  * cannot be left as a userspace activity).  DMA aliases should therefore
6350  * be configured via quirks, such as the PCI fixup header quirk.
6351  */
6352 void pci_add_dma_alias(struct pci_dev *dev, u8 devfn_from,
6353                        unsigned int nr_devfns)
6354 {
6355         int devfn_to;
6356
6357         nr_devfns = min(nr_devfns, (unsigned int)MAX_NR_DEVFNS - devfn_from);
6358         devfn_to = devfn_from + nr_devfns - 1;
6359
6360         if (!dev->dma_alias_mask)
6361                 dev->dma_alias_mask = bitmap_zalloc(MAX_NR_DEVFNS, GFP_KERNEL);
6362         if (!dev->dma_alias_mask) {
6363                 pci_warn(dev, "Unable to allocate DMA alias mask\n");
6364                 return;
6365         }
6366
6367         bitmap_set(dev->dma_alias_mask, devfn_from, nr_devfns);
6368
6369         if (nr_devfns == 1)
6370                 pci_info(dev, "Enabling fixed DMA alias to %02x.%d\n",
6371                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from));
6372         else if (nr_devfns > 1)
6373                 pci_info(dev, "Enabling fixed DMA alias for devfn range from %02x.%d to %02x.%d\n",
6374                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from),
6375                                 PCI_SLOT(devfn_to), PCI_FUNC(devfn_to));
6376 }
6377
6378 bool pci_devs_are_dma_aliases(struct pci_dev *dev1, struct pci_dev *dev2)
6379 {
6380         return (dev1->dma_alias_mask &&
6381                 test_bit(dev2->devfn, dev1->dma_alias_mask)) ||
6382                (dev2->dma_alias_mask &&
6383                 test_bit(dev1->devfn, dev2->dma_alias_mask)) ||
6384                pci_real_dma_dev(dev1) == dev2 ||
6385                pci_real_dma_dev(dev2) == dev1;
6386 }
6387
6388 bool pci_device_is_present(struct pci_dev *pdev)
6389 {
6390         u32 v;
6391
6392         if (pci_dev_is_disconnected(pdev))
6393                 return false;
6394         return pci_bus_read_dev_vendor_id(pdev->bus, pdev->devfn, &v, 0);
6395 }
6396 EXPORT_SYMBOL_GPL(pci_device_is_present);
6397
6398 void pci_ignore_hotplug(struct pci_dev *dev)
6399 {
6400         struct pci_dev *bridge = dev->bus->self;
6401
6402         dev->ignore_hotplug = 1;
6403         /* Propagate the "ignore hotplug" setting to the parent bridge. */
6404         if (bridge)
6405                 bridge->ignore_hotplug = 1;
6406 }
6407 EXPORT_SYMBOL_GPL(pci_ignore_hotplug);
6408
6409 /**
6410  * pci_real_dma_dev - Get PCI DMA device for PCI device
6411  * @dev: the PCI device that may have a PCI DMA alias
6412  *
6413  * Permits the platform to provide architecture-specific functionality to
6414  * devices needing to alias DMA to another PCI device on another PCI bus. If
6415  * the PCI device is on the same bus, it is recommended to use
6416  * pci_add_dma_alias(). This is the default implementation. Architecture
6417  * implementations can override this.
6418  */
6419 struct pci_dev __weak *pci_real_dma_dev(struct pci_dev *dev)
6420 {
6421         return dev;
6422 }
6423
6424 resource_size_t __weak pcibios_default_alignment(void)
6425 {
6426         return 0;
6427 }
6428
6429 /*
6430  * Arches that don't want to expose struct resource to userland as-is in
6431  * sysfs and /proc can implement their own pci_resource_to_user().
6432  */
6433 void __weak pci_resource_to_user(const struct pci_dev *dev, int bar,
6434                                  const struct resource *rsrc,
6435                                  resource_size_t *start, resource_size_t *end)
6436 {
6437         *start = rsrc->start;
6438         *end = rsrc->end;
6439 }
6440
6441 static char *resource_alignment_param;
6442 static DEFINE_SPINLOCK(resource_alignment_lock);
6443
6444 /**
6445  * pci_specified_resource_alignment - get resource alignment specified by user.
6446  * @dev: the PCI device to get
6447  * @resize: whether or not to change resources' size when reassigning alignment
6448  *
6449  * RETURNS: Resource alignment if it is specified.
6450  *          Zero if it is not specified.
6451  */
6452 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev,
6453                                                         bool *resize)
6454 {
6455         int align_order, count;
6456         resource_size_t align = pcibios_default_alignment();
6457         const char *p;
6458         int ret;
6459
6460         spin_lock(&resource_alignment_lock);
6461         p = resource_alignment_param;
6462         if (!p || !*p)
6463                 goto out;
6464         if (pci_has_flag(PCI_PROBE_ONLY)) {
6465                 align = 0;
6466                 pr_info_once("PCI: Ignoring requested alignments (PCI_PROBE_ONLY)\n");
6467                 goto out;
6468         }
6469
6470         while (*p) {
6471                 count = 0;
6472                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
6473                     p[count] == '@') {
6474                         p += count + 1;
6475                         if (align_order > 63) {
6476                                 pr_err("PCI: Invalid requested alignment (order %d)\n",
6477                                        align_order);
6478                                 align_order = PAGE_SHIFT;
6479                         }
6480                 } else {
6481                         align_order = PAGE_SHIFT;
6482                 }
6483
6484                 ret = pci_dev_str_match(dev, p, &p);
6485                 if (ret == 1) {
6486                         *resize = true;
6487                         align = 1ULL << align_order;
6488                         break;
6489                 } else if (ret < 0) {
6490                         pr_err("PCI: Can't parse resource_alignment parameter: %s\n",
6491                                p);
6492                         break;
6493                 }
6494
6495                 if (*p != ';' && *p != ',') {
6496                         /* End of param or invalid format */
6497                         break;
6498                 }
6499                 p++;
6500         }
6501 out:
6502         spin_unlock(&resource_alignment_lock);
6503         return align;
6504 }
6505
6506 static void pci_request_resource_alignment(struct pci_dev *dev, int bar,
6507                                            resource_size_t align, bool resize)
6508 {
6509         struct resource *r = &dev->resource[bar];
6510         resource_size_t size;
6511
6512         if (!(r->flags & IORESOURCE_MEM))
6513                 return;
6514
6515         if (r->flags & IORESOURCE_PCI_FIXED) {
6516                 pci_info(dev, "BAR%d %pR: ignoring requested alignment %#llx\n",
6517                          bar, r, (unsigned long long)align);
6518                 return;
6519         }
6520
6521         size = resource_size(r);
6522         if (size >= align)
6523                 return;
6524
6525         /*
6526          * Increase the alignment of the resource.  There are two ways we
6527          * can do this:
6528          *
6529          * 1) Increase the size of the resource.  BARs are aligned on their
6530          *    size, so when we reallocate space for this resource, we'll
6531          *    allocate it with the larger alignment.  This also prevents
6532          *    assignment of any other BARs inside the alignment region, so
6533          *    if we're requesting page alignment, this means no other BARs
6534          *    will share the page.
6535          *
6536          *    The disadvantage is that this makes the resource larger than
6537          *    the hardware BAR, which may break drivers that compute things
6538          *    based on the resource size, e.g., to find registers at a
6539          *    fixed offset before the end of the BAR.
6540          *
6541          * 2) Retain the resource size, but use IORESOURCE_STARTALIGN and
6542          *    set r->start to the desired alignment.  By itself this
6543          *    doesn't prevent other BARs being put inside the alignment
6544          *    region, but if we realign *every* resource of every device in
6545          *    the system, none of them will share an alignment region.
6546          *
6547          * When the user has requested alignment for only some devices via
6548          * the "pci=resource_alignment" argument, "resize" is true and we
6549          * use the first method.  Otherwise we assume we're aligning all
6550          * devices and we use the second.
6551          */
6552
6553         pci_info(dev, "BAR%d %pR: requesting alignment to %#llx\n",
6554                  bar, r, (unsigned long long)align);
6555
6556         if (resize) {
6557                 r->start = 0;
6558                 r->end = align - 1;
6559         } else {
6560                 r->flags &= ~IORESOURCE_SIZEALIGN;
6561                 r->flags |= IORESOURCE_STARTALIGN;
6562                 r->start = align;
6563                 r->end = r->start + size - 1;
6564         }
6565         r->flags |= IORESOURCE_UNSET;
6566 }
6567
6568 /*
6569  * This function disables memory decoding and releases memory resources
6570  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
6571  * It also rounds up size to specified alignment.
6572  * Later on, the kernel will assign page-aligned memory resource back
6573  * to the device.
6574  */
6575 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
6576 {
6577         int i;
6578         struct resource *r;
6579         resource_size_t align;
6580         u16 command;
6581         bool resize = false;
6582
6583         /*
6584          * VF BARs are read-only zero according to SR-IOV spec r1.1, sec
6585          * 3.4.1.11.  Their resources are allocated from the space
6586          * described by the VF BARx register in the PF's SR-IOV capability.
6587          * We can't influence their alignment here.
6588          */
6589         if (dev->is_virtfn)
6590                 return;
6591
6592         /* check if specified PCI is target device to reassign */
6593         align = pci_specified_resource_alignment(dev, &resize);
6594         if (!align)
6595                 return;
6596
6597         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
6598             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
6599                 pci_warn(dev, "Can't reassign resources to host bridge\n");
6600                 return;
6601         }
6602
6603         pci_read_config_word(dev, PCI_COMMAND, &command);
6604         command &= ~PCI_COMMAND_MEMORY;
6605         pci_write_config_word(dev, PCI_COMMAND, command);
6606
6607         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
6608                 pci_request_resource_alignment(dev, i, align, resize);
6609
6610         /*
6611          * Need to disable bridge's resource window,
6612          * to enable the kernel to reassign new resource
6613          * window later on.
6614          */
6615         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
6616                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
6617                         r = &dev->resource[i];
6618                         if (!(r->flags & IORESOURCE_MEM))
6619                                 continue;
6620                         r->flags |= IORESOURCE_UNSET;
6621                         r->end = resource_size(r) - 1;
6622                         r->start = 0;
6623                 }
6624                 pci_disable_bridge_window(dev);
6625         }
6626 }
6627
6628 static ssize_t resource_alignment_show(struct bus_type *bus, char *buf)
6629 {
6630         size_t count = 0;
6631
6632         spin_lock(&resource_alignment_lock);
6633         if (resource_alignment_param)
6634                 count = sysfs_emit(buf, "%s\n", resource_alignment_param);
6635         spin_unlock(&resource_alignment_lock);
6636
6637         return count;
6638 }
6639
6640 static ssize_t resource_alignment_store(struct bus_type *bus,
6641                                         const char *buf, size_t count)
6642 {
6643         char *param, *old, *end;
6644
6645         if (count >= (PAGE_SIZE - 1))
6646                 return -EINVAL;
6647
6648         param = kstrndup(buf, count, GFP_KERNEL);
6649         if (!param)
6650                 return -ENOMEM;
6651
6652         end = strchr(param, '\n');
6653         if (end)
6654                 *end = '\0';
6655
6656         spin_lock(&resource_alignment_lock);
6657         old = resource_alignment_param;
6658         if (strlen(param)) {
6659                 resource_alignment_param = param;
6660         } else {
6661                 kfree(param);
6662                 resource_alignment_param = NULL;
6663         }
6664         spin_unlock(&resource_alignment_lock);
6665
6666         kfree(old);
6667
6668         return count;
6669 }
6670
6671 static BUS_ATTR_RW(resource_alignment);
6672
6673 static int __init pci_resource_alignment_sysfs_init(void)
6674 {
6675         return bus_create_file(&pci_bus_type,
6676                                         &bus_attr_resource_alignment);
6677 }
6678 late_initcall(pci_resource_alignment_sysfs_init);
6679
6680 static void pci_no_domains(void)
6681 {
6682 #ifdef CONFIG_PCI_DOMAINS
6683         pci_domains_supported = 0;
6684 #endif
6685 }
6686
6687 #ifdef CONFIG_PCI_DOMAINS_GENERIC
6688 static atomic_t __domain_nr = ATOMIC_INIT(-1);
6689
6690 static int pci_get_new_domain_nr(void)
6691 {
6692         return atomic_inc_return(&__domain_nr);
6693 }
6694
6695 static int of_pci_bus_find_domain_nr(struct device *parent)
6696 {
6697         static int use_dt_domains = -1;
6698         int domain = -1;
6699
6700         if (parent)
6701                 domain = of_get_pci_domain_nr(parent->of_node);
6702
6703         /*
6704          * Check DT domain and use_dt_domains values.
6705          *
6706          * If DT domain property is valid (domain >= 0) and
6707          * use_dt_domains != 0, the DT assignment is valid since this means
6708          * we have not previously allocated a domain number by using
6709          * pci_get_new_domain_nr(); we should also update use_dt_domains to
6710          * 1, to indicate that we have just assigned a domain number from
6711          * DT.
6712          *
6713          * If DT domain property value is not valid (ie domain < 0), and we
6714          * have not previously assigned a domain number from DT
6715          * (use_dt_domains != 1) we should assign a domain number by
6716          * using the:
6717          *
6718          * pci_get_new_domain_nr()
6719          *
6720          * API and update the use_dt_domains value to keep track of method we
6721          * are using to assign domain numbers (use_dt_domains = 0).
6722          *
6723          * All other combinations imply we have a platform that is trying
6724          * to mix domain numbers obtained from DT and pci_get_new_domain_nr(),
6725          * which is a recipe for domain mishandling and it is prevented by
6726          * invalidating the domain value (domain = -1) and printing a
6727          * corresponding error.
6728          */
6729         if (domain >= 0 && use_dt_domains) {
6730                 use_dt_domains = 1;
6731         } else if (domain < 0 && use_dt_domains != 1) {
6732                 use_dt_domains = 0;
6733                 domain = pci_get_new_domain_nr();
6734         } else {
6735                 if (parent)
6736                         pr_err("Node %pOF has ", parent->of_node);
6737                 pr_err("Inconsistent \"linux,pci-domain\" property in DT\n");
6738                 domain = -1;
6739         }
6740
6741         return domain;
6742 }
6743
6744 int pci_bus_find_domain_nr(struct pci_bus *bus, struct device *parent)
6745 {
6746         return acpi_disabled ? of_pci_bus_find_domain_nr(parent) :
6747                                acpi_pci_bus_find_domain_nr(bus);
6748 }
6749 #endif
6750
6751 /**
6752  * pci_ext_cfg_avail - can we access extended PCI config space?
6753  *
6754  * Returns 1 if we can access PCI extended config space (offsets
6755  * greater than 0xff). This is the default implementation. Architecture
6756  * implementations can override this.
6757  */
6758 int __weak pci_ext_cfg_avail(void)
6759 {
6760         return 1;
6761 }
6762
6763 void __weak pci_fixup_cardbus(struct pci_bus *bus)
6764 {
6765 }
6766 EXPORT_SYMBOL(pci_fixup_cardbus);
6767
6768 static int __init pci_setup(char *str)
6769 {
6770         while (str) {
6771                 char *k = strchr(str, ',');
6772                 if (k)
6773                         *k++ = 0;
6774                 if (*str && (str = pcibios_setup(str)) && *str) {
6775                         if (!strcmp(str, "nomsi")) {
6776                                 pci_no_msi();
6777                         } else if (!strncmp(str, "noats", 5)) {
6778                                 pr_info("PCIe: ATS is disabled\n");
6779                                 pcie_ats_disabled = true;
6780                         } else if (!strcmp(str, "noaer")) {
6781                                 pci_no_aer();
6782                         } else if (!strcmp(str, "earlydump")) {
6783                                 pci_early_dump = true;
6784                         } else if (!strncmp(str, "realloc=", 8)) {
6785                                 pci_realloc_get_opt(str + 8);
6786                         } else if (!strncmp(str, "realloc", 7)) {
6787                                 pci_realloc_get_opt("on");
6788                         } else if (!strcmp(str, "nodomains")) {
6789                                 pci_no_domains();
6790                         } else if (!strncmp(str, "noari", 5)) {
6791                                 pcie_ari_disabled = true;
6792                         } else if (!strncmp(str, "cbiosize=", 9)) {
6793                                 pci_cardbus_io_size = memparse(str + 9, &str);
6794                         } else if (!strncmp(str, "cbmemsize=", 10)) {
6795                                 pci_cardbus_mem_size = memparse(str + 10, &str);
6796                         } else if (!strncmp(str, "resource_alignment=", 19)) {
6797                                 resource_alignment_param = str + 19;
6798                         } else if (!strncmp(str, "ecrc=", 5)) {
6799                                 pcie_ecrc_get_policy(str + 5);
6800                         } else if (!strncmp(str, "hpiosize=", 9)) {
6801                                 pci_hotplug_io_size = memparse(str + 9, &str);
6802                         } else if (!strncmp(str, "hpmmiosize=", 11)) {
6803                                 pci_hotplug_mmio_size = memparse(str + 11, &str);
6804                         } else if (!strncmp(str, "hpmmioprefsize=", 15)) {
6805                                 pci_hotplug_mmio_pref_size = memparse(str + 15, &str);
6806                         } else if (!strncmp(str, "hpmemsize=", 10)) {
6807                                 pci_hotplug_mmio_size = memparse(str + 10, &str);
6808                                 pci_hotplug_mmio_pref_size = pci_hotplug_mmio_size;
6809                         } else if (!strncmp(str, "hpbussize=", 10)) {
6810                                 pci_hotplug_bus_size =
6811                                         simple_strtoul(str + 10, &str, 0);
6812                                 if (pci_hotplug_bus_size > 0xff)
6813                                         pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
6814                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
6815                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
6816                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
6817                                 pcie_bus_config = PCIE_BUS_SAFE;
6818                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
6819                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
6820                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
6821                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
6822                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
6823                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
6824                         } else if (!strncmp(str, "disable_acs_redir=", 18)) {
6825                                 disable_acs_redir_param = str + 18;
6826                         } else {
6827                                 pr_err("PCI: Unknown option `%s'\n", str);
6828                         }
6829                 }
6830                 str = k;
6831         }
6832         return 0;
6833 }
6834 early_param("pci", pci_setup);
6835
6836 /*
6837  * 'resource_alignment_param' and 'disable_acs_redir_param' are initialized
6838  * in pci_setup(), above, to point to data in the __initdata section which
6839  * will be freed after the init sequence is complete. We can't allocate memory
6840  * in pci_setup() because some architectures do not have any memory allocation
6841  * service available during an early_param() call. So we allocate memory and
6842  * copy the variable here before the init section is freed.
6843  *
6844  */
6845 static int __init pci_realloc_setup_params(void)
6846 {
6847         resource_alignment_param = kstrdup(resource_alignment_param,
6848                                            GFP_KERNEL);
6849         disable_acs_redir_param = kstrdup(disable_acs_redir_param, GFP_KERNEL);
6850
6851         return 0;
6852 }
6853 pure_initcall(pci_realloc_setup_params);