292dadd49d7bde217b8a13da10129587c55d61a8
[linux-2.6-microblaze.git] / drivers / pci / pci.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * PCI Bus Services, see include/linux/pci.h for further explanation.
4  *
5  * Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
6  * David Mosberger-Tang
7  *
8  * Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
9  */
10
11 #include <linux/acpi.h>
12 #include <linux/kernel.h>
13 #include <linux/delay.h>
14 #include <linux/dmi.h>
15 #include <linux/init.h>
16 #include <linux/msi.h>
17 #include <linux/of.h>
18 #include <linux/pci.h>
19 #include <linux/pm.h>
20 #include <linux/slab.h>
21 #include <linux/module.h>
22 #include <linux/spinlock.h>
23 #include <linux/string.h>
24 #include <linux/log2.h>
25 #include <linux/logic_pio.h>
26 #include <linux/pm_wakeup.h>
27 #include <linux/interrupt.h>
28 #include <linux/device.h>
29 #include <linux/pm_runtime.h>
30 #include <linux/pci_hotplug.h>
31 #include <linux/vmalloc.h>
32 #include <asm/dma.h>
33 #include <linux/aer.h>
34 #include <linux/bitfield.h>
35 #include "pci.h"
36
37 DEFINE_MUTEX(pci_slot_mutex);
38
39 const char *pci_power_names[] = {
40         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
41 };
42 EXPORT_SYMBOL_GPL(pci_power_names);
43
44 int isa_dma_bridge_buggy;
45 EXPORT_SYMBOL(isa_dma_bridge_buggy);
46
47 int pci_pci_problems;
48 EXPORT_SYMBOL(pci_pci_problems);
49
50 unsigned int pci_pm_d3hot_delay;
51
52 static void pci_pme_list_scan(struct work_struct *work);
53
54 static LIST_HEAD(pci_pme_list);
55 static DEFINE_MUTEX(pci_pme_list_mutex);
56 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
57
58 struct pci_pme_device {
59         struct list_head list;
60         struct pci_dev *dev;
61 };
62
63 #define PME_TIMEOUT 1000 /* How long between PME checks */
64
65 static void pci_dev_d3_sleep(struct pci_dev *dev)
66 {
67         unsigned int delay = dev->d3hot_delay;
68
69         if (delay < pci_pm_d3hot_delay)
70                 delay = pci_pm_d3hot_delay;
71
72         if (delay)
73                 msleep(delay);
74 }
75
76 bool pci_reset_supported(struct pci_dev *dev)
77 {
78         return dev->reset_methods[0] != 0;
79 }
80
81 #ifdef CONFIG_PCI_DOMAINS
82 int pci_domains_supported = 1;
83 #endif
84
85 #define DEFAULT_CARDBUS_IO_SIZE         (256)
86 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
87 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
88 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
89 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
90
91 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
92 #define DEFAULT_HOTPLUG_MMIO_SIZE       (2*1024*1024)
93 #define DEFAULT_HOTPLUG_MMIO_PREF_SIZE  (2*1024*1024)
94 /* hpiosize=nn can override this */
95 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
96 /*
97  * pci=hpmmiosize=nnM overrides non-prefetchable MMIO size,
98  * pci=hpmmioprefsize=nnM overrides prefetchable MMIO size;
99  * pci=hpmemsize=nnM overrides both
100  */
101 unsigned long pci_hotplug_mmio_size = DEFAULT_HOTPLUG_MMIO_SIZE;
102 unsigned long pci_hotplug_mmio_pref_size = DEFAULT_HOTPLUG_MMIO_PREF_SIZE;
103
104 #define DEFAULT_HOTPLUG_BUS_SIZE        1
105 unsigned long pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
106
107
108 /* PCIe MPS/MRRS strategy; can be overridden by kernel command-line param */
109 #ifdef CONFIG_PCIE_BUS_TUNE_OFF
110 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_TUNE_OFF;
111 #elif defined CONFIG_PCIE_BUS_SAFE
112 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_SAFE;
113 #elif defined CONFIG_PCIE_BUS_PERFORMANCE
114 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PERFORMANCE;
115 #elif defined CONFIG_PCIE_BUS_PEER2PEER
116 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PEER2PEER;
117 #else
118 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_DEFAULT;
119 #endif
120
121 /*
122  * The default CLS is used if arch didn't set CLS explicitly and not
123  * all pci devices agree on the same value.  Arch can override either
124  * the dfl or actual value as it sees fit.  Don't forget this is
125  * measured in 32-bit words, not bytes.
126  */
127 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
128 u8 pci_cache_line_size;
129
130 /*
131  * If we set up a device for bus mastering, we need to check the latency
132  * timer as certain BIOSes forget to set it properly.
133  */
134 unsigned int pcibios_max_latency = 255;
135
136 /* If set, the PCIe ARI capability will not be used. */
137 static bool pcie_ari_disabled;
138
139 /* If set, the PCIe ATS capability will not be used. */
140 static bool pcie_ats_disabled;
141
142 /* If set, the PCI config space of each device is printed during boot. */
143 bool pci_early_dump;
144
145 bool pci_ats_disabled(void)
146 {
147         return pcie_ats_disabled;
148 }
149 EXPORT_SYMBOL_GPL(pci_ats_disabled);
150
151 /* Disable bridge_d3 for all PCIe ports */
152 static bool pci_bridge_d3_disable;
153 /* Force bridge_d3 for all PCIe ports */
154 static bool pci_bridge_d3_force;
155
156 static int __init pcie_port_pm_setup(char *str)
157 {
158         if (!strcmp(str, "off"))
159                 pci_bridge_d3_disable = true;
160         else if (!strcmp(str, "force"))
161                 pci_bridge_d3_force = true;
162         return 1;
163 }
164 __setup("pcie_port_pm=", pcie_port_pm_setup);
165
166 /* Time to wait after a reset for device to become responsive */
167 #define PCIE_RESET_READY_POLL_MS 60000
168
169 /**
170  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
171  * @bus: pointer to PCI bus structure to search
172  *
173  * Given a PCI bus, returns the highest PCI bus number present in the set
174  * including the given PCI bus and its list of child PCI buses.
175  */
176 unsigned char pci_bus_max_busnr(struct pci_bus *bus)
177 {
178         struct pci_bus *tmp;
179         unsigned char max, n;
180
181         max = bus->busn_res.end;
182         list_for_each_entry(tmp, &bus->children, node) {
183                 n = pci_bus_max_busnr(tmp);
184                 if (n > max)
185                         max = n;
186         }
187         return max;
188 }
189 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
190
191 /**
192  * pci_status_get_and_clear_errors - return and clear error bits in PCI_STATUS
193  * @pdev: the PCI device
194  *
195  * Returns error bits set in PCI_STATUS and clears them.
196  */
197 int pci_status_get_and_clear_errors(struct pci_dev *pdev)
198 {
199         u16 status;
200         int ret;
201
202         ret = pci_read_config_word(pdev, PCI_STATUS, &status);
203         if (ret != PCIBIOS_SUCCESSFUL)
204                 return -EIO;
205
206         status &= PCI_STATUS_ERROR_BITS;
207         if (status)
208                 pci_write_config_word(pdev, PCI_STATUS, status);
209
210         return status;
211 }
212 EXPORT_SYMBOL_GPL(pci_status_get_and_clear_errors);
213
214 #ifdef CONFIG_HAS_IOMEM
215 static void __iomem *__pci_ioremap_resource(struct pci_dev *pdev, int bar,
216                                             bool write_combine)
217 {
218         struct resource *res = &pdev->resource[bar];
219         resource_size_t start = res->start;
220         resource_size_t size = resource_size(res);
221
222         /*
223          * Make sure the BAR is actually a memory resource, not an IO resource
224          */
225         if (res->flags & IORESOURCE_UNSET || !(res->flags & IORESOURCE_MEM)) {
226                 pci_err(pdev, "can't ioremap BAR %d: %pR\n", bar, res);
227                 return NULL;
228         }
229
230         if (write_combine)
231                 return ioremap_wc(start, size);
232
233         return ioremap(start, size);
234 }
235
236 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
237 {
238         return __pci_ioremap_resource(pdev, bar, false);
239 }
240 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
241
242 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar)
243 {
244         return __pci_ioremap_resource(pdev, bar, true);
245 }
246 EXPORT_SYMBOL_GPL(pci_ioremap_wc_bar);
247 #endif
248
249 /**
250  * pci_dev_str_match_path - test if a path string matches a device
251  * @dev: the PCI device to test
252  * @path: string to match the device against
253  * @endptr: pointer to the string after the match
254  *
255  * Test if a string (typically from a kernel parameter) formatted as a
256  * path of device/function addresses matches a PCI device. The string must
257  * be of the form:
258  *
259  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
260  *
261  * A path for a device can be obtained using 'lspci -t'.  Using a path
262  * is more robust against bus renumbering than using only a single bus,
263  * device and function address.
264  *
265  * Returns 1 if the string matches the device, 0 if it does not and
266  * a negative error code if it fails to parse the string.
267  */
268 static int pci_dev_str_match_path(struct pci_dev *dev, const char *path,
269                                   const char **endptr)
270 {
271         int ret;
272         int seg, bus, slot, func;
273         char *wpath, *p;
274         char end;
275
276         *endptr = strchrnul(path, ';');
277
278         wpath = kmemdup_nul(path, *endptr - path, GFP_ATOMIC);
279         if (!wpath)
280                 return -ENOMEM;
281
282         while (1) {
283                 p = strrchr(wpath, '/');
284                 if (!p)
285                         break;
286                 ret = sscanf(p, "/%x.%x%c", &slot, &func, &end);
287                 if (ret != 2) {
288                         ret = -EINVAL;
289                         goto free_and_exit;
290                 }
291
292                 if (dev->devfn != PCI_DEVFN(slot, func)) {
293                         ret = 0;
294                         goto free_and_exit;
295                 }
296
297                 /*
298                  * Note: we don't need to get a reference to the upstream
299                  * bridge because we hold a reference to the top level
300                  * device which should hold a reference to the bridge,
301                  * and so on.
302                  */
303                 dev = pci_upstream_bridge(dev);
304                 if (!dev) {
305                         ret = 0;
306                         goto free_and_exit;
307                 }
308
309                 *p = 0;
310         }
311
312         ret = sscanf(wpath, "%x:%x:%x.%x%c", &seg, &bus, &slot,
313                      &func, &end);
314         if (ret != 4) {
315                 seg = 0;
316                 ret = sscanf(wpath, "%x:%x.%x%c", &bus, &slot, &func, &end);
317                 if (ret != 3) {
318                         ret = -EINVAL;
319                         goto free_and_exit;
320                 }
321         }
322
323         ret = (seg == pci_domain_nr(dev->bus) &&
324                bus == dev->bus->number &&
325                dev->devfn == PCI_DEVFN(slot, func));
326
327 free_and_exit:
328         kfree(wpath);
329         return ret;
330 }
331
332 /**
333  * pci_dev_str_match - test if a string matches a device
334  * @dev: the PCI device to test
335  * @p: string to match the device against
336  * @endptr: pointer to the string after the match
337  *
338  * Test if a string (typically from a kernel parameter) matches a specified
339  * PCI device. The string may be of one of the following formats:
340  *
341  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
342  *   pci:<vendor>:<device>[:<subvendor>:<subdevice>]
343  *
344  * The first format specifies a PCI bus/device/function address which
345  * may change if new hardware is inserted, if motherboard firmware changes,
346  * or due to changes caused in kernel parameters. If the domain is
347  * left unspecified, it is taken to be 0.  In order to be robust against
348  * bus renumbering issues, a path of PCI device/function numbers may be used
349  * to address the specific device.  The path for a device can be determined
350  * through the use of 'lspci -t'.
351  *
352  * The second format matches devices using IDs in the configuration
353  * space which may match multiple devices in the system. A value of 0
354  * for any field will match all devices. (Note: this differs from
355  * in-kernel code that uses PCI_ANY_ID which is ~0; this is for
356  * legacy reasons and convenience so users don't have to specify
357  * FFFFFFFFs on the command line.)
358  *
359  * Returns 1 if the string matches the device, 0 if it does not and
360  * a negative error code if the string cannot be parsed.
361  */
362 static int pci_dev_str_match(struct pci_dev *dev, const char *p,
363                              const char **endptr)
364 {
365         int ret;
366         int count;
367         unsigned short vendor, device, subsystem_vendor, subsystem_device;
368
369         if (strncmp(p, "pci:", 4) == 0) {
370                 /* PCI vendor/device (subvendor/subdevice) IDs are specified */
371                 p += 4;
372                 ret = sscanf(p, "%hx:%hx:%hx:%hx%n", &vendor, &device,
373                              &subsystem_vendor, &subsystem_device, &count);
374                 if (ret != 4) {
375                         ret = sscanf(p, "%hx:%hx%n", &vendor, &device, &count);
376                         if (ret != 2)
377                                 return -EINVAL;
378
379                         subsystem_vendor = 0;
380                         subsystem_device = 0;
381                 }
382
383                 p += count;
384
385                 if ((!vendor || vendor == dev->vendor) &&
386                     (!device || device == dev->device) &&
387                     (!subsystem_vendor ||
388                             subsystem_vendor == dev->subsystem_vendor) &&
389                     (!subsystem_device ||
390                             subsystem_device == dev->subsystem_device))
391                         goto found;
392         } else {
393                 /*
394                  * PCI Bus, Device, Function IDs are specified
395                  * (optionally, may include a path of devfns following it)
396                  */
397                 ret = pci_dev_str_match_path(dev, p, &p);
398                 if (ret < 0)
399                         return ret;
400                 else if (ret)
401                         goto found;
402         }
403
404         *endptr = p;
405         return 0;
406
407 found:
408         *endptr = p;
409         return 1;
410 }
411
412 static u8 __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
413                                   u8 pos, int cap, int *ttl)
414 {
415         u8 id;
416         u16 ent;
417
418         pci_bus_read_config_byte(bus, devfn, pos, &pos);
419
420         while ((*ttl)--) {
421                 if (pos < 0x40)
422                         break;
423                 pos &= ~3;
424                 pci_bus_read_config_word(bus, devfn, pos, &ent);
425
426                 id = ent & 0xff;
427                 if (id == 0xff)
428                         break;
429                 if (id == cap)
430                         return pos;
431                 pos = (ent >> 8);
432         }
433         return 0;
434 }
435
436 static u8 __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
437                               u8 pos, int cap)
438 {
439         int ttl = PCI_FIND_CAP_TTL;
440
441         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
442 }
443
444 u8 pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
445 {
446         return __pci_find_next_cap(dev->bus, dev->devfn,
447                                    pos + PCI_CAP_LIST_NEXT, cap);
448 }
449 EXPORT_SYMBOL_GPL(pci_find_next_capability);
450
451 static u8 __pci_bus_find_cap_start(struct pci_bus *bus,
452                                     unsigned int devfn, u8 hdr_type)
453 {
454         u16 status;
455
456         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
457         if (!(status & PCI_STATUS_CAP_LIST))
458                 return 0;
459
460         switch (hdr_type) {
461         case PCI_HEADER_TYPE_NORMAL:
462         case PCI_HEADER_TYPE_BRIDGE:
463                 return PCI_CAPABILITY_LIST;
464         case PCI_HEADER_TYPE_CARDBUS:
465                 return PCI_CB_CAPABILITY_LIST;
466         }
467
468         return 0;
469 }
470
471 /**
472  * pci_find_capability - query for devices' capabilities
473  * @dev: PCI device to query
474  * @cap: capability code
475  *
476  * Tell if a device supports a given PCI capability.
477  * Returns the address of the requested capability structure within the
478  * device's PCI configuration space or 0 in case the device does not
479  * support it.  Possible values for @cap include:
480  *
481  *  %PCI_CAP_ID_PM           Power Management
482  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port
483  *  %PCI_CAP_ID_VPD          Vital Product Data
484  *  %PCI_CAP_ID_SLOTID       Slot Identification
485  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
486  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap
487  *  %PCI_CAP_ID_PCIX         PCI-X
488  *  %PCI_CAP_ID_EXP          PCI Express
489  */
490 u8 pci_find_capability(struct pci_dev *dev, int cap)
491 {
492         u8 pos;
493
494         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
495         if (pos)
496                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
497
498         return pos;
499 }
500 EXPORT_SYMBOL(pci_find_capability);
501
502 /**
503  * pci_bus_find_capability - query for devices' capabilities
504  * @bus: the PCI bus to query
505  * @devfn: PCI device to query
506  * @cap: capability code
507  *
508  * Like pci_find_capability() but works for PCI devices that do not have a
509  * pci_dev structure set up yet.
510  *
511  * Returns the address of the requested capability structure within the
512  * device's PCI configuration space or 0 in case the device does not
513  * support it.
514  */
515 u8 pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
516 {
517         u8 hdr_type, pos;
518
519         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
520
521         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
522         if (pos)
523                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
524
525         return pos;
526 }
527 EXPORT_SYMBOL(pci_bus_find_capability);
528
529 /**
530  * pci_find_next_ext_capability - Find an extended capability
531  * @dev: PCI device to query
532  * @start: address at which to start looking (0 to start at beginning of list)
533  * @cap: capability code
534  *
535  * Returns the address of the next matching extended capability structure
536  * within the device's PCI configuration space or 0 if the device does
537  * not support it.  Some capabilities can occur several times, e.g., the
538  * vendor-specific capability, and this provides a way to find them all.
539  */
540 u16 pci_find_next_ext_capability(struct pci_dev *dev, u16 start, int cap)
541 {
542         u32 header;
543         int ttl;
544         u16 pos = PCI_CFG_SPACE_SIZE;
545
546         /* minimum 8 bytes per capability */
547         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
548
549         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
550                 return 0;
551
552         if (start)
553                 pos = start;
554
555         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
556                 return 0;
557
558         /*
559          * If we have no capabilities, this is indicated by cap ID,
560          * cap version and next pointer all being 0.
561          */
562         if (header == 0)
563                 return 0;
564
565         while (ttl-- > 0) {
566                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
567                         return pos;
568
569                 pos = PCI_EXT_CAP_NEXT(header);
570                 if (pos < PCI_CFG_SPACE_SIZE)
571                         break;
572
573                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
574                         break;
575         }
576
577         return 0;
578 }
579 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
580
581 /**
582  * pci_find_ext_capability - Find an extended capability
583  * @dev: PCI device to query
584  * @cap: capability code
585  *
586  * Returns the address of the requested extended capability structure
587  * within the device's PCI configuration space or 0 if the device does
588  * not support it.  Possible values for @cap include:
589  *
590  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
591  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
592  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
593  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
594  */
595 u16 pci_find_ext_capability(struct pci_dev *dev, int cap)
596 {
597         return pci_find_next_ext_capability(dev, 0, cap);
598 }
599 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
600
601 /**
602  * pci_get_dsn - Read and return the 8-byte Device Serial Number
603  * @dev: PCI device to query
604  *
605  * Looks up the PCI_EXT_CAP_ID_DSN and reads the 8 bytes of the Device Serial
606  * Number.
607  *
608  * Returns the DSN, or zero if the capability does not exist.
609  */
610 u64 pci_get_dsn(struct pci_dev *dev)
611 {
612         u32 dword;
613         u64 dsn;
614         int pos;
615
616         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_DSN);
617         if (!pos)
618                 return 0;
619
620         /*
621          * The Device Serial Number is two dwords offset 4 bytes from the
622          * capability position. The specification says that the first dword is
623          * the lower half, and the second dword is the upper half.
624          */
625         pos += 4;
626         pci_read_config_dword(dev, pos, &dword);
627         dsn = (u64)dword;
628         pci_read_config_dword(dev, pos + 4, &dword);
629         dsn |= ((u64)dword) << 32;
630
631         return dsn;
632 }
633 EXPORT_SYMBOL_GPL(pci_get_dsn);
634
635 static u8 __pci_find_next_ht_cap(struct pci_dev *dev, u8 pos, int ht_cap)
636 {
637         int rc, ttl = PCI_FIND_CAP_TTL;
638         u8 cap, mask;
639
640         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
641                 mask = HT_3BIT_CAP_MASK;
642         else
643                 mask = HT_5BIT_CAP_MASK;
644
645         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
646                                       PCI_CAP_ID_HT, &ttl);
647         while (pos) {
648                 rc = pci_read_config_byte(dev, pos + 3, &cap);
649                 if (rc != PCIBIOS_SUCCESSFUL)
650                         return 0;
651
652                 if ((cap & mask) == ht_cap)
653                         return pos;
654
655                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
656                                               pos + PCI_CAP_LIST_NEXT,
657                                               PCI_CAP_ID_HT, &ttl);
658         }
659
660         return 0;
661 }
662
663 /**
664  * pci_find_next_ht_capability - query a device's HyperTransport capabilities
665  * @dev: PCI device to query
666  * @pos: Position from which to continue searching
667  * @ht_cap: HyperTransport capability code
668  *
669  * To be used in conjunction with pci_find_ht_capability() to search for
670  * all capabilities matching @ht_cap. @pos should always be a value returned
671  * from pci_find_ht_capability().
672  *
673  * NB. To be 100% safe against broken PCI devices, the caller should take
674  * steps to avoid an infinite loop.
675  */
676 u8 pci_find_next_ht_capability(struct pci_dev *dev, u8 pos, int ht_cap)
677 {
678         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
679 }
680 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
681
682 /**
683  * pci_find_ht_capability - query a device's HyperTransport capabilities
684  * @dev: PCI device to query
685  * @ht_cap: HyperTransport capability code
686  *
687  * Tell if a device supports a given HyperTransport capability.
688  * Returns an address within the device's PCI configuration space
689  * or 0 in case the device does not support the request capability.
690  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
691  * which has a HyperTransport capability matching @ht_cap.
692  */
693 u8 pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
694 {
695         u8 pos;
696
697         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
698         if (pos)
699                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
700
701         return pos;
702 }
703 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
704
705 /**
706  * pci_find_vsec_capability - Find a vendor-specific extended capability
707  * @dev: PCI device to query
708  * @vendor: Vendor ID for which capability is defined
709  * @cap: Vendor-specific capability ID
710  *
711  * If @dev has Vendor ID @vendor, search for a VSEC capability with
712  * VSEC ID @cap. If found, return the capability offset in
713  * config space; otherwise return 0.
714  */
715 u16 pci_find_vsec_capability(struct pci_dev *dev, u16 vendor, int cap)
716 {
717         u16 vsec = 0;
718         u32 header;
719
720         if (vendor != dev->vendor)
721                 return 0;
722
723         while ((vsec = pci_find_next_ext_capability(dev, vsec,
724                                                      PCI_EXT_CAP_ID_VNDR))) {
725                 if (pci_read_config_dword(dev, vsec + PCI_VNDR_HEADER,
726                                           &header) == PCIBIOS_SUCCESSFUL &&
727                     PCI_VNDR_HEADER_ID(header) == cap)
728                         return vsec;
729         }
730
731         return 0;
732 }
733 EXPORT_SYMBOL_GPL(pci_find_vsec_capability);
734
735 /**
736  * pci_find_parent_resource - return resource region of parent bus of given
737  *                            region
738  * @dev: PCI device structure contains resources to be searched
739  * @res: child resource record for which parent is sought
740  *
741  * For given resource region of given device, return the resource region of
742  * parent bus the given region is contained in.
743  */
744 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
745                                           struct resource *res)
746 {
747         const struct pci_bus *bus = dev->bus;
748         struct resource *r;
749         int i;
750
751         pci_bus_for_each_resource(bus, r, i) {
752                 if (!r)
753                         continue;
754                 if (resource_contains(r, res)) {
755
756                         /*
757                          * If the window is prefetchable but the BAR is
758                          * not, the allocator made a mistake.
759                          */
760                         if (r->flags & IORESOURCE_PREFETCH &&
761                             !(res->flags & IORESOURCE_PREFETCH))
762                                 return NULL;
763
764                         /*
765                          * If we're below a transparent bridge, there may
766                          * be both a positively-decoded aperture and a
767                          * subtractively-decoded region that contain the BAR.
768                          * We want the positively-decoded one, so this depends
769                          * on pci_bus_for_each_resource() giving us those
770                          * first.
771                          */
772                         return r;
773                 }
774         }
775         return NULL;
776 }
777 EXPORT_SYMBOL(pci_find_parent_resource);
778
779 /**
780  * pci_find_resource - Return matching PCI device resource
781  * @dev: PCI device to query
782  * @res: Resource to look for
783  *
784  * Goes over standard PCI resources (BARs) and checks if the given resource
785  * is partially or fully contained in any of them. In that case the
786  * matching resource is returned, %NULL otherwise.
787  */
788 struct resource *pci_find_resource(struct pci_dev *dev, struct resource *res)
789 {
790         int i;
791
792         for (i = 0; i < PCI_STD_NUM_BARS; i++) {
793                 struct resource *r = &dev->resource[i];
794
795                 if (r->start && resource_contains(r, res))
796                         return r;
797         }
798
799         return NULL;
800 }
801 EXPORT_SYMBOL(pci_find_resource);
802
803 /**
804  * pci_wait_for_pending - wait for @mask bit(s) to clear in status word @pos
805  * @dev: the PCI device to operate on
806  * @pos: config space offset of status word
807  * @mask: mask of bit(s) to care about in status word
808  *
809  * Return 1 when mask bit(s) in status word clear, 0 otherwise.
810  */
811 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask)
812 {
813         int i;
814
815         /* Wait for Transaction Pending bit clean */
816         for (i = 0; i < 4; i++) {
817                 u16 status;
818                 if (i)
819                         msleep((1 << (i - 1)) * 100);
820
821                 pci_read_config_word(dev, pos, &status);
822                 if (!(status & mask))
823                         return 1;
824         }
825
826         return 0;
827 }
828
829 static int pci_acs_enable;
830
831 /**
832  * pci_request_acs - ask for ACS to be enabled if supported
833  */
834 void pci_request_acs(void)
835 {
836         pci_acs_enable = 1;
837 }
838
839 static const char *disable_acs_redir_param;
840
841 /**
842  * pci_disable_acs_redir - disable ACS redirect capabilities
843  * @dev: the PCI device
844  *
845  * For only devices specified in the disable_acs_redir parameter.
846  */
847 static void pci_disable_acs_redir(struct pci_dev *dev)
848 {
849         int ret = 0;
850         const char *p;
851         int pos;
852         u16 ctrl;
853
854         if (!disable_acs_redir_param)
855                 return;
856
857         p = disable_acs_redir_param;
858         while (*p) {
859                 ret = pci_dev_str_match(dev, p, &p);
860                 if (ret < 0) {
861                         pr_info_once("PCI: Can't parse disable_acs_redir parameter: %s\n",
862                                      disable_acs_redir_param);
863
864                         break;
865                 } else if (ret == 1) {
866                         /* Found a match */
867                         break;
868                 }
869
870                 if (*p != ';' && *p != ',') {
871                         /* End of param or invalid format */
872                         break;
873                 }
874                 p++;
875         }
876
877         if (ret != 1)
878                 return;
879
880         if (!pci_dev_specific_disable_acs_redir(dev))
881                 return;
882
883         pos = dev->acs_cap;
884         if (!pos) {
885                 pci_warn(dev, "cannot disable ACS redirect for this hardware as it does not have ACS capabilities\n");
886                 return;
887         }
888
889         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
890
891         /* P2P Request & Completion Redirect */
892         ctrl &= ~(PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_EC);
893
894         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
895
896         pci_info(dev, "disabled ACS redirect\n");
897 }
898
899 /**
900  * pci_std_enable_acs - enable ACS on devices using standard ACS capabilities
901  * @dev: the PCI device
902  */
903 static void pci_std_enable_acs(struct pci_dev *dev)
904 {
905         int pos;
906         u16 cap;
907         u16 ctrl;
908
909         pos = dev->acs_cap;
910         if (!pos)
911                 return;
912
913         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
914         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
915
916         /* Source Validation */
917         ctrl |= (cap & PCI_ACS_SV);
918
919         /* P2P Request Redirect */
920         ctrl |= (cap & PCI_ACS_RR);
921
922         /* P2P Completion Redirect */
923         ctrl |= (cap & PCI_ACS_CR);
924
925         /* Upstream Forwarding */
926         ctrl |= (cap & PCI_ACS_UF);
927
928         /* Enable Translation Blocking for external devices and noats */
929         if (pci_ats_disabled() || dev->external_facing || dev->untrusted)
930                 ctrl |= (cap & PCI_ACS_TB);
931
932         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
933 }
934
935 /**
936  * pci_enable_acs - enable ACS if hardware support it
937  * @dev: the PCI device
938  */
939 static void pci_enable_acs(struct pci_dev *dev)
940 {
941         if (!pci_acs_enable)
942                 goto disable_acs_redir;
943
944         if (!pci_dev_specific_enable_acs(dev))
945                 goto disable_acs_redir;
946
947         pci_std_enable_acs(dev);
948
949 disable_acs_redir:
950         /*
951          * Note: pci_disable_acs_redir() must be called even if ACS was not
952          * enabled by the kernel because it may have been enabled by
953          * platform firmware.  So if we are told to disable it, we should
954          * always disable it after setting the kernel's default
955          * preferences.
956          */
957         pci_disable_acs_redir(dev);
958 }
959
960 /**
961  * pci_restore_bars - restore a device's BAR values (e.g. after wake-up)
962  * @dev: PCI device to have its BARs restored
963  *
964  * Restore the BAR values for a given device, so as to make it
965  * accessible by its driver.
966  */
967 static void pci_restore_bars(struct pci_dev *dev)
968 {
969         int i;
970
971         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
972                 pci_update_resource(dev, i);
973 }
974
975 static const struct pci_platform_pm_ops *pci_platform_pm;
976
977 int pci_set_platform_pm(const struct pci_platform_pm_ops *ops)
978 {
979         if (!ops->is_manageable || !ops->set_state  || !ops->get_state ||
980             !ops->choose_state  || !ops->set_wakeup || !ops->need_resume)
981                 return -EINVAL;
982         pci_platform_pm = ops;
983         return 0;
984 }
985
986 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
987 {
988         return pci_platform_pm ? pci_platform_pm->is_manageable(dev) : false;
989 }
990
991 static inline int platform_pci_set_power_state(struct pci_dev *dev,
992                                                pci_power_t t)
993 {
994         return pci_platform_pm ? pci_platform_pm->set_state(dev, t) : -ENOSYS;
995 }
996
997 static inline pci_power_t platform_pci_get_power_state(struct pci_dev *dev)
998 {
999         return pci_platform_pm ? pci_platform_pm->get_state(dev) : PCI_UNKNOWN;
1000 }
1001
1002 static inline void platform_pci_refresh_power_state(struct pci_dev *dev)
1003 {
1004         if (pci_platform_pm && pci_platform_pm->refresh_state)
1005                 pci_platform_pm->refresh_state(dev);
1006 }
1007
1008 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
1009 {
1010         return pci_platform_pm ?
1011                         pci_platform_pm->choose_state(dev) : PCI_POWER_ERROR;
1012 }
1013
1014 static inline int platform_pci_set_wakeup(struct pci_dev *dev, bool enable)
1015 {
1016         return pci_platform_pm ?
1017                         pci_platform_pm->set_wakeup(dev, enable) : -ENODEV;
1018 }
1019
1020 static inline bool platform_pci_need_resume(struct pci_dev *dev)
1021 {
1022         return pci_platform_pm ? pci_platform_pm->need_resume(dev) : false;
1023 }
1024
1025 static inline bool platform_pci_bridge_d3(struct pci_dev *dev)
1026 {
1027         if (pci_platform_pm && pci_platform_pm->bridge_d3)
1028                 return pci_platform_pm->bridge_d3(dev);
1029         return false;
1030 }
1031
1032 /**
1033  * pci_raw_set_power_state - Use PCI PM registers to set the power state of
1034  *                           given PCI device
1035  * @dev: PCI device to handle.
1036  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1037  *
1038  * RETURN VALUE:
1039  * -EINVAL if the requested state is invalid.
1040  * -EIO if device does not support PCI PM or its PM capabilities register has a
1041  * wrong version, or device doesn't support the requested state.
1042  * 0 if device already is in the requested state.
1043  * 0 if device's power state has been successfully changed.
1044  */
1045 static int pci_raw_set_power_state(struct pci_dev *dev, pci_power_t state)
1046 {
1047         u16 pmcsr;
1048         bool need_restore = false;
1049
1050         /* Check if we're already there */
1051         if (dev->current_state == state)
1052                 return 0;
1053
1054         if (!dev->pm_cap)
1055                 return -EIO;
1056
1057         if (state < PCI_D0 || state > PCI_D3hot)
1058                 return -EINVAL;
1059
1060         /*
1061          * Validate transition: We can enter D0 from any state, but if
1062          * we're already in a low-power state, we can only go deeper.  E.g.,
1063          * we can go from D1 to D3, but we can't go directly from D3 to D1;
1064          * we'd have to go from D3 to D0, then to D1.
1065          */
1066         if (state != PCI_D0 && dev->current_state <= PCI_D3cold
1067             && dev->current_state > state) {
1068                 pci_err(dev, "invalid power transition (from %s to %s)\n",
1069                         pci_power_name(dev->current_state),
1070                         pci_power_name(state));
1071                 return -EINVAL;
1072         }
1073
1074         /* Check if this device supports the desired state */
1075         if ((state == PCI_D1 && !dev->d1_support)
1076            || (state == PCI_D2 && !dev->d2_support))
1077                 return -EIO;
1078
1079         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1080         if (pmcsr == (u16) ~0) {
1081                 pci_err(dev, "can't change power state from %s to %s (config space inaccessible)\n",
1082                         pci_power_name(dev->current_state),
1083                         pci_power_name(state));
1084                 return -EIO;
1085         }
1086
1087         /*
1088          * If we're (effectively) in D3, force entire word to 0.
1089          * This doesn't affect PME_Status, disables PME_En, and
1090          * sets PowerState to 0.
1091          */
1092         switch (dev->current_state) {
1093         case PCI_D0:
1094         case PCI_D1:
1095         case PCI_D2:
1096                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
1097                 pmcsr |= state;
1098                 break;
1099         case PCI_D3hot:
1100         case PCI_D3cold:
1101         case PCI_UNKNOWN: /* Boot-up */
1102                 if ((pmcsr & PCI_PM_CTRL_STATE_MASK) == PCI_D3hot
1103                  && !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET))
1104                         need_restore = true;
1105                 fallthrough;    /* force to D0 */
1106         default:
1107                 pmcsr = 0;
1108                 break;
1109         }
1110
1111         /* Enter specified state */
1112         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1113
1114         /*
1115          * Mandatory power management transition delays; see PCI PM 1.1
1116          * 5.6.1 table 18
1117          */
1118         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
1119                 pci_dev_d3_sleep(dev);
1120         else if (state == PCI_D2 || dev->current_state == PCI_D2)
1121                 udelay(PCI_PM_D2_DELAY);
1122
1123         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1124         dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1125         if (dev->current_state != state)
1126                 pci_info_ratelimited(dev, "refused to change power state from %s to %s\n",
1127                          pci_power_name(dev->current_state),
1128                          pci_power_name(state));
1129
1130         /*
1131          * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
1132          * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
1133          * from D3hot to D0 _may_ perform an internal reset, thereby
1134          * going to "D0 Uninitialized" rather than "D0 Initialized".
1135          * For example, at least some versions of the 3c905B and the
1136          * 3c556B exhibit this behaviour.
1137          *
1138          * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
1139          * devices in a D3hot state at boot.  Consequently, we need to
1140          * restore at least the BARs so that the device will be
1141          * accessible to its driver.
1142          */
1143         if (need_restore)
1144                 pci_restore_bars(dev);
1145
1146         if (dev->bus->self)
1147                 pcie_aspm_pm_state_change(dev->bus->self);
1148
1149         return 0;
1150 }
1151
1152 /**
1153  * pci_update_current_state - Read power state of given device and cache it
1154  * @dev: PCI device to handle.
1155  * @state: State to cache in case the device doesn't have the PM capability
1156  *
1157  * The power state is read from the PMCSR register, which however is
1158  * inaccessible in D3cold.  The platform firmware is therefore queried first
1159  * to detect accessibility of the register.  In case the platform firmware
1160  * reports an incorrect state or the device isn't power manageable by the
1161  * platform at all, we try to detect D3cold by testing accessibility of the
1162  * vendor ID in config space.
1163  */
1164 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
1165 {
1166         if (platform_pci_get_power_state(dev) == PCI_D3cold ||
1167             !pci_device_is_present(dev)) {
1168                 dev->current_state = PCI_D3cold;
1169         } else if (dev->pm_cap) {
1170                 u16 pmcsr;
1171
1172                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1173                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1174         } else {
1175                 dev->current_state = state;
1176         }
1177 }
1178
1179 /**
1180  * pci_refresh_power_state - Refresh the given device's power state data
1181  * @dev: Target PCI device.
1182  *
1183  * Ask the platform to refresh the devices power state information and invoke
1184  * pci_update_current_state() to update its current PCI power state.
1185  */
1186 void pci_refresh_power_state(struct pci_dev *dev)
1187 {
1188         if (platform_pci_power_manageable(dev))
1189                 platform_pci_refresh_power_state(dev);
1190
1191         pci_update_current_state(dev, dev->current_state);
1192 }
1193
1194 /**
1195  * pci_platform_power_transition - Use platform to change device power state
1196  * @dev: PCI device to handle.
1197  * @state: State to put the device into.
1198  */
1199 int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
1200 {
1201         int error;
1202
1203         if (platform_pci_power_manageable(dev)) {
1204                 error = platform_pci_set_power_state(dev, state);
1205                 if (!error)
1206                         pci_update_current_state(dev, state);
1207         } else
1208                 error = -ENODEV;
1209
1210         if (error && !dev->pm_cap) /* Fall back to PCI_D0 */
1211                 dev->current_state = PCI_D0;
1212
1213         return error;
1214 }
1215 EXPORT_SYMBOL_GPL(pci_platform_power_transition);
1216
1217 static int pci_resume_one(struct pci_dev *pci_dev, void *ign)
1218 {
1219         pm_request_resume(&pci_dev->dev);
1220         return 0;
1221 }
1222
1223 /**
1224  * pci_resume_bus - Walk given bus and runtime resume devices on it
1225  * @bus: Top bus of the subtree to walk.
1226  */
1227 void pci_resume_bus(struct pci_bus *bus)
1228 {
1229         if (bus)
1230                 pci_walk_bus(bus, pci_resume_one, NULL);
1231 }
1232
1233 static int pci_dev_wait(struct pci_dev *dev, char *reset_type, int timeout)
1234 {
1235         int delay = 1;
1236         u32 id;
1237
1238         /*
1239          * After reset, the device should not silently discard config
1240          * requests, but it may still indicate that it needs more time by
1241          * responding to them with CRS completions.  The Root Port will
1242          * generally synthesize ~0 data to complete the read (except when
1243          * CRS SV is enabled and the read was for the Vendor ID; in that
1244          * case it synthesizes 0x0001 data).
1245          *
1246          * Wait for the device to return a non-CRS completion.  Read the
1247          * Command register instead of Vendor ID so we don't have to
1248          * contend with the CRS SV value.
1249          */
1250         pci_read_config_dword(dev, PCI_COMMAND, &id);
1251         while (id == ~0) {
1252                 if (delay > timeout) {
1253                         pci_warn(dev, "not ready %dms after %s; giving up\n",
1254                                  delay - 1, reset_type);
1255                         return -ENOTTY;
1256                 }
1257
1258                 if (delay > 1000)
1259                         pci_info(dev, "not ready %dms after %s; waiting\n",
1260                                  delay - 1, reset_type);
1261
1262                 msleep(delay);
1263                 delay *= 2;
1264                 pci_read_config_dword(dev, PCI_COMMAND, &id);
1265         }
1266
1267         if (delay > 1000)
1268                 pci_info(dev, "ready %dms after %s\n", delay - 1,
1269                          reset_type);
1270
1271         return 0;
1272 }
1273
1274 /**
1275  * pci_power_up - Put the given device into D0
1276  * @dev: PCI device to power up
1277  */
1278 int pci_power_up(struct pci_dev *dev)
1279 {
1280         pci_platform_power_transition(dev, PCI_D0);
1281
1282         /*
1283          * Mandatory power management transition delays are handled in
1284          * pci_pm_resume_noirq() and pci_pm_runtime_resume() of the
1285          * corresponding bridge.
1286          */
1287         if (dev->runtime_d3cold) {
1288                 /*
1289                  * When powering on a bridge from D3cold, the whole hierarchy
1290                  * may be powered on into D0uninitialized state, resume them to
1291                  * give them a chance to suspend again
1292                  */
1293                 pci_resume_bus(dev->subordinate);
1294         }
1295
1296         return pci_raw_set_power_state(dev, PCI_D0);
1297 }
1298
1299 /**
1300  * __pci_dev_set_current_state - Set current state of a PCI device
1301  * @dev: Device to handle
1302  * @data: pointer to state to be set
1303  */
1304 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
1305 {
1306         pci_power_t state = *(pci_power_t *)data;
1307
1308         dev->current_state = state;
1309         return 0;
1310 }
1311
1312 /**
1313  * pci_bus_set_current_state - Walk given bus and set current state of devices
1314  * @bus: Top bus of the subtree to walk.
1315  * @state: state to be set
1316  */
1317 void pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
1318 {
1319         if (bus)
1320                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
1321 }
1322
1323 /**
1324  * pci_set_power_state - Set the power state of a PCI device
1325  * @dev: PCI device to handle.
1326  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1327  *
1328  * Transition a device to a new power state, using the platform firmware and/or
1329  * the device's PCI PM registers.
1330  *
1331  * RETURN VALUE:
1332  * -EINVAL if the requested state is invalid.
1333  * -EIO if device does not support PCI PM or its PM capabilities register has a
1334  * wrong version, or device doesn't support the requested state.
1335  * 0 if the transition is to D1 or D2 but D1 and D2 are not supported.
1336  * 0 if device already is in the requested state.
1337  * 0 if the transition is to D3 but D3 is not supported.
1338  * 0 if device's power state has been successfully changed.
1339  */
1340 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1341 {
1342         int error;
1343
1344         /* Bound the state we're entering */
1345         if (state > PCI_D3cold)
1346                 state = PCI_D3cold;
1347         else if (state < PCI_D0)
1348                 state = PCI_D0;
1349         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
1350
1351                 /*
1352                  * If the device or the parent bridge do not support PCI
1353                  * PM, ignore the request if we're doing anything other
1354                  * than putting it into D0 (which would only happen on
1355                  * boot).
1356                  */
1357                 return 0;
1358
1359         /* Check if we're already there */
1360         if (dev->current_state == state)
1361                 return 0;
1362
1363         if (state == PCI_D0)
1364                 return pci_power_up(dev);
1365
1366         /*
1367          * This device is quirked not to be put into D3, so don't put it in
1368          * D3
1369          */
1370         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
1371                 return 0;
1372
1373         /*
1374          * To put device in D3cold, we put device into D3hot in native
1375          * way, then put device into D3cold with platform ops
1376          */
1377         error = pci_raw_set_power_state(dev, state > PCI_D3hot ?
1378                                         PCI_D3hot : state);
1379
1380         if (pci_platform_power_transition(dev, state))
1381                 return error;
1382
1383         /* Powering off a bridge may power off the whole hierarchy */
1384         if (state == PCI_D3cold)
1385                 pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
1386
1387         return 0;
1388 }
1389 EXPORT_SYMBOL(pci_set_power_state);
1390
1391 /**
1392  * pci_choose_state - Choose the power state of a PCI device
1393  * @dev: PCI device to be suspended
1394  * @state: target sleep state for the whole system. This is the value
1395  *         that is passed to suspend() function.
1396  *
1397  * Returns PCI power state suitable for given device and given system
1398  * message.
1399  */
1400 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
1401 {
1402         pci_power_t ret;
1403
1404         if (!dev->pm_cap)
1405                 return PCI_D0;
1406
1407         ret = platform_pci_choose_state(dev);
1408         if (ret != PCI_POWER_ERROR)
1409                 return ret;
1410
1411         switch (state.event) {
1412         case PM_EVENT_ON:
1413                 return PCI_D0;
1414         case PM_EVENT_FREEZE:
1415         case PM_EVENT_PRETHAW:
1416                 /* REVISIT both freeze and pre-thaw "should" use D0 */
1417         case PM_EVENT_SUSPEND:
1418         case PM_EVENT_HIBERNATE:
1419                 return PCI_D3hot;
1420         default:
1421                 pci_info(dev, "unrecognized suspend event %d\n",
1422                          state.event);
1423                 BUG();
1424         }
1425         return PCI_D0;
1426 }
1427 EXPORT_SYMBOL(pci_choose_state);
1428
1429 #define PCI_EXP_SAVE_REGS       7
1430
1431 static struct pci_cap_saved_state *_pci_find_saved_cap(struct pci_dev *pci_dev,
1432                                                        u16 cap, bool extended)
1433 {
1434         struct pci_cap_saved_state *tmp;
1435
1436         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
1437                 if (tmp->cap.cap_extended == extended && tmp->cap.cap_nr == cap)
1438                         return tmp;
1439         }
1440         return NULL;
1441 }
1442
1443 struct pci_cap_saved_state *pci_find_saved_cap(struct pci_dev *dev, char cap)
1444 {
1445         return _pci_find_saved_cap(dev, cap, false);
1446 }
1447
1448 struct pci_cap_saved_state *pci_find_saved_ext_cap(struct pci_dev *dev, u16 cap)
1449 {
1450         return _pci_find_saved_cap(dev, cap, true);
1451 }
1452
1453 static int pci_save_pcie_state(struct pci_dev *dev)
1454 {
1455         int i = 0;
1456         struct pci_cap_saved_state *save_state;
1457         u16 *cap;
1458
1459         if (!pci_is_pcie(dev))
1460                 return 0;
1461
1462         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1463         if (!save_state) {
1464                 pci_err(dev, "buffer not found in %s\n", __func__);
1465                 return -ENOMEM;
1466         }
1467
1468         cap = (u16 *)&save_state->cap.data[0];
1469         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
1470         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
1471         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
1472         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
1473         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
1474         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
1475         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
1476
1477         return 0;
1478 }
1479
1480 static void pci_restore_pcie_state(struct pci_dev *dev)
1481 {
1482         int i = 0;
1483         struct pci_cap_saved_state *save_state;
1484         u16 *cap;
1485
1486         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1487         if (!save_state)
1488                 return;
1489
1490         cap = (u16 *)&save_state->cap.data[0];
1491         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
1492         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
1493         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
1494         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
1495         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
1496         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
1497         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
1498 }
1499
1500 static int pci_save_pcix_state(struct pci_dev *dev)
1501 {
1502         int pos;
1503         struct pci_cap_saved_state *save_state;
1504
1505         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1506         if (!pos)
1507                 return 0;
1508
1509         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1510         if (!save_state) {
1511                 pci_err(dev, "buffer not found in %s\n", __func__);
1512                 return -ENOMEM;
1513         }
1514
1515         pci_read_config_word(dev, pos + PCI_X_CMD,
1516                              (u16 *)save_state->cap.data);
1517
1518         return 0;
1519 }
1520
1521 static void pci_restore_pcix_state(struct pci_dev *dev)
1522 {
1523         int i = 0, pos;
1524         struct pci_cap_saved_state *save_state;
1525         u16 *cap;
1526
1527         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1528         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1529         if (!save_state || !pos)
1530                 return;
1531         cap = (u16 *)&save_state->cap.data[0];
1532
1533         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
1534 }
1535
1536 static void pci_save_ltr_state(struct pci_dev *dev)
1537 {
1538         int ltr;
1539         struct pci_cap_saved_state *save_state;
1540         u16 *cap;
1541
1542         if (!pci_is_pcie(dev))
1543                 return;
1544
1545         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1546         if (!ltr)
1547                 return;
1548
1549         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1550         if (!save_state) {
1551                 pci_err(dev, "no suspend buffer for LTR; ASPM issues possible after resume\n");
1552                 return;
1553         }
1554
1555         cap = (u16 *)&save_state->cap.data[0];
1556         pci_read_config_word(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, cap++);
1557         pci_read_config_word(dev, ltr + PCI_LTR_MAX_NOSNOOP_LAT, cap++);
1558 }
1559
1560 static void pci_restore_ltr_state(struct pci_dev *dev)
1561 {
1562         struct pci_cap_saved_state *save_state;
1563         int ltr;
1564         u16 *cap;
1565
1566         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1567         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1568         if (!save_state || !ltr)
1569                 return;
1570
1571         cap = (u16 *)&save_state->cap.data[0];
1572         pci_write_config_word(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, *cap++);
1573         pci_write_config_word(dev, ltr + PCI_LTR_MAX_NOSNOOP_LAT, *cap++);
1574 }
1575
1576 /**
1577  * pci_save_state - save the PCI configuration space of a device before
1578  *                  suspending
1579  * @dev: PCI device that we're dealing with
1580  */
1581 int pci_save_state(struct pci_dev *dev)
1582 {
1583         int i;
1584         /* XXX: 100% dword access ok here? */
1585         for (i = 0; i < 16; i++) {
1586                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
1587                 pci_dbg(dev, "saving config space at offset %#x (reading %#x)\n",
1588                         i * 4, dev->saved_config_space[i]);
1589         }
1590         dev->state_saved = true;
1591
1592         i = pci_save_pcie_state(dev);
1593         if (i != 0)
1594                 return i;
1595
1596         i = pci_save_pcix_state(dev);
1597         if (i != 0)
1598                 return i;
1599
1600         pci_save_ltr_state(dev);
1601         pci_save_dpc_state(dev);
1602         pci_save_aer_state(dev);
1603         pci_save_ptm_state(dev);
1604         return pci_save_vc_state(dev);
1605 }
1606 EXPORT_SYMBOL(pci_save_state);
1607
1608 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
1609                                      u32 saved_val, int retry, bool force)
1610 {
1611         u32 val;
1612
1613         pci_read_config_dword(pdev, offset, &val);
1614         if (!force && val == saved_val)
1615                 return;
1616
1617         for (;;) {
1618                 pci_dbg(pdev, "restoring config space at offset %#x (was %#x, writing %#x)\n",
1619                         offset, val, saved_val);
1620                 pci_write_config_dword(pdev, offset, saved_val);
1621                 if (retry-- <= 0)
1622                         return;
1623
1624                 pci_read_config_dword(pdev, offset, &val);
1625                 if (val == saved_val)
1626                         return;
1627
1628                 mdelay(1);
1629         }
1630 }
1631
1632 static void pci_restore_config_space_range(struct pci_dev *pdev,
1633                                            int start, int end, int retry,
1634                                            bool force)
1635 {
1636         int index;
1637
1638         for (index = end; index >= start; index--)
1639                 pci_restore_config_dword(pdev, 4 * index,
1640                                          pdev->saved_config_space[index],
1641                                          retry, force);
1642 }
1643
1644 static void pci_restore_config_space(struct pci_dev *pdev)
1645 {
1646         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
1647                 pci_restore_config_space_range(pdev, 10, 15, 0, false);
1648                 /* Restore BARs before the command register. */
1649                 pci_restore_config_space_range(pdev, 4, 9, 10, false);
1650                 pci_restore_config_space_range(pdev, 0, 3, 0, false);
1651         } else if (pdev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
1652                 pci_restore_config_space_range(pdev, 12, 15, 0, false);
1653
1654                 /*
1655                  * Force rewriting of prefetch registers to avoid S3 resume
1656                  * issues on Intel PCI bridges that occur when these
1657                  * registers are not explicitly written.
1658                  */
1659                 pci_restore_config_space_range(pdev, 9, 11, 0, true);
1660                 pci_restore_config_space_range(pdev, 0, 8, 0, false);
1661         } else {
1662                 pci_restore_config_space_range(pdev, 0, 15, 0, false);
1663         }
1664 }
1665
1666 static void pci_restore_rebar_state(struct pci_dev *pdev)
1667 {
1668         unsigned int pos, nbars, i;
1669         u32 ctrl;
1670
1671         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
1672         if (!pos)
1673                 return;
1674
1675         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1676         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
1677                     PCI_REBAR_CTRL_NBAR_SHIFT;
1678
1679         for (i = 0; i < nbars; i++, pos += 8) {
1680                 struct resource *res;
1681                 int bar_idx, size;
1682
1683                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1684                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
1685                 res = pdev->resource + bar_idx;
1686                 size = pci_rebar_bytes_to_size(resource_size(res));
1687                 ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
1688                 ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
1689                 pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
1690         }
1691 }
1692
1693 /**
1694  * pci_restore_state - Restore the saved state of a PCI device
1695  * @dev: PCI device that we're dealing with
1696  */
1697 void pci_restore_state(struct pci_dev *dev)
1698 {
1699         if (!dev->state_saved)
1700                 return;
1701
1702         /*
1703          * Restore max latencies (in the LTR capability) before enabling
1704          * LTR itself (in the PCIe capability).
1705          */
1706         pci_restore_ltr_state(dev);
1707
1708         pci_restore_pcie_state(dev);
1709         pci_restore_pasid_state(dev);
1710         pci_restore_pri_state(dev);
1711         pci_restore_ats_state(dev);
1712         pci_restore_vc_state(dev);
1713         pci_restore_rebar_state(dev);
1714         pci_restore_dpc_state(dev);
1715         pci_restore_ptm_state(dev);
1716
1717         pci_aer_clear_status(dev);
1718         pci_restore_aer_state(dev);
1719
1720         pci_restore_config_space(dev);
1721
1722         pci_restore_pcix_state(dev);
1723         pci_restore_msi_state(dev);
1724
1725         /* Restore ACS and IOV configuration state */
1726         pci_enable_acs(dev);
1727         pci_restore_iov_state(dev);
1728
1729         dev->state_saved = false;
1730 }
1731 EXPORT_SYMBOL(pci_restore_state);
1732
1733 struct pci_saved_state {
1734         u32 config_space[16];
1735         struct pci_cap_saved_data cap[];
1736 };
1737
1738 /**
1739  * pci_store_saved_state - Allocate and return an opaque struct containing
1740  *                         the device saved state.
1741  * @dev: PCI device that we're dealing with
1742  *
1743  * Return NULL if no state or error.
1744  */
1745 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1746 {
1747         struct pci_saved_state *state;
1748         struct pci_cap_saved_state *tmp;
1749         struct pci_cap_saved_data *cap;
1750         size_t size;
1751
1752         if (!dev->state_saved)
1753                 return NULL;
1754
1755         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1756
1757         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1758                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1759
1760         state = kzalloc(size, GFP_KERNEL);
1761         if (!state)
1762                 return NULL;
1763
1764         memcpy(state->config_space, dev->saved_config_space,
1765                sizeof(state->config_space));
1766
1767         cap = state->cap;
1768         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1769                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1770                 memcpy(cap, &tmp->cap, len);
1771                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1772         }
1773         /* Empty cap_save terminates list */
1774
1775         return state;
1776 }
1777 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1778
1779 /**
1780  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1781  * @dev: PCI device that we're dealing with
1782  * @state: Saved state returned from pci_store_saved_state()
1783  */
1784 int pci_load_saved_state(struct pci_dev *dev,
1785                          struct pci_saved_state *state)
1786 {
1787         struct pci_cap_saved_data *cap;
1788
1789         dev->state_saved = false;
1790
1791         if (!state)
1792                 return 0;
1793
1794         memcpy(dev->saved_config_space, state->config_space,
1795                sizeof(state->config_space));
1796
1797         cap = state->cap;
1798         while (cap->size) {
1799                 struct pci_cap_saved_state *tmp;
1800
1801                 tmp = _pci_find_saved_cap(dev, cap->cap_nr, cap->cap_extended);
1802                 if (!tmp || tmp->cap.size != cap->size)
1803                         return -EINVAL;
1804
1805                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1806                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1807                        sizeof(struct pci_cap_saved_data) + cap->size);
1808         }
1809
1810         dev->state_saved = true;
1811         return 0;
1812 }
1813 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1814
1815 /**
1816  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1817  *                                 and free the memory allocated for it.
1818  * @dev: PCI device that we're dealing with
1819  * @state: Pointer to saved state returned from pci_store_saved_state()
1820  */
1821 int pci_load_and_free_saved_state(struct pci_dev *dev,
1822                                   struct pci_saved_state **state)
1823 {
1824         int ret = pci_load_saved_state(dev, *state);
1825         kfree(*state);
1826         *state = NULL;
1827         return ret;
1828 }
1829 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1830
1831 int __weak pcibios_enable_device(struct pci_dev *dev, int bars)
1832 {
1833         return pci_enable_resources(dev, bars);
1834 }
1835
1836 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1837 {
1838         int err;
1839         struct pci_dev *bridge;
1840         u16 cmd;
1841         u8 pin;
1842
1843         err = pci_set_power_state(dev, PCI_D0);
1844         if (err < 0 && err != -EIO)
1845                 return err;
1846
1847         bridge = pci_upstream_bridge(dev);
1848         if (bridge)
1849                 pcie_aspm_powersave_config_link(bridge);
1850
1851         err = pcibios_enable_device(dev, bars);
1852         if (err < 0)
1853                 return err;
1854         pci_fixup_device(pci_fixup_enable, dev);
1855
1856         if (dev->msi_enabled || dev->msix_enabled)
1857                 return 0;
1858
1859         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
1860         if (pin) {
1861                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
1862                 if (cmd & PCI_COMMAND_INTX_DISABLE)
1863                         pci_write_config_word(dev, PCI_COMMAND,
1864                                               cmd & ~PCI_COMMAND_INTX_DISABLE);
1865         }
1866
1867         return 0;
1868 }
1869
1870 /**
1871  * pci_reenable_device - Resume abandoned device
1872  * @dev: PCI device to be resumed
1873  *
1874  * NOTE: This function is a backend of pci_default_resume() and is not supposed
1875  * to be called by normal code, write proper resume handler and use it instead.
1876  */
1877 int pci_reenable_device(struct pci_dev *dev)
1878 {
1879         if (pci_is_enabled(dev))
1880                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1881         return 0;
1882 }
1883 EXPORT_SYMBOL(pci_reenable_device);
1884
1885 static void pci_enable_bridge(struct pci_dev *dev)
1886 {
1887         struct pci_dev *bridge;
1888         int retval;
1889
1890         bridge = pci_upstream_bridge(dev);
1891         if (bridge)
1892                 pci_enable_bridge(bridge);
1893
1894         if (pci_is_enabled(dev)) {
1895                 if (!dev->is_busmaster)
1896                         pci_set_master(dev);
1897                 return;
1898         }
1899
1900         retval = pci_enable_device(dev);
1901         if (retval)
1902                 pci_err(dev, "Error enabling bridge (%d), continuing\n",
1903                         retval);
1904         pci_set_master(dev);
1905 }
1906
1907 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
1908 {
1909         struct pci_dev *bridge;
1910         int err;
1911         int i, bars = 0;
1912
1913         /*
1914          * Power state could be unknown at this point, either due to a fresh
1915          * boot or a device removal call.  So get the current power state
1916          * so that things like MSI message writing will behave as expected
1917          * (e.g. if the device really is in D0 at enable time).
1918          */
1919         if (dev->pm_cap) {
1920                 u16 pmcsr;
1921                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1922                 dev->current_state = (pmcsr & PCI_PM_CTRL_STATE_MASK);
1923         }
1924
1925         if (atomic_inc_return(&dev->enable_cnt) > 1)
1926                 return 0;               /* already enabled */
1927
1928         bridge = pci_upstream_bridge(dev);
1929         if (bridge)
1930                 pci_enable_bridge(bridge);
1931
1932         /* only skip sriov related */
1933         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
1934                 if (dev->resource[i].flags & flags)
1935                         bars |= (1 << i);
1936         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
1937                 if (dev->resource[i].flags & flags)
1938                         bars |= (1 << i);
1939
1940         err = do_pci_enable_device(dev, bars);
1941         if (err < 0)
1942                 atomic_dec(&dev->enable_cnt);
1943         return err;
1944 }
1945
1946 /**
1947  * pci_enable_device_io - Initialize a device for use with IO space
1948  * @dev: PCI device to be initialized
1949  *
1950  * Initialize device before it's used by a driver. Ask low-level code
1951  * to enable I/O resources. Wake up the device if it was suspended.
1952  * Beware, this function can fail.
1953  */
1954 int pci_enable_device_io(struct pci_dev *dev)
1955 {
1956         return pci_enable_device_flags(dev, IORESOURCE_IO);
1957 }
1958 EXPORT_SYMBOL(pci_enable_device_io);
1959
1960 /**
1961  * pci_enable_device_mem - Initialize a device for use with Memory space
1962  * @dev: PCI device to be initialized
1963  *
1964  * Initialize device before it's used by a driver. Ask low-level code
1965  * to enable Memory resources. Wake up the device if it was suspended.
1966  * Beware, this function can fail.
1967  */
1968 int pci_enable_device_mem(struct pci_dev *dev)
1969 {
1970         return pci_enable_device_flags(dev, IORESOURCE_MEM);
1971 }
1972 EXPORT_SYMBOL(pci_enable_device_mem);
1973
1974 /**
1975  * pci_enable_device - Initialize device before it's used by a driver.
1976  * @dev: PCI device to be initialized
1977  *
1978  * Initialize device before it's used by a driver. Ask low-level code
1979  * to enable I/O and memory. Wake up the device if it was suspended.
1980  * Beware, this function can fail.
1981  *
1982  * Note we don't actually enable the device many times if we call
1983  * this function repeatedly (we just increment the count).
1984  */
1985 int pci_enable_device(struct pci_dev *dev)
1986 {
1987         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
1988 }
1989 EXPORT_SYMBOL(pci_enable_device);
1990
1991 /*
1992  * Managed PCI resources.  This manages device on/off, INTx/MSI/MSI-X
1993  * on/off and BAR regions.  pci_dev itself records MSI/MSI-X status, so
1994  * there's no need to track it separately.  pci_devres is initialized
1995  * when a device is enabled using managed PCI device enable interface.
1996  */
1997 struct pci_devres {
1998         unsigned int enabled:1;
1999         unsigned int pinned:1;
2000         unsigned int orig_intx:1;
2001         unsigned int restore_intx:1;
2002         unsigned int mwi:1;
2003         u32 region_mask;
2004 };
2005
2006 static void pcim_release(struct device *gendev, void *res)
2007 {
2008         struct pci_dev *dev = to_pci_dev(gendev);
2009         struct pci_devres *this = res;
2010         int i;
2011
2012         if (dev->msi_enabled)
2013                 pci_disable_msi(dev);
2014         if (dev->msix_enabled)
2015                 pci_disable_msix(dev);
2016
2017         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
2018                 if (this->region_mask & (1 << i))
2019                         pci_release_region(dev, i);
2020
2021         if (this->mwi)
2022                 pci_clear_mwi(dev);
2023
2024         if (this->restore_intx)
2025                 pci_intx(dev, this->orig_intx);
2026
2027         if (this->enabled && !this->pinned)
2028                 pci_disable_device(dev);
2029 }
2030
2031 static struct pci_devres *get_pci_dr(struct pci_dev *pdev)
2032 {
2033         struct pci_devres *dr, *new_dr;
2034
2035         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
2036         if (dr)
2037                 return dr;
2038
2039         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
2040         if (!new_dr)
2041                 return NULL;
2042         return devres_get(&pdev->dev, new_dr, NULL, NULL);
2043 }
2044
2045 static struct pci_devres *find_pci_dr(struct pci_dev *pdev)
2046 {
2047         if (pci_is_managed(pdev))
2048                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
2049         return NULL;
2050 }
2051
2052 /**
2053  * pcim_enable_device - Managed pci_enable_device()
2054  * @pdev: PCI device to be initialized
2055  *
2056  * Managed pci_enable_device().
2057  */
2058 int pcim_enable_device(struct pci_dev *pdev)
2059 {
2060         struct pci_devres *dr;
2061         int rc;
2062
2063         dr = get_pci_dr(pdev);
2064         if (unlikely(!dr))
2065                 return -ENOMEM;
2066         if (dr->enabled)
2067                 return 0;
2068
2069         rc = pci_enable_device(pdev);
2070         if (!rc) {
2071                 pdev->is_managed = 1;
2072                 dr->enabled = 1;
2073         }
2074         return rc;
2075 }
2076 EXPORT_SYMBOL(pcim_enable_device);
2077
2078 /**
2079  * pcim_pin_device - Pin managed PCI device
2080  * @pdev: PCI device to pin
2081  *
2082  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
2083  * driver detach.  @pdev must have been enabled with
2084  * pcim_enable_device().
2085  */
2086 void pcim_pin_device(struct pci_dev *pdev)
2087 {
2088         struct pci_devres *dr;
2089
2090         dr = find_pci_dr(pdev);
2091         WARN_ON(!dr || !dr->enabled);
2092         if (dr)
2093                 dr->pinned = 1;
2094 }
2095 EXPORT_SYMBOL(pcim_pin_device);
2096
2097 /*
2098  * pcibios_add_device - provide arch specific hooks when adding device dev
2099  * @dev: the PCI device being added
2100  *
2101  * Permits the platform to provide architecture specific functionality when
2102  * devices are added. This is the default implementation. Architecture
2103  * implementations can override this.
2104  */
2105 int __weak pcibios_add_device(struct pci_dev *dev)
2106 {
2107         return 0;
2108 }
2109
2110 /**
2111  * pcibios_release_device - provide arch specific hooks when releasing
2112  *                          device dev
2113  * @dev: the PCI device being released
2114  *
2115  * Permits the platform to provide architecture specific functionality when
2116  * devices are released. This is the default implementation. Architecture
2117  * implementations can override this.
2118  */
2119 void __weak pcibios_release_device(struct pci_dev *dev) {}
2120
2121 /**
2122  * pcibios_disable_device - disable arch specific PCI resources for device dev
2123  * @dev: the PCI device to disable
2124  *
2125  * Disables architecture specific PCI resources for the device. This
2126  * is the default implementation. Architecture implementations can
2127  * override this.
2128  */
2129 void __weak pcibios_disable_device(struct pci_dev *dev) {}
2130
2131 /**
2132  * pcibios_penalize_isa_irq - penalize an ISA IRQ
2133  * @irq: ISA IRQ to penalize
2134  * @active: IRQ active or not
2135  *
2136  * Permits the platform to provide architecture-specific functionality when
2137  * penalizing ISA IRQs. This is the default implementation. Architecture
2138  * implementations can override this.
2139  */
2140 void __weak pcibios_penalize_isa_irq(int irq, int active) {}
2141
2142 static void do_pci_disable_device(struct pci_dev *dev)
2143 {
2144         u16 pci_command;
2145
2146         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
2147         if (pci_command & PCI_COMMAND_MASTER) {
2148                 pci_command &= ~PCI_COMMAND_MASTER;
2149                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
2150         }
2151
2152         pcibios_disable_device(dev);
2153 }
2154
2155 /**
2156  * pci_disable_enabled_device - Disable device without updating enable_cnt
2157  * @dev: PCI device to disable
2158  *
2159  * NOTE: This function is a backend of PCI power management routines and is
2160  * not supposed to be called drivers.
2161  */
2162 void pci_disable_enabled_device(struct pci_dev *dev)
2163 {
2164         if (pci_is_enabled(dev))
2165                 do_pci_disable_device(dev);
2166 }
2167
2168 /**
2169  * pci_disable_device - Disable PCI device after use
2170  * @dev: PCI device to be disabled
2171  *
2172  * Signal to the system that the PCI device is not in use by the system
2173  * anymore.  This only involves disabling PCI bus-mastering, if active.
2174  *
2175  * Note we don't actually disable the device until all callers of
2176  * pci_enable_device() have called pci_disable_device().
2177  */
2178 void pci_disable_device(struct pci_dev *dev)
2179 {
2180         struct pci_devres *dr;
2181
2182         dr = find_pci_dr(dev);
2183         if (dr)
2184                 dr->enabled = 0;
2185
2186         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
2187                       "disabling already-disabled device");
2188
2189         if (atomic_dec_return(&dev->enable_cnt) != 0)
2190                 return;
2191
2192         do_pci_disable_device(dev);
2193
2194         dev->is_busmaster = 0;
2195 }
2196 EXPORT_SYMBOL(pci_disable_device);
2197
2198 /**
2199  * pcibios_set_pcie_reset_state - set reset state for device dev
2200  * @dev: the PCIe device reset
2201  * @state: Reset state to enter into
2202  *
2203  * Set the PCIe reset state for the device. This is the default
2204  * implementation. Architecture implementations can override this.
2205  */
2206 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
2207                                         enum pcie_reset_state state)
2208 {
2209         return -EINVAL;
2210 }
2211
2212 /**
2213  * pci_set_pcie_reset_state - set reset state for device dev
2214  * @dev: the PCIe device reset
2215  * @state: Reset state to enter into
2216  *
2217  * Sets the PCI reset state for the device.
2218  */
2219 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
2220 {
2221         return pcibios_set_pcie_reset_state(dev, state);
2222 }
2223 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
2224
2225 void pcie_clear_device_status(struct pci_dev *dev)
2226 {
2227         u16 sta;
2228
2229         pcie_capability_read_word(dev, PCI_EXP_DEVSTA, &sta);
2230         pcie_capability_write_word(dev, PCI_EXP_DEVSTA, sta);
2231 }
2232
2233 /**
2234  * pcie_clear_root_pme_status - Clear root port PME interrupt status.
2235  * @dev: PCIe root port or event collector.
2236  */
2237 void pcie_clear_root_pme_status(struct pci_dev *dev)
2238 {
2239         pcie_capability_set_dword(dev, PCI_EXP_RTSTA, PCI_EXP_RTSTA_PME);
2240 }
2241
2242 /**
2243  * pci_check_pme_status - Check if given device has generated PME.
2244  * @dev: Device to check.
2245  *
2246  * Check the PME status of the device and if set, clear it and clear PME enable
2247  * (if set).  Return 'true' if PME status and PME enable were both set or
2248  * 'false' otherwise.
2249  */
2250 bool pci_check_pme_status(struct pci_dev *dev)
2251 {
2252         int pmcsr_pos;
2253         u16 pmcsr;
2254         bool ret = false;
2255
2256         if (!dev->pm_cap)
2257                 return false;
2258
2259         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
2260         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
2261         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
2262                 return false;
2263
2264         /* Clear PME status. */
2265         pmcsr |= PCI_PM_CTRL_PME_STATUS;
2266         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
2267                 /* Disable PME to avoid interrupt flood. */
2268                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2269                 ret = true;
2270         }
2271
2272         pci_write_config_word(dev, pmcsr_pos, pmcsr);
2273
2274         return ret;
2275 }
2276
2277 /**
2278  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
2279  * @dev: Device to handle.
2280  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
2281  *
2282  * Check if @dev has generated PME and queue a resume request for it in that
2283  * case.
2284  */
2285 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
2286 {
2287         if (pme_poll_reset && dev->pme_poll)
2288                 dev->pme_poll = false;
2289
2290         if (pci_check_pme_status(dev)) {
2291                 pci_wakeup_event(dev);
2292                 pm_request_resume(&dev->dev);
2293         }
2294         return 0;
2295 }
2296
2297 /**
2298  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
2299  * @bus: Top bus of the subtree to walk.
2300  */
2301 void pci_pme_wakeup_bus(struct pci_bus *bus)
2302 {
2303         if (bus)
2304                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
2305 }
2306
2307
2308 /**
2309  * pci_pme_capable - check the capability of PCI device to generate PME#
2310  * @dev: PCI device to handle.
2311  * @state: PCI state from which device will issue PME#.
2312  */
2313 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
2314 {
2315         if (!dev->pm_cap)
2316                 return false;
2317
2318         return !!(dev->pme_support & (1 << state));
2319 }
2320 EXPORT_SYMBOL(pci_pme_capable);
2321
2322 static void pci_pme_list_scan(struct work_struct *work)
2323 {
2324         struct pci_pme_device *pme_dev, *n;
2325
2326         mutex_lock(&pci_pme_list_mutex);
2327         list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
2328                 if (pme_dev->dev->pme_poll) {
2329                         struct pci_dev *bridge;
2330
2331                         bridge = pme_dev->dev->bus->self;
2332                         /*
2333                          * If bridge is in low power state, the
2334                          * configuration space of subordinate devices
2335                          * may be not accessible
2336                          */
2337                         if (bridge && bridge->current_state != PCI_D0)
2338                                 continue;
2339                         /*
2340                          * If the device is in D3cold it should not be
2341                          * polled either.
2342                          */
2343                         if (pme_dev->dev->current_state == PCI_D3cold)
2344                                 continue;
2345
2346                         pci_pme_wakeup(pme_dev->dev, NULL);
2347                 } else {
2348                         list_del(&pme_dev->list);
2349                         kfree(pme_dev);
2350                 }
2351         }
2352         if (!list_empty(&pci_pme_list))
2353                 queue_delayed_work(system_freezable_wq, &pci_pme_work,
2354                                    msecs_to_jiffies(PME_TIMEOUT));
2355         mutex_unlock(&pci_pme_list_mutex);
2356 }
2357
2358 static void __pci_pme_active(struct pci_dev *dev, bool enable)
2359 {
2360         u16 pmcsr;
2361
2362         if (!dev->pme_support)
2363                 return;
2364
2365         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2366         /* Clear PME_Status by writing 1 to it and enable PME# */
2367         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
2368         if (!enable)
2369                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2370
2371         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2372 }
2373
2374 /**
2375  * pci_pme_restore - Restore PME configuration after config space restore.
2376  * @dev: PCI device to update.
2377  */
2378 void pci_pme_restore(struct pci_dev *dev)
2379 {
2380         u16 pmcsr;
2381
2382         if (!dev->pme_support)
2383                 return;
2384
2385         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2386         if (dev->wakeup_prepared) {
2387                 pmcsr |= PCI_PM_CTRL_PME_ENABLE;
2388                 pmcsr &= ~PCI_PM_CTRL_PME_STATUS;
2389         } else {
2390                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2391                 pmcsr |= PCI_PM_CTRL_PME_STATUS;
2392         }
2393         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2394 }
2395
2396 /**
2397  * pci_pme_active - enable or disable PCI device's PME# function
2398  * @dev: PCI device to handle.
2399  * @enable: 'true' to enable PME# generation; 'false' to disable it.
2400  *
2401  * The caller must verify that the device is capable of generating PME# before
2402  * calling this function with @enable equal to 'true'.
2403  */
2404 void pci_pme_active(struct pci_dev *dev, bool enable)
2405 {
2406         __pci_pme_active(dev, enable);
2407
2408         /*
2409          * PCI (as opposed to PCIe) PME requires that the device have
2410          * its PME# line hooked up correctly. Not all hardware vendors
2411          * do this, so the PME never gets delivered and the device
2412          * remains asleep. The easiest way around this is to
2413          * periodically walk the list of suspended devices and check
2414          * whether any have their PME flag set. The assumption is that
2415          * we'll wake up often enough anyway that this won't be a huge
2416          * hit, and the power savings from the devices will still be a
2417          * win.
2418          *
2419          * Although PCIe uses in-band PME message instead of PME# line
2420          * to report PME, PME does not work for some PCIe devices in
2421          * reality.  For example, there are devices that set their PME
2422          * status bits, but don't really bother to send a PME message;
2423          * there are PCI Express Root Ports that don't bother to
2424          * trigger interrupts when they receive PME messages from the
2425          * devices below.  So PME poll is used for PCIe devices too.
2426          */
2427
2428         if (dev->pme_poll) {
2429                 struct pci_pme_device *pme_dev;
2430                 if (enable) {
2431                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
2432                                           GFP_KERNEL);
2433                         if (!pme_dev) {
2434                                 pci_warn(dev, "can't enable PME#\n");
2435                                 return;
2436                         }
2437                         pme_dev->dev = dev;
2438                         mutex_lock(&pci_pme_list_mutex);
2439                         list_add(&pme_dev->list, &pci_pme_list);
2440                         if (list_is_singular(&pci_pme_list))
2441                                 queue_delayed_work(system_freezable_wq,
2442                                                    &pci_pme_work,
2443                                                    msecs_to_jiffies(PME_TIMEOUT));
2444                         mutex_unlock(&pci_pme_list_mutex);
2445                 } else {
2446                         mutex_lock(&pci_pme_list_mutex);
2447                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
2448                                 if (pme_dev->dev == dev) {
2449                                         list_del(&pme_dev->list);
2450                                         kfree(pme_dev);
2451                                         break;
2452                                 }
2453                         }
2454                         mutex_unlock(&pci_pme_list_mutex);
2455                 }
2456         }
2457
2458         pci_dbg(dev, "PME# %s\n", enable ? "enabled" : "disabled");
2459 }
2460 EXPORT_SYMBOL(pci_pme_active);
2461
2462 /**
2463  * __pci_enable_wake - enable PCI device as wakeup event source
2464  * @dev: PCI device affected
2465  * @state: PCI state from which device will issue wakeup events
2466  * @enable: True to enable event generation; false to disable
2467  *
2468  * This enables the device as a wakeup event source, or disables it.
2469  * When such events involves platform-specific hooks, those hooks are
2470  * called automatically by this routine.
2471  *
2472  * Devices with legacy power management (no standard PCI PM capabilities)
2473  * always require such platform hooks.
2474  *
2475  * RETURN VALUE:
2476  * 0 is returned on success
2477  * -EINVAL is returned if device is not supposed to wake up the system
2478  * Error code depending on the platform is returned if both the platform and
2479  * the native mechanism fail to enable the generation of wake-up events
2480  */
2481 static int __pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable)
2482 {
2483         int ret = 0;
2484
2485         /*
2486          * Bridges that are not power-manageable directly only signal
2487          * wakeup on behalf of subordinate devices which is set up
2488          * elsewhere, so skip them. However, bridges that are
2489          * power-manageable may signal wakeup for themselves (for example,
2490          * on a hotplug event) and they need to be covered here.
2491          */
2492         if (!pci_power_manageable(dev))
2493                 return 0;
2494
2495         /* Don't do the same thing twice in a row for one device. */
2496         if (!!enable == !!dev->wakeup_prepared)
2497                 return 0;
2498
2499         /*
2500          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
2501          * Anderson we should be doing PME# wake enable followed by ACPI wake
2502          * enable.  To disable wake-up we call the platform first, for symmetry.
2503          */
2504
2505         if (enable) {
2506                 int error;
2507
2508                 if (pci_pme_capable(dev, state))
2509                         pci_pme_active(dev, true);
2510                 else
2511                         ret = 1;
2512                 error = platform_pci_set_wakeup(dev, true);
2513                 if (ret)
2514                         ret = error;
2515                 if (!ret)
2516                         dev->wakeup_prepared = true;
2517         } else {
2518                 platform_pci_set_wakeup(dev, false);
2519                 pci_pme_active(dev, false);
2520                 dev->wakeup_prepared = false;
2521         }
2522
2523         return ret;
2524 }
2525
2526 /**
2527  * pci_enable_wake - change wakeup settings for a PCI device
2528  * @pci_dev: Target device
2529  * @state: PCI state from which device will issue wakeup events
2530  * @enable: Whether or not to enable event generation
2531  *
2532  * If @enable is set, check device_may_wakeup() for the device before calling
2533  * __pci_enable_wake() for it.
2534  */
2535 int pci_enable_wake(struct pci_dev *pci_dev, pci_power_t state, bool enable)
2536 {
2537         if (enable && !device_may_wakeup(&pci_dev->dev))
2538                 return -EINVAL;
2539
2540         return __pci_enable_wake(pci_dev, state, enable);
2541 }
2542 EXPORT_SYMBOL(pci_enable_wake);
2543
2544 /**
2545  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
2546  * @dev: PCI device to prepare
2547  * @enable: True to enable wake-up event generation; false to disable
2548  *
2549  * Many drivers want the device to wake up the system from D3_hot or D3_cold
2550  * and this function allows them to set that up cleanly - pci_enable_wake()
2551  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
2552  * ordering constraints.
2553  *
2554  * This function only returns error code if the device is not allowed to wake
2555  * up the system from sleep or it is not capable of generating PME# from both
2556  * D3_hot and D3_cold and the platform is unable to enable wake-up power for it.
2557  */
2558 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
2559 {
2560         return pci_pme_capable(dev, PCI_D3cold) ?
2561                         pci_enable_wake(dev, PCI_D3cold, enable) :
2562                         pci_enable_wake(dev, PCI_D3hot, enable);
2563 }
2564 EXPORT_SYMBOL(pci_wake_from_d3);
2565
2566 /**
2567  * pci_target_state - find an appropriate low power state for a given PCI dev
2568  * @dev: PCI device
2569  * @wakeup: Whether or not wakeup functionality will be enabled for the device.
2570  *
2571  * Use underlying platform code to find a supported low power state for @dev.
2572  * If the platform can't manage @dev, return the deepest state from which it
2573  * can generate wake events, based on any available PME info.
2574  */
2575 static pci_power_t pci_target_state(struct pci_dev *dev, bool wakeup)
2576 {
2577         pci_power_t target_state = PCI_D3hot;
2578
2579         if (platform_pci_power_manageable(dev)) {
2580                 /*
2581                  * Call the platform to find the target state for the device.
2582                  */
2583                 pci_power_t state = platform_pci_choose_state(dev);
2584
2585                 switch (state) {
2586                 case PCI_POWER_ERROR:
2587                 case PCI_UNKNOWN:
2588                         break;
2589                 case PCI_D1:
2590                 case PCI_D2:
2591                         if (pci_no_d1d2(dev))
2592                                 break;
2593                         fallthrough;
2594                 default:
2595                         target_state = state;
2596                 }
2597
2598                 return target_state;
2599         }
2600
2601         if (!dev->pm_cap)
2602                 target_state = PCI_D0;
2603
2604         /*
2605          * If the device is in D3cold even though it's not power-manageable by
2606          * the platform, it may have been powered down by non-standard means.
2607          * Best to let it slumber.
2608          */
2609         if (dev->current_state == PCI_D3cold)
2610                 target_state = PCI_D3cold;
2611
2612         if (wakeup) {
2613                 /*
2614                  * Find the deepest state from which the device can generate
2615                  * PME#.
2616                  */
2617                 if (dev->pme_support) {
2618                         while (target_state
2619                               && !(dev->pme_support & (1 << target_state)))
2620                                 target_state--;
2621                 }
2622         }
2623
2624         return target_state;
2625 }
2626
2627 /**
2628  * pci_prepare_to_sleep - prepare PCI device for system-wide transition
2629  *                        into a sleep state
2630  * @dev: Device to handle.
2631  *
2632  * Choose the power state appropriate for the device depending on whether
2633  * it can wake up the system and/or is power manageable by the platform
2634  * (PCI_D3hot is the default) and put the device into that state.
2635  */
2636 int pci_prepare_to_sleep(struct pci_dev *dev)
2637 {
2638         bool wakeup = device_may_wakeup(&dev->dev);
2639         pci_power_t target_state = pci_target_state(dev, wakeup);
2640         int error;
2641
2642         if (target_state == PCI_POWER_ERROR)
2643                 return -EIO;
2644
2645         /*
2646          * There are systems (for example, Intel mobile chips since Coffee
2647          * Lake) where the power drawn while suspended can be significantly
2648          * reduced by disabling PTM on PCIe root ports as this allows the
2649          * port to enter a lower-power PM state and the SoC to reach a
2650          * lower-power idle state as a whole.
2651          */
2652         if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2653                 pci_disable_ptm(dev);
2654
2655         pci_enable_wake(dev, target_state, wakeup);
2656
2657         error = pci_set_power_state(dev, target_state);
2658
2659         if (error) {
2660                 pci_enable_wake(dev, target_state, false);
2661                 pci_restore_ptm_state(dev);
2662         }
2663
2664         return error;
2665 }
2666 EXPORT_SYMBOL(pci_prepare_to_sleep);
2667
2668 /**
2669  * pci_back_from_sleep - turn PCI device on during system-wide transition
2670  *                       into working state
2671  * @dev: Device to handle.
2672  *
2673  * Disable device's system wake-up capability and put it into D0.
2674  */
2675 int pci_back_from_sleep(struct pci_dev *dev)
2676 {
2677         pci_enable_wake(dev, PCI_D0, false);
2678         return pci_set_power_state(dev, PCI_D0);
2679 }
2680 EXPORT_SYMBOL(pci_back_from_sleep);
2681
2682 /**
2683  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
2684  * @dev: PCI device being suspended.
2685  *
2686  * Prepare @dev to generate wake-up events at run time and put it into a low
2687  * power state.
2688  */
2689 int pci_finish_runtime_suspend(struct pci_dev *dev)
2690 {
2691         pci_power_t target_state;
2692         int error;
2693
2694         target_state = pci_target_state(dev, device_can_wakeup(&dev->dev));
2695         if (target_state == PCI_POWER_ERROR)
2696                 return -EIO;
2697
2698         dev->runtime_d3cold = target_state == PCI_D3cold;
2699
2700         /*
2701          * There are systems (for example, Intel mobile chips since Coffee
2702          * Lake) where the power drawn while suspended can be significantly
2703          * reduced by disabling PTM on PCIe root ports as this allows the
2704          * port to enter a lower-power PM state and the SoC to reach a
2705          * lower-power idle state as a whole.
2706          */
2707         if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2708                 pci_disable_ptm(dev);
2709
2710         __pci_enable_wake(dev, target_state, pci_dev_run_wake(dev));
2711
2712         error = pci_set_power_state(dev, target_state);
2713
2714         if (error) {
2715                 pci_enable_wake(dev, target_state, false);
2716                 pci_restore_ptm_state(dev);
2717                 dev->runtime_d3cold = false;
2718         }
2719
2720         return error;
2721 }
2722
2723 /**
2724  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
2725  * @dev: Device to check.
2726  *
2727  * Return true if the device itself is capable of generating wake-up events
2728  * (through the platform or using the native PCIe PME) or if the device supports
2729  * PME and one of its upstream bridges can generate wake-up events.
2730  */
2731 bool pci_dev_run_wake(struct pci_dev *dev)
2732 {
2733         struct pci_bus *bus = dev->bus;
2734
2735         if (!dev->pme_support)
2736                 return false;
2737
2738         /* PME-capable in principle, but not from the target power state */
2739         if (!pci_pme_capable(dev, pci_target_state(dev, true)))
2740                 return false;
2741
2742         if (device_can_wakeup(&dev->dev))
2743                 return true;
2744
2745         while (bus->parent) {
2746                 struct pci_dev *bridge = bus->self;
2747
2748                 if (device_can_wakeup(&bridge->dev))
2749                         return true;
2750
2751                 bus = bus->parent;
2752         }
2753
2754         /* We have reached the root bus. */
2755         if (bus->bridge)
2756                 return device_can_wakeup(bus->bridge);
2757
2758         return false;
2759 }
2760 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
2761
2762 /**
2763  * pci_dev_need_resume - Check if it is necessary to resume the device.
2764  * @pci_dev: Device to check.
2765  *
2766  * Return 'true' if the device is not runtime-suspended or it has to be
2767  * reconfigured due to wakeup settings difference between system and runtime
2768  * suspend, or the current power state of it is not suitable for the upcoming
2769  * (system-wide) transition.
2770  */
2771 bool pci_dev_need_resume(struct pci_dev *pci_dev)
2772 {
2773         struct device *dev = &pci_dev->dev;
2774         pci_power_t target_state;
2775
2776         if (!pm_runtime_suspended(dev) || platform_pci_need_resume(pci_dev))
2777                 return true;
2778
2779         target_state = pci_target_state(pci_dev, device_may_wakeup(dev));
2780
2781         /*
2782          * If the earlier platform check has not triggered, D3cold is just power
2783          * removal on top of D3hot, so no need to resume the device in that
2784          * case.
2785          */
2786         return target_state != pci_dev->current_state &&
2787                 target_state != PCI_D3cold &&
2788                 pci_dev->current_state != PCI_D3hot;
2789 }
2790
2791 /**
2792  * pci_dev_adjust_pme - Adjust PME setting for a suspended device.
2793  * @pci_dev: Device to check.
2794  *
2795  * If the device is suspended and it is not configured for system wakeup,
2796  * disable PME for it to prevent it from waking up the system unnecessarily.
2797  *
2798  * Note that if the device's power state is D3cold and the platform check in
2799  * pci_dev_need_resume() has not triggered, the device's configuration need not
2800  * be changed.
2801  */
2802 void pci_dev_adjust_pme(struct pci_dev *pci_dev)
2803 {
2804         struct device *dev = &pci_dev->dev;
2805
2806         spin_lock_irq(&dev->power.lock);
2807
2808         if (pm_runtime_suspended(dev) && !device_may_wakeup(dev) &&
2809             pci_dev->current_state < PCI_D3cold)
2810                 __pci_pme_active(pci_dev, false);
2811
2812         spin_unlock_irq(&dev->power.lock);
2813 }
2814
2815 /**
2816  * pci_dev_complete_resume - Finalize resume from system sleep for a device.
2817  * @pci_dev: Device to handle.
2818  *
2819  * If the device is runtime suspended and wakeup-capable, enable PME for it as
2820  * it might have been disabled during the prepare phase of system suspend if
2821  * the device was not configured for system wakeup.
2822  */
2823 void pci_dev_complete_resume(struct pci_dev *pci_dev)
2824 {
2825         struct device *dev = &pci_dev->dev;
2826
2827         if (!pci_dev_run_wake(pci_dev))
2828                 return;
2829
2830         spin_lock_irq(&dev->power.lock);
2831
2832         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold)
2833                 __pci_pme_active(pci_dev, true);
2834
2835         spin_unlock_irq(&dev->power.lock);
2836 }
2837
2838 void pci_config_pm_runtime_get(struct pci_dev *pdev)
2839 {
2840         struct device *dev = &pdev->dev;
2841         struct device *parent = dev->parent;
2842
2843         if (parent)
2844                 pm_runtime_get_sync(parent);
2845         pm_runtime_get_noresume(dev);
2846         /*
2847          * pdev->current_state is set to PCI_D3cold during suspending,
2848          * so wait until suspending completes
2849          */
2850         pm_runtime_barrier(dev);
2851         /*
2852          * Only need to resume devices in D3cold, because config
2853          * registers are still accessible for devices suspended but
2854          * not in D3cold.
2855          */
2856         if (pdev->current_state == PCI_D3cold)
2857                 pm_runtime_resume(dev);
2858 }
2859
2860 void pci_config_pm_runtime_put(struct pci_dev *pdev)
2861 {
2862         struct device *dev = &pdev->dev;
2863         struct device *parent = dev->parent;
2864
2865         pm_runtime_put(dev);
2866         if (parent)
2867                 pm_runtime_put_sync(parent);
2868 }
2869
2870 static const struct dmi_system_id bridge_d3_blacklist[] = {
2871 #ifdef CONFIG_X86
2872         {
2873                 /*
2874                  * Gigabyte X299 root port is not marked as hotplug capable
2875                  * which allows Linux to power manage it.  However, this
2876                  * confuses the BIOS SMI handler so don't power manage root
2877                  * ports on that system.
2878                  */
2879                 .ident = "X299 DESIGNARE EX-CF",
2880                 .matches = {
2881                         DMI_MATCH(DMI_BOARD_VENDOR, "Gigabyte Technology Co., Ltd."),
2882                         DMI_MATCH(DMI_BOARD_NAME, "X299 DESIGNARE EX-CF"),
2883                 },
2884         },
2885 #endif
2886         { }
2887 };
2888
2889 /**
2890  * pci_bridge_d3_possible - Is it possible to put the bridge into D3
2891  * @bridge: Bridge to check
2892  *
2893  * This function checks if it is possible to move the bridge to D3.
2894  * Currently we only allow D3 for recent enough PCIe ports and Thunderbolt.
2895  */
2896 bool pci_bridge_d3_possible(struct pci_dev *bridge)
2897 {
2898         if (!pci_is_pcie(bridge))
2899                 return false;
2900
2901         switch (pci_pcie_type(bridge)) {
2902         case PCI_EXP_TYPE_ROOT_PORT:
2903         case PCI_EXP_TYPE_UPSTREAM:
2904         case PCI_EXP_TYPE_DOWNSTREAM:
2905                 if (pci_bridge_d3_disable)
2906                         return false;
2907
2908                 /*
2909                  * Hotplug ports handled by firmware in System Management Mode
2910                  * may not be put into D3 by the OS (Thunderbolt on non-Macs).
2911                  */
2912                 if (bridge->is_hotplug_bridge && !pciehp_is_native(bridge))
2913                         return false;
2914
2915                 if (pci_bridge_d3_force)
2916                         return true;
2917
2918                 /* Even the oldest 2010 Thunderbolt controller supports D3. */
2919                 if (bridge->is_thunderbolt)
2920                         return true;
2921
2922                 /* Platform might know better if the bridge supports D3 */
2923                 if (platform_pci_bridge_d3(bridge))
2924                         return true;
2925
2926                 /*
2927                  * Hotplug ports handled natively by the OS were not validated
2928                  * by vendors for runtime D3 at least until 2018 because there
2929                  * was no OS support.
2930                  */
2931                 if (bridge->is_hotplug_bridge)
2932                         return false;
2933
2934                 if (dmi_check_system(bridge_d3_blacklist))
2935                         return false;
2936
2937                 /*
2938                  * It should be safe to put PCIe ports from 2015 or newer
2939                  * to D3.
2940                  */
2941                 if (dmi_get_bios_year() >= 2015)
2942                         return true;
2943                 break;
2944         }
2945
2946         return false;
2947 }
2948
2949 static int pci_dev_check_d3cold(struct pci_dev *dev, void *data)
2950 {
2951         bool *d3cold_ok = data;
2952
2953         if (/* The device needs to be allowed to go D3cold ... */
2954             dev->no_d3cold || !dev->d3cold_allowed ||
2955
2956             /* ... and if it is wakeup capable to do so from D3cold. */
2957             (device_may_wakeup(&dev->dev) &&
2958              !pci_pme_capable(dev, PCI_D3cold)) ||
2959
2960             /* If it is a bridge it must be allowed to go to D3. */
2961             !pci_power_manageable(dev))
2962
2963                 *d3cold_ok = false;
2964
2965         return !*d3cold_ok;
2966 }
2967
2968 /*
2969  * pci_bridge_d3_update - Update bridge D3 capabilities
2970  * @dev: PCI device which is changed
2971  *
2972  * Update upstream bridge PM capabilities accordingly depending on if the
2973  * device PM configuration was changed or the device is being removed.  The
2974  * change is also propagated upstream.
2975  */
2976 void pci_bridge_d3_update(struct pci_dev *dev)
2977 {
2978         bool remove = !device_is_registered(&dev->dev);
2979         struct pci_dev *bridge;
2980         bool d3cold_ok = true;
2981
2982         bridge = pci_upstream_bridge(dev);
2983         if (!bridge || !pci_bridge_d3_possible(bridge))
2984                 return;
2985
2986         /*
2987          * If D3 is currently allowed for the bridge, removing one of its
2988          * children won't change that.
2989          */
2990         if (remove && bridge->bridge_d3)
2991                 return;
2992
2993         /*
2994          * If D3 is currently allowed for the bridge and a child is added or
2995          * changed, disallowance of D3 can only be caused by that child, so
2996          * we only need to check that single device, not any of its siblings.
2997          *
2998          * If D3 is currently not allowed for the bridge, checking the device
2999          * first may allow us to skip checking its siblings.
3000          */
3001         if (!remove)
3002                 pci_dev_check_d3cold(dev, &d3cold_ok);
3003
3004         /*
3005          * If D3 is currently not allowed for the bridge, this may be caused
3006          * either by the device being changed/removed or any of its siblings,
3007          * so we need to go through all children to find out if one of them
3008          * continues to block D3.
3009          */
3010         if (d3cold_ok && !bridge->bridge_d3)
3011                 pci_walk_bus(bridge->subordinate, pci_dev_check_d3cold,
3012                              &d3cold_ok);
3013
3014         if (bridge->bridge_d3 != d3cold_ok) {
3015                 bridge->bridge_d3 = d3cold_ok;
3016                 /* Propagate change to upstream bridges */
3017                 pci_bridge_d3_update(bridge);
3018         }
3019 }
3020
3021 /**
3022  * pci_d3cold_enable - Enable D3cold for device
3023  * @dev: PCI device to handle
3024  *
3025  * This function can be used in drivers to enable D3cold from the device
3026  * they handle.  It also updates upstream PCI bridge PM capabilities
3027  * accordingly.
3028  */
3029 void pci_d3cold_enable(struct pci_dev *dev)
3030 {
3031         if (dev->no_d3cold) {
3032                 dev->no_d3cold = false;
3033                 pci_bridge_d3_update(dev);
3034         }
3035 }
3036 EXPORT_SYMBOL_GPL(pci_d3cold_enable);
3037
3038 /**
3039  * pci_d3cold_disable - Disable D3cold for device
3040  * @dev: PCI device to handle
3041  *
3042  * This function can be used in drivers to disable D3cold from the device
3043  * they handle.  It also updates upstream PCI bridge PM capabilities
3044  * accordingly.
3045  */
3046 void pci_d3cold_disable(struct pci_dev *dev)
3047 {
3048         if (!dev->no_d3cold) {
3049                 dev->no_d3cold = true;
3050                 pci_bridge_d3_update(dev);
3051         }
3052 }
3053 EXPORT_SYMBOL_GPL(pci_d3cold_disable);
3054
3055 /**
3056  * pci_pm_init - Initialize PM functions of given PCI device
3057  * @dev: PCI device to handle.
3058  */
3059 void pci_pm_init(struct pci_dev *dev)
3060 {
3061         int pm;
3062         u16 status;
3063         u16 pmc;
3064
3065         pm_runtime_forbid(&dev->dev);
3066         pm_runtime_set_active(&dev->dev);
3067         pm_runtime_enable(&dev->dev);
3068         device_enable_async_suspend(&dev->dev);
3069         dev->wakeup_prepared = false;
3070
3071         dev->pm_cap = 0;
3072         dev->pme_support = 0;
3073
3074         /* find PCI PM capability in list */
3075         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
3076         if (!pm)
3077                 return;
3078         /* Check device's ability to generate PME# */
3079         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
3080
3081         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
3082                 pci_err(dev, "unsupported PM cap regs version (%u)\n",
3083                         pmc & PCI_PM_CAP_VER_MASK);
3084                 return;
3085         }
3086
3087         dev->pm_cap = pm;
3088         dev->d3hot_delay = PCI_PM_D3HOT_WAIT;
3089         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
3090         dev->bridge_d3 = pci_bridge_d3_possible(dev);
3091         dev->d3cold_allowed = true;
3092
3093         dev->d1_support = false;
3094         dev->d2_support = false;
3095         if (!pci_no_d1d2(dev)) {
3096                 if (pmc & PCI_PM_CAP_D1)
3097                         dev->d1_support = true;
3098                 if (pmc & PCI_PM_CAP_D2)
3099                         dev->d2_support = true;
3100
3101                 if (dev->d1_support || dev->d2_support)
3102                         pci_info(dev, "supports%s%s\n",
3103                                    dev->d1_support ? " D1" : "",
3104                                    dev->d2_support ? " D2" : "");
3105         }
3106
3107         pmc &= PCI_PM_CAP_PME_MASK;
3108         if (pmc) {
3109                 pci_info(dev, "PME# supported from%s%s%s%s%s\n",
3110                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
3111                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
3112                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
3113                          (pmc & PCI_PM_CAP_PME_D3hot) ? " D3hot" : "",
3114                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
3115                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
3116                 dev->pme_poll = true;
3117                 /*
3118                  * Make device's PM flags reflect the wake-up capability, but
3119                  * let the user space enable it to wake up the system as needed.
3120                  */
3121                 device_set_wakeup_capable(&dev->dev, true);
3122                 /* Disable the PME# generation functionality */
3123                 pci_pme_active(dev, false);
3124         }
3125
3126         pci_read_config_word(dev, PCI_STATUS, &status);
3127         if (status & PCI_STATUS_IMM_READY)
3128                 dev->imm_ready = 1;
3129 }
3130
3131 static unsigned long pci_ea_flags(struct pci_dev *dev, u8 prop)
3132 {
3133         unsigned long flags = IORESOURCE_PCI_FIXED | IORESOURCE_PCI_EA_BEI;
3134
3135         switch (prop) {
3136         case PCI_EA_P_MEM:
3137         case PCI_EA_P_VF_MEM:
3138                 flags |= IORESOURCE_MEM;
3139                 break;
3140         case PCI_EA_P_MEM_PREFETCH:
3141         case PCI_EA_P_VF_MEM_PREFETCH:
3142                 flags |= IORESOURCE_MEM | IORESOURCE_PREFETCH;
3143                 break;
3144         case PCI_EA_P_IO:
3145                 flags |= IORESOURCE_IO;
3146                 break;
3147         default:
3148                 return 0;
3149         }
3150
3151         return flags;
3152 }
3153
3154 static struct resource *pci_ea_get_resource(struct pci_dev *dev, u8 bei,
3155                                             u8 prop)
3156 {
3157         if (bei <= PCI_EA_BEI_BAR5 && prop <= PCI_EA_P_IO)
3158                 return &dev->resource[bei];
3159 #ifdef CONFIG_PCI_IOV
3160         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5 &&
3161                  (prop == PCI_EA_P_VF_MEM || prop == PCI_EA_P_VF_MEM_PREFETCH))
3162                 return &dev->resource[PCI_IOV_RESOURCES +
3163                                       bei - PCI_EA_BEI_VF_BAR0];
3164 #endif
3165         else if (bei == PCI_EA_BEI_ROM)
3166                 return &dev->resource[PCI_ROM_RESOURCE];
3167         else
3168                 return NULL;
3169 }
3170
3171 /* Read an Enhanced Allocation (EA) entry */
3172 static int pci_ea_read(struct pci_dev *dev, int offset)
3173 {
3174         struct resource *res;
3175         int ent_size, ent_offset = offset;
3176         resource_size_t start, end;
3177         unsigned long flags;
3178         u32 dw0, bei, base, max_offset;
3179         u8 prop;
3180         bool support_64 = (sizeof(resource_size_t) >= 8);
3181
3182         pci_read_config_dword(dev, ent_offset, &dw0);
3183         ent_offset += 4;
3184
3185         /* Entry size field indicates DWORDs after 1st */
3186         ent_size = ((dw0 & PCI_EA_ES) + 1) << 2;
3187
3188         if (!(dw0 & PCI_EA_ENABLE)) /* Entry not enabled */
3189                 goto out;
3190
3191         bei = (dw0 & PCI_EA_BEI) >> 4;
3192         prop = (dw0 & PCI_EA_PP) >> 8;
3193
3194         /*
3195          * If the Property is in the reserved range, try the Secondary
3196          * Property instead.
3197          */
3198         if (prop > PCI_EA_P_BRIDGE_IO && prop < PCI_EA_P_MEM_RESERVED)
3199                 prop = (dw0 & PCI_EA_SP) >> 16;
3200         if (prop > PCI_EA_P_BRIDGE_IO)
3201                 goto out;
3202
3203         res = pci_ea_get_resource(dev, bei, prop);
3204         if (!res) {
3205                 pci_err(dev, "Unsupported EA entry BEI: %u\n", bei);
3206                 goto out;
3207         }
3208
3209         flags = pci_ea_flags(dev, prop);
3210         if (!flags) {
3211                 pci_err(dev, "Unsupported EA properties: %#x\n", prop);
3212                 goto out;
3213         }
3214
3215         /* Read Base */
3216         pci_read_config_dword(dev, ent_offset, &base);
3217         start = (base & PCI_EA_FIELD_MASK);
3218         ent_offset += 4;
3219
3220         /* Read MaxOffset */
3221         pci_read_config_dword(dev, ent_offset, &max_offset);
3222         ent_offset += 4;
3223
3224         /* Read Base MSBs (if 64-bit entry) */
3225         if (base & PCI_EA_IS_64) {
3226                 u32 base_upper;
3227
3228                 pci_read_config_dword(dev, ent_offset, &base_upper);
3229                 ent_offset += 4;
3230
3231                 flags |= IORESOURCE_MEM_64;
3232
3233                 /* entry starts above 32-bit boundary, can't use */
3234                 if (!support_64 && base_upper)
3235                         goto out;
3236
3237                 if (support_64)
3238                         start |= ((u64)base_upper << 32);
3239         }
3240
3241         end = start + (max_offset | 0x03);
3242
3243         /* Read MaxOffset MSBs (if 64-bit entry) */
3244         if (max_offset & PCI_EA_IS_64) {
3245                 u32 max_offset_upper;
3246
3247                 pci_read_config_dword(dev, ent_offset, &max_offset_upper);
3248                 ent_offset += 4;
3249
3250                 flags |= IORESOURCE_MEM_64;
3251
3252                 /* entry too big, can't use */
3253                 if (!support_64 && max_offset_upper)
3254                         goto out;
3255
3256                 if (support_64)
3257                         end += ((u64)max_offset_upper << 32);
3258         }
3259
3260         if (end < start) {
3261                 pci_err(dev, "EA Entry crosses address boundary\n");
3262                 goto out;
3263         }
3264
3265         if (ent_size != ent_offset - offset) {
3266                 pci_err(dev, "EA Entry Size (%d) does not match length read (%d)\n",
3267                         ent_size, ent_offset - offset);
3268                 goto out;
3269         }
3270
3271         res->name = pci_name(dev);
3272         res->start = start;
3273         res->end = end;
3274         res->flags = flags;
3275
3276         if (bei <= PCI_EA_BEI_BAR5)
3277                 pci_info(dev, "BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3278                            bei, res, prop);
3279         else if (bei == PCI_EA_BEI_ROM)
3280                 pci_info(dev, "ROM: %pR (from Enhanced Allocation, properties %#02x)\n",
3281                            res, prop);
3282         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5)
3283                 pci_info(dev, "VF BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3284                            bei - PCI_EA_BEI_VF_BAR0, res, prop);
3285         else
3286                 pci_info(dev, "BEI %d res: %pR (from Enhanced Allocation, properties %#02x)\n",
3287                            bei, res, prop);
3288
3289 out:
3290         return offset + ent_size;
3291 }
3292
3293 /* Enhanced Allocation Initialization */
3294 void pci_ea_init(struct pci_dev *dev)
3295 {
3296         int ea;
3297         u8 num_ent;
3298         int offset;
3299         int i;
3300
3301         /* find PCI EA capability in list */
3302         ea = pci_find_capability(dev, PCI_CAP_ID_EA);
3303         if (!ea)
3304                 return;
3305
3306         /* determine the number of entries */
3307         pci_bus_read_config_byte(dev->bus, dev->devfn, ea + PCI_EA_NUM_ENT,
3308                                         &num_ent);
3309         num_ent &= PCI_EA_NUM_ENT_MASK;
3310
3311         offset = ea + PCI_EA_FIRST_ENT;
3312
3313         /* Skip DWORD 2 for type 1 functions */
3314         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE)
3315                 offset += 4;
3316
3317         /* parse each EA entry */
3318         for (i = 0; i < num_ent; ++i)
3319                 offset = pci_ea_read(dev, offset);
3320 }
3321
3322 static void pci_add_saved_cap(struct pci_dev *pci_dev,
3323         struct pci_cap_saved_state *new_cap)
3324 {
3325         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
3326 }
3327
3328 /**
3329  * _pci_add_cap_save_buffer - allocate buffer for saving given
3330  *                            capability registers
3331  * @dev: the PCI device
3332  * @cap: the capability to allocate the buffer for
3333  * @extended: Standard or Extended capability ID
3334  * @size: requested size of the buffer
3335  */
3336 static int _pci_add_cap_save_buffer(struct pci_dev *dev, u16 cap,
3337                                     bool extended, unsigned int size)
3338 {
3339         int pos;
3340         struct pci_cap_saved_state *save_state;
3341
3342         if (extended)
3343                 pos = pci_find_ext_capability(dev, cap);
3344         else
3345                 pos = pci_find_capability(dev, cap);
3346
3347         if (!pos)
3348                 return 0;
3349
3350         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
3351         if (!save_state)
3352                 return -ENOMEM;
3353
3354         save_state->cap.cap_nr = cap;
3355         save_state->cap.cap_extended = extended;
3356         save_state->cap.size = size;
3357         pci_add_saved_cap(dev, save_state);
3358
3359         return 0;
3360 }
3361
3362 int pci_add_cap_save_buffer(struct pci_dev *dev, char cap, unsigned int size)
3363 {
3364         return _pci_add_cap_save_buffer(dev, cap, false, size);
3365 }
3366
3367 int pci_add_ext_cap_save_buffer(struct pci_dev *dev, u16 cap, unsigned int size)
3368 {
3369         return _pci_add_cap_save_buffer(dev, cap, true, size);
3370 }
3371
3372 /**
3373  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
3374  * @dev: the PCI device
3375  */
3376 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
3377 {
3378         int error;
3379
3380         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
3381                                         PCI_EXP_SAVE_REGS * sizeof(u16));
3382         if (error)
3383                 pci_err(dev, "unable to preallocate PCI Express save buffer\n");
3384
3385         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
3386         if (error)
3387                 pci_err(dev, "unable to preallocate PCI-X save buffer\n");
3388
3389         error = pci_add_ext_cap_save_buffer(dev, PCI_EXT_CAP_ID_LTR,
3390                                             2 * sizeof(u16));
3391         if (error)
3392                 pci_err(dev, "unable to allocate suspend buffer for LTR\n");
3393
3394         pci_allocate_vc_save_buffers(dev);
3395 }
3396
3397 void pci_free_cap_save_buffers(struct pci_dev *dev)
3398 {
3399         struct pci_cap_saved_state *tmp;
3400         struct hlist_node *n;
3401
3402         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
3403                 kfree(tmp);
3404 }
3405
3406 /**
3407  * pci_configure_ari - enable or disable ARI forwarding
3408  * @dev: the PCI device
3409  *
3410  * If @dev and its upstream bridge both support ARI, enable ARI in the
3411  * bridge.  Otherwise, disable ARI in the bridge.
3412  */
3413 void pci_configure_ari(struct pci_dev *dev)
3414 {
3415         u32 cap;
3416         struct pci_dev *bridge;
3417
3418         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
3419                 return;
3420
3421         bridge = dev->bus->self;
3422         if (!bridge)
3423                 return;
3424
3425         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3426         if (!(cap & PCI_EXP_DEVCAP2_ARI))
3427                 return;
3428
3429         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
3430                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
3431                                          PCI_EXP_DEVCTL2_ARI);
3432                 bridge->ari_enabled = 1;
3433         } else {
3434                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
3435                                            PCI_EXP_DEVCTL2_ARI);
3436                 bridge->ari_enabled = 0;
3437         }
3438 }
3439
3440 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
3441 {
3442         int pos;
3443         u16 cap, ctrl;
3444
3445         pos = pdev->acs_cap;
3446         if (!pos)
3447                 return false;
3448
3449         /*
3450          * Except for egress control, capabilities are either required
3451          * or only required if controllable.  Features missing from the
3452          * capability field can therefore be assumed as hard-wired enabled.
3453          */
3454         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
3455         acs_flags &= (cap | PCI_ACS_EC);
3456
3457         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
3458         return (ctrl & acs_flags) == acs_flags;
3459 }
3460
3461 /**
3462  * pci_acs_enabled - test ACS against required flags for a given device
3463  * @pdev: device to test
3464  * @acs_flags: required PCI ACS flags
3465  *
3466  * Return true if the device supports the provided flags.  Automatically
3467  * filters out flags that are not implemented on multifunction devices.
3468  *
3469  * Note that this interface checks the effective ACS capabilities of the
3470  * device rather than the actual capabilities.  For instance, most single
3471  * function endpoints are not required to support ACS because they have no
3472  * opportunity for peer-to-peer access.  We therefore return 'true'
3473  * regardless of whether the device exposes an ACS capability.  This makes
3474  * it much easier for callers of this function to ignore the actual type
3475  * or topology of the device when testing ACS support.
3476  */
3477 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
3478 {
3479         int ret;
3480
3481         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
3482         if (ret >= 0)
3483                 return ret > 0;
3484
3485         /*
3486          * Conventional PCI and PCI-X devices never support ACS, either
3487          * effectively or actually.  The shared bus topology implies that
3488          * any device on the bus can receive or snoop DMA.
3489          */
3490         if (!pci_is_pcie(pdev))
3491                 return false;
3492
3493         switch (pci_pcie_type(pdev)) {
3494         /*
3495          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
3496          * but since their primary interface is PCI/X, we conservatively
3497          * handle them as we would a non-PCIe device.
3498          */
3499         case PCI_EXP_TYPE_PCIE_BRIDGE:
3500         /*
3501          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
3502          * applicable... must never implement an ACS Extended Capability...".
3503          * This seems arbitrary, but we take a conservative interpretation
3504          * of this statement.
3505          */
3506         case PCI_EXP_TYPE_PCI_BRIDGE:
3507         case PCI_EXP_TYPE_RC_EC:
3508                 return false;
3509         /*
3510          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
3511          * implement ACS in order to indicate their peer-to-peer capabilities,
3512          * regardless of whether they are single- or multi-function devices.
3513          */
3514         case PCI_EXP_TYPE_DOWNSTREAM:
3515         case PCI_EXP_TYPE_ROOT_PORT:
3516                 return pci_acs_flags_enabled(pdev, acs_flags);
3517         /*
3518          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
3519          * implemented by the remaining PCIe types to indicate peer-to-peer
3520          * capabilities, but only when they are part of a multifunction
3521          * device.  The footnote for section 6.12 indicates the specific
3522          * PCIe types included here.
3523          */
3524         case PCI_EXP_TYPE_ENDPOINT:
3525         case PCI_EXP_TYPE_UPSTREAM:
3526         case PCI_EXP_TYPE_LEG_END:
3527         case PCI_EXP_TYPE_RC_END:
3528                 if (!pdev->multifunction)
3529                         break;
3530
3531                 return pci_acs_flags_enabled(pdev, acs_flags);
3532         }
3533
3534         /*
3535          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilities are applicable
3536          * to single function devices with the exception of downstream ports.
3537          */
3538         return true;
3539 }
3540
3541 /**
3542  * pci_acs_path_enabled - test ACS flags from start to end in a hierarchy
3543  * @start: starting downstream device
3544  * @end: ending upstream device or NULL to search to the root bus
3545  * @acs_flags: required flags
3546  *
3547  * Walk up a device tree from start to end testing PCI ACS support.  If
3548  * any step along the way does not support the required flags, return false.
3549  */
3550 bool pci_acs_path_enabled(struct pci_dev *start,
3551                           struct pci_dev *end, u16 acs_flags)
3552 {
3553         struct pci_dev *pdev, *parent = start;
3554
3555         do {
3556                 pdev = parent;
3557
3558                 if (!pci_acs_enabled(pdev, acs_flags))
3559                         return false;
3560
3561                 if (pci_is_root_bus(pdev->bus))
3562                         return (end == NULL);
3563
3564                 parent = pdev->bus->self;
3565         } while (pdev != end);
3566
3567         return true;
3568 }
3569
3570 /**
3571  * pci_acs_init - Initialize ACS if hardware supports it
3572  * @dev: the PCI device
3573  */
3574 void pci_acs_init(struct pci_dev *dev)
3575 {
3576         dev->acs_cap = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
3577
3578         /*
3579          * Attempt to enable ACS regardless of capability because some Root
3580          * Ports (e.g. those quirked with *_intel_pch_acs_*) do not have
3581          * the standard ACS capability but still support ACS via those
3582          * quirks.
3583          */
3584         pci_enable_acs(dev);
3585 }
3586
3587 /**
3588  * pci_rebar_find_pos - find position of resize ctrl reg for BAR
3589  * @pdev: PCI device
3590  * @bar: BAR to find
3591  *
3592  * Helper to find the position of the ctrl register for a BAR.
3593  * Returns -ENOTSUPP if resizable BARs are not supported at all.
3594  * Returns -ENOENT if no ctrl register for the BAR could be found.
3595  */
3596 static int pci_rebar_find_pos(struct pci_dev *pdev, int bar)
3597 {
3598         unsigned int pos, nbars, i;
3599         u32 ctrl;
3600
3601         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
3602         if (!pos)
3603                 return -ENOTSUPP;
3604
3605         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3606         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
3607                     PCI_REBAR_CTRL_NBAR_SHIFT;
3608
3609         for (i = 0; i < nbars; i++, pos += 8) {
3610                 int bar_idx;
3611
3612                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3613                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
3614                 if (bar_idx == bar)
3615                         return pos;
3616         }
3617
3618         return -ENOENT;
3619 }
3620
3621 /**
3622  * pci_rebar_get_possible_sizes - get possible sizes for BAR
3623  * @pdev: PCI device
3624  * @bar: BAR to query
3625  *
3626  * Get the possible sizes of a resizable BAR as bitmask defined in the spec
3627  * (bit 0=1MB, bit 19=512GB). Returns 0 if BAR isn't resizable.
3628  */
3629 u32 pci_rebar_get_possible_sizes(struct pci_dev *pdev, int bar)
3630 {
3631         int pos;
3632         u32 cap;
3633
3634         pos = pci_rebar_find_pos(pdev, bar);
3635         if (pos < 0)
3636                 return 0;
3637
3638         pci_read_config_dword(pdev, pos + PCI_REBAR_CAP, &cap);
3639         cap &= PCI_REBAR_CAP_SIZES;
3640
3641         /* Sapphire RX 5600 XT Pulse has an invalid cap dword for BAR 0 */
3642         if (pdev->vendor == PCI_VENDOR_ID_ATI && pdev->device == 0x731f &&
3643             bar == 0 && cap == 0x7000)
3644                 cap = 0x3f000;
3645
3646         return cap >> 4;
3647 }
3648 EXPORT_SYMBOL(pci_rebar_get_possible_sizes);
3649
3650 /**
3651  * pci_rebar_get_current_size - get the current size of a BAR
3652  * @pdev: PCI device
3653  * @bar: BAR to set size to
3654  *
3655  * Read the size of a BAR from the resizable BAR config.
3656  * Returns size if found or negative error code.
3657  */
3658 int pci_rebar_get_current_size(struct pci_dev *pdev, int bar)
3659 {
3660         int pos;
3661         u32 ctrl;
3662
3663         pos = pci_rebar_find_pos(pdev, bar);
3664         if (pos < 0)
3665                 return pos;
3666
3667         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3668         return (ctrl & PCI_REBAR_CTRL_BAR_SIZE) >> PCI_REBAR_CTRL_BAR_SHIFT;
3669 }
3670
3671 /**
3672  * pci_rebar_set_size - set a new size for a BAR
3673  * @pdev: PCI device
3674  * @bar: BAR to set size to
3675  * @size: new size as defined in the spec (0=1MB, 19=512GB)
3676  *
3677  * Set the new size of a BAR as defined in the spec.
3678  * Returns zero if resizing was successful, error code otherwise.
3679  */
3680 int pci_rebar_set_size(struct pci_dev *pdev, int bar, int size)
3681 {
3682         int pos;
3683         u32 ctrl;
3684
3685         pos = pci_rebar_find_pos(pdev, bar);
3686         if (pos < 0)
3687                 return pos;
3688
3689         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3690         ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
3691         ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
3692         pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
3693         return 0;
3694 }
3695
3696 /**
3697  * pci_enable_atomic_ops_to_root - enable AtomicOp requests to root port
3698  * @dev: the PCI device
3699  * @cap_mask: mask of desired AtomicOp sizes, including one or more of:
3700  *      PCI_EXP_DEVCAP2_ATOMIC_COMP32
3701  *      PCI_EXP_DEVCAP2_ATOMIC_COMP64
3702  *      PCI_EXP_DEVCAP2_ATOMIC_COMP128
3703  *
3704  * Return 0 if all upstream bridges support AtomicOp routing, egress
3705  * blocking is disabled on all upstream ports, and the root port supports
3706  * the requested completion capabilities (32-bit, 64-bit and/or 128-bit
3707  * AtomicOp completion), or negative otherwise.
3708  */
3709 int pci_enable_atomic_ops_to_root(struct pci_dev *dev, u32 cap_mask)
3710 {
3711         struct pci_bus *bus = dev->bus;
3712         struct pci_dev *bridge;
3713         u32 cap, ctl2;
3714
3715         if (!pci_is_pcie(dev))
3716                 return -EINVAL;
3717
3718         /*
3719          * Per PCIe r4.0, sec 6.15, endpoints and root ports may be
3720          * AtomicOp requesters.  For now, we only support endpoints as
3721          * requesters and root ports as completers.  No endpoints as
3722          * completers, and no peer-to-peer.
3723          */
3724
3725         switch (pci_pcie_type(dev)) {
3726         case PCI_EXP_TYPE_ENDPOINT:
3727         case PCI_EXP_TYPE_LEG_END:
3728         case PCI_EXP_TYPE_RC_END:
3729                 break;
3730         default:
3731                 return -EINVAL;
3732         }
3733
3734         while (bus->parent) {
3735                 bridge = bus->self;
3736
3737                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3738
3739                 switch (pci_pcie_type(bridge)) {
3740                 /* Ensure switch ports support AtomicOp routing */
3741                 case PCI_EXP_TYPE_UPSTREAM:
3742                 case PCI_EXP_TYPE_DOWNSTREAM:
3743                         if (!(cap & PCI_EXP_DEVCAP2_ATOMIC_ROUTE))
3744                                 return -EINVAL;
3745                         break;
3746
3747                 /* Ensure root port supports all the sizes we care about */
3748                 case PCI_EXP_TYPE_ROOT_PORT:
3749                         if ((cap & cap_mask) != cap_mask)
3750                                 return -EINVAL;
3751                         break;
3752                 }
3753
3754                 /* Ensure upstream ports don't block AtomicOps on egress */
3755                 if (pci_pcie_type(bridge) == PCI_EXP_TYPE_UPSTREAM) {
3756                         pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2,
3757                                                    &ctl2);
3758                         if (ctl2 & PCI_EXP_DEVCTL2_ATOMIC_EGRESS_BLOCK)
3759                                 return -EINVAL;
3760                 }
3761
3762                 bus = bus->parent;
3763         }
3764
3765         pcie_capability_set_word(dev, PCI_EXP_DEVCTL2,
3766                                  PCI_EXP_DEVCTL2_ATOMIC_REQ);
3767         return 0;
3768 }
3769 EXPORT_SYMBOL(pci_enable_atomic_ops_to_root);
3770
3771 /**
3772  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
3773  * @dev: the PCI device
3774  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
3775  *
3776  * Perform INTx swizzling for a device behind one level of bridge.  This is
3777  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
3778  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
3779  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
3780  * the PCI Express Base Specification, Revision 2.1)
3781  */
3782 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
3783 {
3784         int slot;
3785
3786         if (pci_ari_enabled(dev->bus))
3787                 slot = 0;
3788         else
3789                 slot = PCI_SLOT(dev->devfn);
3790
3791         return (((pin - 1) + slot) % 4) + 1;
3792 }
3793
3794 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
3795 {
3796         u8 pin;
3797
3798         pin = dev->pin;
3799         if (!pin)
3800                 return -1;
3801
3802         while (!pci_is_root_bus(dev->bus)) {
3803                 pin = pci_swizzle_interrupt_pin(dev, pin);
3804                 dev = dev->bus->self;
3805         }
3806         *bridge = dev;
3807         return pin;
3808 }
3809
3810 /**
3811  * pci_common_swizzle - swizzle INTx all the way to root bridge
3812  * @dev: the PCI device
3813  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
3814  *
3815  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
3816  * bridges all the way up to a PCI root bus.
3817  */
3818 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
3819 {
3820         u8 pin = *pinp;
3821
3822         while (!pci_is_root_bus(dev->bus)) {
3823                 pin = pci_swizzle_interrupt_pin(dev, pin);
3824                 dev = dev->bus->self;
3825         }
3826         *pinp = pin;
3827         return PCI_SLOT(dev->devfn);
3828 }
3829 EXPORT_SYMBOL_GPL(pci_common_swizzle);
3830
3831 /**
3832  * pci_release_region - Release a PCI bar
3833  * @pdev: PCI device whose resources were previously reserved by
3834  *        pci_request_region()
3835  * @bar: BAR to release
3836  *
3837  * Releases the PCI I/O and memory resources previously reserved by a
3838  * successful call to pci_request_region().  Call this function only
3839  * after all use of the PCI regions has ceased.
3840  */
3841 void pci_release_region(struct pci_dev *pdev, int bar)
3842 {
3843         struct pci_devres *dr;
3844
3845         if (pci_resource_len(pdev, bar) == 0)
3846                 return;
3847         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
3848                 release_region(pci_resource_start(pdev, bar),
3849                                 pci_resource_len(pdev, bar));
3850         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
3851                 release_mem_region(pci_resource_start(pdev, bar),
3852                                 pci_resource_len(pdev, bar));
3853
3854         dr = find_pci_dr(pdev);
3855         if (dr)
3856                 dr->region_mask &= ~(1 << bar);
3857 }
3858 EXPORT_SYMBOL(pci_release_region);
3859
3860 /**
3861  * __pci_request_region - Reserved PCI I/O and memory resource
3862  * @pdev: PCI device whose resources are to be reserved
3863  * @bar: BAR to be reserved
3864  * @res_name: Name to be associated with resource.
3865  * @exclusive: whether the region access is exclusive or not
3866  *
3867  * Mark the PCI region associated with PCI device @pdev BAR @bar as
3868  * being reserved by owner @res_name.  Do not access any
3869  * address inside the PCI regions unless this call returns
3870  * successfully.
3871  *
3872  * If @exclusive is set, then the region is marked so that userspace
3873  * is explicitly not allowed to map the resource via /dev/mem or
3874  * sysfs MMIO access.
3875  *
3876  * Returns 0 on success, or %EBUSY on error.  A warning
3877  * message is also printed on failure.
3878  */
3879 static int __pci_request_region(struct pci_dev *pdev, int bar,
3880                                 const char *res_name, int exclusive)
3881 {
3882         struct pci_devres *dr;
3883
3884         if (pci_resource_len(pdev, bar) == 0)
3885                 return 0;
3886
3887         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
3888                 if (!request_region(pci_resource_start(pdev, bar),
3889                             pci_resource_len(pdev, bar), res_name))
3890                         goto err_out;
3891         } else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
3892                 if (!__request_mem_region(pci_resource_start(pdev, bar),
3893                                         pci_resource_len(pdev, bar), res_name,
3894                                         exclusive))
3895                         goto err_out;
3896         }
3897
3898         dr = find_pci_dr(pdev);
3899         if (dr)
3900                 dr->region_mask |= 1 << bar;
3901
3902         return 0;
3903
3904 err_out:
3905         pci_warn(pdev, "BAR %d: can't reserve %pR\n", bar,
3906                  &pdev->resource[bar]);
3907         return -EBUSY;
3908 }
3909
3910 /**
3911  * pci_request_region - Reserve PCI I/O and memory resource
3912  * @pdev: PCI device whose resources are to be reserved
3913  * @bar: BAR to be reserved
3914  * @res_name: Name to be associated with resource
3915  *
3916  * Mark the PCI region associated with PCI device @pdev BAR @bar as
3917  * being reserved by owner @res_name.  Do not access any
3918  * address inside the PCI regions unless this call returns
3919  * successfully.
3920  *
3921  * Returns 0 on success, or %EBUSY on error.  A warning
3922  * message is also printed on failure.
3923  */
3924 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
3925 {
3926         return __pci_request_region(pdev, bar, res_name, 0);
3927 }
3928 EXPORT_SYMBOL(pci_request_region);
3929
3930 /**
3931  * pci_release_selected_regions - Release selected PCI I/O and memory resources
3932  * @pdev: PCI device whose resources were previously reserved
3933  * @bars: Bitmask of BARs to be released
3934  *
3935  * Release selected PCI I/O and memory resources previously reserved.
3936  * Call this function only after all use of the PCI regions has ceased.
3937  */
3938 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
3939 {
3940         int i;
3941
3942         for (i = 0; i < PCI_STD_NUM_BARS; i++)
3943                 if (bars & (1 << i))
3944                         pci_release_region(pdev, i);
3945 }
3946 EXPORT_SYMBOL(pci_release_selected_regions);
3947
3948 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
3949                                           const char *res_name, int excl)
3950 {
3951         int i;
3952
3953         for (i = 0; i < PCI_STD_NUM_BARS; i++)
3954                 if (bars & (1 << i))
3955                         if (__pci_request_region(pdev, i, res_name, excl))
3956                                 goto err_out;
3957         return 0;
3958
3959 err_out:
3960         while (--i >= 0)
3961                 if (bars & (1 << i))
3962                         pci_release_region(pdev, i);
3963
3964         return -EBUSY;
3965 }
3966
3967
3968 /**
3969  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
3970  * @pdev: PCI device whose resources are to be reserved
3971  * @bars: Bitmask of BARs to be requested
3972  * @res_name: Name to be associated with resource
3973  */
3974 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
3975                                  const char *res_name)
3976 {
3977         return __pci_request_selected_regions(pdev, bars, res_name, 0);
3978 }
3979 EXPORT_SYMBOL(pci_request_selected_regions);
3980
3981 int pci_request_selected_regions_exclusive(struct pci_dev *pdev, int bars,
3982                                            const char *res_name)
3983 {
3984         return __pci_request_selected_regions(pdev, bars, res_name,
3985                         IORESOURCE_EXCLUSIVE);
3986 }
3987 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
3988
3989 /**
3990  * pci_release_regions - Release reserved PCI I/O and memory resources
3991  * @pdev: PCI device whose resources were previously reserved by
3992  *        pci_request_regions()
3993  *
3994  * Releases all PCI I/O and memory resources previously reserved by a
3995  * successful call to pci_request_regions().  Call this function only
3996  * after all use of the PCI regions has ceased.
3997  */
3998
3999 void pci_release_regions(struct pci_dev *pdev)
4000 {
4001         pci_release_selected_regions(pdev, (1 << PCI_STD_NUM_BARS) - 1);
4002 }
4003 EXPORT_SYMBOL(pci_release_regions);
4004
4005 /**
4006  * pci_request_regions - Reserve PCI I/O and memory resources
4007  * @pdev: PCI device whose resources are to be reserved
4008  * @res_name: Name to be associated with resource.
4009  *
4010  * Mark all PCI regions associated with PCI device @pdev as
4011  * being reserved by owner @res_name.  Do not access any
4012  * address inside the PCI regions unless this call returns
4013  * successfully.
4014  *
4015  * Returns 0 on success, or %EBUSY on error.  A warning
4016  * message is also printed on failure.
4017  */
4018 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
4019 {
4020         return pci_request_selected_regions(pdev,
4021                         ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4022 }
4023 EXPORT_SYMBOL(pci_request_regions);
4024
4025 /**
4026  * pci_request_regions_exclusive - Reserve PCI I/O and memory resources
4027  * @pdev: PCI device whose resources are to be reserved
4028  * @res_name: Name to be associated with resource.
4029  *
4030  * Mark all PCI regions associated with PCI device @pdev as being reserved
4031  * by owner @res_name.  Do not access any address inside the PCI regions
4032  * unless this call returns successfully.
4033  *
4034  * pci_request_regions_exclusive() will mark the region so that /dev/mem
4035  * and the sysfs MMIO access will not be allowed.
4036  *
4037  * Returns 0 on success, or %EBUSY on error.  A warning message is also
4038  * printed on failure.
4039  */
4040 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
4041 {
4042         return pci_request_selected_regions_exclusive(pdev,
4043                                 ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4044 }
4045 EXPORT_SYMBOL(pci_request_regions_exclusive);
4046
4047 /*
4048  * Record the PCI IO range (expressed as CPU physical address + size).
4049  * Return a negative value if an error has occurred, zero otherwise
4050  */
4051 int pci_register_io_range(struct fwnode_handle *fwnode, phys_addr_t addr,
4052                         resource_size_t size)
4053 {
4054         int ret = 0;
4055 #ifdef PCI_IOBASE
4056         struct logic_pio_hwaddr *range;
4057
4058         if (!size || addr + size < addr)
4059                 return -EINVAL;
4060
4061         range = kzalloc(sizeof(*range), GFP_ATOMIC);
4062         if (!range)
4063                 return -ENOMEM;
4064
4065         range->fwnode = fwnode;
4066         range->size = size;
4067         range->hw_start = addr;
4068         range->flags = LOGIC_PIO_CPU_MMIO;
4069
4070         ret = logic_pio_register_range(range);
4071         if (ret)
4072                 kfree(range);
4073
4074         /* Ignore duplicates due to deferred probing */
4075         if (ret == -EEXIST)
4076                 ret = 0;
4077 #endif
4078
4079         return ret;
4080 }
4081
4082 phys_addr_t pci_pio_to_address(unsigned long pio)
4083 {
4084         phys_addr_t address = (phys_addr_t)OF_BAD_ADDR;
4085
4086 #ifdef PCI_IOBASE
4087         if (pio >= MMIO_UPPER_LIMIT)
4088                 return address;
4089
4090         address = logic_pio_to_hwaddr(pio);
4091 #endif
4092
4093         return address;
4094 }
4095 EXPORT_SYMBOL_GPL(pci_pio_to_address);
4096
4097 unsigned long __weak pci_address_to_pio(phys_addr_t address)
4098 {
4099 #ifdef PCI_IOBASE
4100         return logic_pio_trans_cpuaddr(address);
4101 #else
4102         if (address > IO_SPACE_LIMIT)
4103                 return (unsigned long)-1;
4104
4105         return (unsigned long) address;
4106 #endif
4107 }
4108
4109 /**
4110  * pci_remap_iospace - Remap the memory mapped I/O space
4111  * @res: Resource describing the I/O space
4112  * @phys_addr: physical address of range to be mapped
4113  *
4114  * Remap the memory mapped I/O space described by the @res and the CPU
4115  * physical address @phys_addr into virtual address space.  Only
4116  * architectures that have memory mapped IO functions defined (and the
4117  * PCI_IOBASE value defined) should call this function.
4118  */
4119 int pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr)
4120 {
4121 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4122         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4123
4124         if (!(res->flags & IORESOURCE_IO))
4125                 return -EINVAL;
4126
4127         if (res->end > IO_SPACE_LIMIT)
4128                 return -EINVAL;
4129
4130         return ioremap_page_range(vaddr, vaddr + resource_size(res), phys_addr,
4131                                   pgprot_device(PAGE_KERNEL));
4132 #else
4133         /*
4134          * This architecture does not have memory mapped I/O space,
4135          * so this function should never be called
4136          */
4137         WARN_ONCE(1, "This architecture does not support memory mapped I/O\n");
4138         return -ENODEV;
4139 #endif
4140 }
4141 EXPORT_SYMBOL(pci_remap_iospace);
4142
4143 /**
4144  * pci_unmap_iospace - Unmap the memory mapped I/O space
4145  * @res: resource to be unmapped
4146  *
4147  * Unmap the CPU virtual address @res from virtual address space.  Only
4148  * architectures that have memory mapped IO functions defined (and the
4149  * PCI_IOBASE value defined) should call this function.
4150  */
4151 void pci_unmap_iospace(struct resource *res)
4152 {
4153 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4154         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4155
4156         vunmap_range(vaddr, vaddr + resource_size(res));
4157 #endif
4158 }
4159 EXPORT_SYMBOL(pci_unmap_iospace);
4160
4161 static void devm_pci_unmap_iospace(struct device *dev, void *ptr)
4162 {
4163         struct resource **res = ptr;
4164
4165         pci_unmap_iospace(*res);
4166 }
4167
4168 /**
4169  * devm_pci_remap_iospace - Managed pci_remap_iospace()
4170  * @dev: Generic device to remap IO address for
4171  * @res: Resource describing the I/O space
4172  * @phys_addr: physical address of range to be mapped
4173  *
4174  * Managed pci_remap_iospace().  Map is automatically unmapped on driver
4175  * detach.
4176  */
4177 int devm_pci_remap_iospace(struct device *dev, const struct resource *res,
4178                            phys_addr_t phys_addr)
4179 {
4180         const struct resource **ptr;
4181         int error;
4182
4183         ptr = devres_alloc(devm_pci_unmap_iospace, sizeof(*ptr), GFP_KERNEL);
4184         if (!ptr)
4185                 return -ENOMEM;
4186
4187         error = pci_remap_iospace(res, phys_addr);
4188         if (error) {
4189                 devres_free(ptr);
4190         } else  {
4191                 *ptr = res;
4192                 devres_add(dev, ptr);
4193         }
4194
4195         return error;
4196 }
4197 EXPORT_SYMBOL(devm_pci_remap_iospace);
4198
4199 /**
4200  * devm_pci_remap_cfgspace - Managed pci_remap_cfgspace()
4201  * @dev: Generic device to remap IO address for
4202  * @offset: Resource address to map
4203  * @size: Size of map
4204  *
4205  * Managed pci_remap_cfgspace().  Map is automatically unmapped on driver
4206  * detach.
4207  */
4208 void __iomem *devm_pci_remap_cfgspace(struct device *dev,
4209                                       resource_size_t offset,
4210                                       resource_size_t size)
4211 {
4212         void __iomem **ptr, *addr;
4213
4214         ptr = devres_alloc(devm_ioremap_release, sizeof(*ptr), GFP_KERNEL);
4215         if (!ptr)
4216                 return NULL;
4217
4218         addr = pci_remap_cfgspace(offset, size);
4219         if (addr) {
4220                 *ptr = addr;
4221                 devres_add(dev, ptr);
4222         } else
4223                 devres_free(ptr);
4224
4225         return addr;
4226 }
4227 EXPORT_SYMBOL(devm_pci_remap_cfgspace);
4228
4229 /**
4230  * devm_pci_remap_cfg_resource - check, request region and ioremap cfg resource
4231  * @dev: generic device to handle the resource for
4232  * @res: configuration space resource to be handled
4233  *
4234  * Checks that a resource is a valid memory region, requests the memory
4235  * region and ioremaps with pci_remap_cfgspace() API that ensures the
4236  * proper PCI configuration space memory attributes are guaranteed.
4237  *
4238  * All operations are managed and will be undone on driver detach.
4239  *
4240  * Returns a pointer to the remapped memory or an ERR_PTR() encoded error code
4241  * on failure. Usage example::
4242  *
4243  *      res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
4244  *      base = devm_pci_remap_cfg_resource(&pdev->dev, res);
4245  *      if (IS_ERR(base))
4246  *              return PTR_ERR(base);
4247  */
4248 void __iomem *devm_pci_remap_cfg_resource(struct device *dev,
4249                                           struct resource *res)
4250 {
4251         resource_size_t size;
4252         const char *name;
4253         void __iomem *dest_ptr;
4254
4255         BUG_ON(!dev);
4256
4257         if (!res || resource_type(res) != IORESOURCE_MEM) {
4258                 dev_err(dev, "invalid resource\n");
4259                 return IOMEM_ERR_PTR(-EINVAL);
4260         }
4261
4262         size = resource_size(res);
4263
4264         if (res->name)
4265                 name = devm_kasprintf(dev, GFP_KERNEL, "%s %s", dev_name(dev),
4266                                       res->name);
4267         else
4268                 name = devm_kstrdup(dev, dev_name(dev), GFP_KERNEL);
4269         if (!name)
4270                 return IOMEM_ERR_PTR(-ENOMEM);
4271
4272         if (!devm_request_mem_region(dev, res->start, size, name)) {
4273                 dev_err(dev, "can't request region for resource %pR\n", res);
4274                 return IOMEM_ERR_PTR(-EBUSY);
4275         }
4276
4277         dest_ptr = devm_pci_remap_cfgspace(dev, res->start, size);
4278         if (!dest_ptr) {
4279                 dev_err(dev, "ioremap failed for resource %pR\n", res);
4280                 devm_release_mem_region(dev, res->start, size);
4281                 dest_ptr = IOMEM_ERR_PTR(-ENOMEM);
4282         }
4283
4284         return dest_ptr;
4285 }
4286 EXPORT_SYMBOL(devm_pci_remap_cfg_resource);
4287
4288 static void __pci_set_master(struct pci_dev *dev, bool enable)
4289 {
4290         u16 old_cmd, cmd;
4291
4292         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
4293         if (enable)
4294                 cmd = old_cmd | PCI_COMMAND_MASTER;
4295         else
4296                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
4297         if (cmd != old_cmd) {
4298                 pci_dbg(dev, "%s bus mastering\n",
4299                         enable ? "enabling" : "disabling");
4300                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4301         }
4302         dev->is_busmaster = enable;
4303 }
4304
4305 /**
4306  * pcibios_setup - process "pci=" kernel boot arguments
4307  * @str: string used to pass in "pci=" kernel boot arguments
4308  *
4309  * Process kernel boot arguments.  This is the default implementation.
4310  * Architecture specific implementations can override this as necessary.
4311  */
4312 char * __weak __init pcibios_setup(char *str)
4313 {
4314         return str;
4315 }
4316
4317 /**
4318  * pcibios_set_master - enable PCI bus-mastering for device dev
4319  * @dev: the PCI device to enable
4320  *
4321  * Enables PCI bus-mastering for the device.  This is the default
4322  * implementation.  Architecture specific implementations can override
4323  * this if necessary.
4324  */
4325 void __weak pcibios_set_master(struct pci_dev *dev)
4326 {
4327         u8 lat;
4328
4329         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
4330         if (pci_is_pcie(dev))
4331                 return;
4332
4333         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
4334         if (lat < 16)
4335                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
4336         else if (lat > pcibios_max_latency)
4337                 lat = pcibios_max_latency;
4338         else
4339                 return;
4340
4341         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
4342 }
4343
4344 /**
4345  * pci_set_master - enables bus-mastering for device dev
4346  * @dev: the PCI device to enable
4347  *
4348  * Enables bus-mastering on the device and calls pcibios_set_master()
4349  * to do the needed arch specific settings.
4350  */
4351 void pci_set_master(struct pci_dev *dev)
4352 {
4353         __pci_set_master(dev, true);
4354         pcibios_set_master(dev);
4355 }
4356 EXPORT_SYMBOL(pci_set_master);
4357
4358 /**
4359  * pci_clear_master - disables bus-mastering for device dev
4360  * @dev: the PCI device to disable
4361  */
4362 void pci_clear_master(struct pci_dev *dev)
4363 {
4364         __pci_set_master(dev, false);
4365 }
4366 EXPORT_SYMBOL(pci_clear_master);
4367
4368 /**
4369  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
4370  * @dev: the PCI device for which MWI is to be enabled
4371  *
4372  * Helper function for pci_set_mwi.
4373  * Originally copied from drivers/net/acenic.c.
4374  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
4375  *
4376  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4377  */
4378 int pci_set_cacheline_size(struct pci_dev *dev)
4379 {
4380         u8 cacheline_size;
4381
4382         if (!pci_cache_line_size)
4383                 return -EINVAL;
4384
4385         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
4386            equal to or multiple of the right value. */
4387         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4388         if (cacheline_size >= pci_cache_line_size &&
4389             (cacheline_size % pci_cache_line_size) == 0)
4390                 return 0;
4391
4392         /* Write the correct value. */
4393         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
4394         /* Read it back. */
4395         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4396         if (cacheline_size == pci_cache_line_size)
4397                 return 0;
4398
4399         pci_dbg(dev, "cache line size of %d is not supported\n",
4400                    pci_cache_line_size << 2);
4401
4402         return -EINVAL;
4403 }
4404 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
4405
4406 /**
4407  * pci_set_mwi - enables memory-write-invalidate PCI transaction
4408  * @dev: the PCI device for which MWI is enabled
4409  *
4410  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4411  *
4412  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4413  */
4414 int pci_set_mwi(struct pci_dev *dev)
4415 {
4416 #ifdef PCI_DISABLE_MWI
4417         return 0;
4418 #else
4419         int rc;
4420         u16 cmd;
4421
4422         rc = pci_set_cacheline_size(dev);
4423         if (rc)
4424                 return rc;
4425
4426         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4427         if (!(cmd & PCI_COMMAND_INVALIDATE)) {
4428                 pci_dbg(dev, "enabling Mem-Wr-Inval\n");
4429                 cmd |= PCI_COMMAND_INVALIDATE;
4430                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4431         }
4432         return 0;
4433 #endif
4434 }
4435 EXPORT_SYMBOL(pci_set_mwi);
4436
4437 /**
4438  * pcim_set_mwi - a device-managed pci_set_mwi()
4439  * @dev: the PCI device for which MWI is enabled
4440  *
4441  * Managed pci_set_mwi().
4442  *
4443  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4444  */
4445 int pcim_set_mwi(struct pci_dev *dev)
4446 {
4447         struct pci_devres *dr;
4448
4449         dr = find_pci_dr(dev);
4450         if (!dr)
4451                 return -ENOMEM;
4452
4453         dr->mwi = 1;
4454         return pci_set_mwi(dev);
4455 }
4456 EXPORT_SYMBOL(pcim_set_mwi);
4457
4458 /**
4459  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
4460  * @dev: the PCI device for which MWI is enabled
4461  *
4462  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4463  * Callers are not required to check the return value.
4464  *
4465  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4466  */
4467 int pci_try_set_mwi(struct pci_dev *dev)
4468 {
4469 #ifdef PCI_DISABLE_MWI
4470         return 0;
4471 #else
4472         return pci_set_mwi(dev);
4473 #endif
4474 }
4475 EXPORT_SYMBOL(pci_try_set_mwi);
4476
4477 /**
4478  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
4479  * @dev: the PCI device to disable
4480  *
4481  * Disables PCI Memory-Write-Invalidate transaction on the device
4482  */
4483 void pci_clear_mwi(struct pci_dev *dev)
4484 {
4485 #ifndef PCI_DISABLE_MWI
4486         u16 cmd;
4487
4488         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4489         if (cmd & PCI_COMMAND_INVALIDATE) {
4490                 cmd &= ~PCI_COMMAND_INVALIDATE;
4491                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4492         }
4493 #endif
4494 }
4495 EXPORT_SYMBOL(pci_clear_mwi);
4496
4497 /**
4498  * pci_disable_parity - disable parity checking for device
4499  * @dev: the PCI device to operate on
4500  *
4501  * Disable parity checking for device @dev
4502  */
4503 void pci_disable_parity(struct pci_dev *dev)
4504 {
4505         u16 cmd;
4506
4507         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4508         if (cmd & PCI_COMMAND_PARITY) {
4509                 cmd &= ~PCI_COMMAND_PARITY;
4510                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4511         }
4512 }
4513
4514 /**
4515  * pci_intx - enables/disables PCI INTx for device dev
4516  * @pdev: the PCI device to operate on
4517  * @enable: boolean: whether to enable or disable PCI INTx
4518  *
4519  * Enables/disables PCI INTx for device @pdev
4520  */
4521 void pci_intx(struct pci_dev *pdev, int enable)
4522 {
4523         u16 pci_command, new;
4524
4525         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
4526
4527         if (enable)
4528                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
4529         else
4530                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
4531
4532         if (new != pci_command) {
4533                 struct pci_devres *dr;
4534
4535                 pci_write_config_word(pdev, PCI_COMMAND, new);
4536
4537                 dr = find_pci_dr(pdev);
4538                 if (dr && !dr->restore_intx) {
4539                         dr->restore_intx = 1;
4540                         dr->orig_intx = !enable;
4541                 }
4542         }
4543 }
4544 EXPORT_SYMBOL_GPL(pci_intx);
4545
4546 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
4547 {
4548         struct pci_bus *bus = dev->bus;
4549         bool mask_updated = true;
4550         u32 cmd_status_dword;
4551         u16 origcmd, newcmd;
4552         unsigned long flags;
4553         bool irq_pending;
4554
4555         /*
4556          * We do a single dword read to retrieve both command and status.
4557          * Document assumptions that make this possible.
4558          */
4559         BUILD_BUG_ON(PCI_COMMAND % 4);
4560         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
4561
4562         raw_spin_lock_irqsave(&pci_lock, flags);
4563
4564         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
4565
4566         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
4567
4568         /*
4569          * Check interrupt status register to see whether our device
4570          * triggered the interrupt (when masking) or the next IRQ is
4571          * already pending (when unmasking).
4572          */
4573         if (mask != irq_pending) {
4574                 mask_updated = false;
4575                 goto done;
4576         }
4577
4578         origcmd = cmd_status_dword;
4579         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
4580         if (mask)
4581                 newcmd |= PCI_COMMAND_INTX_DISABLE;
4582         if (newcmd != origcmd)
4583                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
4584
4585 done:
4586         raw_spin_unlock_irqrestore(&pci_lock, flags);
4587
4588         return mask_updated;
4589 }
4590
4591 /**
4592  * pci_check_and_mask_intx - mask INTx on pending interrupt
4593  * @dev: the PCI device to operate on
4594  *
4595  * Check if the device dev has its INTx line asserted, mask it and return
4596  * true in that case. False is returned if no interrupt was pending.
4597  */
4598 bool pci_check_and_mask_intx(struct pci_dev *dev)
4599 {
4600         return pci_check_and_set_intx_mask(dev, true);
4601 }
4602 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
4603
4604 /**
4605  * pci_check_and_unmask_intx - unmask INTx if no interrupt is pending
4606  * @dev: the PCI device to operate on
4607  *
4608  * Check if the device dev has its INTx line asserted, unmask it if not and
4609  * return true. False is returned and the mask remains active if there was
4610  * still an interrupt pending.
4611  */
4612 bool pci_check_and_unmask_intx(struct pci_dev *dev)
4613 {
4614         return pci_check_and_set_intx_mask(dev, false);
4615 }
4616 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
4617
4618 /**
4619  * pci_wait_for_pending_transaction - wait for pending transaction
4620  * @dev: the PCI device to operate on
4621  *
4622  * Return 0 if transaction is pending 1 otherwise.
4623  */
4624 int pci_wait_for_pending_transaction(struct pci_dev *dev)
4625 {
4626         if (!pci_is_pcie(dev))
4627                 return 1;
4628
4629         return pci_wait_for_pending(dev, pci_pcie_cap(dev) + PCI_EXP_DEVSTA,
4630                                     PCI_EXP_DEVSTA_TRPND);
4631 }
4632 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
4633
4634 /**
4635  * pcie_flr - initiate a PCIe function level reset
4636  * @dev: device to reset
4637  *
4638  * Initiate a function level reset unconditionally on @dev without
4639  * checking any flags and DEVCAP
4640  */
4641 int pcie_flr(struct pci_dev *dev)
4642 {
4643         if (!pci_wait_for_pending_transaction(dev))
4644                 pci_err(dev, "timed out waiting for pending transaction; performing function level reset anyway\n");
4645
4646         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
4647
4648         if (dev->imm_ready)
4649                 return 0;
4650
4651         /*
4652          * Per PCIe r4.0, sec 6.6.2, a device must complete an FLR within
4653          * 100ms, but may silently discard requests while the FLR is in
4654          * progress.  Wait 100ms before trying to access the device.
4655          */
4656         msleep(100);
4657
4658         return pci_dev_wait(dev, "FLR", PCIE_RESET_READY_POLL_MS);
4659 }
4660 EXPORT_SYMBOL_GPL(pcie_flr);
4661
4662 /**
4663  * pcie_reset_flr - initiate a PCIe function level reset
4664  * @dev: device to reset
4665  * @probe: if true, return 0 if device can be reset this way
4666  *
4667  * Initiate a function level reset on @dev.
4668  */
4669 int pcie_reset_flr(struct pci_dev *dev, bool probe)
4670 {
4671         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4672                 return -ENOTTY;
4673
4674         if (!(dev->devcap & PCI_EXP_DEVCAP_FLR))
4675                 return -ENOTTY;
4676
4677         if (probe)
4678                 return 0;
4679
4680         return pcie_flr(dev);
4681 }
4682 EXPORT_SYMBOL_GPL(pcie_reset_flr);
4683
4684 static int pci_af_flr(struct pci_dev *dev, bool probe)
4685 {
4686         int pos;
4687         u8 cap;
4688
4689         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
4690         if (!pos)
4691                 return -ENOTTY;
4692
4693         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4694                 return -ENOTTY;
4695
4696         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
4697         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
4698                 return -ENOTTY;
4699
4700         if (probe)
4701                 return 0;
4702
4703         /*
4704          * Wait for Transaction Pending bit to clear.  A word-aligned test
4705          * is used, so we use the control offset rather than status and shift
4706          * the test bit to match.
4707          */
4708         if (!pci_wait_for_pending(dev, pos + PCI_AF_CTRL,
4709                                  PCI_AF_STATUS_TP << 8))
4710                 pci_err(dev, "timed out waiting for pending transaction; performing AF function level reset anyway\n");
4711
4712         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
4713
4714         if (dev->imm_ready)
4715                 return 0;
4716
4717         /*
4718          * Per Advanced Capabilities for Conventional PCI ECN, 13 April 2006,
4719          * updated 27 July 2006; a device must complete an FLR within
4720          * 100ms, but may silently discard requests while the FLR is in
4721          * progress.  Wait 100ms before trying to access the device.
4722          */
4723         msleep(100);
4724
4725         return pci_dev_wait(dev, "AF_FLR", PCIE_RESET_READY_POLL_MS);
4726 }
4727
4728 /**
4729  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
4730  * @dev: Device to reset.
4731  * @probe: if true, return 0 if the device can be reset this way.
4732  *
4733  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
4734  * unset, it will be reinitialized internally when going from PCI_D3hot to
4735  * PCI_D0.  If that's the case and the device is not in a low-power state
4736  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
4737  *
4738  * NOTE: This causes the caller to sleep for twice the device power transition
4739  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
4740  * by default (i.e. unless the @dev's d3hot_delay field has a different value).
4741  * Moreover, only devices in D0 can be reset by this function.
4742  */
4743 static int pci_pm_reset(struct pci_dev *dev, bool probe)
4744 {
4745         u16 csr;
4746
4747         if (!dev->pm_cap || dev->dev_flags & PCI_DEV_FLAGS_NO_PM_RESET)
4748                 return -ENOTTY;
4749
4750         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
4751         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
4752                 return -ENOTTY;
4753
4754         if (probe)
4755                 return 0;
4756
4757         if (dev->current_state != PCI_D0)
4758                 return -EINVAL;
4759
4760         csr &= ~PCI_PM_CTRL_STATE_MASK;
4761         csr |= PCI_D3hot;
4762         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4763         pci_dev_d3_sleep(dev);
4764
4765         csr &= ~PCI_PM_CTRL_STATE_MASK;
4766         csr |= PCI_D0;
4767         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4768         pci_dev_d3_sleep(dev);
4769
4770         return pci_dev_wait(dev, "PM D3hot->D0", PCIE_RESET_READY_POLL_MS);
4771 }
4772
4773 /**
4774  * pcie_wait_for_link_delay - Wait until link is active or inactive
4775  * @pdev: Bridge device
4776  * @active: waiting for active or inactive?
4777  * @delay: Delay to wait after link has become active (in ms)
4778  *
4779  * Use this to wait till link becomes active or inactive.
4780  */
4781 static bool pcie_wait_for_link_delay(struct pci_dev *pdev, bool active,
4782                                      int delay)
4783 {
4784         int timeout = 1000;
4785         bool ret;
4786         u16 lnk_status;
4787
4788         /*
4789          * Some controllers might not implement link active reporting. In this
4790          * case, we wait for 1000 ms + any delay requested by the caller.
4791          */
4792         if (!pdev->link_active_reporting) {
4793                 msleep(timeout + delay);
4794                 return true;
4795         }
4796
4797         /*
4798          * PCIe r4.0 sec 6.6.1, a component must enter LTSSM Detect within 20ms,
4799          * after which we should expect an link active if the reset was
4800          * successful. If so, software must wait a minimum 100ms before sending
4801          * configuration requests to devices downstream this port.
4802          *
4803          * If the link fails to activate, either the device was physically
4804          * removed or the link is permanently failed.
4805          */
4806         if (active)
4807                 msleep(20);
4808         for (;;) {
4809                 pcie_capability_read_word(pdev, PCI_EXP_LNKSTA, &lnk_status);
4810                 ret = !!(lnk_status & PCI_EXP_LNKSTA_DLLLA);
4811                 if (ret == active)
4812                         break;
4813                 if (timeout <= 0)
4814                         break;
4815                 msleep(10);
4816                 timeout -= 10;
4817         }
4818         if (active && ret)
4819                 msleep(delay);
4820
4821         return ret == active;
4822 }
4823
4824 /**
4825  * pcie_wait_for_link - Wait until link is active or inactive
4826  * @pdev: Bridge device
4827  * @active: waiting for active or inactive?
4828  *
4829  * Use this to wait till link becomes active or inactive.
4830  */
4831 bool pcie_wait_for_link(struct pci_dev *pdev, bool active)
4832 {
4833         return pcie_wait_for_link_delay(pdev, active, 100);
4834 }
4835
4836 /*
4837  * Find maximum D3cold delay required by all the devices on the bus.  The
4838  * spec says 100 ms, but firmware can lower it and we allow drivers to
4839  * increase it as well.
4840  *
4841  * Called with @pci_bus_sem locked for reading.
4842  */
4843 static int pci_bus_max_d3cold_delay(const struct pci_bus *bus)
4844 {
4845         const struct pci_dev *pdev;
4846         int min_delay = 100;
4847         int max_delay = 0;
4848
4849         list_for_each_entry(pdev, &bus->devices, bus_list) {
4850                 if (pdev->d3cold_delay < min_delay)
4851                         min_delay = pdev->d3cold_delay;
4852                 if (pdev->d3cold_delay > max_delay)
4853                         max_delay = pdev->d3cold_delay;
4854         }
4855
4856         return max(min_delay, max_delay);
4857 }
4858
4859 /**
4860  * pci_bridge_wait_for_secondary_bus - Wait for secondary bus to be accessible
4861  * @dev: PCI bridge
4862  *
4863  * Handle necessary delays before access to the devices on the secondary
4864  * side of the bridge are permitted after D3cold to D0 transition.
4865  *
4866  * For PCIe this means the delays in PCIe 5.0 section 6.6.1. For
4867  * conventional PCI it means Tpvrh + Trhfa specified in PCI 3.0 section
4868  * 4.3.2.
4869  */
4870 void pci_bridge_wait_for_secondary_bus(struct pci_dev *dev)
4871 {
4872         struct pci_dev *child;
4873         int delay;
4874
4875         if (pci_dev_is_disconnected(dev))
4876                 return;
4877
4878         if (!pci_is_bridge(dev) || !dev->bridge_d3)
4879                 return;
4880
4881         down_read(&pci_bus_sem);
4882
4883         /*
4884          * We only deal with devices that are present currently on the bus.
4885          * For any hot-added devices the access delay is handled in pciehp
4886          * board_added(). In case of ACPI hotplug the firmware is expected
4887          * to configure the devices before OS is notified.
4888          */
4889         if (!dev->subordinate || list_empty(&dev->subordinate->devices)) {
4890                 up_read(&pci_bus_sem);
4891                 return;
4892         }
4893
4894         /* Take d3cold_delay requirements into account */
4895         delay = pci_bus_max_d3cold_delay(dev->subordinate);
4896         if (!delay) {
4897                 up_read(&pci_bus_sem);
4898                 return;
4899         }
4900
4901         child = list_first_entry(&dev->subordinate->devices, struct pci_dev,
4902                                  bus_list);
4903         up_read(&pci_bus_sem);
4904
4905         /*
4906          * Conventional PCI and PCI-X we need to wait Tpvrh + Trhfa before
4907          * accessing the device after reset (that is 1000 ms + 100 ms). In
4908          * practice this should not be needed because we don't do power
4909          * management for them (see pci_bridge_d3_possible()).
4910          */
4911         if (!pci_is_pcie(dev)) {
4912                 pci_dbg(dev, "waiting %d ms for secondary bus\n", 1000 + delay);
4913                 msleep(1000 + delay);
4914                 return;
4915         }
4916
4917         /*
4918          * For PCIe downstream and root ports that do not support speeds
4919          * greater than 5 GT/s need to wait minimum 100 ms. For higher
4920          * speeds (gen3) we need to wait first for the data link layer to
4921          * become active.
4922          *
4923          * However, 100 ms is the minimum and the PCIe spec says the
4924          * software must allow at least 1s before it can determine that the
4925          * device that did not respond is a broken device. There is
4926          * evidence that 100 ms is not always enough, for example certain
4927          * Titan Ridge xHCI controller does not always respond to
4928          * configuration requests if we only wait for 100 ms (see
4929          * https://bugzilla.kernel.org/show_bug.cgi?id=203885).
4930          *
4931          * Therefore we wait for 100 ms and check for the device presence.
4932          * If it is still not present give it an additional 100 ms.
4933          */
4934         if (!pcie_downstream_port(dev))
4935                 return;
4936
4937         if (pcie_get_speed_cap(dev) <= PCIE_SPEED_5_0GT) {
4938                 pci_dbg(dev, "waiting %d ms for downstream link\n", delay);
4939                 msleep(delay);
4940         } else {
4941                 pci_dbg(dev, "waiting %d ms for downstream link, after activation\n",
4942                         delay);
4943                 if (!pcie_wait_for_link_delay(dev, true, delay)) {
4944                         /* Did not train, no need to wait any further */
4945                         pci_info(dev, "Data Link Layer Link Active not set in 1000 msec\n");
4946                         return;
4947                 }
4948         }
4949
4950         if (!pci_device_is_present(child)) {
4951                 pci_dbg(child, "waiting additional %d ms to become accessible\n", delay);
4952                 msleep(delay);
4953         }
4954 }
4955
4956 void pci_reset_secondary_bus(struct pci_dev *dev)
4957 {
4958         u16 ctrl;
4959
4960         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
4961         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
4962         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
4963
4964         /*
4965          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
4966          * this to 2ms to ensure that we meet the minimum requirement.
4967          */
4968         msleep(2);
4969
4970         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
4971         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
4972
4973         /*
4974          * Trhfa for conventional PCI is 2^25 clock cycles.
4975          * Assuming a minimum 33MHz clock this results in a 1s
4976          * delay before we can consider subordinate devices to
4977          * be re-initialized.  PCIe has some ways to shorten this,
4978          * but we don't make use of them yet.
4979          */
4980         ssleep(1);
4981 }
4982
4983 void __weak pcibios_reset_secondary_bus(struct pci_dev *dev)
4984 {
4985         pci_reset_secondary_bus(dev);
4986 }
4987
4988 /**
4989  * pci_bridge_secondary_bus_reset - Reset the secondary bus on a PCI bridge.
4990  * @dev: Bridge device
4991  *
4992  * Use the bridge control register to assert reset on the secondary bus.
4993  * Devices on the secondary bus are left in power-on state.
4994  */
4995 int pci_bridge_secondary_bus_reset(struct pci_dev *dev)
4996 {
4997         pcibios_reset_secondary_bus(dev);
4998
4999         return pci_dev_wait(dev, "bus reset", PCIE_RESET_READY_POLL_MS);
5000 }
5001 EXPORT_SYMBOL_GPL(pci_bridge_secondary_bus_reset);
5002
5003 static int pci_parent_bus_reset(struct pci_dev *dev, bool probe)
5004 {
5005         struct pci_dev *pdev;
5006
5007         if (pci_is_root_bus(dev->bus) || dev->subordinate ||
5008             !dev->bus->self || dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5009                 return -ENOTTY;
5010
5011         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
5012                 if (pdev != dev)
5013                         return -ENOTTY;
5014
5015         if (probe)
5016                 return 0;
5017
5018         return pci_bridge_secondary_bus_reset(dev->bus->self);
5019 }
5020
5021 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, bool probe)
5022 {
5023         int rc = -ENOTTY;
5024
5025         if (!hotplug || !try_module_get(hotplug->owner))
5026                 return rc;
5027
5028         if (hotplug->ops->reset_slot)
5029                 rc = hotplug->ops->reset_slot(hotplug, probe);
5030
5031         module_put(hotplug->owner);
5032
5033         return rc;
5034 }
5035
5036 static int pci_dev_reset_slot_function(struct pci_dev *dev, bool probe)
5037 {
5038         if (dev->multifunction || dev->subordinate || !dev->slot ||
5039             dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5040                 return -ENOTTY;
5041
5042         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
5043 }
5044
5045 static int pci_reset_bus_function(struct pci_dev *dev, bool probe)
5046 {
5047         int rc;
5048
5049         rc = pci_dev_reset_slot_function(dev, probe);
5050         if (rc != -ENOTTY)
5051                 return rc;
5052         return pci_parent_bus_reset(dev, probe);
5053 }
5054
5055 static void pci_dev_lock(struct pci_dev *dev)
5056 {
5057         pci_cfg_access_lock(dev);
5058         /* block PM suspend, driver probe, etc. */
5059         device_lock(&dev->dev);
5060 }
5061
5062 /* Return 1 on successful lock, 0 on contention */
5063 int pci_dev_trylock(struct pci_dev *dev)
5064 {
5065         if (pci_cfg_access_trylock(dev)) {
5066                 if (device_trylock(&dev->dev))
5067                         return 1;
5068                 pci_cfg_access_unlock(dev);
5069         }
5070
5071         return 0;
5072 }
5073 EXPORT_SYMBOL_GPL(pci_dev_trylock);
5074
5075 void pci_dev_unlock(struct pci_dev *dev)
5076 {
5077         device_unlock(&dev->dev);
5078         pci_cfg_access_unlock(dev);
5079 }
5080 EXPORT_SYMBOL_GPL(pci_dev_unlock);
5081
5082 static void pci_dev_save_and_disable(struct pci_dev *dev)
5083 {
5084         const struct pci_error_handlers *err_handler =
5085                         dev->driver ? dev->driver->err_handler : NULL;
5086
5087         /*
5088          * dev->driver->err_handler->reset_prepare() is protected against
5089          * races with ->remove() by the device lock, which must be held by
5090          * the caller.
5091          */
5092         if (err_handler && err_handler->reset_prepare)
5093                 err_handler->reset_prepare(dev);
5094
5095         /*
5096          * Wake-up device prior to save.  PM registers default to D0 after
5097          * reset and a simple register restore doesn't reliably return
5098          * to a non-D0 state anyway.
5099          */
5100         pci_set_power_state(dev, PCI_D0);
5101
5102         pci_save_state(dev);
5103         /*
5104          * Disable the device by clearing the Command register, except for
5105          * INTx-disable which is set.  This not only disables MMIO and I/O port
5106          * BARs, but also prevents the device from being Bus Master, preventing
5107          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
5108          * compliant devices, INTx-disable prevents legacy interrupts.
5109          */
5110         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
5111 }
5112
5113 static void pci_dev_restore(struct pci_dev *dev)
5114 {
5115         const struct pci_error_handlers *err_handler =
5116                         dev->driver ? dev->driver->err_handler : NULL;
5117
5118         pci_restore_state(dev);
5119
5120         /*
5121          * dev->driver->err_handler->reset_done() is protected against
5122          * races with ->remove() by the device lock, which must be held by
5123          * the caller.
5124          */
5125         if (err_handler && err_handler->reset_done)
5126                 err_handler->reset_done(dev);
5127 }
5128
5129 /* dev->reset_methods[] is a 0-terminated list of indices into this array */
5130 static const struct pci_reset_fn_method pci_reset_fn_methods[] = {
5131         { },
5132         { pci_dev_specific_reset, .name = "device_specific" },
5133         { pci_dev_acpi_reset, .name = "acpi" },
5134         { pcie_reset_flr, .name = "flr" },
5135         { pci_af_flr, .name = "af_flr" },
5136         { pci_pm_reset, .name = "pm" },
5137         { pci_reset_bus_function, .name = "bus" },
5138 };
5139
5140 static ssize_t reset_method_show(struct device *dev,
5141                                  struct device_attribute *attr, char *buf)
5142 {
5143         struct pci_dev *pdev = to_pci_dev(dev);
5144         ssize_t len = 0;
5145         int i, m;
5146
5147         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5148                 m = pdev->reset_methods[i];
5149                 if (!m)
5150                         break;
5151
5152                 len += sysfs_emit_at(buf, len, "%s%s", len ? " " : "",
5153                                      pci_reset_fn_methods[m].name);
5154         }
5155
5156         if (len)
5157                 len += sysfs_emit_at(buf, len, "\n");
5158
5159         return len;
5160 }
5161
5162 static int reset_method_lookup(const char *name)
5163 {
5164         int m;
5165
5166         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5167                 if (sysfs_streq(name, pci_reset_fn_methods[m].name))
5168                         return m;
5169         }
5170
5171         return 0;       /* not found */
5172 }
5173
5174 static ssize_t reset_method_store(struct device *dev,
5175                                   struct device_attribute *attr,
5176                                   const char *buf, size_t count)
5177 {
5178         struct pci_dev *pdev = to_pci_dev(dev);
5179         char *options, *name;
5180         int m, n;
5181         u8 reset_methods[PCI_NUM_RESET_METHODS] = { 0 };
5182
5183         if (sysfs_streq(buf, "")) {
5184                 pdev->reset_methods[0] = 0;
5185                 pci_warn(pdev, "All device reset methods disabled by user");
5186                 return count;
5187         }
5188
5189         if (sysfs_streq(buf, "default")) {
5190                 pci_init_reset_methods(pdev);
5191                 return count;
5192         }
5193
5194         options = kstrndup(buf, count, GFP_KERNEL);
5195         if (!options)
5196                 return -ENOMEM;
5197
5198         n = 0;
5199         while ((name = strsep(&options, " ")) != NULL) {
5200                 if (sysfs_streq(name, ""))
5201                         continue;
5202
5203                 name = strim(name);
5204
5205                 m = reset_method_lookup(name);
5206                 if (!m) {
5207                         pci_err(pdev, "Invalid reset method '%s'", name);
5208                         goto error;
5209                 }
5210
5211                 if (pci_reset_fn_methods[m].reset_fn(pdev, PCI_RESET_PROBE)) {
5212                         pci_err(pdev, "Unsupported reset method '%s'", name);
5213                         goto error;
5214                 }
5215
5216                 if (n == PCI_NUM_RESET_METHODS - 1) {
5217                         pci_err(pdev, "Too many reset methods\n");
5218                         goto error;
5219                 }
5220
5221                 reset_methods[n++] = m;
5222         }
5223
5224         reset_methods[n] = 0;
5225
5226         /* Warn if dev-specific supported but not highest priority */
5227         if (pci_reset_fn_methods[1].reset_fn(pdev, PCI_RESET_PROBE) == 0 &&
5228             reset_methods[0] != 1)
5229                 pci_warn(pdev, "Device-specific reset disabled/de-prioritized by user");
5230         memcpy(pdev->reset_methods, reset_methods, sizeof(pdev->reset_methods));
5231         kfree(options);
5232         return count;
5233
5234 error:
5235         /* Leave previous methods unchanged */
5236         kfree(options);
5237         return -EINVAL;
5238 }
5239 static DEVICE_ATTR_RW(reset_method);
5240
5241 static struct attribute *pci_dev_reset_method_attrs[] = {
5242         &dev_attr_reset_method.attr,
5243         NULL,
5244 };
5245
5246 static umode_t pci_dev_reset_method_attr_is_visible(struct kobject *kobj,
5247                                                     struct attribute *a, int n)
5248 {
5249         struct pci_dev *pdev = to_pci_dev(kobj_to_dev(kobj));
5250
5251         if (!pci_reset_supported(pdev))
5252                 return 0;
5253
5254         return a->mode;
5255 }
5256
5257 const struct attribute_group pci_dev_reset_method_attr_group = {
5258         .attrs = pci_dev_reset_method_attrs,
5259         .is_visible = pci_dev_reset_method_attr_is_visible,
5260 };
5261
5262 /**
5263  * __pci_reset_function_locked - reset a PCI device function while holding
5264  * the @dev mutex lock.
5265  * @dev: PCI device to reset
5266  *
5267  * Some devices allow an individual function to be reset without affecting
5268  * other functions in the same device.  The PCI device must be responsive
5269  * to PCI config space in order to use this function.
5270  *
5271  * The device function is presumed to be unused and the caller is holding
5272  * the device mutex lock when this function is called.
5273  *
5274  * Resetting the device will make the contents of PCI configuration space
5275  * random, so any caller of this must be prepared to reinitialise the
5276  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
5277  * etc.
5278  *
5279  * Returns 0 if the device function was successfully reset or negative if the
5280  * device doesn't support resetting a single function.
5281  */
5282 int __pci_reset_function_locked(struct pci_dev *dev)
5283 {
5284         int i, m, rc = -ENOTTY;
5285
5286         might_sleep();
5287
5288         /*
5289          * A reset method returns -ENOTTY if it doesn't support this device and
5290          * we should try the next method.
5291          *
5292          * If it returns 0 (success), we're finished.  If it returns any other
5293          * error, we're also finished: this indicates that further reset
5294          * mechanisms might be broken on the device.
5295          */
5296         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5297                 m = dev->reset_methods[i];
5298                 if (!m)
5299                         return -ENOTTY;
5300
5301                 rc = pci_reset_fn_methods[m].reset_fn(dev, PCI_RESET_DO_RESET);
5302                 if (!rc)
5303                         return 0;
5304                 if (rc != -ENOTTY)
5305                         return rc;
5306         }
5307
5308         return -ENOTTY;
5309 }
5310 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
5311
5312 /**
5313  * pci_init_reset_methods - check whether device can be safely reset
5314  * and store supported reset mechanisms.
5315  * @dev: PCI device to check for reset mechanisms
5316  *
5317  * Some devices allow an individual function to be reset without affecting
5318  * other functions in the same device.  The PCI device must be in D0-D3hot
5319  * state.
5320  *
5321  * Stores reset mechanisms supported by device in reset_methods byte array
5322  * which is a member of struct pci_dev.
5323  */
5324 void pci_init_reset_methods(struct pci_dev *dev)
5325 {
5326         int m, i, rc;
5327
5328         BUILD_BUG_ON(ARRAY_SIZE(pci_reset_fn_methods) != PCI_NUM_RESET_METHODS);
5329
5330         might_sleep();
5331
5332         i = 0;
5333         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5334                 rc = pci_reset_fn_methods[m].reset_fn(dev, PCI_RESET_PROBE);
5335                 if (!rc)
5336                         dev->reset_methods[i++] = m;
5337                 else if (rc != -ENOTTY)
5338                         break;
5339         }
5340
5341         dev->reset_methods[i] = 0;
5342 }
5343
5344 /**
5345  * pci_reset_function - quiesce and reset a PCI device function
5346  * @dev: PCI device to reset
5347  *
5348  * Some devices allow an individual function to be reset without affecting
5349  * other functions in the same device.  The PCI device must be responsive
5350  * to PCI config space in order to use this function.
5351  *
5352  * This function does not just reset the PCI portion of a device, but
5353  * clears all the state associated with the device.  This function differs
5354  * from __pci_reset_function_locked() in that it saves and restores device state
5355  * over the reset and takes the PCI device lock.
5356  *
5357  * Returns 0 if the device function was successfully reset or negative if the
5358  * device doesn't support resetting a single function.
5359  */
5360 int pci_reset_function(struct pci_dev *dev)
5361 {
5362         int rc;
5363
5364         if (!pci_reset_supported(dev))
5365                 return -ENOTTY;
5366
5367         pci_dev_lock(dev);
5368         pci_dev_save_and_disable(dev);
5369
5370         rc = __pci_reset_function_locked(dev);
5371
5372         pci_dev_restore(dev);
5373         pci_dev_unlock(dev);
5374
5375         return rc;
5376 }
5377 EXPORT_SYMBOL_GPL(pci_reset_function);
5378
5379 /**
5380  * pci_reset_function_locked - quiesce and reset a PCI device function
5381  * @dev: PCI device to reset
5382  *
5383  * Some devices allow an individual function to be reset without affecting
5384  * other functions in the same device.  The PCI device must be responsive
5385  * to PCI config space in order to use this function.
5386  *
5387  * This function does not just reset the PCI portion of a device, but
5388  * clears all the state associated with the device.  This function differs
5389  * from __pci_reset_function_locked() in that it saves and restores device state
5390  * over the reset.  It also differs from pci_reset_function() in that it
5391  * requires the PCI device lock to be held.
5392  *
5393  * Returns 0 if the device function was successfully reset or negative if the
5394  * device doesn't support resetting a single function.
5395  */
5396 int pci_reset_function_locked(struct pci_dev *dev)
5397 {
5398         int rc;
5399
5400         if (!pci_reset_supported(dev))
5401                 return -ENOTTY;
5402
5403         pci_dev_save_and_disable(dev);
5404
5405         rc = __pci_reset_function_locked(dev);
5406
5407         pci_dev_restore(dev);
5408
5409         return rc;
5410 }
5411 EXPORT_SYMBOL_GPL(pci_reset_function_locked);
5412
5413 /**
5414  * pci_try_reset_function - quiesce and reset a PCI device function
5415  * @dev: PCI device to reset
5416  *
5417  * Same as above, except return -EAGAIN if unable to lock device.
5418  */
5419 int pci_try_reset_function(struct pci_dev *dev)
5420 {
5421         int rc;
5422
5423         if (!pci_reset_supported(dev))
5424                 return -ENOTTY;
5425
5426         if (!pci_dev_trylock(dev))
5427                 return -EAGAIN;
5428
5429         pci_dev_save_and_disable(dev);
5430         rc = __pci_reset_function_locked(dev);
5431         pci_dev_restore(dev);
5432         pci_dev_unlock(dev);
5433
5434         return rc;
5435 }
5436 EXPORT_SYMBOL_GPL(pci_try_reset_function);
5437
5438 /* Do any devices on or below this bus prevent a bus reset? */
5439 static bool pci_bus_resetable(struct pci_bus *bus)
5440 {
5441         struct pci_dev *dev;
5442
5443
5444         if (bus->self && (bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5445                 return false;
5446
5447         list_for_each_entry(dev, &bus->devices, bus_list) {
5448                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5449                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5450                         return false;
5451         }
5452
5453         return true;
5454 }
5455
5456 /* Lock devices from the top of the tree down */
5457 static void pci_bus_lock(struct pci_bus *bus)
5458 {
5459         struct pci_dev *dev;
5460
5461         list_for_each_entry(dev, &bus->devices, bus_list) {
5462                 pci_dev_lock(dev);
5463                 if (dev->subordinate)
5464                         pci_bus_lock(dev->subordinate);
5465         }
5466 }
5467
5468 /* Unlock devices from the bottom of the tree up */
5469 static void pci_bus_unlock(struct pci_bus *bus)
5470 {
5471         struct pci_dev *dev;
5472
5473         list_for_each_entry(dev, &bus->devices, bus_list) {
5474                 if (dev->subordinate)
5475                         pci_bus_unlock(dev->subordinate);
5476                 pci_dev_unlock(dev);
5477         }
5478 }
5479
5480 /* Return 1 on successful lock, 0 on contention */
5481 static int pci_bus_trylock(struct pci_bus *bus)
5482 {
5483         struct pci_dev *dev;
5484
5485         list_for_each_entry(dev, &bus->devices, bus_list) {
5486                 if (!pci_dev_trylock(dev))
5487                         goto unlock;
5488                 if (dev->subordinate) {
5489                         if (!pci_bus_trylock(dev->subordinate)) {
5490                                 pci_dev_unlock(dev);
5491                                 goto unlock;
5492                         }
5493                 }
5494         }
5495         return 1;
5496
5497 unlock:
5498         list_for_each_entry_continue_reverse(dev, &bus->devices, bus_list) {
5499                 if (dev->subordinate)
5500                         pci_bus_unlock(dev->subordinate);
5501                 pci_dev_unlock(dev);
5502         }
5503         return 0;
5504 }
5505
5506 /* Do any devices on or below this slot prevent a bus reset? */
5507 static bool pci_slot_resetable(struct pci_slot *slot)
5508 {
5509         struct pci_dev *dev;
5510
5511         if (slot->bus->self &&
5512             (slot->bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5513                 return false;
5514
5515         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5516                 if (!dev->slot || dev->slot != slot)
5517                         continue;
5518                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5519                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5520                         return false;
5521         }
5522
5523         return true;
5524 }
5525
5526 /* Lock devices from the top of the tree down */
5527 static void pci_slot_lock(struct pci_slot *slot)
5528 {
5529         struct pci_dev *dev;
5530
5531         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5532                 if (!dev->slot || dev->slot != slot)
5533                         continue;
5534                 pci_dev_lock(dev);
5535                 if (dev->subordinate)
5536                         pci_bus_lock(dev->subordinate);
5537         }
5538 }
5539
5540 /* Unlock devices from the bottom of the tree up */
5541 static void pci_slot_unlock(struct pci_slot *slot)
5542 {
5543         struct pci_dev *dev;
5544
5545         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5546                 if (!dev->slot || dev->slot != slot)
5547                         continue;
5548                 if (dev->subordinate)
5549                         pci_bus_unlock(dev->subordinate);
5550                 pci_dev_unlock(dev);
5551         }
5552 }
5553
5554 /* Return 1 on successful lock, 0 on contention */
5555 static int pci_slot_trylock(struct pci_slot *slot)
5556 {
5557         struct pci_dev *dev;
5558
5559         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5560                 if (!dev->slot || dev->slot != slot)
5561                         continue;
5562                 if (!pci_dev_trylock(dev))
5563                         goto unlock;
5564                 if (dev->subordinate) {
5565                         if (!pci_bus_trylock(dev->subordinate)) {
5566                                 pci_dev_unlock(dev);
5567                                 goto unlock;
5568                         }
5569                 }
5570         }
5571         return 1;
5572
5573 unlock:
5574         list_for_each_entry_continue_reverse(dev,
5575                                              &slot->bus->devices, bus_list) {
5576                 if (!dev->slot || dev->slot != slot)
5577                         continue;
5578                 if (dev->subordinate)
5579                         pci_bus_unlock(dev->subordinate);
5580                 pci_dev_unlock(dev);
5581         }
5582         return 0;
5583 }
5584
5585 /*
5586  * Save and disable devices from the top of the tree down while holding
5587  * the @dev mutex lock for the entire tree.
5588  */
5589 static void pci_bus_save_and_disable_locked(struct pci_bus *bus)
5590 {
5591         struct pci_dev *dev;
5592
5593         list_for_each_entry(dev, &bus->devices, bus_list) {
5594                 pci_dev_save_and_disable(dev);
5595                 if (dev->subordinate)
5596                         pci_bus_save_and_disable_locked(dev->subordinate);
5597         }
5598 }
5599
5600 /*
5601  * Restore devices from top of the tree down while holding @dev mutex lock
5602  * for the entire tree.  Parent bridges need to be restored before we can
5603  * get to subordinate devices.
5604  */
5605 static void pci_bus_restore_locked(struct pci_bus *bus)
5606 {
5607         struct pci_dev *dev;
5608
5609         list_for_each_entry(dev, &bus->devices, bus_list) {
5610                 pci_dev_restore(dev);
5611                 if (dev->subordinate)
5612                         pci_bus_restore_locked(dev->subordinate);
5613         }
5614 }
5615
5616 /*
5617  * Save and disable devices from the top of the tree down while holding
5618  * the @dev mutex lock for the entire tree.
5619  */
5620 static void pci_slot_save_and_disable_locked(struct pci_slot *slot)
5621 {
5622         struct pci_dev *dev;
5623
5624         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5625                 if (!dev->slot || dev->slot != slot)
5626                         continue;
5627                 pci_dev_save_and_disable(dev);
5628                 if (dev->subordinate)
5629                         pci_bus_save_and_disable_locked(dev->subordinate);
5630         }
5631 }
5632
5633 /*
5634  * Restore devices from top of the tree down while holding @dev mutex lock
5635  * for the entire tree.  Parent bridges need to be restored before we can
5636  * get to subordinate devices.
5637  */
5638 static void pci_slot_restore_locked(struct pci_slot *slot)
5639 {
5640         struct pci_dev *dev;
5641
5642         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5643                 if (!dev->slot || dev->slot != slot)
5644                         continue;
5645                 pci_dev_restore(dev);
5646                 if (dev->subordinate)
5647                         pci_bus_restore_locked(dev->subordinate);
5648         }
5649 }
5650
5651 static int pci_slot_reset(struct pci_slot *slot, bool probe)
5652 {
5653         int rc;
5654
5655         if (!slot || !pci_slot_resetable(slot))
5656                 return -ENOTTY;
5657
5658         if (!probe)
5659                 pci_slot_lock(slot);
5660
5661         might_sleep();
5662
5663         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
5664
5665         if (!probe)
5666                 pci_slot_unlock(slot);
5667
5668         return rc;
5669 }
5670
5671 /**
5672  * pci_probe_reset_slot - probe whether a PCI slot can be reset
5673  * @slot: PCI slot to probe
5674  *
5675  * Return 0 if slot can be reset, negative if a slot reset is not supported.
5676  */
5677 int pci_probe_reset_slot(struct pci_slot *slot)
5678 {
5679         return pci_slot_reset(slot, PCI_RESET_PROBE);
5680 }
5681 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
5682
5683 /**
5684  * __pci_reset_slot - Try to reset a PCI slot
5685  * @slot: PCI slot to reset
5686  *
5687  * A PCI bus may host multiple slots, each slot may support a reset mechanism
5688  * independent of other slots.  For instance, some slots may support slot power
5689  * control.  In the case of a 1:1 bus to slot architecture, this function may
5690  * wrap the bus reset to avoid spurious slot related events such as hotplug.
5691  * Generally a slot reset should be attempted before a bus reset.  All of the
5692  * function of the slot and any subordinate buses behind the slot are reset
5693  * through this function.  PCI config space of all devices in the slot and
5694  * behind the slot is saved before and restored after reset.
5695  *
5696  * Same as above except return -EAGAIN if the slot cannot be locked
5697  */
5698 static int __pci_reset_slot(struct pci_slot *slot)
5699 {
5700         int rc;
5701
5702         rc = pci_slot_reset(slot, PCI_RESET_PROBE);
5703         if (rc)
5704                 return rc;
5705
5706         if (pci_slot_trylock(slot)) {
5707                 pci_slot_save_and_disable_locked(slot);
5708                 might_sleep();
5709                 rc = pci_reset_hotplug_slot(slot->hotplug, PCI_RESET_DO_RESET);
5710                 pci_slot_restore_locked(slot);
5711                 pci_slot_unlock(slot);
5712         } else
5713                 rc = -EAGAIN;
5714
5715         return rc;
5716 }
5717
5718 static int pci_bus_reset(struct pci_bus *bus, bool probe)
5719 {
5720         int ret;
5721
5722         if (!bus->self || !pci_bus_resetable(bus))
5723                 return -ENOTTY;
5724
5725         if (probe)
5726                 return 0;
5727
5728         pci_bus_lock(bus);
5729
5730         might_sleep();
5731
5732         ret = pci_bridge_secondary_bus_reset(bus->self);
5733
5734         pci_bus_unlock(bus);
5735
5736         return ret;
5737 }
5738
5739 /**
5740  * pci_bus_error_reset - reset the bridge's subordinate bus
5741  * @bridge: The parent device that connects to the bus to reset
5742  *
5743  * This function will first try to reset the slots on this bus if the method is
5744  * available. If slot reset fails or is not available, this will fall back to a
5745  * secondary bus reset.
5746  */
5747 int pci_bus_error_reset(struct pci_dev *bridge)
5748 {
5749         struct pci_bus *bus = bridge->subordinate;
5750         struct pci_slot *slot;
5751
5752         if (!bus)
5753                 return -ENOTTY;
5754
5755         mutex_lock(&pci_slot_mutex);
5756         if (list_empty(&bus->slots))
5757                 goto bus_reset;
5758
5759         list_for_each_entry(slot, &bus->slots, list)
5760                 if (pci_probe_reset_slot(slot))
5761                         goto bus_reset;
5762
5763         list_for_each_entry(slot, &bus->slots, list)
5764                 if (pci_slot_reset(slot, PCI_RESET_DO_RESET))
5765                         goto bus_reset;
5766
5767         mutex_unlock(&pci_slot_mutex);
5768         return 0;
5769 bus_reset:
5770         mutex_unlock(&pci_slot_mutex);
5771         return pci_bus_reset(bridge->subordinate, PCI_RESET_DO_RESET);
5772 }
5773
5774 /**
5775  * pci_probe_reset_bus - probe whether a PCI bus can be reset
5776  * @bus: PCI bus to probe
5777  *
5778  * Return 0 if bus can be reset, negative if a bus reset is not supported.
5779  */
5780 int pci_probe_reset_bus(struct pci_bus *bus)
5781 {
5782         return pci_bus_reset(bus, PCI_RESET_PROBE);
5783 }
5784 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
5785
5786 /**
5787  * __pci_reset_bus - Try to reset a PCI bus
5788  * @bus: top level PCI bus to reset
5789  *
5790  * Same as above except return -EAGAIN if the bus cannot be locked
5791  */
5792 static int __pci_reset_bus(struct pci_bus *bus)
5793 {
5794         int rc;
5795
5796         rc = pci_bus_reset(bus, PCI_RESET_PROBE);
5797         if (rc)
5798                 return rc;
5799
5800         if (pci_bus_trylock(bus)) {
5801                 pci_bus_save_and_disable_locked(bus);
5802                 might_sleep();
5803                 rc = pci_bridge_secondary_bus_reset(bus->self);
5804                 pci_bus_restore_locked(bus);
5805                 pci_bus_unlock(bus);
5806         } else
5807                 rc = -EAGAIN;
5808
5809         return rc;
5810 }
5811
5812 /**
5813  * pci_reset_bus - Try to reset a PCI bus
5814  * @pdev: top level PCI device to reset via slot/bus
5815  *
5816  * Same as above except return -EAGAIN if the bus cannot be locked
5817  */
5818 int pci_reset_bus(struct pci_dev *pdev)
5819 {
5820         return (!pci_probe_reset_slot(pdev->slot)) ?
5821             __pci_reset_slot(pdev->slot) : __pci_reset_bus(pdev->bus);
5822 }
5823 EXPORT_SYMBOL_GPL(pci_reset_bus);
5824
5825 /**
5826  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
5827  * @dev: PCI device to query
5828  *
5829  * Returns mmrbc: maximum designed memory read count in bytes or
5830  * appropriate error value.
5831  */
5832 int pcix_get_max_mmrbc(struct pci_dev *dev)
5833 {
5834         int cap;
5835         u32 stat;
5836
5837         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5838         if (!cap)
5839                 return -EINVAL;
5840
5841         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5842                 return -EINVAL;
5843
5844         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
5845 }
5846 EXPORT_SYMBOL(pcix_get_max_mmrbc);
5847
5848 /**
5849  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
5850  * @dev: PCI device to query
5851  *
5852  * Returns mmrbc: maximum memory read count in bytes or appropriate error
5853  * value.
5854  */
5855 int pcix_get_mmrbc(struct pci_dev *dev)
5856 {
5857         int cap;
5858         u16 cmd;
5859
5860         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5861         if (!cap)
5862                 return -EINVAL;
5863
5864         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5865                 return -EINVAL;
5866
5867         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
5868 }
5869 EXPORT_SYMBOL(pcix_get_mmrbc);
5870
5871 /**
5872  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
5873  * @dev: PCI device to query
5874  * @mmrbc: maximum memory read count in bytes
5875  *    valid values are 512, 1024, 2048, 4096
5876  *
5877  * If possible sets maximum memory read byte count, some bridges have errata
5878  * that prevent this.
5879  */
5880 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
5881 {
5882         int cap;
5883         u32 stat, v, o;
5884         u16 cmd;
5885
5886         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
5887                 return -EINVAL;
5888
5889         v = ffs(mmrbc) - 10;
5890
5891         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5892         if (!cap)
5893                 return -EINVAL;
5894
5895         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5896                 return -EINVAL;
5897
5898         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
5899                 return -E2BIG;
5900
5901         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5902                 return -EINVAL;
5903
5904         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
5905         if (o != v) {
5906                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
5907                         return -EIO;
5908
5909                 cmd &= ~PCI_X_CMD_MAX_READ;
5910                 cmd |= v << 2;
5911                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
5912                         return -EIO;
5913         }
5914         return 0;
5915 }
5916 EXPORT_SYMBOL(pcix_set_mmrbc);
5917
5918 /**
5919  * pcie_get_readrq - get PCI Express read request size
5920  * @dev: PCI device to query
5921  *
5922  * Returns maximum memory read request in bytes or appropriate error value.
5923  */
5924 int pcie_get_readrq(struct pci_dev *dev)
5925 {
5926         u16 ctl;
5927
5928         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
5929
5930         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
5931 }
5932 EXPORT_SYMBOL(pcie_get_readrq);
5933
5934 /**
5935  * pcie_set_readrq - set PCI Express maximum memory read request
5936  * @dev: PCI device to query
5937  * @rq: maximum memory read count in bytes
5938  *    valid values are 128, 256, 512, 1024, 2048, 4096
5939  *
5940  * If possible sets maximum memory read request in bytes
5941  */
5942 int pcie_set_readrq(struct pci_dev *dev, int rq)
5943 {
5944         u16 v;
5945         int ret;
5946
5947         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
5948                 return -EINVAL;
5949
5950         /*
5951          * If using the "performance" PCIe config, we clamp the read rq
5952          * size to the max packet size to keep the host bridge from
5953          * generating requests larger than we can cope with.
5954          */
5955         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
5956                 int mps = pcie_get_mps(dev);
5957
5958                 if (mps < rq)
5959                         rq = mps;
5960         }
5961
5962         v = (ffs(rq) - 8) << 12;
5963
5964         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
5965                                                   PCI_EXP_DEVCTL_READRQ, v);
5966
5967         return pcibios_err_to_errno(ret);
5968 }
5969 EXPORT_SYMBOL(pcie_set_readrq);
5970
5971 /**
5972  * pcie_get_mps - get PCI Express maximum payload size
5973  * @dev: PCI device to query
5974  *
5975  * Returns maximum payload size in bytes
5976  */
5977 int pcie_get_mps(struct pci_dev *dev)
5978 {
5979         u16 ctl;
5980
5981         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
5982
5983         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
5984 }
5985 EXPORT_SYMBOL(pcie_get_mps);
5986
5987 /**
5988  * pcie_set_mps - set PCI Express maximum payload size
5989  * @dev: PCI device to query
5990  * @mps: maximum payload size in bytes
5991  *    valid values are 128, 256, 512, 1024, 2048, 4096
5992  *
5993  * If possible sets maximum payload size
5994  */
5995 int pcie_set_mps(struct pci_dev *dev, int mps)
5996 {
5997         u16 v;
5998         int ret;
5999
6000         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
6001                 return -EINVAL;
6002
6003         v = ffs(mps) - 8;
6004         if (v > dev->pcie_mpss)
6005                 return -EINVAL;
6006         v <<= 5;
6007
6008         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
6009                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
6010
6011         return pcibios_err_to_errno(ret);
6012 }
6013 EXPORT_SYMBOL(pcie_set_mps);
6014
6015 /**
6016  * pcie_bandwidth_available - determine minimum link settings of a PCIe
6017  *                            device and its bandwidth limitation
6018  * @dev: PCI device to query
6019  * @limiting_dev: storage for device causing the bandwidth limitation
6020  * @speed: storage for speed of limiting device
6021  * @width: storage for width of limiting device
6022  *
6023  * Walk up the PCI device chain and find the point where the minimum
6024  * bandwidth is available.  Return the bandwidth available there and (if
6025  * limiting_dev, speed, and width pointers are supplied) information about
6026  * that point.  The bandwidth returned is in Mb/s, i.e., megabits/second of
6027  * raw bandwidth.
6028  */
6029 u32 pcie_bandwidth_available(struct pci_dev *dev, struct pci_dev **limiting_dev,
6030                              enum pci_bus_speed *speed,
6031                              enum pcie_link_width *width)
6032 {
6033         u16 lnksta;
6034         enum pci_bus_speed next_speed;
6035         enum pcie_link_width next_width;
6036         u32 bw, next_bw;
6037
6038         if (speed)
6039                 *speed = PCI_SPEED_UNKNOWN;
6040         if (width)
6041                 *width = PCIE_LNK_WIDTH_UNKNOWN;
6042
6043         bw = 0;
6044
6045         while (dev) {
6046                 pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
6047
6048                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
6049                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
6050                         PCI_EXP_LNKSTA_NLW_SHIFT;
6051
6052                 next_bw = next_width * PCIE_SPEED2MBS_ENC(next_speed);
6053
6054                 /* Check if current device limits the total bandwidth */
6055                 if (!bw || next_bw <= bw) {
6056                         bw = next_bw;
6057
6058                         if (limiting_dev)
6059                                 *limiting_dev = dev;
6060                         if (speed)
6061                                 *speed = next_speed;
6062                         if (width)
6063                                 *width = next_width;
6064                 }
6065
6066                 dev = pci_upstream_bridge(dev);
6067         }
6068
6069         return bw;
6070 }
6071 EXPORT_SYMBOL(pcie_bandwidth_available);
6072
6073 /**
6074  * pcie_get_speed_cap - query for the PCI device's link speed capability
6075  * @dev: PCI device to query
6076  *
6077  * Query the PCI device speed capability.  Return the maximum link speed
6078  * supported by the device.
6079  */
6080 enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev)
6081 {
6082         u32 lnkcap2, lnkcap;
6083
6084         /*
6085          * Link Capabilities 2 was added in PCIe r3.0, sec 7.8.18.  The
6086          * implementation note there recommends using the Supported Link
6087          * Speeds Vector in Link Capabilities 2 when supported.
6088          *
6089          * Without Link Capabilities 2, i.e., prior to PCIe r3.0, software
6090          * should use the Supported Link Speeds field in Link Capabilities,
6091          * where only 2.5 GT/s and 5.0 GT/s speeds were defined.
6092          */
6093         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP2, &lnkcap2);
6094
6095         /* PCIe r3.0-compliant */
6096         if (lnkcap2)
6097                 return PCIE_LNKCAP2_SLS2SPEED(lnkcap2);
6098
6099         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
6100         if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_5_0GB)
6101                 return PCIE_SPEED_5_0GT;
6102         else if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_2_5GB)
6103                 return PCIE_SPEED_2_5GT;
6104
6105         return PCI_SPEED_UNKNOWN;
6106 }
6107 EXPORT_SYMBOL(pcie_get_speed_cap);
6108
6109 /**
6110  * pcie_get_width_cap - query for the PCI device's link width capability
6111  * @dev: PCI device to query
6112  *
6113  * Query the PCI device width capability.  Return the maximum link width
6114  * supported by the device.
6115  */
6116 enum pcie_link_width pcie_get_width_cap(struct pci_dev *dev)
6117 {
6118         u32 lnkcap;
6119
6120         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
6121         if (lnkcap)
6122                 return (lnkcap & PCI_EXP_LNKCAP_MLW) >> 4;
6123
6124         return PCIE_LNK_WIDTH_UNKNOWN;
6125 }
6126 EXPORT_SYMBOL(pcie_get_width_cap);
6127
6128 /**
6129  * pcie_bandwidth_capable - calculate a PCI device's link bandwidth capability
6130  * @dev: PCI device
6131  * @speed: storage for link speed
6132  * @width: storage for link width
6133  *
6134  * Calculate a PCI device's link bandwidth by querying for its link speed
6135  * and width, multiplying them, and applying encoding overhead.  The result
6136  * is in Mb/s, i.e., megabits/second of raw bandwidth.
6137  */
6138 u32 pcie_bandwidth_capable(struct pci_dev *dev, enum pci_bus_speed *speed,
6139                            enum pcie_link_width *width)
6140 {
6141         *speed = pcie_get_speed_cap(dev);
6142         *width = pcie_get_width_cap(dev);
6143
6144         if (*speed == PCI_SPEED_UNKNOWN || *width == PCIE_LNK_WIDTH_UNKNOWN)
6145                 return 0;
6146
6147         return *width * PCIE_SPEED2MBS_ENC(*speed);
6148 }
6149
6150 /**
6151  * __pcie_print_link_status - Report the PCI device's link speed and width
6152  * @dev: PCI device to query
6153  * @verbose: Print info even when enough bandwidth is available
6154  *
6155  * If the available bandwidth at the device is less than the device is
6156  * capable of, report the device's maximum possible bandwidth and the
6157  * upstream link that limits its performance.  If @verbose, always print
6158  * the available bandwidth, even if the device isn't constrained.
6159  */
6160 void __pcie_print_link_status(struct pci_dev *dev, bool verbose)
6161 {
6162         enum pcie_link_width width, width_cap;
6163         enum pci_bus_speed speed, speed_cap;
6164         struct pci_dev *limiting_dev = NULL;
6165         u32 bw_avail, bw_cap;
6166
6167         bw_cap = pcie_bandwidth_capable(dev, &speed_cap, &width_cap);
6168         bw_avail = pcie_bandwidth_available(dev, &limiting_dev, &speed, &width);
6169
6170         if (bw_avail >= bw_cap && verbose)
6171                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth (%s x%d link)\n",
6172                          bw_cap / 1000, bw_cap % 1000,
6173                          pci_speed_string(speed_cap), width_cap);
6174         else if (bw_avail < bw_cap)
6175                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth, limited by %s x%d link at %s (capable of %u.%03u Gb/s with %s x%d link)\n",
6176                          bw_avail / 1000, bw_avail % 1000,
6177                          pci_speed_string(speed), width,
6178                          limiting_dev ? pci_name(limiting_dev) : "<unknown>",
6179                          bw_cap / 1000, bw_cap % 1000,
6180                          pci_speed_string(speed_cap), width_cap);
6181 }
6182
6183 /**
6184  * pcie_print_link_status - Report the PCI device's link speed and width
6185  * @dev: PCI device to query
6186  *
6187  * Report the available bandwidth at the device.
6188  */
6189 void pcie_print_link_status(struct pci_dev *dev)
6190 {
6191         __pcie_print_link_status(dev, true);
6192 }
6193 EXPORT_SYMBOL(pcie_print_link_status);
6194
6195 /**
6196  * pci_select_bars - Make BAR mask from the type of resource
6197  * @dev: the PCI device for which BAR mask is made
6198  * @flags: resource type mask to be selected
6199  *
6200  * This helper routine makes bar mask from the type of resource.
6201  */
6202 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
6203 {
6204         int i, bars = 0;
6205         for (i = 0; i < PCI_NUM_RESOURCES; i++)
6206                 if (pci_resource_flags(dev, i) & flags)
6207                         bars |= (1 << i);
6208         return bars;
6209 }
6210 EXPORT_SYMBOL(pci_select_bars);
6211
6212 /* Some architectures require additional programming to enable VGA */
6213 static arch_set_vga_state_t arch_set_vga_state;
6214
6215 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
6216 {
6217         arch_set_vga_state = func;      /* NULL disables */
6218 }
6219
6220 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
6221                                   unsigned int command_bits, u32 flags)
6222 {
6223         if (arch_set_vga_state)
6224                 return arch_set_vga_state(dev, decode, command_bits,
6225                                                 flags);
6226         return 0;
6227 }
6228
6229 /**
6230  * pci_set_vga_state - set VGA decode state on device and parents if requested
6231  * @dev: the PCI device
6232  * @decode: true = enable decoding, false = disable decoding
6233  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
6234  * @flags: traverse ancestors and change bridges
6235  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
6236  */
6237 int pci_set_vga_state(struct pci_dev *dev, bool decode,
6238                       unsigned int command_bits, u32 flags)
6239 {
6240         struct pci_bus *bus;
6241         struct pci_dev *bridge;
6242         u16 cmd;
6243         int rc;
6244
6245         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) && (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
6246
6247         /* ARCH specific VGA enables */
6248         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
6249         if (rc)
6250                 return rc;
6251
6252         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
6253                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
6254                 if (decode)
6255                         cmd |= command_bits;
6256                 else
6257                         cmd &= ~command_bits;
6258                 pci_write_config_word(dev, PCI_COMMAND, cmd);
6259         }
6260
6261         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
6262                 return 0;
6263
6264         bus = dev->bus;
6265         while (bus) {
6266                 bridge = bus->self;
6267                 if (bridge) {
6268                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
6269                                              &cmd);
6270                         if (decode)
6271                                 cmd |= PCI_BRIDGE_CTL_VGA;
6272                         else
6273                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
6274                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
6275                                               cmd);
6276                 }
6277                 bus = bus->parent;
6278         }
6279         return 0;
6280 }
6281
6282 #ifdef CONFIG_ACPI
6283 bool pci_pr3_present(struct pci_dev *pdev)
6284 {
6285         struct acpi_device *adev;
6286
6287         if (acpi_disabled)
6288                 return false;
6289
6290         adev = ACPI_COMPANION(&pdev->dev);
6291         if (!adev)
6292                 return false;
6293
6294         return adev->power.flags.power_resources &&
6295                 acpi_has_method(adev->handle, "_PR3");
6296 }
6297 EXPORT_SYMBOL_GPL(pci_pr3_present);
6298 #endif
6299
6300 /**
6301  * pci_add_dma_alias - Add a DMA devfn alias for a device
6302  * @dev: the PCI device for which alias is added
6303  * @devfn_from: alias slot and function
6304  * @nr_devfns: number of subsequent devfns to alias
6305  *
6306  * This helper encodes an 8-bit devfn as a bit number in dma_alias_mask
6307  * which is used to program permissible bus-devfn source addresses for DMA
6308  * requests in an IOMMU.  These aliases factor into IOMMU group creation
6309  * and are useful for devices generating DMA requests beyond or different
6310  * from their logical bus-devfn.  Examples include device quirks where the
6311  * device simply uses the wrong devfn, as well as non-transparent bridges
6312  * where the alias may be a proxy for devices in another domain.
6313  *
6314  * IOMMU group creation is performed during device discovery or addition,
6315  * prior to any potential DMA mapping and therefore prior to driver probing
6316  * (especially for userspace assigned devices where IOMMU group definition
6317  * cannot be left as a userspace activity).  DMA aliases should therefore
6318  * be configured via quirks, such as the PCI fixup header quirk.
6319  */
6320 void pci_add_dma_alias(struct pci_dev *dev, u8 devfn_from, unsigned nr_devfns)
6321 {
6322         int devfn_to;
6323
6324         nr_devfns = min(nr_devfns, (unsigned) MAX_NR_DEVFNS - devfn_from);
6325         devfn_to = devfn_from + nr_devfns - 1;
6326
6327         if (!dev->dma_alias_mask)
6328                 dev->dma_alias_mask = bitmap_zalloc(MAX_NR_DEVFNS, GFP_KERNEL);
6329         if (!dev->dma_alias_mask) {
6330                 pci_warn(dev, "Unable to allocate DMA alias mask\n");
6331                 return;
6332         }
6333
6334         bitmap_set(dev->dma_alias_mask, devfn_from, nr_devfns);
6335
6336         if (nr_devfns == 1)
6337                 pci_info(dev, "Enabling fixed DMA alias to %02x.%d\n",
6338                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from));
6339         else if (nr_devfns > 1)
6340                 pci_info(dev, "Enabling fixed DMA alias for devfn range from %02x.%d to %02x.%d\n",
6341                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from),
6342                                 PCI_SLOT(devfn_to), PCI_FUNC(devfn_to));
6343 }
6344
6345 bool pci_devs_are_dma_aliases(struct pci_dev *dev1, struct pci_dev *dev2)
6346 {
6347         return (dev1->dma_alias_mask &&
6348                 test_bit(dev2->devfn, dev1->dma_alias_mask)) ||
6349                (dev2->dma_alias_mask &&
6350                 test_bit(dev1->devfn, dev2->dma_alias_mask)) ||
6351                pci_real_dma_dev(dev1) == dev2 ||
6352                pci_real_dma_dev(dev2) == dev1;
6353 }
6354
6355 bool pci_device_is_present(struct pci_dev *pdev)
6356 {
6357         u32 v;
6358
6359         if (pci_dev_is_disconnected(pdev))
6360                 return false;
6361         return pci_bus_read_dev_vendor_id(pdev->bus, pdev->devfn, &v, 0);
6362 }
6363 EXPORT_SYMBOL_GPL(pci_device_is_present);
6364
6365 void pci_ignore_hotplug(struct pci_dev *dev)
6366 {
6367         struct pci_dev *bridge = dev->bus->self;
6368
6369         dev->ignore_hotplug = 1;
6370         /* Propagate the "ignore hotplug" setting to the parent bridge. */
6371         if (bridge)
6372                 bridge->ignore_hotplug = 1;
6373 }
6374 EXPORT_SYMBOL_GPL(pci_ignore_hotplug);
6375
6376 /**
6377  * pci_real_dma_dev - Get PCI DMA device for PCI device
6378  * @dev: the PCI device that may have a PCI DMA alias
6379  *
6380  * Permits the platform to provide architecture-specific functionality to
6381  * devices needing to alias DMA to another PCI device on another PCI bus. If
6382  * the PCI device is on the same bus, it is recommended to use
6383  * pci_add_dma_alias(). This is the default implementation. Architecture
6384  * implementations can override this.
6385  */
6386 struct pci_dev __weak *pci_real_dma_dev(struct pci_dev *dev)
6387 {
6388         return dev;
6389 }
6390
6391 resource_size_t __weak pcibios_default_alignment(void)
6392 {
6393         return 0;
6394 }
6395
6396 /*
6397  * Arches that don't want to expose struct resource to userland as-is in
6398  * sysfs and /proc can implement their own pci_resource_to_user().
6399  */
6400 void __weak pci_resource_to_user(const struct pci_dev *dev, int bar,
6401                                  const struct resource *rsrc,
6402                                  resource_size_t *start, resource_size_t *end)
6403 {
6404         *start = rsrc->start;
6405         *end = rsrc->end;
6406 }
6407
6408 static char *resource_alignment_param;
6409 static DEFINE_SPINLOCK(resource_alignment_lock);
6410
6411 /**
6412  * pci_specified_resource_alignment - get resource alignment specified by user.
6413  * @dev: the PCI device to get
6414  * @resize: whether or not to change resources' size when reassigning alignment
6415  *
6416  * RETURNS: Resource alignment if it is specified.
6417  *          Zero if it is not specified.
6418  */
6419 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev,
6420                                                         bool *resize)
6421 {
6422         int align_order, count;
6423         resource_size_t align = pcibios_default_alignment();
6424         const char *p;
6425         int ret;
6426
6427         spin_lock(&resource_alignment_lock);
6428         p = resource_alignment_param;
6429         if (!p || !*p)
6430                 goto out;
6431         if (pci_has_flag(PCI_PROBE_ONLY)) {
6432                 align = 0;
6433                 pr_info_once("PCI: Ignoring requested alignments (PCI_PROBE_ONLY)\n");
6434                 goto out;
6435         }
6436
6437         while (*p) {
6438                 count = 0;
6439                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
6440                     p[count] == '@') {
6441                         p += count + 1;
6442                         if (align_order > 63) {
6443                                 pr_err("PCI: Invalid requested alignment (order %d)\n",
6444                                        align_order);
6445                                 align_order = PAGE_SHIFT;
6446                         }
6447                 } else {
6448                         align_order = PAGE_SHIFT;
6449                 }
6450
6451                 ret = pci_dev_str_match(dev, p, &p);
6452                 if (ret == 1) {
6453                         *resize = true;
6454                         align = 1ULL << align_order;
6455                         break;
6456                 } else if (ret < 0) {
6457                         pr_err("PCI: Can't parse resource_alignment parameter: %s\n",
6458                                p);
6459                         break;
6460                 }
6461
6462                 if (*p != ';' && *p != ',') {
6463                         /* End of param or invalid format */
6464                         break;
6465                 }
6466                 p++;
6467         }
6468 out:
6469         spin_unlock(&resource_alignment_lock);
6470         return align;
6471 }
6472
6473 static void pci_request_resource_alignment(struct pci_dev *dev, int bar,
6474                                            resource_size_t align, bool resize)
6475 {
6476         struct resource *r = &dev->resource[bar];
6477         resource_size_t size;
6478
6479         if (!(r->flags & IORESOURCE_MEM))
6480                 return;
6481
6482         if (r->flags & IORESOURCE_PCI_FIXED) {
6483                 pci_info(dev, "BAR%d %pR: ignoring requested alignment %#llx\n",
6484                          bar, r, (unsigned long long)align);
6485                 return;
6486         }
6487
6488         size = resource_size(r);
6489         if (size >= align)
6490                 return;
6491
6492         /*
6493          * Increase the alignment of the resource.  There are two ways we
6494          * can do this:
6495          *
6496          * 1) Increase the size of the resource.  BARs are aligned on their
6497          *    size, so when we reallocate space for this resource, we'll
6498          *    allocate it with the larger alignment.  This also prevents
6499          *    assignment of any other BARs inside the alignment region, so
6500          *    if we're requesting page alignment, this means no other BARs
6501          *    will share the page.
6502          *
6503          *    The disadvantage is that this makes the resource larger than
6504          *    the hardware BAR, which may break drivers that compute things
6505          *    based on the resource size, e.g., to find registers at a
6506          *    fixed offset before the end of the BAR.
6507          *
6508          * 2) Retain the resource size, but use IORESOURCE_STARTALIGN and
6509          *    set r->start to the desired alignment.  By itself this
6510          *    doesn't prevent other BARs being put inside the alignment
6511          *    region, but if we realign *every* resource of every device in
6512          *    the system, none of them will share an alignment region.
6513          *
6514          * When the user has requested alignment for only some devices via
6515          * the "pci=resource_alignment" argument, "resize" is true and we
6516          * use the first method.  Otherwise we assume we're aligning all
6517          * devices and we use the second.
6518          */
6519
6520         pci_info(dev, "BAR%d %pR: requesting alignment to %#llx\n",
6521                  bar, r, (unsigned long long)align);
6522
6523         if (resize) {
6524                 r->start = 0;
6525                 r->end = align - 1;
6526         } else {
6527                 r->flags &= ~IORESOURCE_SIZEALIGN;
6528                 r->flags |= IORESOURCE_STARTALIGN;
6529                 r->start = align;
6530                 r->end = r->start + size - 1;
6531         }
6532         r->flags |= IORESOURCE_UNSET;
6533 }
6534
6535 /*
6536  * This function disables memory decoding and releases memory resources
6537  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
6538  * It also rounds up size to specified alignment.
6539  * Later on, the kernel will assign page-aligned memory resource back
6540  * to the device.
6541  */
6542 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
6543 {
6544         int i;
6545         struct resource *r;
6546         resource_size_t align;
6547         u16 command;
6548         bool resize = false;
6549
6550         /*
6551          * VF BARs are read-only zero according to SR-IOV spec r1.1, sec
6552          * 3.4.1.11.  Their resources are allocated from the space
6553          * described by the VF BARx register in the PF's SR-IOV capability.
6554          * We can't influence their alignment here.
6555          */
6556         if (dev->is_virtfn)
6557                 return;
6558
6559         /* check if specified PCI is target device to reassign */
6560         align = pci_specified_resource_alignment(dev, &resize);
6561         if (!align)
6562                 return;
6563
6564         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
6565             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
6566                 pci_warn(dev, "Can't reassign resources to host bridge\n");
6567                 return;
6568         }
6569
6570         pci_read_config_word(dev, PCI_COMMAND, &command);
6571         command &= ~PCI_COMMAND_MEMORY;
6572         pci_write_config_word(dev, PCI_COMMAND, command);
6573
6574         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
6575                 pci_request_resource_alignment(dev, i, align, resize);
6576
6577         /*
6578          * Need to disable bridge's resource window,
6579          * to enable the kernel to reassign new resource
6580          * window later on.
6581          */
6582         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
6583                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
6584                         r = &dev->resource[i];
6585                         if (!(r->flags & IORESOURCE_MEM))
6586                                 continue;
6587                         r->flags |= IORESOURCE_UNSET;
6588                         r->end = resource_size(r) - 1;
6589                         r->start = 0;
6590                 }
6591                 pci_disable_bridge_window(dev);
6592         }
6593 }
6594
6595 static ssize_t resource_alignment_show(struct bus_type *bus, char *buf)
6596 {
6597         size_t count = 0;
6598
6599         spin_lock(&resource_alignment_lock);
6600         if (resource_alignment_param)
6601                 count = sysfs_emit(buf, "%s\n", resource_alignment_param);
6602         spin_unlock(&resource_alignment_lock);
6603
6604         return count;
6605 }
6606
6607 static ssize_t resource_alignment_store(struct bus_type *bus,
6608                                         const char *buf, size_t count)
6609 {
6610         char *param, *old, *end;
6611
6612         if (count >= (PAGE_SIZE - 1))
6613                 return -EINVAL;
6614
6615         param = kstrndup(buf, count, GFP_KERNEL);
6616         if (!param)
6617                 return -ENOMEM;
6618
6619         end = strchr(param, '\n');
6620         if (end)
6621                 *end = '\0';
6622
6623         spin_lock(&resource_alignment_lock);
6624         old = resource_alignment_param;
6625         if (strlen(param)) {
6626                 resource_alignment_param = param;
6627         } else {
6628                 kfree(param);
6629                 resource_alignment_param = NULL;
6630         }
6631         spin_unlock(&resource_alignment_lock);
6632
6633         kfree(old);
6634
6635         return count;
6636 }
6637
6638 static BUS_ATTR_RW(resource_alignment);
6639
6640 static int __init pci_resource_alignment_sysfs_init(void)
6641 {
6642         return bus_create_file(&pci_bus_type,
6643                                         &bus_attr_resource_alignment);
6644 }
6645 late_initcall(pci_resource_alignment_sysfs_init);
6646
6647 static void pci_no_domains(void)
6648 {
6649 #ifdef CONFIG_PCI_DOMAINS
6650         pci_domains_supported = 0;
6651 #endif
6652 }
6653
6654 #ifdef CONFIG_PCI_DOMAINS_GENERIC
6655 static atomic_t __domain_nr = ATOMIC_INIT(-1);
6656
6657 static int pci_get_new_domain_nr(void)
6658 {
6659         return atomic_inc_return(&__domain_nr);
6660 }
6661
6662 static int of_pci_bus_find_domain_nr(struct device *parent)
6663 {
6664         static int use_dt_domains = -1;
6665         int domain = -1;
6666
6667         if (parent)
6668                 domain = of_get_pci_domain_nr(parent->of_node);
6669
6670         /*
6671          * Check DT domain and use_dt_domains values.
6672          *
6673          * If DT domain property is valid (domain >= 0) and
6674          * use_dt_domains != 0, the DT assignment is valid since this means
6675          * we have not previously allocated a domain number by using
6676          * pci_get_new_domain_nr(); we should also update use_dt_domains to
6677          * 1, to indicate that we have just assigned a domain number from
6678          * DT.
6679          *
6680          * If DT domain property value is not valid (ie domain < 0), and we
6681          * have not previously assigned a domain number from DT
6682          * (use_dt_domains != 1) we should assign a domain number by
6683          * using the:
6684          *
6685          * pci_get_new_domain_nr()
6686          *
6687          * API and update the use_dt_domains value to keep track of method we
6688          * are using to assign domain numbers (use_dt_domains = 0).
6689          *
6690          * All other combinations imply we have a platform that is trying
6691          * to mix domain numbers obtained from DT and pci_get_new_domain_nr(),
6692          * which is a recipe for domain mishandling and it is prevented by
6693          * invalidating the domain value (domain = -1) and printing a
6694          * corresponding error.
6695          */
6696         if (domain >= 0 && use_dt_domains) {
6697                 use_dt_domains = 1;
6698         } else if (domain < 0 && use_dt_domains != 1) {
6699                 use_dt_domains = 0;
6700                 domain = pci_get_new_domain_nr();
6701         } else {
6702                 if (parent)
6703                         pr_err("Node %pOF has ", parent->of_node);
6704                 pr_err("Inconsistent \"linux,pci-domain\" property in DT\n");
6705                 domain = -1;
6706         }
6707
6708         return domain;
6709 }
6710
6711 int pci_bus_find_domain_nr(struct pci_bus *bus, struct device *parent)
6712 {
6713         return acpi_disabled ? of_pci_bus_find_domain_nr(parent) :
6714                                acpi_pci_bus_find_domain_nr(bus);
6715 }
6716 #endif
6717
6718 /**
6719  * pci_ext_cfg_avail - can we access extended PCI config space?
6720  *
6721  * Returns 1 if we can access PCI extended config space (offsets
6722  * greater than 0xff). This is the default implementation. Architecture
6723  * implementations can override this.
6724  */
6725 int __weak pci_ext_cfg_avail(void)
6726 {
6727         return 1;
6728 }
6729
6730 void __weak pci_fixup_cardbus(struct pci_bus *bus)
6731 {
6732 }
6733 EXPORT_SYMBOL(pci_fixup_cardbus);
6734
6735 static int __init pci_setup(char *str)
6736 {
6737         while (str) {
6738                 char *k = strchr(str, ',');
6739                 if (k)
6740                         *k++ = 0;
6741                 if (*str && (str = pcibios_setup(str)) && *str) {
6742                         if (!strcmp(str, "nomsi")) {
6743                                 pci_no_msi();
6744                         } else if (!strncmp(str, "noats", 5)) {
6745                                 pr_info("PCIe: ATS is disabled\n");
6746                                 pcie_ats_disabled = true;
6747                         } else if (!strcmp(str, "noaer")) {
6748                                 pci_no_aer();
6749                         } else if (!strcmp(str, "earlydump")) {
6750                                 pci_early_dump = true;
6751                         } else if (!strncmp(str, "realloc=", 8)) {
6752                                 pci_realloc_get_opt(str + 8);
6753                         } else if (!strncmp(str, "realloc", 7)) {
6754                                 pci_realloc_get_opt("on");
6755                         } else if (!strcmp(str, "nodomains")) {
6756                                 pci_no_domains();
6757                         } else if (!strncmp(str, "noari", 5)) {
6758                                 pcie_ari_disabled = true;
6759                         } else if (!strncmp(str, "cbiosize=", 9)) {
6760                                 pci_cardbus_io_size = memparse(str + 9, &str);
6761                         } else if (!strncmp(str, "cbmemsize=", 10)) {
6762                                 pci_cardbus_mem_size = memparse(str + 10, &str);
6763                         } else if (!strncmp(str, "resource_alignment=", 19)) {
6764                                 resource_alignment_param = str + 19;
6765                         } else if (!strncmp(str, "ecrc=", 5)) {
6766                                 pcie_ecrc_get_policy(str + 5);
6767                         } else if (!strncmp(str, "hpiosize=", 9)) {
6768                                 pci_hotplug_io_size = memparse(str + 9, &str);
6769                         } else if (!strncmp(str, "hpmmiosize=", 11)) {
6770                                 pci_hotplug_mmio_size = memparse(str + 11, &str);
6771                         } else if (!strncmp(str, "hpmmioprefsize=", 15)) {
6772                                 pci_hotplug_mmio_pref_size = memparse(str + 15, &str);
6773                         } else if (!strncmp(str, "hpmemsize=", 10)) {
6774                                 pci_hotplug_mmio_size = memparse(str + 10, &str);
6775                                 pci_hotplug_mmio_pref_size = pci_hotplug_mmio_size;
6776                         } else if (!strncmp(str, "hpbussize=", 10)) {
6777                                 pci_hotplug_bus_size =
6778                                         simple_strtoul(str + 10, &str, 0);
6779                                 if (pci_hotplug_bus_size > 0xff)
6780                                         pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
6781                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
6782                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
6783                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
6784                                 pcie_bus_config = PCIE_BUS_SAFE;
6785                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
6786                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
6787                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
6788                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
6789                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
6790                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
6791                         } else if (!strncmp(str, "disable_acs_redir=", 18)) {
6792                                 disable_acs_redir_param = str + 18;
6793                         } else {
6794                                 pr_err("PCI: Unknown option `%s'\n", str);
6795                         }
6796                 }
6797                 str = k;
6798         }
6799         return 0;
6800 }
6801 early_param("pci", pci_setup);
6802
6803 /*
6804  * 'resource_alignment_param' and 'disable_acs_redir_param' are initialized
6805  * in pci_setup(), above, to point to data in the __initdata section which
6806  * will be freed after the init sequence is complete. We can't allocate memory
6807  * in pci_setup() because some architectures do not have any memory allocation
6808  * service available during an early_param() call. So we allocate memory and
6809  * copy the variable here before the init section is freed.
6810  *
6811  */
6812 static int __init pci_realloc_setup_params(void)
6813 {
6814         resource_alignment_param = kstrdup(resource_alignment_param,
6815                                            GFP_KERNEL);
6816         disable_acs_redir_param = kstrdup(disable_acs_redir_param, GFP_KERNEL);
6817
6818         return 0;
6819 }
6820 pure_initcall(pci_realloc_setup_params);