Merge tag 'nand/for-4.16' of git://git.infradead.org/linux-mtd into mtd/next
[linux-2.6-microblaze.git] / drivers / net / wan / lmc / lmc_main.c
1  /*
2   * Copyright (c) 1997-2000 LAN Media Corporation (LMC)
3   * All rights reserved.  www.lanmedia.com
4   * Generic HDLC port Copyright (C) 2008 Krzysztof Halasa <khc@pm.waw.pl>
5   *
6   * This code is written by:
7   * Andrew Stanley-Jones (asj@cban.com)
8   * Rob Braun (bbraun@vix.com),
9   * Michael Graff (explorer@vix.com) and
10   * Matt Thomas (matt@3am-software.com).
11   *
12   * With Help By:
13   * David Boggs
14   * Ron Crane
15   * Alan Cox
16   *
17   * This software may be used and distributed according to the terms
18   * of the GNU General Public License version 2, incorporated herein by reference.
19   *
20   * Driver for the LanMedia LMC5200, LMC5245, LMC1000, LMC1200 cards.
21   *
22   * To control link specific options lmcctl is required.
23   * It can be obtained from ftp.lanmedia.com.
24   *
25   * Linux driver notes:
26   * Linux uses the device struct lmc_private to pass private information
27   * around.
28   *
29   * The initialization portion of this driver (the lmc_reset() and the
30   * lmc_dec_reset() functions, as well as the led controls and the
31   * lmc_initcsrs() functions.
32   *
33   * The watchdog function runs every second and checks to see if
34   * we still have link, and that the timing source is what we expected
35   * it to be.  If link is lost, the interface is marked down, and
36   * we no longer can transmit.
37   *
38   */
39
40 #include <linux/kernel.h>
41 #include <linux/module.h>
42 #include <linux/string.h>
43 #include <linux/timer.h>
44 #include <linux/ptrace.h>
45 #include <linux/errno.h>
46 #include <linux/ioport.h>
47 #include <linux/slab.h>
48 #include <linux/interrupt.h>
49 #include <linux/pci.h>
50 #include <linux/delay.h>
51 #include <linux/hdlc.h>
52 #include <linux/in.h>
53 #include <linux/if_arp.h>
54 #include <linux/netdevice.h>
55 #include <linux/etherdevice.h>
56 #include <linux/skbuff.h>
57 #include <linux/inet.h>
58 #include <linux/bitops.h>
59 #include <asm/processor.h>             /* Processor type for cache alignment. */
60 #include <asm/io.h>
61 #include <asm/dma.h>
62 #include <linux/uaccess.h>
63 //#include <asm/spinlock.h>
64
65 #define DRIVER_MAJOR_VERSION     1
66 #define DRIVER_MINOR_VERSION    34
67 #define DRIVER_SUB_VERSION       0
68
69 #define DRIVER_VERSION  ((DRIVER_MAJOR_VERSION << 8) + DRIVER_MINOR_VERSION)
70
71 #include "lmc.h"
72 #include "lmc_var.h"
73 #include "lmc_ioctl.h"
74 #include "lmc_debug.h"
75 #include "lmc_proto.h"
76
77 static int LMC_PKT_BUF_SZ = 1542;
78
79 static const struct pci_device_id lmc_pci_tbl[] = {
80         { PCI_VENDOR_ID_DEC, PCI_DEVICE_ID_DEC_TULIP_FAST,
81           PCI_VENDOR_ID_LMC, PCI_ANY_ID },
82         { PCI_VENDOR_ID_DEC, PCI_DEVICE_ID_DEC_TULIP_FAST,
83           PCI_ANY_ID, PCI_VENDOR_ID_LMC },
84         { 0 }
85 };
86
87 MODULE_DEVICE_TABLE(pci, lmc_pci_tbl);
88 MODULE_LICENSE("GPL v2");
89
90
91 static netdev_tx_t lmc_start_xmit(struct sk_buff *skb,
92                                         struct net_device *dev);
93 static int lmc_rx (struct net_device *dev);
94 static int lmc_open(struct net_device *dev);
95 static int lmc_close(struct net_device *dev);
96 static struct net_device_stats *lmc_get_stats(struct net_device *dev);
97 static irqreturn_t lmc_interrupt(int irq, void *dev_instance);
98 static void lmc_initcsrs(lmc_softc_t * const sc, lmc_csrptr_t csr_base, size_t csr_size);
99 static void lmc_softreset(lmc_softc_t * const);
100 static void lmc_running_reset(struct net_device *dev);
101 static int lmc_ifdown(struct net_device * const);
102 static void lmc_watchdog(struct timer_list *t);
103 static void lmc_reset(lmc_softc_t * const sc);
104 static void lmc_dec_reset(lmc_softc_t * const sc);
105 static void lmc_driver_timeout(struct net_device *dev);
106
107 /*
108  * linux reserves 16 device specific IOCTLs.  We call them
109  * LMCIOC* to control various bits of our world.
110  */
111 int lmc_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd) /*fold00*/
112 {
113     lmc_softc_t *sc = dev_to_sc(dev);
114     lmc_ctl_t ctl;
115     int ret = -EOPNOTSUPP;
116     u16 regVal;
117     unsigned long flags;
118
119     lmc_trace(dev, "lmc_ioctl in");
120
121     /*
122      * Most functions mess with the structure
123      * Disable interrupts while we do the polling
124      */
125
126     switch (cmd) {
127         /*
128          * Return current driver state.  Since we keep this up
129          * To date internally, just copy this out to the user.
130          */
131     case LMCIOCGINFO: /*fold01*/
132         if (copy_to_user(ifr->ifr_data, &sc->ictl, sizeof(lmc_ctl_t)))
133                 ret = -EFAULT;
134         else
135                 ret = 0;
136         break;
137
138     case LMCIOCSINFO: /*fold01*/
139         if (!capable(CAP_NET_ADMIN)) {
140             ret = -EPERM;
141             break;
142         }
143
144         if(dev->flags & IFF_UP){
145             ret = -EBUSY;
146             break;
147         }
148
149         if (copy_from_user(&ctl, ifr->ifr_data, sizeof(lmc_ctl_t))) {
150                 ret = -EFAULT;
151                 break;
152         }
153
154         spin_lock_irqsave(&sc->lmc_lock, flags);
155         sc->lmc_media->set_status (sc, &ctl);
156
157         if(ctl.crc_length != sc->ictl.crc_length) {
158             sc->lmc_media->set_crc_length(sc, ctl.crc_length);
159             if (sc->ictl.crc_length == LMC_CTL_CRC_LENGTH_16)
160                 sc->TxDescriptControlInit |=  LMC_TDES_ADD_CRC_DISABLE;
161             else
162                 sc->TxDescriptControlInit &= ~LMC_TDES_ADD_CRC_DISABLE;
163         }
164         spin_unlock_irqrestore(&sc->lmc_lock, flags);
165
166         ret = 0;
167         break;
168
169     case LMCIOCIFTYPE: /*fold01*/
170         {
171             u16 old_type = sc->if_type;
172             u16 new_type;
173
174             if (!capable(CAP_NET_ADMIN)) {
175                 ret = -EPERM;
176                 break;
177             }
178
179             if (copy_from_user(&new_type, ifr->ifr_data, sizeof(u16))) {
180                 ret = -EFAULT;
181                 break;
182             }
183
184             
185             if (new_type == old_type)
186             {
187                 ret = 0 ;
188                 break;                          /* no change */
189             }
190             
191             spin_lock_irqsave(&sc->lmc_lock, flags);
192             lmc_proto_close(sc);
193
194             sc->if_type = new_type;
195             lmc_proto_attach(sc);
196             ret = lmc_proto_open(sc);
197             spin_unlock_irqrestore(&sc->lmc_lock, flags);
198             break;
199         }
200
201     case LMCIOCGETXINFO: /*fold01*/
202         spin_lock_irqsave(&sc->lmc_lock, flags);
203         sc->lmc_xinfo.Magic0 = 0xBEEFCAFE;
204
205         sc->lmc_xinfo.PciCardType = sc->lmc_cardtype;
206         sc->lmc_xinfo.PciSlotNumber = 0;
207         sc->lmc_xinfo.DriverMajorVersion = DRIVER_MAJOR_VERSION;
208         sc->lmc_xinfo.DriverMinorVersion = DRIVER_MINOR_VERSION;
209         sc->lmc_xinfo.DriverSubVersion = DRIVER_SUB_VERSION;
210         sc->lmc_xinfo.XilinxRevisionNumber =
211             lmc_mii_readreg (sc, 0, 3) & 0xf;
212         sc->lmc_xinfo.MaxFrameSize = LMC_PKT_BUF_SZ;
213         sc->lmc_xinfo.link_status = sc->lmc_media->get_link_status (sc);
214         sc->lmc_xinfo.mii_reg16 = lmc_mii_readreg (sc, 0, 16);
215         spin_unlock_irqrestore(&sc->lmc_lock, flags);
216
217         sc->lmc_xinfo.Magic1 = 0xDEADBEEF;
218
219         if (copy_to_user(ifr->ifr_data, &sc->lmc_xinfo,
220                          sizeof(struct lmc_xinfo)))
221                 ret = -EFAULT;
222         else
223                 ret = 0;
224
225         break;
226
227     case LMCIOCGETLMCSTATS:
228             spin_lock_irqsave(&sc->lmc_lock, flags);
229             if (sc->lmc_cardtype == LMC_CARDTYPE_T1) {
230                     lmc_mii_writereg(sc, 0, 17, T1FRAMER_FERR_LSB);
231                     sc->extra_stats.framingBitErrorCount +=
232                             lmc_mii_readreg(sc, 0, 18) & 0xff;
233                     lmc_mii_writereg(sc, 0, 17, T1FRAMER_FERR_MSB);
234                     sc->extra_stats.framingBitErrorCount +=
235                             (lmc_mii_readreg(sc, 0, 18) & 0xff) << 8;
236                     lmc_mii_writereg(sc, 0, 17, T1FRAMER_LCV_LSB);
237                     sc->extra_stats.lineCodeViolationCount +=
238                             lmc_mii_readreg(sc, 0, 18) & 0xff;
239                     lmc_mii_writereg(sc, 0, 17, T1FRAMER_LCV_MSB);
240                     sc->extra_stats.lineCodeViolationCount +=
241                             (lmc_mii_readreg(sc, 0, 18) & 0xff) << 8;
242                     lmc_mii_writereg(sc, 0, 17, T1FRAMER_AERR);
243                     regVal = lmc_mii_readreg(sc, 0, 18) & 0xff;
244
245                     sc->extra_stats.lossOfFrameCount +=
246                             (regVal & T1FRAMER_LOF_MASK) >> 4;
247                     sc->extra_stats.changeOfFrameAlignmentCount +=
248                             (regVal & T1FRAMER_COFA_MASK) >> 2;
249                     sc->extra_stats.severelyErroredFrameCount +=
250                             regVal & T1FRAMER_SEF_MASK;
251             }
252             spin_unlock_irqrestore(&sc->lmc_lock, flags);
253             if (copy_to_user(ifr->ifr_data, &sc->lmc_device->stats,
254                              sizeof(sc->lmc_device->stats)) ||
255                 copy_to_user(ifr->ifr_data + sizeof(sc->lmc_device->stats),
256                              &sc->extra_stats, sizeof(sc->extra_stats)))
257                     ret = -EFAULT;
258             else
259                     ret = 0;
260             break;
261
262     case LMCIOCCLEARLMCSTATS:
263             if (!capable(CAP_NET_ADMIN)) {
264                     ret = -EPERM;
265                     break;
266             }
267
268             spin_lock_irqsave(&sc->lmc_lock, flags);
269             memset(&sc->lmc_device->stats, 0, sizeof(sc->lmc_device->stats));
270             memset(&sc->extra_stats, 0, sizeof(sc->extra_stats));
271             sc->extra_stats.check = STATCHECK;
272             sc->extra_stats.version_size = (DRIVER_VERSION << 16) +
273                     sizeof(sc->lmc_device->stats) + sizeof(sc->extra_stats);
274             sc->extra_stats.lmc_cardtype = sc->lmc_cardtype;
275             spin_unlock_irqrestore(&sc->lmc_lock, flags);
276             ret = 0;
277             break;
278
279     case LMCIOCSETCIRCUIT: /*fold01*/
280         if (!capable(CAP_NET_ADMIN)){
281             ret = -EPERM;
282             break;
283         }
284
285         if(dev->flags & IFF_UP){
286             ret = -EBUSY;
287             break;
288         }
289
290         if (copy_from_user(&ctl, ifr->ifr_data, sizeof(lmc_ctl_t))) {
291                 ret = -EFAULT;
292                 break;
293         }
294         spin_lock_irqsave(&sc->lmc_lock, flags);
295         sc->lmc_media->set_circuit_type(sc, ctl.circuit_type);
296         sc->ictl.circuit_type = ctl.circuit_type;
297         spin_unlock_irqrestore(&sc->lmc_lock, flags);
298         ret = 0;
299
300         break;
301
302     case LMCIOCRESET: /*fold01*/
303         if (!capable(CAP_NET_ADMIN)){
304             ret = -EPERM;
305             break;
306         }
307
308         spin_lock_irqsave(&sc->lmc_lock, flags);
309         /* Reset driver and bring back to current state */
310         printk (" REG16 before reset +%04x\n", lmc_mii_readreg (sc, 0, 16));
311         lmc_running_reset (dev);
312         printk (" REG16 after reset +%04x\n", lmc_mii_readreg (sc, 0, 16));
313
314         LMC_EVENT_LOG(LMC_EVENT_FORCEDRESET, LMC_CSR_READ (sc, csr_status), lmc_mii_readreg (sc, 0, 16));
315         spin_unlock_irqrestore(&sc->lmc_lock, flags);
316
317         ret = 0;
318         break;
319
320 #ifdef DEBUG
321     case LMCIOCDUMPEVENTLOG:
322         if (copy_to_user(ifr->ifr_data, &lmcEventLogIndex, sizeof(u32))) {
323                 ret = -EFAULT;
324                 break;
325         }
326         if (copy_to_user(ifr->ifr_data + sizeof(u32), lmcEventLogBuf,
327                          sizeof(lmcEventLogBuf)))
328                 ret = -EFAULT;
329         else
330                 ret = 0;
331
332         break;
333 #endif /* end ifdef _DBG_EVENTLOG */
334     case LMCIOCT1CONTROL: /*fold01*/
335         if (sc->lmc_cardtype != LMC_CARDTYPE_T1){
336             ret = -EOPNOTSUPP;
337             break;
338         }
339         break;
340     case LMCIOCXILINX: /*fold01*/
341         {
342             struct lmc_xilinx_control xc; /*fold02*/
343
344             if (!capable(CAP_NET_ADMIN)){
345                 ret = -EPERM;
346                 break;
347             }
348
349             /*
350              * Stop the xwitter whlie we restart the hardware
351              */
352             netif_stop_queue(dev);
353
354             if (copy_from_user(&xc, ifr->ifr_data, sizeof(struct lmc_xilinx_control))) {
355                 ret = -EFAULT;
356                 break;
357             }
358             switch(xc.command){
359             case lmc_xilinx_reset: /*fold02*/
360                 {
361                     u16 mii;
362                     spin_lock_irqsave(&sc->lmc_lock, flags);
363                     mii = lmc_mii_readreg (sc, 0, 16);
364
365                     /*
366                      * Make all of them 0 and make input
367                      */
368                     lmc_gpio_mkinput(sc, 0xff);
369
370                     /*
371                      * make the reset output
372                      */
373                     lmc_gpio_mkoutput(sc, LMC_GEP_RESET);
374
375                     /*
376                      * RESET low to force configuration.  This also forces
377                      * the transmitter clock to be internal, but we expect to reset
378                      * that later anyway.
379                      */
380
381                     sc->lmc_gpio &= ~LMC_GEP_RESET;
382                     LMC_CSR_WRITE(sc, csr_gp, sc->lmc_gpio);
383
384
385                     /*
386                      * hold for more than 10 microseconds
387                      */
388                     udelay(50);
389
390                     sc->lmc_gpio |= LMC_GEP_RESET;
391                     LMC_CSR_WRITE(sc, csr_gp, sc->lmc_gpio);
392
393
394                     /*
395                      * stop driving Xilinx-related signals
396                      */
397                     lmc_gpio_mkinput(sc, 0xff);
398
399                     /* Reset the frammer hardware */
400                     sc->lmc_media->set_link_status (sc, 1);
401                     sc->lmc_media->set_status (sc, NULL);
402 //                    lmc_softreset(sc);
403
404                     {
405                         int i;
406                         for(i = 0; i < 5; i++){
407                             lmc_led_on(sc, LMC_DS3_LED0);
408                             mdelay(100);
409                             lmc_led_off(sc, LMC_DS3_LED0);
410                             lmc_led_on(sc, LMC_DS3_LED1);
411                             mdelay(100);
412                             lmc_led_off(sc, LMC_DS3_LED1);
413                             lmc_led_on(sc, LMC_DS3_LED3);
414                             mdelay(100);
415                             lmc_led_off(sc, LMC_DS3_LED3);
416                             lmc_led_on(sc, LMC_DS3_LED2);
417                             mdelay(100);
418                             lmc_led_off(sc, LMC_DS3_LED2);
419                         }
420                     }
421                     spin_unlock_irqrestore(&sc->lmc_lock, flags);
422                     
423                     
424
425                     ret = 0x0;
426
427                 }
428
429                 break;
430             case lmc_xilinx_load_prom: /*fold02*/
431                 {
432                     u16 mii;
433                     int timeout = 500000;
434                     spin_lock_irqsave(&sc->lmc_lock, flags);
435                     mii = lmc_mii_readreg (sc, 0, 16);
436
437                     /*
438                      * Make all of them 0 and make input
439                      */
440                     lmc_gpio_mkinput(sc, 0xff);
441
442                     /*
443                      * make the reset output
444                      */
445                     lmc_gpio_mkoutput(sc,  LMC_GEP_DP | LMC_GEP_RESET);
446
447                     /*
448                      * RESET low to force configuration.  This also forces
449                      * the transmitter clock to be internal, but we expect to reset
450                      * that later anyway.
451                      */
452
453                     sc->lmc_gpio &= ~(LMC_GEP_RESET | LMC_GEP_DP);
454                     LMC_CSR_WRITE(sc, csr_gp, sc->lmc_gpio);
455
456
457                     /*
458                      * hold for more than 10 microseconds
459                      */
460                     udelay(50);
461
462                     sc->lmc_gpio |= LMC_GEP_DP | LMC_GEP_RESET;
463                     LMC_CSR_WRITE(sc, csr_gp, sc->lmc_gpio);
464
465                     /*
466                      * busy wait for the chip to reset
467                      */
468                     while( (LMC_CSR_READ(sc, csr_gp) & LMC_GEP_INIT) == 0 &&
469                            (timeout-- > 0))
470                         cpu_relax();
471
472
473                     /*
474                      * stop driving Xilinx-related signals
475                      */
476                     lmc_gpio_mkinput(sc, 0xff);
477                     spin_unlock_irqrestore(&sc->lmc_lock, flags);
478
479                     ret = 0x0;
480                     
481
482                     break;
483
484                 }
485
486             case lmc_xilinx_load: /*fold02*/
487                 {
488                     char *data;
489                     int pos;
490                     int timeout = 500000;
491
492                     if (!xc.data) {
493                             ret = -EINVAL;
494                             break;
495                     }
496
497                     data = kmalloc(xc.len, GFP_KERNEL);
498                     if (!data) {
499                             ret = -ENOMEM;
500                             break;
501                     }
502                     
503                     if(copy_from_user(data, xc.data, xc.len))
504                     {
505                         kfree(data);
506                         ret = -ENOMEM;
507                         break;
508                     }
509
510                     printk("%s: Starting load of data Len: %d at 0x%p == 0x%p\n", dev->name, xc.len, xc.data, data);
511
512                     spin_lock_irqsave(&sc->lmc_lock, flags);
513                     lmc_gpio_mkinput(sc, 0xff);
514
515                     /*
516                      * Clear the Xilinx and start prgramming from the DEC
517                      */
518
519                     /*
520                      * Set ouput as:
521                      * Reset: 0 (active)
522                      * DP:    0 (active)
523                      * Mode:  1
524                      *
525                      */
526                     sc->lmc_gpio = 0x00;
527                     sc->lmc_gpio &= ~LMC_GEP_DP;
528                     sc->lmc_gpio &= ~LMC_GEP_RESET;
529                     sc->lmc_gpio |=  LMC_GEP_MODE;
530                     LMC_CSR_WRITE(sc, csr_gp, sc->lmc_gpio);
531
532                     lmc_gpio_mkoutput(sc, LMC_GEP_MODE | LMC_GEP_DP | LMC_GEP_RESET);
533
534                     /*
535                      * Wait at least 10 us 20 to be safe
536                      */
537                     udelay(50);
538
539                     /*
540                      * Clear reset and activate programming lines
541                      * Reset: Input
542                      * DP:    Input
543                      * Clock: Output
544                      * Data:  Output
545                      * Mode:  Output
546                      */
547                     lmc_gpio_mkinput(sc, LMC_GEP_DP | LMC_GEP_RESET);
548
549                     /*
550                      * Set LOAD, DATA, Clock to 1
551                      */
552                     sc->lmc_gpio = 0x00;
553                     sc->lmc_gpio |= LMC_GEP_MODE;
554                     sc->lmc_gpio |= LMC_GEP_DATA;
555                     sc->lmc_gpio |= LMC_GEP_CLK;
556                     LMC_CSR_WRITE(sc, csr_gp, sc->lmc_gpio);
557                     
558                     lmc_gpio_mkoutput(sc, LMC_GEP_DATA | LMC_GEP_CLK | LMC_GEP_MODE );
559
560                     /*
561                      * busy wait for the chip to reset
562                      */
563                     while( (LMC_CSR_READ(sc, csr_gp) & LMC_GEP_INIT) == 0 &&
564                            (timeout-- > 0))
565                         cpu_relax();
566
567                     printk(KERN_DEBUG "%s: Waited %d for the Xilinx to clear it's memory\n", dev->name, 500000-timeout);
568
569                     for(pos = 0; pos < xc.len; pos++){
570                         switch(data[pos]){
571                         case 0:
572                             sc->lmc_gpio &= ~LMC_GEP_DATA; /* Data is 0 */
573                             break;
574                         case 1:
575                             sc->lmc_gpio |= LMC_GEP_DATA; /* Data is 1 */
576                             break;
577                         default:
578                             printk(KERN_WARNING "%s Bad data in xilinx programming data at %d, got %d wanted 0 or 1\n", dev->name, pos, data[pos]);
579                             sc->lmc_gpio |= LMC_GEP_DATA; /* Assume it's 1 */
580                         }
581                         sc->lmc_gpio &= ~LMC_GEP_CLK; /* Clock to zero */
582                         sc->lmc_gpio |= LMC_GEP_MODE;
583                         LMC_CSR_WRITE(sc, csr_gp, sc->lmc_gpio);
584                         udelay(1);
585                         
586                         sc->lmc_gpio |= LMC_GEP_CLK; /* Put the clack back to one */
587                         sc->lmc_gpio |= LMC_GEP_MODE;
588                         LMC_CSR_WRITE(sc, csr_gp, sc->lmc_gpio);
589                         udelay(1);
590                     }
591                     if((LMC_CSR_READ(sc, csr_gp) & LMC_GEP_INIT) == 0){
592                         printk(KERN_WARNING "%s: Reprogramming FAILED. Needs to be reprogrammed. (corrupted data)\n", dev->name);
593                     }
594                     else if((LMC_CSR_READ(sc, csr_gp) & LMC_GEP_DP) == 0){
595                         printk(KERN_WARNING "%s: Reprogramming FAILED. Needs to be reprogrammed. (done)\n", dev->name);
596                     }
597                     else {
598                         printk(KERN_DEBUG "%s: Done reprogramming Xilinx, %d bits, good luck!\n", dev->name, pos);
599                     }
600
601                     lmc_gpio_mkinput(sc, 0xff);
602                     
603                     sc->lmc_miireg16 |= LMC_MII16_FIFO_RESET;
604                     lmc_mii_writereg(sc, 0, 16, sc->lmc_miireg16);
605
606                     sc->lmc_miireg16 &= ~LMC_MII16_FIFO_RESET;
607                     lmc_mii_writereg(sc, 0, 16, sc->lmc_miireg16);
608                     spin_unlock_irqrestore(&sc->lmc_lock, flags);
609
610                     kfree(data);
611                     
612                     ret = 0;
613                     
614                     break;
615                 }
616             default: /*fold02*/
617                 ret = -EBADE;
618                 break;
619             }
620
621             netif_wake_queue(dev);
622             sc->lmc_txfull = 0;
623
624         }
625         break;
626     default: /*fold01*/
627         /* If we don't know what to do, give the protocol a shot. */
628         ret = lmc_proto_ioctl (sc, ifr, cmd);
629         break;
630     }
631
632     lmc_trace(dev, "lmc_ioctl out");
633
634     return ret;
635 }
636
637
638 /* the watchdog process that cruises around */
639 static void lmc_watchdog(struct timer_list *t) /*fold00*/
640 {
641     lmc_softc_t *sc = from_timer(sc, t, timer);
642     struct net_device *dev = sc->lmc_device;
643     int link_status;
644     u32 ticks;
645     unsigned long flags;
646
647     lmc_trace(dev, "lmc_watchdog in");
648
649     spin_lock_irqsave(&sc->lmc_lock, flags);
650
651     if(sc->check != 0xBEAFCAFE){
652         printk("LMC: Corrupt net_device struct, breaking out\n");
653         spin_unlock_irqrestore(&sc->lmc_lock, flags);
654         return;
655     }
656
657
658     /* Make sure the tx jabber and rx watchdog are off,
659      * and the transmit and receive processes are running.
660      */
661
662     LMC_CSR_WRITE (sc, csr_15, 0x00000011);
663     sc->lmc_cmdmode |= TULIP_CMD_TXRUN | TULIP_CMD_RXRUN;
664     LMC_CSR_WRITE (sc, csr_command, sc->lmc_cmdmode);
665
666     if (sc->lmc_ok == 0)
667         goto kick_timer;
668
669     LMC_EVENT_LOG(LMC_EVENT_WATCHDOG, LMC_CSR_READ (sc, csr_status), lmc_mii_readreg (sc, 0, 16));
670
671     /* --- begin time out check -----------------------------------
672      * check for a transmit interrupt timeout
673      * Has the packet xmt vs xmt serviced threshold been exceeded */
674     if (sc->lmc_taint_tx == sc->lastlmc_taint_tx &&
675         sc->lmc_device->stats.tx_packets > sc->lasttx_packets &&
676         sc->tx_TimeoutInd == 0)
677     {
678
679         /* wait for the watchdog to come around again */
680         sc->tx_TimeoutInd = 1;
681     }
682     else if (sc->lmc_taint_tx == sc->lastlmc_taint_tx &&
683              sc->lmc_device->stats.tx_packets > sc->lasttx_packets &&
684              sc->tx_TimeoutInd)
685     {
686
687         LMC_EVENT_LOG(LMC_EVENT_XMTINTTMO, LMC_CSR_READ (sc, csr_status), 0);
688
689         sc->tx_TimeoutDisplay = 1;
690         sc->extra_stats.tx_TimeoutCnt++;
691
692         /* DEC chip is stuck, hit it with a RESET!!!! */
693         lmc_running_reset (dev);
694
695
696         /* look at receive & transmit process state to make sure they are running */
697         LMC_EVENT_LOG(LMC_EVENT_RESET1, LMC_CSR_READ (sc, csr_status), 0);
698
699         /* look at: DSR - 02  for Reg 16
700          *                  CTS - 08
701          *                  DCD - 10
702          *                  RI  - 20
703          * for Reg 17
704          */
705         LMC_EVENT_LOG(LMC_EVENT_RESET2, lmc_mii_readreg (sc, 0, 16), lmc_mii_readreg (sc, 0, 17));
706
707         /* reset the transmit timeout detection flag */
708         sc->tx_TimeoutInd = 0;
709         sc->lastlmc_taint_tx = sc->lmc_taint_tx;
710         sc->lasttx_packets = sc->lmc_device->stats.tx_packets;
711     } else {
712         sc->tx_TimeoutInd = 0;
713         sc->lastlmc_taint_tx = sc->lmc_taint_tx;
714         sc->lasttx_packets = sc->lmc_device->stats.tx_packets;
715     }
716
717     /* --- end time out check ----------------------------------- */
718
719
720     link_status = sc->lmc_media->get_link_status (sc);
721
722     /*
723      * hardware level link lost, but the interface is marked as up.
724      * Mark it as down.
725      */
726     if ((link_status == 0) && (sc->last_link_status != 0)) {
727         printk(KERN_WARNING "%s: hardware/physical link down\n", dev->name);
728         sc->last_link_status = 0;
729         /* lmc_reset (sc); Why reset??? The link can go down ok */
730
731         /* Inform the world that link has been lost */
732         netif_carrier_off(dev);
733     }
734
735     /*
736      * hardware link is up, but the interface is marked as down.
737      * Bring it back up again.
738      */
739      if (link_status != 0 && sc->last_link_status == 0) {
740          printk(KERN_WARNING "%s: hardware/physical link up\n", dev->name);
741          sc->last_link_status = 1;
742          /* lmc_reset (sc); Again why reset??? */
743
744          netif_carrier_on(dev);
745      }
746
747     /* Call media specific watchdog functions */
748     sc->lmc_media->watchdog(sc);
749
750     /*
751      * Poke the transmitter to make sure it
752      * never stops, even if we run out of mem
753      */
754     LMC_CSR_WRITE(sc, csr_rxpoll, 0);
755
756     /*
757      * Check for code that failed
758      * and try and fix it as appropriate
759      */
760     if(sc->failed_ring == 1){
761         /*
762          * Failed to setup the recv/xmit rin
763          * Try again
764          */
765         sc->failed_ring = 0;
766         lmc_softreset(sc);
767     }
768     if(sc->failed_recv_alloc == 1){
769         /*
770          * We failed to alloc mem in the
771          * interrupt handler, go through the rings
772          * and rebuild them
773          */
774         sc->failed_recv_alloc = 0;
775         lmc_softreset(sc);
776     }
777
778
779     /*
780      * remember the timer value
781      */
782 kick_timer:
783
784     ticks = LMC_CSR_READ (sc, csr_gp_timer);
785     LMC_CSR_WRITE (sc, csr_gp_timer, 0xffffffffUL);
786     sc->ictl.ticks = 0x0000ffff - (ticks & 0x0000ffff);
787
788     /*
789      * restart this timer.
790      */
791     sc->timer.expires = jiffies + (HZ);
792     add_timer (&sc->timer);
793
794     spin_unlock_irqrestore(&sc->lmc_lock, flags);
795
796     lmc_trace(dev, "lmc_watchdog out");
797
798 }
799
800 static int lmc_attach(struct net_device *dev, unsigned short encoding,
801                       unsigned short parity)
802 {
803         if (encoding == ENCODING_NRZ && parity == PARITY_CRC16_PR1_CCITT)
804                 return 0;
805         return -EINVAL;
806 }
807
808 static const struct net_device_ops lmc_ops = {
809         .ndo_open       = lmc_open,
810         .ndo_stop       = lmc_close,
811         .ndo_start_xmit = hdlc_start_xmit,
812         .ndo_do_ioctl   = lmc_ioctl,
813         .ndo_tx_timeout = lmc_driver_timeout,
814         .ndo_get_stats  = lmc_get_stats,
815 };
816
817 static int lmc_init_one(struct pci_dev *pdev, const struct pci_device_id *ent)
818 {
819         lmc_softc_t *sc;
820         struct net_device *dev;
821         u16 subdevice;
822         u16 AdapModelNum;
823         int err;
824         static int cards_found;
825
826         /* lmc_trace(dev, "lmc_init_one in"); */
827
828         err = pcim_enable_device(pdev);
829         if (err) {
830                 printk(KERN_ERR "lmc: pci enable failed: %d\n", err);
831                 return err;
832         }
833
834         err = pci_request_regions(pdev, "lmc");
835         if (err) {
836                 printk(KERN_ERR "lmc: pci_request_region failed\n");
837                 return err;
838         }
839
840         /*
841          * Allocate our own device structure
842          */
843         sc = devm_kzalloc(&pdev->dev, sizeof(lmc_softc_t), GFP_KERNEL);
844         if (!sc)
845                 return -ENOMEM;
846
847         dev = alloc_hdlcdev(sc);
848         if (!dev) {
849                 printk(KERN_ERR "lmc:alloc_netdev for device failed\n");
850                 return -ENOMEM;
851         }
852
853
854         dev->type = ARPHRD_HDLC;
855         dev_to_hdlc(dev)->xmit = lmc_start_xmit;
856         dev_to_hdlc(dev)->attach = lmc_attach;
857         dev->netdev_ops = &lmc_ops;
858         dev->watchdog_timeo = HZ; /* 1 second */
859         dev->tx_queue_len = 100;
860         sc->lmc_device = dev;
861         sc->name = dev->name;
862         sc->if_type = LMC_PPP;
863         sc->check = 0xBEAFCAFE;
864         dev->base_addr = pci_resource_start(pdev, 0);
865         dev->irq = pdev->irq;
866         pci_set_drvdata(pdev, dev);
867         SET_NETDEV_DEV(dev, &pdev->dev);
868
869         /*
870          * This will get the protocol layer ready and do any 1 time init's
871          * Must have a valid sc and dev structure
872          */
873         lmc_proto_attach(sc);
874
875         /* Init the spin lock so can call it latter */
876
877         spin_lock_init(&sc->lmc_lock);
878         pci_set_master(pdev);
879
880         printk(KERN_INFO "%s: detected at %lx, irq %d\n", dev->name,
881                dev->base_addr, dev->irq);
882
883         err = register_hdlc_device(dev);
884         if (err) {
885                 printk(KERN_ERR "%s: register_netdev failed.\n", dev->name);
886                 free_netdev(dev);
887                 return err;
888         }
889
890     sc->lmc_cardtype = LMC_CARDTYPE_UNKNOWN;
891     sc->lmc_timing = LMC_CTL_CLOCK_SOURCE_EXT;
892
893     /*
894      *
895      * Check either the subvendor or the subdevice, some systems reverse
896      * the setting in the bois, seems to be version and arch dependent?
897      * Fix the error, exchange the two values 
898      */
899     if ((subdevice = pdev->subsystem_device) == PCI_VENDOR_ID_LMC)
900             subdevice = pdev->subsystem_vendor;
901
902     switch (subdevice) {
903     case PCI_DEVICE_ID_LMC_HSSI:
904         printk(KERN_INFO "%s: LMC HSSI\n", dev->name);
905         sc->lmc_cardtype = LMC_CARDTYPE_HSSI;
906         sc->lmc_media = &lmc_hssi_media;
907         break;
908     case PCI_DEVICE_ID_LMC_DS3:
909         printk(KERN_INFO "%s: LMC DS3\n", dev->name);
910         sc->lmc_cardtype = LMC_CARDTYPE_DS3;
911         sc->lmc_media = &lmc_ds3_media;
912         break;
913     case PCI_DEVICE_ID_LMC_SSI:
914         printk(KERN_INFO "%s: LMC SSI\n", dev->name);
915         sc->lmc_cardtype = LMC_CARDTYPE_SSI;
916         sc->lmc_media = &lmc_ssi_media;
917         break;
918     case PCI_DEVICE_ID_LMC_T1:
919         printk(KERN_INFO "%s: LMC T1\n", dev->name);
920         sc->lmc_cardtype = LMC_CARDTYPE_T1;
921         sc->lmc_media = &lmc_t1_media;
922         break;
923     default:
924         printk(KERN_WARNING "%s: LMC UNKNOWN CARD!\n", dev->name);
925         break;
926     }
927
928     lmc_initcsrs (sc, dev->base_addr, 8);
929
930     lmc_gpio_mkinput (sc, 0xff);
931     sc->lmc_gpio = 0;           /* drive no signals yet */
932
933     sc->lmc_media->defaults (sc);
934
935     sc->lmc_media->set_link_status (sc, LMC_LINK_UP);
936
937     /* verify that the PCI Sub System ID matches the Adapter Model number
938      * from the MII register
939      */
940     AdapModelNum = (lmc_mii_readreg (sc, 0, 3) & 0x3f0) >> 4;
941
942     if ((AdapModelNum != LMC_ADAP_T1 || /* detect LMC1200 */
943          subdevice != PCI_DEVICE_ID_LMC_T1) &&
944         (AdapModelNum != LMC_ADAP_SSI || /* detect LMC1000 */
945          subdevice != PCI_DEVICE_ID_LMC_SSI) &&
946         (AdapModelNum != LMC_ADAP_DS3 || /* detect LMC5245 */
947          subdevice != PCI_DEVICE_ID_LMC_DS3) &&
948         (AdapModelNum != LMC_ADAP_HSSI || /* detect LMC5200 */
949          subdevice != PCI_DEVICE_ID_LMC_HSSI))
950             printk(KERN_WARNING "%s: Model number (%d) miscompare for PCI"
951                    " Subsystem ID = 0x%04x\n",
952                    dev->name, AdapModelNum, subdevice);
953
954     /*
955      * reset clock
956      */
957     LMC_CSR_WRITE (sc, csr_gp_timer, 0xFFFFFFFFUL);
958
959     sc->board_idx = cards_found++;
960     sc->extra_stats.check = STATCHECK;
961     sc->extra_stats.version_size = (DRIVER_VERSION << 16) +
962             sizeof(sc->lmc_device->stats) + sizeof(sc->extra_stats);
963     sc->extra_stats.lmc_cardtype = sc->lmc_cardtype;
964
965     sc->lmc_ok = 0;
966     sc->last_link_status = 0;
967
968     lmc_trace(dev, "lmc_init_one out");
969     return 0;
970 }
971
972 /*
973  * Called from pci when removing module.
974  */
975 static void lmc_remove_one(struct pci_dev *pdev)
976 {
977         struct net_device *dev = pci_get_drvdata(pdev);
978
979         if (dev) {
980                 printk(KERN_DEBUG "%s: removing...\n", dev->name);
981                 unregister_hdlc_device(dev);
982                 free_netdev(dev);
983         }
984 }
985
986 /* After this is called, packets can be sent.
987  * Does not initialize the addresses
988  */
989 static int lmc_open(struct net_device *dev)
990 {
991     lmc_softc_t *sc = dev_to_sc(dev);
992     int err;
993
994     lmc_trace(dev, "lmc_open in");
995
996     lmc_led_on(sc, LMC_DS3_LED0);
997
998     lmc_dec_reset(sc);
999     lmc_reset(sc);
1000
1001     LMC_EVENT_LOG(LMC_EVENT_RESET1, LMC_CSR_READ(sc, csr_status), 0);
1002     LMC_EVENT_LOG(LMC_EVENT_RESET2, lmc_mii_readreg(sc, 0, 16),
1003                   lmc_mii_readreg(sc, 0, 17));
1004
1005     if (sc->lmc_ok){
1006         lmc_trace(dev, "lmc_open lmc_ok out");
1007         return 0;
1008     }
1009
1010     lmc_softreset (sc);
1011
1012     /* Since we have to use PCI bus, this should work on x86,alpha,ppc */
1013     if (request_irq (dev->irq, lmc_interrupt, IRQF_SHARED, dev->name, dev)){
1014         printk(KERN_WARNING "%s: could not get irq: %d\n", dev->name, dev->irq);
1015         lmc_trace(dev, "lmc_open irq failed out");
1016         return -EAGAIN;
1017     }
1018     sc->got_irq = 1;
1019
1020     /* Assert Terminal Active */
1021     sc->lmc_miireg16 |= LMC_MII16_LED_ALL;
1022     sc->lmc_media->set_link_status (sc, LMC_LINK_UP);
1023
1024     /*
1025      * reset to last state.
1026      */
1027     sc->lmc_media->set_status (sc, NULL);
1028
1029     /* setup default bits to be used in tulip_desc_t transmit descriptor
1030      * -baz */
1031     sc->TxDescriptControlInit = (
1032                                  LMC_TDES_INTERRUPT_ON_COMPLETION
1033                                  | LMC_TDES_FIRST_SEGMENT
1034                                  | LMC_TDES_LAST_SEGMENT
1035                                  | LMC_TDES_SECOND_ADDR_CHAINED
1036                                  | LMC_TDES_DISABLE_PADDING
1037                                 );
1038
1039     if (sc->ictl.crc_length == LMC_CTL_CRC_LENGTH_16) {
1040         /* disable 32 bit CRC generated by ASIC */
1041         sc->TxDescriptControlInit |= LMC_TDES_ADD_CRC_DISABLE;
1042     }
1043     sc->lmc_media->set_crc_length(sc, sc->ictl.crc_length);
1044     /* Acknoledge the Terminal Active and light LEDs */
1045
1046     /* dev->flags |= IFF_UP; */
1047
1048     if ((err = lmc_proto_open(sc)) != 0)
1049             return err;
1050
1051     netif_start_queue(dev);
1052     sc->extra_stats.tx_tbusy0++;
1053
1054     /*
1055      * select what interrupts we want to get
1056      */
1057     sc->lmc_intrmask = 0;
1058     /* Should be using the default interrupt mask defined in the .h file. */
1059     sc->lmc_intrmask |= (TULIP_STS_NORMALINTR
1060                          | TULIP_STS_RXINTR
1061                          | TULIP_STS_TXINTR
1062                          | TULIP_STS_ABNRMLINTR
1063                          | TULIP_STS_SYSERROR
1064                          | TULIP_STS_TXSTOPPED
1065                          | TULIP_STS_TXUNDERFLOW
1066                          | TULIP_STS_RXSTOPPED
1067                          | TULIP_STS_RXNOBUF
1068                         );
1069     LMC_CSR_WRITE (sc, csr_intr, sc->lmc_intrmask);
1070
1071     sc->lmc_cmdmode |= TULIP_CMD_TXRUN;
1072     sc->lmc_cmdmode |= TULIP_CMD_RXRUN;
1073     LMC_CSR_WRITE (sc, csr_command, sc->lmc_cmdmode);
1074
1075     sc->lmc_ok = 1; /* Run watchdog */
1076
1077     /*
1078      * Set the if up now - pfb
1079      */
1080
1081     sc->last_link_status = 1;
1082
1083     /*
1084      * Setup a timer for the watchdog on probe, and start it running.
1085      * Since lmc_ok == 0, it will be a NOP for now.
1086      */
1087     timer_setup(&sc->timer, lmc_watchdog, 0);
1088     sc->timer.expires = jiffies + HZ;
1089     add_timer (&sc->timer);
1090
1091     lmc_trace(dev, "lmc_open out");
1092
1093     return 0;
1094 }
1095
1096 /* Total reset to compensate for the AdTran DSU doing bad things
1097  *  under heavy load
1098  */
1099
1100 static void lmc_running_reset (struct net_device *dev) /*fold00*/
1101 {
1102     lmc_softc_t *sc = dev_to_sc(dev);
1103
1104     lmc_trace(dev, "lmc_running_reset in");
1105
1106     /* stop interrupts */
1107     /* Clear the interrupt mask */
1108     LMC_CSR_WRITE (sc, csr_intr, 0x00000000);
1109
1110     lmc_dec_reset (sc);
1111     lmc_reset (sc);
1112     lmc_softreset (sc);
1113     /* sc->lmc_miireg16 |= LMC_MII16_LED_ALL; */
1114     sc->lmc_media->set_link_status (sc, 1);
1115     sc->lmc_media->set_status (sc, NULL);
1116
1117     netif_wake_queue(dev);
1118
1119     sc->lmc_txfull = 0;
1120     sc->extra_stats.tx_tbusy0++;
1121
1122     sc->lmc_intrmask = TULIP_DEFAULT_INTR_MASK;
1123     LMC_CSR_WRITE (sc, csr_intr, sc->lmc_intrmask);
1124
1125     sc->lmc_cmdmode |= (TULIP_CMD_TXRUN | TULIP_CMD_RXRUN);
1126     LMC_CSR_WRITE (sc, csr_command, sc->lmc_cmdmode);
1127
1128     lmc_trace(dev, "lmc_runnin_reset_out");
1129 }
1130
1131
1132 /* This is what is called when you ifconfig down a device.
1133  * This disables the timer for the watchdog and keepalives,
1134  * and disables the irq for dev.
1135  */
1136 static int lmc_close(struct net_device *dev)
1137 {
1138     /* not calling release_region() as we should */
1139     lmc_softc_t *sc = dev_to_sc(dev);
1140
1141     lmc_trace(dev, "lmc_close in");
1142
1143     sc->lmc_ok = 0;
1144     sc->lmc_media->set_link_status (sc, 0);
1145     del_timer (&sc->timer);
1146     lmc_proto_close(sc);
1147     lmc_ifdown (dev);
1148
1149     lmc_trace(dev, "lmc_close out");
1150
1151     return 0;
1152 }
1153
1154 /* Ends the transfer of packets */
1155 /* When the interface goes down, this is called */
1156 static int lmc_ifdown (struct net_device *dev) /*fold00*/
1157 {
1158     lmc_softc_t *sc = dev_to_sc(dev);
1159     u32 csr6;
1160     int i;
1161
1162     lmc_trace(dev, "lmc_ifdown in");
1163
1164     /* Don't let anything else go on right now */
1165     //    dev->start = 0;
1166     netif_stop_queue(dev);
1167     sc->extra_stats.tx_tbusy1++;
1168
1169     /* stop interrupts */
1170     /* Clear the interrupt mask */
1171     LMC_CSR_WRITE (sc, csr_intr, 0x00000000);
1172
1173     /* Stop Tx and Rx on the chip */
1174     csr6 = LMC_CSR_READ (sc, csr_command);
1175     csr6 &= ~LMC_DEC_ST;                /* Turn off the Transmission bit */
1176     csr6 &= ~LMC_DEC_SR;                /* Turn off the Receive bit */
1177     LMC_CSR_WRITE (sc, csr_command, csr6);
1178
1179     sc->lmc_device->stats.rx_missed_errors +=
1180             LMC_CSR_READ(sc, csr_missed_frames) & 0xffff;
1181
1182     /* release the interrupt */
1183     if(sc->got_irq == 1){
1184         free_irq (dev->irq, dev);
1185         sc->got_irq = 0;
1186     }
1187
1188     /* free skbuffs in the Rx queue */
1189     for (i = 0; i < LMC_RXDESCS; i++)
1190     {
1191         struct sk_buff *skb = sc->lmc_rxq[i];
1192         sc->lmc_rxq[i] = NULL;
1193         sc->lmc_rxring[i].status = 0;
1194         sc->lmc_rxring[i].length = 0;
1195         sc->lmc_rxring[i].buffer1 = 0xDEADBEEF;
1196         if (skb != NULL)
1197             dev_kfree_skb(skb);
1198         sc->lmc_rxq[i] = NULL;
1199     }
1200
1201     for (i = 0; i < LMC_TXDESCS; i++)
1202     {
1203         if (sc->lmc_txq[i] != NULL)
1204             dev_kfree_skb(sc->lmc_txq[i]);
1205         sc->lmc_txq[i] = NULL;
1206     }
1207
1208     lmc_led_off (sc, LMC_MII16_LED_ALL);
1209
1210     netif_wake_queue(dev);
1211     sc->extra_stats.tx_tbusy0++;
1212
1213     lmc_trace(dev, "lmc_ifdown out");
1214
1215     return 0;
1216 }
1217
1218 /* Interrupt handling routine.  This will take an incoming packet, or clean
1219  * up after a trasmit.
1220  */
1221 static irqreturn_t lmc_interrupt (int irq, void *dev_instance) /*fold00*/
1222 {
1223     struct net_device *dev = (struct net_device *) dev_instance;
1224     lmc_softc_t *sc = dev_to_sc(dev);
1225     u32 csr;
1226     int i;
1227     s32 stat;
1228     unsigned int badtx;
1229     u32 firstcsr;
1230     int max_work = LMC_RXDESCS;
1231     int handled = 0;
1232
1233     lmc_trace(dev, "lmc_interrupt in");
1234
1235     spin_lock(&sc->lmc_lock);
1236
1237     /*
1238      * Read the csr to find what interrupts we have (if any)
1239      */
1240     csr = LMC_CSR_READ (sc, csr_status);
1241
1242     /*
1243      * Make sure this is our interrupt
1244      */
1245     if ( ! (csr & sc->lmc_intrmask)) {
1246         goto lmc_int_fail_out;
1247     }
1248
1249     firstcsr = csr;
1250
1251     /* always go through this loop at least once */
1252     while (csr & sc->lmc_intrmask) {
1253         handled = 1;
1254
1255         /*
1256          * Clear interrupt bits, we handle all case below
1257          */
1258         LMC_CSR_WRITE (sc, csr_status, csr);
1259
1260         /*
1261          * One of
1262          *  - Transmit process timed out CSR5<1>
1263          *  - Transmit jabber timeout    CSR5<3>
1264          *  - Transmit underflow         CSR5<5>
1265          *  - Transmit Receiver buffer unavailable CSR5<7>
1266          *  - Receive process stopped    CSR5<8>
1267          *  - Receive watchdog timeout   CSR5<9>
1268          *  - Early transmit interrupt   CSR5<10>
1269          *
1270          * Is this really right? Should we do a running reset for jabber?
1271          * (being a WAN card and all)
1272          */
1273         if (csr & TULIP_STS_ABNRMLINTR){
1274             lmc_running_reset (dev);
1275             break;
1276         }
1277         
1278         if (csr & TULIP_STS_RXINTR){
1279             lmc_trace(dev, "rx interrupt");
1280             lmc_rx (dev);
1281             
1282         }
1283         if (csr & (TULIP_STS_TXINTR | TULIP_STS_TXNOBUF | TULIP_STS_TXSTOPPED)) {
1284
1285             int         n_compl = 0 ;
1286             /* reset the transmit timeout detection flag -baz */
1287             sc->extra_stats.tx_NoCompleteCnt = 0;
1288
1289             badtx = sc->lmc_taint_tx;
1290             i = badtx % LMC_TXDESCS;
1291
1292             while ((badtx < sc->lmc_next_tx)) {
1293                 stat = sc->lmc_txring[i].status;
1294
1295                 LMC_EVENT_LOG (LMC_EVENT_XMTINT, stat,
1296                                                  sc->lmc_txring[i].length);
1297                 /*
1298                  * If bit 31 is 1 the tulip owns it break out of the loop
1299                  */
1300                 if (stat & 0x80000000)
1301                     break;
1302
1303                 n_compl++ ;             /* i.e., have an empty slot in ring */
1304                 /*
1305                  * If we have no skbuff or have cleared it
1306                  * Already continue to the next buffer
1307                  */
1308                 if (sc->lmc_txq[i] == NULL)
1309                     continue;
1310
1311                 /*
1312                  * Check the total error summary to look for any errors
1313                  */
1314                 if (stat & 0x8000) {
1315                         sc->lmc_device->stats.tx_errors++;
1316                         if (stat & 0x4104)
1317                                 sc->lmc_device->stats.tx_aborted_errors++;
1318                         if (stat & 0x0C00)
1319                                 sc->lmc_device->stats.tx_carrier_errors++;
1320                         if (stat & 0x0200)
1321                                 sc->lmc_device->stats.tx_window_errors++;
1322                         if (stat & 0x0002)
1323                                 sc->lmc_device->stats.tx_fifo_errors++;
1324                 } else {
1325                         sc->lmc_device->stats.tx_bytes += sc->lmc_txring[i].length & 0x7ff;
1326
1327                         sc->lmc_device->stats.tx_packets++;
1328                 }
1329
1330                 //                dev_kfree_skb(sc->lmc_txq[i]);
1331                 dev_kfree_skb_irq(sc->lmc_txq[i]);
1332                 sc->lmc_txq[i] = NULL;
1333
1334                 badtx++;
1335                 i = badtx % LMC_TXDESCS;
1336             }
1337
1338             if (sc->lmc_next_tx - badtx > LMC_TXDESCS)
1339             {
1340                 printk ("%s: out of sync pointer\n", dev->name);
1341                 badtx += LMC_TXDESCS;
1342             }
1343             LMC_EVENT_LOG(LMC_EVENT_TBUSY0, n_compl, 0);
1344             sc->lmc_txfull = 0;
1345             netif_wake_queue(dev);
1346             sc->extra_stats.tx_tbusy0++;
1347
1348
1349 #ifdef DEBUG
1350             sc->extra_stats.dirtyTx = badtx;
1351             sc->extra_stats.lmc_next_tx = sc->lmc_next_tx;
1352             sc->extra_stats.lmc_txfull = sc->lmc_txfull;
1353 #endif
1354             sc->lmc_taint_tx = badtx;
1355
1356             /*
1357              * Why was there a break here???
1358              */
1359         }                       /* end handle transmit interrupt */
1360
1361         if (csr & TULIP_STS_SYSERROR) {
1362             u32 error;
1363             printk (KERN_WARNING "%s: system bus error csr: %#8.8x\n", dev->name, csr);
1364             error = csr>>23 & 0x7;
1365             switch(error){
1366             case 0x000:
1367                 printk(KERN_WARNING "%s: Parity Fault (bad)\n", dev->name);
1368                 break;
1369             case 0x001:
1370                 printk(KERN_WARNING "%s: Master Abort (naughty)\n", dev->name);
1371                 break;
1372             case 0x010:
1373                 printk(KERN_WARNING "%s: Target Abort (not so naughty)\n", dev->name);
1374                 break;
1375             default:
1376                 printk(KERN_WARNING "%s: This bus error code was supposed to be reserved!\n", dev->name);
1377             }
1378             lmc_dec_reset (sc);
1379             lmc_reset (sc);
1380             LMC_EVENT_LOG(LMC_EVENT_RESET1, LMC_CSR_READ (sc, csr_status), 0);
1381             LMC_EVENT_LOG(LMC_EVENT_RESET2,
1382                           lmc_mii_readreg (sc, 0, 16),
1383                           lmc_mii_readreg (sc, 0, 17));
1384
1385         }
1386
1387         
1388         if(max_work-- <= 0)
1389             break;
1390         
1391         /*
1392          * Get current csr status to make sure
1393          * we've cleared all interrupts
1394          */
1395         csr = LMC_CSR_READ (sc, csr_status);
1396     }                           /* end interrupt loop */
1397     LMC_EVENT_LOG(LMC_EVENT_INT, firstcsr, csr);
1398
1399 lmc_int_fail_out:
1400
1401     spin_unlock(&sc->lmc_lock);
1402
1403     lmc_trace(dev, "lmc_interrupt out");
1404     return IRQ_RETVAL(handled);
1405 }
1406
1407 static netdev_tx_t lmc_start_xmit(struct sk_buff *skb,
1408                                         struct net_device *dev)
1409 {
1410     lmc_softc_t *sc = dev_to_sc(dev);
1411     u32 flag;
1412     int entry;
1413     unsigned long flags;
1414
1415     lmc_trace(dev, "lmc_start_xmit in");
1416
1417     spin_lock_irqsave(&sc->lmc_lock, flags);
1418
1419     /* normal path, tbusy known to be zero */
1420
1421     entry = sc->lmc_next_tx % LMC_TXDESCS;
1422
1423     sc->lmc_txq[entry] = skb;
1424     sc->lmc_txring[entry].buffer1 = virt_to_bus (skb->data);
1425
1426     LMC_CONSOLE_LOG("xmit", skb->data, skb->len);
1427
1428 #ifndef GCOM
1429     /* If the queue is less than half full, don't interrupt */
1430     if (sc->lmc_next_tx - sc->lmc_taint_tx < LMC_TXDESCS / 2)
1431     {
1432         /* Do not interrupt on completion of this packet */
1433         flag = 0x60000000;
1434         netif_wake_queue(dev);
1435     }
1436     else if (sc->lmc_next_tx - sc->lmc_taint_tx == LMC_TXDESCS / 2)
1437     {
1438         /* This generates an interrupt on completion of this packet */
1439         flag = 0xe0000000;
1440         netif_wake_queue(dev);
1441     }
1442     else if (sc->lmc_next_tx - sc->lmc_taint_tx < LMC_TXDESCS - 1)
1443     {
1444         /* Do not interrupt on completion of this packet */
1445         flag = 0x60000000;
1446         netif_wake_queue(dev);
1447     }
1448     else
1449     {
1450         /* This generates an interrupt on completion of this packet */
1451         flag = 0xe0000000;
1452         sc->lmc_txfull = 1;
1453         netif_stop_queue(dev);
1454     }
1455 #else
1456     flag = LMC_TDES_INTERRUPT_ON_COMPLETION;
1457
1458     if (sc->lmc_next_tx - sc->lmc_taint_tx >= LMC_TXDESCS - 1)
1459     {                           /* ring full, go busy */
1460         sc->lmc_txfull = 1;
1461         netif_stop_queue(dev);
1462         sc->extra_stats.tx_tbusy1++;
1463         LMC_EVENT_LOG(LMC_EVENT_TBUSY1, entry, 0);
1464     }
1465 #endif
1466
1467
1468     if (entry == LMC_TXDESCS - 1)       /* last descriptor in ring */
1469         flag |= LMC_TDES_END_OF_RING;   /* flag as such for Tulip */
1470
1471     /* don't pad small packets either */
1472     flag = sc->lmc_txring[entry].length = (skb->len) | flag |
1473                                                 sc->TxDescriptControlInit;
1474
1475     /* set the transmit timeout flag to be checked in
1476      * the watchdog timer handler. -baz
1477      */
1478
1479     sc->extra_stats.tx_NoCompleteCnt++;
1480     sc->lmc_next_tx++;
1481
1482     /* give ownership to the chip */
1483     LMC_EVENT_LOG(LMC_EVENT_XMT, flag, entry);
1484     sc->lmc_txring[entry].status = 0x80000000;
1485
1486     /* send now! */
1487     LMC_CSR_WRITE (sc, csr_txpoll, 0);
1488
1489     spin_unlock_irqrestore(&sc->lmc_lock, flags);
1490
1491     lmc_trace(dev, "lmc_start_xmit_out");
1492     return NETDEV_TX_OK;
1493 }
1494
1495
1496 static int lmc_rx(struct net_device *dev)
1497 {
1498     lmc_softc_t *sc = dev_to_sc(dev);
1499     int i;
1500     int rx_work_limit = LMC_RXDESCS;
1501     unsigned int next_rx;
1502     int rxIntLoopCnt;           /* debug -baz */
1503     int localLengthErrCnt = 0;
1504     long stat;
1505     struct sk_buff *skb, *nsb;
1506     u16 len;
1507
1508     lmc_trace(dev, "lmc_rx in");
1509
1510     lmc_led_on(sc, LMC_DS3_LED3);
1511
1512     rxIntLoopCnt = 0;           /* debug -baz */
1513
1514     i = sc->lmc_next_rx % LMC_RXDESCS;
1515     next_rx = sc->lmc_next_rx;
1516
1517     while (((stat = sc->lmc_rxring[i].status) & LMC_RDES_OWN_BIT) != DESC_OWNED_BY_DC21X4)
1518     {
1519         rxIntLoopCnt++;         /* debug -baz */
1520         len = ((stat & LMC_RDES_FRAME_LENGTH) >> RDES_FRAME_LENGTH_BIT_NUMBER);
1521         if ((stat & 0x0300) != 0x0300) {  /* Check first segment and last segment */
1522                 if ((stat & 0x0000ffff) != 0x7fff) {
1523                         /* Oversized frame */
1524                         sc->lmc_device->stats.rx_length_errors++;
1525                         goto skip_packet;
1526                 }
1527         }
1528
1529         if (stat & 0x00000008) { /* Catch a dribbling bit error */
1530                 sc->lmc_device->stats.rx_errors++;
1531                 sc->lmc_device->stats.rx_frame_errors++;
1532                 goto skip_packet;
1533         }
1534
1535
1536         if (stat & 0x00000004) { /* Catch a CRC error by the Xilinx */
1537                 sc->lmc_device->stats.rx_errors++;
1538                 sc->lmc_device->stats.rx_crc_errors++;
1539                 goto skip_packet;
1540         }
1541
1542         if (len > LMC_PKT_BUF_SZ) {
1543                 sc->lmc_device->stats.rx_length_errors++;
1544                 localLengthErrCnt++;
1545                 goto skip_packet;
1546         }
1547
1548         if (len < sc->lmc_crcSize + 2) {
1549                 sc->lmc_device->stats.rx_length_errors++;
1550                 sc->extra_stats.rx_SmallPktCnt++;
1551                 localLengthErrCnt++;
1552                 goto skip_packet;
1553         }
1554
1555         if(stat & 0x00004000){
1556             printk(KERN_WARNING "%s: Receiver descriptor error, receiver out of sync?\n", dev->name);
1557         }
1558
1559         len -= sc->lmc_crcSize;
1560
1561         skb = sc->lmc_rxq[i];
1562
1563         /*
1564          * We ran out of memory at some point
1565          * just allocate an skb buff and continue.
1566          */
1567         
1568         if (!skb) {
1569             nsb = dev_alloc_skb (LMC_PKT_BUF_SZ + 2);
1570             if (nsb) {
1571                 sc->lmc_rxq[i] = nsb;
1572                 nsb->dev = dev;
1573                 sc->lmc_rxring[i].buffer1 = virt_to_bus(skb_tail_pointer(nsb));
1574             }
1575             sc->failed_recv_alloc = 1;
1576             goto skip_packet;
1577         }
1578         
1579         sc->lmc_device->stats.rx_packets++;
1580         sc->lmc_device->stats.rx_bytes += len;
1581
1582         LMC_CONSOLE_LOG("recv", skb->data, len);
1583
1584         /*
1585          * I'm not sure of the sanity of this
1586          * Packets could be arriving at a constant
1587          * 44.210mbits/sec and we're going to copy
1588          * them into a new buffer??
1589          */
1590         
1591         if(len > (LMC_MTU - (LMC_MTU>>2))){ /* len > LMC_MTU * 0.75 */
1592             /*
1593              * If it's a large packet don't copy it just hand it up
1594              */
1595         give_it_anyways:
1596
1597             sc->lmc_rxq[i] = NULL;
1598             sc->lmc_rxring[i].buffer1 = 0x0;
1599
1600             skb_put (skb, len);
1601             skb->protocol = lmc_proto_type(sc, skb);
1602             skb_reset_mac_header(skb);
1603             /* skb_reset_network_header(skb); */
1604             skb->dev = dev;
1605             lmc_proto_netif(sc, skb);
1606
1607             /*
1608              * This skb will be destroyed by the upper layers, make a new one
1609              */
1610             nsb = dev_alloc_skb (LMC_PKT_BUF_SZ + 2);
1611             if (nsb) {
1612                 sc->lmc_rxq[i] = nsb;
1613                 nsb->dev = dev;
1614                 sc->lmc_rxring[i].buffer1 = virt_to_bus(skb_tail_pointer(nsb));
1615                 /* Transferred to 21140 below */
1616             }
1617             else {
1618                 /*
1619                  * We've run out of memory, stop trying to allocate
1620                  * memory and exit the interrupt handler
1621                  *
1622                  * The chip may run out of receivers and stop
1623                  * in which care we'll try to allocate the buffer
1624                  * again.  (once a second)
1625                  */
1626                 sc->extra_stats.rx_BuffAllocErr++;
1627                 LMC_EVENT_LOG(LMC_EVENT_RCVINT, stat, len);
1628                 sc->failed_recv_alloc = 1;
1629                 goto skip_out_of_mem;
1630             }
1631         }
1632         else {
1633             nsb = dev_alloc_skb(len);
1634             if(!nsb) {
1635                 goto give_it_anyways;
1636             }
1637             skb_copy_from_linear_data(skb, skb_put(nsb, len), len);
1638             
1639             nsb->protocol = lmc_proto_type(sc, nsb);
1640             skb_reset_mac_header(nsb);
1641             /* skb_reset_network_header(nsb); */
1642             nsb->dev = dev;
1643             lmc_proto_netif(sc, nsb);
1644         }
1645
1646     skip_packet:
1647         LMC_EVENT_LOG(LMC_EVENT_RCVINT, stat, len);
1648         sc->lmc_rxring[i].status = DESC_OWNED_BY_DC21X4;
1649
1650         sc->lmc_next_rx++;
1651         i = sc->lmc_next_rx % LMC_RXDESCS;
1652         rx_work_limit--;
1653         if (rx_work_limit < 0)
1654             break;
1655     }
1656
1657     /* detect condition for LMC1000 where DSU cable attaches and fills
1658      * descriptors with bogus packets
1659      *
1660     if (localLengthErrCnt > LMC_RXDESCS - 3) {
1661         sc->extra_stats.rx_BadPktSurgeCnt++;
1662         LMC_EVENT_LOG(LMC_EVENT_BADPKTSURGE, localLengthErrCnt,
1663                       sc->extra_stats.rx_BadPktSurgeCnt);
1664     } */
1665
1666     /* save max count of receive descriptors serviced */
1667     if (rxIntLoopCnt > sc->extra_stats.rxIntLoopCnt)
1668             sc->extra_stats.rxIntLoopCnt = rxIntLoopCnt; /* debug -baz */
1669
1670 #ifdef DEBUG
1671     if (rxIntLoopCnt == 0)
1672     {
1673         for (i = 0; i < LMC_RXDESCS; i++)
1674         {
1675             if ((sc->lmc_rxring[i].status & LMC_RDES_OWN_BIT)
1676                 != DESC_OWNED_BY_DC21X4)
1677             {
1678                 rxIntLoopCnt++;
1679             }
1680         }
1681         LMC_EVENT_LOG(LMC_EVENT_RCVEND, rxIntLoopCnt, 0);
1682     }
1683 #endif
1684
1685
1686     lmc_led_off(sc, LMC_DS3_LED3);
1687
1688 skip_out_of_mem:
1689
1690     lmc_trace(dev, "lmc_rx out");
1691
1692     return 0;
1693 }
1694
1695 static struct net_device_stats *lmc_get_stats(struct net_device *dev)
1696 {
1697     lmc_softc_t *sc = dev_to_sc(dev);
1698     unsigned long flags;
1699
1700     lmc_trace(dev, "lmc_get_stats in");
1701
1702     spin_lock_irqsave(&sc->lmc_lock, flags);
1703
1704     sc->lmc_device->stats.rx_missed_errors += LMC_CSR_READ(sc, csr_missed_frames) & 0xffff;
1705
1706     spin_unlock_irqrestore(&sc->lmc_lock, flags);
1707
1708     lmc_trace(dev, "lmc_get_stats out");
1709
1710     return &sc->lmc_device->stats;
1711 }
1712
1713 static struct pci_driver lmc_driver = {
1714         .name           = "lmc",
1715         .id_table       = lmc_pci_tbl,
1716         .probe          = lmc_init_one,
1717         .remove         = lmc_remove_one,
1718 };
1719
1720 module_pci_driver(lmc_driver);
1721
1722 unsigned lmc_mii_readreg (lmc_softc_t * const sc, unsigned devaddr, unsigned regno) /*fold00*/
1723 {
1724     int i;
1725     int command = (0xf6 << 10) | (devaddr << 5) | regno;
1726     int retval = 0;
1727
1728     lmc_trace(sc->lmc_device, "lmc_mii_readreg in");
1729
1730     LMC_MII_SYNC (sc);
1731
1732     lmc_trace(sc->lmc_device, "lmc_mii_readreg: done sync");
1733
1734     for (i = 15; i >= 0; i--)
1735     {
1736         int dataval = (command & (1 << i)) ? 0x20000 : 0;
1737
1738         LMC_CSR_WRITE (sc, csr_9, dataval);
1739         lmc_delay ();
1740         /* __SLOW_DOWN_IO; */
1741         LMC_CSR_WRITE (sc, csr_9, dataval | 0x10000);
1742         lmc_delay ();
1743         /* __SLOW_DOWN_IO; */
1744     }
1745
1746     lmc_trace(sc->lmc_device, "lmc_mii_readreg: done1");
1747
1748     for (i = 19; i > 0; i--)
1749     {
1750         LMC_CSR_WRITE (sc, csr_9, 0x40000);
1751         lmc_delay ();
1752         /* __SLOW_DOWN_IO; */
1753         retval = (retval << 1) | ((LMC_CSR_READ (sc, csr_9) & 0x80000) ? 1 : 0);
1754         LMC_CSR_WRITE (sc, csr_9, 0x40000 | 0x10000);
1755         lmc_delay ();
1756         /* __SLOW_DOWN_IO; */
1757     }
1758
1759     lmc_trace(sc->lmc_device, "lmc_mii_readreg out");
1760
1761     return (retval >> 1) & 0xffff;
1762 }
1763
1764 void lmc_mii_writereg (lmc_softc_t * const sc, unsigned devaddr, unsigned regno, unsigned data) /*fold00*/
1765 {
1766     int i = 32;
1767     int command = (0x5002 << 16) | (devaddr << 23) | (regno << 18) | data;
1768
1769     lmc_trace(sc->lmc_device, "lmc_mii_writereg in");
1770
1771     LMC_MII_SYNC (sc);
1772
1773     i = 31;
1774     while (i >= 0)
1775     {
1776         int datav;
1777
1778         if (command & (1 << i))
1779             datav = 0x20000;
1780         else
1781             datav = 0x00000;
1782
1783         LMC_CSR_WRITE (sc, csr_9, datav);
1784         lmc_delay ();
1785         /* __SLOW_DOWN_IO; */
1786         LMC_CSR_WRITE (sc, csr_9, (datav | 0x10000));
1787         lmc_delay ();
1788         /* __SLOW_DOWN_IO; */
1789         i--;
1790     }
1791
1792     i = 2;
1793     while (i > 0)
1794     {
1795         LMC_CSR_WRITE (sc, csr_9, 0x40000);
1796         lmc_delay ();
1797         /* __SLOW_DOWN_IO; */
1798         LMC_CSR_WRITE (sc, csr_9, 0x50000);
1799         lmc_delay ();
1800         /* __SLOW_DOWN_IO; */
1801         i--;
1802     }
1803
1804     lmc_trace(sc->lmc_device, "lmc_mii_writereg out");
1805 }
1806
1807 static void lmc_softreset (lmc_softc_t * const sc) /*fold00*/
1808 {
1809     int i;
1810
1811     lmc_trace(sc->lmc_device, "lmc_softreset in");
1812
1813     /* Initialize the receive rings and buffers. */
1814     sc->lmc_txfull = 0;
1815     sc->lmc_next_rx = 0;
1816     sc->lmc_next_tx = 0;
1817     sc->lmc_taint_rx = 0;
1818     sc->lmc_taint_tx = 0;
1819
1820     /*
1821      * Setup each one of the receiver buffers
1822      * allocate an skbuff for each one, setup the descriptor table
1823      * and point each buffer at the next one
1824      */
1825
1826     for (i = 0; i < LMC_RXDESCS; i++)
1827     {
1828         struct sk_buff *skb;
1829
1830         if (sc->lmc_rxq[i] == NULL)
1831         {
1832             skb = dev_alloc_skb (LMC_PKT_BUF_SZ + 2);
1833             if(skb == NULL){
1834                 printk(KERN_WARNING "%s: Failed to allocate receiver ring, will try again\n", sc->name);
1835                 sc->failed_ring = 1;
1836                 break;
1837             }
1838             else{
1839                 sc->lmc_rxq[i] = skb;
1840             }
1841         }
1842         else
1843         {
1844             skb = sc->lmc_rxq[i];
1845         }
1846
1847         skb->dev = sc->lmc_device;
1848
1849         /* owned by 21140 */
1850         sc->lmc_rxring[i].status = 0x80000000;
1851
1852         /* used to be PKT_BUF_SZ now uses skb since we lose some to head room */
1853         sc->lmc_rxring[i].length = skb_tailroom(skb);
1854
1855         /* use to be tail which is dumb since you're thinking why write
1856          * to the end of the packj,et but since there's nothing there tail == data
1857          */
1858         sc->lmc_rxring[i].buffer1 = virt_to_bus (skb->data);
1859
1860         /* This is fair since the structure is static and we have the next address */
1861         sc->lmc_rxring[i].buffer2 = virt_to_bus (&sc->lmc_rxring[i + 1]);
1862
1863     }
1864
1865     /*
1866      * Sets end of ring
1867      */
1868     if (i != 0) {
1869         sc->lmc_rxring[i - 1].length |= 0x02000000; /* Set end of buffers flag */
1870         sc->lmc_rxring[i - 1].buffer2 = virt_to_bus(&sc->lmc_rxring[0]); /* Point back to the start */
1871     }
1872     LMC_CSR_WRITE (sc, csr_rxlist, virt_to_bus (sc->lmc_rxring)); /* write base address */
1873
1874     /* Initialize the transmit rings and buffers */
1875     for (i = 0; i < LMC_TXDESCS; i++)
1876     {
1877         if (sc->lmc_txq[i] != NULL){            /* have buffer */
1878             dev_kfree_skb(sc->lmc_txq[i]);      /* free it */
1879             sc->lmc_device->stats.tx_dropped++; /* We just dropped a packet */
1880         }
1881         sc->lmc_txq[i] = NULL;
1882         sc->lmc_txring[i].status = 0x00000000;
1883         sc->lmc_txring[i].buffer2 = virt_to_bus (&sc->lmc_txring[i + 1]);
1884     }
1885     sc->lmc_txring[i - 1].buffer2 = virt_to_bus (&sc->lmc_txring[0]);
1886     LMC_CSR_WRITE (sc, csr_txlist, virt_to_bus (sc->lmc_txring));
1887
1888     lmc_trace(sc->lmc_device, "lmc_softreset out");
1889 }
1890
1891 void lmc_gpio_mkinput(lmc_softc_t * const sc, u32 bits) /*fold00*/
1892 {
1893     lmc_trace(sc->lmc_device, "lmc_gpio_mkinput in");
1894     sc->lmc_gpio_io &= ~bits;
1895     LMC_CSR_WRITE(sc, csr_gp, TULIP_GP_PINSET | (sc->lmc_gpio_io));
1896     lmc_trace(sc->lmc_device, "lmc_gpio_mkinput out");
1897 }
1898
1899 void lmc_gpio_mkoutput(lmc_softc_t * const sc, u32 bits) /*fold00*/
1900 {
1901     lmc_trace(sc->lmc_device, "lmc_gpio_mkoutput in");
1902     sc->lmc_gpio_io |= bits;
1903     LMC_CSR_WRITE(sc, csr_gp, TULIP_GP_PINSET | (sc->lmc_gpio_io));
1904     lmc_trace(sc->lmc_device, "lmc_gpio_mkoutput out");
1905 }
1906
1907 void lmc_led_on(lmc_softc_t * const sc, u32 led) /*fold00*/
1908 {
1909     lmc_trace(sc->lmc_device, "lmc_led_on in");
1910     if((~sc->lmc_miireg16) & led){ /* Already on! */
1911         lmc_trace(sc->lmc_device, "lmc_led_on aon out");
1912         return;
1913     }
1914     
1915     sc->lmc_miireg16 &= ~led;
1916     lmc_mii_writereg(sc, 0, 16, sc->lmc_miireg16);
1917     lmc_trace(sc->lmc_device, "lmc_led_on out");
1918 }
1919
1920 void lmc_led_off(lmc_softc_t * const sc, u32 led) /*fold00*/
1921 {
1922     lmc_trace(sc->lmc_device, "lmc_led_off in");
1923     if(sc->lmc_miireg16 & led){ /* Already set don't do anything */
1924         lmc_trace(sc->lmc_device, "lmc_led_off aoff out");
1925         return;
1926     }
1927     
1928     sc->lmc_miireg16 |= led;
1929     lmc_mii_writereg(sc, 0, 16, sc->lmc_miireg16);
1930     lmc_trace(sc->lmc_device, "lmc_led_off out");
1931 }
1932
1933 static void lmc_reset(lmc_softc_t * const sc) /*fold00*/
1934 {
1935     lmc_trace(sc->lmc_device, "lmc_reset in");
1936     sc->lmc_miireg16 |= LMC_MII16_FIFO_RESET;
1937     lmc_mii_writereg(sc, 0, 16, sc->lmc_miireg16);
1938
1939     sc->lmc_miireg16 &= ~LMC_MII16_FIFO_RESET;
1940     lmc_mii_writereg(sc, 0, 16, sc->lmc_miireg16);
1941
1942     /*
1943      * make some of the GPIO pins be outputs
1944      */
1945     lmc_gpio_mkoutput(sc, LMC_GEP_RESET);
1946
1947     /*
1948      * RESET low to force state reset.  This also forces
1949      * the transmitter clock to be internal, but we expect to reset
1950      * that later anyway.
1951      */
1952     sc->lmc_gpio &= ~(LMC_GEP_RESET);
1953     LMC_CSR_WRITE(sc, csr_gp, sc->lmc_gpio);
1954
1955     /*
1956      * hold for more than 10 microseconds
1957      */
1958     udelay(50);
1959
1960     /*
1961      * stop driving Xilinx-related signals
1962      */
1963     lmc_gpio_mkinput(sc, LMC_GEP_RESET);
1964
1965     /*
1966      * Call media specific init routine
1967      */
1968     sc->lmc_media->init(sc);
1969
1970     sc->extra_stats.resetCount++;
1971     lmc_trace(sc->lmc_device, "lmc_reset out");
1972 }
1973
1974 static void lmc_dec_reset(lmc_softc_t * const sc) /*fold00*/
1975 {
1976     u32 val;
1977     lmc_trace(sc->lmc_device, "lmc_dec_reset in");
1978
1979     /*
1980      * disable all interrupts
1981      */
1982     sc->lmc_intrmask = 0;
1983     LMC_CSR_WRITE(sc, csr_intr, sc->lmc_intrmask);
1984
1985     /*
1986      * Reset the chip with a software reset command.
1987      * Wait 10 microseconds (actually 50 PCI cycles but at
1988      * 33MHz that comes to two microseconds but wait a
1989      * bit longer anyways)
1990      */
1991     LMC_CSR_WRITE(sc, csr_busmode, TULIP_BUSMODE_SWRESET);
1992     udelay(25);
1993 #ifdef __sparc__
1994     sc->lmc_busmode = LMC_CSR_READ(sc, csr_busmode);
1995     sc->lmc_busmode = 0x00100000;
1996     sc->lmc_busmode &= ~TULIP_BUSMODE_SWRESET;
1997     LMC_CSR_WRITE(sc, csr_busmode, sc->lmc_busmode);
1998 #endif
1999     sc->lmc_cmdmode = LMC_CSR_READ(sc, csr_command);
2000
2001     /*
2002      * We want:
2003      *   no ethernet address in frames we write
2004      *   disable padding (txdesc, padding disable)
2005      *   ignore runt frames (rdes0 bit 15)
2006      *   no receiver watchdog or transmitter jabber timer
2007      *       (csr15 bit 0,14 == 1)
2008      *   if using 16-bit CRC, turn off CRC (trans desc, crc disable)
2009      */
2010
2011     sc->lmc_cmdmode |= ( TULIP_CMD_PROMISCUOUS
2012                          | TULIP_CMD_FULLDUPLEX
2013                          | TULIP_CMD_PASSBADPKT
2014                          | TULIP_CMD_NOHEARTBEAT
2015                          | TULIP_CMD_PORTSELECT
2016                          | TULIP_CMD_RECEIVEALL
2017                          | TULIP_CMD_MUSTBEONE
2018                        );
2019     sc->lmc_cmdmode &= ~( TULIP_CMD_OPERMODE
2020                           | TULIP_CMD_THRESHOLDCTL
2021                           | TULIP_CMD_STOREFWD
2022                           | TULIP_CMD_TXTHRSHLDCTL
2023                         );
2024
2025     LMC_CSR_WRITE(sc, csr_command, sc->lmc_cmdmode);
2026
2027     /*
2028      * disable receiver watchdog and transmit jabber
2029      */
2030     val = LMC_CSR_READ(sc, csr_sia_general);
2031     val |= (TULIP_WATCHDOG_TXDISABLE | TULIP_WATCHDOG_RXDISABLE);
2032     LMC_CSR_WRITE(sc, csr_sia_general, val);
2033
2034     lmc_trace(sc->lmc_device, "lmc_dec_reset out");
2035 }
2036
2037 static void lmc_initcsrs(lmc_softc_t * const sc, lmc_csrptr_t csr_base, /*fold00*/
2038                          size_t csr_size)
2039 {
2040     lmc_trace(sc->lmc_device, "lmc_initcsrs in");
2041     sc->lmc_csrs.csr_busmode            = csr_base +  0 * csr_size;
2042     sc->lmc_csrs.csr_txpoll             = csr_base +  1 * csr_size;
2043     sc->lmc_csrs.csr_rxpoll             = csr_base +  2 * csr_size;
2044     sc->lmc_csrs.csr_rxlist             = csr_base +  3 * csr_size;
2045     sc->lmc_csrs.csr_txlist             = csr_base +  4 * csr_size;
2046     sc->lmc_csrs.csr_status             = csr_base +  5 * csr_size;
2047     sc->lmc_csrs.csr_command            = csr_base +  6 * csr_size;
2048     sc->lmc_csrs.csr_intr               = csr_base +  7 * csr_size;
2049     sc->lmc_csrs.csr_missed_frames      = csr_base +  8 * csr_size;
2050     sc->lmc_csrs.csr_9                  = csr_base +  9 * csr_size;
2051     sc->lmc_csrs.csr_10                 = csr_base + 10 * csr_size;
2052     sc->lmc_csrs.csr_11                 = csr_base + 11 * csr_size;
2053     sc->lmc_csrs.csr_12                 = csr_base + 12 * csr_size;
2054     sc->lmc_csrs.csr_13                 = csr_base + 13 * csr_size;
2055     sc->lmc_csrs.csr_14                 = csr_base + 14 * csr_size;
2056     sc->lmc_csrs.csr_15                 = csr_base + 15 * csr_size;
2057     lmc_trace(sc->lmc_device, "lmc_initcsrs out");
2058 }
2059
2060 static void lmc_driver_timeout(struct net_device *dev)
2061 {
2062     lmc_softc_t *sc = dev_to_sc(dev);
2063     u32 csr6;
2064     unsigned long flags;
2065
2066     lmc_trace(dev, "lmc_driver_timeout in");
2067
2068     spin_lock_irqsave(&sc->lmc_lock, flags);
2069
2070     printk("%s: Xmitter busy|\n", dev->name);
2071
2072     sc->extra_stats.tx_tbusy_calls++;
2073     if (jiffies - dev_trans_start(dev) < TX_TIMEOUT)
2074             goto bug_out;
2075
2076     /*
2077      * Chip seems to have locked up
2078      * Reset it
2079      * This whips out all our decriptor
2080      * table and starts from scartch
2081      */
2082
2083     LMC_EVENT_LOG(LMC_EVENT_XMTPRCTMO,
2084                   LMC_CSR_READ (sc, csr_status),
2085                   sc->extra_stats.tx_ProcTimeout);
2086
2087     lmc_running_reset (dev);
2088
2089     LMC_EVENT_LOG(LMC_EVENT_RESET1, LMC_CSR_READ (sc, csr_status), 0);
2090     LMC_EVENT_LOG(LMC_EVENT_RESET2,
2091                   lmc_mii_readreg (sc, 0, 16),
2092                   lmc_mii_readreg (sc, 0, 17));
2093
2094     /* restart the tx processes */
2095     csr6 = LMC_CSR_READ (sc, csr_command);
2096     LMC_CSR_WRITE (sc, csr_command, csr6 | 0x0002);
2097     LMC_CSR_WRITE (sc, csr_command, csr6 | 0x2002);
2098
2099     /* immediate transmit */
2100     LMC_CSR_WRITE (sc, csr_txpoll, 0);
2101
2102     sc->lmc_device->stats.tx_errors++;
2103     sc->extra_stats.tx_ProcTimeout++; /* -baz */
2104
2105     netif_trans_update(dev); /* prevent tx timeout */
2106
2107 bug_out:
2108
2109     spin_unlock_irqrestore(&sc->lmc_lock, flags);
2110
2111     lmc_trace(dev, "lmc_driver_timeout out");
2112
2113
2114 }