drm/amdgpu: Some renames
[linux-2.6-microblaze.git] / drivers / gpu / drm / amd / amdgpu / amdgpu_ras_eeprom.h
1 /*
2  * Copyright 2019 Advanced Micro Devices, Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  */
23
24 #ifndef _AMDGPU_RAS_EEPROM_H
25 #define _AMDGPU_RAS_EEPROM_H
26
27 #include <linux/i2c.h>
28
29 struct amdgpu_device;
30
31 enum amdgpu_ras_eeprom_err_type{
32         AMDGPU_RAS_EEPROM_ERR_PLACE_HOLDER,
33         AMDGPU_RAS_EEPROM_ERR_RECOVERABLE,
34         AMDGPU_RAS_EEPROM_ERR_NON_RECOVERABLE
35 };
36
37 struct amdgpu_ras_eeprom_table_header {
38         uint32_t header;
39         uint32_t version;
40         uint32_t first_rec_offset;
41         uint32_t tbl_size;
42         uint32_t checksum;
43 } __packed;
44
45 struct amdgpu_ras_eeprom_control {
46         struct amdgpu_ras_eeprom_table_header tbl_hdr;
47
48         /* Base I2C EEPPROM 19-bit memory address,
49          * where the table is located. For more information,
50          * see top of amdgpu_eeprom.c.
51          */
52         u32 i2c_address;
53
54         uint32_t next_addr;
55
56         /* Number of records in the table.
57          */
58         unsigned int ras_num_recs;
59
60         /* Protect table access via this mutex.
61          */
62         struct mutex ras_tbl_mutex;
63
64         u8 tbl_byte_sum;
65 };
66
67 /*
68  * Represents single table record. Packed to be easily serialized into byte
69  * stream.
70  */
71 struct eeprom_table_record {
72
73         union {
74                 uint64_t address;
75                 uint64_t offset;
76         };
77
78         uint64_t retired_page;
79         uint64_t ts;
80
81         enum amdgpu_ras_eeprom_err_type err_type;
82
83         union {
84                 unsigned char bank;
85                 unsigned char cu;
86         };
87
88         unsigned char mem_channel;
89         unsigned char mcumc_id;
90 } __packed;
91
92 int amdgpu_ras_eeprom_init(struct amdgpu_ras_eeprom_control *control,
93                            bool *exceed_err_limit);
94 int amdgpu_ras_eeprom_reset_table(struct amdgpu_ras_eeprom_control *control);
95
96 bool amdgpu_ras_eeprom_check_err_threshold(struct amdgpu_device *adev);
97
98 int amdgpu_ras_eeprom_read(struct amdgpu_ras_eeprom_control *control,
99                            struct eeprom_table_record *records, const u32 num);
100
101 int amdgpu_ras_eeprom_write(struct amdgpu_ras_eeprom_control *control,
102                             struct eeprom_table_record *records, const u32 num);
103
104 inline uint32_t amdgpu_ras_eeprom_max_record_count(void);
105
106 void amdgpu_ras_eeprom_test(struct amdgpu_ras_eeprom_control *control);
107
108 #endif // _AMDGPU_RAS_EEPROM_H