drm/amdgpu: restrict hotplug error message
[linux-2.6-microblaze.git] / drivers / gpu / drm / amd / amdgpu / amdgpu_drv.c
1 /*
2  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
3  * All Rights Reserved.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the "Software"),
7  * to deal in the Software without restriction, including without limitation
8  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
9  * and/or sell copies of the Software, and to permit persons to whom the
10  * Software is furnished to do so, subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the next
13  * paragraph) shall be included in all copies or substantial portions of the
14  * Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #include <drm/amdgpu_drm.h>
26 #include <drm/drm_drv.h>
27 #include <drm/drm_gem.h>
28 #include <drm/drm_vblank.h>
29 #include "amdgpu_drv.h"
30
31 #include <drm/drm_pciids.h>
32 #include <linux/console.h>
33 #include <linux/module.h>
34 #include <linux/pci.h>
35 #include <linux/pm_runtime.h>
36 #include <linux/vga_switcheroo.h>
37 #include <drm/drm_probe_helper.h>
38
39 #include "amdgpu.h"
40 #include "amdgpu_irq.h"
41 #include "amdgpu_dma_buf.h"
42
43 #include "amdgpu_amdkfd.h"
44
45 #include "amdgpu_ras.h"
46
47 /*
48  * KMS wrapper.
49  * - 3.0.0 - initial driver
50  * - 3.1.0 - allow reading more status registers (GRBM, SRBM, SDMA, CP)
51  * - 3.2.0 - GFX8: Uses EOP_TC_WB_ACTION_EN, so UMDs don't have to do the same
52  *           at the end of IBs.
53  * - 3.3.0 - Add VM support for UVD on supported hardware.
54  * - 3.4.0 - Add AMDGPU_INFO_NUM_EVICTIONS.
55  * - 3.5.0 - Add support for new UVD_NO_OP register.
56  * - 3.6.0 - kmd involves use CONTEXT_CONTROL in ring buffer.
57  * - 3.7.0 - Add support for VCE clock list packet
58  * - 3.8.0 - Add support raster config init in the kernel
59  * - 3.9.0 - Add support for memory query info about VRAM and GTT.
60  * - 3.10.0 - Add support for new fences ioctl, new gem ioctl flags
61  * - 3.11.0 - Add support for sensor query info (clocks, temp, etc).
62  * - 3.12.0 - Add query for double offchip LDS buffers
63  * - 3.13.0 - Add PRT support
64  * - 3.14.0 - Fix race in amdgpu_ctx_get_fence() and note new functionality
65  * - 3.15.0 - Export more gpu info for gfx9
66  * - 3.16.0 - Add reserved vmid support
67  * - 3.17.0 - Add AMDGPU_NUM_VRAM_CPU_PAGE_FAULTS.
68  * - 3.18.0 - Export gpu always on cu bitmap
69  * - 3.19.0 - Add support for UVD MJPEG decode
70  * - 3.20.0 - Add support for local BOs
71  * - 3.21.0 - Add DRM_AMDGPU_FENCE_TO_HANDLE ioctl
72  * - 3.22.0 - Add DRM_AMDGPU_SCHED ioctl
73  * - 3.23.0 - Add query for VRAM lost counter
74  * - 3.24.0 - Add high priority compute support for gfx9
75  * - 3.25.0 - Add support for sensor query info (stable pstate sclk/mclk).
76  * - 3.26.0 - GFX9: Process AMDGPU_IB_FLAG_TC_WB_NOT_INVALIDATE.
77  * - 3.27.0 - Add new chunk to to AMDGPU_CS to enable BO_LIST creation.
78  * - 3.28.0 - Add AMDGPU_CHUNK_ID_SCHEDULED_DEPENDENCIES
79  * - 3.29.0 - Add AMDGPU_IB_FLAG_RESET_GDS_MAX_WAVE_ID
80  * - 3.30.0 - Add AMDGPU_SCHED_OP_CONTEXT_PRIORITY_OVERRIDE.
81  * - 3.31.0 - Add support for per-flip tiling attribute changes with DC
82  * - 3.32.0 - Add syncobj timeline support to AMDGPU_CS.
83  * - 3.33.0 - Fixes for GDS ENOMEM failures in AMDGPU_CS.
84  * - 3.34.0 - Non-DC can flip correctly between buffers with different pitches
85  */
86 #define KMS_DRIVER_MAJOR        3
87 #define KMS_DRIVER_MINOR        34
88 #define KMS_DRIVER_PATCHLEVEL   0
89
90 #define AMDGPU_MAX_TIMEOUT_PARAM_LENTH  256
91
92 int amdgpu_vram_limit = 0;
93 int amdgpu_vis_vram_limit = 0;
94 int amdgpu_gart_size = -1; /* auto */
95 int amdgpu_gtt_size = -1; /* auto */
96 int amdgpu_moverate = -1; /* auto */
97 int amdgpu_benchmarking = 0;
98 int amdgpu_testing = 0;
99 int amdgpu_audio = -1;
100 int amdgpu_disp_priority = 0;
101 int amdgpu_hw_i2c = 0;
102 int amdgpu_pcie_gen2 = -1;
103 int amdgpu_msi = -1;
104 char amdgpu_lockup_timeout[AMDGPU_MAX_TIMEOUT_PARAM_LENTH];
105 int amdgpu_dpm = -1;
106 int amdgpu_fw_load_type = -1;
107 int amdgpu_aspm = -1;
108 int amdgpu_runtime_pm = -1;
109 uint amdgpu_ip_block_mask = 0xffffffff;
110 int amdgpu_bapm = -1;
111 int amdgpu_deep_color = 0;
112 int amdgpu_vm_size = -1;
113 int amdgpu_vm_fragment_size = -1;
114 int amdgpu_vm_block_size = -1;
115 int amdgpu_vm_fault_stop = 0;
116 int amdgpu_vm_debug = 0;
117 int amdgpu_vm_update_mode = -1;
118 int amdgpu_exp_hw_support = 0;
119 int amdgpu_dc = -1;
120 int amdgpu_sched_jobs = 32;
121 int amdgpu_sched_hw_submission = 2;
122 uint amdgpu_pcie_gen_cap = 0;
123 uint amdgpu_pcie_lane_cap = 0;
124 uint amdgpu_cg_mask = 0xffffffff;
125 uint amdgpu_pg_mask = 0xffffffff;
126 uint amdgpu_sdma_phase_quantum = 32;
127 char *amdgpu_disable_cu = NULL;
128 char *amdgpu_virtual_display = NULL;
129 /* OverDrive(bit 14) disabled by default*/
130 uint amdgpu_pp_feature_mask = 0xffffbfff;
131 int amdgpu_job_hang_limit = 0;
132 int amdgpu_lbpw = -1;
133 int amdgpu_compute_multipipe = -1;
134 int amdgpu_gpu_recovery = -1; /* auto */
135 int amdgpu_emu_mode = 0;
136 uint amdgpu_smu_memory_pool_size = 0;
137 /* FBC (bit 0) disabled by default*/
138 uint amdgpu_dc_feature_mask = 0;
139 int amdgpu_async_gfx_ring = 1;
140 int amdgpu_mcbp = 0;
141 int amdgpu_discovery = -1;
142 int amdgpu_mes = 0;
143 int amdgpu_noretry = 1;
144 int amdgpu_force_asic_type = -1;
145
146 struct amdgpu_mgpu_info mgpu_info = {
147         .mutex = __MUTEX_INITIALIZER(mgpu_info.mutex),
148 };
149 int amdgpu_ras_enable = -1;
150 uint amdgpu_ras_mask = 0xffffffff;
151
152 /**
153  * DOC: vramlimit (int)
154  * Restrict the total amount of VRAM in MiB for testing.  The default is 0 (Use full VRAM).
155  */
156 MODULE_PARM_DESC(vramlimit, "Restrict VRAM for testing, in megabytes");
157 module_param_named(vramlimit, amdgpu_vram_limit, int, 0600);
158
159 /**
160  * DOC: vis_vramlimit (int)
161  * Restrict the amount of CPU visible VRAM in MiB for testing.  The default is 0 (Use full CPU visible VRAM).
162  */
163 MODULE_PARM_DESC(vis_vramlimit, "Restrict visible VRAM for testing, in megabytes");
164 module_param_named(vis_vramlimit, amdgpu_vis_vram_limit, int, 0444);
165
166 /**
167  * DOC: gartsize (uint)
168  * Restrict the size of GART in Mib (32, 64, etc.) for testing. The default is -1 (The size depends on asic).
169  */
170 MODULE_PARM_DESC(gartsize, "Size of GART to setup in megabytes (32, 64, etc., -1=auto)");
171 module_param_named(gartsize, amdgpu_gart_size, uint, 0600);
172
173 /**
174  * DOC: gttsize (int)
175  * Restrict the size of GTT domain in MiB for testing. The default is -1 (It's VRAM size if 3GB < VRAM < 3/4 RAM,
176  * otherwise 3/4 RAM size).
177  */
178 MODULE_PARM_DESC(gttsize, "Size of the GTT domain in megabytes (-1 = auto)");
179 module_param_named(gttsize, amdgpu_gtt_size, int, 0600);
180
181 /**
182  * DOC: moverate (int)
183  * Set maximum buffer migration rate in MB/s. The default is -1 (8 MB/s).
184  */
185 MODULE_PARM_DESC(moverate, "Maximum buffer migration rate in MB/s. (32, 64, etc., -1=auto, 0=1=disabled)");
186 module_param_named(moverate, amdgpu_moverate, int, 0600);
187
188 /**
189  * DOC: benchmark (int)
190  * Run benchmarks. The default is 0 (Skip benchmarks).
191  */
192 MODULE_PARM_DESC(benchmark, "Run benchmark");
193 module_param_named(benchmark, amdgpu_benchmarking, int, 0444);
194
195 /**
196  * DOC: test (int)
197  * Test BO GTT->VRAM and VRAM->GTT GPU copies. The default is 0 (Skip test, only set 1 to run test).
198  */
199 MODULE_PARM_DESC(test, "Run tests");
200 module_param_named(test, amdgpu_testing, int, 0444);
201
202 /**
203  * DOC: audio (int)
204  * Set HDMI/DPAudio. Only affects non-DC display handling. The default is -1 (Enabled), set 0 to disabled it.
205  */
206 MODULE_PARM_DESC(audio, "Audio enable (-1 = auto, 0 = disable, 1 = enable)");
207 module_param_named(audio, amdgpu_audio, int, 0444);
208
209 /**
210  * DOC: disp_priority (int)
211  * Set display Priority (1 = normal, 2 = high). Only affects non-DC display handling. The default is 0 (auto).
212  */
213 MODULE_PARM_DESC(disp_priority, "Display Priority (0 = auto, 1 = normal, 2 = high)");
214 module_param_named(disp_priority, amdgpu_disp_priority, int, 0444);
215
216 /**
217  * DOC: hw_i2c (int)
218  * To enable hw i2c engine. Only affects non-DC display handling. The default is 0 (Disabled).
219  */
220 MODULE_PARM_DESC(hw_i2c, "hw i2c engine enable (0 = disable)");
221 module_param_named(hw_i2c, amdgpu_hw_i2c, int, 0444);
222
223 /**
224  * DOC: pcie_gen2 (int)
225  * To disable PCIE Gen2/3 mode (0 = disable, 1 = enable). The default is -1 (auto, enabled).
226  */
227 MODULE_PARM_DESC(pcie_gen2, "PCIE Gen2 mode (-1 = auto, 0 = disable, 1 = enable)");
228 module_param_named(pcie_gen2, amdgpu_pcie_gen2, int, 0444);
229
230 /**
231  * DOC: msi (int)
232  * To disable Message Signaled Interrupts (MSI) functionality (1 = enable, 0 = disable). The default is -1 (auto, enabled).
233  */
234 MODULE_PARM_DESC(msi, "MSI support (1 = enable, 0 = disable, -1 = auto)");
235 module_param_named(msi, amdgpu_msi, int, 0444);
236
237 /**
238  * DOC: lockup_timeout (string)
239  * Set GPU scheduler timeout value in ms.
240  *
241  * The format can be [Non-Compute] or [GFX,Compute,SDMA,Video]. That is there can be one or
242  * multiple values specified. 0 and negative values are invalidated. They will be adjusted
243  * to the default timeout.
244  *
245  * - With one value specified, the setting will apply to all non-compute jobs.
246  * - With multiple values specified, the first one will be for GFX.
247  *   The second one is for Compute. The third and fourth ones are
248  *   for SDMA and Video.
249  *
250  * By default(with no lockup_timeout settings), the timeout for all non-compute(GFX, SDMA and Video)
251  * jobs is 10000. And there is no timeout enforced on compute jobs.
252  */
253 MODULE_PARM_DESC(lockup_timeout, "GPU lockup timeout in ms (default: 10000 for non-compute jobs and infinity timeout for compute jobs."
254                 " 0: keep default value. negative: infinity timeout), "
255                 "format is [Non-Compute] or [GFX,Compute,SDMA,Video]");
256 module_param_string(lockup_timeout, amdgpu_lockup_timeout, sizeof(amdgpu_lockup_timeout), 0444);
257
258 /**
259  * DOC: dpm (int)
260  * Override for dynamic power management setting
261  * (0 = disable, 1 = enable, 2 = enable sw smu driver for vega20)
262  * The default is -1 (auto).
263  */
264 MODULE_PARM_DESC(dpm, "DPM support (1 = enable, 0 = disable, -1 = auto)");
265 module_param_named(dpm, amdgpu_dpm, int, 0444);
266
267 /**
268  * DOC: fw_load_type (int)
269  * Set different firmware loading type for debugging (0 = direct, 1 = SMU, 2 = PSP). The default is -1 (auto).
270  */
271 MODULE_PARM_DESC(fw_load_type, "firmware loading type (0 = direct, 1 = SMU, 2 = PSP, -1 = auto)");
272 module_param_named(fw_load_type, amdgpu_fw_load_type, int, 0444);
273
274 /**
275  * DOC: aspm (int)
276  * To disable ASPM (1 = enable, 0 = disable). The default is -1 (auto, enabled).
277  */
278 MODULE_PARM_DESC(aspm, "ASPM support (1 = enable, 0 = disable, -1 = auto)");
279 module_param_named(aspm, amdgpu_aspm, int, 0444);
280
281 /**
282  * DOC: runpm (int)
283  * Override for runtime power management control for dGPUs in PX/HG laptops. The amdgpu driver can dynamically power down
284  * the dGPU on PX/HG laptops when it is idle. The default is -1 (auto enable). Setting the value to 0 disables this functionality.
285  */
286 MODULE_PARM_DESC(runpm, "PX runtime pm (1 = force enable, 0 = disable, -1 = PX only default)");
287 module_param_named(runpm, amdgpu_runtime_pm, int, 0444);
288
289 /**
290  * DOC: ip_block_mask (uint)
291  * Override what IP blocks are enabled on the GPU. Each GPU is a collection of IP blocks (gfx, display, video, etc.).
292  * Use this parameter to disable specific blocks. Note that the IP blocks do not have a fixed index. Some asics may not have
293  * some IPs or may include multiple instances of an IP so the ordering various from asic to asic. See the driver output in
294  * the kernel log for the list of IPs on the asic. The default is 0xffffffff (enable all blocks on a device).
295  */
296 MODULE_PARM_DESC(ip_block_mask, "IP Block Mask (all blocks enabled (default))");
297 module_param_named(ip_block_mask, amdgpu_ip_block_mask, uint, 0444);
298
299 /**
300  * DOC: bapm (int)
301  * Bidirectional Application Power Management (BAPM) used to dynamically share TDP between CPU and GPU. Set value 0 to disable it.
302  * The default -1 (auto, enabled)
303  */
304 MODULE_PARM_DESC(bapm, "BAPM support (1 = enable, 0 = disable, -1 = auto)");
305 module_param_named(bapm, amdgpu_bapm, int, 0444);
306
307 /**
308  * DOC: deep_color (int)
309  * Set 1 to enable Deep Color support. Only affects non-DC display handling. The default is 0 (disabled).
310  */
311 MODULE_PARM_DESC(deep_color, "Deep Color support (1 = enable, 0 = disable (default))");
312 module_param_named(deep_color, amdgpu_deep_color, int, 0444);
313
314 /**
315  * DOC: vm_size (int)
316  * Override the size of the GPU's per client virtual address space in GiB.  The default is -1 (automatic for each asic).
317  */
318 MODULE_PARM_DESC(vm_size, "VM address space size in gigabytes (default 64GB)");
319 module_param_named(vm_size, amdgpu_vm_size, int, 0444);
320
321 /**
322  * DOC: vm_fragment_size (int)
323  * Override VM fragment size in bits (4, 5, etc. 4 = 64K, 9 = 2M). The default is -1 (automatic for each asic).
324  */
325 MODULE_PARM_DESC(vm_fragment_size, "VM fragment size in bits (4, 5, etc. 4 = 64K (default), Max 9 = 2M)");
326 module_param_named(vm_fragment_size, amdgpu_vm_fragment_size, int, 0444);
327
328 /**
329  * DOC: vm_block_size (int)
330  * Override VM page table size in bits (default depending on vm_size and hw setup). The default is -1 (automatic for each asic).
331  */
332 MODULE_PARM_DESC(vm_block_size, "VM page table size in bits (default depending on vm_size)");
333 module_param_named(vm_block_size, amdgpu_vm_block_size, int, 0444);
334
335 /**
336  * DOC: vm_fault_stop (int)
337  * Stop on VM fault for debugging (0 = never, 1 = print first, 2 = always). The default is 0 (No stop).
338  */
339 MODULE_PARM_DESC(vm_fault_stop, "Stop on VM fault (0 = never (default), 1 = print first, 2 = always)");
340 module_param_named(vm_fault_stop, amdgpu_vm_fault_stop, int, 0444);
341
342 /**
343  * DOC: vm_debug (int)
344  * Debug VM handling (0 = disabled, 1 = enabled). The default is 0 (Disabled).
345  */
346 MODULE_PARM_DESC(vm_debug, "Debug VM handling (0 = disabled (default), 1 = enabled)");
347 module_param_named(vm_debug, amdgpu_vm_debug, int, 0644);
348
349 /**
350  * DOC: vm_update_mode (int)
351  * Override VM update mode. VM updated by using CPU (0 = never, 1 = Graphics only, 2 = Compute only, 3 = Both). The default
352  * is -1 (Only in large BAR(LB) systems Compute VM tables will be updated by CPU, otherwise 0, never).
353  */
354 MODULE_PARM_DESC(vm_update_mode, "VM update using CPU (0 = never (default except for large BAR(LB)), 1 = Graphics only, 2 = Compute only (default for LB), 3 = Both");
355 module_param_named(vm_update_mode, amdgpu_vm_update_mode, int, 0444);
356
357 /**
358  * DOC: exp_hw_support (int)
359  * Enable experimental hw support (1 = enable). The default is 0 (disabled).
360  */
361 MODULE_PARM_DESC(exp_hw_support, "experimental hw support (1 = enable, 0 = disable (default))");
362 module_param_named(exp_hw_support, amdgpu_exp_hw_support, int, 0444);
363
364 /**
365  * DOC: dc (int)
366  * Disable/Enable Display Core driver for debugging (1 = enable, 0 = disable). The default is -1 (automatic for each asic).
367  */
368 MODULE_PARM_DESC(dc, "Display Core driver (1 = enable, 0 = disable, -1 = auto (default))");
369 module_param_named(dc, amdgpu_dc, int, 0444);
370
371 /**
372  * DOC: sched_jobs (int)
373  * Override the max number of jobs supported in the sw queue. The default is 32.
374  */
375 MODULE_PARM_DESC(sched_jobs, "the max number of jobs supported in the sw queue (default 32)");
376 module_param_named(sched_jobs, amdgpu_sched_jobs, int, 0444);
377
378 /**
379  * DOC: sched_hw_submission (int)
380  * Override the max number of HW submissions. The default is 2.
381  */
382 MODULE_PARM_DESC(sched_hw_submission, "the max number of HW submissions (default 2)");
383 module_param_named(sched_hw_submission, amdgpu_sched_hw_submission, int, 0444);
384
385 /**
386  * DOC: ppfeaturemask (uint)
387  * Override power features enabled. See enum PP_FEATURE_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
388  * The default is the current set of stable power features.
389  */
390 MODULE_PARM_DESC(ppfeaturemask, "all power features enabled (default))");
391 module_param_named(ppfeaturemask, amdgpu_pp_feature_mask, uint, 0444);
392
393 /**
394  * DOC: pcie_gen_cap (uint)
395  * Override PCIE gen speed capabilities. See the CAIL flags in drivers/gpu/drm/amd/include/amd_pcie.h.
396  * The default is 0 (automatic for each asic).
397  */
398 MODULE_PARM_DESC(pcie_gen_cap, "PCIE Gen Caps (0: autodetect (default))");
399 module_param_named(pcie_gen_cap, amdgpu_pcie_gen_cap, uint, 0444);
400
401 /**
402  * DOC: pcie_lane_cap (uint)
403  * Override PCIE lanes capabilities. See the CAIL flags in drivers/gpu/drm/amd/include/amd_pcie.h.
404  * The default is 0 (automatic for each asic).
405  */
406 MODULE_PARM_DESC(pcie_lane_cap, "PCIE Lane Caps (0: autodetect (default))");
407 module_param_named(pcie_lane_cap, amdgpu_pcie_lane_cap, uint, 0444);
408
409 /**
410  * DOC: cg_mask (uint)
411  * Override Clockgating features enabled on GPU (0 = disable clock gating). See the AMD_CG_SUPPORT flags in
412  * drivers/gpu/drm/amd/include/amd_shared.h. The default is 0xffffffff (all enabled).
413  */
414 MODULE_PARM_DESC(cg_mask, "Clockgating flags mask (0 = disable clock gating)");
415 module_param_named(cg_mask, amdgpu_cg_mask, uint, 0444);
416
417 /**
418  * DOC: pg_mask (uint)
419  * Override Powergating features enabled on GPU (0 = disable power gating). See the AMD_PG_SUPPORT flags in
420  * drivers/gpu/drm/amd/include/amd_shared.h. The default is 0xffffffff (all enabled).
421  */
422 MODULE_PARM_DESC(pg_mask, "Powergating flags mask (0 = disable power gating)");
423 module_param_named(pg_mask, amdgpu_pg_mask, uint, 0444);
424
425 /**
426  * DOC: sdma_phase_quantum (uint)
427  * Override SDMA context switch phase quantum (x 1K GPU clock cycles, 0 = no change). The default is 32.
428  */
429 MODULE_PARM_DESC(sdma_phase_quantum, "SDMA context switch phase quantum (x 1K GPU clock cycles, 0 = no change (default 32))");
430 module_param_named(sdma_phase_quantum, amdgpu_sdma_phase_quantum, uint, 0444);
431
432 /**
433  * DOC: disable_cu (charp)
434  * Set to disable CUs (It's set like se.sh.cu,...). The default is NULL.
435  */
436 MODULE_PARM_DESC(disable_cu, "Disable CUs (se.sh.cu,...)");
437 module_param_named(disable_cu, amdgpu_disable_cu, charp, 0444);
438
439 /**
440  * DOC: virtual_display (charp)
441  * Set to enable virtual display feature. This feature provides a virtual display hardware on headless boards
442  * or in virtualized environments. It will be set like xxxx:xx:xx.x,x;xxxx:xx:xx.x,x. It's the pci address of
443  * the device, plus the number of crtcs to expose. E.g., 0000:26:00.0,4 would enable 4 virtual crtcs on the pci
444  * device at 26:00.0. The default is NULL.
445  */
446 MODULE_PARM_DESC(virtual_display,
447                  "Enable virtual display feature (the virtual_display will be set like xxxx:xx:xx.x,x;xxxx:xx:xx.x,x)");
448 module_param_named(virtual_display, amdgpu_virtual_display, charp, 0444);
449
450 /**
451  * DOC: job_hang_limit (int)
452  * Set how much time allow a job hang and not drop it. The default is 0.
453  */
454 MODULE_PARM_DESC(job_hang_limit, "how much time allow a job hang and not drop it (default 0)");
455 module_param_named(job_hang_limit, amdgpu_job_hang_limit, int ,0444);
456
457 /**
458  * DOC: lbpw (int)
459  * Override Load Balancing Per Watt (LBPW) support (1 = enable, 0 = disable). The default is -1 (auto, enabled).
460  */
461 MODULE_PARM_DESC(lbpw, "Load Balancing Per Watt (LBPW) support (1 = enable, 0 = disable, -1 = auto)");
462 module_param_named(lbpw, amdgpu_lbpw, int, 0444);
463
464 MODULE_PARM_DESC(compute_multipipe, "Force compute queues to be spread across pipes (1 = enable, 0 = disable, -1 = auto)");
465 module_param_named(compute_multipipe, amdgpu_compute_multipipe, int, 0444);
466
467 /**
468  * DOC: gpu_recovery (int)
469  * Set to enable GPU recovery mechanism (1 = enable, 0 = disable). The default is -1 (auto, disabled except SRIOV).
470  */
471 MODULE_PARM_DESC(gpu_recovery, "Enable GPU recovery mechanism, (1 = enable, 0 = disable, -1 = auto)");
472 module_param_named(gpu_recovery, amdgpu_gpu_recovery, int, 0444);
473
474 /**
475  * DOC: emu_mode (int)
476  * Set value 1 to enable emulation mode. This is only needed when running on an emulator. The default is 0 (disabled).
477  */
478 MODULE_PARM_DESC(emu_mode, "Emulation mode, (1 = enable, 0 = disable)");
479 module_param_named(emu_mode, amdgpu_emu_mode, int, 0444);
480
481 /**
482  * DOC: ras_enable (int)
483  * Enable RAS features on the GPU (0 = disable, 1 = enable, -1 = auto (default))
484  */
485 MODULE_PARM_DESC(ras_enable, "Enable RAS features on the GPU (0 = disable, 1 = enable, -1 = auto (default))");
486 module_param_named(ras_enable, amdgpu_ras_enable, int, 0444);
487
488 /**
489  * DOC: ras_mask (uint)
490  * Mask of RAS features to enable (default 0xffffffff), only valid when ras_enable == 1
491  * See the flags in drivers/gpu/drm/amd/amdgpu/amdgpu_ras.h
492  */
493 MODULE_PARM_DESC(ras_mask, "Mask of RAS features to enable (default 0xffffffff), only valid when ras_enable == 1");
494 module_param_named(ras_mask, amdgpu_ras_mask, uint, 0444);
495
496 /**
497  * DOC: si_support (int)
498  * Set SI support driver. This parameter works after set config CONFIG_DRM_AMDGPU_SI. For SI asic, when radeon driver is enabled,
499  * set value 0 to use radeon driver, while set value 1 to use amdgpu driver. The default is using radeon driver when it available,
500  * otherwise using amdgpu driver.
501  */
502 #ifdef CONFIG_DRM_AMDGPU_SI
503
504 #if defined(CONFIG_DRM_RADEON) || defined(CONFIG_DRM_RADEON_MODULE)
505 int amdgpu_si_support = 0;
506 MODULE_PARM_DESC(si_support, "SI support (1 = enabled, 0 = disabled (default))");
507 #else
508 int amdgpu_si_support = 1;
509 MODULE_PARM_DESC(si_support, "SI support (1 = enabled (default), 0 = disabled)");
510 #endif
511
512 module_param_named(si_support, amdgpu_si_support, int, 0444);
513 #endif
514
515 /**
516  * DOC: cik_support (int)
517  * Set CIK support driver. This parameter works after set config CONFIG_DRM_AMDGPU_CIK. For CIK asic, when radeon driver is enabled,
518  * set value 0 to use radeon driver, while set value 1 to use amdgpu driver. The default is using radeon driver when it available,
519  * otherwise using amdgpu driver.
520  */
521 #ifdef CONFIG_DRM_AMDGPU_CIK
522
523 #if defined(CONFIG_DRM_RADEON) || defined(CONFIG_DRM_RADEON_MODULE)
524 int amdgpu_cik_support = 0;
525 MODULE_PARM_DESC(cik_support, "CIK support (1 = enabled, 0 = disabled (default))");
526 #else
527 int amdgpu_cik_support = 1;
528 MODULE_PARM_DESC(cik_support, "CIK support (1 = enabled (default), 0 = disabled)");
529 #endif
530
531 module_param_named(cik_support, amdgpu_cik_support, int, 0444);
532 #endif
533
534 /**
535  * DOC: smu_memory_pool_size (uint)
536  * It is used to reserve gtt for smu debug usage, setting value 0 to disable it. The actual size is value * 256MiB.
537  * E.g. 0x1 = 256Mbyte, 0x2 = 512Mbyte, 0x4 = 1 Gbyte, 0x8 = 2GByte. The default is 0 (disabled).
538  */
539 MODULE_PARM_DESC(smu_memory_pool_size,
540         "reserve gtt for smu debug usage, 0 = disable,"
541                 "0x1 = 256Mbyte, 0x2 = 512Mbyte, 0x4 = 1 Gbyte, 0x8 = 2GByte");
542 module_param_named(smu_memory_pool_size, amdgpu_smu_memory_pool_size, uint, 0444);
543
544 /**
545  * DOC: async_gfx_ring (int)
546  * It is used to enable gfx rings that could be configured with different prioritites or equal priorities
547  */
548 MODULE_PARM_DESC(async_gfx_ring,
549         "Asynchronous GFX rings that could be configured with either different priorities (HP3D ring and LP3D ring), or equal priorities (0 = disabled, 1 = enabled (default))");
550 module_param_named(async_gfx_ring, amdgpu_async_gfx_ring, int, 0444);
551
552 /**
553  * DOC: mcbp (int)
554  * It is used to enable mid command buffer preemption. (0 = disabled (default), 1 = enabled)
555  */
556 MODULE_PARM_DESC(mcbp,
557         "Enable Mid-command buffer preemption (0 = disabled (default), 1 = enabled)");
558 module_param_named(mcbp, amdgpu_mcbp, int, 0444);
559
560 /**
561  * DOC: discovery (int)
562  * Allow driver to discover hardware IP information from IP Discovery table at the top of VRAM.
563  * (-1 = auto (default), 0 = disabled, 1 = enabled)
564  */
565 MODULE_PARM_DESC(discovery,
566         "Allow driver to discover hardware IPs from IP Discovery table at the top of VRAM");
567 module_param_named(discovery, amdgpu_discovery, int, 0444);
568
569 /**
570  * DOC: mes (int)
571  * Enable Micro Engine Scheduler. This is a new hw scheduling engine for gfx, sdma, and compute.
572  * (0 = disabled (default), 1 = enabled)
573  */
574 MODULE_PARM_DESC(mes,
575         "Enable Micro Engine Scheduler (0 = disabled (default), 1 = enabled)");
576 module_param_named(mes, amdgpu_mes, int, 0444);
577
578 MODULE_PARM_DESC(noretry,
579         "Disable retry faults (0 = retry enabled, 1 = retry disabled (default))");
580 module_param_named(noretry, amdgpu_noretry, int, 0644);
581
582 /**
583  * DOC: force_asic_type (int)
584  * A non negative value used to specify the asic type for all supported GPUs.
585  */
586 MODULE_PARM_DESC(force_asic_type,
587         "A non negative value used to specify the asic type for all supported GPUs");
588 module_param_named(force_asic_type, amdgpu_force_asic_type, int, 0444);
589
590
591
592 #ifdef CONFIG_HSA_AMD
593 /**
594  * DOC: sched_policy (int)
595  * Set scheduling policy. Default is HWS(hardware scheduling) with over-subscription.
596  * Setting 1 disables over-subscription. Setting 2 disables HWS and statically
597  * assigns queues to HQDs.
598  */
599 int sched_policy = KFD_SCHED_POLICY_HWS;
600 module_param(sched_policy, int, 0444);
601 MODULE_PARM_DESC(sched_policy,
602         "Scheduling policy (0 = HWS (Default), 1 = HWS without over-subscription, 2 = Non-HWS (Used for debugging only)");
603
604 /**
605  * DOC: hws_max_conc_proc (int)
606  * Maximum number of processes that HWS can schedule concurrently. The maximum is the
607  * number of VMIDs assigned to the HWS, which is also the default.
608  */
609 int hws_max_conc_proc = 8;
610 module_param(hws_max_conc_proc, int, 0444);
611 MODULE_PARM_DESC(hws_max_conc_proc,
612         "Max # processes HWS can execute concurrently when sched_policy=0 (0 = no concurrency, #VMIDs for KFD = Maximum(default))");
613
614 /**
615  * DOC: cwsr_enable (int)
616  * CWSR(compute wave store and resume) allows the GPU to preempt shader execution in
617  * the middle of a compute wave. Default is 1 to enable this feature. Setting 0
618  * disables it.
619  */
620 int cwsr_enable = 1;
621 module_param(cwsr_enable, int, 0444);
622 MODULE_PARM_DESC(cwsr_enable, "CWSR enable (0 = Off, 1 = On (Default))");
623
624 /**
625  * DOC: max_num_of_queues_per_device (int)
626  * Maximum number of queues per device. Valid setting is between 1 and 4096. Default
627  * is 4096.
628  */
629 int max_num_of_queues_per_device = KFD_MAX_NUM_OF_QUEUES_PER_DEVICE_DEFAULT;
630 module_param(max_num_of_queues_per_device, int, 0444);
631 MODULE_PARM_DESC(max_num_of_queues_per_device,
632         "Maximum number of supported queues per device (1 = Minimum, 4096 = default)");
633
634 /**
635  * DOC: send_sigterm (int)
636  * Send sigterm to HSA process on unhandled exceptions. Default is not to send sigterm
637  * but just print errors on dmesg. Setting 1 enables sending sigterm.
638  */
639 int send_sigterm;
640 module_param(send_sigterm, int, 0444);
641 MODULE_PARM_DESC(send_sigterm,
642         "Send sigterm to HSA process on unhandled exception (0 = disable, 1 = enable)");
643
644 /**
645  * DOC: debug_largebar (int)
646  * Set debug_largebar as 1 to enable simulating large-bar capability on non-large bar
647  * system. This limits the VRAM size reported to ROCm applications to the visible
648  * size, usually 256MB.
649  * Default value is 0, diabled.
650  */
651 int debug_largebar;
652 module_param(debug_largebar, int, 0444);
653 MODULE_PARM_DESC(debug_largebar,
654         "Debug large-bar flag used to simulate large-bar capability on non-large bar machine (0 = disable, 1 = enable)");
655
656 /**
657  * DOC: ignore_crat (int)
658  * Ignore CRAT table during KFD initialization. By default, KFD uses the ACPI CRAT
659  * table to get information about AMD APUs. This option can serve as a workaround on
660  * systems with a broken CRAT table.
661  */
662 int ignore_crat;
663 module_param(ignore_crat, int, 0444);
664 MODULE_PARM_DESC(ignore_crat,
665         "Ignore CRAT table during KFD initialization (0 = use CRAT (default), 1 = ignore CRAT)");
666
667 /**
668  * DOC: halt_if_hws_hang (int)
669  * Halt if HWS hang is detected. Default value, 0, disables the halt on hang.
670  * Setting 1 enables halt on hang.
671  */
672 int halt_if_hws_hang;
673 module_param(halt_if_hws_hang, int, 0644);
674 MODULE_PARM_DESC(halt_if_hws_hang, "Halt if HWS hang is detected (0 = off (default), 1 = on)");
675
676 /**
677  * DOC: hws_gws_support(bool)
678  * Whether HWS support gws barriers. Default value: false (not supported)
679  * This will be replaced with a MEC firmware version check once firmware
680  * is ready
681  */
682 bool hws_gws_support;
683 module_param(hws_gws_support, bool, 0444);
684 MODULE_PARM_DESC(hws_gws_support, "MEC FW support gws barriers (false = not supported (Default), true = supported)");
685
686 /**
687   * DOC: queue_preemption_timeout_ms (int)
688   * queue preemption timeout in ms (1 = Minimum, 9000 = default)
689   */
690 int queue_preemption_timeout_ms = 9000;
691 module_param(queue_preemption_timeout_ms, int, 0644);
692 MODULE_PARM_DESC(queue_preemption_timeout_ms, "queue preemption timeout in ms (1 = Minimum, 9000 = default)");
693 #endif
694
695 /**
696  * DOC: dcfeaturemask (uint)
697  * Override display features enabled. See enum DC_FEATURE_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
698  * The default is the current set of stable display features.
699  */
700 MODULE_PARM_DESC(dcfeaturemask, "all stable DC features enabled (default))");
701 module_param_named(dcfeaturemask, amdgpu_dc_feature_mask, uint, 0444);
702
703 /**
704  * DOC: abmlevel (uint)
705  * Override the default ABM (Adaptive Backlight Management) level used for DC
706  * enabled hardware. Requires DMCU to be supported and loaded.
707  * Valid levels are 0-4. A value of 0 indicates that ABM should be disabled by
708  * default. Values 1-4 control the maximum allowable brightness reduction via
709  * the ABM algorithm, with 1 being the least reduction and 4 being the most
710  * reduction.
711  *
712  * Defaults to 0, or disabled. Userspace can still override this level later
713  * after boot.
714  */
715 uint amdgpu_dm_abm_level = 0;
716 MODULE_PARM_DESC(abmlevel, "ABM level (0 = off (default), 1-4 = backlight reduction level) ");
717 module_param_named(abmlevel, amdgpu_dm_abm_level, uint, 0444);
718
719 static const struct pci_device_id pciidlist[] = {
720 #ifdef  CONFIG_DRM_AMDGPU_SI
721         {0x1002, 0x6780, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
722         {0x1002, 0x6784, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
723         {0x1002, 0x6788, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
724         {0x1002, 0x678A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
725         {0x1002, 0x6790, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
726         {0x1002, 0x6791, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
727         {0x1002, 0x6792, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
728         {0x1002, 0x6798, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
729         {0x1002, 0x6799, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
730         {0x1002, 0x679A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
731         {0x1002, 0x679B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
732         {0x1002, 0x679E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
733         {0x1002, 0x679F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
734         {0x1002, 0x6800, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
735         {0x1002, 0x6801, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
736         {0x1002, 0x6802, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
737         {0x1002, 0x6806, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
738         {0x1002, 0x6808, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
739         {0x1002, 0x6809, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
740         {0x1002, 0x6810, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
741         {0x1002, 0x6811, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
742         {0x1002, 0x6816, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
743         {0x1002, 0x6817, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
744         {0x1002, 0x6818, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
745         {0x1002, 0x6819, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
746         {0x1002, 0x6600, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
747         {0x1002, 0x6601, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
748         {0x1002, 0x6602, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
749         {0x1002, 0x6603, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
750         {0x1002, 0x6604, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
751         {0x1002, 0x6605, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
752         {0x1002, 0x6606, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
753         {0x1002, 0x6607, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
754         {0x1002, 0x6608, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
755         {0x1002, 0x6610, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
756         {0x1002, 0x6611, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
757         {0x1002, 0x6613, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
758         {0x1002, 0x6617, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
759         {0x1002, 0x6620, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
760         {0x1002, 0x6621, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
761         {0x1002, 0x6623, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
762         {0x1002, 0x6631, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
763         {0x1002, 0x6820, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
764         {0x1002, 0x6821, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
765         {0x1002, 0x6822, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
766         {0x1002, 0x6823, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
767         {0x1002, 0x6824, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
768         {0x1002, 0x6825, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
769         {0x1002, 0x6826, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
770         {0x1002, 0x6827, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
771         {0x1002, 0x6828, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
772         {0x1002, 0x6829, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
773         {0x1002, 0x682A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
774         {0x1002, 0x682B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
775         {0x1002, 0x682C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
776         {0x1002, 0x682D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
777         {0x1002, 0x682F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
778         {0x1002, 0x6830, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
779         {0x1002, 0x6831, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
780         {0x1002, 0x6835, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
781         {0x1002, 0x6837, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
782         {0x1002, 0x6838, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
783         {0x1002, 0x6839, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
784         {0x1002, 0x683B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
785         {0x1002, 0x683D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
786         {0x1002, 0x683F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
787         {0x1002, 0x6660, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
788         {0x1002, 0x6663, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
789         {0x1002, 0x6664, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
790         {0x1002, 0x6665, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
791         {0x1002, 0x6667, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
792         {0x1002, 0x666F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
793 #endif
794 #ifdef CONFIG_DRM_AMDGPU_CIK
795         /* Kaveri */
796         {0x1002, 0x1304, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
797         {0x1002, 0x1305, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
798         {0x1002, 0x1306, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
799         {0x1002, 0x1307, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
800         {0x1002, 0x1309, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
801         {0x1002, 0x130A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
802         {0x1002, 0x130B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
803         {0x1002, 0x130C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
804         {0x1002, 0x130D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
805         {0x1002, 0x130E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
806         {0x1002, 0x130F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
807         {0x1002, 0x1310, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
808         {0x1002, 0x1311, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
809         {0x1002, 0x1312, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
810         {0x1002, 0x1313, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
811         {0x1002, 0x1315, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
812         {0x1002, 0x1316, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
813         {0x1002, 0x1317, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
814         {0x1002, 0x1318, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
815         {0x1002, 0x131B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
816         {0x1002, 0x131C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
817         {0x1002, 0x131D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
818         /* Bonaire */
819         {0x1002, 0x6640, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
820         {0x1002, 0x6641, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
821         {0x1002, 0x6646, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
822         {0x1002, 0x6647, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
823         {0x1002, 0x6649, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
824         {0x1002, 0x6650, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
825         {0x1002, 0x6651, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
826         {0x1002, 0x6658, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
827         {0x1002, 0x665c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
828         {0x1002, 0x665d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
829         {0x1002, 0x665f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
830         /* Hawaii */
831         {0x1002, 0x67A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
832         {0x1002, 0x67A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
833         {0x1002, 0x67A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
834         {0x1002, 0x67A8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
835         {0x1002, 0x67A9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
836         {0x1002, 0x67AA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
837         {0x1002, 0x67B0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
838         {0x1002, 0x67B1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
839         {0x1002, 0x67B8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
840         {0x1002, 0x67B9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
841         {0x1002, 0x67BA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
842         {0x1002, 0x67BE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
843         /* Kabini */
844         {0x1002, 0x9830, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
845         {0x1002, 0x9831, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
846         {0x1002, 0x9832, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
847         {0x1002, 0x9833, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
848         {0x1002, 0x9834, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
849         {0x1002, 0x9835, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
850         {0x1002, 0x9836, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
851         {0x1002, 0x9837, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
852         {0x1002, 0x9838, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
853         {0x1002, 0x9839, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
854         {0x1002, 0x983a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
855         {0x1002, 0x983b, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
856         {0x1002, 0x983c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
857         {0x1002, 0x983d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
858         {0x1002, 0x983e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
859         {0x1002, 0x983f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
860         /* mullins */
861         {0x1002, 0x9850, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
862         {0x1002, 0x9851, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
863         {0x1002, 0x9852, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
864         {0x1002, 0x9853, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
865         {0x1002, 0x9854, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
866         {0x1002, 0x9855, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
867         {0x1002, 0x9856, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
868         {0x1002, 0x9857, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
869         {0x1002, 0x9858, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
870         {0x1002, 0x9859, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
871         {0x1002, 0x985A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
872         {0x1002, 0x985B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
873         {0x1002, 0x985C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
874         {0x1002, 0x985D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
875         {0x1002, 0x985E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
876         {0x1002, 0x985F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
877 #endif
878         /* topaz */
879         {0x1002, 0x6900, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
880         {0x1002, 0x6901, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
881         {0x1002, 0x6902, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
882         {0x1002, 0x6903, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
883         {0x1002, 0x6907, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
884         /* tonga */
885         {0x1002, 0x6920, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
886         {0x1002, 0x6921, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
887         {0x1002, 0x6928, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
888         {0x1002, 0x6929, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
889         {0x1002, 0x692B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
890         {0x1002, 0x692F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
891         {0x1002, 0x6930, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
892         {0x1002, 0x6938, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
893         {0x1002, 0x6939, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
894         /* fiji */
895         {0x1002, 0x7300, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_FIJI},
896         {0x1002, 0x730F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_FIJI},
897         /* carrizo */
898         {0x1002, 0x9870, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
899         {0x1002, 0x9874, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
900         {0x1002, 0x9875, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
901         {0x1002, 0x9876, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
902         {0x1002, 0x9877, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
903         /* stoney */
904         {0x1002, 0x98E4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_STONEY|AMD_IS_APU},
905         /* Polaris11 */
906         {0x1002, 0x67E0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
907         {0x1002, 0x67E3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
908         {0x1002, 0x67E8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
909         {0x1002, 0x67EB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
910         {0x1002, 0x67EF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
911         {0x1002, 0x67FF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
912         {0x1002, 0x67E1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
913         {0x1002, 0x67E7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
914         {0x1002, 0x67E9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
915         /* Polaris10 */
916         {0x1002, 0x67C0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
917         {0x1002, 0x67C1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
918         {0x1002, 0x67C2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
919         {0x1002, 0x67C4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
920         {0x1002, 0x67C7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
921         {0x1002, 0x67D0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
922         {0x1002, 0x67DF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
923         {0x1002, 0x67C8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
924         {0x1002, 0x67C9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
925         {0x1002, 0x67CA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
926         {0x1002, 0x67CC, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
927         {0x1002, 0x67CF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
928         {0x1002, 0x6FDF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
929         /* Polaris12 */
930         {0x1002, 0x6980, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
931         {0x1002, 0x6981, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
932         {0x1002, 0x6985, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
933         {0x1002, 0x6986, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
934         {0x1002, 0x6987, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
935         {0x1002, 0x6995, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
936         {0x1002, 0x6997, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
937         {0x1002, 0x699F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
938         /* VEGAM */
939         {0x1002, 0x694C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
940         {0x1002, 0x694E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
941         {0x1002, 0x694F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
942         /* Vega 10 */
943         {0x1002, 0x6860, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
944         {0x1002, 0x6861, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
945         {0x1002, 0x6862, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
946         {0x1002, 0x6863, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
947         {0x1002, 0x6864, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
948         {0x1002, 0x6867, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
949         {0x1002, 0x6868, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
950         {0x1002, 0x6869, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
951         {0x1002, 0x686a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
952         {0x1002, 0x686b, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
953         {0x1002, 0x686c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
954         {0x1002, 0x686d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
955         {0x1002, 0x686e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
956         {0x1002, 0x686f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
957         {0x1002, 0x687f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
958         /* Vega 12 */
959         {0x1002, 0x69A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
960         {0x1002, 0x69A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
961         {0x1002, 0x69A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
962         {0x1002, 0x69A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
963         {0x1002, 0x69AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
964         /* Vega 20 */
965         {0x1002, 0x66A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
966         {0x1002, 0x66A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
967         {0x1002, 0x66A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
968         {0x1002, 0x66A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
969         {0x1002, 0x66A4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
970         {0x1002, 0x66A7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
971         {0x1002, 0x66AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
972         /* Raven */
973         {0x1002, 0x15dd, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RAVEN|AMD_IS_APU},
974         {0x1002, 0x15d8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RAVEN|AMD_IS_APU},
975         /* Arcturus */
976         {0x1002, 0x738C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS|AMD_EXP_HW_SUPPORT},
977         {0x1002, 0x7388, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS|AMD_EXP_HW_SUPPORT},
978         {0x1002, 0x738E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS|AMD_EXP_HW_SUPPORT},
979         {0x1002, 0x7390, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS|AMD_EXP_HW_SUPPORT},
980         /* Navi10 */
981         {0x1002, 0x7310, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
982         {0x1002, 0x7312, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
983         {0x1002, 0x7318, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
984         {0x1002, 0x7319, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
985         {0x1002, 0x731A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
986         {0x1002, 0x731B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
987         {0x1002, 0x731F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
988         /* Navi14 */
989         {0x1002, 0x7340, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14|AMD_EXP_HW_SUPPORT},
990         {0x1002, 0x7341, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14|AMD_EXP_HW_SUPPORT},
991         {0x1002, 0x7347, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14|AMD_EXP_HW_SUPPORT},
992
993         /* Renoir */
994         {0x1002, 0x1636, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RENOIR|AMD_IS_APU|AMD_EXP_HW_SUPPORT},
995
996         /* Navi12 */
997         {0x1002, 0x7360, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI12|AMD_EXP_HW_SUPPORT},
998         {0x1002, 0x7362, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI12|AMD_EXP_HW_SUPPORT},
999
1000         {0, 0, 0}
1001 };
1002
1003 MODULE_DEVICE_TABLE(pci, pciidlist);
1004
1005 static struct drm_driver kms_driver;
1006
1007 static int amdgpu_pci_probe(struct pci_dev *pdev,
1008                             const struct pci_device_id *ent)
1009 {
1010         struct drm_device *dev;
1011         unsigned long flags = ent->driver_data;
1012         int ret, retry = 0;
1013         bool supports_atomic = false;
1014
1015         if (!amdgpu_virtual_display &&
1016             amdgpu_device_asic_has_dc_support(flags & AMD_ASIC_MASK))
1017                 supports_atomic = true;
1018
1019         if ((flags & AMD_EXP_HW_SUPPORT) && !amdgpu_exp_hw_support) {
1020                 DRM_INFO("This hardware requires experimental hardware support.\n"
1021                          "See modparam exp_hw_support\n");
1022                 return -ENODEV;
1023         }
1024
1025         /* Get rid of things like offb */
1026         ret = drm_fb_helper_remove_conflicting_pci_framebuffers(pdev, 0, "amdgpudrmfb");
1027         if (ret)
1028                 return ret;
1029
1030         dev = drm_dev_alloc(&kms_driver, &pdev->dev);
1031         if (IS_ERR(dev))
1032                 return PTR_ERR(dev);
1033
1034         if (!supports_atomic)
1035                 dev->driver_features &= ~DRIVER_ATOMIC;
1036
1037         ret = pci_enable_device(pdev);
1038         if (ret)
1039                 goto err_free;
1040
1041         dev->pdev = pdev;
1042
1043         pci_set_drvdata(pdev, dev);
1044
1045 retry_init:
1046         ret = drm_dev_register(dev, ent->driver_data);
1047         if (ret == -EAGAIN && ++retry <= 3) {
1048                 DRM_INFO("retry init %d\n", retry);
1049                 /* Don't request EX mode too frequently which is attacking */
1050                 msleep(5000);
1051                 goto retry_init;
1052         } else if (ret)
1053                 goto err_pci;
1054
1055         return 0;
1056
1057 err_pci:
1058         pci_disable_device(pdev);
1059 err_free:
1060         drm_dev_put(dev);
1061         return ret;
1062 }
1063
1064 static void
1065 amdgpu_pci_remove(struct pci_dev *pdev)
1066 {
1067         struct drm_device *dev = pci_get_drvdata(pdev);
1068
1069 #ifdef MODULE
1070         if (THIS_MODULE->state != MODULE_STATE_GOING)
1071 #endif
1072                 DRM_ERROR("Hotplug removal is not supported\n");
1073         drm_dev_unplug(dev);
1074         drm_dev_put(dev);
1075         pci_disable_device(pdev);
1076         pci_set_drvdata(pdev, NULL);
1077 }
1078
1079 static void
1080 amdgpu_pci_shutdown(struct pci_dev *pdev)
1081 {
1082         struct drm_device *dev = pci_get_drvdata(pdev);
1083         struct amdgpu_device *adev = dev->dev_private;
1084
1085         if (amdgpu_ras_intr_triggered())
1086                 return;
1087
1088         /* if we are running in a VM, make sure the device
1089          * torn down properly on reboot/shutdown.
1090          * unfortunately we can't detect certain
1091          * hypervisors so just do this all the time.
1092          */
1093         adev->mp1_state = PP_MP1_STATE_UNLOAD;
1094         amdgpu_device_ip_suspend(adev);
1095         adev->mp1_state = PP_MP1_STATE_NONE;
1096 }
1097
1098 static int amdgpu_pmops_suspend(struct device *dev)
1099 {
1100         struct drm_device *drm_dev = dev_get_drvdata(dev);
1101
1102         return amdgpu_device_suspend(drm_dev, true, true);
1103 }
1104
1105 static int amdgpu_pmops_resume(struct device *dev)
1106 {
1107         struct drm_device *drm_dev = dev_get_drvdata(dev);
1108
1109         /* GPU comes up enabled by the bios on resume */
1110         if (amdgpu_device_is_px(drm_dev)) {
1111                 pm_runtime_disable(dev);
1112                 pm_runtime_set_active(dev);
1113                 pm_runtime_enable(dev);
1114         }
1115
1116         return amdgpu_device_resume(drm_dev, true, true);
1117 }
1118
1119 static int amdgpu_pmops_freeze(struct device *dev)
1120 {
1121         struct drm_device *drm_dev = dev_get_drvdata(dev);
1122
1123         return amdgpu_device_suspend(drm_dev, false, true);
1124 }
1125
1126 static int amdgpu_pmops_thaw(struct device *dev)
1127 {
1128         struct drm_device *drm_dev = dev_get_drvdata(dev);
1129
1130         return amdgpu_device_resume(drm_dev, false, true);
1131 }
1132
1133 static int amdgpu_pmops_poweroff(struct device *dev)
1134 {
1135         struct drm_device *drm_dev = dev_get_drvdata(dev);
1136
1137         return amdgpu_device_suspend(drm_dev, true, true);
1138 }
1139
1140 static int amdgpu_pmops_restore(struct device *dev)
1141 {
1142         struct drm_device *drm_dev = dev_get_drvdata(dev);
1143
1144         return amdgpu_device_resume(drm_dev, false, true);
1145 }
1146
1147 static int amdgpu_pmops_runtime_suspend(struct device *dev)
1148 {
1149         struct pci_dev *pdev = to_pci_dev(dev);
1150         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1151         int ret;
1152
1153         if (!amdgpu_device_is_px(drm_dev)) {
1154                 pm_runtime_forbid(dev);
1155                 return -EBUSY;
1156         }
1157
1158         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
1159         drm_kms_helper_poll_disable(drm_dev);
1160
1161         ret = amdgpu_device_suspend(drm_dev, false, false);
1162         pci_save_state(pdev);
1163         pci_disable_device(pdev);
1164         pci_ignore_hotplug(pdev);
1165         if (amdgpu_is_atpx_hybrid())
1166                 pci_set_power_state(pdev, PCI_D3cold);
1167         else if (!amdgpu_has_atpx_dgpu_power_cntl())
1168                 pci_set_power_state(pdev, PCI_D3hot);
1169         drm_dev->switch_power_state = DRM_SWITCH_POWER_DYNAMIC_OFF;
1170
1171         return 0;
1172 }
1173
1174 static int amdgpu_pmops_runtime_resume(struct device *dev)
1175 {
1176         struct pci_dev *pdev = to_pci_dev(dev);
1177         struct drm_device *drm_dev = pci_get_drvdata(pdev);
1178         int ret;
1179
1180         if (!amdgpu_device_is_px(drm_dev))
1181                 return -EINVAL;
1182
1183         drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
1184
1185         if (amdgpu_is_atpx_hybrid() ||
1186             !amdgpu_has_atpx_dgpu_power_cntl())
1187                 pci_set_power_state(pdev, PCI_D0);
1188         pci_restore_state(pdev);
1189         ret = pci_enable_device(pdev);
1190         if (ret)
1191                 return ret;
1192         pci_set_master(pdev);
1193
1194         ret = amdgpu_device_resume(drm_dev, false, false);
1195         drm_kms_helper_poll_enable(drm_dev);
1196         drm_dev->switch_power_state = DRM_SWITCH_POWER_ON;
1197         return 0;
1198 }
1199
1200 static int amdgpu_pmops_runtime_idle(struct device *dev)
1201 {
1202         struct drm_device *drm_dev = dev_get_drvdata(dev);
1203         struct drm_crtc *crtc;
1204
1205         if (!amdgpu_device_is_px(drm_dev)) {
1206                 pm_runtime_forbid(dev);
1207                 return -EBUSY;
1208         }
1209
1210         list_for_each_entry(crtc, &drm_dev->mode_config.crtc_list, head) {
1211                 if (crtc->enabled) {
1212                         DRM_DEBUG_DRIVER("failing to power off - crtc active\n");
1213                         return -EBUSY;
1214                 }
1215         }
1216
1217         pm_runtime_mark_last_busy(dev);
1218         pm_runtime_autosuspend(dev);
1219         /* we don't want the main rpm_idle to call suspend - we want to autosuspend */
1220         return 1;
1221 }
1222
1223 long amdgpu_drm_ioctl(struct file *filp,
1224                       unsigned int cmd, unsigned long arg)
1225 {
1226         struct drm_file *file_priv = filp->private_data;
1227         struct drm_device *dev;
1228         long ret;
1229         dev = file_priv->minor->dev;
1230         ret = pm_runtime_get_sync(dev->dev);
1231         if (ret < 0)
1232                 return ret;
1233
1234         ret = drm_ioctl(filp, cmd, arg);
1235
1236         pm_runtime_mark_last_busy(dev->dev);
1237         pm_runtime_put_autosuspend(dev->dev);
1238         return ret;
1239 }
1240
1241 static const struct dev_pm_ops amdgpu_pm_ops = {
1242         .suspend = amdgpu_pmops_suspend,
1243         .resume = amdgpu_pmops_resume,
1244         .freeze = amdgpu_pmops_freeze,
1245         .thaw = amdgpu_pmops_thaw,
1246         .poweroff = amdgpu_pmops_poweroff,
1247         .restore = amdgpu_pmops_restore,
1248         .runtime_suspend = amdgpu_pmops_runtime_suspend,
1249         .runtime_resume = amdgpu_pmops_runtime_resume,
1250         .runtime_idle = amdgpu_pmops_runtime_idle,
1251 };
1252
1253 static int amdgpu_flush(struct file *f, fl_owner_t id)
1254 {
1255         struct drm_file *file_priv = f->private_data;
1256         struct amdgpu_fpriv *fpriv = file_priv->driver_priv;
1257         long timeout = MAX_WAIT_SCHED_ENTITY_Q_EMPTY;
1258
1259         timeout = amdgpu_ctx_mgr_entity_flush(&fpriv->ctx_mgr, timeout);
1260         timeout = amdgpu_vm_wait_idle(&fpriv->vm, timeout);
1261
1262         return timeout >= 0 ? 0 : timeout;
1263 }
1264
1265 static const struct file_operations amdgpu_driver_kms_fops = {
1266         .owner = THIS_MODULE,
1267         .open = drm_open,
1268         .flush = amdgpu_flush,
1269         .release = drm_release,
1270         .unlocked_ioctl = amdgpu_drm_ioctl,
1271         .mmap = amdgpu_mmap,
1272         .poll = drm_poll,
1273         .read = drm_read,
1274 #ifdef CONFIG_COMPAT
1275         .compat_ioctl = amdgpu_kms_compat_ioctl,
1276 #endif
1277 };
1278
1279 int amdgpu_file_to_fpriv(struct file *filp, struct amdgpu_fpriv **fpriv)
1280 {
1281         struct drm_file *file;
1282
1283         if (!filp)
1284                 return -EINVAL;
1285
1286         if (filp->f_op != &amdgpu_driver_kms_fops) {
1287                 return -EINVAL;
1288         }
1289
1290         file = filp->private_data;
1291         *fpriv = file->driver_priv;
1292         return 0;
1293 }
1294
1295 int amdgpu_device_get_job_timeout_settings(struct amdgpu_device *adev)
1296 {
1297         char *input = amdgpu_lockup_timeout;
1298         char *timeout_setting = NULL;
1299         int index = 0;
1300         long timeout;
1301         int ret = 0;
1302
1303         /*
1304          * By default timeout for non compute jobs is 10000.
1305          * And there is no timeout enforced on compute jobs.
1306          * In SR-IOV or passthrough mode, timeout for compute
1307          * jobs are 10000 by default.
1308          */
1309         adev->gfx_timeout = msecs_to_jiffies(10000);
1310         adev->sdma_timeout = adev->video_timeout = adev->gfx_timeout;
1311         if (amdgpu_sriov_vf(adev) || amdgpu_passthrough(adev))
1312                 adev->compute_timeout = adev->gfx_timeout;
1313         else
1314                 adev->compute_timeout = MAX_SCHEDULE_TIMEOUT;
1315
1316         if (strnlen(input, AMDGPU_MAX_TIMEOUT_PARAM_LENTH)) {
1317                 while ((timeout_setting = strsep(&input, ",")) &&
1318                                 strnlen(timeout_setting, AMDGPU_MAX_TIMEOUT_PARAM_LENTH)) {
1319                         ret = kstrtol(timeout_setting, 0, &timeout);
1320                         if (ret)
1321                                 return ret;
1322
1323                         if (timeout == 0) {
1324                                 index++;
1325                                 continue;
1326                         } else if (timeout < 0) {
1327                                 timeout = MAX_SCHEDULE_TIMEOUT;
1328                         } else {
1329                                 timeout = msecs_to_jiffies(timeout);
1330                         }
1331
1332                         switch (index++) {
1333                         case 0:
1334                                 adev->gfx_timeout = timeout;
1335                                 break;
1336                         case 1:
1337                                 adev->compute_timeout = timeout;
1338                                 break;
1339                         case 2:
1340                                 adev->sdma_timeout = timeout;
1341                                 break;
1342                         case 3:
1343                                 adev->video_timeout = timeout;
1344                                 break;
1345                         default:
1346                                 break;
1347                         }
1348                 }
1349                 /*
1350                  * There is only one value specified and
1351                  * it should apply to all non-compute jobs.
1352                  */
1353                 if (index == 1)
1354                         adev->sdma_timeout = adev->video_timeout = adev->gfx_timeout;
1355         }
1356
1357         return ret;
1358 }
1359
1360 static bool
1361 amdgpu_get_crtc_scanout_position(struct drm_device *dev, unsigned int pipe,
1362                                  bool in_vblank_irq, int *vpos, int *hpos,
1363                                  ktime_t *stime, ktime_t *etime,
1364                                  const struct drm_display_mode *mode)
1365 {
1366         return amdgpu_display_get_crtc_scanoutpos(dev, pipe, 0, vpos, hpos,
1367                                                   stime, etime, mode);
1368 }
1369
1370 static struct drm_driver kms_driver = {
1371         .driver_features =
1372             DRIVER_USE_AGP | DRIVER_ATOMIC |
1373             DRIVER_GEM |
1374             DRIVER_RENDER | DRIVER_MODESET | DRIVER_SYNCOBJ,
1375         .load = amdgpu_driver_load_kms,
1376         .open = amdgpu_driver_open_kms,
1377         .postclose = amdgpu_driver_postclose_kms,
1378         .lastclose = amdgpu_driver_lastclose_kms,
1379         .unload = amdgpu_driver_unload_kms,
1380         .get_vblank_counter = amdgpu_get_vblank_counter_kms,
1381         .enable_vblank = amdgpu_enable_vblank_kms,
1382         .disable_vblank = amdgpu_disable_vblank_kms,
1383         .get_vblank_timestamp = drm_calc_vbltimestamp_from_scanoutpos,
1384         .get_scanout_position = amdgpu_get_crtc_scanout_position,
1385         .irq_handler = amdgpu_irq_handler,
1386         .ioctls = amdgpu_ioctls_kms,
1387         .gem_free_object_unlocked = amdgpu_gem_object_free,
1388         .gem_open_object = amdgpu_gem_object_open,
1389         .gem_close_object = amdgpu_gem_object_close,
1390         .dumb_create = amdgpu_mode_dumb_create,
1391         .dumb_map_offset = amdgpu_mode_dumb_mmap,
1392         .fops = &amdgpu_driver_kms_fops,
1393
1394         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
1395         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
1396         .gem_prime_export = amdgpu_gem_prime_export,
1397         .gem_prime_import = amdgpu_gem_prime_import,
1398         .gem_prime_get_sg_table = amdgpu_gem_prime_get_sg_table,
1399         .gem_prime_import_sg_table = amdgpu_gem_prime_import_sg_table,
1400         .gem_prime_vmap = amdgpu_gem_prime_vmap,
1401         .gem_prime_vunmap = amdgpu_gem_prime_vunmap,
1402         .gem_prime_mmap = amdgpu_gem_prime_mmap,
1403
1404         .name = DRIVER_NAME,
1405         .desc = DRIVER_DESC,
1406         .date = DRIVER_DATE,
1407         .major = KMS_DRIVER_MAJOR,
1408         .minor = KMS_DRIVER_MINOR,
1409         .patchlevel = KMS_DRIVER_PATCHLEVEL,
1410 };
1411
1412 static struct pci_driver amdgpu_kms_pci_driver = {
1413         .name = DRIVER_NAME,
1414         .id_table = pciidlist,
1415         .probe = amdgpu_pci_probe,
1416         .remove = amdgpu_pci_remove,
1417         .shutdown = amdgpu_pci_shutdown,
1418         .driver.pm = &amdgpu_pm_ops,
1419 };
1420
1421
1422
1423 static int __init amdgpu_init(void)
1424 {
1425         int r;
1426
1427         if (vgacon_text_force()) {
1428                 DRM_ERROR("VGACON disables amdgpu kernel modesetting.\n");
1429                 return -EINVAL;
1430         }
1431
1432         r = amdgpu_sync_init();
1433         if (r)
1434                 goto error_sync;
1435
1436         r = amdgpu_fence_slab_init();
1437         if (r)
1438                 goto error_fence;
1439
1440         DRM_INFO("amdgpu kernel modesetting enabled.\n");
1441         kms_driver.num_ioctls = amdgpu_max_kms_ioctl;
1442         amdgpu_register_atpx_handler();
1443
1444         /* Ignore KFD init failures. Normal when CONFIG_HSA_AMD is not set. */
1445         amdgpu_amdkfd_init();
1446
1447         /* let modprobe override vga console setting */
1448         return pci_register_driver(&amdgpu_kms_pci_driver);
1449
1450 error_fence:
1451         amdgpu_sync_fini();
1452
1453 error_sync:
1454         return r;
1455 }
1456
1457 static void __exit amdgpu_exit(void)
1458 {
1459         amdgpu_amdkfd_fini();
1460         pci_unregister_driver(&amdgpu_kms_pci_driver);
1461         amdgpu_unregister_atpx_handler();
1462         amdgpu_sync_fini();
1463         amdgpu_fence_slab_fini();
1464 }
1465
1466 module_init(amdgpu_init);
1467 module_exit(amdgpu_exit);
1468
1469 MODULE_AUTHOR(DRIVER_AUTHOR);
1470 MODULE_DESCRIPTION(DRIVER_DESC);
1471 MODULE_LICENSE("GPL and additional rights");