drm/amdgpu: bump driver version for IP discovery info in HW INFO
[linux-2.6-microblaze.git] / drivers / gpu / drm / amd / amdgpu / amdgpu_drv.c
1 /*
2  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
3  * All Rights Reserved.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the "Software"),
7  * to deal in the Software without restriction, including without limitation
8  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
9  * and/or sell copies of the Software, and to permit persons to whom the
10  * Software is furnished to do so, subject to the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the next
13  * paragraph) shall be included in all copies or substantial portions of the
14  * Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #include <drm/amdgpu_drm.h>
26 #include <drm/drm_aperture.h>
27 #include <drm/drm_drv.h>
28 #include <drm/drm_gem.h>
29 #include <drm/drm_vblank.h>
30 #include <drm/drm_managed.h>
31 #include "amdgpu_drv.h"
32
33 #include <drm/drm_pciids.h>
34 #include <linux/module.h>
35 #include <linux/pm_runtime.h>
36 #include <linux/vga_switcheroo.h>
37 #include <drm/drm_probe_helper.h>
38 #include <linux/mmu_notifier.h>
39 #include <linux/suspend.h>
40 #include <linux/cc_platform.h>
41
42 #include "amdgpu.h"
43 #include "amdgpu_irq.h"
44 #include "amdgpu_dma_buf.h"
45 #include "amdgpu_sched.h"
46 #include "amdgpu_fdinfo.h"
47 #include "amdgpu_amdkfd.h"
48
49 #include "amdgpu_ras.h"
50 #include "amdgpu_xgmi.h"
51 #include "amdgpu_reset.h"
52
53 /*
54  * KMS wrapper.
55  * - 3.0.0 - initial driver
56  * - 3.1.0 - allow reading more status registers (GRBM, SRBM, SDMA, CP)
57  * - 3.2.0 - GFX8: Uses EOP_TC_WB_ACTION_EN, so UMDs don't have to do the same
58  *           at the end of IBs.
59  * - 3.3.0 - Add VM support for UVD on supported hardware.
60  * - 3.4.0 - Add AMDGPU_INFO_NUM_EVICTIONS.
61  * - 3.5.0 - Add support for new UVD_NO_OP register.
62  * - 3.6.0 - kmd involves use CONTEXT_CONTROL in ring buffer.
63  * - 3.7.0 - Add support for VCE clock list packet
64  * - 3.8.0 - Add support raster config init in the kernel
65  * - 3.9.0 - Add support for memory query info about VRAM and GTT.
66  * - 3.10.0 - Add support for new fences ioctl, new gem ioctl flags
67  * - 3.11.0 - Add support for sensor query info (clocks, temp, etc).
68  * - 3.12.0 - Add query for double offchip LDS buffers
69  * - 3.13.0 - Add PRT support
70  * - 3.14.0 - Fix race in amdgpu_ctx_get_fence() and note new functionality
71  * - 3.15.0 - Export more gpu info for gfx9
72  * - 3.16.0 - Add reserved vmid support
73  * - 3.17.0 - Add AMDGPU_NUM_VRAM_CPU_PAGE_FAULTS.
74  * - 3.18.0 - Export gpu always on cu bitmap
75  * - 3.19.0 - Add support for UVD MJPEG decode
76  * - 3.20.0 - Add support for local BOs
77  * - 3.21.0 - Add DRM_AMDGPU_FENCE_TO_HANDLE ioctl
78  * - 3.22.0 - Add DRM_AMDGPU_SCHED ioctl
79  * - 3.23.0 - Add query for VRAM lost counter
80  * - 3.24.0 - Add high priority compute support for gfx9
81  * - 3.25.0 - Add support for sensor query info (stable pstate sclk/mclk).
82  * - 3.26.0 - GFX9: Process AMDGPU_IB_FLAG_TC_WB_NOT_INVALIDATE.
83  * - 3.27.0 - Add new chunk to AMDGPU_CS to enable BO_LIST creation.
84  * - 3.28.0 - Add AMDGPU_CHUNK_ID_SCHEDULED_DEPENDENCIES
85  * - 3.29.0 - Add AMDGPU_IB_FLAG_RESET_GDS_MAX_WAVE_ID
86  * - 3.30.0 - Add AMDGPU_SCHED_OP_CONTEXT_PRIORITY_OVERRIDE.
87  * - 3.31.0 - Add support for per-flip tiling attribute changes with DC
88  * - 3.32.0 - Add syncobj timeline support to AMDGPU_CS.
89  * - 3.33.0 - Fixes for GDS ENOMEM failures in AMDGPU_CS.
90  * - 3.34.0 - Non-DC can flip correctly between buffers with different pitches
91  * - 3.35.0 - Add drm_amdgpu_info_device::tcc_disabled_mask
92  * - 3.36.0 - Allow reading more status registers on si/cik
93  * - 3.37.0 - L2 is invalidated before SDMA IBs, needed for correctness
94  * - 3.38.0 - Add AMDGPU_IB_FLAG_EMIT_MEM_SYNC
95  * - 3.39.0 - DMABUF implicit sync does a full pipeline sync
96  * - 3.40.0 - Add AMDGPU_IDS_FLAGS_TMZ
97  * - 3.41.0 - Add video codec query
98  * - 3.42.0 - Add 16bpc fixed point display support
99  * - 3.43.0 - Add device hot plug/unplug support
100  * - 3.44.0 - DCN3 supports DCC independent block settings: !64B && 128B, 64B && 128B
101  * - 3.45.0 - Add context ioctl stable pstate interface
102  * - 3.46.0 - To enable hot plug amdgpu tests in libdrm
103  * - 3.47.0 - Add AMDGPU_GEM_CREATE_DISCARDABLE and AMDGPU_VM_NOALLOC flags
104  * - 3.48.0 - Add IP discovery version info to HW INFO
105  */
106 #define KMS_DRIVER_MAJOR        3
107 #define KMS_DRIVER_MINOR        48
108 #define KMS_DRIVER_PATCHLEVEL   0
109
110 int amdgpu_vram_limit;
111 int amdgpu_vis_vram_limit;
112 int amdgpu_gart_size = -1; /* auto */
113 int amdgpu_gtt_size = -1; /* auto */
114 int amdgpu_moverate = -1; /* auto */
115 int amdgpu_audio = -1;
116 int amdgpu_disp_priority;
117 int amdgpu_hw_i2c;
118 int amdgpu_pcie_gen2 = -1;
119 int amdgpu_msi = -1;
120 char amdgpu_lockup_timeout[AMDGPU_MAX_TIMEOUT_PARAM_LENGTH];
121 int amdgpu_dpm = -1;
122 int amdgpu_fw_load_type = -1;
123 int amdgpu_aspm = -1;
124 int amdgpu_runtime_pm = -1;
125 uint amdgpu_ip_block_mask = 0xffffffff;
126 int amdgpu_bapm = -1;
127 int amdgpu_deep_color;
128 int amdgpu_vm_size = -1;
129 int amdgpu_vm_fragment_size = -1;
130 int amdgpu_vm_block_size = -1;
131 int amdgpu_vm_fault_stop;
132 int amdgpu_vm_debug;
133 int amdgpu_vm_update_mode = -1;
134 int amdgpu_exp_hw_support;
135 int amdgpu_dc = -1;
136 int amdgpu_sched_jobs = 32;
137 int amdgpu_sched_hw_submission = 2;
138 uint amdgpu_pcie_gen_cap;
139 uint amdgpu_pcie_lane_cap;
140 u64 amdgpu_cg_mask = 0xffffffffffffffff;
141 uint amdgpu_pg_mask = 0xffffffff;
142 uint amdgpu_sdma_phase_quantum = 32;
143 char *amdgpu_disable_cu = NULL;
144 char *amdgpu_virtual_display = NULL;
145
146 /*
147  * OverDrive(bit 14) disabled by default
148  * GFX DCS(bit 19) disabled by default
149  */
150 uint amdgpu_pp_feature_mask = 0xfff7bfff;
151 uint amdgpu_force_long_training;
152 int amdgpu_job_hang_limit;
153 int amdgpu_lbpw = -1;
154 int amdgpu_compute_multipipe = -1;
155 int amdgpu_gpu_recovery = -1; /* auto */
156 int amdgpu_emu_mode;
157 uint amdgpu_smu_memory_pool_size;
158 int amdgpu_smu_pptable_id = -1;
159 /*
160  * FBC (bit 0) disabled by default
161  * MULTI_MON_PP_MCLK_SWITCH (bit 1) enabled by default
162  *   - With this, for multiple monitors in sync(e.g. with the same model),
163  *     mclk switching will be allowed. And the mclk will be not foced to the
164  *     highest. That helps saving some idle power.
165  * DISABLE_FRACTIONAL_PWM (bit 2) disabled by default
166  * PSR (bit 3) disabled by default
167  * EDP NO POWER SEQUENCING (bit 4) disabled by default
168  */
169 uint amdgpu_dc_feature_mask = 2;
170 uint amdgpu_dc_debug_mask;
171 int amdgpu_async_gfx_ring = 1;
172 int amdgpu_mcbp;
173 int amdgpu_discovery = -1;
174 int amdgpu_mes;
175 int amdgpu_mes_kiq;
176 int amdgpu_noretry = -1;
177 int amdgpu_force_asic_type = -1;
178 int amdgpu_tmz = -1; /* auto */
179 int amdgpu_reset_method = -1; /* auto */
180 int amdgpu_num_kcq = -1;
181 int amdgpu_smartshift_bias;
182 int amdgpu_use_xgmi_p2p = 1;
183 int amdgpu_vcnfw_log;
184
185 static void amdgpu_drv_delayed_reset_work_handler(struct work_struct *work);
186
187 struct amdgpu_mgpu_info mgpu_info = {
188         .mutex = __MUTEX_INITIALIZER(mgpu_info.mutex),
189         .delayed_reset_work = __DELAYED_WORK_INITIALIZER(
190                         mgpu_info.delayed_reset_work,
191                         amdgpu_drv_delayed_reset_work_handler, 0),
192 };
193 int amdgpu_ras_enable = -1;
194 uint amdgpu_ras_mask = 0xffffffff;
195 int amdgpu_bad_page_threshold = -1;
196 struct amdgpu_watchdog_timer amdgpu_watchdog_timer = {
197         .timeout_fatal_disable = false,
198         .period = 0x0, /* default to 0x0 (timeout disable) */
199 };
200
201 /**
202  * DOC: vramlimit (int)
203  * Restrict the total amount of VRAM in MiB for testing.  The default is 0 (Use full VRAM).
204  */
205 MODULE_PARM_DESC(vramlimit, "Restrict VRAM for testing, in megabytes");
206 module_param_named(vramlimit, amdgpu_vram_limit, int, 0600);
207
208 /**
209  * DOC: vis_vramlimit (int)
210  * Restrict the amount of CPU visible VRAM in MiB for testing.  The default is 0 (Use full CPU visible VRAM).
211  */
212 MODULE_PARM_DESC(vis_vramlimit, "Restrict visible VRAM for testing, in megabytes");
213 module_param_named(vis_vramlimit, amdgpu_vis_vram_limit, int, 0444);
214
215 /**
216  * DOC: gartsize (uint)
217  * Restrict the size of GART in Mib (32, 64, etc.) for testing. The default is -1 (The size depends on asic).
218  */
219 MODULE_PARM_DESC(gartsize, "Size of GART to setup in megabytes (32, 64, etc., -1=auto)");
220 module_param_named(gartsize, amdgpu_gart_size, uint, 0600);
221
222 /**
223  * DOC: gttsize (int)
224  * Restrict the size of GTT domain in MiB for testing. The default is -1 (It's VRAM size if 3GB < VRAM < 3/4 RAM,
225  * otherwise 3/4 RAM size).
226  */
227 MODULE_PARM_DESC(gttsize, "Size of the GTT domain in megabytes (-1 = auto)");
228 module_param_named(gttsize, amdgpu_gtt_size, int, 0600);
229
230 /**
231  * DOC: moverate (int)
232  * Set maximum buffer migration rate in MB/s. The default is -1 (8 MB/s).
233  */
234 MODULE_PARM_DESC(moverate, "Maximum buffer migration rate in MB/s. (32, 64, etc., -1=auto, 0=1=disabled)");
235 module_param_named(moverate, amdgpu_moverate, int, 0600);
236
237 /**
238  * DOC: audio (int)
239  * Set HDMI/DPAudio. Only affects non-DC display handling. The default is -1 (Enabled), set 0 to disabled it.
240  */
241 MODULE_PARM_DESC(audio, "Audio enable (-1 = auto, 0 = disable, 1 = enable)");
242 module_param_named(audio, amdgpu_audio, int, 0444);
243
244 /**
245  * DOC: disp_priority (int)
246  * Set display Priority (1 = normal, 2 = high). Only affects non-DC display handling. The default is 0 (auto).
247  */
248 MODULE_PARM_DESC(disp_priority, "Display Priority (0 = auto, 1 = normal, 2 = high)");
249 module_param_named(disp_priority, amdgpu_disp_priority, int, 0444);
250
251 /**
252  * DOC: hw_i2c (int)
253  * To enable hw i2c engine. Only affects non-DC display handling. The default is 0 (Disabled).
254  */
255 MODULE_PARM_DESC(hw_i2c, "hw i2c engine enable (0 = disable)");
256 module_param_named(hw_i2c, amdgpu_hw_i2c, int, 0444);
257
258 /**
259  * DOC: pcie_gen2 (int)
260  * To disable PCIE Gen2/3 mode (0 = disable, 1 = enable). The default is -1 (auto, enabled).
261  */
262 MODULE_PARM_DESC(pcie_gen2, "PCIE Gen2 mode (-1 = auto, 0 = disable, 1 = enable)");
263 module_param_named(pcie_gen2, amdgpu_pcie_gen2, int, 0444);
264
265 /**
266  * DOC: msi (int)
267  * To disable Message Signaled Interrupts (MSI) functionality (1 = enable, 0 = disable). The default is -1 (auto, enabled).
268  */
269 MODULE_PARM_DESC(msi, "MSI support (1 = enable, 0 = disable, -1 = auto)");
270 module_param_named(msi, amdgpu_msi, int, 0444);
271
272 /**
273  * DOC: lockup_timeout (string)
274  * Set GPU scheduler timeout value in ms.
275  *
276  * The format can be [Non-Compute] or [GFX,Compute,SDMA,Video]. That is there can be one or
277  * multiple values specified. 0 and negative values are invalidated. They will be adjusted
278  * to the default timeout.
279  *
280  * - With one value specified, the setting will apply to all non-compute jobs.
281  * - With multiple values specified, the first one will be for GFX.
282  *   The second one is for Compute. The third and fourth ones are
283  *   for SDMA and Video.
284  *
285  * By default(with no lockup_timeout settings), the timeout for all non-compute(GFX, SDMA and Video)
286  * jobs is 10000. The timeout for compute is 60000.
287  */
288 MODULE_PARM_DESC(lockup_timeout, "GPU lockup timeout in ms (default: for bare metal 10000 for non-compute jobs and 60000 for compute jobs; "
289                 "for passthrough or sriov, 10000 for all jobs."
290                 " 0: keep default value. negative: infinity timeout), "
291                 "format: for bare metal [Non-Compute] or [GFX,Compute,SDMA,Video]; "
292                 "for passthrough or sriov [all jobs] or [GFX,Compute,SDMA,Video].");
293 module_param_string(lockup_timeout, amdgpu_lockup_timeout, sizeof(amdgpu_lockup_timeout), 0444);
294
295 /**
296  * DOC: dpm (int)
297  * Override for dynamic power management setting
298  * (0 = disable, 1 = enable)
299  * The default is -1 (auto).
300  */
301 MODULE_PARM_DESC(dpm, "DPM support (1 = enable, 0 = disable, -1 = auto)");
302 module_param_named(dpm, amdgpu_dpm, int, 0444);
303
304 /**
305  * DOC: fw_load_type (int)
306  * Set different firmware loading type for debugging, if supported.
307  * Set to 0 to force direct loading if supported by the ASIC.  Set
308  * to -1 to select the default loading mode for the ASIC, as defined
309  * by the driver.  The default is -1 (auto).
310  */
311 MODULE_PARM_DESC(fw_load_type, "firmware loading type (3 = rlc backdoor autoload if supported, 2 = smu load if supported, 1 = psp load, 0 = force direct if supported, -1 = auto)");
312 module_param_named(fw_load_type, amdgpu_fw_load_type, int, 0444);
313
314 /**
315  * DOC: aspm (int)
316  * To disable ASPM (1 = enable, 0 = disable). The default is -1 (auto, enabled).
317  */
318 MODULE_PARM_DESC(aspm, "ASPM support (1 = enable, 0 = disable, -1 = auto)");
319 module_param_named(aspm, amdgpu_aspm, int, 0444);
320
321 /**
322  * DOC: runpm (int)
323  * Override for runtime power management control for dGPUs. The amdgpu driver can dynamically power down
324  * the dGPUs when they are idle if supported. The default is -1 (auto enable).
325  * Setting the value to 0 disables this functionality.
326  */
327 MODULE_PARM_DESC(runpm, "PX runtime pm (2 = force enable with BAMACO, 1 = force enable with BACO, 0 = disable, -1 = auto)");
328 module_param_named(runpm, amdgpu_runtime_pm, int, 0444);
329
330 /**
331  * DOC: ip_block_mask (uint)
332  * Override what IP blocks are enabled on the GPU. Each GPU is a collection of IP blocks (gfx, display, video, etc.).
333  * Use this parameter to disable specific blocks. Note that the IP blocks do not have a fixed index. Some asics may not have
334  * some IPs or may include multiple instances of an IP so the ordering various from asic to asic. See the driver output in
335  * the kernel log for the list of IPs on the asic. The default is 0xffffffff (enable all blocks on a device).
336  */
337 MODULE_PARM_DESC(ip_block_mask, "IP Block Mask (all blocks enabled (default))");
338 module_param_named(ip_block_mask, amdgpu_ip_block_mask, uint, 0444);
339
340 /**
341  * DOC: bapm (int)
342  * Bidirectional Application Power Management (BAPM) used to dynamically share TDP between CPU and GPU. Set value 0 to disable it.
343  * The default -1 (auto, enabled)
344  */
345 MODULE_PARM_DESC(bapm, "BAPM support (1 = enable, 0 = disable, -1 = auto)");
346 module_param_named(bapm, amdgpu_bapm, int, 0444);
347
348 /**
349  * DOC: deep_color (int)
350  * Set 1 to enable Deep Color support. Only affects non-DC display handling. The default is 0 (disabled).
351  */
352 MODULE_PARM_DESC(deep_color, "Deep Color support (1 = enable, 0 = disable (default))");
353 module_param_named(deep_color, amdgpu_deep_color, int, 0444);
354
355 /**
356  * DOC: vm_size (int)
357  * Override the size of the GPU's per client virtual address space in GiB.  The default is -1 (automatic for each asic).
358  */
359 MODULE_PARM_DESC(vm_size, "VM address space size in gigabytes (default 64GB)");
360 module_param_named(vm_size, amdgpu_vm_size, int, 0444);
361
362 /**
363  * DOC: vm_fragment_size (int)
364  * Override VM fragment size in bits (4, 5, etc. 4 = 64K, 9 = 2M). The default is -1 (automatic for each asic).
365  */
366 MODULE_PARM_DESC(vm_fragment_size, "VM fragment size in bits (4, 5, etc. 4 = 64K (default), Max 9 = 2M)");
367 module_param_named(vm_fragment_size, amdgpu_vm_fragment_size, int, 0444);
368
369 /**
370  * DOC: vm_block_size (int)
371  * Override VM page table size in bits (default depending on vm_size and hw setup). The default is -1 (automatic for each asic).
372  */
373 MODULE_PARM_DESC(vm_block_size, "VM page table size in bits (default depending on vm_size)");
374 module_param_named(vm_block_size, amdgpu_vm_block_size, int, 0444);
375
376 /**
377  * DOC: vm_fault_stop (int)
378  * Stop on VM fault for debugging (0 = never, 1 = print first, 2 = always). The default is 0 (No stop).
379  */
380 MODULE_PARM_DESC(vm_fault_stop, "Stop on VM fault (0 = never (default), 1 = print first, 2 = always)");
381 module_param_named(vm_fault_stop, amdgpu_vm_fault_stop, int, 0444);
382
383 /**
384  * DOC: vm_debug (int)
385  * Debug VM handling (0 = disabled, 1 = enabled). The default is 0 (Disabled).
386  */
387 MODULE_PARM_DESC(vm_debug, "Debug VM handling (0 = disabled (default), 1 = enabled)");
388 module_param_named(vm_debug, amdgpu_vm_debug, int, 0644);
389
390 /**
391  * DOC: vm_update_mode (int)
392  * Override VM update mode. VM updated by using CPU (0 = never, 1 = Graphics only, 2 = Compute only, 3 = Both). The default
393  * is -1 (Only in large BAR(LB) systems Compute VM tables will be updated by CPU, otherwise 0, never).
394  */
395 MODULE_PARM_DESC(vm_update_mode, "VM update using CPU (0 = never (default except for large BAR(LB)), 1 = Graphics only, 2 = Compute only (default for LB), 3 = Both");
396 module_param_named(vm_update_mode, amdgpu_vm_update_mode, int, 0444);
397
398 /**
399  * DOC: exp_hw_support (int)
400  * Enable experimental hw support (1 = enable). The default is 0 (disabled).
401  */
402 MODULE_PARM_DESC(exp_hw_support, "experimental hw support (1 = enable, 0 = disable (default))");
403 module_param_named(exp_hw_support, amdgpu_exp_hw_support, int, 0444);
404
405 /**
406  * DOC: dc (int)
407  * Disable/Enable Display Core driver for debugging (1 = enable, 0 = disable). The default is -1 (automatic for each asic).
408  */
409 MODULE_PARM_DESC(dc, "Display Core driver (1 = enable, 0 = disable, -1 = auto (default))");
410 module_param_named(dc, amdgpu_dc, int, 0444);
411
412 /**
413  * DOC: sched_jobs (int)
414  * Override the max number of jobs supported in the sw queue. The default is 32.
415  */
416 MODULE_PARM_DESC(sched_jobs, "the max number of jobs supported in the sw queue (default 32)");
417 module_param_named(sched_jobs, amdgpu_sched_jobs, int, 0444);
418
419 /**
420  * DOC: sched_hw_submission (int)
421  * Override the max number of HW submissions. The default is 2.
422  */
423 MODULE_PARM_DESC(sched_hw_submission, "the max number of HW submissions (default 2)");
424 module_param_named(sched_hw_submission, amdgpu_sched_hw_submission, int, 0444);
425
426 /**
427  * DOC: ppfeaturemask (hexint)
428  * Override power features enabled. See enum PP_FEATURE_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
429  * The default is the current set of stable power features.
430  */
431 MODULE_PARM_DESC(ppfeaturemask, "all power features enabled (default))");
432 module_param_named(ppfeaturemask, amdgpu_pp_feature_mask, hexint, 0444);
433
434 /**
435  * DOC: forcelongtraining (uint)
436  * Force long memory training in resume.
437  * The default is zero, indicates short training in resume.
438  */
439 MODULE_PARM_DESC(forcelongtraining, "force memory long training");
440 module_param_named(forcelongtraining, amdgpu_force_long_training, uint, 0444);
441
442 /**
443  * DOC: pcie_gen_cap (uint)
444  * Override PCIE gen speed capabilities. See the CAIL flags in drivers/gpu/drm/amd/include/amd_pcie.h.
445  * The default is 0 (automatic for each asic).
446  */
447 MODULE_PARM_DESC(pcie_gen_cap, "PCIE Gen Caps (0: autodetect (default))");
448 module_param_named(pcie_gen_cap, amdgpu_pcie_gen_cap, uint, 0444);
449
450 /**
451  * DOC: pcie_lane_cap (uint)
452  * Override PCIE lanes capabilities. See the CAIL flags in drivers/gpu/drm/amd/include/amd_pcie.h.
453  * The default is 0 (automatic for each asic).
454  */
455 MODULE_PARM_DESC(pcie_lane_cap, "PCIE Lane Caps (0: autodetect (default))");
456 module_param_named(pcie_lane_cap, amdgpu_pcie_lane_cap, uint, 0444);
457
458 /**
459  * DOC: cg_mask (ullong)
460  * Override Clockgating features enabled on GPU (0 = disable clock gating). See the AMD_CG_SUPPORT flags in
461  * drivers/gpu/drm/amd/include/amd_shared.h. The default is 0xffffffffffffffff (all enabled).
462  */
463 MODULE_PARM_DESC(cg_mask, "Clockgating flags mask (0 = disable clock gating)");
464 module_param_named(cg_mask, amdgpu_cg_mask, ullong, 0444);
465
466 /**
467  * DOC: pg_mask (uint)
468  * Override Powergating features enabled on GPU (0 = disable power gating). See the AMD_PG_SUPPORT flags in
469  * drivers/gpu/drm/amd/include/amd_shared.h. The default is 0xffffffff (all enabled).
470  */
471 MODULE_PARM_DESC(pg_mask, "Powergating flags mask (0 = disable power gating)");
472 module_param_named(pg_mask, amdgpu_pg_mask, uint, 0444);
473
474 /**
475  * DOC: sdma_phase_quantum (uint)
476  * Override SDMA context switch phase quantum (x 1K GPU clock cycles, 0 = no change). The default is 32.
477  */
478 MODULE_PARM_DESC(sdma_phase_quantum, "SDMA context switch phase quantum (x 1K GPU clock cycles, 0 = no change (default 32))");
479 module_param_named(sdma_phase_quantum, amdgpu_sdma_phase_quantum, uint, 0444);
480
481 /**
482  * DOC: disable_cu (charp)
483  * Set to disable CUs (It's set like se.sh.cu,...). The default is NULL.
484  */
485 MODULE_PARM_DESC(disable_cu, "Disable CUs (se.sh.cu,...)");
486 module_param_named(disable_cu, amdgpu_disable_cu, charp, 0444);
487
488 /**
489  * DOC: virtual_display (charp)
490  * Set to enable virtual display feature. This feature provides a virtual display hardware on headless boards
491  * or in virtualized environments. It will be set like xxxx:xx:xx.x,x;xxxx:xx:xx.x,x. It's the pci address of
492  * the device, plus the number of crtcs to expose. E.g., 0000:26:00.0,4 would enable 4 virtual crtcs on the pci
493  * device at 26:00.0. The default is NULL.
494  */
495 MODULE_PARM_DESC(virtual_display,
496                  "Enable virtual display feature (the virtual_display will be set like xxxx:xx:xx.x,x;xxxx:xx:xx.x,x)");
497 module_param_named(virtual_display, amdgpu_virtual_display, charp, 0444);
498
499 /**
500  * DOC: job_hang_limit (int)
501  * Set how much time allow a job hang and not drop it. The default is 0.
502  */
503 MODULE_PARM_DESC(job_hang_limit, "how much time allow a job hang and not drop it (default 0)");
504 module_param_named(job_hang_limit, amdgpu_job_hang_limit, int ,0444);
505
506 /**
507  * DOC: lbpw (int)
508  * Override Load Balancing Per Watt (LBPW) support (1 = enable, 0 = disable). The default is -1 (auto, enabled).
509  */
510 MODULE_PARM_DESC(lbpw, "Load Balancing Per Watt (LBPW) support (1 = enable, 0 = disable, -1 = auto)");
511 module_param_named(lbpw, amdgpu_lbpw, int, 0444);
512
513 MODULE_PARM_DESC(compute_multipipe, "Force compute queues to be spread across pipes (1 = enable, 0 = disable, -1 = auto)");
514 module_param_named(compute_multipipe, amdgpu_compute_multipipe, int, 0444);
515
516 /**
517  * DOC: gpu_recovery (int)
518  * Set to enable GPU recovery mechanism (1 = enable, 0 = disable). The default is -1 (auto, disabled except SRIOV).
519  */
520 MODULE_PARM_DESC(gpu_recovery, "Enable GPU recovery mechanism, (2 = advanced tdr mode, 1 = enable, 0 = disable, -1 = auto)");
521 module_param_named(gpu_recovery, amdgpu_gpu_recovery, int, 0444);
522
523 /**
524  * DOC: emu_mode (int)
525  * Set value 1 to enable emulation mode. This is only needed when running on an emulator. The default is 0 (disabled).
526  */
527 MODULE_PARM_DESC(emu_mode, "Emulation mode, (1 = enable, 0 = disable)");
528 module_param_named(emu_mode, amdgpu_emu_mode, int, 0444);
529
530 /**
531  * DOC: ras_enable (int)
532  * Enable RAS features on the GPU (0 = disable, 1 = enable, -1 = auto (default))
533  */
534 MODULE_PARM_DESC(ras_enable, "Enable RAS features on the GPU (0 = disable, 1 = enable, -1 = auto (default))");
535 module_param_named(ras_enable, amdgpu_ras_enable, int, 0444);
536
537 /**
538  * DOC: ras_mask (uint)
539  * Mask of RAS features to enable (default 0xffffffff), only valid when ras_enable == 1
540  * See the flags in drivers/gpu/drm/amd/amdgpu/amdgpu_ras.h
541  */
542 MODULE_PARM_DESC(ras_mask, "Mask of RAS features to enable (default 0xffffffff), only valid when ras_enable == 1");
543 module_param_named(ras_mask, amdgpu_ras_mask, uint, 0444);
544
545 /**
546  * DOC: timeout_fatal_disable (bool)
547  * Disable Watchdog timeout fatal error event
548  */
549 MODULE_PARM_DESC(timeout_fatal_disable, "disable watchdog timeout fatal error (false = default)");
550 module_param_named(timeout_fatal_disable, amdgpu_watchdog_timer.timeout_fatal_disable, bool, 0644);
551
552 /**
553  * DOC: timeout_period (uint)
554  * Modify the watchdog timeout max_cycles as (1 << period)
555  */
556 MODULE_PARM_DESC(timeout_period, "watchdog timeout period (0 = timeout disabled, 1 ~ 0x23 = timeout maxcycles = (1 << period)");
557 module_param_named(timeout_period, amdgpu_watchdog_timer.period, uint, 0644);
558
559 /**
560  * DOC: si_support (int)
561  * Set SI support driver. This parameter works after set config CONFIG_DRM_AMDGPU_SI. For SI asic, when radeon driver is enabled,
562  * set value 0 to use radeon driver, while set value 1 to use amdgpu driver. The default is using radeon driver when it available,
563  * otherwise using amdgpu driver.
564  */
565 #ifdef CONFIG_DRM_AMDGPU_SI
566
567 #if defined(CONFIG_DRM_RADEON) || defined(CONFIG_DRM_RADEON_MODULE)
568 int amdgpu_si_support = 0;
569 MODULE_PARM_DESC(si_support, "SI support (1 = enabled, 0 = disabled (default))");
570 #else
571 int amdgpu_si_support = 1;
572 MODULE_PARM_DESC(si_support, "SI support (1 = enabled (default), 0 = disabled)");
573 #endif
574
575 module_param_named(si_support, amdgpu_si_support, int, 0444);
576 #endif
577
578 /**
579  * DOC: cik_support (int)
580  * Set CIK support driver. This parameter works after set config CONFIG_DRM_AMDGPU_CIK. For CIK asic, when radeon driver is enabled,
581  * set value 0 to use radeon driver, while set value 1 to use amdgpu driver. The default is using radeon driver when it available,
582  * otherwise using amdgpu driver.
583  */
584 #ifdef CONFIG_DRM_AMDGPU_CIK
585
586 #if defined(CONFIG_DRM_RADEON) || defined(CONFIG_DRM_RADEON_MODULE)
587 int amdgpu_cik_support = 0;
588 MODULE_PARM_DESC(cik_support, "CIK support (1 = enabled, 0 = disabled (default))");
589 #else
590 int amdgpu_cik_support = 1;
591 MODULE_PARM_DESC(cik_support, "CIK support (1 = enabled (default), 0 = disabled)");
592 #endif
593
594 module_param_named(cik_support, amdgpu_cik_support, int, 0444);
595 #endif
596
597 /**
598  * DOC: smu_memory_pool_size (uint)
599  * It is used to reserve gtt for smu debug usage, setting value 0 to disable it. The actual size is value * 256MiB.
600  * E.g. 0x1 = 256Mbyte, 0x2 = 512Mbyte, 0x4 = 1 Gbyte, 0x8 = 2GByte. The default is 0 (disabled).
601  */
602 MODULE_PARM_DESC(smu_memory_pool_size,
603         "reserve gtt for smu debug usage, 0 = disable,"
604                 "0x1 = 256Mbyte, 0x2 = 512Mbyte, 0x4 = 1 Gbyte, 0x8 = 2GByte");
605 module_param_named(smu_memory_pool_size, amdgpu_smu_memory_pool_size, uint, 0444);
606
607 /**
608  * DOC: async_gfx_ring (int)
609  * It is used to enable gfx rings that could be configured with different prioritites or equal priorities
610  */
611 MODULE_PARM_DESC(async_gfx_ring,
612         "Asynchronous GFX rings that could be configured with either different priorities (HP3D ring and LP3D ring), or equal priorities (0 = disabled, 1 = enabled (default))");
613 module_param_named(async_gfx_ring, amdgpu_async_gfx_ring, int, 0444);
614
615 /**
616  * DOC: mcbp (int)
617  * It is used to enable mid command buffer preemption. (0 = disabled (default), 1 = enabled)
618  */
619 MODULE_PARM_DESC(mcbp,
620         "Enable Mid-command buffer preemption (0 = disabled (default), 1 = enabled)");
621 module_param_named(mcbp, amdgpu_mcbp, int, 0444);
622
623 /**
624  * DOC: discovery (int)
625  * Allow driver to discover hardware IP information from IP Discovery table at the top of VRAM.
626  * (-1 = auto (default), 0 = disabled, 1 = enabled, 2 = use ip_discovery table from file)
627  */
628 MODULE_PARM_DESC(discovery,
629         "Allow driver to discover hardware IPs from IP Discovery table at the top of VRAM");
630 module_param_named(discovery, amdgpu_discovery, int, 0444);
631
632 /**
633  * DOC: mes (int)
634  * Enable Micro Engine Scheduler. This is a new hw scheduling engine for gfx, sdma, and compute.
635  * (0 = disabled (default), 1 = enabled)
636  */
637 MODULE_PARM_DESC(mes,
638         "Enable Micro Engine Scheduler (0 = disabled (default), 1 = enabled)");
639 module_param_named(mes, amdgpu_mes, int, 0444);
640
641 /**
642  * DOC: mes_kiq (int)
643  * Enable Micro Engine Scheduler KIQ. This is a new engine pipe for kiq.
644  * (0 = disabled (default), 1 = enabled)
645  */
646 MODULE_PARM_DESC(mes_kiq,
647         "Enable Micro Engine Scheduler KIQ (0 = disabled (default), 1 = enabled)");
648 module_param_named(mes_kiq, amdgpu_mes_kiq, int, 0444);
649
650 /**
651  * DOC: noretry (int)
652  * Disable XNACK retry in the SQ by default on GFXv9 hardware. On ASICs that
653  * do not support per-process XNACK this also disables retry page faults.
654  * (0 = retry enabled, 1 = retry disabled, -1 auto (default))
655  */
656 MODULE_PARM_DESC(noretry,
657         "Disable retry faults (0 = retry enabled, 1 = retry disabled, -1 auto (default))");
658 module_param_named(noretry, amdgpu_noretry, int, 0644);
659
660 /**
661  * DOC: force_asic_type (int)
662  * A non negative value used to specify the asic type for all supported GPUs.
663  */
664 MODULE_PARM_DESC(force_asic_type,
665         "A non negative value used to specify the asic type for all supported GPUs");
666 module_param_named(force_asic_type, amdgpu_force_asic_type, int, 0444);
667
668 /**
669  * DOC: use_xgmi_p2p (int)
670  * Enables/disables XGMI P2P interface (0 = disable, 1 = enable).
671  */
672 MODULE_PARM_DESC(use_xgmi_p2p,
673         "Enable XGMI P2P interface (0 = disable; 1 = enable (default))");
674 module_param_named(use_xgmi_p2p, amdgpu_use_xgmi_p2p, int, 0444);
675
676
677 #ifdef CONFIG_HSA_AMD
678 /**
679  * DOC: sched_policy (int)
680  * Set scheduling policy. Default is HWS(hardware scheduling) with over-subscription.
681  * Setting 1 disables over-subscription. Setting 2 disables HWS and statically
682  * assigns queues to HQDs.
683  */
684 int sched_policy = KFD_SCHED_POLICY_HWS;
685 module_param(sched_policy, int, 0444);
686 MODULE_PARM_DESC(sched_policy,
687         "Scheduling policy (0 = HWS (Default), 1 = HWS without over-subscription, 2 = Non-HWS (Used for debugging only)");
688
689 /**
690  * DOC: hws_max_conc_proc (int)
691  * Maximum number of processes that HWS can schedule concurrently. The maximum is the
692  * number of VMIDs assigned to the HWS, which is also the default.
693  */
694 int hws_max_conc_proc = -1;
695 module_param(hws_max_conc_proc, int, 0444);
696 MODULE_PARM_DESC(hws_max_conc_proc,
697         "Max # processes HWS can execute concurrently when sched_policy=0 (0 = no concurrency, #VMIDs for KFD = Maximum(default))");
698
699 /**
700  * DOC: cwsr_enable (int)
701  * CWSR(compute wave store and resume) allows the GPU to preempt shader execution in
702  * the middle of a compute wave. Default is 1 to enable this feature. Setting 0
703  * disables it.
704  */
705 int cwsr_enable = 1;
706 module_param(cwsr_enable, int, 0444);
707 MODULE_PARM_DESC(cwsr_enable, "CWSR enable (0 = Off, 1 = On (Default))");
708
709 /**
710  * DOC: max_num_of_queues_per_device (int)
711  * Maximum number of queues per device. Valid setting is between 1 and 4096. Default
712  * is 4096.
713  */
714 int max_num_of_queues_per_device = KFD_MAX_NUM_OF_QUEUES_PER_DEVICE_DEFAULT;
715 module_param(max_num_of_queues_per_device, int, 0444);
716 MODULE_PARM_DESC(max_num_of_queues_per_device,
717         "Maximum number of supported queues per device (1 = Minimum, 4096 = default)");
718
719 /**
720  * DOC: send_sigterm (int)
721  * Send sigterm to HSA process on unhandled exceptions. Default is not to send sigterm
722  * but just print errors on dmesg. Setting 1 enables sending sigterm.
723  */
724 int send_sigterm;
725 module_param(send_sigterm, int, 0444);
726 MODULE_PARM_DESC(send_sigterm,
727         "Send sigterm to HSA process on unhandled exception (0 = disable, 1 = enable)");
728
729 /**
730  * DOC: debug_largebar (int)
731  * Set debug_largebar as 1 to enable simulating large-bar capability on non-large bar
732  * system. This limits the VRAM size reported to ROCm applications to the visible
733  * size, usually 256MB.
734  * Default value is 0, diabled.
735  */
736 int debug_largebar;
737 module_param(debug_largebar, int, 0444);
738 MODULE_PARM_DESC(debug_largebar,
739         "Debug large-bar flag used to simulate large-bar capability on non-large bar machine (0 = disable, 1 = enable)");
740
741 /**
742  * DOC: ignore_crat (int)
743  * Ignore CRAT table during KFD initialization. By default, KFD uses the ACPI CRAT
744  * table to get information about AMD APUs. This option can serve as a workaround on
745  * systems with a broken CRAT table.
746  *
747  * Default is auto (according to asic type, iommu_v2, and crat table, to decide
748  * whether use CRAT)
749  */
750 int ignore_crat;
751 module_param(ignore_crat, int, 0444);
752 MODULE_PARM_DESC(ignore_crat,
753         "Ignore CRAT table during KFD initialization (0 = auto (default), 1 = ignore CRAT)");
754
755 /**
756  * DOC: halt_if_hws_hang (int)
757  * Halt if HWS hang is detected. Default value, 0, disables the halt on hang.
758  * Setting 1 enables halt on hang.
759  */
760 int halt_if_hws_hang;
761 module_param(halt_if_hws_hang, int, 0644);
762 MODULE_PARM_DESC(halt_if_hws_hang, "Halt if HWS hang is detected (0 = off (default), 1 = on)");
763
764 /**
765  * DOC: hws_gws_support(bool)
766  * Assume that HWS supports GWS barriers regardless of what firmware version
767  * check says. Default value: false (rely on MEC2 firmware version check).
768  */
769 bool hws_gws_support;
770 module_param(hws_gws_support, bool, 0444);
771 MODULE_PARM_DESC(hws_gws_support, "Assume MEC2 FW supports GWS barriers (false = rely on FW version check (Default), true = force supported)");
772
773 /**
774   * DOC: queue_preemption_timeout_ms (int)
775   * queue preemption timeout in ms (1 = Minimum, 9000 = default)
776   */
777 int queue_preemption_timeout_ms = 9000;
778 module_param(queue_preemption_timeout_ms, int, 0644);
779 MODULE_PARM_DESC(queue_preemption_timeout_ms, "queue preemption timeout in ms (1 = Minimum, 9000 = default)");
780
781 /**
782  * DOC: debug_evictions(bool)
783  * Enable extra debug messages to help determine the cause of evictions
784  */
785 bool debug_evictions;
786 module_param(debug_evictions, bool, 0644);
787 MODULE_PARM_DESC(debug_evictions, "enable eviction debug messages (false = default)");
788
789 /**
790  * DOC: no_system_mem_limit(bool)
791  * Disable system memory limit, to support multiple process shared memory
792  */
793 bool no_system_mem_limit;
794 module_param(no_system_mem_limit, bool, 0644);
795 MODULE_PARM_DESC(no_system_mem_limit, "disable system memory limit (false = default)");
796
797 /**
798  * DOC: no_queue_eviction_on_vm_fault (int)
799  * If set, process queues will not be evicted on gpuvm fault. This is to keep the wavefront context for debugging (0 = queue eviction, 1 = no queue eviction). The default is 0 (queue eviction).
800  */
801 int amdgpu_no_queue_eviction_on_vm_fault = 0;
802 MODULE_PARM_DESC(no_queue_eviction_on_vm_fault, "No queue eviction on VM fault (0 = queue eviction, 1 = no queue eviction)");
803 module_param_named(no_queue_eviction_on_vm_fault, amdgpu_no_queue_eviction_on_vm_fault, int, 0444);
804 #endif
805
806 /**
807  * DOC: pcie_p2p (bool)
808  * Enable PCIe P2P (requires large-BAR). Default value: true (on)
809  */
810 #ifdef CONFIG_HSA_AMD_P2P
811 bool pcie_p2p = true;
812 module_param(pcie_p2p, bool, 0444);
813 MODULE_PARM_DESC(pcie_p2p, "Enable PCIe P2P (requires large-BAR). (N = off, Y = on(default))");
814 #endif
815
816 /**
817  * DOC: dcfeaturemask (uint)
818  * Override display features enabled. See enum DC_FEATURE_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
819  * The default is the current set of stable display features.
820  */
821 MODULE_PARM_DESC(dcfeaturemask, "all stable DC features enabled (default))");
822 module_param_named(dcfeaturemask, amdgpu_dc_feature_mask, uint, 0444);
823
824 /**
825  * DOC: dcdebugmask (uint)
826  * Override display features enabled. See enum DC_DEBUG_MASK in drivers/gpu/drm/amd/include/amd_shared.h.
827  */
828 MODULE_PARM_DESC(dcdebugmask, "all debug options disabled (default))");
829 module_param_named(dcdebugmask, amdgpu_dc_debug_mask, uint, 0444);
830
831 /**
832  * DOC: abmlevel (uint)
833  * Override the default ABM (Adaptive Backlight Management) level used for DC
834  * enabled hardware. Requires DMCU to be supported and loaded.
835  * Valid levels are 0-4. A value of 0 indicates that ABM should be disabled by
836  * default. Values 1-4 control the maximum allowable brightness reduction via
837  * the ABM algorithm, with 1 being the least reduction and 4 being the most
838  * reduction.
839  *
840  * Defaults to 0, or disabled. Userspace can still override this level later
841  * after boot.
842  */
843 uint amdgpu_dm_abm_level;
844 MODULE_PARM_DESC(abmlevel, "ABM level (0 = off (default), 1-4 = backlight reduction level) ");
845 module_param_named(abmlevel, amdgpu_dm_abm_level, uint, 0444);
846
847 int amdgpu_backlight = -1;
848 MODULE_PARM_DESC(backlight, "Backlight control (0 = pwm, 1 = aux, -1 auto (default))");
849 module_param_named(backlight, amdgpu_backlight, bint, 0444);
850
851 /**
852  * DOC: tmz (int)
853  * Trusted Memory Zone (TMZ) is a method to protect data being written
854  * to or read from memory.
855  *
856  * The default value: 0 (off).  TODO: change to auto till it is completed.
857  */
858 MODULE_PARM_DESC(tmz, "Enable TMZ feature (-1 = auto (default), 0 = off, 1 = on)");
859 module_param_named(tmz, amdgpu_tmz, int, 0444);
860
861 /**
862  * DOC: reset_method (int)
863  * GPU reset method (-1 = auto (default), 0 = legacy, 1 = mode0, 2 = mode1, 3 = mode2, 4 = baco)
864  */
865 MODULE_PARM_DESC(reset_method, "GPU reset method (-1 = auto (default), 0 = legacy, 1 = mode0, 2 = mode1, 3 = mode2, 4 = baco/bamaco)");
866 module_param_named(reset_method, amdgpu_reset_method, int, 0444);
867
868 /**
869  * DOC: bad_page_threshold (int) Bad page threshold is specifies the
870  * threshold value of faulty pages detected by RAS ECC, which may
871  * result in the GPU entering bad status when the number of total
872  * faulty pages by ECC exceeds the threshold value.
873  */
874 MODULE_PARM_DESC(bad_page_threshold, "Bad page threshold(-1 = auto(default value), 0 = disable bad page retirement, -2 = ignore bad page threshold)");
875 module_param_named(bad_page_threshold, amdgpu_bad_page_threshold, int, 0444);
876
877 MODULE_PARM_DESC(num_kcq, "number of kernel compute queue user want to setup (8 if set to greater than 8 or less than 0, only affect gfx 8+)");
878 module_param_named(num_kcq, amdgpu_num_kcq, int, 0444);
879
880 /**
881  * DOC: vcnfw_log (int)
882  * Enable vcnfw log output for debugging, the default is disabled.
883  */
884 MODULE_PARM_DESC(vcnfw_log, "Enable vcnfw log(0 = disable (default value), 1 = enable)");
885 module_param_named(vcnfw_log, amdgpu_vcnfw_log, int, 0444);
886
887 /**
888  * DOC: smu_pptable_id (int)
889  * Used to override pptable id. id = 0 use VBIOS pptable.
890  * id > 0 use the soft pptable with specicfied id.
891  */
892 MODULE_PARM_DESC(smu_pptable_id,
893         "specify pptable id to be used (-1 = auto(default) value, 0 = use pptable from vbios, > 0 = soft pptable id)");
894 module_param_named(smu_pptable_id, amdgpu_smu_pptable_id, int, 0444);
895
896 /* These devices are not supported by amdgpu.
897  * They are supported by the mach64, r128, radeon drivers
898  */
899 static const u16 amdgpu_unsupported_pciidlist[] = {
900         /* mach64 */
901         0x4354,
902         0x4358,
903         0x4554,
904         0x4742,
905         0x4744,
906         0x4749,
907         0x474C,
908         0x474D,
909         0x474E,
910         0x474F,
911         0x4750,
912         0x4751,
913         0x4752,
914         0x4753,
915         0x4754,
916         0x4755,
917         0x4756,
918         0x4757,
919         0x4758,
920         0x4759,
921         0x475A,
922         0x4C42,
923         0x4C44,
924         0x4C47,
925         0x4C49,
926         0x4C4D,
927         0x4C4E,
928         0x4C50,
929         0x4C51,
930         0x4C52,
931         0x4C53,
932         0x5654,
933         0x5655,
934         0x5656,
935         /* r128 */
936         0x4c45,
937         0x4c46,
938         0x4d46,
939         0x4d4c,
940         0x5041,
941         0x5042,
942         0x5043,
943         0x5044,
944         0x5045,
945         0x5046,
946         0x5047,
947         0x5048,
948         0x5049,
949         0x504A,
950         0x504B,
951         0x504C,
952         0x504D,
953         0x504E,
954         0x504F,
955         0x5050,
956         0x5051,
957         0x5052,
958         0x5053,
959         0x5054,
960         0x5055,
961         0x5056,
962         0x5057,
963         0x5058,
964         0x5245,
965         0x5246,
966         0x5247,
967         0x524b,
968         0x524c,
969         0x534d,
970         0x5446,
971         0x544C,
972         0x5452,
973         /* radeon */
974         0x3150,
975         0x3151,
976         0x3152,
977         0x3154,
978         0x3155,
979         0x3E50,
980         0x3E54,
981         0x4136,
982         0x4137,
983         0x4144,
984         0x4145,
985         0x4146,
986         0x4147,
987         0x4148,
988         0x4149,
989         0x414A,
990         0x414B,
991         0x4150,
992         0x4151,
993         0x4152,
994         0x4153,
995         0x4154,
996         0x4155,
997         0x4156,
998         0x4237,
999         0x4242,
1000         0x4336,
1001         0x4337,
1002         0x4437,
1003         0x4966,
1004         0x4967,
1005         0x4A48,
1006         0x4A49,
1007         0x4A4A,
1008         0x4A4B,
1009         0x4A4C,
1010         0x4A4D,
1011         0x4A4E,
1012         0x4A4F,
1013         0x4A50,
1014         0x4A54,
1015         0x4B48,
1016         0x4B49,
1017         0x4B4A,
1018         0x4B4B,
1019         0x4B4C,
1020         0x4C57,
1021         0x4C58,
1022         0x4C59,
1023         0x4C5A,
1024         0x4C64,
1025         0x4C66,
1026         0x4C67,
1027         0x4E44,
1028         0x4E45,
1029         0x4E46,
1030         0x4E47,
1031         0x4E48,
1032         0x4E49,
1033         0x4E4A,
1034         0x4E4B,
1035         0x4E50,
1036         0x4E51,
1037         0x4E52,
1038         0x4E53,
1039         0x4E54,
1040         0x4E56,
1041         0x5144,
1042         0x5145,
1043         0x5146,
1044         0x5147,
1045         0x5148,
1046         0x514C,
1047         0x514D,
1048         0x5157,
1049         0x5158,
1050         0x5159,
1051         0x515A,
1052         0x515E,
1053         0x5460,
1054         0x5462,
1055         0x5464,
1056         0x5548,
1057         0x5549,
1058         0x554A,
1059         0x554B,
1060         0x554C,
1061         0x554D,
1062         0x554E,
1063         0x554F,
1064         0x5550,
1065         0x5551,
1066         0x5552,
1067         0x5554,
1068         0x564A,
1069         0x564B,
1070         0x564F,
1071         0x5652,
1072         0x5653,
1073         0x5657,
1074         0x5834,
1075         0x5835,
1076         0x5954,
1077         0x5955,
1078         0x5974,
1079         0x5975,
1080         0x5960,
1081         0x5961,
1082         0x5962,
1083         0x5964,
1084         0x5965,
1085         0x5969,
1086         0x5a41,
1087         0x5a42,
1088         0x5a61,
1089         0x5a62,
1090         0x5b60,
1091         0x5b62,
1092         0x5b63,
1093         0x5b64,
1094         0x5b65,
1095         0x5c61,
1096         0x5c63,
1097         0x5d48,
1098         0x5d49,
1099         0x5d4a,
1100         0x5d4c,
1101         0x5d4d,
1102         0x5d4e,
1103         0x5d4f,
1104         0x5d50,
1105         0x5d52,
1106         0x5d57,
1107         0x5e48,
1108         0x5e4a,
1109         0x5e4b,
1110         0x5e4c,
1111         0x5e4d,
1112         0x5e4f,
1113         0x6700,
1114         0x6701,
1115         0x6702,
1116         0x6703,
1117         0x6704,
1118         0x6705,
1119         0x6706,
1120         0x6707,
1121         0x6708,
1122         0x6709,
1123         0x6718,
1124         0x6719,
1125         0x671c,
1126         0x671d,
1127         0x671f,
1128         0x6720,
1129         0x6721,
1130         0x6722,
1131         0x6723,
1132         0x6724,
1133         0x6725,
1134         0x6726,
1135         0x6727,
1136         0x6728,
1137         0x6729,
1138         0x6738,
1139         0x6739,
1140         0x673e,
1141         0x6740,
1142         0x6741,
1143         0x6742,
1144         0x6743,
1145         0x6744,
1146         0x6745,
1147         0x6746,
1148         0x6747,
1149         0x6748,
1150         0x6749,
1151         0x674A,
1152         0x6750,
1153         0x6751,
1154         0x6758,
1155         0x6759,
1156         0x675B,
1157         0x675D,
1158         0x675F,
1159         0x6760,
1160         0x6761,
1161         0x6762,
1162         0x6763,
1163         0x6764,
1164         0x6765,
1165         0x6766,
1166         0x6767,
1167         0x6768,
1168         0x6770,
1169         0x6771,
1170         0x6772,
1171         0x6778,
1172         0x6779,
1173         0x677B,
1174         0x6840,
1175         0x6841,
1176         0x6842,
1177         0x6843,
1178         0x6849,
1179         0x684C,
1180         0x6850,
1181         0x6858,
1182         0x6859,
1183         0x6880,
1184         0x6888,
1185         0x6889,
1186         0x688A,
1187         0x688C,
1188         0x688D,
1189         0x6898,
1190         0x6899,
1191         0x689b,
1192         0x689c,
1193         0x689d,
1194         0x689e,
1195         0x68a0,
1196         0x68a1,
1197         0x68a8,
1198         0x68a9,
1199         0x68b0,
1200         0x68b8,
1201         0x68b9,
1202         0x68ba,
1203         0x68be,
1204         0x68bf,
1205         0x68c0,
1206         0x68c1,
1207         0x68c7,
1208         0x68c8,
1209         0x68c9,
1210         0x68d8,
1211         0x68d9,
1212         0x68da,
1213         0x68de,
1214         0x68e0,
1215         0x68e1,
1216         0x68e4,
1217         0x68e5,
1218         0x68e8,
1219         0x68e9,
1220         0x68f1,
1221         0x68f2,
1222         0x68f8,
1223         0x68f9,
1224         0x68fa,
1225         0x68fe,
1226         0x7100,
1227         0x7101,
1228         0x7102,
1229         0x7103,
1230         0x7104,
1231         0x7105,
1232         0x7106,
1233         0x7108,
1234         0x7109,
1235         0x710A,
1236         0x710B,
1237         0x710C,
1238         0x710E,
1239         0x710F,
1240         0x7140,
1241         0x7141,
1242         0x7142,
1243         0x7143,
1244         0x7144,
1245         0x7145,
1246         0x7146,
1247         0x7147,
1248         0x7149,
1249         0x714A,
1250         0x714B,
1251         0x714C,
1252         0x714D,
1253         0x714E,
1254         0x714F,
1255         0x7151,
1256         0x7152,
1257         0x7153,
1258         0x715E,
1259         0x715F,
1260         0x7180,
1261         0x7181,
1262         0x7183,
1263         0x7186,
1264         0x7187,
1265         0x7188,
1266         0x718A,
1267         0x718B,
1268         0x718C,
1269         0x718D,
1270         0x718F,
1271         0x7193,
1272         0x7196,
1273         0x719B,
1274         0x719F,
1275         0x71C0,
1276         0x71C1,
1277         0x71C2,
1278         0x71C3,
1279         0x71C4,
1280         0x71C5,
1281         0x71C6,
1282         0x71C7,
1283         0x71CD,
1284         0x71CE,
1285         0x71D2,
1286         0x71D4,
1287         0x71D5,
1288         0x71D6,
1289         0x71DA,
1290         0x71DE,
1291         0x7200,
1292         0x7210,
1293         0x7211,
1294         0x7240,
1295         0x7243,
1296         0x7244,
1297         0x7245,
1298         0x7246,
1299         0x7247,
1300         0x7248,
1301         0x7249,
1302         0x724A,
1303         0x724B,
1304         0x724C,
1305         0x724D,
1306         0x724E,
1307         0x724F,
1308         0x7280,
1309         0x7281,
1310         0x7283,
1311         0x7284,
1312         0x7287,
1313         0x7288,
1314         0x7289,
1315         0x728B,
1316         0x728C,
1317         0x7290,
1318         0x7291,
1319         0x7293,
1320         0x7297,
1321         0x7834,
1322         0x7835,
1323         0x791e,
1324         0x791f,
1325         0x793f,
1326         0x7941,
1327         0x7942,
1328         0x796c,
1329         0x796d,
1330         0x796e,
1331         0x796f,
1332         0x9400,
1333         0x9401,
1334         0x9402,
1335         0x9403,
1336         0x9405,
1337         0x940A,
1338         0x940B,
1339         0x940F,
1340         0x94A0,
1341         0x94A1,
1342         0x94A3,
1343         0x94B1,
1344         0x94B3,
1345         0x94B4,
1346         0x94B5,
1347         0x94B9,
1348         0x9440,
1349         0x9441,
1350         0x9442,
1351         0x9443,
1352         0x9444,
1353         0x9446,
1354         0x944A,
1355         0x944B,
1356         0x944C,
1357         0x944E,
1358         0x9450,
1359         0x9452,
1360         0x9456,
1361         0x945A,
1362         0x945B,
1363         0x945E,
1364         0x9460,
1365         0x9462,
1366         0x946A,
1367         0x946B,
1368         0x947A,
1369         0x947B,
1370         0x9480,
1371         0x9487,
1372         0x9488,
1373         0x9489,
1374         0x948A,
1375         0x948F,
1376         0x9490,
1377         0x9491,
1378         0x9495,
1379         0x9498,
1380         0x949C,
1381         0x949E,
1382         0x949F,
1383         0x94C0,
1384         0x94C1,
1385         0x94C3,
1386         0x94C4,
1387         0x94C5,
1388         0x94C6,
1389         0x94C7,
1390         0x94C8,
1391         0x94C9,
1392         0x94CB,
1393         0x94CC,
1394         0x94CD,
1395         0x9500,
1396         0x9501,
1397         0x9504,
1398         0x9505,
1399         0x9506,
1400         0x9507,
1401         0x9508,
1402         0x9509,
1403         0x950F,
1404         0x9511,
1405         0x9515,
1406         0x9517,
1407         0x9519,
1408         0x9540,
1409         0x9541,
1410         0x9542,
1411         0x954E,
1412         0x954F,
1413         0x9552,
1414         0x9553,
1415         0x9555,
1416         0x9557,
1417         0x955f,
1418         0x9580,
1419         0x9581,
1420         0x9583,
1421         0x9586,
1422         0x9587,
1423         0x9588,
1424         0x9589,
1425         0x958A,
1426         0x958B,
1427         0x958C,
1428         0x958D,
1429         0x958E,
1430         0x958F,
1431         0x9590,
1432         0x9591,
1433         0x9593,
1434         0x9595,
1435         0x9596,
1436         0x9597,
1437         0x9598,
1438         0x9599,
1439         0x959B,
1440         0x95C0,
1441         0x95C2,
1442         0x95C4,
1443         0x95C5,
1444         0x95C6,
1445         0x95C7,
1446         0x95C9,
1447         0x95CC,
1448         0x95CD,
1449         0x95CE,
1450         0x95CF,
1451         0x9610,
1452         0x9611,
1453         0x9612,
1454         0x9613,
1455         0x9614,
1456         0x9615,
1457         0x9616,
1458         0x9640,
1459         0x9641,
1460         0x9642,
1461         0x9643,
1462         0x9644,
1463         0x9645,
1464         0x9647,
1465         0x9648,
1466         0x9649,
1467         0x964a,
1468         0x964b,
1469         0x964c,
1470         0x964e,
1471         0x964f,
1472         0x9710,
1473         0x9711,
1474         0x9712,
1475         0x9713,
1476         0x9714,
1477         0x9715,
1478         0x9802,
1479         0x9803,
1480         0x9804,
1481         0x9805,
1482         0x9806,
1483         0x9807,
1484         0x9808,
1485         0x9809,
1486         0x980A,
1487         0x9900,
1488         0x9901,
1489         0x9903,
1490         0x9904,
1491         0x9905,
1492         0x9906,
1493         0x9907,
1494         0x9908,
1495         0x9909,
1496         0x990A,
1497         0x990B,
1498         0x990C,
1499         0x990D,
1500         0x990E,
1501         0x990F,
1502         0x9910,
1503         0x9913,
1504         0x9917,
1505         0x9918,
1506         0x9919,
1507         0x9990,
1508         0x9991,
1509         0x9992,
1510         0x9993,
1511         0x9994,
1512         0x9995,
1513         0x9996,
1514         0x9997,
1515         0x9998,
1516         0x9999,
1517         0x999A,
1518         0x999B,
1519         0x999C,
1520         0x999D,
1521         0x99A0,
1522         0x99A2,
1523         0x99A4,
1524         /* radeon secondary ids */
1525         0x3171,
1526         0x3e70,
1527         0x4164,
1528         0x4165,
1529         0x4166,
1530         0x4168,
1531         0x4170,
1532         0x4171,
1533         0x4172,
1534         0x4173,
1535         0x496e,
1536         0x4a69,
1537         0x4a6a,
1538         0x4a6b,
1539         0x4a70,
1540         0x4a74,
1541         0x4b69,
1542         0x4b6b,
1543         0x4b6c,
1544         0x4c6e,
1545         0x4e64,
1546         0x4e65,
1547         0x4e66,
1548         0x4e67,
1549         0x4e68,
1550         0x4e69,
1551         0x4e6a,
1552         0x4e71,
1553         0x4f73,
1554         0x5569,
1555         0x556b,
1556         0x556d,
1557         0x556f,
1558         0x5571,
1559         0x5854,
1560         0x5874,
1561         0x5940,
1562         0x5941,
1563         0x5b72,
1564         0x5b73,
1565         0x5b74,
1566         0x5b75,
1567         0x5d44,
1568         0x5d45,
1569         0x5d6d,
1570         0x5d6f,
1571         0x5d72,
1572         0x5d77,
1573         0x5e6b,
1574         0x5e6d,
1575         0x7120,
1576         0x7124,
1577         0x7129,
1578         0x712e,
1579         0x712f,
1580         0x7162,
1581         0x7163,
1582         0x7166,
1583         0x7167,
1584         0x7172,
1585         0x7173,
1586         0x71a0,
1587         0x71a1,
1588         0x71a3,
1589         0x71a7,
1590         0x71bb,
1591         0x71e0,
1592         0x71e1,
1593         0x71e2,
1594         0x71e6,
1595         0x71e7,
1596         0x71f2,
1597         0x7269,
1598         0x726b,
1599         0x726e,
1600         0x72a0,
1601         0x72a8,
1602         0x72b1,
1603         0x72b3,
1604         0x793f,
1605 };
1606
1607 static const struct pci_device_id pciidlist[] = {
1608 #ifdef  CONFIG_DRM_AMDGPU_SI
1609         {0x1002, 0x6780, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1610         {0x1002, 0x6784, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1611         {0x1002, 0x6788, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1612         {0x1002, 0x678A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1613         {0x1002, 0x6790, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1614         {0x1002, 0x6791, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1615         {0x1002, 0x6792, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1616         {0x1002, 0x6798, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1617         {0x1002, 0x6799, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1618         {0x1002, 0x679A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1619         {0x1002, 0x679B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1620         {0x1002, 0x679E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1621         {0x1002, 0x679F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TAHITI},
1622         {0x1002, 0x6800, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
1623         {0x1002, 0x6801, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
1624         {0x1002, 0x6802, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN|AMD_IS_MOBILITY},
1625         {0x1002, 0x6806, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1626         {0x1002, 0x6808, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1627         {0x1002, 0x6809, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1628         {0x1002, 0x6810, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1629         {0x1002, 0x6811, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1630         {0x1002, 0x6816, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1631         {0x1002, 0x6817, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1632         {0x1002, 0x6818, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1633         {0x1002, 0x6819, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_PITCAIRN},
1634         {0x1002, 0x6600, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1635         {0x1002, 0x6601, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1636         {0x1002, 0x6602, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1637         {0x1002, 0x6603, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1638         {0x1002, 0x6604, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1639         {0x1002, 0x6605, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1640         {0x1002, 0x6606, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1641         {0x1002, 0x6607, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1642         {0x1002, 0x6608, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
1643         {0x1002, 0x6610, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
1644         {0x1002, 0x6611, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
1645         {0x1002, 0x6613, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
1646         {0x1002, 0x6617, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1647         {0x1002, 0x6620, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1648         {0x1002, 0x6621, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1649         {0x1002, 0x6623, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND|AMD_IS_MOBILITY},
1650         {0x1002, 0x6631, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_OLAND},
1651         {0x1002, 0x6820, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1652         {0x1002, 0x6821, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1653         {0x1002, 0x6822, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1654         {0x1002, 0x6823, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1655         {0x1002, 0x6824, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1656         {0x1002, 0x6825, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1657         {0x1002, 0x6826, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1658         {0x1002, 0x6827, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1659         {0x1002, 0x6828, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1660         {0x1002, 0x6829, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1661         {0x1002, 0x682A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1662         {0x1002, 0x682B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1663         {0x1002, 0x682C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1664         {0x1002, 0x682D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1665         {0x1002, 0x682F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1666         {0x1002, 0x6830, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1667         {0x1002, 0x6831, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE|AMD_IS_MOBILITY},
1668         {0x1002, 0x6835, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1669         {0x1002, 0x6837, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1670         {0x1002, 0x6838, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1671         {0x1002, 0x6839, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1672         {0x1002, 0x683B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1673         {0x1002, 0x683D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1674         {0x1002, 0x683F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VERDE},
1675         {0x1002, 0x6660, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
1676         {0x1002, 0x6663, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
1677         {0x1002, 0x6664, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
1678         {0x1002, 0x6665, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
1679         {0x1002, 0x6667, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
1680         {0x1002, 0x666F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAINAN|AMD_IS_MOBILITY},
1681 #endif
1682 #ifdef CONFIG_DRM_AMDGPU_CIK
1683         /* Kaveri */
1684         {0x1002, 0x1304, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1685         {0x1002, 0x1305, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1686         {0x1002, 0x1306, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1687         {0x1002, 0x1307, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1688         {0x1002, 0x1309, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1689         {0x1002, 0x130A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1690         {0x1002, 0x130B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1691         {0x1002, 0x130C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1692         {0x1002, 0x130D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1693         {0x1002, 0x130E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1694         {0x1002, 0x130F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1695         {0x1002, 0x1310, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1696         {0x1002, 0x1311, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1697         {0x1002, 0x1312, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1698         {0x1002, 0x1313, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1699         {0x1002, 0x1315, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1700         {0x1002, 0x1316, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1701         {0x1002, 0x1317, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1702         {0x1002, 0x1318, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_MOBILITY|AMD_IS_APU},
1703         {0x1002, 0x131B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1704         {0x1002, 0x131C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1705         {0x1002, 0x131D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KAVERI|AMD_IS_APU},
1706         /* Bonaire */
1707         {0x1002, 0x6640, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
1708         {0x1002, 0x6641, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
1709         {0x1002, 0x6646, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
1710         {0x1002, 0x6647, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE|AMD_IS_MOBILITY},
1711         {0x1002, 0x6649, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1712         {0x1002, 0x6650, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1713         {0x1002, 0x6651, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1714         {0x1002, 0x6658, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1715         {0x1002, 0x665c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1716         {0x1002, 0x665d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1717         {0x1002, 0x665f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BONAIRE},
1718         /* Hawaii */
1719         {0x1002, 0x67A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1720         {0x1002, 0x67A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1721         {0x1002, 0x67A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1722         {0x1002, 0x67A8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1723         {0x1002, 0x67A9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1724         {0x1002, 0x67AA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1725         {0x1002, 0x67B0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1726         {0x1002, 0x67B1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1727         {0x1002, 0x67B8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1728         {0x1002, 0x67B9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1729         {0x1002, 0x67BA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1730         {0x1002, 0x67BE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_HAWAII},
1731         /* Kabini */
1732         {0x1002, 0x9830, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1733         {0x1002, 0x9831, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1734         {0x1002, 0x9832, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1735         {0x1002, 0x9833, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1736         {0x1002, 0x9834, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1737         {0x1002, 0x9835, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1738         {0x1002, 0x9836, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1739         {0x1002, 0x9837, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1740         {0x1002, 0x9838, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1741         {0x1002, 0x9839, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1742         {0x1002, 0x983a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1743         {0x1002, 0x983b, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_MOBILITY|AMD_IS_APU},
1744         {0x1002, 0x983c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1745         {0x1002, 0x983d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1746         {0x1002, 0x983e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1747         {0x1002, 0x983f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_KABINI|AMD_IS_APU},
1748         /* mullins */
1749         {0x1002, 0x9850, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1750         {0x1002, 0x9851, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1751         {0x1002, 0x9852, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1752         {0x1002, 0x9853, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1753         {0x1002, 0x9854, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1754         {0x1002, 0x9855, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1755         {0x1002, 0x9856, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1756         {0x1002, 0x9857, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1757         {0x1002, 0x9858, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1758         {0x1002, 0x9859, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1759         {0x1002, 0x985A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1760         {0x1002, 0x985B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1761         {0x1002, 0x985C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1762         {0x1002, 0x985D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1763         {0x1002, 0x985E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1764         {0x1002, 0x985F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_MULLINS|AMD_IS_MOBILITY|AMD_IS_APU},
1765 #endif
1766         /* topaz */
1767         {0x1002, 0x6900, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
1768         {0x1002, 0x6901, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
1769         {0x1002, 0x6902, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
1770         {0x1002, 0x6903, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
1771         {0x1002, 0x6907, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TOPAZ},
1772         /* tonga */
1773         {0x1002, 0x6920, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1774         {0x1002, 0x6921, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1775         {0x1002, 0x6928, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1776         {0x1002, 0x6929, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1777         {0x1002, 0x692B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1778         {0x1002, 0x692F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1779         {0x1002, 0x6930, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1780         {0x1002, 0x6938, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1781         {0x1002, 0x6939, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_TONGA},
1782         /* fiji */
1783         {0x1002, 0x7300, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_FIJI},
1784         {0x1002, 0x730F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_FIJI},
1785         /* carrizo */
1786         {0x1002, 0x9870, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
1787         {0x1002, 0x9874, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
1788         {0x1002, 0x9875, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
1789         {0x1002, 0x9876, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
1790         {0x1002, 0x9877, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CARRIZO|AMD_IS_APU},
1791         /* stoney */
1792         {0x1002, 0x98E4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_STONEY|AMD_IS_APU},
1793         /* Polaris11 */
1794         {0x1002, 0x67E0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1795         {0x1002, 0x67E3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1796         {0x1002, 0x67E8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1797         {0x1002, 0x67EB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1798         {0x1002, 0x67EF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1799         {0x1002, 0x67FF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1800         {0x1002, 0x67E1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1801         {0x1002, 0x67E7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1802         {0x1002, 0x67E9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS11},
1803         /* Polaris10 */
1804         {0x1002, 0x67C0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1805         {0x1002, 0x67C1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1806         {0x1002, 0x67C2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1807         {0x1002, 0x67C4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1808         {0x1002, 0x67C7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1809         {0x1002, 0x67D0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1810         {0x1002, 0x67DF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1811         {0x1002, 0x67C8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1812         {0x1002, 0x67C9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1813         {0x1002, 0x67CA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1814         {0x1002, 0x67CC, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1815         {0x1002, 0x67CF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1816         {0x1002, 0x6FDF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS10},
1817         /* Polaris12 */
1818         {0x1002, 0x6980, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1819         {0x1002, 0x6981, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1820         {0x1002, 0x6985, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1821         {0x1002, 0x6986, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1822         {0x1002, 0x6987, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1823         {0x1002, 0x6995, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1824         {0x1002, 0x6997, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1825         {0x1002, 0x699F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_POLARIS12},
1826         /* VEGAM */
1827         {0x1002, 0x694C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
1828         {0x1002, 0x694E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
1829         {0x1002, 0x694F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGAM},
1830         /* Vega 10 */
1831         {0x1002, 0x6860, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1832         {0x1002, 0x6861, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1833         {0x1002, 0x6862, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1834         {0x1002, 0x6863, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1835         {0x1002, 0x6864, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1836         {0x1002, 0x6867, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1837         {0x1002, 0x6868, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1838         {0x1002, 0x6869, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1839         {0x1002, 0x686a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1840         {0x1002, 0x686b, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1841         {0x1002, 0x686c, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1842         {0x1002, 0x686d, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1843         {0x1002, 0x686e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1844         {0x1002, 0x686f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1845         {0x1002, 0x687f, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA10},
1846         /* Vega 12 */
1847         {0x1002, 0x69A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
1848         {0x1002, 0x69A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
1849         {0x1002, 0x69A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
1850         {0x1002, 0x69A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
1851         {0x1002, 0x69AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA12},
1852         /* Vega 20 */
1853         {0x1002, 0x66A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1854         {0x1002, 0x66A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1855         {0x1002, 0x66A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1856         {0x1002, 0x66A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1857         {0x1002, 0x66A4, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1858         {0x1002, 0x66A7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1859         {0x1002, 0x66AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VEGA20},
1860         /* Raven */
1861         {0x1002, 0x15dd, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RAVEN|AMD_IS_APU},
1862         {0x1002, 0x15d8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RAVEN|AMD_IS_APU},
1863         /* Arcturus */
1864         {0x1002, 0x738C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS},
1865         {0x1002, 0x7388, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS},
1866         {0x1002, 0x738E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS},
1867         {0x1002, 0x7390, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ARCTURUS},
1868         /* Navi10 */
1869         {0x1002, 0x7310, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1870         {0x1002, 0x7312, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1871         {0x1002, 0x7318, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1872         {0x1002, 0x7319, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1873         {0x1002, 0x731A, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1874         {0x1002, 0x731B, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1875         {0x1002, 0x731E, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1876         {0x1002, 0x731F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI10},
1877         /* Navi14 */
1878         {0x1002, 0x7340, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14},
1879         {0x1002, 0x7341, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14},
1880         {0x1002, 0x7347, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14},
1881         {0x1002, 0x734F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI14},
1882
1883         /* Renoir */
1884         {0x1002, 0x15E7, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RENOIR|AMD_IS_APU},
1885         {0x1002, 0x1636, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RENOIR|AMD_IS_APU},
1886         {0x1002, 0x1638, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RENOIR|AMD_IS_APU},
1887         {0x1002, 0x164C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_RENOIR|AMD_IS_APU},
1888
1889         /* Navi12 */
1890         {0x1002, 0x7360, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI12},
1891         {0x1002, 0x7362, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVI12},
1892
1893         /* Sienna_Cichlid */
1894         {0x1002, 0x73A0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1895         {0x1002, 0x73A1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1896         {0x1002, 0x73A2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1897         {0x1002, 0x73A3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1898         {0x1002, 0x73A5, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1899         {0x1002, 0x73A8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1900         {0x1002, 0x73A9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1901         {0x1002, 0x73AB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1902         {0x1002, 0x73AC, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1903         {0x1002, 0x73AD, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1904         {0x1002, 0x73AE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1905         {0x1002, 0x73AF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1906         {0x1002, 0x73BF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_SIENNA_CICHLID},
1907
1908         /* Van Gogh */
1909         {0x1002, 0x163F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_VANGOGH|AMD_IS_APU},
1910
1911         /* Yellow Carp */
1912         {0x1002, 0x164D, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_YELLOW_CARP|AMD_IS_APU},
1913         {0x1002, 0x1681, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_YELLOW_CARP|AMD_IS_APU},
1914
1915         /* Navy_Flounder */
1916         {0x1002, 0x73C0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1917         {0x1002, 0x73C1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1918         {0x1002, 0x73C3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1919         {0x1002, 0x73DA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1920         {0x1002, 0x73DB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1921         {0x1002, 0x73DC, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1922         {0x1002, 0x73DD, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1923         {0x1002, 0x73DE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1924         {0x1002, 0x73DF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_NAVY_FLOUNDER},
1925
1926         /* DIMGREY_CAVEFISH */
1927         {0x1002, 0x73E0, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1928         {0x1002, 0x73E1, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1929         {0x1002, 0x73E2, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1930         {0x1002, 0x73E3, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1931         {0x1002, 0x73E8, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1932         {0x1002, 0x73E9, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1933         {0x1002, 0x73EA, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1934         {0x1002, 0x73EB, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1935         {0x1002, 0x73EC, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1936         {0x1002, 0x73ED, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1937         {0x1002, 0x73EF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1938         {0x1002, 0x73FF, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_DIMGREY_CAVEFISH},
1939
1940         /* Aldebaran */
1941         {0x1002, 0x7408, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ALDEBARAN},
1942         {0x1002, 0x740C, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ALDEBARAN},
1943         {0x1002, 0x740F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ALDEBARAN},
1944         {0x1002, 0x7410, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_ALDEBARAN},
1945
1946         /* CYAN_SKILLFISH */
1947         {0x1002, 0x13FE, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CYAN_SKILLFISH|AMD_IS_APU},
1948         {0x1002, 0x143F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_CYAN_SKILLFISH|AMD_IS_APU},
1949
1950         /* BEIGE_GOBY */
1951         {0x1002, 0x7420, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BEIGE_GOBY},
1952         {0x1002, 0x7421, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BEIGE_GOBY},
1953         {0x1002, 0x7422, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BEIGE_GOBY},
1954         {0x1002, 0x7423, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BEIGE_GOBY},
1955         {0x1002, 0x7424, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BEIGE_GOBY},
1956         {0x1002, 0x743F, PCI_ANY_ID, PCI_ANY_ID, 0, 0, CHIP_BEIGE_GOBY},
1957
1958         { PCI_DEVICE(0x1002, PCI_ANY_ID),
1959           .class = PCI_CLASS_DISPLAY_VGA << 8,
1960           .class_mask = 0xffffff,
1961           .driver_data = CHIP_IP_DISCOVERY },
1962
1963         { PCI_DEVICE(0x1002, PCI_ANY_ID),
1964           .class = PCI_CLASS_DISPLAY_OTHER << 8,
1965           .class_mask = 0xffffff,
1966           .driver_data = CHIP_IP_DISCOVERY },
1967
1968         {0, 0, 0}
1969 };
1970
1971 MODULE_DEVICE_TABLE(pci, pciidlist);
1972
1973 static const struct drm_driver amdgpu_kms_driver;
1974
1975 static void amdgpu_get_secondary_funcs(struct amdgpu_device *adev)
1976 {
1977         struct pci_dev *p = NULL;
1978         int i;
1979
1980         /* 0 - GPU
1981          * 1 - audio
1982          * 2 - USB
1983          * 3 - UCSI
1984          */
1985         for (i = 1; i < 4; i++) {
1986                 p = pci_get_domain_bus_and_slot(pci_domain_nr(adev->pdev->bus),
1987                                                 adev->pdev->bus->number, i);
1988                 if (p) {
1989                         pm_runtime_get_sync(&p->dev);
1990                         pm_runtime_mark_last_busy(&p->dev);
1991                         pm_runtime_put_autosuspend(&p->dev);
1992                         pci_dev_put(p);
1993                 }
1994         }
1995 }
1996
1997 static int amdgpu_pci_probe(struct pci_dev *pdev,
1998                             const struct pci_device_id *ent)
1999 {
2000         struct drm_device *ddev;
2001         struct amdgpu_device *adev;
2002         unsigned long flags = ent->driver_data;
2003         int ret, retry = 0, i;
2004         bool supports_atomic = false;
2005
2006         /* skip devices which are owned by radeon */
2007         for (i = 0; i < ARRAY_SIZE(amdgpu_unsupported_pciidlist); i++) {
2008                 if (amdgpu_unsupported_pciidlist[i] == pdev->device)
2009                         return -ENODEV;
2010         }
2011
2012         if (amdgpu_aspm == -1 && !pcie_aspm_enabled(pdev))
2013                 amdgpu_aspm = 0;
2014
2015         if (amdgpu_virtual_display ||
2016             amdgpu_device_asic_has_dc_support(flags & AMD_ASIC_MASK))
2017                 supports_atomic = true;
2018
2019         if ((flags & AMD_EXP_HW_SUPPORT) && !amdgpu_exp_hw_support) {
2020                 DRM_INFO("This hardware requires experimental hardware support.\n"
2021                          "See modparam exp_hw_support\n");
2022                 return -ENODEV;
2023         }
2024
2025         /* Due to hardware bugs, S/G Display on raven requires a 1:1 IOMMU mapping,
2026          * however, SME requires an indirect IOMMU mapping because the encryption
2027          * bit is beyond the DMA mask of the chip.
2028          */
2029         if (cc_platform_has(CC_ATTR_MEM_ENCRYPT) &&
2030             ((flags & AMD_ASIC_MASK) == CHIP_RAVEN)) {
2031                 dev_info(&pdev->dev,
2032                          "SME is not compatible with RAVEN\n");
2033                 return -ENOTSUPP;
2034         }
2035
2036 #ifdef CONFIG_DRM_AMDGPU_SI
2037         if (!amdgpu_si_support) {
2038                 switch (flags & AMD_ASIC_MASK) {
2039                 case CHIP_TAHITI:
2040                 case CHIP_PITCAIRN:
2041                 case CHIP_VERDE:
2042                 case CHIP_OLAND:
2043                 case CHIP_HAINAN:
2044                         dev_info(&pdev->dev,
2045                                  "SI support provided by radeon.\n");
2046                         dev_info(&pdev->dev,
2047                                  "Use radeon.si_support=0 amdgpu.si_support=1 to override.\n"
2048                                 );
2049                         return -ENODEV;
2050                 }
2051         }
2052 #endif
2053 #ifdef CONFIG_DRM_AMDGPU_CIK
2054         if (!amdgpu_cik_support) {
2055                 switch (flags & AMD_ASIC_MASK) {
2056                 case CHIP_KAVERI:
2057                 case CHIP_BONAIRE:
2058                 case CHIP_HAWAII:
2059                 case CHIP_KABINI:
2060                 case CHIP_MULLINS:
2061                         dev_info(&pdev->dev,
2062                                  "CIK support provided by radeon.\n");
2063                         dev_info(&pdev->dev,
2064                                  "Use radeon.cik_support=0 amdgpu.cik_support=1 to override.\n"
2065                                 );
2066                         return -ENODEV;
2067                 }
2068         }
2069 #endif
2070
2071         /* Get rid of things like offb */
2072         ret = drm_aperture_remove_conflicting_pci_framebuffers(pdev, &amdgpu_kms_driver);
2073         if (ret)
2074                 return ret;
2075
2076         adev = devm_drm_dev_alloc(&pdev->dev, &amdgpu_kms_driver, typeof(*adev), ddev);
2077         if (IS_ERR(adev))
2078                 return PTR_ERR(adev);
2079
2080         adev->dev  = &pdev->dev;
2081         adev->pdev = pdev;
2082         ddev = adev_to_drm(adev);
2083
2084         if (!supports_atomic)
2085                 ddev->driver_features &= ~DRIVER_ATOMIC;
2086
2087         ret = pci_enable_device(pdev);
2088         if (ret)
2089                 return ret;
2090
2091         pci_set_drvdata(pdev, ddev);
2092
2093         ret = amdgpu_driver_load_kms(adev, ent->driver_data);
2094         if (ret)
2095                 goto err_pci;
2096
2097 retry_init:
2098         ret = drm_dev_register(ddev, ent->driver_data);
2099         if (ret == -EAGAIN && ++retry <= 3) {
2100                 DRM_INFO("retry init %d\n", retry);
2101                 /* Don't request EX mode too frequently which is attacking */
2102                 msleep(5000);
2103                 goto retry_init;
2104         } else if (ret) {
2105                 goto err_pci;
2106         }
2107
2108         /*
2109          * 1. don't init fbdev on hw without DCE
2110          * 2. don't init fbdev if there are no connectors
2111          */
2112         if (adev->mode_info.mode_config_initialized &&
2113             !list_empty(&adev_to_drm(adev)->mode_config.connector_list)) {
2114                 /* select 8 bpp console on low vram cards */
2115                 if (adev->gmc.real_vram_size <= (32*1024*1024))
2116                         drm_fbdev_generic_setup(adev_to_drm(adev), 8);
2117                 else
2118                         drm_fbdev_generic_setup(adev_to_drm(adev), 32);
2119         }
2120
2121         ret = amdgpu_debugfs_init(adev);
2122         if (ret)
2123                 DRM_ERROR("Creating debugfs files failed (%d).\n", ret);
2124
2125         if (adev->pm.rpm_mode != AMDGPU_RUNPM_NONE) {
2126                 /* only need to skip on ATPX */
2127                 if (amdgpu_device_supports_px(ddev))
2128                         dev_pm_set_driver_flags(ddev->dev, DPM_FLAG_NO_DIRECT_COMPLETE);
2129                 /* we want direct complete for BOCO */
2130                 if (amdgpu_device_supports_boco(ddev))
2131                         dev_pm_set_driver_flags(ddev->dev, DPM_FLAG_SMART_PREPARE |
2132                                                 DPM_FLAG_SMART_SUSPEND |
2133                                                 DPM_FLAG_MAY_SKIP_RESUME);
2134                 pm_runtime_use_autosuspend(ddev->dev);
2135                 pm_runtime_set_autosuspend_delay(ddev->dev, 5000);
2136
2137                 pm_runtime_allow(ddev->dev);
2138
2139                 pm_runtime_mark_last_busy(ddev->dev);
2140                 pm_runtime_put_autosuspend(ddev->dev);
2141
2142                 /*
2143                  * For runpm implemented via BACO, PMFW will handle the
2144                  * timing for BACO in and out:
2145                  *   - put ASIC into BACO state only when both video and
2146                  *     audio functions are in D3 state.
2147                  *   - pull ASIC out of BACO state when either video or
2148                  *     audio function is in D0 state.
2149                  * Also, at startup, PMFW assumes both functions are in
2150                  * D0 state.
2151                  *
2152                  * So if snd driver was loaded prior to amdgpu driver
2153                  * and audio function was put into D3 state, there will
2154                  * be no PMFW-aware D-state transition(D0->D3) on runpm
2155                  * suspend. Thus the BACO will be not correctly kicked in.
2156                  *
2157                  * Via amdgpu_get_secondary_funcs(), the audio dev is put
2158                  * into D0 state. Then there will be a PMFW-aware D-state
2159                  * transition(D0->D3) on runpm suspend.
2160                  */
2161                 if (amdgpu_device_supports_baco(ddev) &&
2162                     !(adev->flags & AMD_IS_APU) &&
2163                     (adev->asic_type >= CHIP_NAVI10))
2164                         amdgpu_get_secondary_funcs(adev);
2165         }
2166
2167         return 0;
2168
2169 err_pci:
2170         pci_disable_device(pdev);
2171         return ret;
2172 }
2173
2174 static void
2175 amdgpu_pci_remove(struct pci_dev *pdev)
2176 {
2177         struct drm_device *dev = pci_get_drvdata(pdev);
2178         struct amdgpu_device *adev = drm_to_adev(dev);
2179
2180         drm_dev_unplug(dev);
2181
2182         if (adev->pm.rpm_mode != AMDGPU_RUNPM_NONE) {
2183                 pm_runtime_get_sync(dev->dev);
2184                 pm_runtime_forbid(dev->dev);
2185         }
2186
2187         amdgpu_driver_unload_kms(dev);
2188
2189         /*
2190          * Flush any in flight DMA operations from device.
2191          * Clear the Bus Master Enable bit and then wait on the PCIe Device
2192          * StatusTransactions Pending bit.
2193          */
2194         pci_disable_device(pdev);
2195         pci_wait_for_pending_transaction(pdev);
2196 }
2197
2198 static void
2199 amdgpu_pci_shutdown(struct pci_dev *pdev)
2200 {
2201         struct drm_device *dev = pci_get_drvdata(pdev);
2202         struct amdgpu_device *adev = drm_to_adev(dev);
2203
2204         if (amdgpu_ras_intr_triggered())
2205                 return;
2206
2207         /* if we are running in a VM, make sure the device
2208          * torn down properly on reboot/shutdown.
2209          * unfortunately we can't detect certain
2210          * hypervisors so just do this all the time.
2211          */
2212         if (!amdgpu_passthrough(adev))
2213                 adev->mp1_state = PP_MP1_STATE_UNLOAD;
2214         amdgpu_device_ip_suspend(adev);
2215         adev->mp1_state = PP_MP1_STATE_NONE;
2216 }
2217
2218 /**
2219  * amdgpu_drv_delayed_reset_work_handler - work handler for reset
2220  *
2221  * @work: work_struct.
2222  */
2223 static void amdgpu_drv_delayed_reset_work_handler(struct work_struct *work)
2224 {
2225         struct list_head device_list;
2226         struct amdgpu_device *adev;
2227         int i, r;
2228         struct amdgpu_reset_context reset_context;
2229
2230         memset(&reset_context, 0, sizeof(reset_context));
2231
2232         mutex_lock(&mgpu_info.mutex);
2233         if (mgpu_info.pending_reset == true) {
2234                 mutex_unlock(&mgpu_info.mutex);
2235                 return;
2236         }
2237         mgpu_info.pending_reset = true;
2238         mutex_unlock(&mgpu_info.mutex);
2239
2240         /* Use a common context, just need to make sure full reset is done */
2241         reset_context.method = AMD_RESET_METHOD_NONE;
2242         set_bit(AMDGPU_NEED_FULL_RESET, &reset_context.flags);
2243
2244         for (i = 0; i < mgpu_info.num_dgpu; i++) {
2245                 adev = mgpu_info.gpu_ins[i].adev;
2246                 reset_context.reset_req_dev = adev;
2247                 r = amdgpu_device_pre_asic_reset(adev, &reset_context);
2248                 if (r) {
2249                         dev_err(adev->dev, "GPU pre asic reset failed with err, %d for drm dev, %s ",
2250                                 r, adev_to_drm(adev)->unique);
2251                 }
2252                 if (!queue_work(system_unbound_wq, &adev->xgmi_reset_work))
2253                         r = -EALREADY;
2254         }
2255         for (i = 0; i < mgpu_info.num_dgpu; i++) {
2256                 adev = mgpu_info.gpu_ins[i].adev;
2257                 flush_work(&adev->xgmi_reset_work);
2258                 adev->gmc.xgmi.pending_reset = false;
2259         }
2260
2261         /* reset function will rebuild the xgmi hive info , clear it now */
2262         for (i = 0; i < mgpu_info.num_dgpu; i++)
2263                 amdgpu_xgmi_remove_device(mgpu_info.gpu_ins[i].adev);
2264
2265         INIT_LIST_HEAD(&device_list);
2266
2267         for (i = 0; i < mgpu_info.num_dgpu; i++)
2268                 list_add_tail(&mgpu_info.gpu_ins[i].adev->reset_list, &device_list);
2269
2270         /* unregister the GPU first, reset function will add them back */
2271         list_for_each_entry(adev, &device_list, reset_list)
2272                 amdgpu_unregister_gpu_instance(adev);
2273
2274         /* Use a common context, just need to make sure full reset is done */
2275         set_bit(AMDGPU_SKIP_HW_RESET, &reset_context.flags);
2276         r = amdgpu_do_asic_reset(&device_list, &reset_context);
2277
2278         if (r) {
2279                 DRM_ERROR("reinit gpus failure");
2280                 return;
2281         }
2282         for (i = 0; i < mgpu_info.num_dgpu; i++) {
2283                 adev = mgpu_info.gpu_ins[i].adev;
2284                 if (!adev->kfd.init_complete)
2285                         amdgpu_amdkfd_device_init(adev);
2286                 amdgpu_ttm_set_buffer_funcs_status(adev, true);
2287         }
2288         return;
2289 }
2290
2291 static int amdgpu_pmops_prepare(struct device *dev)
2292 {
2293         struct drm_device *drm_dev = dev_get_drvdata(dev);
2294         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2295
2296         /* Return a positive number here so
2297          * DPM_FLAG_SMART_SUSPEND works properly
2298          */
2299         if (amdgpu_device_supports_boco(drm_dev))
2300                 return pm_runtime_suspended(dev);
2301
2302         /* if we will not support s3 or s2i for the device
2303          *  then skip suspend
2304          */
2305         if (!amdgpu_acpi_is_s0ix_active(adev) &&
2306             !amdgpu_acpi_is_s3_active(adev))
2307                 return 1;
2308
2309         return 0;
2310 }
2311
2312 static void amdgpu_pmops_complete(struct device *dev)
2313 {
2314         /* nothing to do */
2315 }
2316
2317 static int amdgpu_pmops_suspend(struct device *dev)
2318 {
2319         struct drm_device *drm_dev = dev_get_drvdata(dev);
2320         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2321
2322         if (amdgpu_acpi_is_s0ix_active(adev))
2323                 adev->in_s0ix = true;
2324         else
2325                 adev->in_s3 = true;
2326         return amdgpu_device_suspend(drm_dev, true);
2327 }
2328
2329 static int amdgpu_pmops_suspend_noirq(struct device *dev)
2330 {
2331         struct drm_device *drm_dev = dev_get_drvdata(dev);
2332         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2333
2334         if (amdgpu_acpi_should_gpu_reset(adev))
2335                 return amdgpu_asic_reset(adev);
2336
2337         return 0;
2338 }
2339
2340 static int amdgpu_pmops_resume(struct device *dev)
2341 {
2342         struct drm_device *drm_dev = dev_get_drvdata(dev);
2343         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2344         int r;
2345
2346         /* Avoids registers access if device is physically gone */
2347         if (!pci_device_is_present(adev->pdev))
2348                 adev->no_hw_access = true;
2349
2350         r = amdgpu_device_resume(drm_dev, true);
2351         if (amdgpu_acpi_is_s0ix_active(adev))
2352                 adev->in_s0ix = false;
2353         else
2354                 adev->in_s3 = false;
2355         return r;
2356 }
2357
2358 static int amdgpu_pmops_freeze(struct device *dev)
2359 {
2360         struct drm_device *drm_dev = dev_get_drvdata(dev);
2361         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2362         int r;
2363
2364         adev->in_s4 = true;
2365         r = amdgpu_device_suspend(drm_dev, true);
2366         adev->in_s4 = false;
2367         if (r)
2368                 return r;
2369         return amdgpu_asic_reset(adev);
2370 }
2371
2372 static int amdgpu_pmops_thaw(struct device *dev)
2373 {
2374         struct drm_device *drm_dev = dev_get_drvdata(dev);
2375
2376         return amdgpu_device_resume(drm_dev, true);
2377 }
2378
2379 static int amdgpu_pmops_poweroff(struct device *dev)
2380 {
2381         struct drm_device *drm_dev = dev_get_drvdata(dev);
2382
2383         return amdgpu_device_suspend(drm_dev, true);
2384 }
2385
2386 static int amdgpu_pmops_restore(struct device *dev)
2387 {
2388         struct drm_device *drm_dev = dev_get_drvdata(dev);
2389
2390         return amdgpu_device_resume(drm_dev, true);
2391 }
2392
2393 static int amdgpu_runtime_idle_check_display(struct device *dev)
2394 {
2395         struct pci_dev *pdev = to_pci_dev(dev);
2396         struct drm_device *drm_dev = pci_get_drvdata(pdev);
2397         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2398
2399         if (adev->mode_info.num_crtc) {
2400                 struct drm_connector *list_connector;
2401                 struct drm_connector_list_iter iter;
2402                 int ret = 0;
2403
2404                 /* XXX: Return busy if any displays are connected to avoid
2405                  * possible display wakeups after runtime resume due to
2406                  * hotplug events in case any displays were connected while
2407                  * the GPU was in suspend.  Remove this once that is fixed.
2408                  */
2409                 mutex_lock(&drm_dev->mode_config.mutex);
2410                 drm_connector_list_iter_begin(drm_dev, &iter);
2411                 drm_for_each_connector_iter(list_connector, &iter) {
2412                         if (list_connector->status == connector_status_connected) {
2413                                 ret = -EBUSY;
2414                                 break;
2415                         }
2416                 }
2417                 drm_connector_list_iter_end(&iter);
2418                 mutex_unlock(&drm_dev->mode_config.mutex);
2419
2420                 if (ret)
2421                         return ret;
2422
2423                 if (amdgpu_device_has_dc_support(adev)) {
2424                         struct drm_crtc *crtc;
2425
2426                         drm_for_each_crtc(crtc, drm_dev) {
2427                                 drm_modeset_lock(&crtc->mutex, NULL);
2428                                 if (crtc->state->active)
2429                                         ret = -EBUSY;
2430                                 drm_modeset_unlock(&crtc->mutex);
2431                                 if (ret < 0)
2432                                         break;
2433                         }
2434                 } else {
2435                         mutex_lock(&drm_dev->mode_config.mutex);
2436                         drm_modeset_lock(&drm_dev->mode_config.connection_mutex, NULL);
2437
2438                         drm_connector_list_iter_begin(drm_dev, &iter);
2439                         drm_for_each_connector_iter(list_connector, &iter) {
2440                                 if (list_connector->dpms ==  DRM_MODE_DPMS_ON) {
2441                                         ret = -EBUSY;
2442                                         break;
2443                                 }
2444                         }
2445
2446                         drm_connector_list_iter_end(&iter);
2447
2448                         drm_modeset_unlock(&drm_dev->mode_config.connection_mutex);
2449                         mutex_unlock(&drm_dev->mode_config.mutex);
2450                 }
2451                 if (ret)
2452                         return ret;
2453         }
2454
2455         return 0;
2456 }
2457
2458 static int amdgpu_pmops_runtime_suspend(struct device *dev)
2459 {
2460         struct pci_dev *pdev = to_pci_dev(dev);
2461         struct drm_device *drm_dev = pci_get_drvdata(pdev);
2462         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2463         int ret, i;
2464
2465         if (adev->pm.rpm_mode == AMDGPU_RUNPM_NONE) {
2466                 pm_runtime_forbid(dev);
2467                 return -EBUSY;
2468         }
2469
2470         ret = amdgpu_runtime_idle_check_display(dev);
2471         if (ret)
2472                 return ret;
2473
2474         /* wait for all rings to drain before suspending */
2475         for (i = 0; i < AMDGPU_MAX_RINGS; i++) {
2476                 struct amdgpu_ring *ring = adev->rings[i];
2477                 if (ring && ring->sched.ready) {
2478                         ret = amdgpu_fence_wait_empty(ring);
2479                         if (ret)
2480                                 return -EBUSY;
2481                 }
2482         }
2483
2484         adev->in_runpm = true;
2485         if (amdgpu_device_supports_px(drm_dev))
2486                 drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
2487
2488         /*
2489          * By setting mp1_state as PP_MP1_STATE_UNLOAD, MP1 will do some
2490          * proper cleanups and put itself into a state ready for PNP. That
2491          * can address some random resuming failure observed on BOCO capable
2492          * platforms.
2493          * TODO: this may be also needed for PX capable platform.
2494          */
2495         if (amdgpu_device_supports_boco(drm_dev))
2496                 adev->mp1_state = PP_MP1_STATE_UNLOAD;
2497
2498         ret = amdgpu_device_suspend(drm_dev, false);
2499         if (ret) {
2500                 adev->in_runpm = false;
2501                 if (amdgpu_device_supports_boco(drm_dev))
2502                         adev->mp1_state = PP_MP1_STATE_NONE;
2503                 return ret;
2504         }
2505
2506         if (amdgpu_device_supports_boco(drm_dev))
2507                 adev->mp1_state = PP_MP1_STATE_NONE;
2508
2509         if (amdgpu_device_supports_px(drm_dev)) {
2510                 /* Only need to handle PCI state in the driver for ATPX
2511                  * PCI core handles it for _PR3.
2512                  */
2513                 amdgpu_device_cache_pci_state(pdev);
2514                 pci_disable_device(pdev);
2515                 pci_ignore_hotplug(pdev);
2516                 pci_set_power_state(pdev, PCI_D3cold);
2517                 drm_dev->switch_power_state = DRM_SWITCH_POWER_DYNAMIC_OFF;
2518         } else if (amdgpu_device_supports_boco(drm_dev)) {
2519                 /* nothing to do */
2520         } else if (amdgpu_device_supports_baco(drm_dev)) {
2521                 amdgpu_device_baco_enter(drm_dev);
2522         }
2523
2524         return 0;
2525 }
2526
2527 static int amdgpu_pmops_runtime_resume(struct device *dev)
2528 {
2529         struct pci_dev *pdev = to_pci_dev(dev);
2530         struct drm_device *drm_dev = pci_get_drvdata(pdev);
2531         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2532         int ret;
2533
2534         if (adev->pm.rpm_mode == AMDGPU_RUNPM_NONE)
2535                 return -EINVAL;
2536
2537         /* Avoids registers access if device is physically gone */
2538         if (!pci_device_is_present(adev->pdev))
2539                 adev->no_hw_access = true;
2540
2541         if (amdgpu_device_supports_px(drm_dev)) {
2542                 drm_dev->switch_power_state = DRM_SWITCH_POWER_CHANGING;
2543
2544                 /* Only need to handle PCI state in the driver for ATPX
2545                  * PCI core handles it for _PR3.
2546                  */
2547                 pci_set_power_state(pdev, PCI_D0);
2548                 amdgpu_device_load_pci_state(pdev);
2549                 ret = pci_enable_device(pdev);
2550                 if (ret)
2551                         return ret;
2552                 pci_set_master(pdev);
2553         } else if (amdgpu_device_supports_boco(drm_dev)) {
2554                 /* Only need to handle PCI state in the driver for ATPX
2555                  * PCI core handles it for _PR3.
2556                  */
2557                 pci_set_master(pdev);
2558         } else if (amdgpu_device_supports_baco(drm_dev)) {
2559                 amdgpu_device_baco_exit(drm_dev);
2560         }
2561         ret = amdgpu_device_resume(drm_dev, false);
2562         if (ret)
2563                 return ret;
2564
2565         if (amdgpu_device_supports_px(drm_dev))
2566                 drm_dev->switch_power_state = DRM_SWITCH_POWER_ON;
2567         adev->in_runpm = false;
2568         return 0;
2569 }
2570
2571 static int amdgpu_pmops_runtime_idle(struct device *dev)
2572 {
2573         struct drm_device *drm_dev = dev_get_drvdata(dev);
2574         struct amdgpu_device *adev = drm_to_adev(drm_dev);
2575         /* we don't want the main rpm_idle to call suspend - we want to autosuspend */
2576         int ret = 1;
2577
2578         if (adev->pm.rpm_mode == AMDGPU_RUNPM_NONE) {
2579                 pm_runtime_forbid(dev);
2580                 return -EBUSY;
2581         }
2582
2583         ret = amdgpu_runtime_idle_check_display(dev);
2584
2585         pm_runtime_mark_last_busy(dev);
2586         pm_runtime_autosuspend(dev);
2587         return ret;
2588 }
2589
2590 long amdgpu_drm_ioctl(struct file *filp,
2591                       unsigned int cmd, unsigned long arg)
2592 {
2593         struct drm_file *file_priv = filp->private_data;
2594         struct drm_device *dev;
2595         long ret;
2596         dev = file_priv->minor->dev;
2597         ret = pm_runtime_get_sync(dev->dev);
2598         if (ret < 0)
2599                 goto out;
2600
2601         ret = drm_ioctl(filp, cmd, arg);
2602
2603         pm_runtime_mark_last_busy(dev->dev);
2604 out:
2605         pm_runtime_put_autosuspend(dev->dev);
2606         return ret;
2607 }
2608
2609 static const struct dev_pm_ops amdgpu_pm_ops = {
2610         .prepare = amdgpu_pmops_prepare,
2611         .complete = amdgpu_pmops_complete,
2612         .suspend = amdgpu_pmops_suspend,
2613         .suspend_noirq = amdgpu_pmops_suspend_noirq,
2614         .resume = amdgpu_pmops_resume,
2615         .freeze = amdgpu_pmops_freeze,
2616         .thaw = amdgpu_pmops_thaw,
2617         .poweroff = amdgpu_pmops_poweroff,
2618         .restore = amdgpu_pmops_restore,
2619         .runtime_suspend = amdgpu_pmops_runtime_suspend,
2620         .runtime_resume = amdgpu_pmops_runtime_resume,
2621         .runtime_idle = amdgpu_pmops_runtime_idle,
2622 };
2623
2624 static int amdgpu_flush(struct file *f, fl_owner_t id)
2625 {
2626         struct drm_file *file_priv = f->private_data;
2627         struct amdgpu_fpriv *fpriv = file_priv->driver_priv;
2628         long timeout = MAX_WAIT_SCHED_ENTITY_Q_EMPTY;
2629
2630         timeout = amdgpu_ctx_mgr_entity_flush(&fpriv->ctx_mgr, timeout);
2631         timeout = amdgpu_vm_wait_idle(&fpriv->vm, timeout);
2632
2633         return timeout >= 0 ? 0 : timeout;
2634 }
2635
2636 static const struct file_operations amdgpu_driver_kms_fops = {
2637         .owner = THIS_MODULE,
2638         .open = drm_open,
2639         .flush = amdgpu_flush,
2640         .release = drm_release,
2641         .unlocked_ioctl = amdgpu_drm_ioctl,
2642         .mmap = drm_gem_mmap,
2643         .poll = drm_poll,
2644         .read = drm_read,
2645 #ifdef CONFIG_COMPAT
2646         .compat_ioctl = amdgpu_kms_compat_ioctl,
2647 #endif
2648 #ifdef CONFIG_PROC_FS
2649         .show_fdinfo = amdgpu_show_fdinfo
2650 #endif
2651 };
2652
2653 int amdgpu_file_to_fpriv(struct file *filp, struct amdgpu_fpriv **fpriv)
2654 {
2655         struct drm_file *file;
2656
2657         if (!filp)
2658                 return -EINVAL;
2659
2660         if (filp->f_op != &amdgpu_driver_kms_fops) {
2661                 return -EINVAL;
2662         }
2663
2664         file = filp->private_data;
2665         *fpriv = file->driver_priv;
2666         return 0;
2667 }
2668
2669 const struct drm_ioctl_desc amdgpu_ioctls_kms[] = {
2670         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_CREATE, amdgpu_gem_create_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2671         DRM_IOCTL_DEF_DRV(AMDGPU_CTX, amdgpu_ctx_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2672         DRM_IOCTL_DEF_DRV(AMDGPU_VM, amdgpu_vm_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2673         DRM_IOCTL_DEF_DRV(AMDGPU_SCHED, amdgpu_sched_ioctl, DRM_MASTER),
2674         DRM_IOCTL_DEF_DRV(AMDGPU_BO_LIST, amdgpu_bo_list_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2675         DRM_IOCTL_DEF_DRV(AMDGPU_FENCE_TO_HANDLE, amdgpu_cs_fence_to_handle_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2676         /* KMS */
2677         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_MMAP, amdgpu_gem_mmap_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2678         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_WAIT_IDLE, amdgpu_gem_wait_idle_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2679         DRM_IOCTL_DEF_DRV(AMDGPU_CS, amdgpu_cs_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2680         DRM_IOCTL_DEF_DRV(AMDGPU_INFO, amdgpu_info_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2681         DRM_IOCTL_DEF_DRV(AMDGPU_WAIT_CS, amdgpu_cs_wait_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2682         DRM_IOCTL_DEF_DRV(AMDGPU_WAIT_FENCES, amdgpu_cs_wait_fences_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2683         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_METADATA, amdgpu_gem_metadata_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2684         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_VA, amdgpu_gem_va_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2685         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_OP, amdgpu_gem_op_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2686         DRM_IOCTL_DEF_DRV(AMDGPU_GEM_USERPTR, amdgpu_gem_userptr_ioctl, DRM_AUTH|DRM_RENDER_ALLOW),
2687 };
2688
2689 static const struct drm_driver amdgpu_kms_driver = {
2690         .driver_features =
2691             DRIVER_ATOMIC |
2692             DRIVER_GEM |
2693             DRIVER_RENDER | DRIVER_MODESET | DRIVER_SYNCOBJ |
2694             DRIVER_SYNCOBJ_TIMELINE,
2695         .open = amdgpu_driver_open_kms,
2696         .postclose = amdgpu_driver_postclose_kms,
2697         .lastclose = amdgpu_driver_lastclose_kms,
2698         .ioctls = amdgpu_ioctls_kms,
2699         .num_ioctls = ARRAY_SIZE(amdgpu_ioctls_kms),
2700         .dumb_create = amdgpu_mode_dumb_create,
2701         .dumb_map_offset = amdgpu_mode_dumb_mmap,
2702         .fops = &amdgpu_driver_kms_fops,
2703         .release = &amdgpu_driver_release_kms,
2704
2705         .prime_handle_to_fd = drm_gem_prime_handle_to_fd,
2706         .prime_fd_to_handle = drm_gem_prime_fd_to_handle,
2707         .gem_prime_import = amdgpu_gem_prime_import,
2708         .gem_prime_mmap = drm_gem_prime_mmap,
2709
2710         .name = DRIVER_NAME,
2711         .desc = DRIVER_DESC,
2712         .date = DRIVER_DATE,
2713         .major = KMS_DRIVER_MAJOR,
2714         .minor = KMS_DRIVER_MINOR,
2715         .patchlevel = KMS_DRIVER_PATCHLEVEL,
2716 };
2717
2718 static struct pci_error_handlers amdgpu_pci_err_handler = {
2719         .error_detected = amdgpu_pci_error_detected,
2720         .mmio_enabled   = amdgpu_pci_mmio_enabled,
2721         .slot_reset     = amdgpu_pci_slot_reset,
2722         .resume         = amdgpu_pci_resume,
2723 };
2724
2725 extern const struct attribute_group amdgpu_vram_mgr_attr_group;
2726 extern const struct attribute_group amdgpu_gtt_mgr_attr_group;
2727 extern const struct attribute_group amdgpu_vbios_version_attr_group;
2728
2729 static const struct attribute_group *amdgpu_sysfs_groups[] = {
2730         &amdgpu_vram_mgr_attr_group,
2731         &amdgpu_gtt_mgr_attr_group,
2732         &amdgpu_vbios_version_attr_group,
2733         NULL,
2734 };
2735
2736
2737 static struct pci_driver amdgpu_kms_pci_driver = {
2738         .name = DRIVER_NAME,
2739         .id_table = pciidlist,
2740         .probe = amdgpu_pci_probe,
2741         .remove = amdgpu_pci_remove,
2742         .shutdown = amdgpu_pci_shutdown,
2743         .driver.pm = &amdgpu_pm_ops,
2744         .err_handler = &amdgpu_pci_err_handler,
2745         .dev_groups = amdgpu_sysfs_groups,
2746 };
2747
2748 static int __init amdgpu_init(void)
2749 {
2750         int r;
2751
2752         if (drm_firmware_drivers_only())
2753                 return -EINVAL;
2754
2755         r = amdgpu_sync_init();
2756         if (r)
2757                 goto error_sync;
2758
2759         r = amdgpu_fence_slab_init();
2760         if (r)
2761                 goto error_fence;
2762
2763         DRM_INFO("amdgpu kernel modesetting enabled.\n");
2764         amdgpu_register_atpx_handler();
2765         amdgpu_acpi_detect();
2766
2767         /* Ignore KFD init failures. Normal when CONFIG_HSA_AMD is not set. */
2768         amdgpu_amdkfd_init();
2769
2770         /* let modprobe override vga console setting */
2771         return pci_register_driver(&amdgpu_kms_pci_driver);
2772
2773 error_fence:
2774         amdgpu_sync_fini();
2775
2776 error_sync:
2777         return r;
2778 }
2779
2780 static void __exit amdgpu_exit(void)
2781 {
2782         amdgpu_amdkfd_fini();
2783         pci_unregister_driver(&amdgpu_kms_pci_driver);
2784         amdgpu_unregister_atpx_handler();
2785         amdgpu_sync_fini();
2786         amdgpu_fence_slab_fini();
2787         mmu_notifier_synchronize();
2788 }
2789
2790 module_init(amdgpu_init);
2791 module_exit(amdgpu_exit);
2792
2793 MODULE_AUTHOR(DRIVER_AUTHOR);
2794 MODULE_DESCRIPTION(DRIVER_DESC);
2795 MODULE_LICENSE("GPL and additional rights");