a299236cfde53bef14cbf8a75627d91afa586620
[linux-2.6-microblaze.git] / arch / x86 / include / asm / kvm_host.h
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 /*
3  * Kernel-based Virtual Machine driver for Linux
4  *
5  * This header defines architecture specific interfaces, x86 version
6  */
7
8 #ifndef _ASM_X86_KVM_HOST_H
9 #define _ASM_X86_KVM_HOST_H
10
11 #include <linux/types.h>
12 #include <linux/mm.h>
13 #include <linux/mmu_notifier.h>
14 #include <linux/tracepoint.h>
15 #include <linux/cpumask.h>
16 #include <linux/irq_work.h>
17 #include <linux/irq.h>
18 #include <linux/workqueue.h>
19
20 #include <linux/kvm.h>
21 #include <linux/kvm_para.h>
22 #include <linux/kvm_types.h>
23 #include <linux/perf_event.h>
24 #include <linux/pvclock_gtod.h>
25 #include <linux/clocksource.h>
26 #include <linux/irqbypass.h>
27 #include <linux/hyperv.h>
28
29 #include <asm/apic.h>
30 #include <asm/pvclock-abi.h>
31 #include <asm/desc.h>
32 #include <asm/mtrr.h>
33 #include <asm/msr-index.h>
34 #include <asm/asm.h>
35 #include <asm/kvm_page_track.h>
36 #include <asm/kvm_vcpu_regs.h>
37 #include <asm/hyperv-tlfs.h>
38
39 #define __KVM_HAVE_ARCH_VCPU_DEBUGFS
40
41 #define KVM_MAX_VCPUS 1024
42
43 /*
44  * In x86, the VCPU ID corresponds to the APIC ID, and APIC IDs
45  * might be larger than the actual number of VCPUs because the
46  * APIC ID encodes CPU topology information.
47  *
48  * In the worst case, we'll need less than one extra bit for the
49  * Core ID, and less than one extra bit for the Package (Die) ID,
50  * so ratio of 4 should be enough.
51  */
52 #define KVM_VCPU_ID_RATIO 4
53 #define KVM_MAX_VCPU_IDS (KVM_MAX_VCPUS * KVM_VCPU_ID_RATIO)
54
55 /* memory slots that are not exposed to userspace */
56 #define KVM_PRIVATE_MEM_SLOTS 3
57
58 #define KVM_HALT_POLL_NS_DEFAULT 200000
59
60 #define KVM_IRQCHIP_NUM_PINS  KVM_IOAPIC_NUM_PINS
61
62 #define KVM_DIRTY_LOG_MANUAL_CAPS   (KVM_DIRTY_LOG_MANUAL_PROTECT_ENABLE | \
63                                         KVM_DIRTY_LOG_INITIALLY_SET)
64
65 #define KVM_BUS_LOCK_DETECTION_VALID_MODE       (KVM_BUS_LOCK_DETECTION_OFF | \
66                                                  KVM_BUS_LOCK_DETECTION_EXIT)
67
68 /* x86-specific vcpu->requests bit members */
69 #define KVM_REQ_MIGRATE_TIMER           KVM_ARCH_REQ(0)
70 #define KVM_REQ_REPORT_TPR_ACCESS       KVM_ARCH_REQ(1)
71 #define KVM_REQ_TRIPLE_FAULT            KVM_ARCH_REQ(2)
72 #define KVM_REQ_MMU_SYNC                KVM_ARCH_REQ(3)
73 #define KVM_REQ_CLOCK_UPDATE            KVM_ARCH_REQ(4)
74 #define KVM_REQ_LOAD_MMU_PGD            KVM_ARCH_REQ(5)
75 #define KVM_REQ_EVENT                   KVM_ARCH_REQ(6)
76 #define KVM_REQ_APF_HALT                KVM_ARCH_REQ(7)
77 #define KVM_REQ_STEAL_UPDATE            KVM_ARCH_REQ(8)
78 #define KVM_REQ_NMI                     KVM_ARCH_REQ(9)
79 #define KVM_REQ_PMU                     KVM_ARCH_REQ(10)
80 #define KVM_REQ_PMI                     KVM_ARCH_REQ(11)
81 #define KVM_REQ_SMI                     KVM_ARCH_REQ(12)
82 #define KVM_REQ_MASTERCLOCK_UPDATE      KVM_ARCH_REQ(13)
83 #define KVM_REQ_MCLOCK_INPROGRESS \
84         KVM_ARCH_REQ_FLAGS(14, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
85 #define KVM_REQ_SCAN_IOAPIC \
86         KVM_ARCH_REQ_FLAGS(15, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
87 #define KVM_REQ_GLOBAL_CLOCK_UPDATE     KVM_ARCH_REQ(16)
88 #define KVM_REQ_APIC_PAGE_RELOAD \
89         KVM_ARCH_REQ_FLAGS(17, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
90 #define KVM_REQ_HV_CRASH                KVM_ARCH_REQ(18)
91 #define KVM_REQ_IOAPIC_EOI_EXIT         KVM_ARCH_REQ(19)
92 #define KVM_REQ_HV_RESET                KVM_ARCH_REQ(20)
93 #define KVM_REQ_HV_EXIT                 KVM_ARCH_REQ(21)
94 #define KVM_REQ_HV_STIMER               KVM_ARCH_REQ(22)
95 #define KVM_REQ_LOAD_EOI_EXITMAP        KVM_ARCH_REQ(23)
96 #define KVM_REQ_GET_NESTED_STATE_PAGES  KVM_ARCH_REQ(24)
97 #define KVM_REQ_APICV_UPDATE \
98         KVM_ARCH_REQ_FLAGS(25, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
99 #define KVM_REQ_TLB_FLUSH_CURRENT       KVM_ARCH_REQ(26)
100 #define KVM_REQ_TLB_FLUSH_GUEST \
101         KVM_ARCH_REQ_FLAGS(27, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
102 #define KVM_REQ_APF_READY               KVM_ARCH_REQ(28)
103 #define KVM_REQ_MSR_FILTER_CHANGED      KVM_ARCH_REQ(29)
104 #define KVM_REQ_UPDATE_CPU_DIRTY_LOGGING \
105         KVM_ARCH_REQ_FLAGS(30, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
106 #define KVM_REQ_MMU_FREE_OBSOLETE_ROOTS \
107         KVM_ARCH_REQ_FLAGS(31, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
108
109 #define CR0_RESERVED_BITS                                               \
110         (~(unsigned long)(X86_CR0_PE | X86_CR0_MP | X86_CR0_EM | X86_CR0_TS \
111                           | X86_CR0_ET | X86_CR0_NE | X86_CR0_WP | X86_CR0_AM \
112                           | X86_CR0_NW | X86_CR0_CD | X86_CR0_PG))
113
114 #define CR4_RESERVED_BITS                                               \
115         (~(unsigned long)(X86_CR4_VME | X86_CR4_PVI | X86_CR4_TSD | X86_CR4_DE\
116                           | X86_CR4_PSE | X86_CR4_PAE | X86_CR4_MCE     \
117                           | X86_CR4_PGE | X86_CR4_PCE | X86_CR4_OSFXSR | X86_CR4_PCIDE \
118                           | X86_CR4_OSXSAVE | X86_CR4_SMEP | X86_CR4_FSGSBASE \
119                           | X86_CR4_OSXMMEXCPT | X86_CR4_LA57 | X86_CR4_VMXE \
120                           | X86_CR4_SMAP | X86_CR4_PKE | X86_CR4_UMIP))
121
122 #define CR8_RESERVED_BITS (~(unsigned long)X86_CR8_TPR)
123
124
125
126 #define INVALID_PAGE (~(hpa_t)0)
127 #define VALID_PAGE(x) ((x) != INVALID_PAGE)
128
129 #define UNMAPPED_GVA (~(gpa_t)0)
130 #define INVALID_GPA (~(gpa_t)0)
131
132 /* KVM Hugepage definitions for x86 */
133 #define KVM_MAX_HUGEPAGE_LEVEL  PG_LEVEL_1G
134 #define KVM_NR_PAGE_SIZES       (KVM_MAX_HUGEPAGE_LEVEL - PG_LEVEL_4K + 1)
135 #define KVM_HPAGE_GFN_SHIFT(x)  (((x) - 1) * 9)
136 #define KVM_HPAGE_SHIFT(x)      (PAGE_SHIFT + KVM_HPAGE_GFN_SHIFT(x))
137 #define KVM_HPAGE_SIZE(x)       (1UL << KVM_HPAGE_SHIFT(x))
138 #define KVM_HPAGE_MASK(x)       (~(KVM_HPAGE_SIZE(x) - 1))
139 #define KVM_PAGES_PER_HPAGE(x)  (KVM_HPAGE_SIZE(x) / PAGE_SIZE)
140
141 #define KVM_MEMSLOT_PAGES_TO_MMU_PAGES_RATIO 50
142 #define KVM_MIN_ALLOC_MMU_PAGES 64UL
143 #define KVM_MMU_HASH_SHIFT 12
144 #define KVM_NUM_MMU_PAGES (1 << KVM_MMU_HASH_SHIFT)
145 #define KVM_MIN_FREE_MMU_PAGES 5
146 #define KVM_REFILL_PAGES 25
147 #define KVM_MAX_CPUID_ENTRIES 256
148 #define KVM_NR_FIXED_MTRR_REGION 88
149 #define KVM_NR_VAR_MTRR 8
150
151 #define ASYNC_PF_PER_VCPU 64
152
153 enum kvm_reg {
154         VCPU_REGS_RAX = __VCPU_REGS_RAX,
155         VCPU_REGS_RCX = __VCPU_REGS_RCX,
156         VCPU_REGS_RDX = __VCPU_REGS_RDX,
157         VCPU_REGS_RBX = __VCPU_REGS_RBX,
158         VCPU_REGS_RSP = __VCPU_REGS_RSP,
159         VCPU_REGS_RBP = __VCPU_REGS_RBP,
160         VCPU_REGS_RSI = __VCPU_REGS_RSI,
161         VCPU_REGS_RDI = __VCPU_REGS_RDI,
162 #ifdef CONFIG_X86_64
163         VCPU_REGS_R8  = __VCPU_REGS_R8,
164         VCPU_REGS_R9  = __VCPU_REGS_R9,
165         VCPU_REGS_R10 = __VCPU_REGS_R10,
166         VCPU_REGS_R11 = __VCPU_REGS_R11,
167         VCPU_REGS_R12 = __VCPU_REGS_R12,
168         VCPU_REGS_R13 = __VCPU_REGS_R13,
169         VCPU_REGS_R14 = __VCPU_REGS_R14,
170         VCPU_REGS_R15 = __VCPU_REGS_R15,
171 #endif
172         VCPU_REGS_RIP,
173         NR_VCPU_REGS,
174
175         VCPU_EXREG_PDPTR = NR_VCPU_REGS,
176         VCPU_EXREG_CR0,
177         VCPU_EXREG_CR3,
178         VCPU_EXREG_CR4,
179         VCPU_EXREG_RFLAGS,
180         VCPU_EXREG_SEGMENTS,
181         VCPU_EXREG_EXIT_INFO_1,
182         VCPU_EXREG_EXIT_INFO_2,
183 };
184
185 enum {
186         VCPU_SREG_ES,
187         VCPU_SREG_CS,
188         VCPU_SREG_SS,
189         VCPU_SREG_DS,
190         VCPU_SREG_FS,
191         VCPU_SREG_GS,
192         VCPU_SREG_TR,
193         VCPU_SREG_LDTR,
194 };
195
196 enum exit_fastpath_completion {
197         EXIT_FASTPATH_NONE,
198         EXIT_FASTPATH_REENTER_GUEST,
199         EXIT_FASTPATH_EXIT_HANDLED,
200 };
201 typedef enum exit_fastpath_completion fastpath_t;
202
203 struct x86_emulate_ctxt;
204 struct x86_exception;
205 enum x86_intercept;
206 enum x86_intercept_stage;
207
208 #define KVM_NR_DB_REGS  4
209
210 #define DR6_BUS_LOCK   (1 << 11)
211 #define DR6_BD          (1 << 13)
212 #define DR6_BS          (1 << 14)
213 #define DR6_BT          (1 << 15)
214 #define DR6_RTM         (1 << 16)
215 /*
216  * DR6_ACTIVE_LOW combines fixed-1 and active-low bits.
217  * We can regard all the bits in DR6_FIXED_1 as active_low bits;
218  * they will never be 0 for now, but when they are defined
219  * in the future it will require no code change.
220  *
221  * DR6_ACTIVE_LOW is also used as the init/reset value for DR6.
222  */
223 #define DR6_ACTIVE_LOW  0xffff0ff0
224 #define DR6_VOLATILE    0x0001e80f
225 #define DR6_FIXED_1     (DR6_ACTIVE_LOW & ~DR6_VOLATILE)
226
227 #define DR7_BP_EN_MASK  0x000000ff
228 #define DR7_GE          (1 << 9)
229 #define DR7_GD          (1 << 13)
230 #define DR7_FIXED_1     0x00000400
231 #define DR7_VOLATILE    0xffff2bff
232
233 #define KVM_GUESTDBG_VALID_MASK \
234         (KVM_GUESTDBG_ENABLE | \
235         KVM_GUESTDBG_SINGLESTEP | \
236         KVM_GUESTDBG_USE_HW_BP | \
237         KVM_GUESTDBG_USE_SW_BP | \
238         KVM_GUESTDBG_INJECT_BP | \
239         KVM_GUESTDBG_INJECT_DB | \
240         KVM_GUESTDBG_BLOCKIRQ)
241
242
243 #define PFERR_PRESENT_BIT 0
244 #define PFERR_WRITE_BIT 1
245 #define PFERR_USER_BIT 2
246 #define PFERR_RSVD_BIT 3
247 #define PFERR_FETCH_BIT 4
248 #define PFERR_PK_BIT 5
249 #define PFERR_SGX_BIT 15
250 #define PFERR_GUEST_FINAL_BIT 32
251 #define PFERR_GUEST_PAGE_BIT 33
252 #define PFERR_IMPLICIT_ACCESS_BIT 48
253
254 #define PFERR_PRESENT_MASK (1U << PFERR_PRESENT_BIT)
255 #define PFERR_WRITE_MASK (1U << PFERR_WRITE_BIT)
256 #define PFERR_USER_MASK (1U << PFERR_USER_BIT)
257 #define PFERR_RSVD_MASK (1U << PFERR_RSVD_BIT)
258 #define PFERR_FETCH_MASK (1U << PFERR_FETCH_BIT)
259 #define PFERR_PK_MASK (1U << PFERR_PK_BIT)
260 #define PFERR_SGX_MASK (1U << PFERR_SGX_BIT)
261 #define PFERR_GUEST_FINAL_MASK (1ULL << PFERR_GUEST_FINAL_BIT)
262 #define PFERR_GUEST_PAGE_MASK (1ULL << PFERR_GUEST_PAGE_BIT)
263 #define PFERR_IMPLICIT_ACCESS (1ULL << PFERR_IMPLICIT_ACCESS_BIT)
264
265 #define PFERR_NESTED_GUEST_PAGE (PFERR_GUEST_PAGE_MASK |        \
266                                  PFERR_WRITE_MASK |             \
267                                  PFERR_PRESENT_MASK)
268
269 /* apic attention bits */
270 #define KVM_APIC_CHECK_VAPIC    0
271 /*
272  * The following bit is set with PV-EOI, unset on EOI.
273  * We detect PV-EOI changes by guest by comparing
274  * this bit with PV-EOI in guest memory.
275  * See the implementation in apic_update_pv_eoi.
276  */
277 #define KVM_APIC_PV_EOI_PENDING 1
278
279 struct kvm_kernel_irq_routing_entry;
280
281 /*
282  * kvm_mmu_page_role tracks the properties of a shadow page (where shadow page
283  * also includes TDP pages) to determine whether or not a page can be used in
284  * the given MMU context.  This is a subset of the overall kvm_mmu_role to
285  * minimize the size of kvm_memory_slot.arch.gfn_track, i.e. allows allocating
286  * 2 bytes per gfn instead of 4 bytes per gfn.
287  *
288  * Indirect upper-level shadow pages are tracked for write-protection via
289  * gfn_track.  As above, gfn_track is a 16 bit counter, so KVM must not create
290  * more than 2^16-1 upper-level shadow pages at a single gfn, otherwise
291  * gfn_track will overflow and explosions will ensure.
292  *
293  * A unique shadow page (SP) for a gfn is created if and only if an existing SP
294  * cannot be reused.  The ability to reuse a SP is tracked by its role, which
295  * incorporates various mode bits and properties of the SP.  Roughly speaking,
296  * the number of unique SPs that can theoretically be created is 2^n, where n
297  * is the number of bits that are used to compute the role.
298  *
299  * But, even though there are 19 bits in the mask below, not all combinations
300  * of modes and flags are possible:
301  *
302  *   - invalid shadow pages are not accounted, so the bits are effectively 18
303  *
304  *   - quadrant will only be used if has_4_byte_gpte=1 (non-PAE paging);
305  *     execonly and ad_disabled are only used for nested EPT which has
306  *     has_4_byte_gpte=0.  Therefore, 2 bits are always unused.
307  *
308  *   - the 4 bits of level are effectively limited to the values 2/3/4/5,
309  *     as 4k SPs are not tracked (allowed to go unsync).  In addition non-PAE
310  *     paging has exactly one upper level, making level completely redundant
311  *     when has_4_byte_gpte=1.
312  *
313  *   - on top of this, smep_andnot_wp and smap_andnot_wp are only set if
314  *     cr0_wp=0, therefore these three bits only give rise to 5 possibilities.
315  *
316  * Therefore, the maximum number of possible upper-level shadow pages for a
317  * single gfn is a bit less than 2^13.
318  */
319 union kvm_mmu_page_role {
320         u32 word;
321         struct {
322                 unsigned level:4;
323                 unsigned has_4_byte_gpte:1;
324                 unsigned quadrant:2;
325                 unsigned direct:1;
326                 unsigned access:3;
327                 unsigned invalid:1;
328                 unsigned efer_nx:1;
329                 unsigned cr0_wp:1;
330                 unsigned smep_andnot_wp:1;
331                 unsigned smap_andnot_wp:1;
332                 unsigned ad_disabled:1;
333                 unsigned guest_mode:1;
334                 unsigned :6;
335
336                 /*
337                  * This is left at the top of the word so that
338                  * kvm_memslots_for_spte_role can extract it with a
339                  * simple shift.  While there is room, give it a whole
340                  * byte so it is also faster to load it from memory.
341                  */
342                 unsigned smm:8;
343         };
344 };
345
346 /*
347  * kvm_mmu_extended_role complements kvm_mmu_page_role, tracking properties
348  * relevant to the current MMU configuration.   When loading CR0, CR4, or EFER,
349  * including on nested transitions, if nothing in the full role changes then
350  * MMU re-configuration can be skipped. @valid bit is set on first usage so we
351  * don't treat all-zero structure as valid data.
352  *
353  * The properties that are tracked in the extended role but not the page role
354  * are for things that either (a) do not affect the validity of the shadow page
355  * or (b) are indirectly reflected in the shadow page's role.  For example,
356  * CR4.PKE only affects permission checks for software walks of the guest page
357  * tables (because KVM doesn't support Protection Keys with shadow paging), and
358  * CR0.PG, CR4.PAE, and CR4.PSE are indirectly reflected in role.level.
359  *
360  * Note, SMEP and SMAP are not redundant with sm*p_andnot_wp in the page role.
361  * If CR0.WP=1, KVM can reuse shadow pages for the guest regardless of SMEP and
362  * SMAP, but the MMU's permission checks for software walks need to be SMEP and
363  * SMAP aware regardless of CR0.WP.
364  */
365 union kvm_mmu_extended_role {
366         u32 word;
367         struct {
368                 unsigned int valid:1;
369                 unsigned int execonly:1;
370                 unsigned int cr0_pg:1;
371                 unsigned int cr4_pae:1;
372                 unsigned int cr4_pse:1;
373                 unsigned int cr4_pke:1;
374                 unsigned int cr4_smap:1;
375                 unsigned int cr4_smep:1;
376                 unsigned int cr4_la57:1;
377                 unsigned int efer_lma:1;
378         };
379 };
380
381 union kvm_mmu_role {
382         u64 as_u64;
383         struct {
384                 union kvm_mmu_page_role base;
385                 union kvm_mmu_extended_role ext;
386         };
387 };
388
389 struct kvm_rmap_head {
390         unsigned long val;
391 };
392
393 struct kvm_pio_request {
394         unsigned long linear_rip;
395         unsigned long count;
396         int in;
397         int port;
398         int size;
399 };
400
401 #define PT64_ROOT_MAX_LEVEL 5
402
403 struct rsvd_bits_validate {
404         u64 rsvd_bits_mask[2][PT64_ROOT_MAX_LEVEL];
405         u64 bad_mt_xwr;
406 };
407
408 struct kvm_mmu_root_info {
409         gpa_t pgd;
410         hpa_t hpa;
411 };
412
413 #define KVM_MMU_ROOT_INFO_INVALID \
414         ((struct kvm_mmu_root_info) { .pgd = INVALID_PAGE, .hpa = INVALID_PAGE })
415
416 #define KVM_MMU_NUM_PREV_ROOTS 3
417
418 #define KVM_HAVE_MMU_RWLOCK
419
420 struct kvm_mmu_page;
421 struct kvm_page_fault;
422
423 /*
424  * x86 supports 4 paging modes (5-level 64-bit, 4-level 64-bit, 3-level 32-bit,
425  * and 2-level 32-bit).  The kvm_mmu structure abstracts the details of the
426  * current mmu mode.
427  */
428 struct kvm_mmu {
429         unsigned long (*get_guest_pgd)(struct kvm_vcpu *vcpu);
430         u64 (*get_pdptr)(struct kvm_vcpu *vcpu, int index);
431         int (*page_fault)(struct kvm_vcpu *vcpu, struct kvm_page_fault *fault);
432         void (*inject_page_fault)(struct kvm_vcpu *vcpu,
433                                   struct x86_exception *fault);
434         gpa_t (*gva_to_gpa)(struct kvm_vcpu *vcpu, struct kvm_mmu *mmu,
435                             gpa_t gva_or_gpa, u64 access,
436                             struct x86_exception *exception);
437         int (*sync_page)(struct kvm_vcpu *vcpu,
438                          struct kvm_mmu_page *sp);
439         void (*invlpg)(struct kvm_vcpu *vcpu, gva_t gva, hpa_t root_hpa);
440         struct kvm_mmu_root_info root;
441         union kvm_mmu_role cpu_role;
442         union kvm_mmu_role mmu_role;
443         u8 root_level;
444         u8 shadow_root_level;
445         bool direct_map;
446
447         /*
448         * The pkru_mask indicates if protection key checks are needed.  It
449         * consists of 16 domains indexed by page fault error code bits [4:1],
450         * with PFEC.RSVD replaced by ACC_USER_MASK from the page tables.
451         * Each domain has 2 bits which are ANDed with AD and WD from PKRU.
452         */
453         u32 pkru_mask;
454
455         struct kvm_mmu_root_info prev_roots[KVM_MMU_NUM_PREV_ROOTS];
456
457         /*
458          * Bitmap; bit set = permission fault
459          * Byte index: page fault error code [4:1]
460          * Bit index: pte permissions in ACC_* format
461          */
462         u8 permissions[16];
463
464         u64 *pae_root;
465         u64 *pml4_root;
466         u64 *pml5_root;
467
468         /*
469          * check zero bits on shadow page table entries, these
470          * bits include not only hardware reserved bits but also
471          * the bits spte never used.
472          */
473         struct rsvd_bits_validate shadow_zero_check;
474
475         struct rsvd_bits_validate guest_rsvd_check;
476
477         u64 pdptrs[4]; /* pae */
478 };
479
480 struct kvm_tlb_range {
481         u64 start_gfn;
482         u64 pages;
483 };
484
485 enum pmc_type {
486         KVM_PMC_GP = 0,
487         KVM_PMC_FIXED,
488 };
489
490 struct kvm_pmc {
491         enum pmc_type type;
492         u8 idx;
493         u64 counter;
494         u64 eventsel;
495         struct perf_event *perf_event;
496         struct kvm_vcpu *vcpu;
497         /*
498          * eventsel value for general purpose counters,
499          * ctrl value for fixed counters.
500          */
501         u64 current_config;
502         bool is_paused;
503         bool intr;
504 };
505
506 #define KVM_PMC_MAX_FIXED       3
507 struct kvm_pmu {
508         unsigned nr_arch_gp_counters;
509         unsigned nr_arch_fixed_counters;
510         unsigned available_event_types;
511         u64 fixed_ctr_ctrl;
512         u64 global_ctrl;
513         u64 global_status;
514         u64 counter_bitmask[2];
515         u64 global_ctrl_mask;
516         u64 global_ovf_ctrl_mask;
517         u64 reserved_bits;
518         u64 raw_event_mask;
519         u8 version;
520         struct kvm_pmc gp_counters[INTEL_PMC_MAX_GENERIC];
521         struct kvm_pmc fixed_counters[KVM_PMC_MAX_FIXED];
522         struct irq_work irq_work;
523         DECLARE_BITMAP(reprogram_pmi, X86_PMC_IDX_MAX);
524         DECLARE_BITMAP(all_valid_pmc_idx, X86_PMC_IDX_MAX);
525         DECLARE_BITMAP(pmc_in_use, X86_PMC_IDX_MAX);
526
527         /*
528          * The gate to release perf_events not marked in
529          * pmc_in_use only once in a vcpu time slice.
530          */
531         bool need_cleanup;
532
533         /*
534          * The total number of programmed perf_events and it helps to avoid
535          * redundant check before cleanup if guest don't use vPMU at all.
536          */
537         u8 event_count;
538 };
539
540 struct kvm_pmu_ops;
541
542 enum {
543         KVM_DEBUGREG_BP_ENABLED = 1,
544         KVM_DEBUGREG_WONT_EXIT = 2,
545 };
546
547 struct kvm_mtrr_range {
548         u64 base;
549         u64 mask;
550         struct list_head node;
551 };
552
553 struct kvm_mtrr {
554         struct kvm_mtrr_range var_ranges[KVM_NR_VAR_MTRR];
555         mtrr_type fixed_ranges[KVM_NR_FIXED_MTRR_REGION];
556         u64 deftype;
557
558         struct list_head head;
559 };
560
561 /* Hyper-V SynIC timer */
562 struct kvm_vcpu_hv_stimer {
563         struct hrtimer timer;
564         int index;
565         union hv_stimer_config config;
566         u64 count;
567         u64 exp_time;
568         struct hv_message msg;
569         bool msg_pending;
570 };
571
572 /* Hyper-V synthetic interrupt controller (SynIC)*/
573 struct kvm_vcpu_hv_synic {
574         u64 version;
575         u64 control;
576         u64 msg_page;
577         u64 evt_page;
578         atomic64_t sint[HV_SYNIC_SINT_COUNT];
579         atomic_t sint_to_gsi[HV_SYNIC_SINT_COUNT];
580         DECLARE_BITMAP(auto_eoi_bitmap, 256);
581         DECLARE_BITMAP(vec_bitmap, 256);
582         bool active;
583         bool dont_zero_synic_pages;
584 };
585
586 /* Hyper-V per vcpu emulation context */
587 struct kvm_vcpu_hv {
588         struct kvm_vcpu *vcpu;
589         u32 vp_index;
590         u64 hv_vapic;
591         s64 runtime_offset;
592         struct kvm_vcpu_hv_synic synic;
593         struct kvm_hyperv_exit exit;
594         struct kvm_vcpu_hv_stimer stimer[HV_SYNIC_STIMER_COUNT];
595         DECLARE_BITMAP(stimer_pending_bitmap, HV_SYNIC_STIMER_COUNT);
596         bool enforce_cpuid;
597         struct {
598                 u32 features_eax; /* HYPERV_CPUID_FEATURES.EAX */
599                 u32 features_ebx; /* HYPERV_CPUID_FEATURES.EBX */
600                 u32 features_edx; /* HYPERV_CPUID_FEATURES.EDX */
601                 u32 enlightenments_eax; /* HYPERV_CPUID_ENLIGHTMENT_INFO.EAX */
602                 u32 enlightenments_ebx; /* HYPERV_CPUID_ENLIGHTMENT_INFO.EBX */
603                 u32 syndbg_cap_eax; /* HYPERV_CPUID_SYNDBG_PLATFORM_CAPABILITIES.EAX */
604         } cpuid_cache;
605 };
606
607 /* Xen HVM per vcpu emulation context */
608 struct kvm_vcpu_xen {
609         u64 hypercall_rip;
610         u32 current_runstate;
611         u8 upcall_vector;
612         struct gfn_to_pfn_cache vcpu_info_cache;
613         struct gfn_to_pfn_cache vcpu_time_info_cache;
614         struct gfn_to_pfn_cache runstate_cache;
615         u64 last_steal;
616         u64 runstate_entry_time;
617         u64 runstate_times[4];
618         unsigned long evtchn_pending_sel;
619         u32 vcpu_id; /* The Xen / ACPI vCPU ID */
620         u32 timer_virq;
621         u64 timer_expires; /* In guest epoch */
622         atomic_t timer_pending;
623         struct hrtimer timer;
624         int poll_evtchn;
625         struct timer_list poll_timer;
626 };
627
628 struct kvm_vcpu_arch {
629         /*
630          * rip and regs accesses must go through
631          * kvm_{register,rip}_{read,write} functions.
632          */
633         unsigned long regs[NR_VCPU_REGS];
634         u32 regs_avail;
635         u32 regs_dirty;
636
637         unsigned long cr0;
638         unsigned long cr0_guest_owned_bits;
639         unsigned long cr2;
640         unsigned long cr3;
641         unsigned long cr4;
642         unsigned long cr4_guest_owned_bits;
643         unsigned long cr4_guest_rsvd_bits;
644         unsigned long cr8;
645         u32 host_pkru;
646         u32 pkru;
647         u32 hflags;
648         u64 efer;
649         u64 apic_base;
650         struct kvm_lapic *apic;    /* kernel irqchip context */
651         bool apicv_active;
652         bool load_eoi_exitmap_pending;
653         DECLARE_BITMAP(ioapic_handled_vectors, 256);
654         unsigned long apic_attention;
655         int32_t apic_arb_prio;
656         int mp_state;
657         u64 ia32_misc_enable_msr;
658         u64 smbase;
659         u64 smi_count;
660         bool tpr_access_reporting;
661         bool xsaves_enabled;
662         bool xfd_no_write_intercept;
663         u64 ia32_xss;
664         u64 microcode_version;
665         u64 arch_capabilities;
666         u64 perf_capabilities;
667
668         /*
669          * Paging state of the vcpu
670          *
671          * If the vcpu runs in guest mode with two level paging this still saves
672          * the paging mode of the l1 guest. This context is always used to
673          * handle faults.
674          */
675         struct kvm_mmu *mmu;
676
677         /* Non-nested MMU for L1 */
678         struct kvm_mmu root_mmu;
679
680         /* L1 MMU when running nested */
681         struct kvm_mmu guest_mmu;
682
683         /*
684          * Paging state of an L2 guest (used for nested npt)
685          *
686          * This context will save all necessary information to walk page tables
687          * of an L2 guest. This context is only initialized for page table
688          * walking and not for faulting since we never handle l2 page faults on
689          * the host.
690          */
691         struct kvm_mmu nested_mmu;
692
693         /*
694          * Pointer to the mmu context currently used for
695          * gva_to_gpa translations.
696          */
697         struct kvm_mmu *walk_mmu;
698
699         struct kvm_mmu_memory_cache mmu_pte_list_desc_cache;
700         struct kvm_mmu_memory_cache mmu_shadow_page_cache;
701         struct kvm_mmu_memory_cache mmu_gfn_array_cache;
702         struct kvm_mmu_memory_cache mmu_page_header_cache;
703
704         /*
705          * QEMU userspace and the guest each have their own FPU state.
706          * In vcpu_run, we switch between the user and guest FPU contexts.
707          * While running a VCPU, the VCPU thread will have the guest FPU
708          * context.
709          *
710          * Note that while the PKRU state lives inside the fpu registers,
711          * it is switched out separately at VMENTER and VMEXIT time. The
712          * "guest_fpstate" state here contains the guest FPU context, with the
713          * host PRKU bits.
714          */
715         struct fpu_guest guest_fpu;
716
717         u64 xcr0;
718
719         struct kvm_pio_request pio;
720         void *pio_data;
721         void *sev_pio_data;
722         unsigned sev_pio_count;
723
724         u8 event_exit_inst_len;
725
726         struct kvm_queued_exception {
727                 bool pending;
728                 bool injected;
729                 bool has_error_code;
730                 u8 nr;
731                 u32 error_code;
732                 unsigned long payload;
733                 bool has_payload;
734                 u8 nested_apf;
735         } exception;
736
737         struct kvm_queued_interrupt {
738                 bool injected;
739                 bool soft;
740                 u8 nr;
741         } interrupt;
742
743         int halt_request; /* real mode on Intel only */
744
745         int cpuid_nent;
746         struct kvm_cpuid_entry2 *cpuid_entries;
747         u32 kvm_cpuid_base;
748
749         u64 reserved_gpa_bits;
750         int maxphyaddr;
751
752         /* emulate context */
753
754         struct x86_emulate_ctxt *emulate_ctxt;
755         bool emulate_regs_need_sync_to_vcpu;
756         bool emulate_regs_need_sync_from_vcpu;
757         int (*complete_userspace_io)(struct kvm_vcpu *vcpu);
758
759         gpa_t time;
760         struct pvclock_vcpu_time_info hv_clock;
761         unsigned int hw_tsc_khz;
762         struct gfn_to_pfn_cache pv_time;
763         /* set guest stopped flag in pvclock flags field */
764         bool pvclock_set_guest_stopped_request;
765
766         struct {
767                 u8 preempted;
768                 u64 msr_val;
769                 u64 last_steal;
770                 struct gfn_to_hva_cache cache;
771         } st;
772
773         u64 l1_tsc_offset;
774         u64 tsc_offset; /* current tsc offset */
775         u64 last_guest_tsc;
776         u64 last_host_tsc;
777         u64 tsc_offset_adjustment;
778         u64 this_tsc_nsec;
779         u64 this_tsc_write;
780         u64 this_tsc_generation;
781         bool tsc_catchup;
782         bool tsc_always_catchup;
783         s8 virtual_tsc_shift;
784         u32 virtual_tsc_mult;
785         u32 virtual_tsc_khz;
786         s64 ia32_tsc_adjust_msr;
787         u64 msr_ia32_power_ctl;
788         u64 l1_tsc_scaling_ratio;
789         u64 tsc_scaling_ratio; /* current scaling ratio */
790
791         atomic_t nmi_queued;  /* unprocessed asynchronous NMIs */
792         unsigned nmi_pending; /* NMI queued after currently running handler */
793         bool nmi_injected;    /* Trying to inject an NMI this entry */
794         bool smi_pending;    /* SMI queued after currently running handler */
795         u8 handling_intr_from_guest;
796
797         struct kvm_mtrr mtrr_state;
798         u64 pat;
799
800         unsigned switch_db_regs;
801         unsigned long db[KVM_NR_DB_REGS];
802         unsigned long dr6;
803         unsigned long dr7;
804         unsigned long eff_db[KVM_NR_DB_REGS];
805         unsigned long guest_debug_dr7;
806         u64 msr_platform_info;
807         u64 msr_misc_features_enables;
808
809         u64 mcg_cap;
810         u64 mcg_status;
811         u64 mcg_ctl;
812         u64 mcg_ext_ctl;
813         u64 *mce_banks;
814
815         /* Cache MMIO info */
816         u64 mmio_gva;
817         unsigned mmio_access;
818         gfn_t mmio_gfn;
819         u64 mmio_gen;
820
821         struct kvm_pmu pmu;
822
823         /* used for guest single stepping over the given code position */
824         unsigned long singlestep_rip;
825
826         bool hyperv_enabled;
827         struct kvm_vcpu_hv *hyperv;
828         struct kvm_vcpu_xen xen;
829
830         cpumask_var_t wbinvd_dirty_mask;
831
832         unsigned long last_retry_eip;
833         unsigned long last_retry_addr;
834
835         struct {
836                 bool halted;
837                 gfn_t gfns[ASYNC_PF_PER_VCPU];
838                 struct gfn_to_hva_cache data;
839                 u64 msr_en_val; /* MSR_KVM_ASYNC_PF_EN */
840                 u64 msr_int_val; /* MSR_KVM_ASYNC_PF_INT */
841                 u16 vec;
842                 u32 id;
843                 bool send_user_only;
844                 u32 host_apf_flags;
845                 unsigned long nested_apf_token;
846                 bool delivery_as_pf_vmexit;
847                 bool pageready_pending;
848         } apf;
849
850         /* OSVW MSRs (AMD only) */
851         struct {
852                 u64 length;
853                 u64 status;
854         } osvw;
855
856         struct {
857                 u64 msr_val;
858                 struct gfn_to_hva_cache data;
859         } pv_eoi;
860
861         u64 msr_kvm_poll_control;
862
863         /*
864          * Indicates the guest is trying to write a gfn that contains one or
865          * more of the PTEs used to translate the write itself, i.e. the access
866          * is changing its own translation in the guest page tables.  KVM exits
867          * to userspace if emulation of the faulting instruction fails and this
868          * flag is set, as KVM cannot make forward progress.
869          *
870          * If emulation fails for a write to guest page tables, KVM unprotects
871          * (zaps) the shadow page for the target gfn and resumes the guest to
872          * retry the non-emulatable instruction (on hardware).  Unprotecting the
873          * gfn doesn't allow forward progress for a self-changing access because
874          * doing so also zaps the translation for the gfn, i.e. retrying the
875          * instruction will hit a !PRESENT fault, which results in a new shadow
876          * page and sends KVM back to square one.
877          */
878         bool write_fault_to_shadow_pgtable;
879
880         /* set at EPT violation at this point */
881         unsigned long exit_qualification;
882
883         /* pv related host specific info */
884         struct {
885                 bool pv_unhalted;
886         } pv;
887
888         int pending_ioapic_eoi;
889         int pending_external_vector;
890
891         /* be preempted when it's in kernel-mode(cpl=0) */
892         bool preempted_in_kernel;
893
894         /* Flush the L1 Data cache for L1TF mitigation on VMENTER */
895         bool l1tf_flush_l1d;
896
897         /* Host CPU on which VM-entry was most recently attempted */
898         int last_vmentry_cpu;
899
900         /* AMD MSRC001_0015 Hardware Configuration */
901         u64 msr_hwcr;
902
903         /* pv related cpuid info */
904         struct {
905                 /*
906                  * value of the eax register in the KVM_CPUID_FEATURES CPUID
907                  * leaf.
908                  */
909                 u32 features;
910
911                 /*
912                  * indicates whether pv emulation should be disabled if features
913                  * are not present in the guest's cpuid
914                  */
915                 bool enforce;
916         } pv_cpuid;
917
918         /* Protected Guests */
919         bool guest_state_protected;
920
921         /*
922          * Set when PDPTS were loaded directly by the userspace without
923          * reading the guest memory
924          */
925         bool pdptrs_from_userspace;
926
927 #if IS_ENABLED(CONFIG_HYPERV)
928         hpa_t hv_root_tdp;
929 #endif
930 };
931
932 struct kvm_lpage_info {
933         int disallow_lpage;
934 };
935
936 struct kvm_arch_memory_slot {
937         struct kvm_rmap_head *rmap[KVM_NR_PAGE_SIZES];
938         struct kvm_lpage_info *lpage_info[KVM_NR_PAGE_SIZES - 1];
939         unsigned short *gfn_track[KVM_PAGE_TRACK_MAX];
940 };
941
942 /*
943  * We use as the mode the number of bits allocated in the LDR for the
944  * logical processor ID.  It happens that these are all powers of two.
945  * This makes it is very easy to detect cases where the APICs are
946  * configured for multiple modes; in that case, we cannot use the map and
947  * hence cannot use kvm_irq_delivery_to_apic_fast either.
948  */
949 #define KVM_APIC_MODE_XAPIC_CLUSTER          4
950 #define KVM_APIC_MODE_XAPIC_FLAT             8
951 #define KVM_APIC_MODE_X2APIC                16
952
953 struct kvm_apic_map {
954         struct rcu_head rcu;
955         u8 mode;
956         u32 max_apic_id;
957         union {
958                 struct kvm_lapic *xapic_flat_map[8];
959                 struct kvm_lapic *xapic_cluster_map[16][4];
960         };
961         struct kvm_lapic *phys_map[];
962 };
963
964 /* Hyper-V synthetic debugger (SynDbg)*/
965 struct kvm_hv_syndbg {
966         struct {
967                 u64 control;
968                 u64 status;
969                 u64 send_page;
970                 u64 recv_page;
971                 u64 pending_page;
972         } control;
973         u64 options;
974 };
975
976 /* Current state of Hyper-V TSC page clocksource */
977 enum hv_tsc_page_status {
978         /* TSC page was not set up or disabled */
979         HV_TSC_PAGE_UNSET = 0,
980         /* TSC page MSR was written by the guest, update pending */
981         HV_TSC_PAGE_GUEST_CHANGED,
982         /* TSC page update was triggered from the host side */
983         HV_TSC_PAGE_HOST_CHANGED,
984         /* TSC page was properly set up and is currently active  */
985         HV_TSC_PAGE_SET,
986         /* TSC page was set up with an inaccessible GPA */
987         HV_TSC_PAGE_BROKEN,
988 };
989
990 /* Hyper-V emulation context */
991 struct kvm_hv {
992         struct mutex hv_lock;
993         u64 hv_guest_os_id;
994         u64 hv_hypercall;
995         u64 hv_tsc_page;
996         enum hv_tsc_page_status hv_tsc_page_status;
997
998         /* Hyper-v based guest crash (NT kernel bugcheck) parameters */
999         u64 hv_crash_param[HV_X64_MSR_CRASH_PARAMS];
1000         u64 hv_crash_ctl;
1001
1002         struct ms_hyperv_tsc_page tsc_ref;
1003
1004         struct idr conn_to_evt;
1005
1006         u64 hv_reenlightenment_control;
1007         u64 hv_tsc_emulation_control;
1008         u64 hv_tsc_emulation_status;
1009
1010         /* How many vCPUs have VP index != vCPU index */
1011         atomic_t num_mismatched_vp_indexes;
1012
1013         /*
1014          * How many SynICs use 'AutoEOI' feature
1015          * (protected by arch.apicv_update_lock)
1016          */
1017         unsigned int synic_auto_eoi_used;
1018
1019         struct hv_partition_assist_pg *hv_pa_pg;
1020         struct kvm_hv_syndbg hv_syndbg;
1021 };
1022
1023 struct msr_bitmap_range {
1024         u32 flags;
1025         u32 nmsrs;
1026         u32 base;
1027         unsigned long *bitmap;
1028 };
1029
1030 /* Xen emulation context */
1031 struct kvm_xen {
1032         u32 xen_version;
1033         bool long_mode;
1034         u8 upcall_vector;
1035         struct gfn_to_pfn_cache shinfo_cache;
1036         struct idr evtchn_ports;
1037         unsigned long poll_mask[BITS_TO_LONGS(KVM_MAX_VCPUS)];
1038 };
1039
1040 enum kvm_irqchip_mode {
1041         KVM_IRQCHIP_NONE,
1042         KVM_IRQCHIP_KERNEL,       /* created with KVM_CREATE_IRQCHIP */
1043         KVM_IRQCHIP_SPLIT,        /* created with KVM_CAP_SPLIT_IRQCHIP */
1044 };
1045
1046 struct kvm_x86_msr_filter {
1047         u8 count;
1048         bool default_allow:1;
1049         struct msr_bitmap_range ranges[16];
1050 };
1051
1052 enum kvm_apicv_inhibit {
1053         APICV_INHIBIT_REASON_DISABLE,
1054         APICV_INHIBIT_REASON_HYPERV,
1055         APICV_INHIBIT_REASON_NESTED,
1056         APICV_INHIBIT_REASON_IRQWIN,
1057         APICV_INHIBIT_REASON_PIT_REINJ,
1058         APICV_INHIBIT_REASON_X2APIC,
1059         APICV_INHIBIT_REASON_BLOCKIRQ,
1060         APICV_INHIBIT_REASON_ABSENT,
1061         APICV_INHIBIT_REASON_SEV,
1062 };
1063
1064 struct kvm_arch {
1065         unsigned long n_used_mmu_pages;
1066         unsigned long n_requested_mmu_pages;
1067         unsigned long n_max_mmu_pages;
1068         unsigned int indirect_shadow_pages;
1069         u8 mmu_valid_gen;
1070         struct hlist_head mmu_page_hash[KVM_NUM_MMU_PAGES];
1071         struct list_head active_mmu_pages;
1072         struct list_head zapped_obsolete_pages;
1073         struct list_head lpage_disallowed_mmu_pages;
1074         struct kvm_page_track_notifier_node mmu_sp_tracker;
1075         struct kvm_page_track_notifier_head track_notifier_head;
1076         /*
1077          * Protects marking pages unsync during page faults, as TDP MMU page
1078          * faults only take mmu_lock for read.  For simplicity, the unsync
1079          * pages lock is always taken when marking pages unsync regardless of
1080          * whether mmu_lock is held for read or write.
1081          */
1082         spinlock_t mmu_unsync_pages_lock;
1083
1084         struct list_head assigned_dev_head;
1085         struct iommu_domain *iommu_domain;
1086         bool iommu_noncoherent;
1087 #define __KVM_HAVE_ARCH_NONCOHERENT_DMA
1088         atomic_t noncoherent_dma_count;
1089 #define __KVM_HAVE_ARCH_ASSIGNED_DEVICE
1090         atomic_t assigned_device_count;
1091         struct kvm_pic *vpic;
1092         struct kvm_ioapic *vioapic;
1093         struct kvm_pit *vpit;
1094         atomic_t vapics_in_nmi_mode;
1095         struct mutex apic_map_lock;
1096         struct kvm_apic_map __rcu *apic_map;
1097         atomic_t apic_map_dirty;
1098
1099         /* Protects apic_access_memslot_enabled and apicv_inhibit_reasons */
1100         struct rw_semaphore apicv_update_lock;
1101
1102         bool apic_access_memslot_enabled;
1103         unsigned long apicv_inhibit_reasons;
1104
1105         gpa_t wall_clock;
1106
1107         bool mwait_in_guest;
1108         bool hlt_in_guest;
1109         bool pause_in_guest;
1110         bool cstate_in_guest;
1111
1112         unsigned long irq_sources_bitmap;
1113         s64 kvmclock_offset;
1114
1115         /*
1116          * This also protects nr_vcpus_matched_tsc which is read from a
1117          * preemption-disabled region, so it must be a raw spinlock.
1118          */
1119         raw_spinlock_t tsc_write_lock;
1120         u64 last_tsc_nsec;
1121         u64 last_tsc_write;
1122         u32 last_tsc_khz;
1123         u64 last_tsc_offset;
1124         u64 cur_tsc_nsec;
1125         u64 cur_tsc_write;
1126         u64 cur_tsc_offset;
1127         u64 cur_tsc_generation;
1128         int nr_vcpus_matched_tsc;
1129
1130         u32 default_tsc_khz;
1131
1132         seqcount_raw_spinlock_t pvclock_sc;
1133         bool use_master_clock;
1134         u64 master_kernel_ns;
1135         u64 master_cycle_now;
1136         struct delayed_work kvmclock_update_work;
1137         struct delayed_work kvmclock_sync_work;
1138
1139         struct kvm_xen_hvm_config xen_hvm_config;
1140
1141         /* reads protected by irq_srcu, writes by irq_lock */
1142         struct hlist_head mask_notifier_list;
1143
1144         struct kvm_hv hyperv;
1145         struct kvm_xen xen;
1146
1147         bool backwards_tsc_observed;
1148         bool boot_vcpu_runs_old_kvmclock;
1149         u32 bsp_vcpu_id;
1150
1151         u64 disabled_quirks;
1152         int cpu_dirty_logging_count;
1153
1154         enum kvm_irqchip_mode irqchip_mode;
1155         u8 nr_reserved_ioapic_pins;
1156
1157         bool disabled_lapic_found;
1158
1159         bool x2apic_format;
1160         bool x2apic_broadcast_quirk_disabled;
1161
1162         bool guest_can_read_msr_platform_info;
1163         bool exception_payload_enabled;
1164
1165         bool bus_lock_detection_enabled;
1166         bool enable_pmu;
1167         /*
1168          * If exit_on_emulation_error is set, and the in-kernel instruction
1169          * emulator fails to emulate an instruction, allow userspace
1170          * the opportunity to look at it.
1171          */
1172         bool exit_on_emulation_error;
1173
1174         /* Deflect RDMSR and WRMSR to user space when they trigger a #GP */
1175         u32 user_space_msr_mask;
1176         struct kvm_x86_msr_filter __rcu *msr_filter;
1177
1178         u32 hypercall_exit_enabled;
1179
1180         /* Guest can access the SGX PROVISIONKEY. */
1181         bool sgx_provisioning_allowed;
1182
1183         struct kvm_pmu_event_filter __rcu *pmu_event_filter;
1184         struct task_struct *nx_lpage_recovery_thread;
1185
1186 #ifdef CONFIG_X86_64
1187         /*
1188          * Whether the TDP MMU is enabled for this VM. This contains a
1189          * snapshot of the TDP MMU module parameter from when the VM was
1190          * created and remains unchanged for the life of the VM. If this is
1191          * true, TDP MMU handler functions will run for various MMU
1192          * operations.
1193          */
1194         bool tdp_mmu_enabled;
1195
1196         /*
1197          * List of struct kvm_mmu_pages being used as roots.
1198          * All struct kvm_mmu_pages in the list should have
1199          * tdp_mmu_page set.
1200          *
1201          * For reads, this list is protected by:
1202          *      the MMU lock in read mode + RCU or
1203          *      the MMU lock in write mode
1204          *
1205          * For writes, this list is protected by:
1206          *      the MMU lock in read mode + the tdp_mmu_pages_lock or
1207          *      the MMU lock in write mode
1208          *
1209          * Roots will remain in the list until their tdp_mmu_root_count
1210          * drops to zero, at which point the thread that decremented the
1211          * count to zero should removed the root from the list and clean
1212          * it up, freeing the root after an RCU grace period.
1213          */
1214         struct list_head tdp_mmu_roots;
1215
1216         /*
1217          * List of struct kvmp_mmu_pages not being used as roots.
1218          * All struct kvm_mmu_pages in the list should have
1219          * tdp_mmu_page set and a tdp_mmu_root_count of 0.
1220          */
1221         struct list_head tdp_mmu_pages;
1222
1223         /*
1224          * Protects accesses to the following fields when the MMU lock
1225          * is held in read mode:
1226          *  - tdp_mmu_roots (above)
1227          *  - tdp_mmu_pages (above)
1228          *  - the link field of struct kvm_mmu_pages used by the TDP MMU
1229          *  - lpage_disallowed_mmu_pages
1230          *  - the lpage_disallowed_link field of struct kvm_mmu_pages used
1231          *    by the TDP MMU
1232          * It is acceptable, but not necessary, to acquire this lock when
1233          * the thread holds the MMU lock in write mode.
1234          */
1235         spinlock_t tdp_mmu_pages_lock;
1236         struct workqueue_struct *tdp_mmu_zap_wq;
1237 #endif /* CONFIG_X86_64 */
1238
1239         /*
1240          * If set, at least one shadow root has been allocated. This flag
1241          * is used as one input when determining whether certain memslot
1242          * related allocations are necessary.
1243          */
1244         bool shadow_root_allocated;
1245
1246 #if IS_ENABLED(CONFIG_HYPERV)
1247         hpa_t   hv_root_tdp;
1248         spinlock_t hv_root_tdp_lock;
1249 #endif
1250 };
1251
1252 struct kvm_vm_stat {
1253         struct kvm_vm_stat_generic generic;
1254         u64 mmu_shadow_zapped;
1255         u64 mmu_pte_write;
1256         u64 mmu_pde_zapped;
1257         u64 mmu_flooded;
1258         u64 mmu_recycled;
1259         u64 mmu_cache_miss;
1260         u64 mmu_unsync;
1261         union {
1262                 struct {
1263                         atomic64_t pages_4k;
1264                         atomic64_t pages_2m;
1265                         atomic64_t pages_1g;
1266                 };
1267                 atomic64_t pages[KVM_NR_PAGE_SIZES];
1268         };
1269         u64 nx_lpage_splits;
1270         u64 max_mmu_page_hash_collisions;
1271         u64 max_mmu_rmap_size;
1272 };
1273
1274 struct kvm_vcpu_stat {
1275         struct kvm_vcpu_stat_generic generic;
1276         u64 pf_fixed;
1277         u64 pf_guest;
1278         u64 tlb_flush;
1279         u64 invlpg;
1280
1281         u64 exits;
1282         u64 io_exits;
1283         u64 mmio_exits;
1284         u64 signal_exits;
1285         u64 irq_window_exits;
1286         u64 nmi_window_exits;
1287         u64 l1d_flush;
1288         u64 halt_exits;
1289         u64 request_irq_exits;
1290         u64 irq_exits;
1291         u64 host_state_reload;
1292         u64 fpu_reload;
1293         u64 insn_emulation;
1294         u64 insn_emulation_fail;
1295         u64 hypercalls;
1296         u64 irq_injections;
1297         u64 nmi_injections;
1298         u64 req_event;
1299         u64 nested_run;
1300         u64 directed_yield_attempted;
1301         u64 directed_yield_successful;
1302         u64 guest_mode;
1303 };
1304
1305 struct x86_instruction_info;
1306
1307 struct msr_data {
1308         bool host_initiated;
1309         u32 index;
1310         u64 data;
1311 };
1312
1313 struct kvm_lapic_irq {
1314         u32 vector;
1315         u16 delivery_mode;
1316         u16 dest_mode;
1317         bool level;
1318         u16 trig_mode;
1319         u32 shorthand;
1320         u32 dest_id;
1321         bool msi_redir_hint;
1322 };
1323
1324 static inline u16 kvm_lapic_irq_dest_mode(bool dest_mode_logical)
1325 {
1326         return dest_mode_logical ? APIC_DEST_LOGICAL : APIC_DEST_PHYSICAL;
1327 }
1328
1329 struct kvm_x86_ops {
1330         const char *name;
1331
1332         int (*hardware_enable)(void);
1333         void (*hardware_disable)(void);
1334         void (*hardware_unsetup)(void);
1335         bool (*has_emulated_msr)(struct kvm *kvm, u32 index);
1336         void (*vcpu_after_set_cpuid)(struct kvm_vcpu *vcpu);
1337
1338         unsigned int vm_size;
1339         int (*vm_init)(struct kvm *kvm);
1340         void (*vm_destroy)(struct kvm *kvm);
1341
1342         /* Create, but do not attach this VCPU */
1343         int (*vcpu_create)(struct kvm_vcpu *vcpu);
1344         void (*vcpu_free)(struct kvm_vcpu *vcpu);
1345         void (*vcpu_reset)(struct kvm_vcpu *vcpu, bool init_event);
1346
1347         void (*prepare_switch_to_guest)(struct kvm_vcpu *vcpu);
1348         void (*vcpu_load)(struct kvm_vcpu *vcpu, int cpu);
1349         void (*vcpu_put)(struct kvm_vcpu *vcpu);
1350
1351         void (*update_exception_bitmap)(struct kvm_vcpu *vcpu);
1352         int (*get_msr)(struct kvm_vcpu *vcpu, struct msr_data *msr);
1353         int (*set_msr)(struct kvm_vcpu *vcpu, struct msr_data *msr);
1354         u64 (*get_segment_base)(struct kvm_vcpu *vcpu, int seg);
1355         void (*get_segment)(struct kvm_vcpu *vcpu,
1356                             struct kvm_segment *var, int seg);
1357         int (*get_cpl)(struct kvm_vcpu *vcpu);
1358         void (*set_segment)(struct kvm_vcpu *vcpu,
1359                             struct kvm_segment *var, int seg);
1360         void (*get_cs_db_l_bits)(struct kvm_vcpu *vcpu, int *db, int *l);
1361         void (*set_cr0)(struct kvm_vcpu *vcpu, unsigned long cr0);
1362         void (*post_set_cr3)(struct kvm_vcpu *vcpu, unsigned long cr3);
1363         bool (*is_valid_cr4)(struct kvm_vcpu *vcpu, unsigned long cr0);
1364         void (*set_cr4)(struct kvm_vcpu *vcpu, unsigned long cr4);
1365         int (*set_efer)(struct kvm_vcpu *vcpu, u64 efer);
1366         void (*get_idt)(struct kvm_vcpu *vcpu, struct desc_ptr *dt);
1367         void (*set_idt)(struct kvm_vcpu *vcpu, struct desc_ptr *dt);
1368         void (*get_gdt)(struct kvm_vcpu *vcpu, struct desc_ptr *dt);
1369         void (*set_gdt)(struct kvm_vcpu *vcpu, struct desc_ptr *dt);
1370         void (*sync_dirty_debug_regs)(struct kvm_vcpu *vcpu);
1371         void (*set_dr7)(struct kvm_vcpu *vcpu, unsigned long value);
1372         void (*cache_reg)(struct kvm_vcpu *vcpu, enum kvm_reg reg);
1373         unsigned long (*get_rflags)(struct kvm_vcpu *vcpu);
1374         void (*set_rflags)(struct kvm_vcpu *vcpu, unsigned long rflags);
1375         bool (*get_if_flag)(struct kvm_vcpu *vcpu);
1376
1377         void (*flush_tlb_all)(struct kvm_vcpu *vcpu);
1378         void (*flush_tlb_current)(struct kvm_vcpu *vcpu);
1379         int  (*tlb_remote_flush)(struct kvm *kvm);
1380         int  (*tlb_remote_flush_with_range)(struct kvm *kvm,
1381                         struct kvm_tlb_range *range);
1382
1383         /*
1384          * Flush any TLB entries associated with the given GVA.
1385          * Does not need to flush GPA->HPA mappings.
1386          * Can potentially get non-canonical addresses through INVLPGs, which
1387          * the implementation may choose to ignore if appropriate.
1388          */
1389         void (*flush_tlb_gva)(struct kvm_vcpu *vcpu, gva_t addr);
1390
1391         /*
1392          * Flush any TLB entries created by the guest.  Like tlb_flush_gva(),
1393          * does not need to flush GPA->HPA mappings.
1394          */
1395         void (*flush_tlb_guest)(struct kvm_vcpu *vcpu);
1396
1397         int (*vcpu_pre_run)(struct kvm_vcpu *vcpu);
1398         enum exit_fastpath_completion (*vcpu_run)(struct kvm_vcpu *vcpu);
1399         int (*handle_exit)(struct kvm_vcpu *vcpu,
1400                 enum exit_fastpath_completion exit_fastpath);
1401         int (*skip_emulated_instruction)(struct kvm_vcpu *vcpu);
1402         void (*update_emulated_instruction)(struct kvm_vcpu *vcpu);
1403         void (*set_interrupt_shadow)(struct kvm_vcpu *vcpu, int mask);
1404         u32 (*get_interrupt_shadow)(struct kvm_vcpu *vcpu);
1405         void (*patch_hypercall)(struct kvm_vcpu *vcpu,
1406                                 unsigned char *hypercall_addr);
1407         void (*inject_irq)(struct kvm_vcpu *vcpu);
1408         void (*inject_nmi)(struct kvm_vcpu *vcpu);
1409         void (*queue_exception)(struct kvm_vcpu *vcpu);
1410         void (*cancel_injection)(struct kvm_vcpu *vcpu);
1411         int (*interrupt_allowed)(struct kvm_vcpu *vcpu, bool for_injection);
1412         int (*nmi_allowed)(struct kvm_vcpu *vcpu, bool for_injection);
1413         bool (*get_nmi_mask)(struct kvm_vcpu *vcpu);
1414         void (*set_nmi_mask)(struct kvm_vcpu *vcpu, bool masked);
1415         void (*enable_nmi_window)(struct kvm_vcpu *vcpu);
1416         void (*enable_irq_window)(struct kvm_vcpu *vcpu);
1417         void (*update_cr8_intercept)(struct kvm_vcpu *vcpu, int tpr, int irr);
1418         bool (*check_apicv_inhibit_reasons)(enum kvm_apicv_inhibit reason);
1419         void (*refresh_apicv_exec_ctrl)(struct kvm_vcpu *vcpu);
1420         void (*hwapic_irr_update)(struct kvm_vcpu *vcpu, int max_irr);
1421         void (*hwapic_isr_update)(struct kvm_vcpu *vcpu, int isr);
1422         bool (*guest_apic_has_interrupt)(struct kvm_vcpu *vcpu);
1423         void (*load_eoi_exitmap)(struct kvm_vcpu *vcpu, u64 *eoi_exit_bitmap);
1424         void (*set_virtual_apic_mode)(struct kvm_vcpu *vcpu);
1425         void (*set_apic_access_page_addr)(struct kvm_vcpu *vcpu);
1426         void (*deliver_interrupt)(struct kvm_lapic *apic, int delivery_mode,
1427                                   int trig_mode, int vector);
1428         int (*sync_pir_to_irr)(struct kvm_vcpu *vcpu);
1429         int (*set_tss_addr)(struct kvm *kvm, unsigned int addr);
1430         int (*set_identity_map_addr)(struct kvm *kvm, u64 ident_addr);
1431         u64 (*get_mt_mask)(struct kvm_vcpu *vcpu, gfn_t gfn, bool is_mmio);
1432
1433         void (*load_mmu_pgd)(struct kvm_vcpu *vcpu, hpa_t root_hpa,
1434                              int root_level);
1435
1436         bool (*has_wbinvd_exit)(void);
1437
1438         u64 (*get_l2_tsc_offset)(struct kvm_vcpu *vcpu);
1439         u64 (*get_l2_tsc_multiplier)(struct kvm_vcpu *vcpu);
1440         void (*write_tsc_offset)(struct kvm_vcpu *vcpu, u64 offset);
1441         void (*write_tsc_multiplier)(struct kvm_vcpu *vcpu, u64 multiplier);
1442
1443         /*
1444          * Retrieve somewhat arbitrary exit information.  Intended to
1445          * be used only from within tracepoints or error paths.
1446          */
1447         void (*get_exit_info)(struct kvm_vcpu *vcpu, u32 *reason,
1448                               u64 *info1, u64 *info2,
1449                               u32 *exit_int_info, u32 *exit_int_info_err_code);
1450
1451         int (*check_intercept)(struct kvm_vcpu *vcpu,
1452                                struct x86_instruction_info *info,
1453                                enum x86_intercept_stage stage,
1454                                struct x86_exception *exception);
1455         void (*handle_exit_irqoff)(struct kvm_vcpu *vcpu);
1456
1457         void (*request_immediate_exit)(struct kvm_vcpu *vcpu);
1458
1459         void (*sched_in)(struct kvm_vcpu *kvm, int cpu);
1460
1461         /*
1462          * Size of the CPU's dirty log buffer, i.e. VMX's PML buffer.  A zero
1463          * value indicates CPU dirty logging is unsupported or disabled.
1464          */
1465         int cpu_dirty_log_size;
1466         void (*update_cpu_dirty_logging)(struct kvm_vcpu *vcpu);
1467
1468         const struct kvm_x86_nested_ops *nested_ops;
1469
1470         void (*vcpu_blocking)(struct kvm_vcpu *vcpu);
1471         void (*vcpu_unblocking)(struct kvm_vcpu *vcpu);
1472
1473         int (*pi_update_irte)(struct kvm *kvm, unsigned int host_irq,
1474                               uint32_t guest_irq, bool set);
1475         void (*pi_start_assignment)(struct kvm *kvm);
1476         void (*apicv_post_state_restore)(struct kvm_vcpu *vcpu);
1477         bool (*dy_apicv_has_pending_interrupt)(struct kvm_vcpu *vcpu);
1478
1479         int (*set_hv_timer)(struct kvm_vcpu *vcpu, u64 guest_deadline_tsc,
1480                             bool *expired);
1481         void (*cancel_hv_timer)(struct kvm_vcpu *vcpu);
1482
1483         void (*setup_mce)(struct kvm_vcpu *vcpu);
1484
1485         int (*smi_allowed)(struct kvm_vcpu *vcpu, bool for_injection);
1486         int (*enter_smm)(struct kvm_vcpu *vcpu, char *smstate);
1487         int (*leave_smm)(struct kvm_vcpu *vcpu, const char *smstate);
1488         void (*enable_smi_window)(struct kvm_vcpu *vcpu);
1489
1490         int (*mem_enc_ioctl)(struct kvm *kvm, void __user *argp);
1491         int (*mem_enc_register_region)(struct kvm *kvm, struct kvm_enc_region *argp);
1492         int (*mem_enc_unregister_region)(struct kvm *kvm, struct kvm_enc_region *argp);
1493         int (*vm_copy_enc_context_from)(struct kvm *kvm, unsigned int source_fd);
1494         int (*vm_move_enc_context_from)(struct kvm *kvm, unsigned int source_fd);
1495
1496         int (*get_msr_feature)(struct kvm_msr_entry *entry);
1497
1498         bool (*can_emulate_instruction)(struct kvm_vcpu *vcpu, int emul_type,
1499                                         void *insn, int insn_len);
1500
1501         bool (*apic_init_signal_blocked)(struct kvm_vcpu *vcpu);
1502         int (*enable_direct_tlbflush)(struct kvm_vcpu *vcpu);
1503
1504         void (*migrate_timers)(struct kvm_vcpu *vcpu);
1505         void (*msr_filter_changed)(struct kvm_vcpu *vcpu);
1506         int (*complete_emulated_msr)(struct kvm_vcpu *vcpu, int err);
1507
1508         void (*vcpu_deliver_sipi_vector)(struct kvm_vcpu *vcpu, u8 vector);
1509
1510         /*
1511          * Returns vCPU specific APICv inhibit reasons
1512          */
1513         unsigned long (*vcpu_get_apicv_inhibit_reasons)(struct kvm_vcpu *vcpu);
1514 };
1515
1516 struct kvm_x86_nested_ops {
1517         void (*leave_nested)(struct kvm_vcpu *vcpu);
1518         int (*check_events)(struct kvm_vcpu *vcpu);
1519         bool (*handle_page_fault_workaround)(struct kvm_vcpu *vcpu,
1520                                              struct x86_exception *fault);
1521         bool (*hv_timer_pending)(struct kvm_vcpu *vcpu);
1522         void (*triple_fault)(struct kvm_vcpu *vcpu);
1523         int (*get_state)(struct kvm_vcpu *vcpu,
1524                          struct kvm_nested_state __user *user_kvm_nested_state,
1525                          unsigned user_data_size);
1526         int (*set_state)(struct kvm_vcpu *vcpu,
1527                          struct kvm_nested_state __user *user_kvm_nested_state,
1528                          struct kvm_nested_state *kvm_state);
1529         bool (*get_nested_state_pages)(struct kvm_vcpu *vcpu);
1530         int (*write_log_dirty)(struct kvm_vcpu *vcpu, gpa_t l2_gpa);
1531
1532         int (*enable_evmcs)(struct kvm_vcpu *vcpu,
1533                             uint16_t *vmcs_version);
1534         uint16_t (*get_evmcs_version)(struct kvm_vcpu *vcpu);
1535 };
1536
1537 struct kvm_x86_init_ops {
1538         int (*cpu_has_kvm_support)(void);
1539         int (*disabled_by_bios)(void);
1540         int (*check_processor_compatibility)(void);
1541         int (*hardware_setup)(void);
1542         unsigned int (*handle_intel_pt_intr)(void);
1543
1544         struct kvm_x86_ops *runtime_ops;
1545         struct kvm_pmu_ops *pmu_ops;
1546 };
1547
1548 struct kvm_arch_async_pf {
1549         u32 token;
1550         gfn_t gfn;
1551         unsigned long cr3;
1552         bool direct_map;
1553 };
1554
1555 extern u32 __read_mostly kvm_nr_uret_msrs;
1556 extern u64 __read_mostly host_efer;
1557 extern bool __read_mostly allow_smaller_maxphyaddr;
1558 extern bool __read_mostly enable_apicv;
1559 extern struct kvm_x86_ops kvm_x86_ops;
1560
1561 #define KVM_X86_OP(func) \
1562         DECLARE_STATIC_CALL(kvm_x86_##func, *(((struct kvm_x86_ops *)0)->func));
1563 #define KVM_X86_OP_OPTIONAL KVM_X86_OP
1564 #define KVM_X86_OP_OPTIONAL_RET0 KVM_X86_OP
1565 #include <asm/kvm-x86-ops.h>
1566
1567 #define __KVM_HAVE_ARCH_VM_ALLOC
1568 static inline struct kvm *kvm_arch_alloc_vm(void)
1569 {
1570         return __vmalloc(kvm_x86_ops.vm_size, GFP_KERNEL_ACCOUNT | __GFP_ZERO);
1571 }
1572
1573 #define __KVM_HAVE_ARCH_VM_FREE
1574 void kvm_arch_free_vm(struct kvm *kvm);
1575
1576 #define __KVM_HAVE_ARCH_FLUSH_REMOTE_TLB
1577 static inline int kvm_arch_flush_remote_tlb(struct kvm *kvm)
1578 {
1579         if (kvm_x86_ops.tlb_remote_flush &&
1580             !static_call(kvm_x86_tlb_remote_flush)(kvm))
1581                 return 0;
1582         else
1583                 return -ENOTSUPP;
1584 }
1585
1586 #define kvm_arch_pmi_in_guest(vcpu) \
1587         ((vcpu) && (vcpu)->arch.handling_intr_from_guest)
1588
1589 void kvm_mmu_x86_module_init(void);
1590 int kvm_mmu_vendor_module_init(void);
1591 void kvm_mmu_vendor_module_exit(void);
1592
1593 void kvm_mmu_destroy(struct kvm_vcpu *vcpu);
1594 int kvm_mmu_create(struct kvm_vcpu *vcpu);
1595 int kvm_mmu_init_vm(struct kvm *kvm);
1596 void kvm_mmu_uninit_vm(struct kvm *kvm);
1597
1598 void kvm_mmu_after_set_cpuid(struct kvm_vcpu *vcpu);
1599 void kvm_mmu_reset_context(struct kvm_vcpu *vcpu);
1600 void kvm_mmu_slot_remove_write_access(struct kvm *kvm,
1601                                       const struct kvm_memory_slot *memslot,
1602                                       int start_level);
1603 void kvm_mmu_slot_try_split_huge_pages(struct kvm *kvm,
1604                                        const struct kvm_memory_slot *memslot,
1605                                        int target_level);
1606 void kvm_mmu_try_split_huge_pages(struct kvm *kvm,
1607                                   const struct kvm_memory_slot *memslot,
1608                                   u64 start, u64 end,
1609                                   int target_level);
1610 void kvm_mmu_zap_collapsible_sptes(struct kvm *kvm,
1611                                    const struct kvm_memory_slot *memslot);
1612 void kvm_mmu_slot_leaf_clear_dirty(struct kvm *kvm,
1613                                    const struct kvm_memory_slot *memslot);
1614 void kvm_mmu_zap_all(struct kvm *kvm);
1615 void kvm_mmu_invalidate_mmio_sptes(struct kvm *kvm, u64 gen);
1616 void kvm_mmu_change_mmu_pages(struct kvm *kvm, unsigned long kvm_nr_mmu_pages);
1617
1618 int load_pdptrs(struct kvm_vcpu *vcpu, unsigned long cr3);
1619
1620 int emulator_write_phys(struct kvm_vcpu *vcpu, gpa_t gpa,
1621                           const void *val, int bytes);
1622
1623 struct kvm_irq_mask_notifier {
1624         void (*func)(struct kvm_irq_mask_notifier *kimn, bool masked);
1625         int irq;
1626         struct hlist_node link;
1627 };
1628
1629 void kvm_register_irq_mask_notifier(struct kvm *kvm, int irq,
1630                                     struct kvm_irq_mask_notifier *kimn);
1631 void kvm_unregister_irq_mask_notifier(struct kvm *kvm, int irq,
1632                                       struct kvm_irq_mask_notifier *kimn);
1633 void kvm_fire_mask_notifiers(struct kvm *kvm, unsigned irqchip, unsigned pin,
1634                              bool mask);
1635
1636 extern bool tdp_enabled;
1637
1638 u64 vcpu_tsc_khz(struct kvm_vcpu *vcpu);
1639
1640 /* control of guest tsc rate supported? */
1641 extern bool kvm_has_tsc_control;
1642 /* maximum supported tsc_khz for guests */
1643 extern u32  kvm_max_guest_tsc_khz;
1644 /* number of bits of the fractional part of the TSC scaling ratio */
1645 extern u8   kvm_tsc_scaling_ratio_frac_bits;
1646 /* maximum allowed value of TSC scaling ratio */
1647 extern u64  kvm_max_tsc_scaling_ratio;
1648 /* 1ull << kvm_tsc_scaling_ratio_frac_bits */
1649 extern u64  kvm_default_tsc_scaling_ratio;
1650 /* bus lock detection supported? */
1651 extern bool kvm_has_bus_lock_exit;
1652
1653 extern u64 kvm_mce_cap_supported;
1654
1655 /*
1656  * EMULTYPE_NO_DECODE - Set when re-emulating an instruction (after completing
1657  *                      userspace I/O) to indicate that the emulation context
1658  *                      should be reused as is, i.e. skip initialization of
1659  *                      emulation context, instruction fetch and decode.
1660  *
1661  * EMULTYPE_TRAP_UD - Set when emulating an intercepted #UD from hardware.
1662  *                    Indicates that only select instructions (tagged with
1663  *                    EmulateOnUD) should be emulated (to minimize the emulator
1664  *                    attack surface).  See also EMULTYPE_TRAP_UD_FORCED.
1665  *
1666  * EMULTYPE_SKIP - Set when emulating solely to skip an instruction, i.e. to
1667  *                 decode the instruction length.  For use *only* by
1668  *                 kvm_x86_ops.skip_emulated_instruction() implementations if
1669  *                 EMULTYPE_COMPLETE_USER_EXIT is not set.
1670  *
1671  * EMULTYPE_ALLOW_RETRY_PF - Set when the emulator should resume the guest to
1672  *                           retry native execution under certain conditions,
1673  *                           Can only be set in conjunction with EMULTYPE_PF.
1674  *
1675  * EMULTYPE_TRAP_UD_FORCED - Set when emulating an intercepted #UD that was
1676  *                           triggered by KVM's magic "force emulation" prefix,
1677  *                           which is opt in via module param (off by default).
1678  *                           Bypasses EmulateOnUD restriction despite emulating
1679  *                           due to an intercepted #UD (see EMULTYPE_TRAP_UD).
1680  *                           Used to test the full emulator from userspace.
1681  *
1682  * EMULTYPE_VMWARE_GP - Set when emulating an intercepted #GP for VMware
1683  *                      backdoor emulation, which is opt in via module param.
1684  *                      VMware backdoor emulation handles select instructions
1685  *                      and reinjects the #GP for all other cases.
1686  *
1687  * EMULTYPE_PF - Set when emulating MMIO by way of an intercepted #PF, in which
1688  *               case the CR2/GPA value pass on the stack is valid.
1689  *
1690  * EMULTYPE_COMPLETE_USER_EXIT - Set when the emulator should update interruptibility
1691  *                               state and inject single-step #DBs after skipping
1692  *                               an instruction (after completing userspace I/O).
1693  */
1694 #define EMULTYPE_NO_DECODE          (1 << 0)
1695 #define EMULTYPE_TRAP_UD            (1 << 1)
1696 #define EMULTYPE_SKIP               (1 << 2)
1697 #define EMULTYPE_ALLOW_RETRY_PF     (1 << 3)
1698 #define EMULTYPE_TRAP_UD_FORCED     (1 << 4)
1699 #define EMULTYPE_VMWARE_GP          (1 << 5)
1700 #define EMULTYPE_PF                 (1 << 6)
1701 #define EMULTYPE_COMPLETE_USER_EXIT (1 << 7)
1702
1703 int kvm_emulate_instruction(struct kvm_vcpu *vcpu, int emulation_type);
1704 int kvm_emulate_instruction_from_buffer(struct kvm_vcpu *vcpu,
1705                                         void *insn, int insn_len);
1706 void __kvm_prepare_emulation_failure_exit(struct kvm_vcpu *vcpu,
1707                                           u64 *data, u8 ndata);
1708 void kvm_prepare_emulation_failure_exit(struct kvm_vcpu *vcpu);
1709
1710 void kvm_enable_efer_bits(u64);
1711 bool kvm_valid_efer(struct kvm_vcpu *vcpu, u64 efer);
1712 int __kvm_get_msr(struct kvm_vcpu *vcpu, u32 index, u64 *data, bool host_initiated);
1713 int kvm_get_msr(struct kvm_vcpu *vcpu, u32 index, u64 *data);
1714 int kvm_set_msr(struct kvm_vcpu *vcpu, u32 index, u64 data);
1715 int kvm_emulate_rdmsr(struct kvm_vcpu *vcpu);
1716 int kvm_emulate_wrmsr(struct kvm_vcpu *vcpu);
1717 int kvm_emulate_as_nop(struct kvm_vcpu *vcpu);
1718 int kvm_emulate_invd(struct kvm_vcpu *vcpu);
1719 int kvm_emulate_mwait(struct kvm_vcpu *vcpu);
1720 int kvm_handle_invalid_op(struct kvm_vcpu *vcpu);
1721 int kvm_emulate_monitor(struct kvm_vcpu *vcpu);
1722
1723 int kvm_fast_pio(struct kvm_vcpu *vcpu, int size, unsigned short port, int in);
1724 int kvm_emulate_cpuid(struct kvm_vcpu *vcpu);
1725 int kvm_emulate_halt(struct kvm_vcpu *vcpu);
1726 int kvm_emulate_halt_noskip(struct kvm_vcpu *vcpu);
1727 int kvm_emulate_ap_reset_hold(struct kvm_vcpu *vcpu);
1728 int kvm_emulate_wbinvd(struct kvm_vcpu *vcpu);
1729
1730 void kvm_get_segment(struct kvm_vcpu *vcpu, struct kvm_segment *var, int seg);
1731 int kvm_load_segment_descriptor(struct kvm_vcpu *vcpu, u16 selector, int seg);
1732 void kvm_vcpu_deliver_sipi_vector(struct kvm_vcpu *vcpu, u8 vector);
1733
1734 int kvm_task_switch(struct kvm_vcpu *vcpu, u16 tss_selector, int idt_index,
1735                     int reason, bool has_error_code, u32 error_code);
1736
1737 void kvm_post_set_cr0(struct kvm_vcpu *vcpu, unsigned long old_cr0, unsigned long cr0);
1738 void kvm_post_set_cr4(struct kvm_vcpu *vcpu, unsigned long old_cr4, unsigned long cr4);
1739 int kvm_set_cr0(struct kvm_vcpu *vcpu, unsigned long cr0);
1740 int kvm_set_cr3(struct kvm_vcpu *vcpu, unsigned long cr3);
1741 int kvm_set_cr4(struct kvm_vcpu *vcpu, unsigned long cr4);
1742 int kvm_set_cr8(struct kvm_vcpu *vcpu, unsigned long cr8);
1743 int kvm_set_dr(struct kvm_vcpu *vcpu, int dr, unsigned long val);
1744 void kvm_get_dr(struct kvm_vcpu *vcpu, int dr, unsigned long *val);
1745 unsigned long kvm_get_cr8(struct kvm_vcpu *vcpu);
1746 void kvm_lmsw(struct kvm_vcpu *vcpu, unsigned long msw);
1747 int kvm_emulate_xsetbv(struct kvm_vcpu *vcpu);
1748
1749 int kvm_get_msr_common(struct kvm_vcpu *vcpu, struct msr_data *msr);
1750 int kvm_set_msr_common(struct kvm_vcpu *vcpu, struct msr_data *msr);
1751
1752 unsigned long kvm_get_rflags(struct kvm_vcpu *vcpu);
1753 void kvm_set_rflags(struct kvm_vcpu *vcpu, unsigned long rflags);
1754 int kvm_emulate_rdpmc(struct kvm_vcpu *vcpu);
1755
1756 void kvm_queue_exception(struct kvm_vcpu *vcpu, unsigned nr);
1757 void kvm_queue_exception_e(struct kvm_vcpu *vcpu, unsigned nr, u32 error_code);
1758 void kvm_queue_exception_p(struct kvm_vcpu *vcpu, unsigned nr, unsigned long payload);
1759 void kvm_requeue_exception(struct kvm_vcpu *vcpu, unsigned nr);
1760 void kvm_requeue_exception_e(struct kvm_vcpu *vcpu, unsigned nr, u32 error_code);
1761 void kvm_inject_page_fault(struct kvm_vcpu *vcpu, struct x86_exception *fault);
1762 bool kvm_inject_emulated_page_fault(struct kvm_vcpu *vcpu,
1763                                     struct x86_exception *fault);
1764 bool kvm_require_cpl(struct kvm_vcpu *vcpu, int required_cpl);
1765 bool kvm_require_dr(struct kvm_vcpu *vcpu, int dr);
1766
1767 static inline int __kvm_irq_line_state(unsigned long *irq_state,
1768                                        int irq_source_id, int level)
1769 {
1770         /* Logical OR for level trig interrupt */
1771         if (level)
1772                 __set_bit(irq_source_id, irq_state);
1773         else
1774                 __clear_bit(irq_source_id, irq_state);
1775
1776         return !!(*irq_state);
1777 }
1778
1779 #define KVM_MMU_ROOT_CURRENT            BIT(0)
1780 #define KVM_MMU_ROOT_PREVIOUS(i)        BIT(1+i)
1781 #define KVM_MMU_ROOTS_ALL               (~0UL)
1782
1783 int kvm_pic_set_irq(struct kvm_pic *pic, int irq, int irq_source_id, int level);
1784 void kvm_pic_clear_all(struct kvm_pic *pic, int irq_source_id);
1785
1786 void kvm_inject_nmi(struct kvm_vcpu *vcpu);
1787
1788 void kvm_update_dr7(struct kvm_vcpu *vcpu);
1789
1790 int kvm_mmu_unprotect_page(struct kvm *kvm, gfn_t gfn);
1791 void kvm_mmu_free_roots(struct kvm *kvm, struct kvm_mmu *mmu,
1792                         ulong roots_to_free);
1793 void kvm_mmu_free_guest_mode_roots(struct kvm *kvm, struct kvm_mmu *mmu);
1794 gpa_t kvm_mmu_gva_to_gpa_read(struct kvm_vcpu *vcpu, gva_t gva,
1795                               struct x86_exception *exception);
1796 gpa_t kvm_mmu_gva_to_gpa_fetch(struct kvm_vcpu *vcpu, gva_t gva,
1797                                struct x86_exception *exception);
1798 gpa_t kvm_mmu_gva_to_gpa_write(struct kvm_vcpu *vcpu, gva_t gva,
1799                                struct x86_exception *exception);
1800 gpa_t kvm_mmu_gva_to_gpa_system(struct kvm_vcpu *vcpu, gva_t gva,
1801                                 struct x86_exception *exception);
1802
1803 bool kvm_apicv_activated(struct kvm *kvm);
1804 bool kvm_vcpu_apicv_activated(struct kvm_vcpu *vcpu);
1805 void kvm_vcpu_update_apicv(struct kvm_vcpu *vcpu);
1806 void __kvm_set_or_clear_apicv_inhibit(struct kvm *kvm,
1807                                       enum kvm_apicv_inhibit reason, bool set);
1808 void kvm_set_or_clear_apicv_inhibit(struct kvm *kvm,
1809                                     enum kvm_apicv_inhibit reason, bool set);
1810
1811 static inline void kvm_set_apicv_inhibit(struct kvm *kvm,
1812                                          enum kvm_apicv_inhibit reason)
1813 {
1814         kvm_set_or_clear_apicv_inhibit(kvm, reason, true);
1815 }
1816
1817 static inline void kvm_clear_apicv_inhibit(struct kvm *kvm,
1818                                            enum kvm_apicv_inhibit reason)
1819 {
1820         kvm_set_or_clear_apicv_inhibit(kvm, reason, false);
1821 }
1822
1823 int kvm_emulate_hypercall(struct kvm_vcpu *vcpu);
1824
1825 int kvm_mmu_page_fault(struct kvm_vcpu *vcpu, gpa_t cr2_or_gpa, u64 error_code,
1826                        void *insn, int insn_len);
1827 void kvm_mmu_invlpg(struct kvm_vcpu *vcpu, gva_t gva);
1828 void kvm_mmu_invalidate_gva(struct kvm_vcpu *vcpu, struct kvm_mmu *mmu,
1829                             gva_t gva, hpa_t root_hpa);
1830 void kvm_mmu_invpcid_gva(struct kvm_vcpu *vcpu, gva_t gva, unsigned long pcid);
1831 void kvm_mmu_new_pgd(struct kvm_vcpu *vcpu, gpa_t new_pgd);
1832
1833 void kvm_configure_mmu(bool enable_tdp, int tdp_forced_root_level,
1834                        int tdp_max_root_level, int tdp_huge_page_level);
1835
1836 static inline u16 kvm_read_ldt(void)
1837 {
1838         u16 ldt;
1839         asm("sldt %0" : "=g"(ldt));
1840         return ldt;
1841 }
1842
1843 static inline void kvm_load_ldt(u16 sel)
1844 {
1845         asm("lldt %0" : : "rm"(sel));
1846 }
1847
1848 #ifdef CONFIG_X86_64
1849 static inline unsigned long read_msr(unsigned long msr)
1850 {
1851         u64 value;
1852
1853         rdmsrl(msr, value);
1854         return value;
1855 }
1856 #endif
1857
1858 static inline void kvm_inject_gp(struct kvm_vcpu *vcpu, u32 error_code)
1859 {
1860         kvm_queue_exception_e(vcpu, GP_VECTOR, error_code);
1861 }
1862
1863 #define TSS_IOPB_BASE_OFFSET 0x66
1864 #define TSS_BASE_SIZE 0x68
1865 #define TSS_IOPB_SIZE (65536 / 8)
1866 #define TSS_REDIRECTION_SIZE (256 / 8)
1867 #define RMODE_TSS_SIZE                                                  \
1868         (TSS_BASE_SIZE + TSS_REDIRECTION_SIZE + TSS_IOPB_SIZE + 1)
1869
1870 enum {
1871         TASK_SWITCH_CALL = 0,
1872         TASK_SWITCH_IRET = 1,
1873         TASK_SWITCH_JMP = 2,
1874         TASK_SWITCH_GATE = 3,
1875 };
1876
1877 #define HF_GIF_MASK             (1 << 0)
1878 #define HF_NMI_MASK             (1 << 3)
1879 #define HF_IRET_MASK            (1 << 4)
1880 #define HF_GUEST_MASK           (1 << 5) /* VCPU is in guest-mode */
1881 #define HF_SMM_MASK             (1 << 6)
1882 #define HF_SMM_INSIDE_NMI_MASK  (1 << 7)
1883
1884 #define __KVM_VCPU_MULTIPLE_ADDRESS_SPACE
1885 #define KVM_ADDRESS_SPACE_NUM 2
1886
1887 #define kvm_arch_vcpu_memslots_id(vcpu) ((vcpu)->arch.hflags & HF_SMM_MASK ? 1 : 0)
1888 #define kvm_memslots_for_spte_role(kvm, role) __kvm_memslots(kvm, (role).smm)
1889
1890 #define KVM_ARCH_WANT_MMU_NOTIFIER
1891
1892 int kvm_cpu_has_injectable_intr(struct kvm_vcpu *v);
1893 int kvm_cpu_has_interrupt(struct kvm_vcpu *vcpu);
1894 int kvm_cpu_has_extint(struct kvm_vcpu *v);
1895 int kvm_arch_interrupt_allowed(struct kvm_vcpu *vcpu);
1896 int kvm_cpu_get_interrupt(struct kvm_vcpu *v);
1897 void kvm_vcpu_reset(struct kvm_vcpu *vcpu, bool init_event);
1898
1899 int kvm_pv_send_ipi(struct kvm *kvm, unsigned long ipi_bitmap_low,
1900                     unsigned long ipi_bitmap_high, u32 min,
1901                     unsigned long icr, int op_64_bit);
1902
1903 int kvm_add_user_return_msr(u32 msr);
1904 int kvm_find_user_return_msr(u32 msr);
1905 int kvm_set_user_return_msr(unsigned index, u64 val, u64 mask);
1906
1907 static inline bool kvm_is_supported_user_return_msr(u32 msr)
1908 {
1909         return kvm_find_user_return_msr(msr) >= 0;
1910 }
1911
1912 u64 kvm_scale_tsc(u64 tsc, u64 ratio);
1913 u64 kvm_read_l1_tsc(struct kvm_vcpu *vcpu, u64 host_tsc);
1914 u64 kvm_calc_nested_tsc_offset(u64 l1_offset, u64 l2_offset, u64 l2_multiplier);
1915 u64 kvm_calc_nested_tsc_multiplier(u64 l1_multiplier, u64 l2_multiplier);
1916
1917 unsigned long kvm_get_linear_rip(struct kvm_vcpu *vcpu);
1918 bool kvm_is_linear_rip(struct kvm_vcpu *vcpu, unsigned long linear_rip);
1919
1920 void kvm_make_scan_ioapic_request(struct kvm *kvm);
1921 void kvm_make_scan_ioapic_request_mask(struct kvm *kvm,
1922                                        unsigned long *vcpu_bitmap);
1923
1924 bool kvm_arch_async_page_not_present(struct kvm_vcpu *vcpu,
1925                                      struct kvm_async_pf *work);
1926 void kvm_arch_async_page_present(struct kvm_vcpu *vcpu,
1927                                  struct kvm_async_pf *work);
1928 void kvm_arch_async_page_ready(struct kvm_vcpu *vcpu,
1929                                struct kvm_async_pf *work);
1930 void kvm_arch_async_page_present_queued(struct kvm_vcpu *vcpu);
1931 bool kvm_arch_can_dequeue_async_page_present(struct kvm_vcpu *vcpu);
1932 extern bool kvm_find_async_pf_gfn(struct kvm_vcpu *vcpu, gfn_t gfn);
1933
1934 int kvm_skip_emulated_instruction(struct kvm_vcpu *vcpu);
1935 int kvm_complete_insn_gp(struct kvm_vcpu *vcpu, int err);
1936 void __kvm_request_immediate_exit(struct kvm_vcpu *vcpu);
1937
1938 void __user *__x86_set_memory_region(struct kvm *kvm, int id, gpa_t gpa,
1939                                      u32 size);
1940 bool kvm_vcpu_is_reset_bsp(struct kvm_vcpu *vcpu);
1941 bool kvm_vcpu_is_bsp(struct kvm_vcpu *vcpu);
1942
1943 bool kvm_intr_is_single_vcpu(struct kvm *kvm, struct kvm_lapic_irq *irq,
1944                              struct kvm_vcpu **dest_vcpu);
1945
1946 void kvm_set_msi_irq(struct kvm *kvm, struct kvm_kernel_irq_routing_entry *e,
1947                      struct kvm_lapic_irq *irq);
1948
1949 static inline bool kvm_irq_is_postable(struct kvm_lapic_irq *irq)
1950 {
1951         /* We can only post Fixed and LowPrio IRQs */
1952         return (irq->delivery_mode == APIC_DM_FIXED ||
1953                 irq->delivery_mode == APIC_DM_LOWEST);
1954 }
1955
1956 static inline void kvm_arch_vcpu_blocking(struct kvm_vcpu *vcpu)
1957 {
1958         static_call_cond(kvm_x86_vcpu_blocking)(vcpu);
1959 }
1960
1961 static inline void kvm_arch_vcpu_unblocking(struct kvm_vcpu *vcpu)
1962 {
1963         static_call_cond(kvm_x86_vcpu_unblocking)(vcpu);
1964 }
1965
1966 static inline int kvm_cpu_get_apicid(int mps_cpu)
1967 {
1968 #ifdef CONFIG_X86_LOCAL_APIC
1969         return default_cpu_present_to_apicid(mps_cpu);
1970 #else
1971         WARN_ON_ONCE(1);
1972         return BAD_APICID;
1973 #endif
1974 }
1975
1976 #define put_smstate(type, buf, offset, val)                      \
1977         *(type *)((buf) + (offset) - 0x7e00) = val
1978
1979 #define GET_SMSTATE(type, buf, offset)          \
1980         (*(type *)((buf) + (offset) - 0x7e00))
1981
1982 int kvm_cpu_dirty_log_size(void);
1983
1984 int memslot_rmap_alloc(struct kvm_memory_slot *slot, unsigned long npages);
1985
1986 #define KVM_CLOCK_VALID_FLAGS                                           \
1987         (KVM_CLOCK_TSC_STABLE | KVM_CLOCK_REALTIME | KVM_CLOCK_HOST_TSC)
1988
1989 #define KVM_X86_VALID_QUIRKS                    \
1990         (KVM_X86_QUIRK_LINT0_REENABLED |        \
1991          KVM_X86_QUIRK_CD_NW_CLEARED |          \
1992          KVM_X86_QUIRK_LAPIC_MMIO_HOLE |        \
1993          KVM_X86_QUIRK_OUT_7E_INC_RIP |         \
1994          KVM_X86_QUIRK_MISC_ENABLE_NO_MWAIT |   \
1995          KVM_X86_QUIRK_FIX_HYPERCALL_INSN)
1996
1997 #endif /* _ASM_X86_KVM_HOST_H */