Merge tag 'regulator-fix-v5.10-rc2' of git://git.kernel.org/pub/scm/linux/kernel...
[linux-2.6-microblaze.git] / arch / arm64 / include / asm / kvm_host.h
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 /*
3  * Copyright (C) 2012,2013 - ARM Ltd
4  * Author: Marc Zyngier <marc.zyngier@arm.com>
5  *
6  * Derived from arch/arm/include/asm/kvm_host.h:
7  * Copyright (C) 2012 - Virtual Open Systems and Columbia University
8  * Author: Christoffer Dall <c.dall@virtualopensystems.com>
9  */
10
11 #ifndef __ARM64_KVM_HOST_H__
12 #define __ARM64_KVM_HOST_H__
13
14 #include <linux/arm-smccc.h>
15 #include <linux/bitmap.h>
16 #include <linux/types.h>
17 #include <linux/jump_label.h>
18 #include <linux/kvm_types.h>
19 #include <linux/percpu.h>
20 #include <asm/arch_gicv3.h>
21 #include <asm/barrier.h>
22 #include <asm/cpufeature.h>
23 #include <asm/cputype.h>
24 #include <asm/daifflags.h>
25 #include <asm/fpsimd.h>
26 #include <asm/kvm.h>
27 #include <asm/kvm_asm.h>
28 #include <asm/thread_info.h>
29
30 #define __KVM_HAVE_ARCH_INTC_INITIALIZED
31
32 #define KVM_USER_MEM_SLOTS 512
33 #define KVM_HALT_POLL_NS_DEFAULT 500000
34
35 #include <kvm/arm_vgic.h>
36 #include <kvm/arm_arch_timer.h>
37 #include <kvm/arm_pmu.h>
38
39 #define KVM_MAX_VCPUS VGIC_V3_MAX_CPUS
40
41 #define KVM_VCPU_MAX_FEATURES 7
42
43 #define KVM_REQ_SLEEP \
44         KVM_ARCH_REQ_FLAGS(0, KVM_REQUEST_WAIT | KVM_REQUEST_NO_WAKEUP)
45 #define KVM_REQ_IRQ_PENDING     KVM_ARCH_REQ(1)
46 #define KVM_REQ_VCPU_RESET      KVM_ARCH_REQ(2)
47 #define KVM_REQ_RECORD_STEAL    KVM_ARCH_REQ(3)
48 #define KVM_REQ_RELOAD_GICv4    KVM_ARCH_REQ(4)
49
50 #define KVM_DIRTY_LOG_MANUAL_CAPS   (KVM_DIRTY_LOG_MANUAL_PROTECT_ENABLE | \
51                                      KVM_DIRTY_LOG_INITIALLY_SET)
52
53 DECLARE_STATIC_KEY_FALSE(userspace_irqchip_in_use);
54
55 extern unsigned int kvm_sve_max_vl;
56 int kvm_arm_init_sve(void);
57
58 int __attribute_const__ kvm_target_cpu(void);
59 int kvm_reset_vcpu(struct kvm_vcpu *vcpu);
60 void kvm_arm_vcpu_destroy(struct kvm_vcpu *vcpu);
61 int kvm_arch_vm_ioctl_check_extension(struct kvm *kvm, long ext);
62 void __extended_idmap_trampoline(phys_addr_t boot_pgd, phys_addr_t idmap_start);
63
64 struct kvm_vmid {
65         /* The VMID generation used for the virt. memory system */
66         u64    vmid_gen;
67         u32    vmid;
68 };
69
70 struct kvm_s2_mmu {
71         struct kvm_vmid vmid;
72
73         /*
74          * stage2 entry level table
75          *
76          * Two kvm_s2_mmu structures in the same VM can point to the same
77          * pgd here.  This happens when running a guest using a
78          * translation regime that isn't affected by its own stage-2
79          * translation, such as a non-VHE hypervisor running at vEL2, or
80          * for vEL1/EL0 with vHCR_EL2.VM == 0.  In that case, we use the
81          * canonical stage-2 page tables.
82          */
83         phys_addr_t     pgd_phys;
84         struct kvm_pgtable *pgt;
85
86         /* The last vcpu id that ran on each physical CPU */
87         int __percpu *last_vcpu_ran;
88
89         struct kvm *kvm;
90 };
91
92 struct kvm_arch {
93         struct kvm_s2_mmu mmu;
94
95         /* VTCR_EL2 value for this VM */
96         u64    vtcr;
97
98         /* The maximum number of vCPUs depends on the used GIC model */
99         int max_vcpus;
100
101         /* Interrupt controller */
102         struct vgic_dist        vgic;
103
104         /* Mandated version of PSCI */
105         u32 psci_version;
106
107         /*
108          * If we encounter a data abort without valid instruction syndrome
109          * information, report this to user space.  User space can (and
110          * should) opt in to this feature if KVM_CAP_ARM_NISV_TO_USER is
111          * supported.
112          */
113         bool return_nisv_io_abort_to_user;
114
115         /*
116          * VM-wide PMU filter, implemented as a bitmap and big enough for
117          * up to 2^10 events (ARMv8.0) or 2^16 events (ARMv8.1+).
118          */
119         unsigned long *pmu_filter;
120         unsigned int pmuver;
121 };
122
123 struct kvm_vcpu_fault_info {
124         u32 esr_el2;            /* Hyp Syndrom Register */
125         u64 far_el2;            /* Hyp Fault Address Register */
126         u64 hpfar_el2;          /* Hyp IPA Fault Address Register */
127         u64 disr_el1;           /* Deferred [SError] Status Register */
128 };
129
130 enum vcpu_sysreg {
131         __INVALID_SYSREG__,   /* 0 is reserved as an invalid value */
132         MPIDR_EL1,      /* MultiProcessor Affinity Register */
133         CSSELR_EL1,     /* Cache Size Selection Register */
134         SCTLR_EL1,      /* System Control Register */
135         ACTLR_EL1,      /* Auxiliary Control Register */
136         CPACR_EL1,      /* Coprocessor Access Control */
137         ZCR_EL1,        /* SVE Control */
138         TTBR0_EL1,      /* Translation Table Base Register 0 */
139         TTBR1_EL1,      /* Translation Table Base Register 1 */
140         TCR_EL1,        /* Translation Control Register */
141         ESR_EL1,        /* Exception Syndrome Register */
142         AFSR0_EL1,      /* Auxiliary Fault Status Register 0 */
143         AFSR1_EL1,      /* Auxiliary Fault Status Register 1 */
144         FAR_EL1,        /* Fault Address Register */
145         MAIR_EL1,       /* Memory Attribute Indirection Register */
146         VBAR_EL1,       /* Vector Base Address Register */
147         CONTEXTIDR_EL1, /* Context ID Register */
148         TPIDR_EL0,      /* Thread ID, User R/W */
149         TPIDRRO_EL0,    /* Thread ID, User R/O */
150         TPIDR_EL1,      /* Thread ID, Privileged */
151         AMAIR_EL1,      /* Aux Memory Attribute Indirection Register */
152         CNTKCTL_EL1,    /* Timer Control Register (EL1) */
153         PAR_EL1,        /* Physical Address Register */
154         MDSCR_EL1,      /* Monitor Debug System Control Register */
155         MDCCINT_EL1,    /* Monitor Debug Comms Channel Interrupt Enable Reg */
156         DISR_EL1,       /* Deferred Interrupt Status Register */
157
158         /* Performance Monitors Registers */
159         PMCR_EL0,       /* Control Register */
160         PMSELR_EL0,     /* Event Counter Selection Register */
161         PMEVCNTR0_EL0,  /* Event Counter Register (0-30) */
162         PMEVCNTR30_EL0 = PMEVCNTR0_EL0 + 30,
163         PMCCNTR_EL0,    /* Cycle Counter Register */
164         PMEVTYPER0_EL0, /* Event Type Register (0-30) */
165         PMEVTYPER30_EL0 = PMEVTYPER0_EL0 + 30,
166         PMCCFILTR_EL0,  /* Cycle Count Filter Register */
167         PMCNTENSET_EL0, /* Count Enable Set Register */
168         PMINTENSET_EL1, /* Interrupt Enable Set Register */
169         PMOVSSET_EL0,   /* Overflow Flag Status Set Register */
170         PMSWINC_EL0,    /* Software Increment Register */
171         PMUSERENR_EL0,  /* User Enable Register */
172
173         /* Pointer Authentication Registers in a strict increasing order. */
174         APIAKEYLO_EL1,
175         APIAKEYHI_EL1,
176         APIBKEYLO_EL1,
177         APIBKEYHI_EL1,
178         APDAKEYLO_EL1,
179         APDAKEYHI_EL1,
180         APDBKEYLO_EL1,
181         APDBKEYHI_EL1,
182         APGAKEYLO_EL1,
183         APGAKEYHI_EL1,
184
185         ELR_EL1,
186         SP_EL1,
187         SPSR_EL1,
188
189         CNTVOFF_EL2,
190         CNTV_CVAL_EL0,
191         CNTV_CTL_EL0,
192         CNTP_CVAL_EL0,
193         CNTP_CTL_EL0,
194
195         /* 32bit specific registers. Keep them at the end of the range */
196         DACR32_EL2,     /* Domain Access Control Register */
197         IFSR32_EL2,     /* Instruction Fault Status Register */
198         FPEXC32_EL2,    /* Floating-Point Exception Control Register */
199         DBGVCR32_EL2,   /* Debug Vector Catch Register */
200
201         NR_SYS_REGS     /* Nothing after this line! */
202 };
203
204 /* 32bit mapping */
205 #define c0_MPIDR        (MPIDR_EL1 * 2) /* MultiProcessor ID Register */
206 #define c0_CSSELR       (CSSELR_EL1 * 2)/* Cache Size Selection Register */
207 #define c1_SCTLR        (SCTLR_EL1 * 2) /* System Control Register */
208 #define c1_ACTLR        (ACTLR_EL1 * 2) /* Auxiliary Control Register */
209 #define c1_CPACR        (CPACR_EL1 * 2) /* Coprocessor Access Control */
210 #define c2_TTBR0        (TTBR0_EL1 * 2) /* Translation Table Base Register 0 */
211 #define c2_TTBR0_high   (c2_TTBR0 + 1)  /* TTBR0 top 32 bits */
212 #define c2_TTBR1        (TTBR1_EL1 * 2) /* Translation Table Base Register 1 */
213 #define c2_TTBR1_high   (c2_TTBR1 + 1)  /* TTBR1 top 32 bits */
214 #define c2_TTBCR        (TCR_EL1 * 2)   /* Translation Table Base Control R. */
215 #define c3_DACR         (DACR32_EL2 * 2)/* Domain Access Control Register */
216 #define c5_DFSR         (ESR_EL1 * 2)   /* Data Fault Status Register */
217 #define c5_IFSR         (IFSR32_EL2 * 2)/* Instruction Fault Status Register */
218 #define c5_ADFSR        (AFSR0_EL1 * 2) /* Auxiliary Data Fault Status R */
219 #define c5_AIFSR        (AFSR1_EL1 * 2) /* Auxiliary Instr Fault Status R */
220 #define c6_DFAR         (FAR_EL1 * 2)   /* Data Fault Address Register */
221 #define c6_IFAR         (c6_DFAR + 1)   /* Instruction Fault Address Register */
222 #define c7_PAR          (PAR_EL1 * 2)   /* Physical Address Register */
223 #define c7_PAR_high     (c7_PAR + 1)    /* PAR top 32 bits */
224 #define c10_PRRR        (MAIR_EL1 * 2)  /* Primary Region Remap Register */
225 #define c10_NMRR        (c10_PRRR + 1)  /* Normal Memory Remap Register */
226 #define c12_VBAR        (VBAR_EL1 * 2)  /* Vector Base Address Register */
227 #define c13_CID         (CONTEXTIDR_EL1 * 2)    /* Context ID Register */
228 #define c13_TID_URW     (TPIDR_EL0 * 2) /* Thread ID, User R/W */
229 #define c13_TID_URO     (TPIDRRO_EL0 * 2)/* Thread ID, User R/O */
230 #define c13_TID_PRIV    (TPIDR_EL1 * 2) /* Thread ID, Privileged */
231 #define c10_AMAIR0      (AMAIR_EL1 * 2) /* Aux Memory Attr Indirection Reg */
232 #define c10_AMAIR1      (c10_AMAIR0 + 1)/* Aux Memory Attr Indirection Reg */
233 #define c14_CNTKCTL     (CNTKCTL_EL1 * 2) /* Timer Control Register (PL1) */
234
235 #define cp14_DBGDSCRext (MDSCR_EL1 * 2)
236 #define cp14_DBGBCR0    (DBGBCR0_EL1 * 2)
237 #define cp14_DBGBVR0    (DBGBVR0_EL1 * 2)
238 #define cp14_DBGBXVR0   (cp14_DBGBVR0 + 1)
239 #define cp14_DBGWCR0    (DBGWCR0_EL1 * 2)
240 #define cp14_DBGWVR0    (DBGWVR0_EL1 * 2)
241 #define cp14_DBGDCCINT  (MDCCINT_EL1 * 2)
242 #define cp14_DBGVCR     (DBGVCR32_EL2 * 2)
243
244 #define NR_COPRO_REGS   (NR_SYS_REGS * 2)
245
246 struct kvm_cpu_context {
247         struct user_pt_regs regs;       /* sp = sp_el0 */
248
249         u64     spsr_abt;
250         u64     spsr_und;
251         u64     spsr_irq;
252         u64     spsr_fiq;
253
254         struct user_fpsimd_state fp_regs;
255
256         union {
257                 u64 sys_regs[NR_SYS_REGS];
258                 u32 copro[NR_COPRO_REGS];
259         };
260
261         struct kvm_vcpu *__hyp_running_vcpu;
262 };
263
264 struct kvm_pmu_events {
265         u32 events_host;
266         u32 events_guest;
267 };
268
269 struct kvm_host_data {
270         struct kvm_cpu_context host_ctxt;
271         struct kvm_pmu_events pmu_events;
272 };
273
274 struct vcpu_reset_state {
275         unsigned long   pc;
276         unsigned long   r0;
277         bool            be;
278         bool            reset;
279 };
280
281 struct kvm_vcpu_arch {
282         struct kvm_cpu_context ctxt;
283         void *sve_state;
284         unsigned int sve_max_vl;
285
286         /* Stage 2 paging state used by the hardware on next switch */
287         struct kvm_s2_mmu *hw_mmu;
288
289         /* HYP configuration */
290         u64 hcr_el2;
291         u32 mdcr_el2;
292
293         /* Exception Information */
294         struct kvm_vcpu_fault_info fault;
295
296         /* State of various workarounds, see kvm_asm.h for bit assignment */
297         u64 workaround_flags;
298
299         /* Miscellaneous vcpu state flags */
300         u64 flags;
301
302         /*
303          * We maintain more than a single set of debug registers to support
304          * debugging the guest from the host and to maintain separate host and
305          * guest state during world switches. vcpu_debug_state are the debug
306          * registers of the vcpu as the guest sees them.  host_debug_state are
307          * the host registers which are saved and restored during
308          * world switches. external_debug_state contains the debug
309          * values we want to debug the guest. This is set via the
310          * KVM_SET_GUEST_DEBUG ioctl.
311          *
312          * debug_ptr points to the set of debug registers that should be loaded
313          * onto the hardware when running the guest.
314          */
315         struct kvm_guest_debug_arch *debug_ptr;
316         struct kvm_guest_debug_arch vcpu_debug_state;
317         struct kvm_guest_debug_arch external_debug_state;
318
319         struct thread_info *host_thread_info;   /* hyp VA */
320         struct user_fpsimd_state *host_fpsimd_state;    /* hyp VA */
321
322         struct {
323                 /* {Break,watch}point registers */
324                 struct kvm_guest_debug_arch regs;
325                 /* Statistical profiling extension */
326                 u64 pmscr_el1;
327         } host_debug_state;
328
329         /* VGIC state */
330         struct vgic_cpu vgic_cpu;
331         struct arch_timer_cpu timer_cpu;
332         struct kvm_pmu pmu;
333
334         /*
335          * Anything that is not used directly from assembly code goes
336          * here.
337          */
338
339         /*
340          * Guest registers we preserve during guest debugging.
341          *
342          * These shadow registers are updated by the kvm_handle_sys_reg
343          * trap handler if the guest accesses or updates them while we
344          * are using guest debug.
345          */
346         struct {
347                 u32     mdscr_el1;
348         } guest_debug_preserved;
349
350         /* vcpu power-off state */
351         bool power_off;
352
353         /* Don't run the guest (internal implementation need) */
354         bool pause;
355
356         /* Cache some mmu pages needed inside spinlock regions */
357         struct kvm_mmu_memory_cache mmu_page_cache;
358
359         /* Target CPU and feature flags */
360         int target;
361         DECLARE_BITMAP(features, KVM_VCPU_MAX_FEATURES);
362
363         /* Detect first run of a vcpu */
364         bool has_run_once;
365
366         /* Virtual SError ESR to restore when HCR_EL2.VSE is set */
367         u64 vsesr_el2;
368
369         /* Additional reset state */
370         struct vcpu_reset_state reset_state;
371
372         /* True when deferrable sysregs are loaded on the physical CPU,
373          * see kvm_vcpu_load_sysregs_vhe and kvm_vcpu_put_sysregs_vhe. */
374         bool sysregs_loaded_on_cpu;
375
376         /* Guest PV state */
377         struct {
378                 u64 last_steal;
379                 gpa_t base;
380         } steal;
381 };
382
383 /* Pointer to the vcpu's SVE FFR for sve_{save,load}_state() */
384 #define vcpu_sve_pffr(vcpu) ((void *)((char *)((vcpu)->arch.sve_state) + \
385                                       sve_ffr_offset((vcpu)->arch.sve_max_vl)))
386
387 #define vcpu_sve_state_size(vcpu) ({                                    \
388         size_t __size_ret;                                              \
389         unsigned int __vcpu_vq;                                         \
390                                                                         \
391         if (WARN_ON(!sve_vl_valid((vcpu)->arch.sve_max_vl))) {          \
392                 __size_ret = 0;                                         \
393         } else {                                                        \
394                 __vcpu_vq = sve_vq_from_vl((vcpu)->arch.sve_max_vl);    \
395                 __size_ret = SVE_SIG_REGS_SIZE(__vcpu_vq);              \
396         }                                                               \
397                                                                         \
398         __size_ret;                                                     \
399 })
400
401 /* vcpu_arch flags field values: */
402 #define KVM_ARM64_DEBUG_DIRTY           (1 << 0)
403 #define KVM_ARM64_FP_ENABLED            (1 << 1) /* guest FP regs loaded */
404 #define KVM_ARM64_FP_HOST               (1 << 2) /* host FP regs loaded */
405 #define KVM_ARM64_HOST_SVE_IN_USE       (1 << 3) /* backup for host TIF_SVE */
406 #define KVM_ARM64_HOST_SVE_ENABLED      (1 << 4) /* SVE enabled for EL0 */
407 #define KVM_ARM64_GUEST_HAS_SVE         (1 << 5) /* SVE exposed to guest */
408 #define KVM_ARM64_VCPU_SVE_FINALIZED    (1 << 6) /* SVE config completed */
409 #define KVM_ARM64_GUEST_HAS_PTRAUTH     (1 << 7) /* PTRAUTH exposed to guest */
410
411 #define vcpu_has_sve(vcpu) (system_supports_sve() && \
412                             ((vcpu)->arch.flags & KVM_ARM64_GUEST_HAS_SVE))
413
414 #ifdef CONFIG_ARM64_PTR_AUTH
415 #define vcpu_has_ptrauth(vcpu)                                          \
416         ((cpus_have_final_cap(ARM64_HAS_ADDRESS_AUTH) ||                \
417           cpus_have_final_cap(ARM64_HAS_GENERIC_AUTH)) &&               \
418          (vcpu)->arch.flags & KVM_ARM64_GUEST_HAS_PTRAUTH)
419 #else
420 #define vcpu_has_ptrauth(vcpu)          false
421 #endif
422
423 #define vcpu_gp_regs(v)         (&(v)->arch.ctxt.regs)
424
425 /*
426  * Only use __vcpu_sys_reg/ctxt_sys_reg if you know you want the
427  * memory backed version of a register, and not the one most recently
428  * accessed by a running VCPU.  For example, for userspace access or
429  * for system registers that are never context switched, but only
430  * emulated.
431  */
432 #define __ctxt_sys_reg(c,r)     (&(c)->sys_regs[(r)])
433
434 #define ctxt_sys_reg(c,r)       (*__ctxt_sys_reg(c,r))
435
436 #define __vcpu_sys_reg(v,r)     (ctxt_sys_reg(&(v)->arch.ctxt, (r)))
437
438 u64 vcpu_read_sys_reg(const struct kvm_vcpu *vcpu, int reg);
439 void vcpu_write_sys_reg(struct kvm_vcpu *vcpu, u64 val, int reg);
440
441 /*
442  * CP14 and CP15 live in the same array, as they are backed by the
443  * same system registers.
444  */
445 #define CPx_BIAS                IS_ENABLED(CONFIG_CPU_BIG_ENDIAN)
446
447 #define vcpu_cp14(v,r)          ((v)->arch.ctxt.copro[(r) ^ CPx_BIAS])
448 #define vcpu_cp15(v,r)          ((v)->arch.ctxt.copro[(r) ^ CPx_BIAS])
449
450 struct kvm_vm_stat {
451         ulong remote_tlb_flush;
452 };
453
454 struct kvm_vcpu_stat {
455         u64 halt_successful_poll;
456         u64 halt_attempted_poll;
457         u64 halt_poll_success_ns;
458         u64 halt_poll_fail_ns;
459         u64 halt_poll_invalid;
460         u64 halt_wakeup;
461         u64 hvc_exit_stat;
462         u64 wfe_exit_stat;
463         u64 wfi_exit_stat;
464         u64 mmio_exit_user;
465         u64 mmio_exit_kernel;
466         u64 exits;
467 };
468
469 int kvm_vcpu_preferred_target(struct kvm_vcpu_init *init);
470 unsigned long kvm_arm_num_regs(struct kvm_vcpu *vcpu);
471 int kvm_arm_copy_reg_indices(struct kvm_vcpu *vcpu, u64 __user *indices);
472 int kvm_arm_get_reg(struct kvm_vcpu *vcpu, const struct kvm_one_reg *reg);
473 int kvm_arm_set_reg(struct kvm_vcpu *vcpu, const struct kvm_one_reg *reg);
474 int __kvm_arm_vcpu_get_events(struct kvm_vcpu *vcpu,
475                               struct kvm_vcpu_events *events);
476
477 int __kvm_arm_vcpu_set_events(struct kvm_vcpu *vcpu,
478                               struct kvm_vcpu_events *events);
479
480 #define KVM_ARCH_WANT_MMU_NOTIFIER
481 int kvm_unmap_hva_range(struct kvm *kvm,
482                         unsigned long start, unsigned long end, unsigned flags);
483 int kvm_set_spte_hva(struct kvm *kvm, unsigned long hva, pte_t pte);
484 int kvm_age_hva(struct kvm *kvm, unsigned long start, unsigned long end);
485 int kvm_test_age_hva(struct kvm *kvm, unsigned long hva);
486
487 void kvm_arm_halt_guest(struct kvm *kvm);
488 void kvm_arm_resume_guest(struct kvm *kvm);
489
490 #define kvm_call_hyp_nvhe(f, ...)                                               \
491         ({                                                              \
492                 struct arm_smccc_res res;                               \
493                                                                         \
494                 arm_smccc_1_1_hvc(KVM_HOST_SMCCC_FUNC(f),               \
495                                   ##__VA_ARGS__, &res);                 \
496                 WARN_ON(res.a0 != SMCCC_RET_SUCCESS);                   \
497                                                                         \
498                 res.a1;                                                 \
499         })
500
501 /*
502  * The couple of isb() below are there to guarantee the same behaviour
503  * on VHE as on !VHE, where the eret to EL1 acts as a context
504  * synchronization event.
505  */
506 #define kvm_call_hyp(f, ...)                                            \
507         do {                                                            \
508                 if (has_vhe()) {                                        \
509                         f(__VA_ARGS__);                                 \
510                         isb();                                          \
511                 } else {                                                \
512                         kvm_call_hyp_nvhe(f, ##__VA_ARGS__);            \
513                 }                                                       \
514         } while(0)
515
516 #define kvm_call_hyp_ret(f, ...)                                        \
517         ({                                                              \
518                 typeof(f(__VA_ARGS__)) ret;                             \
519                                                                         \
520                 if (has_vhe()) {                                        \
521                         ret = f(__VA_ARGS__);                           \
522                         isb();                                          \
523                 } else {                                                \
524                         ret = kvm_call_hyp_nvhe(f, ##__VA_ARGS__);      \
525                 }                                                       \
526                                                                         \
527                 ret;                                                    \
528         })
529
530 void force_vm_exit(const cpumask_t *mask);
531 void kvm_mmu_wp_memory_region(struct kvm *kvm, int slot);
532
533 int handle_exit(struct kvm_vcpu *vcpu, int exception_index);
534 void handle_exit_early(struct kvm_vcpu *vcpu, int exception_index);
535
536 /* MMIO helpers */
537 void kvm_mmio_write_buf(void *buf, unsigned int len, unsigned long data);
538 unsigned long kvm_mmio_read_buf(const void *buf, unsigned int len);
539
540 int kvm_handle_mmio_return(struct kvm_vcpu *vcpu);
541 int io_mem_abort(struct kvm_vcpu *vcpu, phys_addr_t fault_ipa);
542
543 int kvm_perf_init(void);
544 int kvm_perf_teardown(void);
545
546 long kvm_hypercall_pv_features(struct kvm_vcpu *vcpu);
547 gpa_t kvm_init_stolen_time(struct kvm_vcpu *vcpu);
548 void kvm_update_stolen_time(struct kvm_vcpu *vcpu);
549
550 bool kvm_arm_pvtime_supported(void);
551 int kvm_arm_pvtime_set_attr(struct kvm_vcpu *vcpu,
552                             struct kvm_device_attr *attr);
553 int kvm_arm_pvtime_get_attr(struct kvm_vcpu *vcpu,
554                             struct kvm_device_attr *attr);
555 int kvm_arm_pvtime_has_attr(struct kvm_vcpu *vcpu,
556                             struct kvm_device_attr *attr);
557
558 static inline void kvm_arm_pvtime_vcpu_init(struct kvm_vcpu_arch *vcpu_arch)
559 {
560         vcpu_arch->steal.base = GPA_INVALID;
561 }
562
563 static inline bool kvm_arm_is_pvtime_enabled(struct kvm_vcpu_arch *vcpu_arch)
564 {
565         return (vcpu_arch->steal.base != GPA_INVALID);
566 }
567
568 void kvm_set_sei_esr(struct kvm_vcpu *vcpu, u64 syndrome);
569
570 struct kvm_vcpu *kvm_mpidr_to_vcpu(struct kvm *kvm, unsigned long mpidr);
571
572 DECLARE_KVM_HYP_PER_CPU(struct kvm_host_data, kvm_host_data);
573
574 static inline void kvm_init_host_cpu_context(struct kvm_cpu_context *cpu_ctxt)
575 {
576         /* The host's MPIDR is immutable, so let's set it up at boot time */
577         ctxt_sys_reg(cpu_ctxt, MPIDR_EL1) = read_cpuid_mpidr();
578 }
579
580 static inline bool kvm_arch_requires_vhe(void)
581 {
582         /*
583          * The Arm architecture specifies that implementation of SVE
584          * requires VHE also to be implemented.  The KVM code for arm64
585          * relies on this when SVE is present:
586          */
587         if (system_supports_sve())
588                 return true;
589
590         return false;
591 }
592
593 void kvm_arm_vcpu_ptrauth_trap(struct kvm_vcpu *vcpu);
594
595 static inline void kvm_arch_hardware_unsetup(void) {}
596 static inline void kvm_arch_sync_events(struct kvm *kvm) {}
597 static inline void kvm_arch_sched_in(struct kvm_vcpu *vcpu, int cpu) {}
598 static inline void kvm_arch_vcpu_block_finish(struct kvm_vcpu *vcpu) {}
599
600 void kvm_arm_init_debug(void);
601 void kvm_arm_setup_debug(struct kvm_vcpu *vcpu);
602 void kvm_arm_clear_debug(struct kvm_vcpu *vcpu);
603 void kvm_arm_reset_debug_ptr(struct kvm_vcpu *vcpu);
604 int kvm_arm_vcpu_arch_set_attr(struct kvm_vcpu *vcpu,
605                                struct kvm_device_attr *attr);
606 int kvm_arm_vcpu_arch_get_attr(struct kvm_vcpu *vcpu,
607                                struct kvm_device_attr *attr);
608 int kvm_arm_vcpu_arch_has_attr(struct kvm_vcpu *vcpu,
609                                struct kvm_device_attr *attr);
610
611 /* Guest/host FPSIMD coordination helpers */
612 int kvm_arch_vcpu_run_map_fp(struct kvm_vcpu *vcpu);
613 void kvm_arch_vcpu_load_fp(struct kvm_vcpu *vcpu);
614 void kvm_arch_vcpu_ctxsync_fp(struct kvm_vcpu *vcpu);
615 void kvm_arch_vcpu_put_fp(struct kvm_vcpu *vcpu);
616
617 static inline bool kvm_pmu_counter_deferred(struct perf_event_attr *attr)
618 {
619         return (!has_vhe() && attr->exclude_host);
620 }
621
622 #ifdef CONFIG_KVM /* Avoid conflicts with core headers if CONFIG_KVM=n */
623 static inline int kvm_arch_vcpu_run_pid_change(struct kvm_vcpu *vcpu)
624 {
625         return kvm_arch_vcpu_run_map_fp(vcpu);
626 }
627
628 void kvm_set_pmu_events(u32 set, struct perf_event_attr *attr);
629 void kvm_clr_pmu_events(u32 clr);
630
631 void kvm_vcpu_pmu_restore_guest(struct kvm_vcpu *vcpu);
632 void kvm_vcpu_pmu_restore_host(struct kvm_vcpu *vcpu);
633 #else
634 static inline void kvm_set_pmu_events(u32 set, struct perf_event_attr *attr) {}
635 static inline void kvm_clr_pmu_events(u32 clr) {}
636 #endif
637
638 void kvm_vcpu_load_sysregs_vhe(struct kvm_vcpu *vcpu);
639 void kvm_vcpu_put_sysregs_vhe(struct kvm_vcpu *vcpu);
640
641 int kvm_set_ipa_limit(void);
642
643 #define __KVM_HAVE_ARCH_VM_ALLOC
644 struct kvm *kvm_arch_alloc_vm(void);
645 void kvm_arch_free_vm(struct kvm *kvm);
646
647 int kvm_arm_setup_stage2(struct kvm *kvm, unsigned long type);
648
649 int kvm_arm_vcpu_finalize(struct kvm_vcpu *vcpu, int feature);
650 bool kvm_arm_vcpu_is_finalized(struct kvm_vcpu *vcpu);
651
652 #define kvm_arm_vcpu_sve_finalized(vcpu) \
653         ((vcpu)->arch.flags & KVM_ARM64_VCPU_SVE_FINALIZED)
654
655 #endif /* __ARM64_KVM_HOST_H__ */