KVM: arm/arm64: Correct CPSR on exception entry
authorMark Rutland <mark.rutland@arm.com>
Wed, 8 Jan 2020 13:43:23 +0000 (13:43 +0000)
committerMarc Zyngier <maz@kernel.org>
Sun, 19 Jan 2020 18:06:14 +0000 (18:06 +0000)
commit3c2483f15499b877ccb53250d88addb8c91da147
tree174c779b24d4f61596c4e5c8ea42cfccc0dc41fc
parenta425372e733177eb0779748956bc16c85167af48
KVM: arm/arm64: Correct CPSR on exception entry

When KVM injects an exception into a guest, it generates the CPSR value
from scratch, configuring CPSR.{M,A,I,T,E}, and setting all other
bits to zero.

This isn't correct, as the architecture specifies that some CPSR bits
are (conditionally) cleared or set upon an exception, and others are
unchanged from the original context.

This patch adds logic to match the architectural behaviour. To make this
simple to follow/audit/extend, documentation references are provided,
and bits are configured in order of their layout in SPSR_EL2. This
layout can be seen in the diagram on ARM DDI 0487E.a page C5-426.

Note that this code is used by both arm and arm64, and is intended to
fuction with the SPSR_EL2 and SPSR_HYP layouts.

Signed-off-by: Mark Rutland <mark.rutland@arm.com>
Signed-off-by: Marc Zyngier <maz@kernel.org>
Reviewed-by: Alexandru Elisei <alexandru.elisei@arm.com>
Cc: stable@vger.kernel.org
Link: https://lore.kernel.org/r/20200108134324.46500-3-mark.rutland@arm.com
arch/arm/include/asm/kvm_emulate.h
arch/arm64/include/asm/ptrace.h
virt/kvm/arm/aarch32.c