ARM: dts: bcm283x: increase dwc2's RX FIFO size
authorPavel Hofman <pavel.hofman@ivitera.com>
Fri, 20 Nov 2020 16:39:20 +0000 (17:39 +0100)
committerNicolas Saenz Julienne <nsaenzjulienne@suse.de>
Fri, 20 Nov 2020 16:43:10 +0000 (17:43 +0100)
commit278407a53c3b33fb820332c4d39eb39316c3879a
tree43359f1b343d46ebd91ce5a46c5cd3f2d4fe98e6
parent358afb8b746d4a7ebaeeeaab7a1523895a8572c2
ARM: dts: bcm283x: increase dwc2's RX FIFO size

The previous version of the dwc2 overlay set the RX FIFO size to
256 4-byte words. This is not enough for 1024 bytes of the largest
isochronous high speed packet allowed, because it doesn't take into
account extra space needed by dwc2.

RX FIFO's size is calculated based on the following (in 4byte words):
- 13 locations for SETUP packets
  5*n + 8 for Slave and Buffer DMA mode where n is number of control
  endpoints which is 1 on the bcm283x core

- 1 location for Global OUT NAK

- 2 * 257 locations for status information and the received packet.
  Typically two spaces are recommended so that when the previous packet
  is being transferred to AHB, the USB can receive the subsequent
  packet.

- 10 * 1 location for transfer complete status for last packet of each
  endpoint. The bcm283x core has 5 IN and 5 OUT EPs

- 10 * 1 additional location for EPDisable status for each endpoint

- 5 * 2 additional locations are recommended for each OUT endpoint

Total is 558 locations.

Signed-off-by: Phil Elwell <phil@raspberrypi.com>
Signed-off-by: Pavel Hofman <pavel.hofman@ivitera.com>
Signed-off-by: Nicolas Saenz Julienne <nsaenzjulienne@suse.de>
Link: https://lore.kernel.org/r/e9e7d070-593c-122f-3a5c-2435bb147ab2@ivitera.com/
arch/arm/boot/dts/bcm283x-rpi-usb-otg.dtsi
arch/arm/boot/dts/bcm283x-rpi-usb-peripheral.dtsi