drm/msm/adreno: Setup SMMU aparture for per-process page table
authorBjorn Andersson <bjorn.andersson@oss.qualcomm.com>
Sun, 10 Nov 2024 17:33:41 +0000 (09:33 -0800)
committerBjorn Andersson <andersson@kernel.org>
Mon, 11 Nov 2024 18:03:27 +0000 (12:03 -0600)
Support for per-process page tables requires the SMMU aparture to be
setup such that the GPU can make updates with the SMMU. On some targets
this is done statically in firmware, on others it's expected to be
requested in runtime by the driver, through a SCM call.

One place where configuration is expected to be done dynamically is the
QCS6490 rb3gen2.

The downstream driver does this unconditioanlly on any A6xx and newer,
so follow suite and make the call.

Signed-off-by: Bjorn Andersson <bjorn.andersson@oss.qualcomm.com>
Reviewed-by: Rob Clark <robdclark@gmail.com>
Link: https://lore.kernel.org/r/20241110-adreno-smmu-aparture-v2-2-9b1fb2ee41d4@oss.qualcomm.com
Signed-off-by: Bjorn Andersson <andersson@kernel.org>
drivers/gpu/drm/msm/adreno/adreno_gpu.c

index 465a4cd..3a40b38 100644 (file)
@@ -572,8 +572,19 @@ struct drm_gem_object *adreno_fw_create_bo(struct msm_gpu *gpu,
 
 int adreno_hw_init(struct msm_gpu *gpu)
 {
+       struct adreno_gpu *adreno_gpu = to_adreno_gpu(gpu);
+       int ret;
+
        VERB("%s", gpu->name);
 
+       if (adreno_gpu->info->family >= ADRENO_6XX_GEN1 &&
+           qcom_scm_set_gpu_smmu_aperture_is_available()) {
+               /* We currently always use context bank 0, so hard code this */
+               ret = qcom_scm_set_gpu_smmu_aperture(0);
+               if (ret)
+                       DRM_DEV_ERROR(gpu->dev->dev, "unable to set SMMU aperture: %d\n", ret);
+       }
+
        for (int i = 0; i < gpu->nr_rings; i++) {
                struct msm_ringbuffer *ring = gpu->rb[i];