clk: meson: mpll: use 64-bit maths in params_from_rate
authorMartin Blumenstingl <martin.blumenstingl@googlemail.com>
Sat, 23 Dec 2017 21:38:32 +0000 (22:38 +0100)
committerJerome Brunet <jbrunet@baylibre.com>
Sat, 23 Dec 2017 22:14:20 +0000 (23:14 +0100)
"rem * SDM_DEN" can easily overflow on the 32-bit Meson8 and Meson8b
SoCs if the "remainder" (after the division operation) is greater than
262143Hz. This is likely to happen since the input clock for the MPLLs
on Meson8 and Meson8b is "fixed_pll", which is running at a rate of
2550MHz.

One example where this was observed to be problematic was the Ethernet
clock calculation (which takes MPLL2 as input). When requesting a rate
of 125MHz there is a remainder of 2500000Hz.
The resulting MPLL2 rate before this patch was 127488329Hz.
The resulting MPLL2 rate after this patch is 124999103Hz.

Commit b609338b26f5 ("clk: meson: mpll: use 64bit math in
rate_from_params") already fixed a similar issue in rate_from_params.

Fixes: 007e6e5c5f01d3 ("clk: meson: mpll: add rw operation")
Signed-off-by: Martin Blumenstingl <martin.blumenstingl@googlemail.com>
Signed-off-by: Jerome Brunet <jbrunet@baylibre.com>
drivers/clk/meson/clk-mpll.c

index 44a5a53..5144360 100644 (file)
@@ -98,7 +98,7 @@ static void params_from_rate(unsigned long requested_rate,
                *sdm = SDM_DEN - 1;
        } else {
                *n2 = div;
-               *sdm = DIV_ROUND_UP(rem * SDM_DEN, requested_rate);
+               *sdm = DIV_ROUND_UP_ULL((u64)rem * SDM_DEN, requested_rate);
        }
 }