net: hns3: code optimizaition of hclge_handle_hw_ras_error()
authorWeihang Li <liweihang@hisilicon.com>
Thu, 20 Jun 2019 08:52:39 +0000 (16:52 +0800)
committerDavid S. Miller <davem@davemloft.net>
Wed, 26 Jun 2019 15:59:02 +0000 (11:59 -0400)
This patch optimizes hclge_handle_hw_ras_error() to make the code logic
clearer.
1. If there was no NIC or Roce RAS when we read
   HCLGE_RAS_PF_OTHER_INT_STS_REG, we return directly.
2. Because NIC and Roce RAS may occurs at the same time, so we should
   check value of revision at first before we handle Roce RAS instead
   of only checking it in branch of no NIC RAS is detected.
3. Check HCLGE_STATE_RST_HANDLING each time before we want to return
   PCI_ERS_RESULT_NEED_RESET.
4. Remove checking of HCLGE_RAS_REG_NFE_MASK and
   HCLGE_RAS_REG_ROCEE_ERR_MASK because if hw_err_reset_req is not
   zero, it proves that we have set it in handling of NIC or Roce RAS.

Signed-off-by: Weihang Li <liweihang@hisilicon.com>
Signed-off-by: Peng Li <lipeng321@huawei.com>
Signed-off-by: Huazhong Tan <tanhuazhong@huawei.com>
Signed-off-by: David S. Miller <davem@davemloft.net>
drivers/net/ethernet/hisilicon/hns3/hns3pf/hclge_err.c

index fb616cb..3dfb265 100644 (file)
@@ -1606,6 +1606,8 @@ pci_ers_result_t hclge_handle_hw_ras_error(struct hnae3_ae_dev *ae_dev)
        if (status & HCLGE_RAS_REG_NFE_MASK ||
            status & HCLGE_RAS_REG_ROCEE_ERR_MASK)
                ae_dev->hw_err_reset_req = 0;
+       else
+               goto out;
 
        /* Handling Non-fatal HNS RAS errors */
        if (status & HCLGE_RAS_REG_NFE_MASK) {
@@ -1613,27 +1615,25 @@ pci_ers_result_t hclge_handle_hw_ras_error(struct hnae3_ae_dev *ae_dev)
                         "HNS Non-Fatal RAS error(status=0x%x) identified\n",
                         status);
                hclge_handle_all_ras_errors(hdev);
-       } else {
-               if (test_bit(HCLGE_STATE_RST_HANDLING, &hdev->state) ||
-                   hdev->pdev->revision < 0x21) {
-                       ae_dev->override_pci_need_reset = 1;
-                       return PCI_ERS_RESULT_RECOVERED;
-               }
        }
 
-       if (status & HCLGE_RAS_REG_ROCEE_ERR_MASK) {
-               dev_warn(dev, "ROCEE uncorrected RAS error identified\n");
+       /* Handling Non-fatal Rocee RAS errors */
+       if (hdev->pdev->revision >= 0x21 &&
+           status & HCLGE_RAS_REG_ROCEE_ERR_MASK) {
+               dev_warn(dev, "ROCEE Non-Fatal RAS error identified\n");
                hclge_handle_rocee_ras_error(ae_dev);
        }
 
-       if ((status & HCLGE_RAS_REG_NFE_MASK ||
-            status & HCLGE_RAS_REG_ROCEE_ERR_MASK) &&
-            ae_dev->hw_err_reset_req) {
+       if (test_bit(HCLGE_STATE_RST_HANDLING, &hdev->state))
+               goto out;
+
+       if (ae_dev->hw_err_reset_req) {
                ae_dev->override_pci_need_reset = 0;
                return PCI_ERS_RESULT_NEED_RESET;
        }
-       ae_dev->override_pci_need_reset = 1;
 
+out:
+       ae_dev->override_pci_need_reset = 1;
        return PCI_ERS_RESULT_RECOVERED;
 }