Linux 6.9-rc1
[linux-2.6-microblaze.git] / tools / arch / x86 / include / asm / msr-index.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 #ifndef _ASM_X86_MSR_INDEX_H
3 #define _ASM_X86_MSR_INDEX_H
4
5 #include <linux/bits.h>
6
7 /* CPU model specific register (MSR) numbers. */
8
9 /* x86-64 specific MSRs */
10 #define MSR_EFER                0xc0000080 /* extended feature register */
11 #define MSR_STAR                0xc0000081 /* legacy mode SYSCALL target */
12 #define MSR_LSTAR               0xc0000082 /* long mode SYSCALL target */
13 #define MSR_CSTAR               0xc0000083 /* compat mode SYSCALL target */
14 #define MSR_SYSCALL_MASK        0xc0000084 /* EFLAGS mask for syscall */
15 #define MSR_FS_BASE             0xc0000100 /* 64bit FS base */
16 #define MSR_GS_BASE             0xc0000101 /* 64bit GS base */
17 #define MSR_KERNEL_GS_BASE      0xc0000102 /* SwapGS GS shadow */
18 #define MSR_TSC_AUX             0xc0000103 /* Auxiliary TSC */
19
20 /* EFER bits: */
21 #define _EFER_SCE               0  /* SYSCALL/SYSRET */
22 #define _EFER_LME               8  /* Long mode enable */
23 #define _EFER_LMA               10 /* Long mode active (read-only) */
24 #define _EFER_NX                11 /* No execute enable */
25 #define _EFER_SVME              12 /* Enable virtualization */
26 #define _EFER_LMSLE             13 /* Long Mode Segment Limit Enable */
27 #define _EFER_FFXSR             14 /* Enable Fast FXSAVE/FXRSTOR */
28 #define _EFER_AUTOIBRS          21 /* Enable Automatic IBRS */
29
30 #define EFER_SCE                (1<<_EFER_SCE)
31 #define EFER_LME                (1<<_EFER_LME)
32 #define EFER_LMA                (1<<_EFER_LMA)
33 #define EFER_NX                 (1<<_EFER_NX)
34 #define EFER_SVME               (1<<_EFER_SVME)
35 #define EFER_LMSLE              (1<<_EFER_LMSLE)
36 #define EFER_FFXSR              (1<<_EFER_FFXSR)
37 #define EFER_AUTOIBRS           (1<<_EFER_AUTOIBRS)
38
39 /* FRED MSRs */
40 #define MSR_IA32_FRED_RSP0      0x1cc                   /* Level 0 stack pointer */
41 #define MSR_IA32_FRED_RSP1      0x1cd                   /* Level 1 stack pointer */
42 #define MSR_IA32_FRED_RSP2      0x1ce                   /* Level 2 stack pointer */
43 #define MSR_IA32_FRED_RSP3      0x1cf                   /* Level 3 stack pointer */
44 #define MSR_IA32_FRED_STKLVLS   0x1d0                   /* Exception stack levels */
45 #define MSR_IA32_FRED_SSP0      MSR_IA32_PL0_SSP        /* Level 0 shadow stack pointer */
46 #define MSR_IA32_FRED_SSP1      0x1d1                   /* Level 1 shadow stack pointer */
47 #define MSR_IA32_FRED_SSP2      0x1d2                   /* Level 2 shadow stack pointer */
48 #define MSR_IA32_FRED_SSP3      0x1d3                   /* Level 3 shadow stack pointer */
49 #define MSR_IA32_FRED_CONFIG    0x1d4                   /* Entrypoint and interrupt stack level */
50
51 /* Intel MSRs. Some also available on other CPUs */
52 #define MSR_TEST_CTRL                           0x00000033
53 #define MSR_TEST_CTRL_SPLIT_LOCK_DETECT_BIT     29
54 #define MSR_TEST_CTRL_SPLIT_LOCK_DETECT         BIT(MSR_TEST_CTRL_SPLIT_LOCK_DETECT_BIT)
55
56 #define MSR_IA32_SPEC_CTRL              0x00000048 /* Speculation Control */
57 #define SPEC_CTRL_IBRS                  BIT(0)     /* Indirect Branch Restricted Speculation */
58 #define SPEC_CTRL_STIBP_SHIFT           1          /* Single Thread Indirect Branch Predictor (STIBP) bit */
59 #define SPEC_CTRL_STIBP                 BIT(SPEC_CTRL_STIBP_SHIFT)      /* STIBP mask */
60 #define SPEC_CTRL_SSBD_SHIFT            2          /* Speculative Store Bypass Disable bit */
61 #define SPEC_CTRL_SSBD                  BIT(SPEC_CTRL_SSBD_SHIFT)       /* Speculative Store Bypass Disable */
62 #define SPEC_CTRL_RRSBA_DIS_S_SHIFT     6          /* Disable RRSBA behavior */
63 #define SPEC_CTRL_RRSBA_DIS_S           BIT(SPEC_CTRL_RRSBA_DIS_S_SHIFT)
64
65 /* A mask for bits which the kernel toggles when controlling mitigations */
66 #define SPEC_CTRL_MITIGATIONS_MASK      (SPEC_CTRL_IBRS | SPEC_CTRL_STIBP | SPEC_CTRL_SSBD \
67                                                         | SPEC_CTRL_RRSBA_DIS_S)
68
69 #define MSR_IA32_PRED_CMD               0x00000049 /* Prediction Command */
70 #define PRED_CMD_IBPB                   BIT(0)     /* Indirect Branch Prediction Barrier */
71 #define PRED_CMD_SBPB                   BIT(7)     /* Selective Branch Prediction Barrier */
72
73 #define MSR_PPIN_CTL                    0x0000004e
74 #define MSR_PPIN                        0x0000004f
75
76 #define MSR_IA32_PERFCTR0               0x000000c1
77 #define MSR_IA32_PERFCTR1               0x000000c2
78 #define MSR_FSB_FREQ                    0x000000cd
79 #define MSR_PLATFORM_INFO               0x000000ce
80 #define MSR_PLATFORM_INFO_CPUID_FAULT_BIT       31
81 #define MSR_PLATFORM_INFO_CPUID_FAULT           BIT_ULL(MSR_PLATFORM_INFO_CPUID_FAULT_BIT)
82
83 #define MSR_IA32_UMWAIT_CONTROL                 0xe1
84 #define MSR_IA32_UMWAIT_CONTROL_C02_DISABLE     BIT(0)
85 #define MSR_IA32_UMWAIT_CONTROL_RESERVED        BIT(1)
86 /*
87  * The time field is bit[31:2], but representing a 32bit value with
88  * bit[1:0] zero.
89  */
90 #define MSR_IA32_UMWAIT_CONTROL_TIME_MASK       (~0x03U)
91
92 /* Abbreviated from Intel SDM name IA32_CORE_CAPABILITIES */
93 #define MSR_IA32_CORE_CAPS                        0x000000cf
94 #define MSR_IA32_CORE_CAPS_INTEGRITY_CAPS_BIT     2
95 #define MSR_IA32_CORE_CAPS_INTEGRITY_CAPS         BIT(MSR_IA32_CORE_CAPS_INTEGRITY_CAPS_BIT)
96 #define MSR_IA32_CORE_CAPS_SPLIT_LOCK_DETECT_BIT  5
97 #define MSR_IA32_CORE_CAPS_SPLIT_LOCK_DETECT      BIT(MSR_IA32_CORE_CAPS_SPLIT_LOCK_DETECT_BIT)
98
99 #define MSR_PKG_CST_CONFIG_CONTROL      0x000000e2
100 #define NHM_C3_AUTO_DEMOTE              (1UL << 25)
101 #define NHM_C1_AUTO_DEMOTE              (1UL << 26)
102 #define ATM_LNC_C6_AUTO_DEMOTE          (1UL << 25)
103 #define SNB_C3_AUTO_UNDEMOTE            (1UL << 27)
104 #define SNB_C1_AUTO_UNDEMOTE            (1UL << 28)
105
106 #define MSR_MTRRcap                     0x000000fe
107
108 #define MSR_IA32_ARCH_CAPABILITIES      0x0000010a
109 #define ARCH_CAP_RDCL_NO                BIT(0)  /* Not susceptible to Meltdown */
110 #define ARCH_CAP_IBRS_ALL               BIT(1)  /* Enhanced IBRS support */
111 #define ARCH_CAP_RSBA                   BIT(2)  /* RET may use alternative branch predictors */
112 #define ARCH_CAP_SKIP_VMENTRY_L1DFLUSH  BIT(3)  /* Skip L1D flush on vmentry */
113 #define ARCH_CAP_SSB_NO                 BIT(4)  /*
114                                                  * Not susceptible to Speculative Store Bypass
115                                                  * attack, so no Speculative Store Bypass
116                                                  * control required.
117                                                  */
118 #define ARCH_CAP_MDS_NO                 BIT(5)   /*
119                                                   * Not susceptible to
120                                                   * Microarchitectural Data
121                                                   * Sampling (MDS) vulnerabilities.
122                                                   */
123 #define ARCH_CAP_PSCHANGE_MC_NO         BIT(6)   /*
124                                                   * The processor is not susceptible to a
125                                                   * machine check error due to modifying the
126                                                   * code page size along with either the
127                                                   * physical address or cache type
128                                                   * without TLB invalidation.
129                                                   */
130 #define ARCH_CAP_TSX_CTRL_MSR           BIT(7)  /* MSR for TSX control is available. */
131 #define ARCH_CAP_TAA_NO                 BIT(8)  /*
132                                                  * Not susceptible to
133                                                  * TSX Async Abort (TAA) vulnerabilities.
134                                                  */
135 #define ARCH_CAP_SBDR_SSDP_NO           BIT(13) /*
136                                                  * Not susceptible to SBDR and SSDP
137                                                  * variants of Processor MMIO stale data
138                                                  * vulnerabilities.
139                                                  */
140 #define ARCH_CAP_FBSDP_NO               BIT(14) /*
141                                                  * Not susceptible to FBSDP variant of
142                                                  * Processor MMIO stale data
143                                                  * vulnerabilities.
144                                                  */
145 #define ARCH_CAP_PSDP_NO                BIT(15) /*
146                                                  * Not susceptible to PSDP variant of
147                                                  * Processor MMIO stale data
148                                                  * vulnerabilities.
149                                                  */
150 #define ARCH_CAP_FB_CLEAR               BIT(17) /*
151                                                  * VERW clears CPU fill buffer
152                                                  * even on MDS_NO CPUs.
153                                                  */
154 #define ARCH_CAP_FB_CLEAR_CTRL          BIT(18) /*
155                                                  * MSR_IA32_MCU_OPT_CTRL[FB_CLEAR_DIS]
156                                                  * bit available to control VERW
157                                                  * behavior.
158                                                  */
159 #define ARCH_CAP_RRSBA                  BIT(19) /*
160                                                  * Indicates RET may use predictors
161                                                  * other than the RSB. With eIBRS
162                                                  * enabled predictions in kernel mode
163                                                  * are restricted to targets in
164                                                  * kernel.
165                                                  */
166 #define ARCH_CAP_PBRSB_NO               BIT(24) /*
167                                                  * Not susceptible to Post-Barrier
168                                                  * Return Stack Buffer Predictions.
169                                                  */
170 #define ARCH_CAP_GDS_CTRL               BIT(25) /*
171                                                  * CPU is vulnerable to Gather
172                                                  * Data Sampling (GDS) and
173                                                  * has controls for mitigation.
174                                                  */
175 #define ARCH_CAP_GDS_NO                 BIT(26) /*
176                                                  * CPU is not vulnerable to Gather
177                                                  * Data Sampling (GDS).
178                                                  */
179
180 #define ARCH_CAP_XAPIC_DISABLE          BIT(21) /*
181                                                  * IA32_XAPIC_DISABLE_STATUS MSR
182                                                  * supported
183                                                  */
184
185 #define MSR_IA32_FLUSH_CMD              0x0000010b
186 #define L1D_FLUSH                       BIT(0)  /*
187                                                  * Writeback and invalidate the
188                                                  * L1 data cache.
189                                                  */
190
191 #define MSR_IA32_BBL_CR_CTL             0x00000119
192 #define MSR_IA32_BBL_CR_CTL3            0x0000011e
193
194 #define MSR_IA32_TSX_CTRL               0x00000122
195 #define TSX_CTRL_RTM_DISABLE            BIT(0)  /* Disable RTM feature */
196 #define TSX_CTRL_CPUID_CLEAR            BIT(1)  /* Disable TSX enumeration */
197
198 #define MSR_IA32_MCU_OPT_CTRL           0x00000123
199 #define RNGDS_MITG_DIS                  BIT(0)  /* SRBDS support */
200 #define RTM_ALLOW                       BIT(1)  /* TSX development mode */
201 #define FB_CLEAR_DIS                    BIT(3)  /* CPU Fill buffer clear disable */
202 #define GDS_MITG_DIS                    BIT(4)  /* Disable GDS mitigation */
203 #define GDS_MITG_LOCKED                 BIT(5)  /* GDS mitigation locked */
204
205 #define MSR_IA32_SYSENTER_CS            0x00000174
206 #define MSR_IA32_SYSENTER_ESP           0x00000175
207 #define MSR_IA32_SYSENTER_EIP           0x00000176
208
209 #define MSR_IA32_MCG_CAP                0x00000179
210 #define MSR_IA32_MCG_STATUS             0x0000017a
211 #define MSR_IA32_MCG_CTL                0x0000017b
212 #define MSR_ERROR_CONTROL               0x0000017f
213 #define MSR_IA32_MCG_EXT_CTL            0x000004d0
214
215 #define MSR_OFFCORE_RSP_0               0x000001a6
216 #define MSR_OFFCORE_RSP_1               0x000001a7
217 #define MSR_TURBO_RATIO_LIMIT           0x000001ad
218 #define MSR_TURBO_RATIO_LIMIT1          0x000001ae
219 #define MSR_TURBO_RATIO_LIMIT2          0x000001af
220
221 #define MSR_SNOOP_RSP_0                 0x00001328
222 #define MSR_SNOOP_RSP_1                 0x00001329
223
224 #define MSR_LBR_SELECT                  0x000001c8
225 #define MSR_LBR_TOS                     0x000001c9
226
227 #define MSR_IA32_POWER_CTL              0x000001fc
228 #define MSR_IA32_POWER_CTL_BIT_EE       19
229
230 /* Abbreviated from Intel SDM name IA32_INTEGRITY_CAPABILITIES */
231 #define MSR_INTEGRITY_CAPS                      0x000002d9
232 #define MSR_INTEGRITY_CAPS_ARRAY_BIST_BIT      2
233 #define MSR_INTEGRITY_CAPS_ARRAY_BIST          BIT(MSR_INTEGRITY_CAPS_ARRAY_BIST_BIT)
234 #define MSR_INTEGRITY_CAPS_PERIODIC_BIST_BIT    4
235 #define MSR_INTEGRITY_CAPS_PERIODIC_BIST        BIT(MSR_INTEGRITY_CAPS_PERIODIC_BIST_BIT)
236 #define MSR_INTEGRITY_CAPS_SAF_GEN_MASK GENMASK_ULL(10, 9)
237
238 #define MSR_LBR_NHM_FROM                0x00000680
239 #define MSR_LBR_NHM_TO                  0x000006c0
240 #define MSR_LBR_CORE_FROM               0x00000040
241 #define MSR_LBR_CORE_TO                 0x00000060
242
243 #define MSR_LBR_INFO_0                  0x00000dc0 /* ... 0xddf for _31 */
244 #define LBR_INFO_MISPRED                BIT_ULL(63)
245 #define LBR_INFO_IN_TX                  BIT_ULL(62)
246 #define LBR_INFO_ABORT                  BIT_ULL(61)
247 #define LBR_INFO_CYC_CNT_VALID          BIT_ULL(60)
248 #define LBR_INFO_CYCLES                 0xffff
249 #define LBR_INFO_BR_TYPE_OFFSET         56
250 #define LBR_INFO_BR_TYPE                (0xfull << LBR_INFO_BR_TYPE_OFFSET)
251 #define LBR_INFO_BR_CNTR_OFFSET         32
252 #define LBR_INFO_BR_CNTR_NUM            4
253 #define LBR_INFO_BR_CNTR_BITS           2
254 #define LBR_INFO_BR_CNTR_MASK           GENMASK_ULL(LBR_INFO_BR_CNTR_BITS - 1, 0)
255 #define LBR_INFO_BR_CNTR_FULL_MASK      GENMASK_ULL(LBR_INFO_BR_CNTR_NUM * LBR_INFO_BR_CNTR_BITS - 1, 0)
256
257 #define MSR_ARCH_LBR_CTL                0x000014ce
258 #define ARCH_LBR_CTL_LBREN              BIT(0)
259 #define ARCH_LBR_CTL_CPL_OFFSET         1
260 #define ARCH_LBR_CTL_CPL                (0x3ull << ARCH_LBR_CTL_CPL_OFFSET)
261 #define ARCH_LBR_CTL_STACK_OFFSET       3
262 #define ARCH_LBR_CTL_STACK              (0x1ull << ARCH_LBR_CTL_STACK_OFFSET)
263 #define ARCH_LBR_CTL_FILTER_OFFSET      16
264 #define ARCH_LBR_CTL_FILTER             (0x7full << ARCH_LBR_CTL_FILTER_OFFSET)
265 #define MSR_ARCH_LBR_DEPTH              0x000014cf
266 #define MSR_ARCH_LBR_FROM_0             0x00001500
267 #define MSR_ARCH_LBR_TO_0               0x00001600
268 #define MSR_ARCH_LBR_INFO_0             0x00001200
269
270 #define MSR_IA32_PEBS_ENABLE            0x000003f1
271 #define MSR_PEBS_DATA_CFG               0x000003f2
272 #define MSR_IA32_DS_AREA                0x00000600
273 #define MSR_IA32_PERF_CAPABILITIES      0x00000345
274 #define PERF_CAP_METRICS_IDX            15
275 #define PERF_CAP_PT_IDX                 16
276
277 #define MSR_PEBS_LD_LAT_THRESHOLD       0x000003f6
278 #define PERF_CAP_PEBS_TRAP             BIT_ULL(6)
279 #define PERF_CAP_ARCH_REG              BIT_ULL(7)
280 #define PERF_CAP_PEBS_FORMAT           0xf00
281 #define PERF_CAP_PEBS_BASELINE         BIT_ULL(14)
282 #define PERF_CAP_PEBS_MASK      (PERF_CAP_PEBS_TRAP | PERF_CAP_ARCH_REG | \
283                                  PERF_CAP_PEBS_FORMAT | PERF_CAP_PEBS_BASELINE)
284
285 #define MSR_IA32_RTIT_CTL               0x00000570
286 #define RTIT_CTL_TRACEEN                BIT(0)
287 #define RTIT_CTL_CYCLEACC               BIT(1)
288 #define RTIT_CTL_OS                     BIT(2)
289 #define RTIT_CTL_USR                    BIT(3)
290 #define RTIT_CTL_PWR_EVT_EN             BIT(4)
291 #define RTIT_CTL_FUP_ON_PTW             BIT(5)
292 #define RTIT_CTL_FABRIC_EN              BIT(6)
293 #define RTIT_CTL_CR3EN                  BIT(7)
294 #define RTIT_CTL_TOPA                   BIT(8)
295 #define RTIT_CTL_MTC_EN                 BIT(9)
296 #define RTIT_CTL_TSC_EN                 BIT(10)
297 #define RTIT_CTL_DISRETC                BIT(11)
298 #define RTIT_CTL_PTW_EN                 BIT(12)
299 #define RTIT_CTL_BRANCH_EN              BIT(13)
300 #define RTIT_CTL_EVENT_EN               BIT(31)
301 #define RTIT_CTL_NOTNT                  BIT_ULL(55)
302 #define RTIT_CTL_MTC_RANGE_OFFSET       14
303 #define RTIT_CTL_MTC_RANGE              (0x0full << RTIT_CTL_MTC_RANGE_OFFSET)
304 #define RTIT_CTL_CYC_THRESH_OFFSET      19
305 #define RTIT_CTL_CYC_THRESH             (0x0full << RTIT_CTL_CYC_THRESH_OFFSET)
306 #define RTIT_CTL_PSB_FREQ_OFFSET        24
307 #define RTIT_CTL_PSB_FREQ               (0x0full << RTIT_CTL_PSB_FREQ_OFFSET)
308 #define RTIT_CTL_ADDR0_OFFSET           32
309 #define RTIT_CTL_ADDR0                  (0x0full << RTIT_CTL_ADDR0_OFFSET)
310 #define RTIT_CTL_ADDR1_OFFSET           36
311 #define RTIT_CTL_ADDR1                  (0x0full << RTIT_CTL_ADDR1_OFFSET)
312 #define RTIT_CTL_ADDR2_OFFSET           40
313 #define RTIT_CTL_ADDR2                  (0x0full << RTIT_CTL_ADDR2_OFFSET)
314 #define RTIT_CTL_ADDR3_OFFSET           44
315 #define RTIT_CTL_ADDR3                  (0x0full << RTIT_CTL_ADDR3_OFFSET)
316 #define MSR_IA32_RTIT_STATUS            0x00000571
317 #define RTIT_STATUS_FILTEREN            BIT(0)
318 #define RTIT_STATUS_CONTEXTEN           BIT(1)
319 #define RTIT_STATUS_TRIGGEREN           BIT(2)
320 #define RTIT_STATUS_BUFFOVF             BIT(3)
321 #define RTIT_STATUS_ERROR               BIT(4)
322 #define RTIT_STATUS_STOPPED             BIT(5)
323 #define RTIT_STATUS_BYTECNT_OFFSET      32
324 #define RTIT_STATUS_BYTECNT             (0x1ffffull << RTIT_STATUS_BYTECNT_OFFSET)
325 #define MSR_IA32_RTIT_ADDR0_A           0x00000580
326 #define MSR_IA32_RTIT_ADDR0_B           0x00000581
327 #define MSR_IA32_RTIT_ADDR1_A           0x00000582
328 #define MSR_IA32_RTIT_ADDR1_B           0x00000583
329 #define MSR_IA32_RTIT_ADDR2_A           0x00000584
330 #define MSR_IA32_RTIT_ADDR2_B           0x00000585
331 #define MSR_IA32_RTIT_ADDR3_A           0x00000586
332 #define MSR_IA32_RTIT_ADDR3_B           0x00000587
333 #define MSR_IA32_RTIT_CR3_MATCH         0x00000572
334 #define MSR_IA32_RTIT_OUTPUT_BASE       0x00000560
335 #define MSR_IA32_RTIT_OUTPUT_MASK       0x00000561
336
337 #define MSR_MTRRfix64K_00000            0x00000250
338 #define MSR_MTRRfix16K_80000            0x00000258
339 #define MSR_MTRRfix16K_A0000            0x00000259
340 #define MSR_MTRRfix4K_C0000             0x00000268
341 #define MSR_MTRRfix4K_C8000             0x00000269
342 #define MSR_MTRRfix4K_D0000             0x0000026a
343 #define MSR_MTRRfix4K_D8000             0x0000026b
344 #define MSR_MTRRfix4K_E0000             0x0000026c
345 #define MSR_MTRRfix4K_E8000             0x0000026d
346 #define MSR_MTRRfix4K_F0000             0x0000026e
347 #define MSR_MTRRfix4K_F8000             0x0000026f
348 #define MSR_MTRRdefType                 0x000002ff
349
350 #define MSR_IA32_CR_PAT                 0x00000277
351
352 #define MSR_IA32_DEBUGCTLMSR            0x000001d9
353 #define MSR_IA32_LASTBRANCHFROMIP       0x000001db
354 #define MSR_IA32_LASTBRANCHTOIP         0x000001dc
355 #define MSR_IA32_LASTINTFROMIP          0x000001dd
356 #define MSR_IA32_LASTINTTOIP            0x000001de
357
358 #define MSR_IA32_PASID                  0x00000d93
359 #define MSR_IA32_PASID_VALID            BIT_ULL(31)
360
361 /* DEBUGCTLMSR bits (others vary by model): */
362 #define DEBUGCTLMSR_LBR                 (1UL <<  0) /* last branch recording */
363 #define DEBUGCTLMSR_BTF_SHIFT           1
364 #define DEBUGCTLMSR_BTF                 (1UL <<  1) /* single-step on branches */
365 #define DEBUGCTLMSR_BUS_LOCK_DETECT     (1UL <<  2)
366 #define DEBUGCTLMSR_TR                  (1UL <<  6)
367 #define DEBUGCTLMSR_BTS                 (1UL <<  7)
368 #define DEBUGCTLMSR_BTINT               (1UL <<  8)
369 #define DEBUGCTLMSR_BTS_OFF_OS          (1UL <<  9)
370 #define DEBUGCTLMSR_BTS_OFF_USR         (1UL << 10)
371 #define DEBUGCTLMSR_FREEZE_LBRS_ON_PMI  (1UL << 11)
372 #define DEBUGCTLMSR_FREEZE_PERFMON_ON_PMI       (1UL << 12)
373 #define DEBUGCTLMSR_FREEZE_IN_SMM_BIT   14
374 #define DEBUGCTLMSR_FREEZE_IN_SMM       (1UL << DEBUGCTLMSR_FREEZE_IN_SMM_BIT)
375
376 #define MSR_PEBS_FRONTEND               0x000003f7
377
378 #define MSR_IA32_MC0_CTL                0x00000400
379 #define MSR_IA32_MC0_STATUS             0x00000401
380 #define MSR_IA32_MC0_ADDR               0x00000402
381 #define MSR_IA32_MC0_MISC               0x00000403
382
383 /* C-state Residency Counters */
384 #define MSR_PKG_C3_RESIDENCY            0x000003f8
385 #define MSR_PKG_C6_RESIDENCY            0x000003f9
386 #define MSR_ATOM_PKG_C6_RESIDENCY       0x000003fa
387 #define MSR_PKG_C7_RESIDENCY            0x000003fa
388 #define MSR_CORE_C3_RESIDENCY           0x000003fc
389 #define MSR_CORE_C6_RESIDENCY           0x000003fd
390 #define MSR_CORE_C7_RESIDENCY           0x000003fe
391 #define MSR_KNL_CORE_C6_RESIDENCY       0x000003ff
392 #define MSR_PKG_C2_RESIDENCY            0x0000060d
393 #define MSR_PKG_C8_RESIDENCY            0x00000630
394 #define MSR_PKG_C9_RESIDENCY            0x00000631
395 #define MSR_PKG_C10_RESIDENCY           0x00000632
396
397 /* Interrupt Response Limit */
398 #define MSR_PKGC3_IRTL                  0x0000060a
399 #define MSR_PKGC6_IRTL                  0x0000060b
400 #define MSR_PKGC7_IRTL                  0x0000060c
401 #define MSR_PKGC8_IRTL                  0x00000633
402 #define MSR_PKGC9_IRTL                  0x00000634
403 #define MSR_PKGC10_IRTL                 0x00000635
404
405 /* Run Time Average Power Limiting (RAPL) Interface */
406
407 #define MSR_VR_CURRENT_CONFIG   0x00000601
408 #define MSR_RAPL_POWER_UNIT             0x00000606
409
410 #define MSR_PKG_POWER_LIMIT             0x00000610
411 #define MSR_PKG_ENERGY_STATUS           0x00000611
412 #define MSR_PKG_PERF_STATUS             0x00000613
413 #define MSR_PKG_POWER_INFO              0x00000614
414
415 #define MSR_DRAM_POWER_LIMIT            0x00000618
416 #define MSR_DRAM_ENERGY_STATUS          0x00000619
417 #define MSR_DRAM_PERF_STATUS            0x0000061b
418 #define MSR_DRAM_POWER_INFO             0x0000061c
419
420 #define MSR_PP0_POWER_LIMIT             0x00000638
421 #define MSR_PP0_ENERGY_STATUS           0x00000639
422 #define MSR_PP0_POLICY                  0x0000063a
423 #define MSR_PP0_PERF_STATUS             0x0000063b
424
425 #define MSR_PP1_POWER_LIMIT             0x00000640
426 #define MSR_PP1_ENERGY_STATUS           0x00000641
427 #define MSR_PP1_POLICY                  0x00000642
428
429 #define MSR_AMD_RAPL_POWER_UNIT         0xc0010299
430 #define MSR_AMD_CORE_ENERGY_STATUS              0xc001029a
431 #define MSR_AMD_PKG_ENERGY_STATUS       0xc001029b
432
433 /* Config TDP MSRs */
434 #define MSR_CONFIG_TDP_NOMINAL          0x00000648
435 #define MSR_CONFIG_TDP_LEVEL_1          0x00000649
436 #define MSR_CONFIG_TDP_LEVEL_2          0x0000064A
437 #define MSR_CONFIG_TDP_CONTROL          0x0000064B
438 #define MSR_TURBO_ACTIVATION_RATIO      0x0000064C
439
440 #define MSR_PLATFORM_ENERGY_STATUS      0x0000064D
441 #define MSR_SECONDARY_TURBO_RATIO_LIMIT 0x00000650
442
443 #define MSR_PKG_WEIGHTED_CORE_C0_RES    0x00000658
444 #define MSR_PKG_ANY_CORE_C0_RES         0x00000659
445 #define MSR_PKG_ANY_GFXE_C0_RES         0x0000065A
446 #define MSR_PKG_BOTH_CORE_GFXE_C0_RES   0x0000065B
447
448 #define MSR_CORE_C1_RES                 0x00000660
449 #define MSR_MODULE_C6_RES_MS            0x00000664
450
451 #define MSR_CC6_DEMOTION_POLICY_CONFIG  0x00000668
452 #define MSR_MC6_DEMOTION_POLICY_CONFIG  0x00000669
453
454 #define MSR_ATOM_CORE_RATIOS            0x0000066a
455 #define MSR_ATOM_CORE_VIDS              0x0000066b
456 #define MSR_ATOM_CORE_TURBO_RATIOS      0x0000066c
457 #define MSR_ATOM_CORE_TURBO_VIDS        0x0000066d
458
459 #define MSR_CORE_PERF_LIMIT_REASONS     0x00000690
460 #define MSR_GFX_PERF_LIMIT_REASONS      0x000006B0
461 #define MSR_RING_PERF_LIMIT_REASONS     0x000006B1
462
463 /* Control-flow Enforcement Technology MSRs */
464 #define MSR_IA32_U_CET                  0x000006a0 /* user mode cet */
465 #define MSR_IA32_S_CET                  0x000006a2 /* kernel mode cet */
466 #define CET_SHSTK_EN                    BIT_ULL(0)
467 #define CET_WRSS_EN                     BIT_ULL(1)
468 #define CET_ENDBR_EN                    BIT_ULL(2)
469 #define CET_LEG_IW_EN                   BIT_ULL(3)
470 #define CET_NO_TRACK_EN                 BIT_ULL(4)
471 #define CET_SUPPRESS_DISABLE            BIT_ULL(5)
472 #define CET_RESERVED                    (BIT_ULL(6) | BIT_ULL(7) | BIT_ULL(8) | BIT_ULL(9))
473 #define CET_SUPPRESS                    BIT_ULL(10)
474 #define CET_WAIT_ENDBR                  BIT_ULL(11)
475
476 #define MSR_IA32_PL0_SSP                0x000006a4 /* ring-0 shadow stack pointer */
477 #define MSR_IA32_PL1_SSP                0x000006a5 /* ring-1 shadow stack pointer */
478 #define MSR_IA32_PL2_SSP                0x000006a6 /* ring-2 shadow stack pointer */
479 #define MSR_IA32_PL3_SSP                0x000006a7 /* ring-3 shadow stack pointer */
480 #define MSR_IA32_INT_SSP_TAB            0x000006a8 /* exception shadow stack table */
481
482 /* Hardware P state interface */
483 #define MSR_PPERF                       0x0000064e
484 #define MSR_PERF_LIMIT_REASONS          0x0000064f
485 #define MSR_PM_ENABLE                   0x00000770
486 #define MSR_HWP_CAPABILITIES            0x00000771
487 #define MSR_HWP_REQUEST_PKG             0x00000772
488 #define MSR_HWP_INTERRUPT               0x00000773
489 #define MSR_HWP_REQUEST                 0x00000774
490 #define MSR_HWP_STATUS                  0x00000777
491
492 /* CPUID.6.EAX */
493 #define HWP_BASE_BIT                    (1<<7)
494 #define HWP_NOTIFICATIONS_BIT           (1<<8)
495 #define HWP_ACTIVITY_WINDOW_BIT         (1<<9)
496 #define HWP_ENERGY_PERF_PREFERENCE_BIT  (1<<10)
497 #define HWP_PACKAGE_LEVEL_REQUEST_BIT   (1<<11)
498
499 /* IA32_HWP_CAPABILITIES */
500 #define HWP_HIGHEST_PERF(x)             (((x) >> 0) & 0xff)
501 #define HWP_GUARANTEED_PERF(x)          (((x) >> 8) & 0xff)
502 #define HWP_MOSTEFFICIENT_PERF(x)       (((x) >> 16) & 0xff)
503 #define HWP_LOWEST_PERF(x)              (((x) >> 24) & 0xff)
504
505 /* IA32_HWP_REQUEST */
506 #define HWP_MIN_PERF(x)                 (x & 0xff)
507 #define HWP_MAX_PERF(x)                 ((x & 0xff) << 8)
508 #define HWP_DESIRED_PERF(x)             ((x & 0xff) << 16)
509 #define HWP_ENERGY_PERF_PREFERENCE(x)   (((unsigned long long) x & 0xff) << 24)
510 #define HWP_EPP_PERFORMANCE             0x00
511 #define HWP_EPP_BALANCE_PERFORMANCE     0x80
512 #define HWP_EPP_BALANCE_POWERSAVE       0xC0
513 #define HWP_EPP_POWERSAVE               0xFF
514 #define HWP_ACTIVITY_WINDOW(x)          ((unsigned long long)(x & 0xff3) << 32)
515 #define HWP_PACKAGE_CONTROL(x)          ((unsigned long long)(x & 0x1) << 42)
516
517 /* IA32_HWP_STATUS */
518 #define HWP_GUARANTEED_CHANGE(x)        (x & 0x1)
519 #define HWP_EXCURSION_TO_MINIMUM(x)     (x & 0x4)
520
521 /* IA32_HWP_INTERRUPT */
522 #define HWP_CHANGE_TO_GUARANTEED_INT(x) (x & 0x1)
523 #define HWP_EXCURSION_TO_MINIMUM_INT(x) (x & 0x2)
524
525 #define MSR_AMD64_MC0_MASK              0xc0010044
526
527 #define MSR_IA32_MCx_CTL(x)             (MSR_IA32_MC0_CTL + 4*(x))
528 #define MSR_IA32_MCx_STATUS(x)          (MSR_IA32_MC0_STATUS + 4*(x))
529 #define MSR_IA32_MCx_ADDR(x)            (MSR_IA32_MC0_ADDR + 4*(x))
530 #define MSR_IA32_MCx_MISC(x)            (MSR_IA32_MC0_MISC + 4*(x))
531
532 #define MSR_AMD64_MCx_MASK(x)           (MSR_AMD64_MC0_MASK + (x))
533
534 /* These are consecutive and not in the normal 4er MCE bank block */
535 #define MSR_IA32_MC0_CTL2               0x00000280
536 #define MSR_IA32_MCx_CTL2(x)            (MSR_IA32_MC0_CTL2 + (x))
537
538 #define MSR_P6_PERFCTR0                 0x000000c1
539 #define MSR_P6_PERFCTR1                 0x000000c2
540 #define MSR_P6_EVNTSEL0                 0x00000186
541 #define MSR_P6_EVNTSEL1                 0x00000187
542
543 #define MSR_KNC_PERFCTR0               0x00000020
544 #define MSR_KNC_PERFCTR1               0x00000021
545 #define MSR_KNC_EVNTSEL0               0x00000028
546 #define MSR_KNC_EVNTSEL1               0x00000029
547
548 /* Alternative perfctr range with full access. */
549 #define MSR_IA32_PMC0                   0x000004c1
550
551 /* Auto-reload via MSR instead of DS area */
552 #define MSR_RELOAD_PMC0                 0x000014c1
553 #define MSR_RELOAD_FIXED_CTR0           0x00001309
554
555 /* KeyID partitioning between MKTME and TDX */
556 #define MSR_IA32_MKTME_KEYID_PARTITIONING       0x00000087
557
558 /*
559  * AMD64 MSRs. Not complete. See the architecture manual for a more
560  * complete list.
561  */
562 #define MSR_AMD64_PATCH_LEVEL           0x0000008b
563 #define MSR_AMD64_TSC_RATIO             0xc0000104
564 #define MSR_AMD64_NB_CFG                0xc001001f
565 #define MSR_AMD64_PATCH_LOADER          0xc0010020
566 #define MSR_AMD_PERF_CTL                0xc0010062
567 #define MSR_AMD_PERF_STATUS             0xc0010063
568 #define MSR_AMD_PSTATE_DEF_BASE         0xc0010064
569 #define MSR_AMD64_OSVW_ID_LENGTH        0xc0010140
570 #define MSR_AMD64_OSVW_STATUS           0xc0010141
571 #define MSR_AMD_PPIN_CTL                0xc00102f0
572 #define MSR_AMD_PPIN                    0xc00102f1
573 #define MSR_AMD64_CPUID_FN_1            0xc0011004
574 #define MSR_AMD64_LS_CFG                0xc0011020
575 #define MSR_AMD64_DC_CFG                0xc0011022
576 #define MSR_AMD64_TW_CFG                0xc0011023
577
578 #define MSR_AMD64_DE_CFG                0xc0011029
579 #define MSR_AMD64_DE_CFG_LFENCE_SERIALIZE_BIT    1
580 #define MSR_AMD64_DE_CFG_LFENCE_SERIALIZE       BIT_ULL(MSR_AMD64_DE_CFG_LFENCE_SERIALIZE_BIT)
581 #define MSR_AMD64_DE_CFG_ZEN2_FP_BACKUP_FIX_BIT 9
582
583 #define MSR_AMD64_BU_CFG2               0xc001102a
584 #define MSR_AMD64_IBSFETCHCTL           0xc0011030
585 #define MSR_AMD64_IBSFETCHLINAD         0xc0011031
586 #define MSR_AMD64_IBSFETCHPHYSAD        0xc0011032
587 #define MSR_AMD64_IBSFETCH_REG_COUNT    3
588 #define MSR_AMD64_IBSFETCH_REG_MASK     ((1UL<<MSR_AMD64_IBSFETCH_REG_COUNT)-1)
589 #define MSR_AMD64_IBSOPCTL              0xc0011033
590 #define MSR_AMD64_IBSOPRIP              0xc0011034
591 #define MSR_AMD64_IBSOPDATA             0xc0011035
592 #define MSR_AMD64_IBSOPDATA2            0xc0011036
593 #define MSR_AMD64_IBSOPDATA3            0xc0011037
594 #define MSR_AMD64_IBSDCLINAD            0xc0011038
595 #define MSR_AMD64_IBSDCPHYSAD           0xc0011039
596 #define MSR_AMD64_IBSOP_REG_COUNT       7
597 #define MSR_AMD64_IBSOP_REG_MASK        ((1UL<<MSR_AMD64_IBSOP_REG_COUNT)-1)
598 #define MSR_AMD64_IBSCTL                0xc001103a
599 #define MSR_AMD64_IBSBRTARGET           0xc001103b
600 #define MSR_AMD64_ICIBSEXTDCTL          0xc001103c
601 #define MSR_AMD64_IBSOPDATA4            0xc001103d
602 #define MSR_AMD64_IBS_REG_COUNT_MAX     8 /* includes MSR_AMD64_IBSBRTARGET */
603 #define MSR_AMD64_SVM_AVIC_DOORBELL     0xc001011b
604 #define MSR_AMD64_VM_PAGE_FLUSH         0xc001011e
605 #define MSR_AMD64_SEV_ES_GHCB           0xc0010130
606 #define MSR_AMD64_SEV                   0xc0010131
607 #define MSR_AMD64_SEV_ENABLED_BIT       0
608 #define MSR_AMD64_SEV_ES_ENABLED_BIT    1
609 #define MSR_AMD64_SEV_SNP_ENABLED_BIT   2
610 #define MSR_AMD64_SEV_ENABLED           BIT_ULL(MSR_AMD64_SEV_ENABLED_BIT)
611 #define MSR_AMD64_SEV_ES_ENABLED        BIT_ULL(MSR_AMD64_SEV_ES_ENABLED_BIT)
612 #define MSR_AMD64_SEV_SNP_ENABLED       BIT_ULL(MSR_AMD64_SEV_SNP_ENABLED_BIT)
613
614 /* SNP feature bits enabled by the hypervisor */
615 #define MSR_AMD64_SNP_VTOM                      BIT_ULL(3)
616 #define MSR_AMD64_SNP_REFLECT_VC                BIT_ULL(4)
617 #define MSR_AMD64_SNP_RESTRICTED_INJ            BIT_ULL(5)
618 #define MSR_AMD64_SNP_ALT_INJ                   BIT_ULL(6)
619 #define MSR_AMD64_SNP_DEBUG_SWAP                BIT_ULL(7)
620 #define MSR_AMD64_SNP_PREVENT_HOST_IBS          BIT_ULL(8)
621 #define MSR_AMD64_SNP_BTB_ISOLATION             BIT_ULL(9)
622 #define MSR_AMD64_SNP_VMPL_SSS                  BIT_ULL(10)
623 #define MSR_AMD64_SNP_SECURE_TSC                BIT_ULL(11)
624 #define MSR_AMD64_SNP_VMGEXIT_PARAM             BIT_ULL(12)
625 #define MSR_AMD64_SNP_IBS_VIRT                  BIT_ULL(14)
626 #define MSR_AMD64_SNP_VMSA_REG_PROTECTION       BIT_ULL(16)
627 #define MSR_AMD64_SNP_SMT_PROTECTION            BIT_ULL(17)
628
629 /* SNP feature bits reserved for future use. */
630 #define MSR_AMD64_SNP_RESERVED_BIT13            BIT_ULL(13)
631 #define MSR_AMD64_SNP_RESERVED_BIT15            BIT_ULL(15)
632 #define MSR_AMD64_SNP_RESERVED_MASK             GENMASK_ULL(63, 18)
633
634 #define MSR_AMD64_VIRT_SPEC_CTRL        0xc001011f
635
636 /* AMD Collaborative Processor Performance Control MSRs */
637 #define MSR_AMD_CPPC_CAP1               0xc00102b0
638 #define MSR_AMD_CPPC_ENABLE             0xc00102b1
639 #define MSR_AMD_CPPC_CAP2               0xc00102b2
640 #define MSR_AMD_CPPC_REQ                0xc00102b3
641 #define MSR_AMD_CPPC_STATUS             0xc00102b4
642
643 #define AMD_CPPC_LOWEST_PERF(x)         (((x) >> 0) & 0xff)
644 #define AMD_CPPC_LOWNONLIN_PERF(x)      (((x) >> 8) & 0xff)
645 #define AMD_CPPC_NOMINAL_PERF(x)        (((x) >> 16) & 0xff)
646 #define AMD_CPPC_HIGHEST_PERF(x)        (((x) >> 24) & 0xff)
647
648 #define AMD_CPPC_MAX_PERF(x)            (((x) & 0xff) << 0)
649 #define AMD_CPPC_MIN_PERF(x)            (((x) & 0xff) << 8)
650 #define AMD_CPPC_DES_PERF(x)            (((x) & 0xff) << 16)
651 #define AMD_CPPC_ENERGY_PERF_PREF(x)    (((x) & 0xff) << 24)
652
653 /* AMD Performance Counter Global Status and Control MSRs */
654 #define MSR_AMD64_PERF_CNTR_GLOBAL_STATUS       0xc0000300
655 #define MSR_AMD64_PERF_CNTR_GLOBAL_CTL          0xc0000301
656 #define MSR_AMD64_PERF_CNTR_GLOBAL_STATUS_CLR   0xc0000302
657
658 /* AMD Last Branch Record MSRs */
659 #define MSR_AMD64_LBR_SELECT                    0xc000010e
660
661 /* Zen4 */
662 #define MSR_ZEN4_BP_CFG                 0xc001102e
663 #define MSR_ZEN4_BP_CFG_SHARED_BTB_FIX_BIT 5
664
665 /* Fam 19h MSRs */
666 #define MSR_F19H_UMC_PERF_CTL           0xc0010800
667 #define MSR_F19H_UMC_PERF_CTR           0xc0010801
668
669 /* Zen 2 */
670 #define MSR_ZEN2_SPECTRAL_CHICKEN       0xc00110e3
671 #define MSR_ZEN2_SPECTRAL_CHICKEN_BIT   BIT_ULL(1)
672
673 /* Fam 17h MSRs */
674 #define MSR_F17H_IRPERF                 0xc00000e9
675
676 /* Fam 16h MSRs */
677 #define MSR_F16H_L2I_PERF_CTL           0xc0010230
678 #define MSR_F16H_L2I_PERF_CTR           0xc0010231
679 #define MSR_F16H_DR1_ADDR_MASK          0xc0011019
680 #define MSR_F16H_DR2_ADDR_MASK          0xc001101a
681 #define MSR_F16H_DR3_ADDR_MASK          0xc001101b
682 #define MSR_F16H_DR0_ADDR_MASK          0xc0011027
683
684 /* Fam 15h MSRs */
685 #define MSR_F15H_CU_PWR_ACCUMULATOR     0xc001007a
686 #define MSR_F15H_CU_MAX_PWR_ACCUMULATOR 0xc001007b
687 #define MSR_F15H_PERF_CTL               0xc0010200
688 #define MSR_F15H_PERF_CTL0              MSR_F15H_PERF_CTL
689 #define MSR_F15H_PERF_CTL1              (MSR_F15H_PERF_CTL + 2)
690 #define MSR_F15H_PERF_CTL2              (MSR_F15H_PERF_CTL + 4)
691 #define MSR_F15H_PERF_CTL3              (MSR_F15H_PERF_CTL + 6)
692 #define MSR_F15H_PERF_CTL4              (MSR_F15H_PERF_CTL + 8)
693 #define MSR_F15H_PERF_CTL5              (MSR_F15H_PERF_CTL + 10)
694
695 #define MSR_F15H_PERF_CTR               0xc0010201
696 #define MSR_F15H_PERF_CTR0              MSR_F15H_PERF_CTR
697 #define MSR_F15H_PERF_CTR1              (MSR_F15H_PERF_CTR + 2)
698 #define MSR_F15H_PERF_CTR2              (MSR_F15H_PERF_CTR + 4)
699 #define MSR_F15H_PERF_CTR3              (MSR_F15H_PERF_CTR + 6)
700 #define MSR_F15H_PERF_CTR4              (MSR_F15H_PERF_CTR + 8)
701 #define MSR_F15H_PERF_CTR5              (MSR_F15H_PERF_CTR + 10)
702
703 #define MSR_F15H_NB_PERF_CTL            0xc0010240
704 #define MSR_F15H_NB_PERF_CTR            0xc0010241
705 #define MSR_F15H_PTSC                   0xc0010280
706 #define MSR_F15H_IC_CFG                 0xc0011021
707 #define MSR_F15H_EX_CFG                 0xc001102c
708
709 /* Fam 10h MSRs */
710 #define MSR_FAM10H_MMIO_CONF_BASE       0xc0010058
711 #define FAM10H_MMIO_CONF_ENABLE         (1<<0)
712 #define FAM10H_MMIO_CONF_BUSRANGE_MASK  0xf
713 #define FAM10H_MMIO_CONF_BUSRANGE_SHIFT 2
714 #define FAM10H_MMIO_CONF_BASE_MASK      0xfffffffULL
715 #define FAM10H_MMIO_CONF_BASE_SHIFT     20
716 #define MSR_FAM10H_NODE_ID              0xc001100c
717
718 /* K8 MSRs */
719 #define MSR_K8_TOP_MEM1                 0xc001001a
720 #define MSR_K8_TOP_MEM2                 0xc001001d
721 #define MSR_AMD64_SYSCFG                0xc0010010
722 #define MSR_AMD64_SYSCFG_MEM_ENCRYPT_BIT        23
723 #define MSR_AMD64_SYSCFG_MEM_ENCRYPT    BIT_ULL(MSR_AMD64_SYSCFG_MEM_ENCRYPT_BIT)
724 #define MSR_K8_INT_PENDING_MSG          0xc0010055
725 /* C1E active bits in int pending message */
726 #define K8_INTP_C1E_ACTIVE_MASK         0x18000000
727 #define MSR_K8_TSEG_ADDR                0xc0010112
728 #define MSR_K8_TSEG_MASK                0xc0010113
729 #define K8_MTRRFIXRANGE_DRAM_ENABLE     0x00040000 /* MtrrFixDramEn bit    */
730 #define K8_MTRRFIXRANGE_DRAM_MODIFY     0x00080000 /* MtrrFixDramModEn bit */
731 #define K8_MTRR_RDMEM_WRMEM_MASK        0x18181818 /* Mask: RdMem|WrMem    */
732
733 /* K7 MSRs */
734 #define MSR_K7_EVNTSEL0                 0xc0010000
735 #define MSR_K7_PERFCTR0                 0xc0010004
736 #define MSR_K7_EVNTSEL1                 0xc0010001
737 #define MSR_K7_PERFCTR1                 0xc0010005
738 #define MSR_K7_EVNTSEL2                 0xc0010002
739 #define MSR_K7_PERFCTR2                 0xc0010006
740 #define MSR_K7_EVNTSEL3                 0xc0010003
741 #define MSR_K7_PERFCTR3                 0xc0010007
742 #define MSR_K7_CLK_CTL                  0xc001001b
743 #define MSR_K7_HWCR                     0xc0010015
744 #define MSR_K7_HWCR_SMMLOCK_BIT         0
745 #define MSR_K7_HWCR_SMMLOCK             BIT_ULL(MSR_K7_HWCR_SMMLOCK_BIT)
746 #define MSR_K7_HWCR_IRPERF_EN_BIT       30
747 #define MSR_K7_HWCR_IRPERF_EN           BIT_ULL(MSR_K7_HWCR_IRPERF_EN_BIT)
748 #define MSR_K7_FID_VID_CTL              0xc0010041
749 #define MSR_K7_FID_VID_STATUS           0xc0010042
750
751 /* K6 MSRs */
752 #define MSR_K6_WHCR                     0xc0000082
753 #define MSR_K6_UWCCR                    0xc0000085
754 #define MSR_K6_EPMR                     0xc0000086
755 #define MSR_K6_PSOR                     0xc0000087
756 #define MSR_K6_PFIR                     0xc0000088
757
758 /* Centaur-Hauls/IDT defined MSRs. */
759 #define MSR_IDT_FCR1                    0x00000107
760 #define MSR_IDT_FCR2                    0x00000108
761 #define MSR_IDT_FCR3                    0x00000109
762 #define MSR_IDT_FCR4                    0x0000010a
763
764 #define MSR_IDT_MCR0                    0x00000110
765 #define MSR_IDT_MCR1                    0x00000111
766 #define MSR_IDT_MCR2                    0x00000112
767 #define MSR_IDT_MCR3                    0x00000113
768 #define MSR_IDT_MCR4                    0x00000114
769 #define MSR_IDT_MCR5                    0x00000115
770 #define MSR_IDT_MCR6                    0x00000116
771 #define MSR_IDT_MCR7                    0x00000117
772 #define MSR_IDT_MCR_CTRL                0x00000120
773
774 /* VIA Cyrix defined MSRs*/
775 #define MSR_VIA_FCR                     0x00001107
776 #define MSR_VIA_LONGHAUL                0x0000110a
777 #define MSR_VIA_RNG                     0x0000110b
778 #define MSR_VIA_BCR2                    0x00001147
779
780 /* Transmeta defined MSRs */
781 #define MSR_TMTA_LONGRUN_CTRL           0x80868010
782 #define MSR_TMTA_LONGRUN_FLAGS          0x80868011
783 #define MSR_TMTA_LRTI_READOUT           0x80868018
784 #define MSR_TMTA_LRTI_VOLT_MHZ          0x8086801a
785
786 /* Intel defined MSRs. */
787 #define MSR_IA32_P5_MC_ADDR             0x00000000
788 #define MSR_IA32_P5_MC_TYPE             0x00000001
789 #define MSR_IA32_TSC                    0x00000010
790 #define MSR_IA32_PLATFORM_ID            0x00000017
791 #define MSR_IA32_EBL_CR_POWERON         0x0000002a
792 #define MSR_EBC_FREQUENCY_ID            0x0000002c
793 #define MSR_SMI_COUNT                   0x00000034
794
795 /* Referred to as IA32_FEATURE_CONTROL in Intel's SDM. */
796 #define MSR_IA32_FEAT_CTL               0x0000003a
797 #define FEAT_CTL_LOCKED                         BIT(0)
798 #define FEAT_CTL_VMX_ENABLED_INSIDE_SMX         BIT(1)
799 #define FEAT_CTL_VMX_ENABLED_OUTSIDE_SMX        BIT(2)
800 #define FEAT_CTL_SGX_LC_ENABLED                 BIT(17)
801 #define FEAT_CTL_SGX_ENABLED                    BIT(18)
802 #define FEAT_CTL_LMCE_ENABLED                   BIT(20)
803
804 #define MSR_IA32_TSC_ADJUST             0x0000003b
805 #define MSR_IA32_BNDCFGS                0x00000d90
806
807 #define MSR_IA32_BNDCFGS_RSVD           0x00000ffc
808
809 #define MSR_IA32_XFD                    0x000001c4
810 #define MSR_IA32_XFD_ERR                0x000001c5
811 #define MSR_IA32_XSS                    0x00000da0
812
813 #define MSR_IA32_APICBASE               0x0000001b
814 #define MSR_IA32_APICBASE_BSP           (1<<8)
815 #define MSR_IA32_APICBASE_ENABLE        (1<<11)
816 #define MSR_IA32_APICBASE_BASE          (0xfffff<<12)
817
818 #define MSR_IA32_UCODE_WRITE            0x00000079
819 #define MSR_IA32_UCODE_REV              0x0000008b
820
821 /* Intel SGX Launch Enclave Public Key Hash MSRs */
822 #define MSR_IA32_SGXLEPUBKEYHASH0       0x0000008C
823 #define MSR_IA32_SGXLEPUBKEYHASH1       0x0000008D
824 #define MSR_IA32_SGXLEPUBKEYHASH2       0x0000008E
825 #define MSR_IA32_SGXLEPUBKEYHASH3       0x0000008F
826
827 #define MSR_IA32_SMM_MONITOR_CTL        0x0000009b
828 #define MSR_IA32_SMBASE                 0x0000009e
829
830 #define MSR_IA32_PERF_STATUS            0x00000198
831 #define MSR_IA32_PERF_CTL               0x00000199
832 #define INTEL_PERF_CTL_MASK             0xffff
833
834 /* AMD Branch Sampling configuration */
835 #define MSR_AMD_DBG_EXTN_CFG            0xc000010f
836 #define MSR_AMD_SAMP_BR_FROM            0xc0010300
837
838 #define DBG_EXTN_CFG_LBRV2EN            BIT_ULL(6)
839
840 #define MSR_IA32_MPERF                  0x000000e7
841 #define MSR_IA32_APERF                  0x000000e8
842
843 #define MSR_IA32_THERM_CONTROL          0x0000019a
844 #define MSR_IA32_THERM_INTERRUPT        0x0000019b
845
846 #define THERM_INT_HIGH_ENABLE           (1 << 0)
847 #define THERM_INT_LOW_ENABLE            (1 << 1)
848 #define THERM_INT_PLN_ENABLE            (1 << 24)
849
850 #define MSR_IA32_THERM_STATUS           0x0000019c
851
852 #define THERM_STATUS_PROCHOT            (1 << 0)
853 #define THERM_STATUS_POWER_LIMIT        (1 << 10)
854
855 #define MSR_THERM2_CTL                  0x0000019d
856
857 #define MSR_THERM2_CTL_TM_SELECT        (1ULL << 16)
858
859 #define MSR_IA32_MISC_ENABLE            0x000001a0
860
861 #define MSR_IA32_TEMPERATURE_TARGET     0x000001a2
862
863 #define MSR_MISC_FEATURE_CONTROL        0x000001a4
864 #define MSR_MISC_PWR_MGMT               0x000001aa
865
866 #define MSR_IA32_ENERGY_PERF_BIAS       0x000001b0
867 #define ENERGY_PERF_BIAS_PERFORMANCE            0
868 #define ENERGY_PERF_BIAS_BALANCE_PERFORMANCE    4
869 #define ENERGY_PERF_BIAS_NORMAL                 6
870 #define ENERGY_PERF_BIAS_NORMAL_POWERSAVE       7
871 #define ENERGY_PERF_BIAS_BALANCE_POWERSAVE      8
872 #define ENERGY_PERF_BIAS_POWERSAVE              15
873
874 #define MSR_IA32_PACKAGE_THERM_STATUS           0x000001b1
875
876 #define PACKAGE_THERM_STATUS_PROCHOT            (1 << 0)
877 #define PACKAGE_THERM_STATUS_POWER_LIMIT        (1 << 10)
878 #define PACKAGE_THERM_STATUS_HFI_UPDATED        (1 << 26)
879
880 #define MSR_IA32_PACKAGE_THERM_INTERRUPT        0x000001b2
881
882 #define PACKAGE_THERM_INT_HIGH_ENABLE           (1 << 0)
883 #define PACKAGE_THERM_INT_LOW_ENABLE            (1 << 1)
884 #define PACKAGE_THERM_INT_PLN_ENABLE            (1 << 24)
885 #define PACKAGE_THERM_INT_HFI_ENABLE            (1 << 25)
886
887 /* Thermal Thresholds Support */
888 #define THERM_INT_THRESHOLD0_ENABLE    (1 << 15)
889 #define THERM_SHIFT_THRESHOLD0        8
890 #define THERM_MASK_THRESHOLD0          (0x7f << THERM_SHIFT_THRESHOLD0)
891 #define THERM_INT_THRESHOLD1_ENABLE    (1 << 23)
892 #define THERM_SHIFT_THRESHOLD1        16
893 #define THERM_MASK_THRESHOLD1          (0x7f << THERM_SHIFT_THRESHOLD1)
894 #define THERM_STATUS_THRESHOLD0        (1 << 6)
895 #define THERM_LOG_THRESHOLD0           (1 << 7)
896 #define THERM_STATUS_THRESHOLD1        (1 << 8)
897 #define THERM_LOG_THRESHOLD1           (1 << 9)
898
899 /* MISC_ENABLE bits: architectural */
900 #define MSR_IA32_MISC_ENABLE_FAST_STRING_BIT            0
901 #define MSR_IA32_MISC_ENABLE_FAST_STRING                (1ULL << MSR_IA32_MISC_ENABLE_FAST_STRING_BIT)
902 #define MSR_IA32_MISC_ENABLE_TCC_BIT                    1
903 #define MSR_IA32_MISC_ENABLE_TCC                        (1ULL << MSR_IA32_MISC_ENABLE_TCC_BIT)
904 #define MSR_IA32_MISC_ENABLE_EMON_BIT                   7
905 #define MSR_IA32_MISC_ENABLE_EMON                       (1ULL << MSR_IA32_MISC_ENABLE_EMON_BIT)
906 #define MSR_IA32_MISC_ENABLE_BTS_UNAVAIL_BIT            11
907 #define MSR_IA32_MISC_ENABLE_BTS_UNAVAIL                (1ULL << MSR_IA32_MISC_ENABLE_BTS_UNAVAIL_BIT)
908 #define MSR_IA32_MISC_ENABLE_PEBS_UNAVAIL_BIT           12
909 #define MSR_IA32_MISC_ENABLE_PEBS_UNAVAIL               (1ULL << MSR_IA32_MISC_ENABLE_PEBS_UNAVAIL_BIT)
910 #define MSR_IA32_MISC_ENABLE_ENHANCED_SPEEDSTEP_BIT     16
911 #define MSR_IA32_MISC_ENABLE_ENHANCED_SPEEDSTEP         (1ULL << MSR_IA32_MISC_ENABLE_ENHANCED_SPEEDSTEP_BIT)
912 #define MSR_IA32_MISC_ENABLE_MWAIT_BIT                  18
913 #define MSR_IA32_MISC_ENABLE_MWAIT                      (1ULL << MSR_IA32_MISC_ENABLE_MWAIT_BIT)
914 #define MSR_IA32_MISC_ENABLE_LIMIT_CPUID_BIT            22
915 #define MSR_IA32_MISC_ENABLE_LIMIT_CPUID                (1ULL << MSR_IA32_MISC_ENABLE_LIMIT_CPUID_BIT)
916 #define MSR_IA32_MISC_ENABLE_XTPR_DISABLE_BIT           23
917 #define MSR_IA32_MISC_ENABLE_XTPR_DISABLE               (1ULL << MSR_IA32_MISC_ENABLE_XTPR_DISABLE_BIT)
918 #define MSR_IA32_MISC_ENABLE_XD_DISABLE_BIT             34
919 #define MSR_IA32_MISC_ENABLE_XD_DISABLE                 (1ULL << MSR_IA32_MISC_ENABLE_XD_DISABLE_BIT)
920
921 /* MISC_ENABLE bits: model-specific, meaning may vary from core to core */
922 #define MSR_IA32_MISC_ENABLE_X87_COMPAT_BIT             2
923 #define MSR_IA32_MISC_ENABLE_X87_COMPAT                 (1ULL << MSR_IA32_MISC_ENABLE_X87_COMPAT_BIT)
924 #define MSR_IA32_MISC_ENABLE_TM1_BIT                    3
925 #define MSR_IA32_MISC_ENABLE_TM1                        (1ULL << MSR_IA32_MISC_ENABLE_TM1_BIT)
926 #define MSR_IA32_MISC_ENABLE_SPLIT_LOCK_DISABLE_BIT     4
927 #define MSR_IA32_MISC_ENABLE_SPLIT_LOCK_DISABLE         (1ULL << MSR_IA32_MISC_ENABLE_SPLIT_LOCK_DISABLE_BIT)
928 #define MSR_IA32_MISC_ENABLE_L3CACHE_DISABLE_BIT        6
929 #define MSR_IA32_MISC_ENABLE_L3CACHE_DISABLE            (1ULL << MSR_IA32_MISC_ENABLE_L3CACHE_DISABLE_BIT)
930 #define MSR_IA32_MISC_ENABLE_SUPPRESS_LOCK_BIT          8
931 #define MSR_IA32_MISC_ENABLE_SUPPRESS_LOCK              (1ULL << MSR_IA32_MISC_ENABLE_SUPPRESS_LOCK_BIT)
932 #define MSR_IA32_MISC_ENABLE_PREFETCH_DISABLE_BIT       9
933 #define MSR_IA32_MISC_ENABLE_PREFETCH_DISABLE           (1ULL << MSR_IA32_MISC_ENABLE_PREFETCH_DISABLE_BIT)
934 #define MSR_IA32_MISC_ENABLE_FERR_BIT                   10
935 #define MSR_IA32_MISC_ENABLE_FERR                       (1ULL << MSR_IA32_MISC_ENABLE_FERR_BIT)
936 #define MSR_IA32_MISC_ENABLE_FERR_MULTIPLEX_BIT         10
937 #define MSR_IA32_MISC_ENABLE_FERR_MULTIPLEX             (1ULL << MSR_IA32_MISC_ENABLE_FERR_MULTIPLEX_BIT)
938 #define MSR_IA32_MISC_ENABLE_TM2_BIT                    13
939 #define MSR_IA32_MISC_ENABLE_TM2                        (1ULL << MSR_IA32_MISC_ENABLE_TM2_BIT)
940 #define MSR_IA32_MISC_ENABLE_ADJ_PREF_DISABLE_BIT       19
941 #define MSR_IA32_MISC_ENABLE_ADJ_PREF_DISABLE           (1ULL << MSR_IA32_MISC_ENABLE_ADJ_PREF_DISABLE_BIT)
942 #define MSR_IA32_MISC_ENABLE_SPEEDSTEP_LOCK_BIT         20
943 #define MSR_IA32_MISC_ENABLE_SPEEDSTEP_LOCK             (1ULL << MSR_IA32_MISC_ENABLE_SPEEDSTEP_LOCK_BIT)
944 #define MSR_IA32_MISC_ENABLE_L1D_CONTEXT_BIT            24
945 #define MSR_IA32_MISC_ENABLE_L1D_CONTEXT                (1ULL << MSR_IA32_MISC_ENABLE_L1D_CONTEXT_BIT)
946 #define MSR_IA32_MISC_ENABLE_DCU_PREF_DISABLE_BIT       37
947 #define MSR_IA32_MISC_ENABLE_DCU_PREF_DISABLE           (1ULL << MSR_IA32_MISC_ENABLE_DCU_PREF_DISABLE_BIT)
948 #define MSR_IA32_MISC_ENABLE_TURBO_DISABLE_BIT          38
949 #define MSR_IA32_MISC_ENABLE_TURBO_DISABLE              (1ULL << MSR_IA32_MISC_ENABLE_TURBO_DISABLE_BIT)
950 #define MSR_IA32_MISC_ENABLE_IP_PREF_DISABLE_BIT        39
951 #define MSR_IA32_MISC_ENABLE_IP_PREF_DISABLE            (1ULL << MSR_IA32_MISC_ENABLE_IP_PREF_DISABLE_BIT)
952
953 /* MISC_FEATURES_ENABLES non-architectural features */
954 #define MSR_MISC_FEATURES_ENABLES       0x00000140
955
956 #define MSR_MISC_FEATURES_ENABLES_CPUID_FAULT_BIT       0
957 #define MSR_MISC_FEATURES_ENABLES_CPUID_FAULT           BIT_ULL(MSR_MISC_FEATURES_ENABLES_CPUID_FAULT_BIT)
958 #define MSR_MISC_FEATURES_ENABLES_RING3MWAIT_BIT        1
959
960 #define MSR_IA32_TSC_DEADLINE           0x000006E0
961
962
963 #define MSR_TSX_FORCE_ABORT             0x0000010F
964
965 #define MSR_TFA_RTM_FORCE_ABORT_BIT     0
966 #define MSR_TFA_RTM_FORCE_ABORT         BIT_ULL(MSR_TFA_RTM_FORCE_ABORT_BIT)
967 #define MSR_TFA_TSX_CPUID_CLEAR_BIT     1
968 #define MSR_TFA_TSX_CPUID_CLEAR         BIT_ULL(MSR_TFA_TSX_CPUID_CLEAR_BIT)
969 #define MSR_TFA_SDV_ENABLE_RTM_BIT      2
970 #define MSR_TFA_SDV_ENABLE_RTM          BIT_ULL(MSR_TFA_SDV_ENABLE_RTM_BIT)
971
972 /* P4/Xeon+ specific */
973 #define MSR_IA32_MCG_EAX                0x00000180
974 #define MSR_IA32_MCG_EBX                0x00000181
975 #define MSR_IA32_MCG_ECX                0x00000182
976 #define MSR_IA32_MCG_EDX                0x00000183
977 #define MSR_IA32_MCG_ESI                0x00000184
978 #define MSR_IA32_MCG_EDI                0x00000185
979 #define MSR_IA32_MCG_EBP                0x00000186
980 #define MSR_IA32_MCG_ESP                0x00000187
981 #define MSR_IA32_MCG_EFLAGS             0x00000188
982 #define MSR_IA32_MCG_EIP                0x00000189
983 #define MSR_IA32_MCG_RESERVED           0x0000018a
984
985 /* Pentium IV performance counter MSRs */
986 #define MSR_P4_BPU_PERFCTR0             0x00000300
987 #define MSR_P4_BPU_PERFCTR1             0x00000301
988 #define MSR_P4_BPU_PERFCTR2             0x00000302
989 #define MSR_P4_BPU_PERFCTR3             0x00000303
990 #define MSR_P4_MS_PERFCTR0              0x00000304
991 #define MSR_P4_MS_PERFCTR1              0x00000305
992 #define MSR_P4_MS_PERFCTR2              0x00000306
993 #define MSR_P4_MS_PERFCTR3              0x00000307
994 #define MSR_P4_FLAME_PERFCTR0           0x00000308
995 #define MSR_P4_FLAME_PERFCTR1           0x00000309
996 #define MSR_P4_FLAME_PERFCTR2           0x0000030a
997 #define MSR_P4_FLAME_PERFCTR3           0x0000030b
998 #define MSR_P4_IQ_PERFCTR0              0x0000030c
999 #define MSR_P4_IQ_PERFCTR1              0x0000030d
1000 #define MSR_P4_IQ_PERFCTR2              0x0000030e
1001 #define MSR_P4_IQ_PERFCTR3              0x0000030f
1002 #define MSR_P4_IQ_PERFCTR4              0x00000310
1003 #define MSR_P4_IQ_PERFCTR5              0x00000311
1004 #define MSR_P4_BPU_CCCR0                0x00000360
1005 #define MSR_P4_BPU_CCCR1                0x00000361
1006 #define MSR_P4_BPU_CCCR2                0x00000362
1007 #define MSR_P4_BPU_CCCR3                0x00000363
1008 #define MSR_P4_MS_CCCR0                 0x00000364
1009 #define MSR_P4_MS_CCCR1                 0x00000365
1010 #define MSR_P4_MS_CCCR2                 0x00000366
1011 #define MSR_P4_MS_CCCR3                 0x00000367
1012 #define MSR_P4_FLAME_CCCR0              0x00000368
1013 #define MSR_P4_FLAME_CCCR1              0x00000369
1014 #define MSR_P4_FLAME_CCCR2              0x0000036a
1015 #define MSR_P4_FLAME_CCCR3              0x0000036b
1016 #define MSR_P4_IQ_CCCR0                 0x0000036c
1017 #define MSR_P4_IQ_CCCR1                 0x0000036d
1018 #define MSR_P4_IQ_CCCR2                 0x0000036e
1019 #define MSR_P4_IQ_CCCR3                 0x0000036f
1020 #define MSR_P4_IQ_CCCR4                 0x00000370
1021 #define MSR_P4_IQ_CCCR5                 0x00000371
1022 #define MSR_P4_ALF_ESCR0                0x000003ca
1023 #define MSR_P4_ALF_ESCR1                0x000003cb
1024 #define MSR_P4_BPU_ESCR0                0x000003b2
1025 #define MSR_P4_BPU_ESCR1                0x000003b3
1026 #define MSR_P4_BSU_ESCR0                0x000003a0
1027 #define MSR_P4_BSU_ESCR1                0x000003a1
1028 #define MSR_P4_CRU_ESCR0                0x000003b8
1029 #define MSR_P4_CRU_ESCR1                0x000003b9
1030 #define MSR_P4_CRU_ESCR2                0x000003cc
1031 #define MSR_P4_CRU_ESCR3                0x000003cd
1032 #define MSR_P4_CRU_ESCR4                0x000003e0
1033 #define MSR_P4_CRU_ESCR5                0x000003e1
1034 #define MSR_P4_DAC_ESCR0                0x000003a8
1035 #define MSR_P4_DAC_ESCR1                0x000003a9
1036 #define MSR_P4_FIRM_ESCR0               0x000003a4
1037 #define MSR_P4_FIRM_ESCR1               0x000003a5
1038 #define MSR_P4_FLAME_ESCR0              0x000003a6
1039 #define MSR_P4_FLAME_ESCR1              0x000003a7
1040 #define MSR_P4_FSB_ESCR0                0x000003a2
1041 #define MSR_P4_FSB_ESCR1                0x000003a3
1042 #define MSR_P4_IQ_ESCR0                 0x000003ba
1043 #define MSR_P4_IQ_ESCR1                 0x000003bb
1044 #define MSR_P4_IS_ESCR0                 0x000003b4
1045 #define MSR_P4_IS_ESCR1                 0x000003b5
1046 #define MSR_P4_ITLB_ESCR0               0x000003b6
1047 #define MSR_P4_ITLB_ESCR1               0x000003b7
1048 #define MSR_P4_IX_ESCR0                 0x000003c8
1049 #define MSR_P4_IX_ESCR1                 0x000003c9
1050 #define MSR_P4_MOB_ESCR0                0x000003aa
1051 #define MSR_P4_MOB_ESCR1                0x000003ab
1052 #define MSR_P4_MS_ESCR0                 0x000003c0
1053 #define MSR_P4_MS_ESCR1                 0x000003c1
1054 #define MSR_P4_PMH_ESCR0                0x000003ac
1055 #define MSR_P4_PMH_ESCR1                0x000003ad
1056 #define MSR_P4_RAT_ESCR0                0x000003bc
1057 #define MSR_P4_RAT_ESCR1                0x000003bd
1058 #define MSR_P4_SAAT_ESCR0               0x000003ae
1059 #define MSR_P4_SAAT_ESCR1               0x000003af
1060 #define MSR_P4_SSU_ESCR0                0x000003be
1061 #define MSR_P4_SSU_ESCR1                0x000003bf /* guess: not in manual */
1062
1063 #define MSR_P4_TBPU_ESCR0               0x000003c2
1064 #define MSR_P4_TBPU_ESCR1               0x000003c3
1065 #define MSR_P4_TC_ESCR0                 0x000003c4
1066 #define MSR_P4_TC_ESCR1                 0x000003c5
1067 #define MSR_P4_U2L_ESCR0                0x000003b0
1068 #define MSR_P4_U2L_ESCR1                0x000003b1
1069
1070 #define MSR_P4_PEBS_MATRIX_VERT         0x000003f2
1071
1072 /* Intel Core-based CPU performance counters */
1073 #define MSR_CORE_PERF_FIXED_CTR0        0x00000309
1074 #define MSR_CORE_PERF_FIXED_CTR1        0x0000030a
1075 #define MSR_CORE_PERF_FIXED_CTR2        0x0000030b
1076 #define MSR_CORE_PERF_FIXED_CTR3        0x0000030c
1077 #define MSR_CORE_PERF_FIXED_CTR_CTRL    0x0000038d
1078 #define MSR_CORE_PERF_GLOBAL_STATUS     0x0000038e
1079 #define MSR_CORE_PERF_GLOBAL_CTRL       0x0000038f
1080 #define MSR_CORE_PERF_GLOBAL_OVF_CTRL   0x00000390
1081
1082 #define MSR_PERF_METRICS                0x00000329
1083
1084 /* PERF_GLOBAL_OVF_CTL bits */
1085 #define MSR_CORE_PERF_GLOBAL_OVF_CTRL_TRACE_TOPA_PMI_BIT        55
1086 #define MSR_CORE_PERF_GLOBAL_OVF_CTRL_TRACE_TOPA_PMI            (1ULL << MSR_CORE_PERF_GLOBAL_OVF_CTRL_TRACE_TOPA_PMI_BIT)
1087 #define MSR_CORE_PERF_GLOBAL_OVF_CTRL_OVF_BUF_BIT               62
1088 #define MSR_CORE_PERF_GLOBAL_OVF_CTRL_OVF_BUF                   (1ULL <<  MSR_CORE_PERF_GLOBAL_OVF_CTRL_OVF_BUF_BIT)
1089 #define MSR_CORE_PERF_GLOBAL_OVF_CTRL_COND_CHGD_BIT             63
1090 #define MSR_CORE_PERF_GLOBAL_OVF_CTRL_COND_CHGD                 (1ULL << MSR_CORE_PERF_GLOBAL_OVF_CTRL_COND_CHGD_BIT)
1091
1092 /* Geode defined MSRs */
1093 #define MSR_GEODE_BUSCONT_CONF0         0x00001900
1094
1095 /* Intel VT MSRs */
1096 #define MSR_IA32_VMX_BASIC              0x00000480
1097 #define MSR_IA32_VMX_PINBASED_CTLS      0x00000481
1098 #define MSR_IA32_VMX_PROCBASED_CTLS     0x00000482
1099 #define MSR_IA32_VMX_EXIT_CTLS          0x00000483
1100 #define MSR_IA32_VMX_ENTRY_CTLS         0x00000484
1101 #define MSR_IA32_VMX_MISC               0x00000485
1102 #define MSR_IA32_VMX_CR0_FIXED0         0x00000486
1103 #define MSR_IA32_VMX_CR0_FIXED1         0x00000487
1104 #define MSR_IA32_VMX_CR4_FIXED0         0x00000488
1105 #define MSR_IA32_VMX_CR4_FIXED1         0x00000489
1106 #define MSR_IA32_VMX_VMCS_ENUM          0x0000048a
1107 #define MSR_IA32_VMX_PROCBASED_CTLS2    0x0000048b
1108 #define MSR_IA32_VMX_EPT_VPID_CAP       0x0000048c
1109 #define MSR_IA32_VMX_TRUE_PINBASED_CTLS  0x0000048d
1110 #define MSR_IA32_VMX_TRUE_PROCBASED_CTLS 0x0000048e
1111 #define MSR_IA32_VMX_TRUE_EXIT_CTLS      0x0000048f
1112 #define MSR_IA32_VMX_TRUE_ENTRY_CTLS     0x00000490
1113 #define MSR_IA32_VMX_VMFUNC             0x00000491
1114 #define MSR_IA32_VMX_PROCBASED_CTLS3    0x00000492
1115
1116 /* VMX_BASIC bits and bitmasks */
1117 #define VMX_BASIC_VMCS_SIZE_SHIFT       32
1118 #define VMX_BASIC_TRUE_CTLS             (1ULL << 55)
1119 #define VMX_BASIC_64            0x0001000000000000LLU
1120 #define VMX_BASIC_MEM_TYPE_SHIFT        50
1121 #define VMX_BASIC_MEM_TYPE_MASK 0x003c000000000000LLU
1122 #define VMX_BASIC_MEM_TYPE_WB   6LLU
1123 #define VMX_BASIC_INOUT         0x0040000000000000LLU
1124
1125 /* Resctrl MSRs: */
1126 /* - Intel: */
1127 #define MSR_IA32_L3_QOS_CFG             0xc81
1128 #define MSR_IA32_L2_QOS_CFG             0xc82
1129 #define MSR_IA32_QM_EVTSEL              0xc8d
1130 #define MSR_IA32_QM_CTR                 0xc8e
1131 #define MSR_IA32_PQR_ASSOC              0xc8f
1132 #define MSR_IA32_L3_CBM_BASE            0xc90
1133 #define MSR_IA32_L2_CBM_BASE            0xd10
1134 #define MSR_IA32_MBA_THRTL_BASE         0xd50
1135
1136 /* - AMD: */
1137 #define MSR_IA32_MBA_BW_BASE            0xc0000200
1138 #define MSR_IA32_SMBA_BW_BASE           0xc0000280
1139 #define MSR_IA32_EVT_CFG_BASE           0xc0000400
1140
1141 /* MSR_IA32_VMX_MISC bits */
1142 #define MSR_IA32_VMX_MISC_INTEL_PT                 (1ULL << 14)
1143 #define MSR_IA32_VMX_MISC_VMWRITE_SHADOW_RO_FIELDS (1ULL << 29)
1144 #define MSR_IA32_VMX_MISC_PREEMPTION_TIMER_SCALE   0x1F
1145
1146 /* AMD-V MSRs */
1147 #define MSR_VM_CR                       0xc0010114
1148 #define MSR_VM_IGNNE                    0xc0010115
1149 #define MSR_VM_HSAVE_PA                 0xc0010117
1150
1151 #define SVM_VM_CR_VALID_MASK            0x001fULL
1152 #define SVM_VM_CR_SVM_LOCK_MASK         0x0008ULL
1153 #define SVM_VM_CR_SVM_DIS_MASK          0x0010ULL
1154
1155 /* Hardware Feedback Interface */
1156 #define MSR_IA32_HW_FEEDBACK_PTR        0x17d0
1157 #define MSR_IA32_HW_FEEDBACK_CONFIG     0x17d1
1158
1159 /* x2APIC locked status */
1160 #define MSR_IA32_XAPIC_DISABLE_STATUS   0xBD
1161 #define LEGACY_XAPIC_DISABLED           BIT(0) /*
1162                                                 * x2APIC mode is locked and
1163                                                 * disabling x2APIC will cause
1164                                                 * a #GP
1165                                                 */
1166
1167 #endif /* _ASM_X86_MSR_INDEX_H */