Merge tag 'audit-pr-20220321' of git://git.kernel.org/pub/scm/linux/kernel/git/pcmoor...
[linux-2.6-microblaze.git] / include / linux / pci.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 /*
3  *      pci.h
4  *
5  *      PCI defines and function prototypes
6  *      Copyright 1994, Drew Eckhardt
7  *      Copyright 1997--1999 Martin Mares <mj@ucw.cz>
8  *
9  *      PCI Express ASPM defines and function prototypes
10  *      Copyright (c) 2007 Intel Corp.
11  *              Zhang Yanmin (yanmin.zhang@intel.com)
12  *              Shaohua Li (shaohua.li@intel.com)
13  *
14  *      For more information, please consult the following manuals (look at
15  *      http://www.pcisig.com/ for how to get them):
16  *
17  *      PCI BIOS Specification
18  *      PCI Local Bus Specification
19  *      PCI to PCI Bridge Specification
20  *      PCI Express Specification
21  *      PCI System Design Guide
22  */
23 #ifndef LINUX_PCI_H
24 #define LINUX_PCI_H
25
26
27 #include <linux/mod_devicetable.h>
28
29 #include <linux/types.h>
30 #include <linux/init.h>
31 #include <linux/ioport.h>
32 #include <linux/list.h>
33 #include <linux/compiler.h>
34 #include <linux/errno.h>
35 #include <linux/kobject.h>
36 #include <linux/atomic.h>
37 #include <linux/device.h>
38 #include <linux/interrupt.h>
39 #include <linux/io.h>
40 #include <linux/resource_ext.h>
41 #include <uapi/linux/pci.h>
42
43 #include <linux/pci_ids.h>
44
45 #define PCI_STATUS_ERROR_BITS (PCI_STATUS_DETECTED_PARITY  | \
46                                PCI_STATUS_SIG_SYSTEM_ERROR | \
47                                PCI_STATUS_REC_MASTER_ABORT | \
48                                PCI_STATUS_REC_TARGET_ABORT | \
49                                PCI_STATUS_SIG_TARGET_ABORT | \
50                                PCI_STATUS_PARITY)
51
52 /* Number of reset methods used in pci_reset_fn_methods array in pci.c */
53 #define PCI_NUM_RESET_METHODS 7
54
55 #define PCI_RESET_PROBE         true
56 #define PCI_RESET_DO_RESET      false
57
58 /*
59  * The PCI interface treats multi-function devices as independent
60  * devices.  The slot/function address of each device is encoded
61  * in a single byte as follows:
62  *
63  *      7:3 = slot
64  *      2:0 = function
65  *
66  * PCI_DEVFN(), PCI_SLOT(), and PCI_FUNC() are defined in uapi/linux/pci.h.
67  * In the interest of not exposing interfaces to user-space unnecessarily,
68  * the following kernel-only defines are being added here.
69  */
70 #define PCI_DEVID(bus, devfn)   ((((u16)(bus)) << 8) | (devfn))
71 /* return bus from PCI devid = ((u16)bus_number) << 8) | devfn */
72 #define PCI_BUS_NUM(x) (((x) >> 8) & 0xff)
73
74 /* pci_slot represents a physical slot */
75 struct pci_slot {
76         struct pci_bus          *bus;           /* Bus this slot is on */
77         struct list_head        list;           /* Node in list of slots */
78         struct hotplug_slot     *hotplug;       /* Hotplug info (move here) */
79         unsigned char           number;         /* PCI_SLOT(pci_dev->devfn) */
80         struct kobject          kobj;
81 };
82
83 static inline const char *pci_slot_name(const struct pci_slot *slot)
84 {
85         return kobject_name(&slot->kobj);
86 }
87
88 /* File state for mmap()s on /proc/bus/pci/X/Y */
89 enum pci_mmap_state {
90         pci_mmap_io,
91         pci_mmap_mem
92 };
93
94 /* For PCI devices, the region numbers are assigned this way: */
95 enum {
96         /* #0-5: standard PCI resources */
97         PCI_STD_RESOURCES,
98         PCI_STD_RESOURCE_END = PCI_STD_RESOURCES + PCI_STD_NUM_BARS - 1,
99
100         /* #6: expansion ROM resource */
101         PCI_ROM_RESOURCE,
102
103         /* Device-specific resources */
104 #ifdef CONFIG_PCI_IOV
105         PCI_IOV_RESOURCES,
106         PCI_IOV_RESOURCE_END = PCI_IOV_RESOURCES + PCI_SRIOV_NUM_BARS - 1,
107 #endif
108
109 /* PCI-to-PCI (P2P) bridge windows */
110 #define PCI_BRIDGE_IO_WINDOW            (PCI_BRIDGE_RESOURCES + 0)
111 #define PCI_BRIDGE_MEM_WINDOW           (PCI_BRIDGE_RESOURCES + 1)
112 #define PCI_BRIDGE_PREF_MEM_WINDOW      (PCI_BRIDGE_RESOURCES + 2)
113
114 /* CardBus bridge windows */
115 #define PCI_CB_BRIDGE_IO_0_WINDOW       (PCI_BRIDGE_RESOURCES + 0)
116 #define PCI_CB_BRIDGE_IO_1_WINDOW       (PCI_BRIDGE_RESOURCES + 1)
117 #define PCI_CB_BRIDGE_MEM_0_WINDOW      (PCI_BRIDGE_RESOURCES + 2)
118 #define PCI_CB_BRIDGE_MEM_1_WINDOW      (PCI_BRIDGE_RESOURCES + 3)
119
120 /* Total number of bridge resources for P2P and CardBus */
121 #define PCI_BRIDGE_RESOURCE_NUM 4
122
123         /* Resources assigned to buses behind the bridge */
124         PCI_BRIDGE_RESOURCES,
125         PCI_BRIDGE_RESOURCE_END = PCI_BRIDGE_RESOURCES +
126                                   PCI_BRIDGE_RESOURCE_NUM - 1,
127
128         /* Total resources associated with a PCI device */
129         PCI_NUM_RESOURCES,
130
131         /* Preserve this for compatibility */
132         DEVICE_COUNT_RESOURCE = PCI_NUM_RESOURCES,
133 };
134
135 /**
136  * enum pci_interrupt_pin - PCI INTx interrupt values
137  * @PCI_INTERRUPT_UNKNOWN: Unknown or unassigned interrupt
138  * @PCI_INTERRUPT_INTA: PCI INTA pin
139  * @PCI_INTERRUPT_INTB: PCI INTB pin
140  * @PCI_INTERRUPT_INTC: PCI INTC pin
141  * @PCI_INTERRUPT_INTD: PCI INTD pin
142  *
143  * Corresponds to values for legacy PCI INTx interrupts, as can be found in the
144  * PCI_INTERRUPT_PIN register.
145  */
146 enum pci_interrupt_pin {
147         PCI_INTERRUPT_UNKNOWN,
148         PCI_INTERRUPT_INTA,
149         PCI_INTERRUPT_INTB,
150         PCI_INTERRUPT_INTC,
151         PCI_INTERRUPT_INTD,
152 };
153
154 /* The number of legacy PCI INTx interrupts */
155 #define PCI_NUM_INTX    4
156
157 /*
158  * Reading from a device that doesn't respond typically returns ~0.  A
159  * successful read from a device may also return ~0, so you need additional
160  * information to reliably identify errors.
161  */
162 #define PCI_ERROR_RESPONSE              (~0ULL)
163 #define PCI_SET_ERROR_RESPONSE(val)     (*(val) = ((typeof(*(val))) PCI_ERROR_RESPONSE))
164 #define PCI_POSSIBLE_ERROR(val)         ((val) == ((typeof(val)) PCI_ERROR_RESPONSE))
165
166 /*
167  * pci_power_t values must match the bits in the Capabilities PME_Support
168  * and Control/Status PowerState fields in the Power Management capability.
169  */
170 typedef int __bitwise pci_power_t;
171
172 #define PCI_D0          ((pci_power_t __force) 0)
173 #define PCI_D1          ((pci_power_t __force) 1)
174 #define PCI_D2          ((pci_power_t __force) 2)
175 #define PCI_D3hot       ((pci_power_t __force) 3)
176 #define PCI_D3cold      ((pci_power_t __force) 4)
177 #define PCI_UNKNOWN     ((pci_power_t __force) 5)
178 #define PCI_POWER_ERROR ((pci_power_t __force) -1)
179
180 /* Remember to update this when the list above changes! */
181 extern const char *pci_power_names[];
182
183 static inline const char *pci_power_name(pci_power_t state)
184 {
185         return pci_power_names[1 + (__force int) state];
186 }
187
188 /**
189  * typedef pci_channel_state_t
190  *
191  * The pci_channel state describes connectivity between the CPU and
192  * the PCI device.  If some PCI bus between here and the PCI device
193  * has crashed or locked up, this info is reflected here.
194  */
195 typedef unsigned int __bitwise pci_channel_state_t;
196
197 enum {
198         /* I/O channel is in normal state */
199         pci_channel_io_normal = (__force pci_channel_state_t) 1,
200
201         /* I/O to channel is blocked */
202         pci_channel_io_frozen = (__force pci_channel_state_t) 2,
203
204         /* PCI card is dead */
205         pci_channel_io_perm_failure = (__force pci_channel_state_t) 3,
206 };
207
208 typedef unsigned int __bitwise pcie_reset_state_t;
209
210 enum pcie_reset_state {
211         /* Reset is NOT asserted (Use to deassert reset) */
212         pcie_deassert_reset = (__force pcie_reset_state_t) 1,
213
214         /* Use #PERST to reset PCIe device */
215         pcie_warm_reset = (__force pcie_reset_state_t) 2,
216
217         /* Use PCIe Hot Reset to reset device */
218         pcie_hot_reset = (__force pcie_reset_state_t) 3
219 };
220
221 typedef unsigned short __bitwise pci_dev_flags_t;
222 enum pci_dev_flags {
223         /* INTX_DISABLE in PCI_COMMAND register disables MSI too */
224         PCI_DEV_FLAGS_MSI_INTX_DISABLE_BUG = (__force pci_dev_flags_t) (1 << 0),
225         /* Device configuration is irrevocably lost if disabled into D3 */
226         PCI_DEV_FLAGS_NO_D3 = (__force pci_dev_flags_t) (1 << 1),
227         /* Provide indication device is assigned by a Virtual Machine Manager */
228         PCI_DEV_FLAGS_ASSIGNED = (__force pci_dev_flags_t) (1 << 2),
229         /* Flag for quirk use to store if quirk-specific ACS is enabled */
230         PCI_DEV_FLAGS_ACS_ENABLED_QUIRK = (__force pci_dev_flags_t) (1 << 3),
231         /* Use a PCIe-to-PCI bridge alias even if !pci_is_pcie */
232         PCI_DEV_FLAG_PCIE_BRIDGE_ALIAS = (__force pci_dev_flags_t) (1 << 5),
233         /* Do not use bus resets for device */
234         PCI_DEV_FLAGS_NO_BUS_RESET = (__force pci_dev_flags_t) (1 << 6),
235         /* Do not use PM reset even if device advertises NoSoftRst- */
236         PCI_DEV_FLAGS_NO_PM_RESET = (__force pci_dev_flags_t) (1 << 7),
237         /* Get VPD from function 0 VPD */
238         PCI_DEV_FLAGS_VPD_REF_F0 = (__force pci_dev_flags_t) (1 << 8),
239         /* A non-root bridge where translation occurs, stop alias search here */
240         PCI_DEV_FLAGS_BRIDGE_XLATE_ROOT = (__force pci_dev_flags_t) (1 << 9),
241         /* Do not use FLR even if device advertises PCI_AF_CAP */
242         PCI_DEV_FLAGS_NO_FLR_RESET = (__force pci_dev_flags_t) (1 << 10),
243         /* Don't use Relaxed Ordering for TLPs directed at this device */
244         PCI_DEV_FLAGS_NO_RELAXED_ORDERING = (__force pci_dev_flags_t) (1 << 11),
245         /* Device does honor MSI masking despite saying otherwise */
246         PCI_DEV_FLAGS_HAS_MSI_MASKING = (__force pci_dev_flags_t) (1 << 12),
247 };
248
249 enum pci_irq_reroute_variant {
250         INTEL_IRQ_REROUTE_VARIANT = 1,
251         MAX_IRQ_REROUTE_VARIANTS = 3
252 };
253
254 typedef unsigned short __bitwise pci_bus_flags_t;
255 enum pci_bus_flags {
256         PCI_BUS_FLAGS_NO_MSI    = (__force pci_bus_flags_t) 1,
257         PCI_BUS_FLAGS_NO_MMRBC  = (__force pci_bus_flags_t) 2,
258         PCI_BUS_FLAGS_NO_AERSID = (__force pci_bus_flags_t) 4,
259         PCI_BUS_FLAGS_NO_EXTCFG = (__force pci_bus_flags_t) 8,
260 };
261
262 /* Values from Link Status register, PCIe r3.1, sec 7.8.8 */
263 enum pcie_link_width {
264         PCIE_LNK_WIDTH_RESRV    = 0x00,
265         PCIE_LNK_X1             = 0x01,
266         PCIE_LNK_X2             = 0x02,
267         PCIE_LNK_X4             = 0x04,
268         PCIE_LNK_X8             = 0x08,
269         PCIE_LNK_X12            = 0x0c,
270         PCIE_LNK_X16            = 0x10,
271         PCIE_LNK_X32            = 0x20,
272         PCIE_LNK_WIDTH_UNKNOWN  = 0xff,
273 };
274
275 /* See matching string table in pci_speed_string() */
276 enum pci_bus_speed {
277         PCI_SPEED_33MHz                 = 0x00,
278         PCI_SPEED_66MHz                 = 0x01,
279         PCI_SPEED_66MHz_PCIX            = 0x02,
280         PCI_SPEED_100MHz_PCIX           = 0x03,
281         PCI_SPEED_133MHz_PCIX           = 0x04,
282         PCI_SPEED_66MHz_PCIX_ECC        = 0x05,
283         PCI_SPEED_100MHz_PCIX_ECC       = 0x06,
284         PCI_SPEED_133MHz_PCIX_ECC       = 0x07,
285         PCI_SPEED_66MHz_PCIX_266        = 0x09,
286         PCI_SPEED_100MHz_PCIX_266       = 0x0a,
287         PCI_SPEED_133MHz_PCIX_266       = 0x0b,
288         AGP_UNKNOWN                     = 0x0c,
289         AGP_1X                          = 0x0d,
290         AGP_2X                          = 0x0e,
291         AGP_4X                          = 0x0f,
292         AGP_8X                          = 0x10,
293         PCI_SPEED_66MHz_PCIX_533        = 0x11,
294         PCI_SPEED_100MHz_PCIX_533       = 0x12,
295         PCI_SPEED_133MHz_PCIX_533       = 0x13,
296         PCIE_SPEED_2_5GT                = 0x14,
297         PCIE_SPEED_5_0GT                = 0x15,
298         PCIE_SPEED_8_0GT                = 0x16,
299         PCIE_SPEED_16_0GT               = 0x17,
300         PCIE_SPEED_32_0GT               = 0x18,
301         PCIE_SPEED_64_0GT               = 0x19,
302         PCI_SPEED_UNKNOWN               = 0xff,
303 };
304
305 enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev);
306 enum pcie_link_width pcie_get_width_cap(struct pci_dev *dev);
307
308 struct pci_vpd {
309         struct mutex    lock;
310         unsigned int    len;
311         u8              cap;
312 };
313
314 struct irq_affinity;
315 struct pcie_link_state;
316 struct pci_sriov;
317 struct pci_p2pdma;
318 struct rcec_ea;
319
320 /* The pci_dev structure describes PCI devices */
321 struct pci_dev {
322         struct list_head bus_list;      /* Node in per-bus list */
323         struct pci_bus  *bus;           /* Bus this device is on */
324         struct pci_bus  *subordinate;   /* Bus this device bridges to */
325
326         void            *sysdata;       /* Hook for sys-specific extension */
327         struct proc_dir_entry *procent; /* Device entry in /proc/bus/pci */
328         struct pci_slot *slot;          /* Physical slot this device is in */
329
330         unsigned int    devfn;          /* Encoded device & function index */
331         unsigned short  vendor;
332         unsigned short  device;
333         unsigned short  subsystem_vendor;
334         unsigned short  subsystem_device;
335         unsigned int    class;          /* 3 bytes: (base,sub,prog-if) */
336         u8              revision;       /* PCI revision, low byte of class word */
337         u8              hdr_type;       /* PCI header type (`multi' flag masked out) */
338 #ifdef CONFIG_PCIEAER
339         u16             aer_cap;        /* AER capability offset */
340         struct aer_stats *aer_stats;    /* AER stats for this device */
341 #endif
342 #ifdef CONFIG_PCIEPORTBUS
343         struct rcec_ea  *rcec_ea;       /* RCEC cached endpoint association */
344         struct pci_dev  *rcec;          /* Associated RCEC device */
345 #endif
346         u32             devcap;         /* PCIe Device Capabilities */
347         u8              pcie_cap;       /* PCIe capability offset */
348         u8              msi_cap;        /* MSI capability offset */
349         u8              msix_cap;       /* MSI-X capability offset */
350         u8              pcie_mpss:3;    /* PCIe Max Payload Size Supported */
351         u8              rom_base_reg;   /* Config register controlling ROM */
352         u8              pin;            /* Interrupt pin this device uses */
353         u16             pcie_flags_reg; /* Cached PCIe Capabilities Register */
354         unsigned long   *dma_alias_mask;/* Mask of enabled devfn aliases */
355
356         struct pci_driver *driver;      /* Driver bound to this device */
357         u64             dma_mask;       /* Mask of the bits of bus address this
358                                            device implements.  Normally this is
359                                            0xffffffff.  You only need to change
360                                            this if your device has broken DMA
361                                            or supports 64-bit transfers.  */
362
363         struct device_dma_parameters dma_parms;
364
365         pci_power_t     current_state;  /* Current operating state. In ACPI,
366                                            this is D0-D3, D0 being fully
367                                            functional, and D3 being off. */
368         unsigned int    imm_ready:1;    /* Supports Immediate Readiness */
369         u8              pm_cap;         /* PM capability offset */
370         unsigned int    pme_support:5;  /* Bitmask of states from which PME#
371                                            can be generated */
372         unsigned int    pme_poll:1;     /* Poll device's PME status bit */
373         unsigned int    d1_support:1;   /* Low power state D1 is supported */
374         unsigned int    d2_support:1;   /* Low power state D2 is supported */
375         unsigned int    no_d1d2:1;      /* D1 and D2 are forbidden */
376         unsigned int    no_d3cold:1;    /* D3cold is forbidden */
377         unsigned int    bridge_d3:1;    /* Allow D3 for bridge */
378         unsigned int    d3cold_allowed:1;       /* D3cold is allowed by user */
379         unsigned int    mmio_always_on:1;       /* Disallow turning off io/mem
380                                                    decoding during BAR sizing */
381         unsigned int    wakeup_prepared:1;
382         unsigned int    runtime_d3cold:1;       /* Whether go through runtime
383                                                    D3cold, not set for devices
384                                                    powered on/off by the
385                                                    corresponding bridge */
386         unsigned int    skip_bus_pm:1;  /* Internal: Skip bus-level PM */
387         unsigned int    ignore_hotplug:1;       /* Ignore hotplug events */
388         unsigned int    hotplug_user_indicators:1; /* SlotCtl indicators
389                                                       controlled exclusively by
390                                                       user sysfs */
391         unsigned int    clear_retrain_link:1;   /* Need to clear Retrain Link
392                                                    bit manually */
393         unsigned int    d3hot_delay;    /* D3hot->D0 transition time in ms */
394         unsigned int    d3cold_delay;   /* D3cold->D0 transition time in ms */
395
396 #ifdef CONFIG_PCIEASPM
397         struct pcie_link_state  *link_state;    /* ASPM link state */
398         unsigned int    ltr_path:1;     /* Latency Tolerance Reporting
399                                            supported from root to here */
400         u16             l1ss;           /* L1SS Capability pointer */
401 #endif
402         unsigned int    pasid_no_tlp:1;         /* PASID works without TLP Prefix */
403         unsigned int    eetlp_prefix_path:1;    /* End-to-End TLP Prefix */
404
405         pci_channel_state_t error_state;        /* Current connectivity state */
406         struct device   dev;                    /* Generic device interface */
407
408         int             cfg_size;               /* Size of config space */
409
410         /*
411          * Instead of touching interrupt line and base address registers
412          * directly, use the values stored here. They might be different!
413          */
414         unsigned int    irq;
415         struct resource resource[DEVICE_COUNT_RESOURCE]; /* I/O and memory regions + expansion ROMs */
416
417         bool            match_driver;           /* Skip attaching driver */
418
419         unsigned int    transparent:1;          /* Subtractive decode bridge */
420         unsigned int    io_window:1;            /* Bridge has I/O window */
421         unsigned int    pref_window:1;          /* Bridge has pref mem window */
422         unsigned int    pref_64_window:1;       /* Pref mem window is 64-bit */
423         unsigned int    multifunction:1;        /* Multi-function device */
424
425         unsigned int    is_busmaster:1;         /* Is busmaster */
426         unsigned int    no_msi:1;               /* May not use MSI */
427         unsigned int    no_64bit_msi:1;         /* May only use 32-bit MSIs */
428         unsigned int    block_cfg_access:1;     /* Config space access blocked */
429         unsigned int    broken_parity_status:1; /* Generates false positive parity */
430         unsigned int    irq_reroute_variant:2;  /* Needs IRQ rerouting variant */
431         unsigned int    msi_enabled:1;
432         unsigned int    msix_enabled:1;
433         unsigned int    ari_enabled:1;          /* ARI forwarding */
434         unsigned int    ats_enabled:1;          /* Address Translation Svc */
435         unsigned int    pasid_enabled:1;        /* Process Address Space ID */
436         unsigned int    pri_enabled:1;          /* Page Request Interface */
437         unsigned int    is_managed:1;           /* Managed via devres */
438         unsigned int    is_msi_managed:1;       /* MSI release via devres installed */
439         unsigned int    needs_freset:1;         /* Requires fundamental reset */
440         unsigned int    state_saved:1;
441         unsigned int    is_physfn:1;
442         unsigned int    is_virtfn:1;
443         unsigned int    is_hotplug_bridge:1;
444         unsigned int    shpc_managed:1;         /* SHPC owned by shpchp */
445         unsigned int    is_thunderbolt:1;       /* Thunderbolt controller */
446         /*
447          * Devices marked being untrusted are the ones that can potentially
448          * execute DMA attacks and similar. They are typically connected
449          * through external ports such as Thunderbolt but not limited to
450          * that. When an IOMMU is enabled they should be getting full
451          * mappings to make sure they cannot access arbitrary memory.
452          */
453         unsigned int    untrusted:1;
454         /*
455          * Info from the platform, e.g., ACPI or device tree, may mark a
456          * device as "external-facing".  An external-facing device is
457          * itself internal but devices downstream from it are external.
458          */
459         unsigned int    external_facing:1;
460         unsigned int    broken_intx_masking:1;  /* INTx masking can't be used */
461         unsigned int    io_window_1k:1;         /* Intel bridge 1K I/O windows */
462         unsigned int    irq_managed:1;
463         unsigned int    non_compliant_bars:1;   /* Broken BARs; ignore them */
464         unsigned int    is_probed:1;            /* Device probing in progress */
465         unsigned int    link_active_reporting:1;/* Device capable of reporting link active */
466         unsigned int    no_vf_scan:1;           /* Don't scan for VFs after IOV enablement */
467         unsigned int    no_command_memory:1;    /* No PCI_COMMAND_MEMORY */
468         unsigned int    rom_bar_overlap:1;      /* ROM BAR disable broken */
469         pci_dev_flags_t dev_flags;
470         atomic_t        enable_cnt;     /* pci_enable_device has been called */
471
472         u32             saved_config_space[16]; /* Config space saved at suspend time */
473         struct hlist_head saved_cap_space;
474         int             rom_attr_enabled;       /* Display of ROM attribute enabled? */
475         struct bin_attribute *res_attr[DEVICE_COUNT_RESOURCE]; /* sysfs file for resources */
476         struct bin_attribute *res_attr_wc[DEVICE_COUNT_RESOURCE]; /* sysfs file for WC mapping of resources */
477
478 #ifdef CONFIG_HOTPLUG_PCI_PCIE
479         unsigned int    broken_cmd_compl:1;     /* No compl for some cmds */
480 #endif
481 #ifdef CONFIG_PCIE_PTM
482         unsigned int    ptm_root:1;
483         unsigned int    ptm_enabled:1;
484         u8              ptm_granularity;
485 #endif
486 #ifdef CONFIG_PCI_MSI
487         void __iomem    *msix_base;
488         raw_spinlock_t  msi_lock;
489 #endif
490         struct pci_vpd  vpd;
491 #ifdef CONFIG_PCIE_DPC
492         u16             dpc_cap;
493         unsigned int    dpc_rp_extensions:1;
494         u8              dpc_rp_log_size;
495 #endif
496 #ifdef CONFIG_PCI_ATS
497         union {
498                 struct pci_sriov        *sriov;         /* PF: SR-IOV info */
499                 struct pci_dev          *physfn;        /* VF: related PF */
500         };
501         u16             ats_cap;        /* ATS Capability offset */
502         u8              ats_stu;        /* ATS Smallest Translation Unit */
503 #endif
504 #ifdef CONFIG_PCI_PRI
505         u16             pri_cap;        /* PRI Capability offset */
506         u32             pri_reqs_alloc; /* Number of PRI requests allocated */
507         unsigned int    pasid_required:1; /* PRG Response PASID Required */
508 #endif
509 #ifdef CONFIG_PCI_PASID
510         u16             pasid_cap;      /* PASID Capability offset */
511         u16             pasid_features;
512 #endif
513 #ifdef CONFIG_PCI_P2PDMA
514         struct pci_p2pdma __rcu *p2pdma;
515 #endif
516         u16             acs_cap;        /* ACS Capability offset */
517         phys_addr_t     rom;            /* Physical address if not from BAR */
518         size_t          romlen;         /* Length if not from BAR */
519         char            *driver_override; /* Driver name to force a match */
520
521         unsigned long   priv_flags;     /* Private flags for the PCI driver */
522
523         /* These methods index pci_reset_fn_methods[] */
524         u8 reset_methods[PCI_NUM_RESET_METHODS]; /* In priority order */
525 };
526
527 static inline struct pci_dev *pci_physfn(struct pci_dev *dev)
528 {
529 #ifdef CONFIG_PCI_IOV
530         if (dev->is_virtfn)
531                 dev = dev->physfn;
532 #endif
533         return dev;
534 }
535
536 struct pci_dev *pci_alloc_dev(struct pci_bus *bus);
537
538 #define to_pci_dev(n) container_of(n, struct pci_dev, dev)
539 #define for_each_pci_dev(d) while ((d = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, d)) != NULL)
540
541 static inline int pci_channel_offline(struct pci_dev *pdev)
542 {
543         return (pdev->error_state != pci_channel_io_normal);
544 }
545
546 /*
547  * Currently in ACPI spec, for each PCI host bridge, PCI Segment
548  * Group number is limited to a 16-bit value, therefore (int)-1 is
549  * not a valid PCI domain number, and can be used as a sentinel
550  * value indicating ->domain_nr is not set by the driver (and
551  * CONFIG_PCI_DOMAINS_GENERIC=y archs will set it with
552  * pci_bus_find_domain_nr()).
553  */
554 #define PCI_DOMAIN_NR_NOT_SET (-1)
555
556 struct pci_host_bridge {
557         struct device   dev;
558         struct pci_bus  *bus;           /* Root bus */
559         struct pci_ops  *ops;
560         struct pci_ops  *child_ops;
561         void            *sysdata;
562         int             busnr;
563         int             domain_nr;
564         struct list_head windows;       /* resource_entry */
565         struct list_head dma_ranges;    /* dma ranges resource list */
566         u8 (*swizzle_irq)(struct pci_dev *, u8 *); /* Platform IRQ swizzler */
567         int (*map_irq)(const struct pci_dev *, u8, u8);
568         void (*release_fn)(struct pci_host_bridge *);
569         void            *release_data;
570         unsigned int    ignore_reset_delay:1;   /* For entire hierarchy */
571         unsigned int    no_ext_tags:1;          /* No Extended Tags */
572         unsigned int    native_aer:1;           /* OS may use PCIe AER */
573         unsigned int    native_pcie_hotplug:1;  /* OS may use PCIe hotplug */
574         unsigned int    native_shpc_hotplug:1;  /* OS may use SHPC hotplug */
575         unsigned int    native_pme:1;           /* OS may use PCIe PME */
576         unsigned int    native_ltr:1;           /* OS may use PCIe LTR */
577         unsigned int    native_dpc:1;           /* OS may use PCIe DPC */
578         unsigned int    preserve_config:1;      /* Preserve FW resource setup */
579         unsigned int    size_windows:1;         /* Enable root bus sizing */
580         unsigned int    msi_domain:1;           /* Bridge wants MSI domain */
581
582         /* Resource alignment requirements */
583         resource_size_t (*align_resource)(struct pci_dev *dev,
584                         const struct resource *res,
585                         resource_size_t start,
586                         resource_size_t size,
587                         resource_size_t align);
588         unsigned long   private[] ____cacheline_aligned;
589 };
590
591 #define to_pci_host_bridge(n) container_of(n, struct pci_host_bridge, dev)
592
593 static inline void *pci_host_bridge_priv(struct pci_host_bridge *bridge)
594 {
595         return (void *)bridge->private;
596 }
597
598 static inline struct pci_host_bridge *pci_host_bridge_from_priv(void *priv)
599 {
600         return container_of(priv, struct pci_host_bridge, private);
601 }
602
603 struct pci_host_bridge *pci_alloc_host_bridge(size_t priv);
604 struct pci_host_bridge *devm_pci_alloc_host_bridge(struct device *dev,
605                                                    size_t priv);
606 void pci_free_host_bridge(struct pci_host_bridge *bridge);
607 struct pci_host_bridge *pci_find_host_bridge(struct pci_bus *bus);
608
609 void pci_set_host_bridge_release(struct pci_host_bridge *bridge,
610                                  void (*release_fn)(struct pci_host_bridge *),
611                                  void *release_data);
612
613 int pcibios_root_bridge_prepare(struct pci_host_bridge *bridge);
614
615 /*
616  * The first PCI_BRIDGE_RESOURCE_NUM PCI bus resources (those that correspond
617  * to P2P or CardBus bridge windows) go in a table.  Additional ones (for
618  * buses below host bridges or subtractive decode bridges) go in the list.
619  * Use pci_bus_for_each_resource() to iterate through all the resources.
620  */
621
622 /*
623  * PCI_SUBTRACTIVE_DECODE means the bridge forwards the window implicitly
624  * and there's no way to program the bridge with the details of the window.
625  * This does not apply to ACPI _CRS windows, even with the _DEC subtractive-
626  * decode bit set, because they are explicit and can be programmed with _SRS.
627  */
628 #define PCI_SUBTRACTIVE_DECODE  0x1
629
630 struct pci_bus_resource {
631         struct list_head        list;
632         struct resource         *res;
633         unsigned int            flags;
634 };
635
636 #define PCI_REGION_FLAG_MASK    0x0fU   /* These bits of resource flags tell us the PCI region flags */
637
638 struct pci_bus {
639         struct list_head node;          /* Node in list of buses */
640         struct pci_bus  *parent;        /* Parent bus this bridge is on */
641         struct list_head children;      /* List of child buses */
642         struct list_head devices;       /* List of devices on this bus */
643         struct pci_dev  *self;          /* Bridge device as seen by parent */
644         struct list_head slots;         /* List of slots on this bus;
645                                            protected by pci_slot_mutex */
646         struct resource *resource[PCI_BRIDGE_RESOURCE_NUM];
647         struct list_head resources;     /* Address space routed to this bus */
648         struct resource busn_res;       /* Bus numbers routed to this bus */
649
650         struct pci_ops  *ops;           /* Configuration access functions */
651         void            *sysdata;       /* Hook for sys-specific extension */
652         struct proc_dir_entry *procdir; /* Directory entry in /proc/bus/pci */
653
654         unsigned char   number;         /* Bus number */
655         unsigned char   primary;        /* Number of primary bridge */
656         unsigned char   max_bus_speed;  /* enum pci_bus_speed */
657         unsigned char   cur_bus_speed;  /* enum pci_bus_speed */
658 #ifdef CONFIG_PCI_DOMAINS_GENERIC
659         int             domain_nr;
660 #endif
661
662         char            name[48];
663
664         unsigned short  bridge_ctl;     /* Manage NO_ISA/FBB/et al behaviors */
665         pci_bus_flags_t bus_flags;      /* Inherited by child buses */
666         struct device           *bridge;
667         struct device           dev;
668         struct bin_attribute    *legacy_io;     /* Legacy I/O for this bus */
669         struct bin_attribute    *legacy_mem;    /* Legacy mem */
670         unsigned int            is_added:1;
671 };
672
673 #define to_pci_bus(n)   container_of(n, struct pci_bus, dev)
674
675 static inline u16 pci_dev_id(struct pci_dev *dev)
676 {
677         return PCI_DEVID(dev->bus->number, dev->devfn);
678 }
679
680 /*
681  * Returns true if the PCI bus is root (behind host-PCI bridge),
682  * false otherwise
683  *
684  * Some code assumes that "bus->self == NULL" means that bus is a root bus.
685  * This is incorrect because "virtual" buses added for SR-IOV (via
686  * virtfn_add_bus()) have "bus->self == NULL" but are not root buses.
687  */
688 static inline bool pci_is_root_bus(struct pci_bus *pbus)
689 {
690         return !(pbus->parent);
691 }
692
693 /**
694  * pci_is_bridge - check if the PCI device is a bridge
695  * @dev: PCI device
696  *
697  * Return true if the PCI device is bridge whether it has subordinate
698  * or not.
699  */
700 static inline bool pci_is_bridge(struct pci_dev *dev)
701 {
702         return dev->hdr_type == PCI_HEADER_TYPE_BRIDGE ||
703                 dev->hdr_type == PCI_HEADER_TYPE_CARDBUS;
704 }
705
706 #define for_each_pci_bridge(dev, bus)                           \
707         list_for_each_entry(dev, &bus->devices, bus_list)       \
708                 if (!pci_is_bridge(dev)) {} else
709
710 static inline struct pci_dev *pci_upstream_bridge(struct pci_dev *dev)
711 {
712         dev = pci_physfn(dev);
713         if (pci_is_root_bus(dev->bus))
714                 return NULL;
715
716         return dev->bus->self;
717 }
718
719 #ifdef CONFIG_PCI_MSI
720 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev)
721 {
722         return pci_dev->msi_enabled || pci_dev->msix_enabled;
723 }
724 #else
725 static inline bool pci_dev_msi_enabled(struct pci_dev *pci_dev) { return false; }
726 #endif
727
728 /* Error values that may be returned by PCI functions */
729 #define PCIBIOS_SUCCESSFUL              0x00
730 #define PCIBIOS_FUNC_NOT_SUPPORTED      0x81
731 #define PCIBIOS_BAD_VENDOR_ID           0x83
732 #define PCIBIOS_DEVICE_NOT_FOUND        0x86
733 #define PCIBIOS_BAD_REGISTER_NUMBER     0x87
734 #define PCIBIOS_SET_FAILED              0x88
735 #define PCIBIOS_BUFFER_TOO_SMALL        0x89
736
737 /* Translate above to generic errno for passing back through non-PCI code */
738 static inline int pcibios_err_to_errno(int err)
739 {
740         if (err <= PCIBIOS_SUCCESSFUL)
741                 return err; /* Assume already errno */
742
743         switch (err) {
744         case PCIBIOS_FUNC_NOT_SUPPORTED:
745                 return -ENOENT;
746         case PCIBIOS_BAD_VENDOR_ID:
747                 return -ENOTTY;
748         case PCIBIOS_DEVICE_NOT_FOUND:
749                 return -ENODEV;
750         case PCIBIOS_BAD_REGISTER_NUMBER:
751                 return -EFAULT;
752         case PCIBIOS_SET_FAILED:
753                 return -EIO;
754         case PCIBIOS_BUFFER_TOO_SMALL:
755                 return -ENOSPC;
756         }
757
758         return -ERANGE;
759 }
760
761 /* Low-level architecture-dependent routines */
762
763 struct pci_ops {
764         int (*add_bus)(struct pci_bus *bus);
765         void (*remove_bus)(struct pci_bus *bus);
766         void __iomem *(*map_bus)(struct pci_bus *bus, unsigned int devfn, int where);
767         int (*read)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 *val);
768         int (*write)(struct pci_bus *bus, unsigned int devfn, int where, int size, u32 val);
769 };
770
771 /*
772  * ACPI needs to be able to access PCI config space before we've done a
773  * PCI bus scan and created pci_bus structures.
774  */
775 int raw_pci_read(unsigned int domain, unsigned int bus, unsigned int devfn,
776                  int reg, int len, u32 *val);
777 int raw_pci_write(unsigned int domain, unsigned int bus, unsigned int devfn,
778                   int reg, int len, u32 val);
779
780 #ifdef CONFIG_ARCH_DMA_ADDR_T_64BIT
781 typedef u64 pci_bus_addr_t;
782 #else
783 typedef u32 pci_bus_addr_t;
784 #endif
785
786 struct pci_bus_region {
787         pci_bus_addr_t  start;
788         pci_bus_addr_t  end;
789 };
790
791 struct pci_dynids {
792         spinlock_t              lock;   /* Protects list, index */
793         struct list_head        list;   /* For IDs added at runtime */
794 };
795
796
797 /*
798  * PCI Error Recovery System (PCI-ERS).  If a PCI device driver provides
799  * a set of callbacks in struct pci_error_handlers, that device driver
800  * will be notified of PCI bus errors, and will be driven to recovery
801  * when an error occurs.
802  */
803
804 typedef unsigned int __bitwise pci_ers_result_t;
805
806 enum pci_ers_result {
807         /* No result/none/not supported in device driver */
808         PCI_ERS_RESULT_NONE = (__force pci_ers_result_t) 1,
809
810         /* Device driver can recover without slot reset */
811         PCI_ERS_RESULT_CAN_RECOVER = (__force pci_ers_result_t) 2,
812
813         /* Device driver wants slot to be reset */
814         PCI_ERS_RESULT_NEED_RESET = (__force pci_ers_result_t) 3,
815
816         /* Device has completely failed, is unrecoverable */
817         PCI_ERS_RESULT_DISCONNECT = (__force pci_ers_result_t) 4,
818
819         /* Device driver is fully recovered and operational */
820         PCI_ERS_RESULT_RECOVERED = (__force pci_ers_result_t) 5,
821
822         /* No AER capabilities registered for the driver */
823         PCI_ERS_RESULT_NO_AER_DRIVER = (__force pci_ers_result_t) 6,
824 };
825
826 /* PCI bus error event callbacks */
827 struct pci_error_handlers {
828         /* PCI bus error detected on this device */
829         pci_ers_result_t (*error_detected)(struct pci_dev *dev,
830                                            pci_channel_state_t error);
831
832         /* MMIO has been re-enabled, but not DMA */
833         pci_ers_result_t (*mmio_enabled)(struct pci_dev *dev);
834
835         /* PCI slot has been reset */
836         pci_ers_result_t (*slot_reset)(struct pci_dev *dev);
837
838         /* PCI function reset prepare or completed */
839         void (*reset_prepare)(struct pci_dev *dev);
840         void (*reset_done)(struct pci_dev *dev);
841
842         /* Device driver may resume normal operations */
843         void (*resume)(struct pci_dev *dev);
844 };
845
846
847 struct module;
848
849 /**
850  * struct pci_driver - PCI driver structure
851  * @node:       List of driver structures.
852  * @name:       Driver name.
853  * @id_table:   Pointer to table of device IDs the driver is
854  *              interested in.  Most drivers should export this
855  *              table using MODULE_DEVICE_TABLE(pci,...).
856  * @probe:      This probing function gets called (during execution
857  *              of pci_register_driver() for already existing
858  *              devices or later if a new device gets inserted) for
859  *              all PCI devices which match the ID table and are not
860  *              "owned" by the other drivers yet. This function gets
861  *              passed a "struct pci_dev \*" for each device whose
862  *              entry in the ID table matches the device. The probe
863  *              function returns zero when the driver chooses to
864  *              take "ownership" of the device or an error code
865  *              (negative number) otherwise.
866  *              The probe function always gets called from process
867  *              context, so it can sleep.
868  * @remove:     The remove() function gets called whenever a device
869  *              being handled by this driver is removed (either during
870  *              deregistration of the driver or when it's manually
871  *              pulled out of a hot-pluggable slot).
872  *              The remove function always gets called from process
873  *              context, so it can sleep.
874  * @suspend:    Put device into low power state.
875  * @resume:     Wake device from low power state.
876  *              (Please see Documentation/power/pci.rst for descriptions
877  *              of PCI Power Management and the related functions.)
878  * @shutdown:   Hook into reboot_notifier_list (kernel/sys.c).
879  *              Intended to stop any idling DMA operations.
880  *              Useful for enabling wake-on-lan (NIC) or changing
881  *              the power state of a device before reboot.
882  *              e.g. drivers/net/e100.c.
883  * @sriov_configure: Optional driver callback to allow configuration of
884  *              number of VFs to enable via sysfs "sriov_numvfs" file.
885  * @sriov_set_msix_vec_count: PF Driver callback to change number of MSI-X
886  *              vectors on a VF. Triggered via sysfs "sriov_vf_msix_count".
887  *              This will change MSI-X Table Size in the VF Message Control
888  *              registers.
889  * @sriov_get_vf_total_msix: PF driver callback to get the total number of
890  *              MSI-X vectors available for distribution to the VFs.
891  * @err_handler: See Documentation/PCI/pci-error-recovery.rst
892  * @groups:     Sysfs attribute groups.
893  * @dev_groups: Attributes attached to the device that will be
894  *              created once it is bound to the driver.
895  * @driver:     Driver model structure.
896  * @dynids:     List of dynamically added device IDs.
897  */
898 struct pci_driver {
899         struct list_head        node;
900         const char              *name;
901         const struct pci_device_id *id_table;   /* Must be non-NULL for probe to be called */
902         int  (*probe)(struct pci_dev *dev, const struct pci_device_id *id);     /* New device inserted */
903         void (*remove)(struct pci_dev *dev);    /* Device removed (NULL if not a hot-plug capable driver) */
904         int  (*suspend)(struct pci_dev *dev, pm_message_t state);       /* Device suspended */
905         int  (*resume)(struct pci_dev *dev);    /* Device woken up */
906         void (*shutdown)(struct pci_dev *dev);
907         int  (*sriov_configure)(struct pci_dev *dev, int num_vfs); /* On PF */
908         int  (*sriov_set_msix_vec_count)(struct pci_dev *vf, int msix_vec_count); /* On PF */
909         u32  (*sriov_get_vf_total_msix)(struct pci_dev *pf);
910         const struct pci_error_handlers *err_handler;
911         const struct attribute_group **groups;
912         const struct attribute_group **dev_groups;
913         struct device_driver    driver;
914         struct pci_dynids       dynids;
915 };
916
917 static inline struct pci_driver *to_pci_driver(struct device_driver *drv)
918 {
919     return drv ? container_of(drv, struct pci_driver, driver) : NULL;
920 }
921
922 /**
923  * PCI_DEVICE - macro used to describe a specific PCI device
924  * @vend: the 16 bit PCI Vendor ID
925  * @dev: the 16 bit PCI Device ID
926  *
927  * This macro is used to create a struct pci_device_id that matches a
928  * specific device.  The subvendor and subdevice fields will be set to
929  * PCI_ANY_ID.
930  */
931 #define PCI_DEVICE(vend,dev) \
932         .vendor = (vend), .device = (dev), \
933         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
934
935 /**
936  * PCI_DEVICE_DRIVER_OVERRIDE - macro used to describe a PCI device with
937  *                              override_only flags.
938  * @vend: the 16 bit PCI Vendor ID
939  * @dev: the 16 bit PCI Device ID
940  * @driver_override: the 32 bit PCI Device override_only
941  *
942  * This macro is used to create a struct pci_device_id that matches only a
943  * driver_override device. The subvendor and subdevice fields will be set to
944  * PCI_ANY_ID.
945  */
946 #define PCI_DEVICE_DRIVER_OVERRIDE(vend, dev, driver_override) \
947         .vendor = (vend), .device = (dev), .subvendor = PCI_ANY_ID, \
948         .subdevice = PCI_ANY_ID, .override_only = (driver_override)
949
950 /**
951  * PCI_DRIVER_OVERRIDE_DEVICE_VFIO - macro used to describe a VFIO
952  *                                   "driver_override" PCI device.
953  * @vend: the 16 bit PCI Vendor ID
954  * @dev: the 16 bit PCI Device ID
955  *
956  * This macro is used to create a struct pci_device_id that matches a
957  * specific device. The subvendor and subdevice fields will be set to
958  * PCI_ANY_ID and the driver_override will be set to
959  * PCI_ID_F_VFIO_DRIVER_OVERRIDE.
960  */
961 #define PCI_DRIVER_OVERRIDE_DEVICE_VFIO(vend, dev) \
962         PCI_DEVICE_DRIVER_OVERRIDE(vend, dev, PCI_ID_F_VFIO_DRIVER_OVERRIDE)
963
964 /**
965  * PCI_DEVICE_SUB - macro used to describe a specific PCI device with subsystem
966  * @vend: the 16 bit PCI Vendor ID
967  * @dev: the 16 bit PCI Device ID
968  * @subvend: the 16 bit PCI Subvendor ID
969  * @subdev: the 16 bit PCI Subdevice ID
970  *
971  * This macro is used to create a struct pci_device_id that matches a
972  * specific device with subsystem information.
973  */
974 #define PCI_DEVICE_SUB(vend, dev, subvend, subdev) \
975         .vendor = (vend), .device = (dev), \
976         .subvendor = (subvend), .subdevice = (subdev)
977
978 /**
979  * PCI_DEVICE_CLASS - macro used to describe a specific PCI device class
980  * @dev_class: the class, subclass, prog-if triple for this device
981  * @dev_class_mask: the class mask for this device
982  *
983  * This macro is used to create a struct pci_device_id that matches a
984  * specific PCI class.  The vendor, device, subvendor, and subdevice
985  * fields will be set to PCI_ANY_ID.
986  */
987 #define PCI_DEVICE_CLASS(dev_class,dev_class_mask) \
988         .class = (dev_class), .class_mask = (dev_class_mask), \
989         .vendor = PCI_ANY_ID, .device = PCI_ANY_ID, \
990         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID
991
992 /**
993  * PCI_VDEVICE - macro used to describe a specific PCI device in short form
994  * @vend: the vendor name
995  * @dev: the 16 bit PCI Device ID
996  *
997  * This macro is used to create a struct pci_device_id that matches a
998  * specific PCI device.  The subvendor, and subdevice fields will be set
999  * to PCI_ANY_ID. The macro allows the next field to follow as the device
1000  * private data.
1001  */
1002 #define PCI_VDEVICE(vend, dev) \
1003         .vendor = PCI_VENDOR_ID_##vend, .device = (dev), \
1004         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID, 0, 0
1005
1006 /**
1007  * PCI_DEVICE_DATA - macro used to describe a specific PCI device in very short form
1008  * @vend: the vendor name (without PCI_VENDOR_ID_ prefix)
1009  * @dev: the device name (without PCI_DEVICE_ID_<vend>_ prefix)
1010  * @data: the driver data to be filled
1011  *
1012  * This macro is used to create a struct pci_device_id that matches a
1013  * specific PCI device.  The subvendor, and subdevice fields will be set
1014  * to PCI_ANY_ID.
1015  */
1016 #define PCI_DEVICE_DATA(vend, dev, data) \
1017         .vendor = PCI_VENDOR_ID_##vend, .device = PCI_DEVICE_ID_##vend##_##dev, \
1018         .subvendor = PCI_ANY_ID, .subdevice = PCI_ANY_ID, 0, 0, \
1019         .driver_data = (kernel_ulong_t)(data)
1020
1021 enum {
1022         PCI_REASSIGN_ALL_RSRC   = 0x00000001,   /* Ignore firmware setup */
1023         PCI_REASSIGN_ALL_BUS    = 0x00000002,   /* Reassign all bus numbers */
1024         PCI_PROBE_ONLY          = 0x00000004,   /* Use existing setup */
1025         PCI_CAN_SKIP_ISA_ALIGN  = 0x00000008,   /* Don't do ISA alignment */
1026         PCI_ENABLE_PROC_DOMAINS = 0x00000010,   /* Enable domains in /proc */
1027         PCI_COMPAT_DOMAIN_0     = 0x00000020,   /* ... except domain 0 */
1028         PCI_SCAN_ALL_PCIE_DEVS  = 0x00000040,   /* Scan all, not just dev 0 */
1029 };
1030
1031 #define PCI_IRQ_LEGACY          (1 << 0) /* Allow legacy interrupts */
1032 #define PCI_IRQ_MSI             (1 << 1) /* Allow MSI interrupts */
1033 #define PCI_IRQ_MSIX            (1 << 2) /* Allow MSI-X interrupts */
1034 #define PCI_IRQ_AFFINITY        (1 << 3) /* Auto-assign affinity */
1035
1036 /* These external functions are only available when PCI support is enabled */
1037 #ifdef CONFIG_PCI
1038
1039 extern unsigned int pci_flags;
1040
1041 static inline void pci_set_flags(int flags) { pci_flags = flags; }
1042 static inline void pci_add_flags(int flags) { pci_flags |= flags; }
1043 static inline void pci_clear_flags(int flags) { pci_flags &= ~flags; }
1044 static inline int pci_has_flag(int flag) { return pci_flags & flag; }
1045
1046 void pcie_bus_configure_settings(struct pci_bus *bus);
1047
1048 enum pcie_bus_config_types {
1049         PCIE_BUS_TUNE_OFF,      /* Don't touch MPS at all */
1050         PCIE_BUS_DEFAULT,       /* Ensure MPS matches upstream bridge */
1051         PCIE_BUS_SAFE,          /* Use largest MPS boot-time devices support */
1052         PCIE_BUS_PERFORMANCE,   /* Use MPS and MRRS for best performance */
1053         PCIE_BUS_PEER2PEER,     /* Set MPS = 128 for all devices */
1054 };
1055
1056 extern enum pcie_bus_config_types pcie_bus_config;
1057
1058 extern struct bus_type pci_bus_type;
1059
1060 /* Do NOT directly access these two variables, unless you are arch-specific PCI
1061  * code, or PCI core code. */
1062 extern struct list_head pci_root_buses; /* List of all known PCI buses */
1063 /* Some device drivers need know if PCI is initiated */
1064 int no_pci_devices(void);
1065
1066 void pcibios_resource_survey_bus(struct pci_bus *bus);
1067 void pcibios_bus_add_device(struct pci_dev *pdev);
1068 void pcibios_add_bus(struct pci_bus *bus);
1069 void pcibios_remove_bus(struct pci_bus *bus);
1070 void pcibios_fixup_bus(struct pci_bus *);
1071 int __must_check pcibios_enable_device(struct pci_dev *, int mask);
1072 /* Architecture-specific versions may override this (weak) */
1073 char *pcibios_setup(char *str);
1074
1075 /* Used only when drivers/pci/setup.c is used */
1076 resource_size_t pcibios_align_resource(void *, const struct resource *,
1077                                 resource_size_t,
1078                                 resource_size_t);
1079
1080 /* Weak but can be overridden by arch */
1081 void pci_fixup_cardbus(struct pci_bus *);
1082
1083 /* Generic PCI functions used internally */
1084
1085 void pcibios_resource_to_bus(struct pci_bus *bus, struct pci_bus_region *region,
1086                              struct resource *res);
1087 void pcibios_bus_to_resource(struct pci_bus *bus, struct resource *res,
1088                              struct pci_bus_region *region);
1089 void pcibios_scan_specific_bus(int busn);
1090 struct pci_bus *pci_find_bus(int domain, int busnr);
1091 void pci_bus_add_devices(const struct pci_bus *bus);
1092 struct pci_bus *pci_scan_bus(int bus, struct pci_ops *ops, void *sysdata);
1093 struct pci_bus *pci_create_root_bus(struct device *parent, int bus,
1094                                     struct pci_ops *ops, void *sysdata,
1095                                     struct list_head *resources);
1096 int pci_host_probe(struct pci_host_bridge *bridge);
1097 int pci_bus_insert_busn_res(struct pci_bus *b, int bus, int busmax);
1098 int pci_bus_update_busn_res_end(struct pci_bus *b, int busmax);
1099 void pci_bus_release_busn_res(struct pci_bus *b);
1100 struct pci_bus *pci_scan_root_bus(struct device *parent, int bus,
1101                                   struct pci_ops *ops, void *sysdata,
1102                                   struct list_head *resources);
1103 int pci_scan_root_bus_bridge(struct pci_host_bridge *bridge);
1104 struct pci_bus *pci_add_new_bus(struct pci_bus *parent, struct pci_dev *dev,
1105                                 int busnr);
1106 struct pci_slot *pci_create_slot(struct pci_bus *parent, int slot_nr,
1107                                  const char *name,
1108                                  struct hotplug_slot *hotplug);
1109 void pci_destroy_slot(struct pci_slot *slot);
1110 #ifdef CONFIG_SYSFS
1111 void pci_dev_assign_slot(struct pci_dev *dev);
1112 #else
1113 static inline void pci_dev_assign_slot(struct pci_dev *dev) { }
1114 #endif
1115 int pci_scan_slot(struct pci_bus *bus, int devfn);
1116 struct pci_dev *pci_scan_single_device(struct pci_bus *bus, int devfn);
1117 void pci_device_add(struct pci_dev *dev, struct pci_bus *bus);
1118 unsigned int pci_scan_child_bus(struct pci_bus *bus);
1119 void pci_bus_add_device(struct pci_dev *dev);
1120 void pci_read_bridge_bases(struct pci_bus *child);
1121 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
1122                                           struct resource *res);
1123 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin);
1124 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge);
1125 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp);
1126 struct pci_dev *pci_dev_get(struct pci_dev *dev);
1127 void pci_dev_put(struct pci_dev *dev);
1128 void pci_remove_bus(struct pci_bus *b);
1129 void pci_stop_and_remove_bus_device(struct pci_dev *dev);
1130 void pci_stop_and_remove_bus_device_locked(struct pci_dev *dev);
1131 void pci_stop_root_bus(struct pci_bus *bus);
1132 void pci_remove_root_bus(struct pci_bus *bus);
1133 void pci_setup_cardbus(struct pci_bus *bus);
1134 void pcibios_setup_bridge(struct pci_bus *bus, unsigned long type);
1135 void pci_sort_breadthfirst(void);
1136 #define dev_is_pci(d) ((d)->bus == &pci_bus_type)
1137 #define dev_is_pf(d) ((dev_is_pci(d) ? to_pci_dev(d)->is_physfn : false))
1138
1139 /* Generic PCI functions exported to card drivers */
1140
1141 u8 pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap);
1142 u8 pci_find_capability(struct pci_dev *dev, int cap);
1143 u8 pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap);
1144 u8 pci_find_ht_capability(struct pci_dev *dev, int ht_cap);
1145 u8 pci_find_next_ht_capability(struct pci_dev *dev, u8 pos, int ht_cap);
1146 u16 pci_find_ext_capability(struct pci_dev *dev, int cap);
1147 u16 pci_find_next_ext_capability(struct pci_dev *dev, u16 pos, int cap);
1148 struct pci_bus *pci_find_next_bus(const struct pci_bus *from);
1149 u16 pci_find_vsec_capability(struct pci_dev *dev, u16 vendor, int cap);
1150 u16 pci_find_dvsec_capability(struct pci_dev *dev, u16 vendor, u16 dvsec);
1151
1152 u64 pci_get_dsn(struct pci_dev *dev);
1153
1154 struct pci_dev *pci_get_device(unsigned int vendor, unsigned int device,
1155                                struct pci_dev *from);
1156 struct pci_dev *pci_get_subsys(unsigned int vendor, unsigned int device,
1157                                unsigned int ss_vendor, unsigned int ss_device,
1158                                struct pci_dev *from);
1159 struct pci_dev *pci_get_slot(struct pci_bus *bus, unsigned int devfn);
1160 struct pci_dev *pci_get_domain_bus_and_slot(int domain, unsigned int bus,
1161                                             unsigned int devfn);
1162 struct pci_dev *pci_get_class(unsigned int class, struct pci_dev *from);
1163 int pci_dev_present(const struct pci_device_id *ids);
1164
1165 int pci_bus_read_config_byte(struct pci_bus *bus, unsigned int devfn,
1166                              int where, u8 *val);
1167 int pci_bus_read_config_word(struct pci_bus *bus, unsigned int devfn,
1168                              int where, u16 *val);
1169 int pci_bus_read_config_dword(struct pci_bus *bus, unsigned int devfn,
1170                               int where, u32 *val);
1171 int pci_bus_write_config_byte(struct pci_bus *bus, unsigned int devfn,
1172                               int where, u8 val);
1173 int pci_bus_write_config_word(struct pci_bus *bus, unsigned int devfn,
1174                               int where, u16 val);
1175 int pci_bus_write_config_dword(struct pci_bus *bus, unsigned int devfn,
1176                                int where, u32 val);
1177
1178 int pci_generic_config_read(struct pci_bus *bus, unsigned int devfn,
1179                             int where, int size, u32 *val);
1180 int pci_generic_config_write(struct pci_bus *bus, unsigned int devfn,
1181                             int where, int size, u32 val);
1182 int pci_generic_config_read32(struct pci_bus *bus, unsigned int devfn,
1183                               int where, int size, u32 *val);
1184 int pci_generic_config_write32(struct pci_bus *bus, unsigned int devfn,
1185                                int where, int size, u32 val);
1186
1187 struct pci_ops *pci_bus_set_ops(struct pci_bus *bus, struct pci_ops *ops);
1188
1189 int pci_read_config_byte(const struct pci_dev *dev, int where, u8 *val);
1190 int pci_read_config_word(const struct pci_dev *dev, int where, u16 *val);
1191 int pci_read_config_dword(const struct pci_dev *dev, int where, u32 *val);
1192 int pci_write_config_byte(const struct pci_dev *dev, int where, u8 val);
1193 int pci_write_config_word(const struct pci_dev *dev, int where, u16 val);
1194 int pci_write_config_dword(const struct pci_dev *dev, int where, u32 val);
1195
1196 int pcie_capability_read_word(struct pci_dev *dev, int pos, u16 *val);
1197 int pcie_capability_read_dword(struct pci_dev *dev, int pos, u32 *val);
1198 int pcie_capability_write_word(struct pci_dev *dev, int pos, u16 val);
1199 int pcie_capability_write_dword(struct pci_dev *dev, int pos, u32 val);
1200 int pcie_capability_clear_and_set_word(struct pci_dev *dev, int pos,
1201                                        u16 clear, u16 set);
1202 int pcie_capability_clear_and_set_dword(struct pci_dev *dev, int pos,
1203                                         u32 clear, u32 set);
1204
1205 static inline int pcie_capability_set_word(struct pci_dev *dev, int pos,
1206                                            u16 set)
1207 {
1208         return pcie_capability_clear_and_set_word(dev, pos, 0, set);
1209 }
1210
1211 static inline int pcie_capability_set_dword(struct pci_dev *dev, int pos,
1212                                             u32 set)
1213 {
1214         return pcie_capability_clear_and_set_dword(dev, pos, 0, set);
1215 }
1216
1217 static inline int pcie_capability_clear_word(struct pci_dev *dev, int pos,
1218                                              u16 clear)
1219 {
1220         return pcie_capability_clear_and_set_word(dev, pos, clear, 0);
1221 }
1222
1223 static inline int pcie_capability_clear_dword(struct pci_dev *dev, int pos,
1224                                               u32 clear)
1225 {
1226         return pcie_capability_clear_and_set_dword(dev, pos, clear, 0);
1227 }
1228
1229 /* User-space driven config access */
1230 int pci_user_read_config_byte(struct pci_dev *dev, int where, u8 *val);
1231 int pci_user_read_config_word(struct pci_dev *dev, int where, u16 *val);
1232 int pci_user_read_config_dword(struct pci_dev *dev, int where, u32 *val);
1233 int pci_user_write_config_byte(struct pci_dev *dev, int where, u8 val);
1234 int pci_user_write_config_word(struct pci_dev *dev, int where, u16 val);
1235 int pci_user_write_config_dword(struct pci_dev *dev, int where, u32 val);
1236
1237 int __must_check pci_enable_device(struct pci_dev *dev);
1238 int __must_check pci_enable_device_io(struct pci_dev *dev);
1239 int __must_check pci_enable_device_mem(struct pci_dev *dev);
1240 int __must_check pci_reenable_device(struct pci_dev *);
1241 int __must_check pcim_enable_device(struct pci_dev *pdev);
1242 void pcim_pin_device(struct pci_dev *pdev);
1243
1244 static inline bool pci_intx_mask_supported(struct pci_dev *pdev)
1245 {
1246         /*
1247          * INTx masking is supported if PCI_COMMAND_INTX_DISABLE is
1248          * writable and no quirk has marked the feature broken.
1249          */
1250         return !pdev->broken_intx_masking;
1251 }
1252
1253 static inline int pci_is_enabled(struct pci_dev *pdev)
1254 {
1255         return (atomic_read(&pdev->enable_cnt) > 0);
1256 }
1257
1258 static inline int pci_is_managed(struct pci_dev *pdev)
1259 {
1260         return pdev->is_managed;
1261 }
1262
1263 void pci_disable_device(struct pci_dev *dev);
1264
1265 extern unsigned int pcibios_max_latency;
1266 void pci_set_master(struct pci_dev *dev);
1267 void pci_clear_master(struct pci_dev *dev);
1268
1269 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state);
1270 int pci_set_cacheline_size(struct pci_dev *dev);
1271 int __must_check pci_set_mwi(struct pci_dev *dev);
1272 int __must_check pcim_set_mwi(struct pci_dev *dev);
1273 int pci_try_set_mwi(struct pci_dev *dev);
1274 void pci_clear_mwi(struct pci_dev *dev);
1275 void pci_disable_parity(struct pci_dev *dev);
1276 void pci_intx(struct pci_dev *dev, int enable);
1277 bool pci_check_and_mask_intx(struct pci_dev *dev);
1278 bool pci_check_and_unmask_intx(struct pci_dev *dev);
1279 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask);
1280 int pci_wait_for_pending_transaction(struct pci_dev *dev);
1281 int pcix_get_max_mmrbc(struct pci_dev *dev);
1282 int pcix_get_mmrbc(struct pci_dev *dev);
1283 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc);
1284 int pcie_get_readrq(struct pci_dev *dev);
1285 int pcie_set_readrq(struct pci_dev *dev, int rq);
1286 int pcie_get_mps(struct pci_dev *dev);
1287 int pcie_set_mps(struct pci_dev *dev, int mps);
1288 u32 pcie_bandwidth_available(struct pci_dev *dev, struct pci_dev **limiting_dev,
1289                              enum pci_bus_speed *speed,
1290                              enum pcie_link_width *width);
1291 void pcie_print_link_status(struct pci_dev *dev);
1292 int pcie_reset_flr(struct pci_dev *dev, bool probe);
1293 int pcie_flr(struct pci_dev *dev);
1294 int __pci_reset_function_locked(struct pci_dev *dev);
1295 int pci_reset_function(struct pci_dev *dev);
1296 int pci_reset_function_locked(struct pci_dev *dev);
1297 int pci_try_reset_function(struct pci_dev *dev);
1298 int pci_probe_reset_slot(struct pci_slot *slot);
1299 int pci_probe_reset_bus(struct pci_bus *bus);
1300 int pci_reset_bus(struct pci_dev *dev);
1301 void pci_reset_secondary_bus(struct pci_dev *dev);
1302 void pcibios_reset_secondary_bus(struct pci_dev *dev);
1303 void pci_update_resource(struct pci_dev *dev, int resno);
1304 int __must_check pci_assign_resource(struct pci_dev *dev, int i);
1305 int __must_check pci_reassign_resource(struct pci_dev *dev, int i, resource_size_t add_size, resource_size_t align);
1306 void pci_release_resource(struct pci_dev *dev, int resno);
1307 static inline int pci_rebar_bytes_to_size(u64 bytes)
1308 {
1309         bytes = roundup_pow_of_two(bytes);
1310
1311         /* Return BAR size as defined in the resizable BAR specification */
1312         return max(ilog2(bytes), 20) - 20;
1313 }
1314
1315 u32 pci_rebar_get_possible_sizes(struct pci_dev *pdev, int bar);
1316 int __must_check pci_resize_resource(struct pci_dev *dev, int i, int size);
1317 int pci_select_bars(struct pci_dev *dev, unsigned long flags);
1318 bool pci_device_is_present(struct pci_dev *pdev);
1319 void pci_ignore_hotplug(struct pci_dev *dev);
1320 struct pci_dev *pci_real_dma_dev(struct pci_dev *dev);
1321 int pci_status_get_and_clear_errors(struct pci_dev *pdev);
1322
1323 int __printf(6, 7) pci_request_irq(struct pci_dev *dev, unsigned int nr,
1324                 irq_handler_t handler, irq_handler_t thread_fn, void *dev_id,
1325                 const char *fmt, ...);
1326 void pci_free_irq(struct pci_dev *dev, unsigned int nr, void *dev_id);
1327
1328 /* ROM control related routines */
1329 int pci_enable_rom(struct pci_dev *pdev);
1330 void pci_disable_rom(struct pci_dev *pdev);
1331 void __iomem __must_check *pci_map_rom(struct pci_dev *pdev, size_t *size);
1332 void pci_unmap_rom(struct pci_dev *pdev, void __iomem *rom);
1333
1334 /* Power management related routines */
1335 int pci_save_state(struct pci_dev *dev);
1336 void pci_restore_state(struct pci_dev *dev);
1337 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev);
1338 int pci_load_saved_state(struct pci_dev *dev,
1339                          struct pci_saved_state *state);
1340 int pci_load_and_free_saved_state(struct pci_dev *dev,
1341                                   struct pci_saved_state **state);
1342 int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state);
1343 int pci_set_power_state(struct pci_dev *dev, pci_power_t state);
1344 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state);
1345 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state);
1346 void pci_pme_active(struct pci_dev *dev, bool enable);
1347 int pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable);
1348 int pci_wake_from_d3(struct pci_dev *dev, bool enable);
1349 int pci_prepare_to_sleep(struct pci_dev *dev);
1350 int pci_back_from_sleep(struct pci_dev *dev);
1351 bool pci_dev_run_wake(struct pci_dev *dev);
1352 void pci_d3cold_enable(struct pci_dev *dev);
1353 void pci_d3cold_disable(struct pci_dev *dev);
1354 bool pcie_relaxed_ordering_enabled(struct pci_dev *dev);
1355 void pci_resume_bus(struct pci_bus *bus);
1356 void pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state);
1357
1358 /* For use by arch with custom probe code */
1359 void set_pcie_port_type(struct pci_dev *pdev);
1360 void set_pcie_hotplug_bridge(struct pci_dev *pdev);
1361
1362 /* Functions for PCI Hotplug drivers to use */
1363 unsigned int pci_rescan_bus_bridge_resize(struct pci_dev *bridge);
1364 unsigned int pci_rescan_bus(struct pci_bus *bus);
1365 void pci_lock_rescan_remove(void);
1366 void pci_unlock_rescan_remove(void);
1367
1368 /* Vital Product Data routines */
1369 ssize_t pci_read_vpd(struct pci_dev *dev, loff_t pos, size_t count, void *buf);
1370 ssize_t pci_write_vpd(struct pci_dev *dev, loff_t pos, size_t count, const void *buf);
1371 ssize_t pci_read_vpd_any(struct pci_dev *dev, loff_t pos, size_t count, void *buf);
1372 ssize_t pci_write_vpd_any(struct pci_dev *dev, loff_t pos, size_t count, const void *buf);
1373
1374 /* Helper functions for low-level code (drivers/pci/setup-[bus,res].c) */
1375 resource_size_t pcibios_retrieve_fw_addr(struct pci_dev *dev, int idx);
1376 void pci_bus_assign_resources(const struct pci_bus *bus);
1377 void pci_bus_claim_resources(struct pci_bus *bus);
1378 void pci_bus_size_bridges(struct pci_bus *bus);
1379 int pci_claim_resource(struct pci_dev *, int);
1380 int pci_claim_bridge_resource(struct pci_dev *bridge, int i);
1381 void pci_assign_unassigned_resources(void);
1382 void pci_assign_unassigned_bridge_resources(struct pci_dev *bridge);
1383 void pci_assign_unassigned_bus_resources(struct pci_bus *bus);
1384 void pci_assign_unassigned_root_bus_resources(struct pci_bus *bus);
1385 int pci_reassign_bridge_resources(struct pci_dev *bridge, unsigned long type);
1386 void pdev_enable_device(struct pci_dev *);
1387 int pci_enable_resources(struct pci_dev *, int mask);
1388 void pci_assign_irq(struct pci_dev *dev);
1389 struct resource *pci_find_resource(struct pci_dev *dev, struct resource *res);
1390 #define HAVE_PCI_REQ_REGIONS    2
1391 int __must_check pci_request_regions(struct pci_dev *, const char *);
1392 int __must_check pci_request_regions_exclusive(struct pci_dev *, const char *);
1393 void pci_release_regions(struct pci_dev *);
1394 int __must_check pci_request_region(struct pci_dev *, int, const char *);
1395 void pci_release_region(struct pci_dev *, int);
1396 int pci_request_selected_regions(struct pci_dev *, int, const char *);
1397 int pci_request_selected_regions_exclusive(struct pci_dev *, int, const char *);
1398 void pci_release_selected_regions(struct pci_dev *, int);
1399
1400 /* drivers/pci/bus.c */
1401 void pci_add_resource(struct list_head *resources, struct resource *res);
1402 void pci_add_resource_offset(struct list_head *resources, struct resource *res,
1403                              resource_size_t offset);
1404 void pci_free_resource_list(struct list_head *resources);
1405 void pci_bus_add_resource(struct pci_bus *bus, struct resource *res,
1406                           unsigned int flags);
1407 struct resource *pci_bus_resource_n(const struct pci_bus *bus, int n);
1408 void pci_bus_remove_resources(struct pci_bus *bus);
1409 int devm_request_pci_bus_resources(struct device *dev,
1410                                    struct list_head *resources);
1411
1412 /* Temporary until new and working PCI SBR API in place */
1413 int pci_bridge_secondary_bus_reset(struct pci_dev *dev);
1414
1415 #define pci_bus_for_each_resource(bus, res, i)                          \
1416         for (i = 0;                                                     \
1417             (res = pci_bus_resource_n(bus, i)) || i < PCI_BRIDGE_RESOURCE_NUM; \
1418              i++)
1419
1420 int __must_check pci_bus_alloc_resource(struct pci_bus *bus,
1421                         struct resource *res, resource_size_t size,
1422                         resource_size_t align, resource_size_t min,
1423                         unsigned long type_mask,
1424                         resource_size_t (*alignf)(void *,
1425                                                   const struct resource *,
1426                                                   resource_size_t,
1427                                                   resource_size_t),
1428                         void *alignf_data);
1429
1430
1431 int pci_register_io_range(struct fwnode_handle *fwnode, phys_addr_t addr,
1432                         resource_size_t size);
1433 unsigned long pci_address_to_pio(phys_addr_t addr);
1434 phys_addr_t pci_pio_to_address(unsigned long pio);
1435 int pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr);
1436 int devm_pci_remap_iospace(struct device *dev, const struct resource *res,
1437                            phys_addr_t phys_addr);
1438 void pci_unmap_iospace(struct resource *res);
1439 void __iomem *devm_pci_remap_cfgspace(struct device *dev,
1440                                       resource_size_t offset,
1441                                       resource_size_t size);
1442 void __iomem *devm_pci_remap_cfg_resource(struct device *dev,
1443                                           struct resource *res);
1444
1445 static inline pci_bus_addr_t pci_bus_address(struct pci_dev *pdev, int bar)
1446 {
1447         struct pci_bus_region region;
1448
1449         pcibios_resource_to_bus(pdev->bus, &region, &pdev->resource[bar]);
1450         return region.start;
1451 }
1452
1453 /* Proper probing supporting hot-pluggable devices */
1454 int __must_check __pci_register_driver(struct pci_driver *, struct module *,
1455                                        const char *mod_name);
1456
1457 /* pci_register_driver() must be a macro so KBUILD_MODNAME can be expanded */
1458 #define pci_register_driver(driver)             \
1459         __pci_register_driver(driver, THIS_MODULE, KBUILD_MODNAME)
1460
1461 void pci_unregister_driver(struct pci_driver *dev);
1462
1463 /**
1464  * module_pci_driver() - Helper macro for registering a PCI driver
1465  * @__pci_driver: pci_driver struct
1466  *
1467  * Helper macro for PCI drivers which do not do anything special in module
1468  * init/exit. This eliminates a lot of boilerplate. Each module may only
1469  * use this macro once, and calling it replaces module_init() and module_exit()
1470  */
1471 #define module_pci_driver(__pci_driver) \
1472         module_driver(__pci_driver, pci_register_driver, pci_unregister_driver)
1473
1474 /**
1475  * builtin_pci_driver() - Helper macro for registering a PCI driver
1476  * @__pci_driver: pci_driver struct
1477  *
1478  * Helper macro for PCI drivers which do not do anything special in their
1479  * init code. This eliminates a lot of boilerplate. Each driver may only
1480  * use this macro once, and calling it replaces device_initcall(...)
1481  */
1482 #define builtin_pci_driver(__pci_driver) \
1483         builtin_driver(__pci_driver, pci_register_driver)
1484
1485 struct pci_driver *pci_dev_driver(const struct pci_dev *dev);
1486 int pci_add_dynid(struct pci_driver *drv,
1487                   unsigned int vendor, unsigned int device,
1488                   unsigned int subvendor, unsigned int subdevice,
1489                   unsigned int class, unsigned int class_mask,
1490                   unsigned long driver_data);
1491 const struct pci_device_id *pci_match_id(const struct pci_device_id *ids,
1492                                          struct pci_dev *dev);
1493 int pci_scan_bridge(struct pci_bus *bus, struct pci_dev *dev, int max,
1494                     int pass);
1495
1496 void pci_walk_bus(struct pci_bus *top, int (*cb)(struct pci_dev *, void *),
1497                   void *userdata);
1498 int pci_cfg_space_size(struct pci_dev *dev);
1499 unsigned char pci_bus_max_busnr(struct pci_bus *bus);
1500 void pci_setup_bridge(struct pci_bus *bus);
1501 resource_size_t pcibios_window_alignment(struct pci_bus *bus,
1502                                          unsigned long type);
1503
1504 #define PCI_VGA_STATE_CHANGE_BRIDGE (1 << 0)
1505 #define PCI_VGA_STATE_CHANGE_DECODES (1 << 1)
1506
1507 int pci_set_vga_state(struct pci_dev *pdev, bool decode,
1508                       unsigned int command_bits, u32 flags);
1509
1510 /*
1511  * Virtual interrupts allow for more interrupts to be allocated
1512  * than the device has interrupts for. These are not programmed
1513  * into the device's MSI-X table and must be handled by some
1514  * other driver means.
1515  */
1516 #define PCI_IRQ_VIRTUAL         (1 << 4)
1517
1518 #define PCI_IRQ_ALL_TYPES \
1519         (PCI_IRQ_LEGACY | PCI_IRQ_MSI | PCI_IRQ_MSIX)
1520
1521 #include <linux/dmapool.h>
1522
1523 struct msix_entry {
1524         u32     vector; /* Kernel uses to write allocated vector */
1525         u16     entry;  /* Driver uses to specify entry, OS writes */
1526 };
1527
1528 #ifdef CONFIG_PCI_MSI
1529 int pci_msi_vec_count(struct pci_dev *dev);
1530 void pci_disable_msi(struct pci_dev *dev);
1531 int pci_msix_vec_count(struct pci_dev *dev);
1532 void pci_disable_msix(struct pci_dev *dev);
1533 void pci_restore_msi_state(struct pci_dev *dev);
1534 int pci_msi_enabled(void);
1535 int pci_enable_msi(struct pci_dev *dev);
1536 int pci_enable_msix_range(struct pci_dev *dev, struct msix_entry *entries,
1537                           int minvec, int maxvec);
1538 static inline int pci_enable_msix_exact(struct pci_dev *dev,
1539                                         struct msix_entry *entries, int nvec)
1540 {
1541         int rc = pci_enable_msix_range(dev, entries, nvec, nvec);
1542         if (rc < 0)
1543                 return rc;
1544         return 0;
1545 }
1546 int pci_alloc_irq_vectors_affinity(struct pci_dev *dev, unsigned int min_vecs,
1547                                    unsigned int max_vecs, unsigned int flags,
1548                                    struct irq_affinity *affd);
1549
1550 void pci_free_irq_vectors(struct pci_dev *dev);
1551 int pci_irq_vector(struct pci_dev *dev, unsigned int nr);
1552 const struct cpumask *pci_irq_get_affinity(struct pci_dev *pdev, int vec);
1553
1554 #else
1555 static inline int pci_msi_vec_count(struct pci_dev *dev) { return -ENOSYS; }
1556 static inline void pci_disable_msi(struct pci_dev *dev) { }
1557 static inline int pci_msix_vec_count(struct pci_dev *dev) { return -ENOSYS; }
1558 static inline void pci_disable_msix(struct pci_dev *dev) { }
1559 static inline void pci_restore_msi_state(struct pci_dev *dev) { }
1560 static inline int pci_msi_enabled(void) { return 0; }
1561 static inline int pci_enable_msi(struct pci_dev *dev)
1562 { return -ENOSYS; }
1563 static inline int pci_enable_msix_range(struct pci_dev *dev,
1564                         struct msix_entry *entries, int minvec, int maxvec)
1565 { return -ENOSYS; }
1566 static inline int pci_enable_msix_exact(struct pci_dev *dev,
1567                         struct msix_entry *entries, int nvec)
1568 { return -ENOSYS; }
1569
1570 static inline int
1571 pci_alloc_irq_vectors_affinity(struct pci_dev *dev, unsigned int min_vecs,
1572                                unsigned int max_vecs, unsigned int flags,
1573                                struct irq_affinity *aff_desc)
1574 {
1575         if ((flags & PCI_IRQ_LEGACY) && min_vecs == 1 && dev->irq)
1576                 return 1;
1577         return -ENOSPC;
1578 }
1579
1580 static inline void pci_free_irq_vectors(struct pci_dev *dev)
1581 {
1582 }
1583
1584 static inline int pci_irq_vector(struct pci_dev *dev, unsigned int nr)
1585 {
1586         if (WARN_ON_ONCE(nr > 0))
1587                 return -EINVAL;
1588         return dev->irq;
1589 }
1590 static inline const struct cpumask *pci_irq_get_affinity(struct pci_dev *pdev,
1591                 int vec)
1592 {
1593         return cpu_possible_mask;
1594 }
1595 #endif
1596
1597 /**
1598  * pci_irqd_intx_xlate() - Translate PCI INTx value to an IRQ domain hwirq
1599  * @d: the INTx IRQ domain
1600  * @node: the DT node for the device whose interrupt we're translating
1601  * @intspec: the interrupt specifier data from the DT
1602  * @intsize: the number of entries in @intspec
1603  * @out_hwirq: pointer at which to write the hwirq number
1604  * @out_type: pointer at which to write the interrupt type
1605  *
1606  * Translate a PCI INTx interrupt number from device tree in the range 1-4, as
1607  * stored in the standard PCI_INTERRUPT_PIN register, to a value in the range
1608  * 0-3 suitable for use in a 4 entry IRQ domain. That is, subtract one from the
1609  * INTx value to obtain the hwirq number.
1610  *
1611  * Returns 0 on success, or -EINVAL if the interrupt specifier is out of range.
1612  */
1613 static inline int pci_irqd_intx_xlate(struct irq_domain *d,
1614                                       struct device_node *node,
1615                                       const u32 *intspec,
1616                                       unsigned int intsize,
1617                                       unsigned long *out_hwirq,
1618                                       unsigned int *out_type)
1619 {
1620         const u32 intx = intspec[0];
1621
1622         if (intx < PCI_INTERRUPT_INTA || intx > PCI_INTERRUPT_INTD)
1623                 return -EINVAL;
1624
1625         *out_hwirq = intx - PCI_INTERRUPT_INTA;
1626         return 0;
1627 }
1628
1629 #ifdef CONFIG_PCIEPORTBUS
1630 extern bool pcie_ports_disabled;
1631 extern bool pcie_ports_native;
1632 #else
1633 #define pcie_ports_disabled     true
1634 #define pcie_ports_native       false
1635 #endif
1636
1637 #define PCIE_LINK_STATE_L0S             BIT(0)
1638 #define PCIE_LINK_STATE_L1              BIT(1)
1639 #define PCIE_LINK_STATE_CLKPM           BIT(2)
1640 #define PCIE_LINK_STATE_L1_1            BIT(3)
1641 #define PCIE_LINK_STATE_L1_2            BIT(4)
1642 #define PCIE_LINK_STATE_L1_1_PCIPM      BIT(5)
1643 #define PCIE_LINK_STATE_L1_2_PCIPM      BIT(6)
1644
1645 #ifdef CONFIG_PCIEASPM
1646 int pci_disable_link_state(struct pci_dev *pdev, int state);
1647 int pci_disable_link_state_locked(struct pci_dev *pdev, int state);
1648 void pcie_no_aspm(void);
1649 bool pcie_aspm_support_enabled(void);
1650 bool pcie_aspm_enabled(struct pci_dev *pdev);
1651 #else
1652 static inline int pci_disable_link_state(struct pci_dev *pdev, int state)
1653 { return 0; }
1654 static inline int pci_disable_link_state_locked(struct pci_dev *pdev, int state)
1655 { return 0; }
1656 static inline void pcie_no_aspm(void) { }
1657 static inline bool pcie_aspm_support_enabled(void) { return false; }
1658 static inline bool pcie_aspm_enabled(struct pci_dev *pdev) { return false; }
1659 #endif
1660
1661 #ifdef CONFIG_PCIEAER
1662 bool pci_aer_available(void);
1663 #else
1664 static inline bool pci_aer_available(void) { return false; }
1665 #endif
1666
1667 bool pci_ats_disabled(void);
1668
1669 #ifdef CONFIG_PCIE_PTM
1670 int pci_enable_ptm(struct pci_dev *dev, u8 *granularity);
1671 bool pcie_ptm_enabled(struct pci_dev *dev);
1672 #else
1673 static inline int pci_enable_ptm(struct pci_dev *dev, u8 *granularity)
1674 { return -EINVAL; }
1675 static inline bool pcie_ptm_enabled(struct pci_dev *dev)
1676 { return false; }
1677 #endif
1678
1679 void pci_cfg_access_lock(struct pci_dev *dev);
1680 bool pci_cfg_access_trylock(struct pci_dev *dev);
1681 void pci_cfg_access_unlock(struct pci_dev *dev);
1682
1683 void pci_dev_lock(struct pci_dev *dev);
1684 int pci_dev_trylock(struct pci_dev *dev);
1685 void pci_dev_unlock(struct pci_dev *dev);
1686
1687 /*
1688  * PCI domain support.  Sometimes called PCI segment (eg by ACPI),
1689  * a PCI domain is defined to be a set of PCI buses which share
1690  * configuration space.
1691  */
1692 #ifdef CONFIG_PCI_DOMAINS
1693 extern int pci_domains_supported;
1694 #else
1695 enum { pci_domains_supported = 0 };
1696 static inline int pci_domain_nr(struct pci_bus *bus) { return 0; }
1697 static inline int pci_proc_domain(struct pci_bus *bus) { return 0; }
1698 #endif /* CONFIG_PCI_DOMAINS */
1699
1700 /*
1701  * Generic implementation for PCI domain support. If your
1702  * architecture does not need custom management of PCI
1703  * domains then this implementation will be used
1704  */
1705 #ifdef CONFIG_PCI_DOMAINS_GENERIC
1706 static inline int pci_domain_nr(struct pci_bus *bus)
1707 {
1708         return bus->domain_nr;
1709 }
1710 #ifdef CONFIG_ACPI
1711 int acpi_pci_bus_find_domain_nr(struct pci_bus *bus);
1712 #else
1713 static inline int acpi_pci_bus_find_domain_nr(struct pci_bus *bus)
1714 { return 0; }
1715 #endif
1716 int pci_bus_find_domain_nr(struct pci_bus *bus, struct device *parent);
1717 #endif
1718
1719 /* Some architectures require additional setup to direct VGA traffic */
1720 typedef int (*arch_set_vga_state_t)(struct pci_dev *pdev, bool decode,
1721                                     unsigned int command_bits, u32 flags);
1722 void pci_register_set_vga_state(arch_set_vga_state_t func);
1723
1724 static inline int
1725 pci_request_io_regions(struct pci_dev *pdev, const char *name)
1726 {
1727         return pci_request_selected_regions(pdev,
1728                             pci_select_bars(pdev, IORESOURCE_IO), name);
1729 }
1730
1731 static inline void
1732 pci_release_io_regions(struct pci_dev *pdev)
1733 {
1734         return pci_release_selected_regions(pdev,
1735                             pci_select_bars(pdev, IORESOURCE_IO));
1736 }
1737
1738 static inline int
1739 pci_request_mem_regions(struct pci_dev *pdev, const char *name)
1740 {
1741         return pci_request_selected_regions(pdev,
1742                             pci_select_bars(pdev, IORESOURCE_MEM), name);
1743 }
1744
1745 static inline void
1746 pci_release_mem_regions(struct pci_dev *pdev)
1747 {
1748         return pci_release_selected_regions(pdev,
1749                             pci_select_bars(pdev, IORESOURCE_MEM));
1750 }
1751
1752 #else /* CONFIG_PCI is not enabled */
1753
1754 static inline void pci_set_flags(int flags) { }
1755 static inline void pci_add_flags(int flags) { }
1756 static inline void pci_clear_flags(int flags) { }
1757 static inline int pci_has_flag(int flag) { return 0; }
1758
1759 /*
1760  * If the system does not have PCI, clearly these return errors.  Define
1761  * these as simple inline functions to avoid hair in drivers.
1762  */
1763 #define _PCI_NOP(o, s, t) \
1764         static inline int pci_##o##_config_##s(struct pci_dev *dev, \
1765                                                 int where, t val) \
1766                 { return PCIBIOS_FUNC_NOT_SUPPORTED; }
1767
1768 #define _PCI_NOP_ALL(o, x)      _PCI_NOP(o, byte, u8 x) \
1769                                 _PCI_NOP(o, word, u16 x) \
1770                                 _PCI_NOP(o, dword, u32 x)
1771 _PCI_NOP_ALL(read, *)
1772 _PCI_NOP_ALL(write,)
1773
1774 static inline struct pci_dev *pci_get_device(unsigned int vendor,
1775                                              unsigned int device,
1776                                              struct pci_dev *from)
1777 { return NULL; }
1778
1779 static inline struct pci_dev *pci_get_subsys(unsigned int vendor,
1780                                              unsigned int device,
1781                                              unsigned int ss_vendor,
1782                                              unsigned int ss_device,
1783                                              struct pci_dev *from)
1784 { return NULL; }
1785
1786 static inline struct pci_dev *pci_get_class(unsigned int class,
1787                                             struct pci_dev *from)
1788 { return NULL; }
1789
1790
1791 static inline int pci_dev_present(const struct pci_device_id *ids)
1792 { return 0; }
1793
1794 #define no_pci_devices()        (1)
1795 #define pci_dev_put(dev)        do { } while (0)
1796
1797 static inline void pci_set_master(struct pci_dev *dev) { }
1798 static inline int pci_enable_device(struct pci_dev *dev) { return -EIO; }
1799 static inline void pci_disable_device(struct pci_dev *dev) { }
1800 static inline int pcim_enable_device(struct pci_dev *pdev) { return -EIO; }
1801 static inline int pci_assign_resource(struct pci_dev *dev, int i)
1802 { return -EBUSY; }
1803 static inline int __must_check __pci_register_driver(struct pci_driver *drv,
1804                                                      struct module *owner,
1805                                                      const char *mod_name)
1806 { return 0; }
1807 static inline int pci_register_driver(struct pci_driver *drv)
1808 { return 0; }
1809 static inline void pci_unregister_driver(struct pci_driver *drv) { }
1810 static inline u8 pci_find_capability(struct pci_dev *dev, int cap)
1811 { return 0; }
1812 static inline int pci_find_next_capability(struct pci_dev *dev, u8 post,
1813                                            int cap)
1814 { return 0; }
1815 static inline int pci_find_ext_capability(struct pci_dev *dev, int cap)
1816 { return 0; }
1817
1818 static inline u64 pci_get_dsn(struct pci_dev *dev)
1819 { return 0; }
1820
1821 /* Power management related routines */
1822 static inline int pci_save_state(struct pci_dev *dev) { return 0; }
1823 static inline void pci_restore_state(struct pci_dev *dev) { }
1824 static inline int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1825 { return 0; }
1826 static inline int pci_wake_from_d3(struct pci_dev *dev, bool enable)
1827 { return 0; }
1828 static inline pci_power_t pci_choose_state(struct pci_dev *dev,
1829                                            pm_message_t state)
1830 { return PCI_D0; }
1831 static inline int pci_enable_wake(struct pci_dev *dev, pci_power_t state,
1832                                   int enable)
1833 { return 0; }
1834
1835 static inline struct resource *pci_find_resource(struct pci_dev *dev,
1836                                                  struct resource *res)
1837 { return NULL; }
1838 static inline int pci_request_regions(struct pci_dev *dev, const char *res_name)
1839 { return -EIO; }
1840 static inline void pci_release_regions(struct pci_dev *dev) { }
1841
1842 static inline int pci_register_io_range(struct fwnode_handle *fwnode,
1843                                         phys_addr_t addr, resource_size_t size)
1844 { return -EINVAL; }
1845
1846 static inline unsigned long pci_address_to_pio(phys_addr_t addr) { return -1; }
1847
1848 static inline struct pci_bus *pci_find_next_bus(const struct pci_bus *from)
1849 { return NULL; }
1850 static inline struct pci_dev *pci_get_slot(struct pci_bus *bus,
1851                                                 unsigned int devfn)
1852 { return NULL; }
1853 static inline struct pci_dev *pci_get_domain_bus_and_slot(int domain,
1854                                         unsigned int bus, unsigned int devfn)
1855 { return NULL; }
1856
1857 static inline int pci_domain_nr(struct pci_bus *bus) { return 0; }
1858 static inline struct pci_dev *pci_dev_get(struct pci_dev *dev) { return NULL; }
1859
1860 #define dev_is_pci(d) (false)
1861 #define dev_is_pf(d) (false)
1862 static inline bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
1863 { return false; }
1864 static inline int pci_irqd_intx_xlate(struct irq_domain *d,
1865                                       struct device_node *node,
1866                                       const u32 *intspec,
1867                                       unsigned int intsize,
1868                                       unsigned long *out_hwirq,
1869                                       unsigned int *out_type)
1870 { return -EINVAL; }
1871
1872 static inline const struct pci_device_id *pci_match_id(const struct pci_device_id *ids,
1873                                                          struct pci_dev *dev)
1874 { return NULL; }
1875 static inline bool pci_ats_disabled(void) { return true; }
1876
1877 static inline int pci_irq_vector(struct pci_dev *dev, unsigned int nr)
1878 {
1879         return -EINVAL;
1880 }
1881
1882 static inline int
1883 pci_alloc_irq_vectors_affinity(struct pci_dev *dev, unsigned int min_vecs,
1884                                unsigned int max_vecs, unsigned int flags,
1885                                struct irq_affinity *aff_desc)
1886 {
1887         return -ENOSPC;
1888 }
1889 #endif /* CONFIG_PCI */
1890
1891 static inline int
1892 pci_alloc_irq_vectors(struct pci_dev *dev, unsigned int min_vecs,
1893                       unsigned int max_vecs, unsigned int flags)
1894 {
1895         return pci_alloc_irq_vectors_affinity(dev, min_vecs, max_vecs, flags,
1896                                               NULL);
1897 }
1898
1899 /* Include architecture-dependent settings and functions */
1900
1901 #include <asm/pci.h>
1902
1903 /* These two functions provide almost identical functionality. Depending
1904  * on the architecture, one will be implemented as a wrapper around the
1905  * other (in drivers/pci/mmap.c).
1906  *
1907  * pci_mmap_resource_range() maps a specific BAR, and vm->vm_pgoff
1908  * is expected to be an offset within that region.
1909  *
1910  * pci_mmap_page_range() is the legacy architecture-specific interface,
1911  * which accepts a "user visible" resource address converted by
1912  * pci_resource_to_user(), as used in the legacy mmap() interface in
1913  * /proc/bus/pci/.
1914  */
1915 int pci_mmap_resource_range(struct pci_dev *dev, int bar,
1916                             struct vm_area_struct *vma,
1917                             enum pci_mmap_state mmap_state, int write_combine);
1918 int pci_mmap_page_range(struct pci_dev *pdev, int bar,
1919                         struct vm_area_struct *vma,
1920                         enum pci_mmap_state mmap_state, int write_combine);
1921
1922 #ifndef arch_can_pci_mmap_wc
1923 #define arch_can_pci_mmap_wc()          0
1924 #endif
1925
1926 #ifndef arch_can_pci_mmap_io
1927 #define arch_can_pci_mmap_io()          0
1928 #define pci_iobar_pfn(pdev, bar, vma) (-EINVAL)
1929 #else
1930 int pci_iobar_pfn(struct pci_dev *pdev, int bar, struct vm_area_struct *vma);
1931 #endif
1932
1933 #ifndef pci_root_bus_fwnode
1934 #define pci_root_bus_fwnode(bus)        NULL
1935 #endif
1936
1937 /*
1938  * These helpers provide future and backwards compatibility
1939  * for accessing popular PCI BAR info
1940  */
1941 #define pci_resource_start(dev, bar)    ((dev)->resource[(bar)].start)
1942 #define pci_resource_end(dev, bar)      ((dev)->resource[(bar)].end)
1943 #define pci_resource_flags(dev, bar)    ((dev)->resource[(bar)].flags)
1944 #define pci_resource_len(dev,bar) \
1945         ((pci_resource_end((dev), (bar)) == 0) ? 0 :    \
1946                                                         \
1947          (pci_resource_end((dev), (bar)) -              \
1948           pci_resource_start((dev), (bar)) + 1))
1949
1950 /*
1951  * Similar to the helpers above, these manipulate per-pci_dev
1952  * driver-specific data.  They are really just a wrapper around
1953  * the generic device structure functions of these calls.
1954  */
1955 static inline void *pci_get_drvdata(struct pci_dev *pdev)
1956 {
1957         return dev_get_drvdata(&pdev->dev);
1958 }
1959
1960 static inline void pci_set_drvdata(struct pci_dev *pdev, void *data)
1961 {
1962         dev_set_drvdata(&pdev->dev, data);
1963 }
1964
1965 static inline const char *pci_name(const struct pci_dev *pdev)
1966 {
1967         return dev_name(&pdev->dev);
1968 }
1969
1970 void pci_resource_to_user(const struct pci_dev *dev, int bar,
1971                           const struct resource *rsrc,
1972                           resource_size_t *start, resource_size_t *end);
1973
1974 /*
1975  * The world is not perfect and supplies us with broken PCI devices.
1976  * For at least a part of these bugs we need a work-around, so both
1977  * generic (drivers/pci/quirks.c) and per-architecture code can define
1978  * fixup hooks to be called for particular buggy devices.
1979  */
1980
1981 struct pci_fixup {
1982         u16 vendor;                     /* Or PCI_ANY_ID */
1983         u16 device;                     /* Or PCI_ANY_ID */
1984         u32 class;                      /* Or PCI_ANY_ID */
1985         unsigned int class_shift;       /* should be 0, 8, 16 */
1986 #ifdef CONFIG_HAVE_ARCH_PREL32_RELOCATIONS
1987         int hook_offset;
1988 #else
1989         void (*hook)(struct pci_dev *dev);
1990 #endif
1991 };
1992
1993 enum pci_fixup_pass {
1994         pci_fixup_early,        /* Before probing BARs */
1995         pci_fixup_header,       /* After reading configuration header */
1996         pci_fixup_final,        /* Final phase of device fixups */
1997         pci_fixup_enable,       /* pci_enable_device() time */
1998         pci_fixup_resume,       /* pci_device_resume() */
1999         pci_fixup_suspend,      /* pci_device_suspend() */
2000         pci_fixup_resume_early, /* pci_device_resume_early() */
2001         pci_fixup_suspend_late, /* pci_device_suspend_late() */
2002 };
2003
2004 #ifdef CONFIG_HAVE_ARCH_PREL32_RELOCATIONS
2005 #define ___DECLARE_PCI_FIXUP_SECTION(sec, name, vendor, device, class,  \
2006                                     class_shift, hook)                  \
2007         __ADDRESSABLE(hook)                                             \
2008         asm(".section " #sec ", \"a\"                           \n"     \
2009             ".balign    16                                      \n"     \
2010             ".short "   #vendor ", " #device "                  \n"     \
2011             ".long "    #class ", " #class_shift "              \n"     \
2012             ".long "    #hook " - .                             \n"     \
2013             ".previous                                          \n");
2014
2015 /*
2016  * Clang's LTO may rename static functions in C, but has no way to
2017  * handle such renamings when referenced from inline asm. To work
2018  * around this, create global C stubs for these cases.
2019  */
2020 #ifdef CONFIG_LTO_CLANG
2021 #define __DECLARE_PCI_FIXUP_SECTION(sec, name, vendor, device, class,   \
2022                                   class_shift, hook, stub)              \
2023         void __cficanonical stub(struct pci_dev *dev);                  \
2024         void __cficanonical stub(struct pci_dev *dev)                   \
2025         {                                                               \
2026                 hook(dev);                                              \
2027         }                                                               \
2028         ___DECLARE_PCI_FIXUP_SECTION(sec, name, vendor, device, class,  \
2029                                   class_shift, stub)
2030 #else
2031 #define __DECLARE_PCI_FIXUP_SECTION(sec, name, vendor, device, class,   \
2032                                   class_shift, hook, stub)              \
2033         ___DECLARE_PCI_FIXUP_SECTION(sec, name, vendor, device, class,  \
2034                                   class_shift, hook)
2035 #endif
2036
2037 #define DECLARE_PCI_FIXUP_SECTION(sec, name, vendor, device, class,     \
2038                                   class_shift, hook)                    \
2039         __DECLARE_PCI_FIXUP_SECTION(sec, name, vendor, device, class,   \
2040                                   class_shift, hook, __UNIQUE_ID(hook))
2041 #else
2042 /* Anonymous variables would be nice... */
2043 #define DECLARE_PCI_FIXUP_SECTION(section, name, vendor, device, class, \
2044                                   class_shift, hook)                    \
2045         static const struct pci_fixup __PASTE(__pci_fixup_##name,__LINE__) __used       \
2046         __attribute__((__section__(#section), aligned((sizeof(void *)))))    \
2047                 = { vendor, device, class, class_shift, hook };
2048 #endif
2049
2050 #define DECLARE_PCI_FIXUP_CLASS_EARLY(vendor, device, class,            \
2051                                          class_shift, hook)             \
2052         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_early,                     \
2053                 hook, vendor, device, class, class_shift, hook)
2054 #define DECLARE_PCI_FIXUP_CLASS_HEADER(vendor, device, class,           \
2055                                          class_shift, hook)             \
2056         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_header,                    \
2057                 hook, vendor, device, class, class_shift, hook)
2058 #define DECLARE_PCI_FIXUP_CLASS_FINAL(vendor, device, class,            \
2059                                          class_shift, hook)             \
2060         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_final,                     \
2061                 hook, vendor, device, class, class_shift, hook)
2062 #define DECLARE_PCI_FIXUP_CLASS_ENABLE(vendor, device, class,           \
2063                                          class_shift, hook)             \
2064         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_enable,                    \
2065                 hook, vendor, device, class, class_shift, hook)
2066 #define DECLARE_PCI_FIXUP_CLASS_RESUME(vendor, device, class,           \
2067                                          class_shift, hook)             \
2068         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume,                    \
2069                 resume##hook, vendor, device, class, class_shift, hook)
2070 #define DECLARE_PCI_FIXUP_CLASS_RESUME_EARLY(vendor, device, class,     \
2071                                          class_shift, hook)             \
2072         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume_early,              \
2073                 resume_early##hook, vendor, device, class, class_shift, hook)
2074 #define DECLARE_PCI_FIXUP_CLASS_SUSPEND(vendor, device, class,          \
2075                                          class_shift, hook)             \
2076         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend,                   \
2077                 suspend##hook, vendor, device, class, class_shift, hook)
2078 #define DECLARE_PCI_FIXUP_CLASS_SUSPEND_LATE(vendor, device, class,     \
2079                                          class_shift, hook)             \
2080         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend_late,              \
2081                 suspend_late##hook, vendor, device, class, class_shift, hook)
2082
2083 #define DECLARE_PCI_FIXUP_EARLY(vendor, device, hook)                   \
2084         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_early,                     \
2085                 hook, vendor, device, PCI_ANY_ID, 0, hook)
2086 #define DECLARE_PCI_FIXUP_HEADER(vendor, device, hook)                  \
2087         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_header,                    \
2088                 hook, vendor, device, PCI_ANY_ID, 0, hook)
2089 #define DECLARE_PCI_FIXUP_FINAL(vendor, device, hook)                   \
2090         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_final,                     \
2091                 hook, vendor, device, PCI_ANY_ID, 0, hook)
2092 #define DECLARE_PCI_FIXUP_ENABLE(vendor, device, hook)                  \
2093         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_enable,                    \
2094                 hook, vendor, device, PCI_ANY_ID, 0, hook)
2095 #define DECLARE_PCI_FIXUP_RESUME(vendor, device, hook)                  \
2096         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume,                    \
2097                 resume##hook, vendor, device, PCI_ANY_ID, 0, hook)
2098 #define DECLARE_PCI_FIXUP_RESUME_EARLY(vendor, device, hook)            \
2099         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_resume_early,              \
2100                 resume_early##hook, vendor, device, PCI_ANY_ID, 0, hook)
2101 #define DECLARE_PCI_FIXUP_SUSPEND(vendor, device, hook)                 \
2102         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend,                   \
2103                 suspend##hook, vendor, device, PCI_ANY_ID, 0, hook)
2104 #define DECLARE_PCI_FIXUP_SUSPEND_LATE(vendor, device, hook)            \
2105         DECLARE_PCI_FIXUP_SECTION(.pci_fixup_suspend_late,              \
2106                 suspend_late##hook, vendor, device, PCI_ANY_ID, 0, hook)
2107
2108 #ifdef CONFIG_PCI_QUIRKS
2109 void pci_fixup_device(enum pci_fixup_pass pass, struct pci_dev *dev);
2110 #else
2111 static inline void pci_fixup_device(enum pci_fixup_pass pass,
2112                                     struct pci_dev *dev) { }
2113 #endif
2114
2115 void __iomem *pcim_iomap(struct pci_dev *pdev, int bar, unsigned long maxlen);
2116 void pcim_iounmap(struct pci_dev *pdev, void __iomem *addr);
2117 void __iomem * const *pcim_iomap_table(struct pci_dev *pdev);
2118 int pcim_iomap_regions(struct pci_dev *pdev, int mask, const char *name);
2119 int pcim_iomap_regions_request_all(struct pci_dev *pdev, int mask,
2120                                    const char *name);
2121 void pcim_iounmap_regions(struct pci_dev *pdev, int mask);
2122
2123 extern int pci_pci_problems;
2124 #define PCIPCI_FAIL             1       /* No PCI PCI DMA */
2125 #define PCIPCI_TRITON           2
2126 #define PCIPCI_NATOMA           4
2127 #define PCIPCI_VIAETBF          8
2128 #define PCIPCI_VSFX             16
2129 #define PCIPCI_ALIMAGIK         32      /* Need low latency setting */
2130 #define PCIAGP_FAIL             64      /* No PCI to AGP DMA */
2131
2132 extern unsigned long pci_cardbus_io_size;
2133 extern unsigned long pci_cardbus_mem_size;
2134 extern u8 pci_dfl_cache_line_size;
2135 extern u8 pci_cache_line_size;
2136
2137 /* Architecture-specific versions may override these (weak) */
2138 void pcibios_disable_device(struct pci_dev *dev);
2139 void pcibios_set_master(struct pci_dev *dev);
2140 int pcibios_set_pcie_reset_state(struct pci_dev *dev,
2141                                  enum pcie_reset_state state);
2142 int pcibios_device_add(struct pci_dev *dev);
2143 void pcibios_release_device(struct pci_dev *dev);
2144 #ifdef CONFIG_PCI
2145 void pcibios_penalize_isa_irq(int irq, int active);
2146 #else
2147 static inline void pcibios_penalize_isa_irq(int irq, int active) {}
2148 #endif
2149 int pcibios_alloc_irq(struct pci_dev *dev);
2150 void pcibios_free_irq(struct pci_dev *dev);
2151 resource_size_t pcibios_default_alignment(void);
2152
2153 #if defined(CONFIG_PCI_MMCONFIG) || defined(CONFIG_ACPI_MCFG)
2154 void __init pci_mmcfg_early_init(void);
2155 void __init pci_mmcfg_late_init(void);
2156 #else
2157 static inline void pci_mmcfg_early_init(void) { }
2158 static inline void pci_mmcfg_late_init(void) { }
2159 #endif
2160
2161 int pci_ext_cfg_avail(void);
2162
2163 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar);
2164 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar);
2165
2166 #ifdef CONFIG_PCI_IOV
2167 int pci_iov_virtfn_bus(struct pci_dev *dev, int id);
2168 int pci_iov_virtfn_devfn(struct pci_dev *dev, int id);
2169
2170 int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn);
2171 void pci_disable_sriov(struct pci_dev *dev);
2172
2173 int pci_iov_sysfs_link(struct pci_dev *dev, struct pci_dev *virtfn, int id);
2174 int pci_iov_add_virtfn(struct pci_dev *dev, int id);
2175 void pci_iov_remove_virtfn(struct pci_dev *dev, int id);
2176 int pci_num_vf(struct pci_dev *dev);
2177 int pci_vfs_assigned(struct pci_dev *dev);
2178 int pci_sriov_set_totalvfs(struct pci_dev *dev, u16 numvfs);
2179 int pci_sriov_get_totalvfs(struct pci_dev *dev);
2180 int pci_sriov_configure_simple(struct pci_dev *dev, int nr_virtfn);
2181 resource_size_t pci_iov_resource_size(struct pci_dev *dev, int resno);
2182 void pci_vf_drivers_autoprobe(struct pci_dev *dev, bool probe);
2183
2184 /* Arch may override these (weak) */
2185 int pcibios_sriov_enable(struct pci_dev *pdev, u16 num_vfs);
2186 int pcibios_sriov_disable(struct pci_dev *pdev);
2187 resource_size_t pcibios_iov_resource_alignment(struct pci_dev *dev, int resno);
2188 #else
2189 static inline int pci_iov_virtfn_bus(struct pci_dev *dev, int id)
2190 {
2191         return -ENOSYS;
2192 }
2193 static inline int pci_iov_virtfn_devfn(struct pci_dev *dev, int id)
2194 {
2195         return -ENOSYS;
2196 }
2197 static inline int pci_enable_sriov(struct pci_dev *dev, int nr_virtfn)
2198 { return -ENODEV; }
2199
2200 static inline int pci_iov_sysfs_link(struct pci_dev *dev,
2201                                      struct pci_dev *virtfn, int id)
2202 {
2203         return -ENODEV;
2204 }
2205 static inline int pci_iov_add_virtfn(struct pci_dev *dev, int id)
2206 {
2207         return -ENOSYS;
2208 }
2209 static inline void pci_iov_remove_virtfn(struct pci_dev *dev,
2210                                          int id) { }
2211 static inline void pci_disable_sriov(struct pci_dev *dev) { }
2212 static inline int pci_num_vf(struct pci_dev *dev) { return 0; }
2213 static inline int pci_vfs_assigned(struct pci_dev *dev)
2214 { return 0; }
2215 static inline int pci_sriov_set_totalvfs(struct pci_dev *dev, u16 numvfs)
2216 { return 0; }
2217 static inline int pci_sriov_get_totalvfs(struct pci_dev *dev)
2218 { return 0; }
2219 #define pci_sriov_configure_simple      NULL
2220 static inline resource_size_t pci_iov_resource_size(struct pci_dev *dev, int resno)
2221 { return 0; }
2222 static inline void pci_vf_drivers_autoprobe(struct pci_dev *dev, bool probe) { }
2223 #endif
2224
2225 #if defined(CONFIG_HOTPLUG_PCI) || defined(CONFIG_HOTPLUG_PCI_MODULE)
2226 void pci_hp_create_module_link(struct pci_slot *pci_slot);
2227 void pci_hp_remove_module_link(struct pci_slot *pci_slot);
2228 #endif
2229
2230 /**
2231  * pci_pcie_cap - get the saved PCIe capability offset
2232  * @dev: PCI device
2233  *
2234  * PCIe capability offset is calculated at PCI device initialization
2235  * time and saved in the data structure. This function returns saved
2236  * PCIe capability offset. Using this instead of pci_find_capability()
2237  * reduces unnecessary search in the PCI configuration space. If you
2238  * need to calculate PCIe capability offset from raw device for some
2239  * reasons, please use pci_find_capability() instead.
2240  */
2241 static inline int pci_pcie_cap(struct pci_dev *dev)
2242 {
2243         return dev->pcie_cap;
2244 }
2245
2246 /**
2247  * pci_is_pcie - check if the PCI device is PCI Express capable
2248  * @dev: PCI device
2249  *
2250  * Returns: true if the PCI device is PCI Express capable, false otherwise.
2251  */
2252 static inline bool pci_is_pcie(struct pci_dev *dev)
2253 {
2254         return pci_pcie_cap(dev);
2255 }
2256
2257 /**
2258  * pcie_caps_reg - get the PCIe Capabilities Register
2259  * @dev: PCI device
2260  */
2261 static inline u16 pcie_caps_reg(const struct pci_dev *dev)
2262 {
2263         return dev->pcie_flags_reg;
2264 }
2265
2266 /**
2267  * pci_pcie_type - get the PCIe device/port type
2268  * @dev: PCI device
2269  */
2270 static inline int pci_pcie_type(const struct pci_dev *dev)
2271 {
2272         return (pcie_caps_reg(dev) & PCI_EXP_FLAGS_TYPE) >> 4;
2273 }
2274
2275 /**
2276  * pcie_find_root_port - Get the PCIe root port device
2277  * @dev: PCI device
2278  *
2279  * Traverse up the parent chain and return the PCIe Root Port PCI Device
2280  * for a given PCI/PCIe Device.
2281  */
2282 static inline struct pci_dev *pcie_find_root_port(struct pci_dev *dev)
2283 {
2284         while (dev) {
2285                 if (pci_is_pcie(dev) &&
2286                     pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2287                         return dev;
2288                 dev = pci_upstream_bridge(dev);
2289         }
2290
2291         return NULL;
2292 }
2293
2294 void pci_request_acs(void);
2295 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags);
2296 bool pci_acs_path_enabled(struct pci_dev *start,
2297                           struct pci_dev *end, u16 acs_flags);
2298 int pci_enable_atomic_ops_to_root(struct pci_dev *dev, u32 cap_mask);
2299
2300 #define PCI_VPD_LRDT                    0x80    /* Large Resource Data Type */
2301 #define PCI_VPD_LRDT_ID(x)              ((x) | PCI_VPD_LRDT)
2302
2303 /* Large Resource Data Type Tag Item Names */
2304 #define PCI_VPD_LTIN_ID_STRING          0x02    /* Identifier String */
2305 #define PCI_VPD_LTIN_RO_DATA            0x10    /* Read-Only Data */
2306 #define PCI_VPD_LTIN_RW_DATA            0x11    /* Read-Write Data */
2307
2308 #define PCI_VPD_LRDT_ID_STRING          PCI_VPD_LRDT_ID(PCI_VPD_LTIN_ID_STRING)
2309 #define PCI_VPD_LRDT_RO_DATA            PCI_VPD_LRDT_ID(PCI_VPD_LTIN_RO_DATA)
2310 #define PCI_VPD_LRDT_RW_DATA            PCI_VPD_LRDT_ID(PCI_VPD_LTIN_RW_DATA)
2311
2312 #define PCI_VPD_RO_KEYWORD_PARTNO       "PN"
2313 #define PCI_VPD_RO_KEYWORD_SERIALNO     "SN"
2314 #define PCI_VPD_RO_KEYWORD_MFR_ID       "MN"
2315 #define PCI_VPD_RO_KEYWORD_VENDOR0      "V0"
2316 #define PCI_VPD_RO_KEYWORD_CHKSUM       "RV"
2317
2318 /**
2319  * pci_vpd_alloc - Allocate buffer and read VPD into it
2320  * @dev: PCI device
2321  * @size: pointer to field where VPD length is returned
2322  *
2323  * Returns pointer to allocated buffer or an ERR_PTR in case of failure
2324  */
2325 void *pci_vpd_alloc(struct pci_dev *dev, unsigned int *size);
2326
2327 /**
2328  * pci_vpd_find_id_string - Locate id string in VPD
2329  * @buf: Pointer to buffered VPD data
2330  * @len: The length of the buffer area in which to search
2331  * @size: Pointer to field where length of id string is returned
2332  *
2333  * Returns the index of the id string or -ENOENT if not found.
2334  */
2335 int pci_vpd_find_id_string(const u8 *buf, unsigned int len, unsigned int *size);
2336
2337 /**
2338  * pci_vpd_find_ro_info_keyword - Locate info field keyword in VPD RO section
2339  * @buf: Pointer to buffered VPD data
2340  * @len: The length of the buffer area in which to search
2341  * @kw: The keyword to search for
2342  * @size: Pointer to field where length of found keyword data is returned
2343  *
2344  * Returns the index of the information field keyword data or -ENOENT if
2345  * not found.
2346  */
2347 int pci_vpd_find_ro_info_keyword(const void *buf, unsigned int len,
2348                                  const char *kw, unsigned int *size);
2349
2350 /**
2351  * pci_vpd_check_csum - Check VPD checksum
2352  * @buf: Pointer to buffered VPD data
2353  * @len: VPD size
2354  *
2355  * Returns 1 if VPD has no checksum, otherwise 0 or an errno
2356  */
2357 int pci_vpd_check_csum(const void *buf, unsigned int len);
2358
2359 /* PCI <-> OF binding helpers */
2360 #ifdef CONFIG_OF
2361 struct device_node;
2362 struct irq_domain;
2363 struct irq_domain *pci_host_bridge_of_msi_domain(struct pci_bus *bus);
2364 bool pci_host_of_has_msi_map(struct device *dev);
2365
2366 /* Arch may override this (weak) */
2367 struct device_node *pcibios_get_phb_of_node(struct pci_bus *bus);
2368
2369 #else   /* CONFIG_OF */
2370 static inline struct irq_domain *
2371 pci_host_bridge_of_msi_domain(struct pci_bus *bus) { return NULL; }
2372 static inline bool pci_host_of_has_msi_map(struct device *dev) { return false; }
2373 #endif  /* CONFIG_OF */
2374
2375 static inline struct device_node *
2376 pci_device_to_OF_node(const struct pci_dev *pdev)
2377 {
2378         return pdev ? pdev->dev.of_node : NULL;
2379 }
2380
2381 static inline struct device_node *pci_bus_to_OF_node(struct pci_bus *bus)
2382 {
2383         return bus ? bus->dev.of_node : NULL;
2384 }
2385
2386 #ifdef CONFIG_ACPI
2387 struct irq_domain *pci_host_bridge_acpi_msi_domain(struct pci_bus *bus);
2388
2389 void
2390 pci_msi_register_fwnode_provider(struct fwnode_handle *(*fn)(struct device *));
2391 bool pci_pr3_present(struct pci_dev *pdev);
2392 #else
2393 static inline struct irq_domain *
2394 pci_host_bridge_acpi_msi_domain(struct pci_bus *bus) { return NULL; }
2395 static inline bool pci_pr3_present(struct pci_dev *pdev) { return false; }
2396 #endif
2397
2398 #ifdef CONFIG_EEH
2399 static inline struct eeh_dev *pci_dev_to_eeh_dev(struct pci_dev *pdev)
2400 {
2401         return pdev->dev.archdata.edev;
2402 }
2403 #endif
2404
2405 void pci_add_dma_alias(struct pci_dev *dev, u8 devfn_from, unsigned nr_devfns);
2406 bool pci_devs_are_dma_aliases(struct pci_dev *dev1, struct pci_dev *dev2);
2407 int pci_for_each_dma_alias(struct pci_dev *pdev,
2408                            int (*fn)(struct pci_dev *pdev,
2409                                      u16 alias, void *data), void *data);
2410
2411 /* Helper functions for operation of device flag */
2412 static inline void pci_set_dev_assigned(struct pci_dev *pdev)
2413 {
2414         pdev->dev_flags |= PCI_DEV_FLAGS_ASSIGNED;
2415 }
2416 static inline void pci_clear_dev_assigned(struct pci_dev *pdev)
2417 {
2418         pdev->dev_flags &= ~PCI_DEV_FLAGS_ASSIGNED;
2419 }
2420 static inline bool pci_is_dev_assigned(struct pci_dev *pdev)
2421 {
2422         return (pdev->dev_flags & PCI_DEV_FLAGS_ASSIGNED) == PCI_DEV_FLAGS_ASSIGNED;
2423 }
2424
2425 /**
2426  * pci_ari_enabled - query ARI forwarding status
2427  * @bus: the PCI bus
2428  *
2429  * Returns true if ARI forwarding is enabled.
2430  */
2431 static inline bool pci_ari_enabled(struct pci_bus *bus)
2432 {
2433         return bus->self && bus->self->ari_enabled;
2434 }
2435
2436 /**
2437  * pci_is_thunderbolt_attached - whether device is on a Thunderbolt daisy chain
2438  * @pdev: PCI device to check
2439  *
2440  * Walk upwards from @pdev and check for each encountered bridge if it's part
2441  * of a Thunderbolt controller.  Reaching the host bridge means @pdev is not
2442  * Thunderbolt-attached.  (But rather soldered to the mainboard usually.)
2443  */
2444 static inline bool pci_is_thunderbolt_attached(struct pci_dev *pdev)
2445 {
2446         struct pci_dev *parent = pdev;
2447
2448         if (pdev->is_thunderbolt)
2449                 return true;
2450
2451         while ((parent = pci_upstream_bridge(parent)))
2452                 if (parent->is_thunderbolt)
2453                         return true;
2454
2455         return false;
2456 }
2457
2458 #if defined(CONFIG_PCIEPORTBUS) || defined(CONFIG_EEH)
2459 void pci_uevent_ers(struct pci_dev *pdev, enum  pci_ers_result err_type);
2460 #endif
2461
2462 /* Provide the legacy pci_dma_* API */
2463 #include <linux/pci-dma-compat.h>
2464
2465 #define pci_printk(level, pdev, fmt, arg...) \
2466         dev_printk(level, &(pdev)->dev, fmt, ##arg)
2467
2468 #define pci_emerg(pdev, fmt, arg...)    dev_emerg(&(pdev)->dev, fmt, ##arg)
2469 #define pci_alert(pdev, fmt, arg...)    dev_alert(&(pdev)->dev, fmt, ##arg)
2470 #define pci_crit(pdev, fmt, arg...)     dev_crit(&(pdev)->dev, fmt, ##arg)
2471 #define pci_err(pdev, fmt, arg...)      dev_err(&(pdev)->dev, fmt, ##arg)
2472 #define pci_warn(pdev, fmt, arg...)     dev_warn(&(pdev)->dev, fmt, ##arg)
2473 #define pci_notice(pdev, fmt, arg...)   dev_notice(&(pdev)->dev, fmt, ##arg)
2474 #define pci_info(pdev, fmt, arg...)     dev_info(&(pdev)->dev, fmt, ##arg)
2475 #define pci_dbg(pdev, fmt, arg...)      dev_dbg(&(pdev)->dev, fmt, ##arg)
2476
2477 #define pci_notice_ratelimited(pdev, fmt, arg...) \
2478         dev_notice_ratelimited(&(pdev)->dev, fmt, ##arg)
2479
2480 #define pci_info_ratelimited(pdev, fmt, arg...) \
2481         dev_info_ratelimited(&(pdev)->dev, fmt, ##arg)
2482
2483 #define pci_WARN(pdev, condition, fmt, arg...) \
2484         WARN(condition, "%s %s: " fmt, \
2485              dev_driver_string(&(pdev)->dev), pci_name(pdev), ##arg)
2486
2487 #define pci_WARN_ONCE(pdev, condition, fmt, arg...) \
2488         WARN_ONCE(condition, "%s %s: " fmt, \
2489                   dev_driver_string(&(pdev)->dev), pci_name(pdev), ##arg)
2490
2491 #endif /* LINUX_PCI_H */