ecb35fdff03eade75874133b7c69b4a49ed3b15b
[linux-2.6-microblaze.git] / include / linux / intel-iommu.h
1 /* SPDX-License-Identifier: GPL-2.0-only */
2 /*
3  * Copyright © 2006-2015, Intel Corporation.
4  *
5  * Authors: Ashok Raj <ashok.raj@intel.com>
6  *          Anil S Keshavamurthy <anil.s.keshavamurthy@intel.com>
7  *          David Woodhouse <David.Woodhouse@intel.com>
8  */
9
10 #ifndef _INTEL_IOMMU_H_
11 #define _INTEL_IOMMU_H_
12
13 #include <linux/types.h>
14 #include <linux/iova.h>
15 #include <linux/io.h>
16 #include <linux/idr.h>
17 #include <linux/mmu_notifier.h>
18 #include <linux/list.h>
19 #include <linux/iommu.h>
20 #include <linux/io-64-nonatomic-lo-hi.h>
21 #include <linux/dmar.h>
22 #include <linux/ioasid.h>
23
24 #include <asm/cacheflush.h>
25 #include <asm/iommu.h>
26
27 /*
28  * VT-d hardware uses 4KiB page size regardless of host page size.
29  */
30 #define VTD_PAGE_SHIFT          (12)
31 #define VTD_PAGE_SIZE           (1UL << VTD_PAGE_SHIFT)
32 #define VTD_PAGE_MASK           (((u64)-1) << VTD_PAGE_SHIFT)
33 #define VTD_PAGE_ALIGN(addr)    (((addr) + VTD_PAGE_SIZE - 1) & VTD_PAGE_MASK)
34
35 #define VTD_STRIDE_SHIFT        (9)
36 #define VTD_STRIDE_MASK         (((u64)-1) << VTD_STRIDE_SHIFT)
37
38 #define DMA_PTE_READ            BIT_ULL(0)
39 #define DMA_PTE_WRITE           BIT_ULL(1)
40 #define DMA_PTE_LARGE_PAGE      BIT_ULL(7)
41 #define DMA_PTE_SNP             BIT_ULL(11)
42
43 #define DMA_FL_PTE_PRESENT      BIT_ULL(0)
44 #define DMA_FL_PTE_US           BIT_ULL(2)
45 #define DMA_FL_PTE_ACCESS       BIT_ULL(5)
46 #define DMA_FL_PTE_DIRTY        BIT_ULL(6)
47 #define DMA_FL_PTE_XD           BIT_ULL(63)
48
49 #define ADDR_WIDTH_5LEVEL       (57)
50 #define ADDR_WIDTH_4LEVEL       (48)
51
52 #define CONTEXT_TT_MULTI_LEVEL  0
53 #define CONTEXT_TT_DEV_IOTLB    1
54 #define CONTEXT_TT_PASS_THROUGH 2
55 #define CONTEXT_PASIDE          BIT_ULL(3)
56
57 /*
58  * Intel IOMMU register specification per version 1.0 public spec.
59  */
60 #define DMAR_VER_REG    0x0     /* Arch version supported by this IOMMU */
61 #define DMAR_CAP_REG    0x8     /* Hardware supported capabilities */
62 #define DMAR_ECAP_REG   0x10    /* Extended capabilities supported */
63 #define DMAR_GCMD_REG   0x18    /* Global command register */
64 #define DMAR_GSTS_REG   0x1c    /* Global status register */
65 #define DMAR_RTADDR_REG 0x20    /* Root entry table */
66 #define DMAR_CCMD_REG   0x28    /* Context command reg */
67 #define DMAR_FSTS_REG   0x34    /* Fault Status register */
68 #define DMAR_FECTL_REG  0x38    /* Fault control register */
69 #define DMAR_FEDATA_REG 0x3c    /* Fault event interrupt data register */
70 #define DMAR_FEADDR_REG 0x40    /* Fault event interrupt addr register */
71 #define DMAR_FEUADDR_REG 0x44   /* Upper address register */
72 #define DMAR_AFLOG_REG  0x58    /* Advanced Fault control */
73 #define DMAR_PMEN_REG   0x64    /* Enable Protected Memory Region */
74 #define DMAR_PLMBASE_REG 0x68   /* PMRR Low addr */
75 #define DMAR_PLMLIMIT_REG 0x6c  /* PMRR low limit */
76 #define DMAR_PHMBASE_REG 0x70   /* pmrr high base addr */
77 #define DMAR_PHMLIMIT_REG 0x78  /* pmrr high limit */
78 #define DMAR_IQH_REG    0x80    /* Invalidation queue head register */
79 #define DMAR_IQT_REG    0x88    /* Invalidation queue tail register */
80 #define DMAR_IQ_SHIFT   4       /* Invalidation queue head/tail shift */
81 #define DMAR_IQA_REG    0x90    /* Invalidation queue addr register */
82 #define DMAR_ICS_REG    0x9c    /* Invalidation complete status register */
83 #define DMAR_IRTA_REG   0xb8    /* Interrupt remapping table addr register */
84 #define DMAR_PQH_REG    0xc0    /* Page request queue head register */
85 #define DMAR_PQT_REG    0xc8    /* Page request queue tail register */
86 #define DMAR_PQA_REG    0xd0    /* Page request queue address register */
87 #define DMAR_PRS_REG    0xdc    /* Page request status register */
88 #define DMAR_PECTL_REG  0xe0    /* Page request event control register */
89 #define DMAR_PEDATA_REG 0xe4    /* Page request event interrupt data register */
90 #define DMAR_PEADDR_REG 0xe8    /* Page request event interrupt addr register */
91 #define DMAR_PEUADDR_REG 0xec   /* Page request event Upper address register */
92 #define DMAR_MTRRCAP_REG 0x100  /* MTRR capability register */
93 #define DMAR_MTRRDEF_REG 0x108  /* MTRR default type register */
94 #define DMAR_MTRR_FIX64K_00000_REG 0x120 /* MTRR Fixed range registers */
95 #define DMAR_MTRR_FIX16K_80000_REG 0x128
96 #define DMAR_MTRR_FIX16K_A0000_REG 0x130
97 #define DMAR_MTRR_FIX4K_C0000_REG 0x138
98 #define DMAR_MTRR_FIX4K_C8000_REG 0x140
99 #define DMAR_MTRR_FIX4K_D0000_REG 0x148
100 #define DMAR_MTRR_FIX4K_D8000_REG 0x150
101 #define DMAR_MTRR_FIX4K_E0000_REG 0x158
102 #define DMAR_MTRR_FIX4K_E8000_REG 0x160
103 #define DMAR_MTRR_FIX4K_F0000_REG 0x168
104 #define DMAR_MTRR_FIX4K_F8000_REG 0x170
105 #define DMAR_MTRR_PHYSBASE0_REG 0x180 /* MTRR Variable range registers */
106 #define DMAR_MTRR_PHYSMASK0_REG 0x188
107 #define DMAR_MTRR_PHYSBASE1_REG 0x190
108 #define DMAR_MTRR_PHYSMASK1_REG 0x198
109 #define DMAR_MTRR_PHYSBASE2_REG 0x1a0
110 #define DMAR_MTRR_PHYSMASK2_REG 0x1a8
111 #define DMAR_MTRR_PHYSBASE3_REG 0x1b0
112 #define DMAR_MTRR_PHYSMASK3_REG 0x1b8
113 #define DMAR_MTRR_PHYSBASE4_REG 0x1c0
114 #define DMAR_MTRR_PHYSMASK4_REG 0x1c8
115 #define DMAR_MTRR_PHYSBASE5_REG 0x1d0
116 #define DMAR_MTRR_PHYSMASK5_REG 0x1d8
117 #define DMAR_MTRR_PHYSBASE6_REG 0x1e0
118 #define DMAR_MTRR_PHYSMASK6_REG 0x1e8
119 #define DMAR_MTRR_PHYSBASE7_REG 0x1f0
120 #define DMAR_MTRR_PHYSMASK7_REG 0x1f8
121 #define DMAR_MTRR_PHYSBASE8_REG 0x200
122 #define DMAR_MTRR_PHYSMASK8_REG 0x208
123 #define DMAR_MTRR_PHYSBASE9_REG 0x210
124 #define DMAR_MTRR_PHYSMASK9_REG 0x218
125 #define DMAR_VCCAP_REG          0xe00 /* Virtual command capability register */
126 #define DMAR_VCMD_REG           0xe10 /* Virtual command register */
127 #define DMAR_VCRSP_REG          0xe20 /* Virtual command response register */
128
129 #define OFFSET_STRIDE           (9)
130
131 #define dmar_readq(a) readq(a)
132 #define dmar_writeq(a,v) writeq(v,a)
133 #define dmar_readl(a) readl(a)
134 #define dmar_writel(a, v) writel(v, a)
135
136 #define DMAR_VER_MAJOR(v)               (((v) & 0xf0) >> 4)
137 #define DMAR_VER_MINOR(v)               ((v) & 0x0f)
138
139 /*
140  * Decoding Capability Register
141  */
142 #define cap_5lp_support(c)      (((c) >> 60) & 1)
143 #define cap_pi_support(c)       (((c) >> 59) & 1)
144 #define cap_fl1gp_support(c)    (((c) >> 56) & 1)
145 #define cap_read_drain(c)       (((c) >> 55) & 1)
146 #define cap_write_drain(c)      (((c) >> 54) & 1)
147 #define cap_max_amask_val(c)    (((c) >> 48) & 0x3f)
148 #define cap_num_fault_regs(c)   ((((c) >> 40) & 0xff) + 1)
149 #define cap_pgsel_inv(c)        (((c) >> 39) & 1)
150
151 #define cap_super_page_val(c)   (((c) >> 34) & 0xf)
152 #define cap_super_offset(c)     (((find_first_bit(&cap_super_page_val(c), 4)) \
153                                         * OFFSET_STRIDE) + 21)
154
155 #define cap_fault_reg_offset(c) ((((c) >> 24) & 0x3ff) * 16)
156 #define cap_max_fault_reg_offset(c) \
157         (cap_fault_reg_offset(c) + cap_num_fault_regs(c) * 16)
158
159 #define cap_zlr(c)              (((c) >> 22) & 1)
160 #define cap_isoch(c)            (((c) >> 23) & 1)
161 #define cap_mgaw(c)             ((((c) >> 16) & 0x3f) + 1)
162 #define cap_sagaw(c)            (((c) >> 8) & 0x1f)
163 #define cap_caching_mode(c)     (((c) >> 7) & 1)
164 #define cap_phmr(c)             (((c) >> 6) & 1)
165 #define cap_plmr(c)             (((c) >> 5) & 1)
166 #define cap_rwbf(c)             (((c) >> 4) & 1)
167 #define cap_afl(c)              (((c) >> 3) & 1)
168 #define cap_ndoms(c)            (((unsigned long)1) << (4 + 2 * ((c) & 0x7)))
169 /*
170  * Extended Capability Register
171  */
172
173 #define ecap_smpwc(e)           (((e) >> 48) & 0x1)
174 #define ecap_flts(e)            (((e) >> 47) & 0x1)
175 #define ecap_slts(e)            (((e) >> 46) & 0x1)
176 #define ecap_vcs(e)             (((e) >> 44) & 0x1)
177 #define ecap_smts(e)            (((e) >> 43) & 0x1)
178 #define ecap_dit(e)             ((e >> 41) & 0x1)
179 #define ecap_pasid(e)           ((e >> 40) & 0x1)
180 #define ecap_pss(e)             ((e >> 35) & 0x1f)
181 #define ecap_eafs(e)            ((e >> 34) & 0x1)
182 #define ecap_nwfs(e)            ((e >> 33) & 0x1)
183 #define ecap_srs(e)             ((e >> 31) & 0x1)
184 #define ecap_ers(e)             ((e >> 30) & 0x1)
185 #define ecap_prs(e)             ((e >> 29) & 0x1)
186 #define ecap_broken_pasid(e)    ((e >> 28) & 0x1)
187 #define ecap_dis(e)             ((e >> 27) & 0x1)
188 #define ecap_nest(e)            ((e >> 26) & 0x1)
189 #define ecap_mts(e)             ((e >> 25) & 0x1)
190 #define ecap_ecs(e)             ((e >> 24) & 0x1)
191 #define ecap_iotlb_offset(e)    ((((e) >> 8) & 0x3ff) * 16)
192 #define ecap_max_iotlb_offset(e) (ecap_iotlb_offset(e) + 16)
193 #define ecap_coherent(e)        ((e) & 0x1)
194 #define ecap_qis(e)             ((e) & 0x2)
195 #define ecap_pass_through(e)    ((e >> 6) & 0x1)
196 #define ecap_eim_support(e)     ((e >> 4) & 0x1)
197 #define ecap_ir_support(e)      ((e >> 3) & 0x1)
198 #define ecap_dev_iotlb_support(e)       (((e) >> 2) & 0x1)
199 #define ecap_max_handle_mask(e) ((e >> 20) & 0xf)
200 #define ecap_sc_support(e)      ((e >> 7) & 0x1) /* Snooping Control */
201
202 /* Virtual command interface capability */
203 #define vccap_pasid(v)          (((v) & DMA_VCS_PAS)) /* PASID allocation */
204
205 /* IOTLB_REG */
206 #define DMA_TLB_FLUSH_GRANU_OFFSET  60
207 #define DMA_TLB_GLOBAL_FLUSH (((u64)1) << 60)
208 #define DMA_TLB_DSI_FLUSH (((u64)2) << 60)
209 #define DMA_TLB_PSI_FLUSH (((u64)3) << 60)
210 #define DMA_TLB_IIRG(type) ((type >> 60) & 3)
211 #define DMA_TLB_IAIG(val) (((val) >> 57) & 3)
212 #define DMA_TLB_READ_DRAIN (((u64)1) << 49)
213 #define DMA_TLB_WRITE_DRAIN (((u64)1) << 48)
214 #define DMA_TLB_DID(id) (((u64)((id) & 0xffff)) << 32)
215 #define DMA_TLB_IVT (((u64)1) << 63)
216 #define DMA_TLB_IH_NONLEAF (((u64)1) << 6)
217 #define DMA_TLB_MAX_SIZE (0x3f)
218
219 /* INVALID_DESC */
220 #define DMA_CCMD_INVL_GRANU_OFFSET  61
221 #define DMA_ID_TLB_GLOBAL_FLUSH (((u64)1) << 4)
222 #define DMA_ID_TLB_DSI_FLUSH    (((u64)2) << 4)
223 #define DMA_ID_TLB_PSI_FLUSH    (((u64)3) << 4)
224 #define DMA_ID_TLB_READ_DRAIN   (((u64)1) << 7)
225 #define DMA_ID_TLB_WRITE_DRAIN  (((u64)1) << 6)
226 #define DMA_ID_TLB_DID(id)      (((u64)((id & 0xffff) << 16)))
227 #define DMA_ID_TLB_IH_NONLEAF   (((u64)1) << 6)
228 #define DMA_ID_TLB_ADDR(addr)   (addr)
229 #define DMA_ID_TLB_ADDR_MASK(mask)      (mask)
230
231 /* PMEN_REG */
232 #define DMA_PMEN_EPM (((u32)1)<<31)
233 #define DMA_PMEN_PRS (((u32)1)<<0)
234
235 /* GCMD_REG */
236 #define DMA_GCMD_TE (((u32)1) << 31)
237 #define DMA_GCMD_SRTP (((u32)1) << 30)
238 #define DMA_GCMD_SFL (((u32)1) << 29)
239 #define DMA_GCMD_EAFL (((u32)1) << 28)
240 #define DMA_GCMD_WBF (((u32)1) << 27)
241 #define DMA_GCMD_QIE (((u32)1) << 26)
242 #define DMA_GCMD_SIRTP (((u32)1) << 24)
243 #define DMA_GCMD_IRE (((u32) 1) << 25)
244 #define DMA_GCMD_CFI (((u32) 1) << 23)
245
246 /* GSTS_REG */
247 #define DMA_GSTS_TES (((u32)1) << 31)
248 #define DMA_GSTS_RTPS (((u32)1) << 30)
249 #define DMA_GSTS_FLS (((u32)1) << 29)
250 #define DMA_GSTS_AFLS (((u32)1) << 28)
251 #define DMA_GSTS_WBFS (((u32)1) << 27)
252 #define DMA_GSTS_QIES (((u32)1) << 26)
253 #define DMA_GSTS_IRTPS (((u32)1) << 24)
254 #define DMA_GSTS_IRES (((u32)1) << 25)
255 #define DMA_GSTS_CFIS (((u32)1) << 23)
256
257 /* DMA_RTADDR_REG */
258 #define DMA_RTADDR_RTT (((u64)1) << 11)
259 #define DMA_RTADDR_SMT (((u64)1) << 10)
260
261 /* CCMD_REG */
262 #define DMA_CCMD_ICC (((u64)1) << 63)
263 #define DMA_CCMD_GLOBAL_INVL (((u64)1) << 61)
264 #define DMA_CCMD_DOMAIN_INVL (((u64)2) << 61)
265 #define DMA_CCMD_DEVICE_INVL (((u64)3) << 61)
266 #define DMA_CCMD_FM(m) (((u64)((m) & 0x3)) << 32)
267 #define DMA_CCMD_MASK_NOBIT 0
268 #define DMA_CCMD_MASK_1BIT 1
269 #define DMA_CCMD_MASK_2BIT 2
270 #define DMA_CCMD_MASK_3BIT 3
271 #define DMA_CCMD_SID(s) (((u64)((s) & 0xffff)) << 16)
272 #define DMA_CCMD_DID(d) ((u64)((d) & 0xffff))
273
274 /* FECTL_REG */
275 #define DMA_FECTL_IM (((u32)1) << 31)
276
277 /* FSTS_REG */
278 #define DMA_FSTS_PFO (1 << 0) /* Primary Fault Overflow */
279 #define DMA_FSTS_PPF (1 << 1) /* Primary Pending Fault */
280 #define DMA_FSTS_IQE (1 << 4) /* Invalidation Queue Error */
281 #define DMA_FSTS_ICE (1 << 5) /* Invalidation Completion Error */
282 #define DMA_FSTS_ITE (1 << 6) /* Invalidation Time-out Error */
283 #define DMA_FSTS_PRO (1 << 7) /* Page Request Overflow */
284 #define dma_fsts_fault_record_index(s) (((s) >> 8) & 0xff)
285
286 /* FRCD_REG, 32 bits access */
287 #define DMA_FRCD_F (((u32)1) << 31)
288 #define dma_frcd_type(d) ((d >> 30) & 1)
289 #define dma_frcd_fault_reason(c) (c & 0xff)
290 #define dma_frcd_source_id(c) (c & 0xffff)
291 #define dma_frcd_pasid_value(c) (((c) >> 8) & 0xfffff)
292 #define dma_frcd_pasid_present(c) (((c) >> 31) & 1)
293 /* low 64 bit */
294 #define dma_frcd_page_addr(d) (d & (((u64)-1) << PAGE_SHIFT))
295
296 /* PRS_REG */
297 #define DMA_PRS_PPR     ((u32)1)
298 #define DMA_PRS_PRO     ((u32)2)
299
300 #define DMA_VCS_PAS     ((u64)1)
301
302 #define IOMMU_WAIT_OP(iommu, offset, op, cond, sts)                     \
303 do {                                                                    \
304         cycles_t start_time = get_cycles();                             \
305         while (1) {                                                     \
306                 sts = op(iommu->reg + offset);                          \
307                 if (cond)                                               \
308                         break;                                          \
309                 if (DMAR_OPERATION_TIMEOUT < (get_cycles() - start_time))\
310                         panic("DMAR hardware is malfunctioning\n");     \
311                 cpu_relax();                                            \
312         }                                                               \
313 } while (0)
314
315 #define QI_LENGTH       256     /* queue length */
316
317 enum {
318         QI_FREE,
319         QI_IN_USE,
320         QI_DONE,
321         QI_ABORT
322 };
323
324 #define QI_CC_TYPE              0x1
325 #define QI_IOTLB_TYPE           0x2
326 #define QI_DIOTLB_TYPE          0x3
327 #define QI_IEC_TYPE             0x4
328 #define QI_IWD_TYPE             0x5
329 #define QI_EIOTLB_TYPE          0x6
330 #define QI_PC_TYPE              0x7
331 #define QI_DEIOTLB_TYPE         0x8
332 #define QI_PGRP_RESP_TYPE       0x9
333 #define QI_PSTRM_RESP_TYPE      0xa
334
335 #define QI_IEC_SELECTIVE        (((u64)1) << 4)
336 #define QI_IEC_IIDEX(idx)       (((u64)(idx & 0xffff) << 32))
337 #define QI_IEC_IM(m)            (((u64)(m & 0x1f) << 27))
338
339 #define QI_IWD_STATUS_DATA(d)   (((u64)d) << 32)
340 #define QI_IWD_STATUS_WRITE     (((u64)1) << 5)
341 #define QI_IWD_FENCE            (((u64)1) << 6)
342 #define QI_IWD_PRQ_DRAIN        (((u64)1) << 7)
343
344 #define QI_IOTLB_DID(did)       (((u64)did) << 16)
345 #define QI_IOTLB_DR(dr)         (((u64)dr) << 7)
346 #define QI_IOTLB_DW(dw)         (((u64)dw) << 6)
347 #define QI_IOTLB_GRAN(gran)     (((u64)gran) >> (DMA_TLB_FLUSH_GRANU_OFFSET-4))
348 #define QI_IOTLB_ADDR(addr)     (((u64)addr) & VTD_PAGE_MASK)
349 #define QI_IOTLB_IH(ih)         (((u64)ih) << 6)
350 #define QI_IOTLB_AM(am)         (((u8)am) & 0x3f)
351
352 #define QI_CC_FM(fm)            (((u64)fm) << 48)
353 #define QI_CC_SID(sid)          (((u64)sid) << 32)
354 #define QI_CC_DID(did)          (((u64)did) << 16)
355 #define QI_CC_GRAN(gran)        (((u64)gran) >> (DMA_CCMD_INVL_GRANU_OFFSET-4))
356
357 #define QI_DEV_IOTLB_SID(sid)   ((u64)((sid) & 0xffff) << 32)
358 #define QI_DEV_IOTLB_QDEP(qdep) (((qdep) & 0x1f) << 16)
359 #define QI_DEV_IOTLB_ADDR(addr) ((u64)(addr) & VTD_PAGE_MASK)
360 #define QI_DEV_IOTLB_PFSID(pfsid) (((u64)(pfsid & 0xf) << 12) | \
361                                    ((u64)((pfsid >> 4) & 0xfff) << 52))
362 #define QI_DEV_IOTLB_SIZE       1
363 #define QI_DEV_IOTLB_MAX_INVS   32
364
365 #define QI_PC_PASID(pasid)      (((u64)pasid) << 32)
366 #define QI_PC_DID(did)          (((u64)did) << 16)
367 #define QI_PC_GRAN(gran)        (((u64)gran) << 4)
368
369 /* PASID cache invalidation granu */
370 #define QI_PC_ALL_PASIDS        0
371 #define QI_PC_PASID_SEL         1
372
373 #define QI_EIOTLB_ADDR(addr)    ((u64)(addr) & VTD_PAGE_MASK)
374 #define QI_EIOTLB_IH(ih)        (((u64)ih) << 6)
375 #define QI_EIOTLB_AM(am)        (((u64)am) & 0x3f)
376 #define QI_EIOTLB_PASID(pasid)  (((u64)pasid) << 32)
377 #define QI_EIOTLB_DID(did)      (((u64)did) << 16)
378 #define QI_EIOTLB_GRAN(gran)    (((u64)gran) << 4)
379
380 /* QI Dev-IOTLB inv granu */
381 #define QI_DEV_IOTLB_GRAN_ALL           1
382 #define QI_DEV_IOTLB_GRAN_PASID_SEL     0
383
384 #define QI_DEV_EIOTLB_ADDR(a)   ((u64)(a) & VTD_PAGE_MASK)
385 #define QI_DEV_EIOTLB_SIZE      (((u64)1) << 11)
386 #define QI_DEV_EIOTLB_PASID(p)  ((u64)((p) & 0xfffff) << 32)
387 #define QI_DEV_EIOTLB_SID(sid)  ((u64)((sid) & 0xffff) << 16)
388 #define QI_DEV_EIOTLB_QDEP(qd)  ((u64)((qd) & 0x1f) << 4)
389 #define QI_DEV_EIOTLB_PFSID(pfsid) (((u64)(pfsid & 0xf) << 12) | \
390                                     ((u64)((pfsid >> 4) & 0xfff) << 52))
391 #define QI_DEV_EIOTLB_MAX_INVS  32
392
393 /* Page group response descriptor QW0 */
394 #define QI_PGRP_PASID_P(p)      (((u64)(p)) << 4)
395 #define QI_PGRP_PDP(p)          (((u64)(p)) << 5)
396 #define QI_PGRP_RESP_CODE(res)  (((u64)(res)) << 12)
397 #define QI_PGRP_DID(rid)        (((u64)(rid)) << 16)
398 #define QI_PGRP_PASID(pasid)    (((u64)(pasid)) << 32)
399
400 /* Page group response descriptor QW1 */
401 #define QI_PGRP_LPIG(x)         (((u64)(x)) << 2)
402 #define QI_PGRP_IDX(idx)        (((u64)(idx)) << 3)
403
404
405 #define QI_RESP_SUCCESS         0x0
406 #define QI_RESP_INVALID         0x1
407 #define QI_RESP_FAILURE         0xf
408
409 #define QI_GRAN_NONG_PASID              2
410 #define QI_GRAN_PSI_PASID               3
411
412 #define qi_shift(iommu)         (DMAR_IQ_SHIFT + !!ecap_smts((iommu)->ecap))
413
414 struct qi_desc {
415         u64 qw0;
416         u64 qw1;
417         u64 qw2;
418         u64 qw3;
419 };
420
421 struct q_inval {
422         raw_spinlock_t  q_lock;
423         void            *desc;          /* invalidation queue */
424         int             *desc_status;   /* desc status */
425         int             free_head;      /* first free entry */
426         int             free_tail;      /* last free entry */
427         int             free_cnt;
428 };
429
430 struct dmar_pci_notify_info;
431
432 #ifdef CONFIG_IRQ_REMAP
433 /* 1MB - maximum possible interrupt remapping table size */
434 #define INTR_REMAP_PAGE_ORDER   8
435 #define INTR_REMAP_TABLE_REG_SIZE       0xf
436 #define INTR_REMAP_TABLE_REG_SIZE_MASK  0xf
437
438 #define INTR_REMAP_TABLE_ENTRIES        65536
439
440 struct irq_domain;
441
442 struct ir_table {
443         struct irte *base;
444         unsigned long *bitmap;
445 };
446
447 void intel_irq_remap_add_device(struct dmar_pci_notify_info *info);
448 #else
449 static inline void
450 intel_irq_remap_add_device(struct dmar_pci_notify_info *info) { }
451 #endif
452
453 struct iommu_flush {
454         void (*flush_context)(struct intel_iommu *iommu, u16 did, u16 sid,
455                               u8 fm, u64 type);
456         void (*flush_iotlb)(struct intel_iommu *iommu, u16 did, u64 addr,
457                             unsigned int size_order, u64 type);
458 };
459
460 enum {
461         SR_DMAR_FECTL_REG,
462         SR_DMAR_FEDATA_REG,
463         SR_DMAR_FEADDR_REG,
464         SR_DMAR_FEUADDR_REG,
465         MAX_SR_DMAR_REGS
466 };
467
468 #define VTD_FLAG_TRANS_PRE_ENABLED      (1 << 0)
469 #define VTD_FLAG_IRQ_REMAP_PRE_ENABLED  (1 << 1)
470 #define VTD_FLAG_SVM_CAPABLE            (1 << 2)
471
472 extern int intel_iommu_sm;
473 extern spinlock_t device_domain_lock;
474
475 #define sm_supported(iommu)     (intel_iommu_sm && ecap_smts((iommu)->ecap))
476 #define pasid_supported(iommu)  (sm_supported(iommu) &&                 \
477                                  ecap_pasid((iommu)->ecap))
478
479 struct pasid_entry;
480 struct pasid_state_entry;
481 struct page_req_dsc;
482
483 /*
484  * 0: Present
485  * 1-11: Reserved
486  * 12-63: Context Ptr (12 - (haw-1))
487  * 64-127: Reserved
488  */
489 struct root_entry {
490         u64     lo;
491         u64     hi;
492 };
493
494 /*
495  * low 64 bits:
496  * 0: present
497  * 1: fault processing disable
498  * 2-3: translation type
499  * 12-63: address space root
500  * high 64 bits:
501  * 0-2: address width
502  * 3-6: aval
503  * 8-23: domain id
504  */
505 struct context_entry {
506         u64 lo;
507         u64 hi;
508 };
509
510 /* si_domain contains mulitple devices */
511 #define DOMAIN_FLAG_STATIC_IDENTITY             BIT(0)
512
513 /*
514  * When VT-d works in the scalable mode, it allows DMA translation to
515  * happen through either first level or second level page table. This
516  * bit marks that the DMA translation for the domain goes through the
517  * first level page table, otherwise, it goes through the second level.
518  */
519 #define DOMAIN_FLAG_USE_FIRST_LEVEL             BIT(1)
520
521 /*
522  * Domain represents a virtual machine which demands iommu nested
523  * translation mode support.
524  */
525 #define DOMAIN_FLAG_NESTING_MODE                BIT(2)
526
527 struct dmar_domain {
528         int     nid;                    /* node id */
529
530         unsigned        iommu_refcnt[DMAR_UNITS_SUPPORTED];
531                                         /* Refcount of devices per iommu */
532
533
534         u16             iommu_did[DMAR_UNITS_SUPPORTED];
535                                         /* Domain ids per IOMMU. Use u16 since
536                                          * domain ids are 16 bit wide according
537                                          * to VT-d spec, section 9.3 */
538
539         bool has_iotlb_device;
540         struct list_head devices;       /* all devices' list */
541         struct list_head subdevices;    /* all subdevices' list */
542         struct iova_domain iovad;       /* iova's that belong to this domain */
543
544         struct dma_pte  *pgd;           /* virtual address */
545         int             gaw;            /* max guest address width */
546
547         /* adjusted guest address width, 0 is level 2 30-bit */
548         int             agaw;
549
550         int             flags;          /* flags to find out type of domain */
551
552         int             iommu_coherency;/* indicate coherency of iommu access */
553         int             iommu_snooping; /* indicate snooping control feature*/
554         int             iommu_count;    /* reference count of iommu */
555         int             iommu_superpage;/* Level of superpages supported:
556                                            0 == 4KiB (no superpages), 1 == 2MiB,
557                                            2 == 1GiB, 3 == 512GiB, 4 == 1TiB */
558         u64             max_addr;       /* maximum mapped address */
559
560         u32             default_pasid;  /*
561                                          * The default pasid used for non-SVM
562                                          * traffic on mediated devices.
563                                          */
564
565         struct iommu_domain domain;     /* generic domain data structure for
566                                            iommu core */
567 };
568
569 struct intel_iommu {
570         void __iomem    *reg; /* Pointer to hardware regs, virtual addr */
571         u64             reg_phys; /* physical address of hw register set */
572         u64             reg_size; /* size of hw register set */
573         u64             cap;
574         u64             ecap;
575         u64             vccap;
576         u32             gcmd; /* Holds TE, EAFL. Don't need SRTP, SFL, WBF */
577         raw_spinlock_t  register_lock; /* protect register handling */
578         int             seq_id; /* sequence id of the iommu */
579         int             agaw; /* agaw of this iommu */
580         int             msagaw; /* max sagaw of this iommu */
581         unsigned int    irq, pr_irq;
582         u16             segment;     /* PCI segment# */
583         unsigned char   name[13];    /* Device Name */
584
585 #ifdef CONFIG_INTEL_IOMMU
586         unsigned long   *domain_ids; /* bitmap of domains */
587         struct dmar_domain ***domains; /* ptr to domains */
588         spinlock_t      lock; /* protect context, domain ids */
589         struct root_entry *root_entry; /* virtual address */
590
591         struct iommu_flush flush;
592 #endif
593 #ifdef CONFIG_INTEL_IOMMU_SVM
594         struct page_req_dsc *prq;
595         unsigned char prq_name[16];    /* Name for PRQ interrupt */
596         struct completion prq_complete;
597         struct ioasid_allocator_ops pasid_allocator; /* Custom allocator for PASIDs */
598 #endif
599         struct q_inval  *qi;            /* Queued invalidation info */
600         u32 *iommu_state; /* Store iommu states between suspend and resume.*/
601
602 #ifdef CONFIG_IRQ_REMAP
603         struct ir_table *ir_table;      /* Interrupt remapping info */
604         struct irq_domain *ir_domain;
605         struct irq_domain *ir_msi_domain;
606 #endif
607         struct iommu_device iommu;  /* IOMMU core code handle */
608         int             node;
609         u32             flags;      /* Software defined flags */
610
611         struct dmar_drhd_unit *drhd;
612 };
613
614 /* Per subdevice private data */
615 struct subdev_domain_info {
616         struct list_head link_phys;     /* link to phys device siblings */
617         struct list_head link_domain;   /* link to domain siblings */
618         struct device *pdev;            /* physical device derived from */
619         struct dmar_domain *domain;     /* aux-domain */
620         int users;                      /* user count */
621 };
622
623 /* PCI domain-device relationship */
624 struct device_domain_info {
625         struct list_head link;  /* link to domain siblings */
626         struct list_head global; /* link to global list */
627         struct list_head table; /* link to pasid table */
628         struct list_head subdevices; /* subdevices sibling */
629         u32 segment;            /* PCI segment number */
630         u8 bus;                 /* PCI bus number */
631         u8 devfn;               /* PCI devfn number */
632         u16 pfsid;              /* SRIOV physical function source ID */
633         u8 pasid_supported:3;
634         u8 pasid_enabled:1;
635         u8 pri_supported:1;
636         u8 pri_enabled:1;
637         u8 ats_supported:1;
638         u8 ats_enabled:1;
639         u8 auxd_enabled:1;      /* Multiple domains per device */
640         u8 ats_qdep;
641         struct device *dev; /* it's NULL for PCIe-to-PCI bridge */
642         struct intel_iommu *iommu; /* IOMMU used by this device */
643         struct dmar_domain *domain; /* pointer to domain */
644         struct pasid_table *pasid_table; /* pasid table */
645 };
646
647 static inline void __iommu_flush_cache(
648         struct intel_iommu *iommu, void *addr, int size)
649 {
650         if (!ecap_coherent(iommu->ecap))
651                 clflush_cache_range(addr, size);
652 }
653
654 /* Convert generic struct iommu_domain to private struct dmar_domain */
655 static inline struct dmar_domain *to_dmar_domain(struct iommu_domain *dom)
656 {
657         return container_of(dom, struct dmar_domain, domain);
658 }
659
660 /*
661  * 0: readable
662  * 1: writable
663  * 2-6: reserved
664  * 7: super page
665  * 8-10: available
666  * 11: snoop behavior
667  * 12-63: Host physcial address
668  */
669 struct dma_pte {
670         u64 val;
671 };
672
673 static inline void dma_clear_pte(struct dma_pte *pte)
674 {
675         pte->val = 0;
676 }
677
678 static inline u64 dma_pte_addr(struct dma_pte *pte)
679 {
680 #ifdef CONFIG_64BIT
681         return pte->val & VTD_PAGE_MASK & (~DMA_FL_PTE_XD);
682 #else
683         /* Must have a full atomic 64-bit read */
684         return  __cmpxchg64(&pte->val, 0ULL, 0ULL) &
685                         VTD_PAGE_MASK & (~DMA_FL_PTE_XD);
686 #endif
687 }
688
689 static inline bool dma_pte_present(struct dma_pte *pte)
690 {
691         return (pte->val & 3) != 0;
692 }
693
694 static inline bool dma_pte_superpage(struct dma_pte *pte)
695 {
696         return (pte->val & DMA_PTE_LARGE_PAGE);
697 }
698
699 static inline int first_pte_in_page(struct dma_pte *pte)
700 {
701         return !((unsigned long)pte & ~VTD_PAGE_MASK);
702 }
703
704 extern struct dmar_drhd_unit * dmar_find_matched_drhd_unit(struct pci_dev *dev);
705 extern int dmar_find_matched_atsr_unit(struct pci_dev *dev);
706
707 extern int dmar_enable_qi(struct intel_iommu *iommu);
708 extern void dmar_disable_qi(struct intel_iommu *iommu);
709 extern int dmar_reenable_qi(struct intel_iommu *iommu);
710 extern void qi_global_iec(struct intel_iommu *iommu);
711
712 extern void qi_flush_context(struct intel_iommu *iommu, u16 did, u16 sid,
713                              u8 fm, u64 type);
714 extern void qi_flush_iotlb(struct intel_iommu *iommu, u16 did, u64 addr,
715                           unsigned int size_order, u64 type);
716 extern void qi_flush_dev_iotlb(struct intel_iommu *iommu, u16 sid, u16 pfsid,
717                         u16 qdep, u64 addr, unsigned mask);
718
719 void qi_flush_piotlb(struct intel_iommu *iommu, u16 did, u32 pasid, u64 addr,
720                      unsigned long npages, bool ih);
721
722 void qi_flush_dev_iotlb_pasid(struct intel_iommu *iommu, u16 sid, u16 pfsid,
723                               u32 pasid, u16 qdep, u64 addr,
724                               unsigned int size_order);
725 void qi_flush_pasid_cache(struct intel_iommu *iommu, u16 did, u64 granu,
726                           u32 pasid);
727
728 int qi_submit_sync(struct intel_iommu *iommu, struct qi_desc *desc,
729                    unsigned int count, unsigned long options);
730 /*
731  * Options used in qi_submit_sync:
732  * QI_OPT_WAIT_DRAIN - Wait for PRQ drain completion, spec 6.5.2.8.
733  */
734 #define QI_OPT_WAIT_DRAIN               BIT(0)
735
736 extern int dmar_ir_support(void);
737
738 void *alloc_pgtable_page(int node);
739 void free_pgtable_page(void *vaddr);
740 struct intel_iommu *domain_get_iommu(struct dmar_domain *domain);
741 int for_each_device_domain(int (*fn)(struct device_domain_info *info,
742                                      void *data), void *data);
743 void iommu_flush_write_buffer(struct intel_iommu *iommu);
744 int intel_iommu_enable_pasid(struct intel_iommu *iommu, struct device *dev);
745 struct dmar_domain *find_domain(struct device *dev);
746 struct device_domain_info *get_domain_info(struct device *dev);
747 struct intel_iommu *device_to_iommu(struct device *dev, u8 *bus, u8 *devfn);
748
749 #ifdef CONFIG_INTEL_IOMMU_SVM
750 extern void intel_svm_check(struct intel_iommu *iommu);
751 extern int intel_svm_enable_prq(struct intel_iommu *iommu);
752 extern int intel_svm_finish_prq(struct intel_iommu *iommu);
753 int intel_svm_bind_gpasid(struct iommu_domain *domain, struct device *dev,
754                           struct iommu_gpasid_bind_data *data);
755 int intel_svm_unbind_gpasid(struct device *dev, u32 pasid);
756 struct iommu_sva *intel_svm_bind(struct device *dev, struct mm_struct *mm,
757                                  void *drvdata);
758 void intel_svm_unbind(struct iommu_sva *handle);
759 u32 intel_svm_get_pasid(struct iommu_sva *handle);
760 int intel_svm_page_response(struct device *dev, struct iommu_fault_event *evt,
761                             struct iommu_page_response *msg);
762
763 struct svm_dev_ops;
764
765 struct intel_svm_dev {
766         struct list_head list;
767         struct rcu_head rcu;
768         struct device *dev;
769         struct intel_iommu *iommu;
770         struct svm_dev_ops *ops;
771         struct iommu_sva sva;
772         u32 pasid;
773         int users;
774         u16 did;
775         u16 dev_iotlb:1;
776         u16 sid, qdep;
777 };
778
779 struct intel_svm {
780         struct mmu_notifier notifier;
781         struct mm_struct *mm;
782
783         unsigned int flags;
784         u32 pasid;
785         int gpasid; /* In case that guest PASID is different from host PASID */
786         struct list_head devs;
787         struct list_head list;
788 };
789 #else
790 static inline void intel_svm_check(struct intel_iommu *iommu) {}
791 #endif
792
793 #ifdef CONFIG_INTEL_IOMMU_DEBUGFS
794 void intel_iommu_debugfs_init(void);
795 #else
796 static inline void intel_iommu_debugfs_init(void) {}
797 #endif /* CONFIG_INTEL_IOMMU_DEBUGFS */
798
799 extern const struct attribute_group *intel_iommu_groups[];
800 bool context_present(struct context_entry *context);
801 struct context_entry *iommu_context_addr(struct intel_iommu *iommu, u8 bus,
802                                          u8 devfn, int alloc);
803
804 #ifdef CONFIG_INTEL_IOMMU
805 extern int iommu_calculate_agaw(struct intel_iommu *iommu);
806 extern int iommu_calculate_max_sagaw(struct intel_iommu *iommu);
807 extern int dmar_disabled;
808 extern int intel_iommu_enabled;
809 extern int intel_iommu_gfx_mapped;
810 #else
811 static inline int iommu_calculate_agaw(struct intel_iommu *iommu)
812 {
813         return 0;
814 }
815 static inline int iommu_calculate_max_sagaw(struct intel_iommu *iommu)
816 {
817         return 0;
818 }
819 #define dmar_disabled   (1)
820 #define intel_iommu_enabled (0)
821 #endif
822
823 #endif