Merge tag 'scsi-misc' of git://git.kernel.org/pub/scm/linux/kernel/git/jejb/scsi
[linux-2.6-microblaze.git] / drivers / scsi / ufs / ufshcd.h
1 /* SPDX-License-Identifier: GPL-2.0-or-later */
2 /*
3  * Universal Flash Storage Host controller driver
4  * Copyright (C) 2011-2013 Samsung India Software Operations
5  * Copyright (c) 2013-2016, The Linux Foundation. All rights reserved.
6  *
7  * Authors:
8  *      Santosh Yaraganavi <santosh.sy@samsung.com>
9  *      Vinayak Holikatti <h.vinayak@samsung.com>
10  */
11
12 #ifndef _UFSHCD_H
13 #define _UFSHCD_H
14
15 #include <linux/module.h>
16 #include <linux/kernel.h>
17 #include <linux/init.h>
18 #include <linux/interrupt.h>
19 #include <linux/io.h>
20 #include <linux/delay.h>
21 #include <linux/slab.h>
22 #include <linux/spinlock.h>
23 #include <linux/rwsem.h>
24 #include <linux/workqueue.h>
25 #include <linux/errno.h>
26 #include <linux/types.h>
27 #include <linux/wait.h>
28 #include <linux/bitops.h>
29 #include <linux/pm_runtime.h>
30 #include <linux/clk.h>
31 #include <linux/completion.h>
32 #include <linux/regulator/consumer.h>
33 #include <linux/bitfield.h>
34 #include <linux/devfreq.h>
35 #include <linux/blk-crypto-profile.h>
36 #include "unipro.h"
37
38 #include <asm/irq.h>
39 #include <asm/byteorder.h>
40 #include <scsi/scsi.h>
41 #include <scsi/scsi_cmnd.h>
42 #include <scsi/scsi_host.h>
43 #include <scsi/scsi_tcq.h>
44 #include <scsi/scsi_dbg.h>
45 #include <scsi/scsi_eh.h>
46
47 #include "ufs.h"
48 #include "ufs_quirks.h"
49 #include "ufshci.h"
50
51 #define UFSHCD "ufshcd"
52 #define UFSHCD_DRIVER_VERSION "0.2"
53
54 struct ufs_hba;
55
56 enum dev_cmd_type {
57         DEV_CMD_TYPE_NOP                = 0x0,
58         DEV_CMD_TYPE_QUERY              = 0x1,
59 };
60
61 enum ufs_event_type {
62         /* uic specific errors */
63         UFS_EVT_PA_ERR = 0,
64         UFS_EVT_DL_ERR,
65         UFS_EVT_NL_ERR,
66         UFS_EVT_TL_ERR,
67         UFS_EVT_DME_ERR,
68
69         /* fatal errors */
70         UFS_EVT_AUTO_HIBERN8_ERR,
71         UFS_EVT_FATAL_ERR,
72         UFS_EVT_LINK_STARTUP_FAIL,
73         UFS_EVT_RESUME_ERR,
74         UFS_EVT_SUSPEND_ERR,
75         UFS_EVT_WL_SUSP_ERR,
76         UFS_EVT_WL_RES_ERR,
77
78         /* abnormal events */
79         UFS_EVT_DEV_RESET,
80         UFS_EVT_HOST_RESET,
81         UFS_EVT_ABORT,
82
83         UFS_EVT_CNT,
84 };
85
86 /**
87  * struct uic_command - UIC command structure
88  * @command: UIC command
89  * @argument1: UIC command argument 1
90  * @argument2: UIC command argument 2
91  * @argument3: UIC command argument 3
92  * @cmd_active: Indicate if UIC command is outstanding
93  * @done: UIC command completion
94  */
95 struct uic_command {
96         u32 command;
97         u32 argument1;
98         u32 argument2;
99         u32 argument3;
100         int cmd_active;
101         struct completion done;
102 };
103
104 /* Used to differentiate the power management options */
105 enum ufs_pm_op {
106         UFS_RUNTIME_PM,
107         UFS_SYSTEM_PM,
108         UFS_SHUTDOWN_PM,
109 };
110
111 /* Host <-> Device UniPro Link state */
112 enum uic_link_state {
113         UIC_LINK_OFF_STATE      = 0, /* Link powered down or disabled */
114         UIC_LINK_ACTIVE_STATE   = 1, /* Link is in Fast/Slow/Sleep state */
115         UIC_LINK_HIBERN8_STATE  = 2, /* Link is in Hibernate state */
116         UIC_LINK_BROKEN_STATE   = 3, /* Link is in broken state */
117 };
118
119 #define ufshcd_is_link_off(hba) ((hba)->uic_link_state == UIC_LINK_OFF_STATE)
120 #define ufshcd_is_link_active(hba) ((hba)->uic_link_state == \
121                                     UIC_LINK_ACTIVE_STATE)
122 #define ufshcd_is_link_hibern8(hba) ((hba)->uic_link_state == \
123                                     UIC_LINK_HIBERN8_STATE)
124 #define ufshcd_is_link_broken(hba) ((hba)->uic_link_state == \
125                                    UIC_LINK_BROKEN_STATE)
126 #define ufshcd_set_link_off(hba) ((hba)->uic_link_state = UIC_LINK_OFF_STATE)
127 #define ufshcd_set_link_active(hba) ((hba)->uic_link_state = \
128                                     UIC_LINK_ACTIVE_STATE)
129 #define ufshcd_set_link_hibern8(hba) ((hba)->uic_link_state = \
130                                     UIC_LINK_HIBERN8_STATE)
131 #define ufshcd_set_link_broken(hba) ((hba)->uic_link_state = \
132                                     UIC_LINK_BROKEN_STATE)
133
134 #define ufshcd_set_ufs_dev_active(h) \
135         ((h)->curr_dev_pwr_mode = UFS_ACTIVE_PWR_MODE)
136 #define ufshcd_set_ufs_dev_sleep(h) \
137         ((h)->curr_dev_pwr_mode = UFS_SLEEP_PWR_MODE)
138 #define ufshcd_set_ufs_dev_poweroff(h) \
139         ((h)->curr_dev_pwr_mode = UFS_POWERDOWN_PWR_MODE)
140 #define ufshcd_set_ufs_dev_deepsleep(h) \
141         ((h)->curr_dev_pwr_mode = UFS_DEEPSLEEP_PWR_MODE)
142 #define ufshcd_is_ufs_dev_active(h) \
143         ((h)->curr_dev_pwr_mode == UFS_ACTIVE_PWR_MODE)
144 #define ufshcd_is_ufs_dev_sleep(h) \
145         ((h)->curr_dev_pwr_mode == UFS_SLEEP_PWR_MODE)
146 #define ufshcd_is_ufs_dev_poweroff(h) \
147         ((h)->curr_dev_pwr_mode == UFS_POWERDOWN_PWR_MODE)
148 #define ufshcd_is_ufs_dev_deepsleep(h) \
149         ((h)->curr_dev_pwr_mode == UFS_DEEPSLEEP_PWR_MODE)
150
151 /*
152  * UFS Power management levels.
153  * Each level is in increasing order of power savings, except DeepSleep
154  * which is lower than PowerDown with power on but not PowerDown with
155  * power off.
156  */
157 enum ufs_pm_level {
158         UFS_PM_LVL_0,
159         UFS_PM_LVL_1,
160         UFS_PM_LVL_2,
161         UFS_PM_LVL_3,
162         UFS_PM_LVL_4,
163         UFS_PM_LVL_5,
164         UFS_PM_LVL_6,
165         UFS_PM_LVL_MAX
166 };
167
168 struct ufs_pm_lvl_states {
169         enum ufs_dev_pwr_mode dev_state;
170         enum uic_link_state link_state;
171 };
172
173 /**
174  * struct ufshcd_lrb - local reference block
175  * @utr_descriptor_ptr: UTRD address of the command
176  * @ucd_req_ptr: UCD address of the command
177  * @ucd_rsp_ptr: Response UPIU address for this command
178  * @ucd_prdt_ptr: PRDT address of the command
179  * @utrd_dma_addr: UTRD dma address for debug
180  * @ucd_prdt_dma_addr: PRDT dma address for debug
181  * @ucd_rsp_dma_addr: UPIU response dma address for debug
182  * @ucd_req_dma_addr: UPIU request dma address for debug
183  * @cmd: pointer to SCSI command
184  * @sense_buffer: pointer to sense buffer address of the SCSI command
185  * @sense_bufflen: Length of the sense buffer
186  * @scsi_status: SCSI status of the command
187  * @command_type: SCSI, UFS, Query.
188  * @task_tag: Task tag of the command
189  * @lun: LUN of the command
190  * @intr_cmd: Interrupt command (doesn't participate in interrupt aggregation)
191  * @issue_time_stamp: time stamp for debug purposes
192  * @compl_time_stamp: time stamp for statistics
193  * @crypto_key_slot: the key slot to use for inline crypto (-1 if none)
194  * @data_unit_num: the data unit number for the first block for inline crypto
195  * @req_abort_skip: skip request abort task flag
196  */
197 struct ufshcd_lrb {
198         struct utp_transfer_req_desc *utr_descriptor_ptr;
199         struct utp_upiu_req *ucd_req_ptr;
200         struct utp_upiu_rsp *ucd_rsp_ptr;
201         struct ufshcd_sg_entry *ucd_prdt_ptr;
202
203         dma_addr_t utrd_dma_addr;
204         dma_addr_t ucd_req_dma_addr;
205         dma_addr_t ucd_rsp_dma_addr;
206         dma_addr_t ucd_prdt_dma_addr;
207
208         struct scsi_cmnd *cmd;
209         u8 *sense_buffer;
210         unsigned int sense_bufflen;
211         int scsi_status;
212
213         int command_type;
214         int task_tag;
215         u8 lun; /* UPIU LUN id field is only 8-bit wide */
216         bool intr_cmd;
217         ktime_t issue_time_stamp;
218         ktime_t compl_time_stamp;
219 #ifdef CONFIG_SCSI_UFS_CRYPTO
220         int crypto_key_slot;
221         u64 data_unit_num;
222 #endif
223
224         bool req_abort_skip;
225 };
226
227 /**
228  * struct ufs_query - holds relevant data structures for query request
229  * @request: request upiu and function
230  * @descriptor: buffer for sending/receiving descriptor
231  * @response: response upiu and response
232  */
233 struct ufs_query {
234         struct ufs_query_req request;
235         u8 *descriptor;
236         struct ufs_query_res response;
237 };
238
239 /**
240  * struct ufs_dev_cmd - all assosiated fields with device management commands
241  * @type: device management command type - Query, NOP OUT
242  * @lock: lock to allow one command at a time
243  * @complete: internal commands completion
244  */
245 struct ufs_dev_cmd {
246         enum dev_cmd_type type;
247         struct mutex lock;
248         struct completion *complete;
249         struct ufs_query query;
250 };
251
252 /**
253  * struct ufs_clk_info - UFS clock related info
254  * @list: list headed by hba->clk_list_head
255  * @clk: clock node
256  * @name: clock name
257  * @max_freq: maximum frequency supported by the clock
258  * @min_freq: min frequency that can be used for clock scaling
259  * @curr_freq: indicates the current frequency that it is set to
260  * @keep_link_active: indicates that the clk should not be disabled if
261                       link is active
262  * @enabled: variable to check against multiple enable/disable
263  */
264 struct ufs_clk_info {
265         struct list_head list;
266         struct clk *clk;
267         const char *name;
268         u32 max_freq;
269         u32 min_freq;
270         u32 curr_freq;
271         bool keep_link_active;
272         bool enabled;
273 };
274
275 enum ufs_notify_change_status {
276         PRE_CHANGE,
277         POST_CHANGE,
278 };
279
280 struct ufs_pa_layer_attr {
281         u32 gear_rx;
282         u32 gear_tx;
283         u32 lane_rx;
284         u32 lane_tx;
285         u32 pwr_rx;
286         u32 pwr_tx;
287         u32 hs_rate;
288 };
289
290 struct ufs_pwr_mode_info {
291         bool is_valid;
292         struct ufs_pa_layer_attr info;
293 };
294
295 /**
296  * struct ufs_hba_variant_ops - variant specific callbacks
297  * @name: variant name
298  * @init: called when the driver is initialized
299  * @exit: called to cleanup everything done in init
300  * @get_ufs_hci_version: called to get UFS HCI version
301  * @clk_scale_notify: notifies that clks are scaled up/down
302  * @setup_clocks: called before touching any of the controller registers
303  * @hce_enable_notify: called before and after HCE enable bit is set to allow
304  *                     variant specific Uni-Pro initialization.
305  * @link_startup_notify: called before and after Link startup is carried out
306  *                       to allow variant specific Uni-Pro initialization.
307  * @pwr_change_notify: called before and after a power mode change
308  *                      is carried out to allow vendor spesific capabilities
309  *                      to be set.
310  * @setup_xfer_req: called before any transfer request is issued
311  *                  to set some things
312  * @setup_task_mgmt: called before any task management request is issued
313  *                  to set some things
314  * @hibern8_notify: called around hibern8 enter/exit
315  * @apply_dev_quirks: called to apply device specific quirks
316  * @suspend: called during host controller PM callback
317  * @resume: called during host controller PM callback
318  * @dbg_register_dump: used to dump controller debug information
319  * @phy_initialization: used to initialize phys
320  * @device_reset: called to issue a reset pulse on the UFS device
321  * @program_key: program or evict an inline encryption key
322  * @event_notify: called to notify important events
323  */
324 struct ufs_hba_variant_ops {
325         const char *name;
326         int     (*init)(struct ufs_hba *);
327         void    (*exit)(struct ufs_hba *);
328         u32     (*get_ufs_hci_version)(struct ufs_hba *);
329         int     (*clk_scale_notify)(struct ufs_hba *, bool,
330                                     enum ufs_notify_change_status);
331         int     (*setup_clocks)(struct ufs_hba *, bool,
332                                 enum ufs_notify_change_status);
333         int     (*hce_enable_notify)(struct ufs_hba *,
334                                      enum ufs_notify_change_status);
335         int     (*link_startup_notify)(struct ufs_hba *,
336                                        enum ufs_notify_change_status);
337         int     (*pwr_change_notify)(struct ufs_hba *,
338                                         enum ufs_notify_change_status status,
339                                         struct ufs_pa_layer_attr *,
340                                         struct ufs_pa_layer_attr *);
341         void    (*setup_xfer_req)(struct ufs_hba *, int, bool);
342         void    (*setup_task_mgmt)(struct ufs_hba *, int, u8);
343         void    (*hibern8_notify)(struct ufs_hba *, enum uic_cmd_dme,
344                                         enum ufs_notify_change_status);
345         int     (*apply_dev_quirks)(struct ufs_hba *hba);
346         void    (*fixup_dev_quirks)(struct ufs_hba *hba);
347         int     (*suspend)(struct ufs_hba *, enum ufs_pm_op,
348                                         enum ufs_notify_change_status);
349         int     (*resume)(struct ufs_hba *, enum ufs_pm_op);
350         void    (*dbg_register_dump)(struct ufs_hba *hba);
351         int     (*phy_initialization)(struct ufs_hba *);
352         int     (*device_reset)(struct ufs_hba *hba);
353         void    (*config_scaling_param)(struct ufs_hba *hba,
354                                         struct devfreq_dev_profile *profile,
355                                         void *data);
356         int     (*program_key)(struct ufs_hba *hba,
357                                const union ufs_crypto_cfg_entry *cfg, int slot);
358         void    (*event_notify)(struct ufs_hba *hba,
359                                 enum ufs_event_type evt, void *data);
360 };
361
362 /* clock gating state  */
363 enum clk_gating_state {
364         CLKS_OFF,
365         CLKS_ON,
366         REQ_CLKS_OFF,
367         REQ_CLKS_ON,
368 };
369
370 /**
371  * struct ufs_clk_gating - UFS clock gating related info
372  * @gate_work: worker to turn off clocks after some delay as specified in
373  * delay_ms
374  * @ungate_work: worker to turn on clocks that will be used in case of
375  * interrupt context
376  * @state: the current clocks state
377  * @delay_ms: gating delay in ms
378  * @is_suspended: clk gating is suspended when set to 1 which can be used
379  * during suspend/resume
380  * @delay_attr: sysfs attribute to control delay_attr
381  * @enable_attr: sysfs attribute to enable/disable clock gating
382  * @is_enabled: Indicates the current status of clock gating
383  * @is_initialized: Indicates whether clock gating is initialized or not
384  * @active_reqs: number of requests that are pending and should be waited for
385  * completion before gating clocks.
386  */
387 struct ufs_clk_gating {
388         struct delayed_work gate_work;
389         struct work_struct ungate_work;
390         enum clk_gating_state state;
391         unsigned long delay_ms;
392         bool is_suspended;
393         struct device_attribute delay_attr;
394         struct device_attribute enable_attr;
395         bool is_enabled;
396         bool is_initialized;
397         int active_reqs;
398         struct workqueue_struct *clk_gating_workq;
399 };
400
401 struct ufs_saved_pwr_info {
402         struct ufs_pa_layer_attr info;
403         bool is_valid;
404 };
405
406 /**
407  * struct ufs_clk_scaling - UFS clock scaling related data
408  * @active_reqs: number of requests that are pending. If this is zero when
409  * devfreq ->target() function is called then schedule "suspend_work" to
410  * suspend devfreq.
411  * @tot_busy_t: Total busy time in current polling window
412  * @window_start_t: Start time (in jiffies) of the current polling window
413  * @busy_start_t: Start time of current busy period
414  * @enable_attr: sysfs attribute to enable/disable clock scaling
415  * @saved_pwr_info: UFS power mode may also be changed during scaling and this
416  * one keeps track of previous power mode.
417  * @workq: workqueue to schedule devfreq suspend/resume work
418  * @suspend_work: worker to suspend devfreq
419  * @resume_work: worker to resume devfreq
420  * @min_gear: lowest HS gear to scale down to
421  * @is_enabled: tracks if scaling is currently enabled or not, controlled by
422                 clkscale_enable sysfs node
423  * @is_allowed: tracks if scaling is currently allowed or not, used to block
424                 clock scaling which is not invoked from devfreq governor
425  * @is_initialized: Indicates whether clock scaling is initialized or not
426  * @is_busy_started: tracks if busy period has started or not
427  * @is_suspended: tracks if devfreq is suspended or not
428  */
429 struct ufs_clk_scaling {
430         int active_reqs;
431         unsigned long tot_busy_t;
432         ktime_t window_start_t;
433         ktime_t busy_start_t;
434         struct device_attribute enable_attr;
435         struct ufs_saved_pwr_info saved_pwr_info;
436         struct workqueue_struct *workq;
437         struct work_struct suspend_work;
438         struct work_struct resume_work;
439         u32 min_gear;
440         bool is_enabled;
441         bool is_allowed;
442         bool is_initialized;
443         bool is_busy_started;
444         bool is_suspended;
445 };
446
447 #define UFS_EVENT_HIST_LENGTH 8
448 /**
449  * struct ufs_event_hist - keeps history of errors
450  * @pos: index to indicate cyclic buffer position
451  * @reg: cyclic buffer for registers value
452  * @tstamp: cyclic buffer for time stamp
453  * @cnt: error counter
454  */
455 struct ufs_event_hist {
456         int pos;
457         u32 val[UFS_EVENT_HIST_LENGTH];
458         ktime_t tstamp[UFS_EVENT_HIST_LENGTH];
459         unsigned long long cnt;
460 };
461
462 /**
463  * struct ufs_stats - keeps usage/err statistics
464  * @last_intr_status: record the last interrupt status.
465  * @last_intr_ts: record the last interrupt timestamp.
466  * @hibern8_exit_cnt: Counter to keep track of number of exits,
467  *              reset this after link-startup.
468  * @last_hibern8_exit_tstamp: Set time after the hibern8 exit.
469  *              Clear after the first successful command completion.
470  */
471 struct ufs_stats {
472         u32 last_intr_status;
473         ktime_t last_intr_ts;
474
475         u32 hibern8_exit_cnt;
476         ktime_t last_hibern8_exit_tstamp;
477         struct ufs_event_hist event[UFS_EVT_CNT];
478 };
479
480 /**
481  * enum ufshcd_state - UFS host controller state
482  * @UFSHCD_STATE_RESET: Link is not operational. Postpone SCSI command
483  *      processing.
484  * @UFSHCD_STATE_OPERATIONAL: The host controller is operational and can process
485  *      SCSI commands.
486  * @UFSHCD_STATE_EH_SCHEDULED_NON_FATAL: The error handler has been scheduled.
487  *      SCSI commands may be submitted to the controller.
488  * @UFSHCD_STATE_EH_SCHEDULED_FATAL: The error handler has been scheduled. Fail
489  *      newly submitted SCSI commands with error code DID_BAD_TARGET.
490  * @UFSHCD_STATE_ERROR: An unrecoverable error occurred, e.g. link recovery
491  *      failed. Fail all SCSI commands with error code DID_ERROR.
492  */
493 enum ufshcd_state {
494         UFSHCD_STATE_RESET,
495         UFSHCD_STATE_OPERATIONAL,
496         UFSHCD_STATE_EH_SCHEDULED_NON_FATAL,
497         UFSHCD_STATE_EH_SCHEDULED_FATAL,
498         UFSHCD_STATE_ERROR,
499 };
500
501 enum ufshcd_quirks {
502         /* Interrupt aggregation support is broken */
503         UFSHCD_QUIRK_BROKEN_INTR_AGGR                   = 1 << 0,
504
505         /*
506          * delay before each dme command is required as the unipro
507          * layer has shown instabilities
508          */
509         UFSHCD_QUIRK_DELAY_BEFORE_DME_CMDS              = 1 << 1,
510
511         /*
512          * If UFS host controller is having issue in processing LCC (Line
513          * Control Command) coming from device then enable this quirk.
514          * When this quirk is enabled, host controller driver should disable
515          * the LCC transmission on UFS device (by clearing TX_LCC_ENABLE
516          * attribute of device to 0).
517          */
518         UFSHCD_QUIRK_BROKEN_LCC                         = 1 << 2,
519
520         /*
521          * The attribute PA_RXHSUNTERMCAP specifies whether or not the
522          * inbound Link supports unterminated line in HS mode. Setting this
523          * attribute to 1 fixes moving to HS gear.
524          */
525         UFSHCD_QUIRK_BROKEN_PA_RXHSUNTERMCAP            = 1 << 3,
526
527         /*
528          * This quirk needs to be enabled if the host controller only allows
529          * accessing the peer dme attributes in AUTO mode (FAST AUTO or
530          * SLOW AUTO).
531          */
532         UFSHCD_QUIRK_DME_PEER_ACCESS_AUTO_MODE          = 1 << 4,
533
534         /*
535          * This quirk needs to be enabled if the host controller doesn't
536          * advertise the correct version in UFS_VER register. If this quirk
537          * is enabled, standard UFS host driver will call the vendor specific
538          * ops (get_ufs_hci_version) to get the correct version.
539          */
540         UFSHCD_QUIRK_BROKEN_UFS_HCI_VERSION             = 1 << 5,
541
542         /*
543          * Clear handling for transfer/task request list is just opposite.
544          */
545         UFSHCI_QUIRK_BROKEN_REQ_LIST_CLR                = 1 << 6,
546
547         /*
548          * This quirk needs to be enabled if host controller doesn't allow
549          * that the interrupt aggregation timer and counter are reset by s/w.
550          */
551         UFSHCI_QUIRK_SKIP_RESET_INTR_AGGR               = 1 << 7,
552
553         /*
554          * This quirks needs to be enabled if host controller cannot be
555          * enabled via HCE register.
556          */
557         UFSHCI_QUIRK_BROKEN_HCE                         = 1 << 8,
558
559         /*
560          * This quirk needs to be enabled if the host controller regards
561          * resolution of the values of PRDTO and PRDTL in UTRD as byte.
562          */
563         UFSHCD_QUIRK_PRDT_BYTE_GRAN                     = 1 << 9,
564
565         /*
566          * This quirk needs to be enabled if the host controller reports
567          * OCS FATAL ERROR with device error through sense data
568          */
569         UFSHCD_QUIRK_BROKEN_OCS_FATAL_ERROR             = 1 << 10,
570
571         /*
572          * This quirk needs to be enabled if the host controller has
573          * auto-hibernate capability but it doesn't work.
574          */
575         UFSHCD_QUIRK_BROKEN_AUTO_HIBERN8                = 1 << 11,
576
577         /*
578          * This quirk needs to disable manual flush for write booster
579          */
580         UFSHCI_QUIRK_SKIP_MANUAL_WB_FLUSH_CTRL          = 1 << 12,
581
582         /*
583          * This quirk needs to disable unipro timeout values
584          * before power mode change
585          */
586         UFSHCD_QUIRK_SKIP_DEF_UNIPRO_TIMEOUT_SETTING = 1 << 13,
587
588         /*
589          * This quirk allows only sg entries aligned with page size.
590          */
591         UFSHCD_QUIRK_ALIGN_SG_WITH_PAGE_SIZE            = 1 << 14,
592 };
593
594 enum ufshcd_caps {
595         /* Allow dynamic clk gating */
596         UFSHCD_CAP_CLK_GATING                           = 1 << 0,
597
598         /* Allow hiberb8 with clk gating */
599         UFSHCD_CAP_HIBERN8_WITH_CLK_GATING              = 1 << 1,
600
601         /* Allow dynamic clk scaling */
602         UFSHCD_CAP_CLK_SCALING                          = 1 << 2,
603
604         /* Allow auto bkops to enabled during runtime suspend */
605         UFSHCD_CAP_AUTO_BKOPS_SUSPEND                   = 1 << 3,
606
607         /*
608          * This capability allows host controller driver to use the UFS HCI's
609          * interrupt aggregation capability.
610          * CAUTION: Enabling this might reduce overall UFS throughput.
611          */
612         UFSHCD_CAP_INTR_AGGR                            = 1 << 4,
613
614         /*
615          * This capability allows the device auto-bkops to be always enabled
616          * except during suspend (both runtime and suspend).
617          * Enabling this capability means that device will always be allowed
618          * to do background operation when it's active but it might degrade
619          * the performance of ongoing read/write operations.
620          */
621         UFSHCD_CAP_KEEP_AUTO_BKOPS_ENABLED_EXCEPT_SUSPEND = 1 << 5,
622
623         /*
624          * This capability allows host controller driver to automatically
625          * enable runtime power management by itself instead of waiting
626          * for userspace to control the power management.
627          */
628         UFSHCD_CAP_RPM_AUTOSUSPEND                      = 1 << 6,
629
630         /*
631          * This capability allows the host controller driver to turn-on
632          * WriteBooster, if the underlying device supports it and is
633          * provisioned to be used. This would increase the write performance.
634          */
635         UFSHCD_CAP_WB_EN                                = 1 << 7,
636
637         /*
638          * This capability allows the host controller driver to use the
639          * inline crypto engine, if it is present
640          */
641         UFSHCD_CAP_CRYPTO                               = 1 << 8,
642
643         /*
644          * This capability allows the controller regulators to be put into
645          * lpm mode aggressively during clock gating.
646          * This would increase power savings.
647          */
648         UFSHCD_CAP_AGGR_POWER_COLLAPSE                  = 1 << 9,
649
650         /*
651          * This capability allows the host controller driver to use DeepSleep,
652          * if it is supported by the UFS device. The host controller driver must
653          * support device hardware reset via the hba->device_reset() callback,
654          * in order to exit DeepSleep state.
655          */
656         UFSHCD_CAP_DEEPSLEEP                            = 1 << 10,
657
658         /*
659          * This capability allows the host controller driver to use temperature
660          * notification if it is supported by the UFS device.
661          */
662         UFSHCD_CAP_TEMP_NOTIF                           = 1 << 11,
663 };
664
665 struct ufs_hba_variant_params {
666         struct devfreq_dev_profile devfreq_profile;
667         struct devfreq_simple_ondemand_data ondemand_data;
668         u16 hba_enable_delay_us;
669         u32 wb_flush_threshold;
670 };
671
672 #ifdef CONFIG_SCSI_UFS_HPB
673 /**
674  * struct ufshpb_dev_info - UFSHPB device related info
675  * @num_lu: the number of user logical unit to check whether all lu finished
676  *          initialization
677  * @rgn_size: device reported HPB region size
678  * @srgn_size: device reported HPB sub-region size
679  * @slave_conf_cnt: counter to check all lu finished initialization
680  * @hpb_disabled: flag to check if HPB is disabled
681  * @max_hpb_single_cmd: device reported bMAX_DATA_SIZE_FOR_SINGLE_CMD value
682  * @is_legacy: flag to check HPB 1.0
683  * @control_mode: either host or device
684  */
685 struct ufshpb_dev_info {
686         int num_lu;
687         int rgn_size;
688         int srgn_size;
689         atomic_t slave_conf_cnt;
690         bool hpb_disabled;
691         u8 max_hpb_single_cmd;
692         bool is_legacy;
693         u8 control_mode;
694 };
695 #endif
696
697 struct ufs_hba_monitor {
698         unsigned long chunk_size;
699
700         unsigned long nr_sec_rw[2];
701         ktime_t total_busy[2];
702
703         unsigned long nr_req[2];
704         /* latencies*/
705         ktime_t lat_sum[2];
706         ktime_t lat_max[2];
707         ktime_t lat_min[2];
708
709         u32 nr_queued[2];
710         ktime_t busy_start_ts[2];
711
712         ktime_t enabled_ts;
713         bool enabled;
714 };
715
716 /**
717  * struct ufs_hba - per adapter private structure
718  * @mmio_base: UFSHCI base register address
719  * @ucdl_base_addr: UFS Command Descriptor base address
720  * @utrdl_base_addr: UTP Transfer Request Descriptor base address
721  * @utmrdl_base_addr: UTP Task Management Descriptor base address
722  * @ucdl_dma_addr: UFS Command Descriptor DMA address
723  * @utrdl_dma_addr: UTRDL DMA address
724  * @utmrdl_dma_addr: UTMRDL DMA address
725  * @host: Scsi_Host instance of the driver
726  * @dev: device handle
727  * @lrb: local reference block
728  * @cmd_queue: Used to allocate command tags from hba->host->tag_set.
729  * @outstanding_tasks: Bits representing outstanding task requests
730  * @outstanding_lock: Protects @outstanding_reqs.
731  * @outstanding_reqs: Bits representing outstanding transfer requests
732  * @capabilities: UFS Controller Capabilities
733  * @nutrs: Transfer Request Queue depth supported by controller
734  * @nutmrs: Task Management Queue depth supported by controller
735  * @ufs_version: UFS Version to which controller complies
736  * @vops: pointer to variant specific operations
737  * @priv: pointer to variant specific private data
738  * @irq: Irq number of the controller
739  * @active_uic_cmd: handle of active UIC command
740  * @uic_cmd_mutex: mutex for UIC command
741  * @tmf_tag_set: TMF tag set.
742  * @tmf_queue: Used to allocate TMF tags.
743  * @pwr_done: completion for power mode change
744  * @ufshcd_state: UFSHCD state
745  * @eh_flags: Error handling flags
746  * @intr_mask: Interrupt Mask Bits
747  * @ee_ctrl_mask: Exception event control mask
748  * @is_powered: flag to check if HBA is powered
749  * @shutting_down: flag to check if shutdown has been invoked
750  * @host_sem: semaphore used to serialize concurrent contexts
751  * @eh_wq: Workqueue that eh_work works on
752  * @eh_work: Worker to handle UFS errors that require s/w attention
753  * @eeh_work: Worker to handle exception events
754  * @errors: HBA errors
755  * @uic_error: UFS interconnect layer error status
756  * @saved_err: sticky error mask
757  * @saved_uic_err: sticky UIC error mask
758  * @force_reset: flag to force eh_work perform a full reset
759  * @force_pmc: flag to force a power mode change
760  * @silence_err_logs: flag to silence error logs
761  * @dev_cmd: ufs device management command information
762  * @last_dme_cmd_tstamp: time stamp of the last completed DME command
763  * @auto_bkops_enabled: to track whether bkops is enabled in device
764  * @vreg_info: UFS device voltage regulator information
765  * @clk_list_head: UFS host controller clocks list node head
766  * @pwr_info: holds current power mode
767  * @max_pwr_info: keeps the device max valid pwm
768  * @desc_size: descriptor sizes reported by device
769  * @urgent_bkops_lvl: keeps track of urgent bkops level for device
770  * @is_urgent_bkops_lvl_checked: keeps track if the urgent bkops level for
771  *  device is known or not.
772  * @scsi_block_reqs_cnt: reference counting for scsi block requests
773  * @crypto_capabilities: Content of crypto capabilities register (0x100)
774  * @crypto_cap_array: Array of crypto capabilities
775  * @crypto_cfg_register: Start of the crypto cfg array
776  * @crypto_profile: the crypto profile of this hba (if applicable)
777  */
778 struct ufs_hba {
779         void __iomem *mmio_base;
780
781         /* Virtual memory reference */
782         struct utp_transfer_cmd_desc *ucdl_base_addr;
783         struct utp_transfer_req_desc *utrdl_base_addr;
784         struct utp_task_req_desc *utmrdl_base_addr;
785
786         /* DMA memory reference */
787         dma_addr_t ucdl_dma_addr;
788         dma_addr_t utrdl_dma_addr;
789         dma_addr_t utmrdl_dma_addr;
790
791         struct Scsi_Host *host;
792         struct device *dev;
793         struct request_queue *cmd_queue;
794         /*
795          * This field is to keep a reference to "scsi_device" corresponding to
796          * "UFS device" W-LU.
797          */
798         struct scsi_device *sdev_ufs_device;
799         struct scsi_device *sdev_rpmb;
800
801 #ifdef CONFIG_SCSI_UFS_HWMON
802         struct device *hwmon_device;
803 #endif
804
805         enum ufs_dev_pwr_mode curr_dev_pwr_mode;
806         enum uic_link_state uic_link_state;
807         /* Desired UFS power management level during runtime PM */
808         enum ufs_pm_level rpm_lvl;
809         /* Desired UFS power management level during system PM */
810         enum ufs_pm_level spm_lvl;
811         struct device_attribute rpm_lvl_attr;
812         struct device_attribute spm_lvl_attr;
813         int pm_op_in_progress;
814
815         /* Auto-Hibernate Idle Timer register value */
816         u32 ahit;
817
818         struct ufshcd_lrb *lrb;
819
820         unsigned long outstanding_tasks;
821         spinlock_t outstanding_lock;
822         unsigned long outstanding_reqs;
823
824         u32 capabilities;
825         int nutrs;
826         int nutmrs;
827         u32 ufs_version;
828         const struct ufs_hba_variant_ops *vops;
829         struct ufs_hba_variant_params *vps;
830         void *priv;
831         unsigned int irq;
832         bool is_irq_enabled;
833         enum ufs_ref_clk_freq dev_ref_clk_freq;
834
835         unsigned int quirks;    /* Deviations from standard UFSHCI spec. */
836
837         /* Device deviations from standard UFS device spec. */
838         unsigned int dev_quirks;
839
840         struct blk_mq_tag_set tmf_tag_set;
841         struct request_queue *tmf_queue;
842         struct request **tmf_rqs;
843
844         struct uic_command *active_uic_cmd;
845         struct mutex uic_cmd_mutex;
846         struct completion *uic_async_done;
847
848         enum ufshcd_state ufshcd_state;
849         u32 eh_flags;
850         u32 intr_mask;
851         u16 ee_ctrl_mask; /* Exception event mask */
852         u16 ee_drv_mask;  /* Exception event mask for driver */
853         u16 ee_usr_mask;  /* Exception event mask for user (via debugfs) */
854         struct mutex ee_ctrl_mutex;
855         bool is_powered;
856         bool shutting_down;
857         struct semaphore host_sem;
858
859         /* Work Queues */
860         struct workqueue_struct *eh_wq;
861         struct work_struct eh_work;
862         struct work_struct eeh_work;
863
864         /* HBA Errors */
865         u32 errors;
866         u32 uic_error;
867         u32 saved_err;
868         u32 saved_uic_err;
869         struct ufs_stats ufs_stats;
870         bool force_reset;
871         bool force_pmc;
872         bool silence_err_logs;
873
874         /* Device management request data */
875         struct ufs_dev_cmd dev_cmd;
876         ktime_t last_dme_cmd_tstamp;
877         int nop_out_timeout;
878
879         /* Keeps information of the UFS device connected to this host */
880         struct ufs_dev_info dev_info;
881         bool auto_bkops_enabled;
882         struct ufs_vreg_info vreg_info;
883         struct list_head clk_list_head;
884
885         /* Number of requests aborts */
886         int req_abort_count;
887
888         /* Number of lanes available (1 or 2) for Rx/Tx */
889         u32 lanes_per_direction;
890         struct ufs_pa_layer_attr pwr_info;
891         struct ufs_pwr_mode_info max_pwr_info;
892
893         struct ufs_clk_gating clk_gating;
894         /* Control to enable/disable host capabilities */
895         u32 caps;
896
897         struct devfreq *devfreq;
898         struct ufs_clk_scaling clk_scaling;
899         bool is_sys_suspended;
900
901         enum bkops_status urgent_bkops_lvl;
902         bool is_urgent_bkops_lvl_checked;
903
904         struct rw_semaphore clk_scaling_lock;
905         unsigned char desc_size[QUERY_DESC_IDN_MAX];
906         atomic_t scsi_block_reqs_cnt;
907
908         struct device           bsg_dev;
909         struct request_queue    *bsg_queue;
910         struct delayed_work rpm_dev_flush_recheck_work;
911
912 #ifdef CONFIG_SCSI_UFS_HPB
913         struct ufshpb_dev_info ufshpb_dev;
914 #endif
915
916         struct ufs_hba_monitor  monitor;
917
918 #ifdef CONFIG_SCSI_UFS_CRYPTO
919         union ufs_crypto_capabilities crypto_capabilities;
920         union ufs_crypto_cap_entry *crypto_cap_array;
921         u32 crypto_cfg_register;
922         struct blk_crypto_profile crypto_profile;
923 #endif
924 #ifdef CONFIG_DEBUG_FS
925         struct dentry *debugfs_root;
926         struct delayed_work debugfs_ee_work;
927         u32 debugfs_ee_rate_limit_ms;
928 #endif
929         u32 luns_avail;
930         bool complete_put;
931 };
932
933 /* Returns true if clocks can be gated. Otherwise false */
934 static inline bool ufshcd_is_clkgating_allowed(struct ufs_hba *hba)
935 {
936         return hba->caps & UFSHCD_CAP_CLK_GATING;
937 }
938 static inline bool ufshcd_can_hibern8_during_gating(struct ufs_hba *hba)
939 {
940         return hba->caps & UFSHCD_CAP_HIBERN8_WITH_CLK_GATING;
941 }
942 static inline int ufshcd_is_clkscaling_supported(struct ufs_hba *hba)
943 {
944         return hba->caps & UFSHCD_CAP_CLK_SCALING;
945 }
946 static inline bool ufshcd_can_autobkops_during_suspend(struct ufs_hba *hba)
947 {
948         return hba->caps & UFSHCD_CAP_AUTO_BKOPS_SUSPEND;
949 }
950 static inline bool ufshcd_is_rpm_autosuspend_allowed(struct ufs_hba *hba)
951 {
952         return hba->caps & UFSHCD_CAP_RPM_AUTOSUSPEND;
953 }
954
955 static inline bool ufshcd_is_intr_aggr_allowed(struct ufs_hba *hba)
956 {
957         return (hba->caps & UFSHCD_CAP_INTR_AGGR) &&
958                 !(hba->quirks & UFSHCD_QUIRK_BROKEN_INTR_AGGR);
959 }
960
961 static inline bool ufshcd_can_aggressive_pc(struct ufs_hba *hba)
962 {
963         return !!(ufshcd_is_link_hibern8(hba) &&
964                   (hba->caps & UFSHCD_CAP_AGGR_POWER_COLLAPSE));
965 }
966
967 static inline bool ufshcd_is_auto_hibern8_supported(struct ufs_hba *hba)
968 {
969         return (hba->capabilities & MASK_AUTO_HIBERN8_SUPPORT) &&
970                 !(hba->quirks & UFSHCD_QUIRK_BROKEN_AUTO_HIBERN8);
971 }
972
973 static inline bool ufshcd_is_auto_hibern8_enabled(struct ufs_hba *hba)
974 {
975         return FIELD_GET(UFSHCI_AHIBERN8_TIMER_MASK, hba->ahit) ? true : false;
976 }
977
978 static inline bool ufshcd_is_wb_allowed(struct ufs_hba *hba)
979 {
980         return hba->caps & UFSHCD_CAP_WB_EN;
981 }
982
983 static inline bool ufshcd_is_user_access_allowed(struct ufs_hba *hba)
984 {
985         return !hba->shutting_down;
986 }
987
988 #define ufshcd_writel(hba, val, reg)    \
989         writel((val), (hba)->mmio_base + (reg))
990 #define ufshcd_readl(hba, reg)  \
991         readl((hba)->mmio_base + (reg))
992
993 /**
994  * ufshcd_rmwl - read modify write into a register
995  * @hba - per adapter instance
996  * @mask - mask to apply on read value
997  * @val - actual value to write
998  * @reg - register address
999  */
1000 static inline void ufshcd_rmwl(struct ufs_hba *hba, u32 mask, u32 val, u32 reg)
1001 {
1002         u32 tmp;
1003
1004         tmp = ufshcd_readl(hba, reg);
1005         tmp &= ~mask;
1006         tmp |= (val & mask);
1007         ufshcd_writel(hba, tmp, reg);
1008 }
1009
1010 int ufshcd_alloc_host(struct device *, struct ufs_hba **);
1011 void ufshcd_dealloc_host(struct ufs_hba *);
1012 int ufshcd_hba_enable(struct ufs_hba *hba);
1013 int ufshcd_init(struct ufs_hba *, void __iomem *, unsigned int);
1014 int ufshcd_link_recovery(struct ufs_hba *hba);
1015 int ufshcd_make_hba_operational(struct ufs_hba *hba);
1016 void ufshcd_remove(struct ufs_hba *);
1017 int ufshcd_uic_hibern8_enter(struct ufs_hba *hba);
1018 int ufshcd_uic_hibern8_exit(struct ufs_hba *hba);
1019 void ufshcd_delay_us(unsigned long us, unsigned long tolerance);
1020 int ufshcd_wait_for_register(struct ufs_hba *hba, u32 reg, u32 mask,
1021                                 u32 val, unsigned long interval_us,
1022                                 unsigned long timeout_ms);
1023 void ufshcd_parse_dev_ref_clk_freq(struct ufs_hba *hba, struct clk *refclk);
1024 void ufshcd_update_evt_hist(struct ufs_hba *hba, u32 id, u32 val);
1025 void ufshcd_hba_stop(struct ufs_hba *hba);
1026
1027 static inline void check_upiu_size(void)
1028 {
1029         BUILD_BUG_ON(ALIGNED_UPIU_SIZE <
1030                 GENERAL_UPIU_REQUEST_SIZE + QUERY_DESC_MAX_SIZE);
1031 }
1032
1033 /**
1034  * ufshcd_set_variant - set variant specific data to the hba
1035  * @hba - per adapter instance
1036  * @variant - pointer to variant specific data
1037  */
1038 static inline void ufshcd_set_variant(struct ufs_hba *hba, void *variant)
1039 {
1040         BUG_ON(!hba);
1041         hba->priv = variant;
1042 }
1043
1044 /**
1045  * ufshcd_get_variant - get variant specific data from the hba
1046  * @hba - per adapter instance
1047  */
1048 static inline void *ufshcd_get_variant(struct ufs_hba *hba)
1049 {
1050         BUG_ON(!hba);
1051         return hba->priv;
1052 }
1053 static inline bool ufshcd_keep_autobkops_enabled_except_suspend(
1054                                                         struct ufs_hba *hba)
1055 {
1056         return hba->caps & UFSHCD_CAP_KEEP_AUTO_BKOPS_ENABLED_EXCEPT_SUSPEND;
1057 }
1058
1059 static inline u8 ufshcd_wb_get_query_index(struct ufs_hba *hba)
1060 {
1061         if (hba->dev_info.wb_buffer_type == WB_BUF_MODE_LU_DEDICATED)
1062                 return hba->dev_info.wb_dedicated_lu;
1063         return 0;
1064 }
1065
1066 #ifdef CONFIG_SCSI_UFS_HWMON
1067 void ufs_hwmon_probe(struct ufs_hba *hba, u8 mask);
1068 void ufs_hwmon_remove(struct ufs_hba *hba);
1069 void ufs_hwmon_notify_event(struct ufs_hba *hba, u8 ee_mask);
1070 #else
1071 static inline void ufs_hwmon_probe(struct ufs_hba *hba, u8 mask) {}
1072 static inline void ufs_hwmon_remove(struct ufs_hba *hba) {}
1073 static inline void ufs_hwmon_notify_event(struct ufs_hba *hba, u8 ee_mask) {}
1074 #endif
1075
1076 #ifdef CONFIG_PM
1077 extern int ufshcd_runtime_suspend(struct device *dev);
1078 extern int ufshcd_runtime_resume(struct device *dev);
1079 #endif
1080 #ifdef CONFIG_PM_SLEEP
1081 extern int ufshcd_system_suspend(struct device *dev);
1082 extern int ufshcd_system_resume(struct device *dev);
1083 #endif
1084 extern int ufshcd_shutdown(struct ufs_hba *hba);
1085 extern int ufshcd_dme_configure_adapt(struct ufs_hba *hba,
1086                                       int agreed_gear,
1087                                       int adapt_val);
1088 extern int ufshcd_dme_set_attr(struct ufs_hba *hba, u32 attr_sel,
1089                                u8 attr_set, u32 mib_val, u8 peer);
1090 extern int ufshcd_dme_get_attr(struct ufs_hba *hba, u32 attr_sel,
1091                                u32 *mib_val, u8 peer);
1092 extern int ufshcd_config_pwr_mode(struct ufs_hba *hba,
1093                         struct ufs_pa_layer_attr *desired_pwr_mode);
1094
1095 /* UIC command interfaces for DME primitives */
1096 #define DME_LOCAL       0
1097 #define DME_PEER        1
1098 #define ATTR_SET_NOR    0       /* NORMAL */
1099 #define ATTR_SET_ST     1       /* STATIC */
1100
1101 static inline int ufshcd_dme_set(struct ufs_hba *hba, u32 attr_sel,
1102                                  u32 mib_val)
1103 {
1104         return ufshcd_dme_set_attr(hba, attr_sel, ATTR_SET_NOR,
1105                                    mib_val, DME_LOCAL);
1106 }
1107
1108 static inline int ufshcd_dme_st_set(struct ufs_hba *hba, u32 attr_sel,
1109                                     u32 mib_val)
1110 {
1111         return ufshcd_dme_set_attr(hba, attr_sel, ATTR_SET_ST,
1112                                    mib_val, DME_LOCAL);
1113 }
1114
1115 static inline int ufshcd_dme_peer_set(struct ufs_hba *hba, u32 attr_sel,
1116                                       u32 mib_val)
1117 {
1118         return ufshcd_dme_set_attr(hba, attr_sel, ATTR_SET_NOR,
1119                                    mib_val, DME_PEER);
1120 }
1121
1122 static inline int ufshcd_dme_peer_st_set(struct ufs_hba *hba, u32 attr_sel,
1123                                          u32 mib_val)
1124 {
1125         return ufshcd_dme_set_attr(hba, attr_sel, ATTR_SET_ST,
1126                                    mib_val, DME_PEER);
1127 }
1128
1129 static inline int ufshcd_dme_get(struct ufs_hba *hba,
1130                                  u32 attr_sel, u32 *mib_val)
1131 {
1132         return ufshcd_dme_get_attr(hba, attr_sel, mib_val, DME_LOCAL);
1133 }
1134
1135 static inline int ufshcd_dme_peer_get(struct ufs_hba *hba,
1136                                       u32 attr_sel, u32 *mib_val)
1137 {
1138         return ufshcd_dme_get_attr(hba, attr_sel, mib_val, DME_PEER);
1139 }
1140
1141 static inline bool ufshcd_is_hs_mode(struct ufs_pa_layer_attr *pwr_info)
1142 {
1143         return (pwr_info->pwr_rx == FAST_MODE ||
1144                 pwr_info->pwr_rx == FASTAUTO_MODE) &&
1145                 (pwr_info->pwr_tx == FAST_MODE ||
1146                 pwr_info->pwr_tx == FASTAUTO_MODE);
1147 }
1148
1149 static inline int ufshcd_disable_host_tx_lcc(struct ufs_hba *hba)
1150 {
1151         return ufshcd_dme_set(hba, UIC_ARG_MIB(PA_LOCAL_TX_LCC_ENABLE), 0);
1152 }
1153
1154 /* Expose Query-Request API */
1155 int ufshcd_query_descriptor_retry(struct ufs_hba *hba,
1156                                   enum query_opcode opcode,
1157                                   enum desc_idn idn, u8 index,
1158                                   u8 selector,
1159                                   u8 *desc_buf, int *buf_len);
1160 int ufshcd_read_desc_param(struct ufs_hba *hba,
1161                            enum desc_idn desc_id,
1162                            int desc_index,
1163                            u8 param_offset,
1164                            u8 *param_read_buf,
1165                            u8 param_size);
1166 int ufshcd_query_attr_retry(struct ufs_hba *hba, enum query_opcode opcode,
1167                             enum attr_idn idn, u8 index, u8 selector,
1168                             u32 *attr_val);
1169 int ufshcd_query_attr(struct ufs_hba *hba, enum query_opcode opcode,
1170                       enum attr_idn idn, u8 index, u8 selector, u32 *attr_val);
1171 int ufshcd_query_flag(struct ufs_hba *hba, enum query_opcode opcode,
1172         enum flag_idn idn, u8 index, bool *flag_res);
1173
1174 void ufshcd_auto_hibern8_enable(struct ufs_hba *hba);
1175 void ufshcd_auto_hibern8_update(struct ufs_hba *hba, u32 ahit);
1176 void ufshcd_fixup_dev_quirks(struct ufs_hba *hba, struct ufs_dev_fix *fixups);
1177 #define SD_ASCII_STD true
1178 #define SD_RAW false
1179 int ufshcd_read_string_desc(struct ufs_hba *hba, u8 desc_index,
1180                             u8 **buf, bool ascii);
1181
1182 int ufshcd_hold(struct ufs_hba *hba, bool async);
1183 void ufshcd_release(struct ufs_hba *hba);
1184
1185 void ufshcd_map_desc_id_to_length(struct ufs_hba *hba, enum desc_idn desc_id,
1186                                   int *desc_length);
1187
1188 u32 ufshcd_get_local_unipro_ver(struct ufs_hba *hba);
1189
1190 int ufshcd_send_uic_cmd(struct ufs_hba *hba, struct uic_command *uic_cmd);
1191
1192 int ufshcd_exec_raw_upiu_cmd(struct ufs_hba *hba,
1193                              struct utp_upiu_req *req_upiu,
1194                              struct utp_upiu_req *rsp_upiu,
1195                              int msgcode,
1196                              u8 *desc_buff, int *buff_len,
1197                              enum query_opcode desc_op);
1198
1199 int ufshcd_wb_toggle(struct ufs_hba *hba, bool enable);
1200 int ufshcd_suspend_prepare(struct device *dev);
1201 void ufshcd_resume_complete(struct device *dev);
1202
1203 /* Wrapper functions for safely calling variant operations */
1204 static inline const char *ufshcd_get_var_name(struct ufs_hba *hba)
1205 {
1206         if (hba->vops)
1207                 return hba->vops->name;
1208         return "";
1209 }
1210
1211 static inline int ufshcd_vops_init(struct ufs_hba *hba)
1212 {
1213         if (hba->vops && hba->vops->init)
1214                 return hba->vops->init(hba);
1215
1216         return 0;
1217 }
1218
1219 static inline void ufshcd_vops_exit(struct ufs_hba *hba)
1220 {
1221         if (hba->vops && hba->vops->exit)
1222                 return hba->vops->exit(hba);
1223 }
1224
1225 static inline u32 ufshcd_vops_get_ufs_hci_version(struct ufs_hba *hba)
1226 {
1227         if (hba->vops && hba->vops->get_ufs_hci_version)
1228                 return hba->vops->get_ufs_hci_version(hba);
1229
1230         return ufshcd_readl(hba, REG_UFS_VERSION);
1231 }
1232
1233 static inline int ufshcd_vops_clk_scale_notify(struct ufs_hba *hba,
1234                         bool up, enum ufs_notify_change_status status)
1235 {
1236         if (hba->vops && hba->vops->clk_scale_notify)
1237                 return hba->vops->clk_scale_notify(hba, up, status);
1238         return 0;
1239 }
1240
1241 static inline void ufshcd_vops_event_notify(struct ufs_hba *hba,
1242                                             enum ufs_event_type evt,
1243                                             void *data)
1244 {
1245         if (hba->vops && hba->vops->event_notify)
1246                 hba->vops->event_notify(hba, evt, data);
1247 }
1248
1249 static inline int ufshcd_vops_setup_clocks(struct ufs_hba *hba, bool on,
1250                                         enum ufs_notify_change_status status)
1251 {
1252         if (hba->vops && hba->vops->setup_clocks)
1253                 return hba->vops->setup_clocks(hba, on, status);
1254         return 0;
1255 }
1256
1257 static inline int ufshcd_vops_hce_enable_notify(struct ufs_hba *hba,
1258                                                 bool status)
1259 {
1260         if (hba->vops && hba->vops->hce_enable_notify)
1261                 return hba->vops->hce_enable_notify(hba, status);
1262
1263         return 0;
1264 }
1265 static inline int ufshcd_vops_link_startup_notify(struct ufs_hba *hba,
1266                                                 bool status)
1267 {
1268         if (hba->vops && hba->vops->link_startup_notify)
1269                 return hba->vops->link_startup_notify(hba, status);
1270
1271         return 0;
1272 }
1273
1274 static inline int ufshcd_vops_phy_initialization(struct ufs_hba *hba)
1275 {
1276         if (hba->vops && hba->vops->phy_initialization)
1277                 return hba->vops->phy_initialization(hba);
1278
1279         return 0;
1280 }
1281
1282 static inline int ufshcd_vops_pwr_change_notify(struct ufs_hba *hba,
1283                                   enum ufs_notify_change_status status,
1284                                   struct ufs_pa_layer_attr *dev_max_params,
1285                                   struct ufs_pa_layer_attr *dev_req_params)
1286 {
1287         if (hba->vops && hba->vops->pwr_change_notify)
1288                 return hba->vops->pwr_change_notify(hba, status,
1289                                         dev_max_params, dev_req_params);
1290
1291         return -ENOTSUPP;
1292 }
1293
1294 static inline void ufshcd_vops_setup_task_mgmt(struct ufs_hba *hba,
1295                                         int tag, u8 tm_function)
1296 {
1297         if (hba->vops && hba->vops->setup_task_mgmt)
1298                 return hba->vops->setup_task_mgmt(hba, tag, tm_function);
1299 }
1300
1301 static inline void ufshcd_vops_hibern8_notify(struct ufs_hba *hba,
1302                                         enum uic_cmd_dme cmd,
1303                                         enum ufs_notify_change_status status)
1304 {
1305         if (hba->vops && hba->vops->hibern8_notify)
1306                 return hba->vops->hibern8_notify(hba, cmd, status);
1307 }
1308
1309 static inline int ufshcd_vops_apply_dev_quirks(struct ufs_hba *hba)
1310 {
1311         if (hba->vops && hba->vops->apply_dev_quirks)
1312                 return hba->vops->apply_dev_quirks(hba);
1313         return 0;
1314 }
1315
1316 static inline void ufshcd_vops_fixup_dev_quirks(struct ufs_hba *hba)
1317 {
1318         if (hba->vops && hba->vops->fixup_dev_quirks)
1319                 hba->vops->fixup_dev_quirks(hba);
1320 }
1321
1322 static inline int ufshcd_vops_suspend(struct ufs_hba *hba, enum ufs_pm_op op,
1323                                 enum ufs_notify_change_status status)
1324 {
1325         if (hba->vops && hba->vops->suspend)
1326                 return hba->vops->suspend(hba, op, status);
1327
1328         return 0;
1329 }
1330
1331 static inline int ufshcd_vops_resume(struct ufs_hba *hba, enum ufs_pm_op op)
1332 {
1333         if (hba->vops && hba->vops->resume)
1334                 return hba->vops->resume(hba, op);
1335
1336         return 0;
1337 }
1338
1339 static inline void ufshcd_vops_dbg_register_dump(struct ufs_hba *hba)
1340 {
1341         if (hba->vops && hba->vops->dbg_register_dump)
1342                 hba->vops->dbg_register_dump(hba);
1343 }
1344
1345 static inline int ufshcd_vops_device_reset(struct ufs_hba *hba)
1346 {
1347         if (hba->vops && hba->vops->device_reset)
1348                 return hba->vops->device_reset(hba);
1349
1350         return -EOPNOTSUPP;
1351 }
1352
1353 static inline void ufshcd_vops_config_scaling_param(struct ufs_hba *hba,
1354                                                     struct devfreq_dev_profile
1355                                                     *profile, void *data)
1356 {
1357         if (hba->vops && hba->vops->config_scaling_param)
1358                 hba->vops->config_scaling_param(hba, profile, data);
1359 }
1360
1361 extern struct ufs_pm_lvl_states ufs_pm_lvl_states[];
1362
1363 /*
1364  * ufshcd_scsi_to_upiu_lun - maps scsi LUN to UPIU LUN
1365  * @scsi_lun: scsi LUN id
1366  *
1367  * Returns UPIU LUN id
1368  */
1369 static inline u8 ufshcd_scsi_to_upiu_lun(unsigned int scsi_lun)
1370 {
1371         if (scsi_is_wlun(scsi_lun))
1372                 return (scsi_lun & UFS_UPIU_MAX_UNIT_NUM_ID)
1373                         | UFS_UPIU_WLUN_ID;
1374         else
1375                 return scsi_lun & UFS_UPIU_MAX_UNIT_NUM_ID;
1376 }
1377
1378 int ufshcd_dump_regs(struct ufs_hba *hba, size_t offset, size_t len,
1379                      const char *prefix);
1380
1381 int __ufshcd_write_ee_control(struct ufs_hba *hba, u32 ee_ctrl_mask);
1382 int ufshcd_write_ee_control(struct ufs_hba *hba);
1383 int ufshcd_update_ee_control(struct ufs_hba *hba, u16 *mask, u16 *other_mask,
1384                              u16 set, u16 clr);
1385
1386 static inline int ufshcd_update_ee_drv_mask(struct ufs_hba *hba,
1387                                             u16 set, u16 clr)
1388 {
1389         return ufshcd_update_ee_control(hba, &hba->ee_drv_mask,
1390                                         &hba->ee_usr_mask, set, clr);
1391 }
1392
1393 static inline int ufshcd_update_ee_usr_mask(struct ufs_hba *hba,
1394                                             u16 set, u16 clr)
1395 {
1396         return ufshcd_update_ee_control(hba, &hba->ee_usr_mask,
1397                                         &hba->ee_drv_mask, set, clr);
1398 }
1399
1400 static inline int ufshcd_rpm_get_sync(struct ufs_hba *hba)
1401 {
1402         return pm_runtime_get_sync(&hba->sdev_ufs_device->sdev_gendev);
1403 }
1404
1405 static inline int ufshcd_rpm_put_sync(struct ufs_hba *hba)
1406 {
1407         return pm_runtime_put_sync(&hba->sdev_ufs_device->sdev_gendev);
1408 }
1409
1410 static inline int ufshcd_rpm_put(struct ufs_hba *hba)
1411 {
1412         return pm_runtime_put(&hba->sdev_ufs_device->sdev_gendev);
1413 }
1414
1415 #endif /* End of Header */