1 // SPDX-License-Identifier: GPL-2.0-or-later
3 * Copyright (C) 2016 Socionext Inc.
4 * Author: Masahiro Yamada <yamada.masahiro@socionext.com>
7 #include <linux/mfd/syscon.h>
8 #include <linux/module.h>
10 #include <linux/of_device.h>
11 #include <linux/platform_device.h>
12 #include <linux/regmap.h>
13 #include <linux/reset-controller.h>
15 struct uniphier_reset_data {
20 #define UNIPHIER_RESET_ACTIVE_LOW BIT(0)
23 #define UNIPHIER_RESET_ID_END ((unsigned int)(-1))
25 #define UNIPHIER_RESET_END \
26 { .id = UNIPHIER_RESET_ID_END }
28 #define UNIPHIER_RESET(_id, _reg, _bit) \
35 #define UNIPHIER_RESETX(_id, _reg, _bit) \
40 .flags = UNIPHIER_RESET_ACTIVE_LOW, \
43 /* System reset data */
44 static const struct uniphier_reset_data uniphier_ld4_sys_reset_data[] = {
45 UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
46 UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (Ether, HSC, MIO) */
50 static const struct uniphier_reset_data uniphier_pro4_sys_reset_data[] = {
51 UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
52 UNIPHIER_RESETX(6, 0x2000, 12), /* Ether */
53 UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC, MIO, RLE) */
54 UNIPHIER_RESETX(12, 0x2000, 6), /* GIO (Ether, SATA, USB3) */
55 UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
56 UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
57 UNIPHIER_RESETX(28, 0x2000, 18), /* SATA0 */
58 UNIPHIER_RESETX(29, 0x2004, 18), /* SATA1 */
59 UNIPHIER_RESETX(30, 0x2000, 19), /* SATA-PHY */
60 UNIPHIER_RESETX(40, 0x2000, 13), /* AIO */
64 static const struct uniphier_reset_data uniphier_pro5_sys_reset_data[] = {
65 UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
66 UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC) */
67 UNIPHIER_RESETX(12, 0x2000, 6), /* GIO (PCIe, USB3) */
68 UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
69 UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
70 UNIPHIER_RESETX(24, 0x2008, 2), /* PCIe */
71 UNIPHIER_RESETX(40, 0x2000, 13), /* AIO */
75 static const struct uniphier_reset_data uniphier_pxs2_sys_reset_data[] = {
76 UNIPHIER_RESETX(2, 0x2000, 2), /* NAND */
77 UNIPHIER_RESETX(6, 0x2000, 12), /* Ether */
78 UNIPHIER_RESETX(8, 0x2000, 10), /* STDMAC (HSC, RLE) */
79 UNIPHIER_RESETX(14, 0x2000, 17), /* USB30 */
80 UNIPHIER_RESETX(15, 0x2004, 17), /* USB31 */
81 UNIPHIER_RESETX(16, 0x2014, 4), /* USB30-PHY0 */
82 UNIPHIER_RESETX(17, 0x2014, 0), /* USB30-PHY1 */
83 UNIPHIER_RESETX(18, 0x2014, 2), /* USB30-PHY2 */
84 UNIPHIER_RESETX(20, 0x2014, 5), /* USB31-PHY0 */
85 UNIPHIER_RESETX(21, 0x2014, 1), /* USB31-PHY1 */
86 UNIPHIER_RESETX(28, 0x2014, 12), /* SATA */
87 UNIPHIER_RESET(30, 0x2014, 8), /* SATA-PHY (active high) */
88 UNIPHIER_RESETX(40, 0x2000, 13), /* AIO */
92 static const struct uniphier_reset_data uniphier_ld11_sys_reset_data[] = {
93 UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
94 UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
95 UNIPHIER_RESETX(6, 0x200c, 6), /* Ether */
96 UNIPHIER_RESETX(8, 0x200c, 8), /* STDMAC (HSC, MIO) */
97 UNIPHIER_RESETX(9, 0x200c, 9), /* HSC */
98 UNIPHIER_RESETX(40, 0x2008, 0), /* AIO */
99 UNIPHIER_RESETX(41, 0x2008, 1), /* EVEA */
100 UNIPHIER_RESETX(42, 0x2010, 2), /* EXIV */
104 static const struct uniphier_reset_data uniphier_ld20_sys_reset_data[] = {
105 UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
106 UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
107 UNIPHIER_RESETX(6, 0x200c, 6), /* Ether */
108 UNIPHIER_RESETX(8, 0x200c, 8), /* STDMAC (HSC) */
109 UNIPHIER_RESETX(9, 0x200c, 9), /* HSC */
110 UNIPHIER_RESETX(14, 0x200c, 5), /* USB30 */
111 UNIPHIER_RESETX(16, 0x200c, 12), /* USB30-PHY0 */
112 UNIPHIER_RESETX(17, 0x200c, 13), /* USB30-PHY1 */
113 UNIPHIER_RESETX(18, 0x200c, 14), /* USB30-PHY2 */
114 UNIPHIER_RESETX(19, 0x200c, 15), /* USB30-PHY3 */
115 UNIPHIER_RESETX(24, 0x200c, 4), /* PCIe */
116 UNIPHIER_RESETX(40, 0x2008, 0), /* AIO */
117 UNIPHIER_RESETX(41, 0x2008, 1), /* EVEA */
118 UNIPHIER_RESETX(42, 0x2010, 2), /* EXIV */
122 static const struct uniphier_reset_data uniphier_pxs3_sys_reset_data[] = {
123 UNIPHIER_RESETX(2, 0x200c, 0), /* NAND */
124 UNIPHIER_RESETX(4, 0x200c, 2), /* eMMC */
125 UNIPHIER_RESETX(6, 0x200c, 9), /* Ether0 */
126 UNIPHIER_RESETX(7, 0x200c, 10), /* Ether1 */
127 UNIPHIER_RESETX(8, 0x200c, 12), /* STDMAC */
128 UNIPHIER_RESETX(12, 0x200c, 4), /* USB30 link */
129 UNIPHIER_RESETX(13, 0x200c, 5), /* USB31 link */
130 UNIPHIER_RESETX(16, 0x200c, 16), /* USB30-PHY0 */
131 UNIPHIER_RESETX(17, 0x200c, 18), /* USB30-PHY1 */
132 UNIPHIER_RESETX(18, 0x200c, 20), /* USB30-PHY2 */
133 UNIPHIER_RESETX(20, 0x200c, 17), /* USB31-PHY0 */
134 UNIPHIER_RESETX(21, 0x200c, 19), /* USB31-PHY1 */
135 UNIPHIER_RESETX(24, 0x200c, 3), /* PCIe */
136 UNIPHIER_RESETX(28, 0x200c, 7), /* SATA0 */
137 UNIPHIER_RESETX(29, 0x200c, 8), /* SATA1 */
138 UNIPHIER_RESETX(30, 0x200c, 21), /* SATA-PHY */
142 /* Media I/O reset data */
143 #define UNIPHIER_MIO_RESET_SD(id, ch) \
144 UNIPHIER_RESETX((id), 0x110 + 0x200 * (ch), 0)
146 #define UNIPHIER_MIO_RESET_SD_BRIDGE(id, ch) \
147 UNIPHIER_RESETX((id), 0x110 + 0x200 * (ch), 26)
149 #define UNIPHIER_MIO_RESET_EMMC_HW_RESET(id, ch) \
150 UNIPHIER_RESETX((id), 0x80 + 0x200 * (ch), 0)
152 #define UNIPHIER_MIO_RESET_USB2(id, ch) \
153 UNIPHIER_RESETX((id), 0x114 + 0x200 * (ch), 0)
155 #define UNIPHIER_MIO_RESET_USB2_BRIDGE(id, ch) \
156 UNIPHIER_RESETX((id), 0x110 + 0x200 * (ch), 24)
158 #define UNIPHIER_MIO_RESET_DMAC(id) \
159 UNIPHIER_RESETX((id), 0x110, 17)
161 static const struct uniphier_reset_data uniphier_ld4_mio_reset_data[] = {
162 UNIPHIER_MIO_RESET_SD(0, 0),
163 UNIPHIER_MIO_RESET_SD(1, 1),
164 UNIPHIER_MIO_RESET_SD(2, 2),
165 UNIPHIER_MIO_RESET_SD_BRIDGE(3, 0),
166 UNIPHIER_MIO_RESET_SD_BRIDGE(4, 1),
167 UNIPHIER_MIO_RESET_SD_BRIDGE(5, 2),
168 UNIPHIER_MIO_RESET_EMMC_HW_RESET(6, 1),
169 UNIPHIER_MIO_RESET_DMAC(7),
170 UNIPHIER_MIO_RESET_USB2(8, 0),
171 UNIPHIER_MIO_RESET_USB2(9, 1),
172 UNIPHIER_MIO_RESET_USB2(10, 2),
173 UNIPHIER_MIO_RESET_USB2_BRIDGE(12, 0),
174 UNIPHIER_MIO_RESET_USB2_BRIDGE(13, 1),
175 UNIPHIER_MIO_RESET_USB2_BRIDGE(14, 2),
179 static const struct uniphier_reset_data uniphier_pro5_sd_reset_data[] = {
180 UNIPHIER_MIO_RESET_SD(0, 0),
181 UNIPHIER_MIO_RESET_SD(1, 1),
182 UNIPHIER_MIO_RESET_EMMC_HW_RESET(6, 1),
186 /* Peripheral reset data */
187 #define UNIPHIER_PERI_RESET_UART(id, ch) \
188 UNIPHIER_RESETX((id), 0x114, 19 + (ch))
190 #define UNIPHIER_PERI_RESET_I2C(id, ch) \
191 UNIPHIER_RESETX((id), 0x114, 5 + (ch))
193 #define UNIPHIER_PERI_RESET_FI2C(id, ch) \
194 UNIPHIER_RESETX((id), 0x114, 24 + (ch))
196 #define UNIPHIER_PERI_RESET_SCSSI(id, ch) \
197 UNIPHIER_RESETX((id), 0x110, 17 + (ch))
199 #define UNIPHIER_PERI_RESET_MCSSI(id) \
200 UNIPHIER_RESETX((id), 0x114, 14)
202 static const struct uniphier_reset_data uniphier_ld4_peri_reset_data[] = {
203 UNIPHIER_PERI_RESET_UART(0, 0),
204 UNIPHIER_PERI_RESET_UART(1, 1),
205 UNIPHIER_PERI_RESET_UART(2, 2),
206 UNIPHIER_PERI_RESET_UART(3, 3),
207 UNIPHIER_PERI_RESET_I2C(4, 0),
208 UNIPHIER_PERI_RESET_I2C(5, 1),
209 UNIPHIER_PERI_RESET_I2C(6, 2),
210 UNIPHIER_PERI_RESET_I2C(7, 3),
211 UNIPHIER_PERI_RESET_I2C(8, 4),
212 UNIPHIER_PERI_RESET_SCSSI(11, 0),
216 static const struct uniphier_reset_data uniphier_pro4_peri_reset_data[] = {
217 UNIPHIER_PERI_RESET_UART(0, 0),
218 UNIPHIER_PERI_RESET_UART(1, 1),
219 UNIPHIER_PERI_RESET_UART(2, 2),
220 UNIPHIER_PERI_RESET_UART(3, 3),
221 UNIPHIER_PERI_RESET_FI2C(4, 0),
222 UNIPHIER_PERI_RESET_FI2C(5, 1),
223 UNIPHIER_PERI_RESET_FI2C(6, 2),
224 UNIPHIER_PERI_RESET_FI2C(7, 3),
225 UNIPHIER_PERI_RESET_FI2C(8, 4),
226 UNIPHIER_PERI_RESET_FI2C(9, 5),
227 UNIPHIER_PERI_RESET_FI2C(10, 6),
228 UNIPHIER_PERI_RESET_SCSSI(11, 0),
229 UNIPHIER_PERI_RESET_SCSSI(12, 1),
230 UNIPHIER_PERI_RESET_SCSSI(13, 2),
231 UNIPHIER_PERI_RESET_SCSSI(14, 3),
232 UNIPHIER_PERI_RESET_MCSSI(15),
236 /* Analog signal amplifiers reset data */
237 static const struct uniphier_reset_data uniphier_ld11_adamv_reset_data[] = {
238 UNIPHIER_RESETX(0, 0x10, 6), /* EVEA */
242 /* core implementaton */
243 struct uniphier_reset_priv {
244 struct reset_controller_dev rcdev;
246 struct regmap *regmap;
247 const struct uniphier_reset_data *data;
250 #define to_uniphier_reset_priv(_rcdev) \
251 container_of(_rcdev, struct uniphier_reset_priv, rcdev)
253 static int uniphier_reset_update(struct reset_controller_dev *rcdev,
254 unsigned long id, int assert)
256 struct uniphier_reset_priv *priv = to_uniphier_reset_priv(rcdev);
257 const struct uniphier_reset_data *p;
259 for (p = priv->data; p->id != UNIPHIER_RESET_ID_END; p++) {
260 unsigned int mask, val;
272 if (p->flags & UNIPHIER_RESET_ACTIVE_LOW)
275 return regmap_write_bits(priv->regmap, p->reg, mask, val);
278 dev_err(priv->dev, "reset_id=%lu was not handled\n", id);
282 static int uniphier_reset_assert(struct reset_controller_dev *rcdev,
285 return uniphier_reset_update(rcdev, id, 1);
288 static int uniphier_reset_deassert(struct reset_controller_dev *rcdev,
291 return uniphier_reset_update(rcdev, id, 0);
294 static int uniphier_reset_status(struct reset_controller_dev *rcdev,
297 struct uniphier_reset_priv *priv = to_uniphier_reset_priv(rcdev);
298 const struct uniphier_reset_data *p;
300 for (p = priv->data; p->id != UNIPHIER_RESET_ID_END; p++) {
307 ret = regmap_read(priv->regmap, p->reg, &val);
311 asserted = !!(val & BIT(p->bit));
313 if (p->flags & UNIPHIER_RESET_ACTIVE_LOW)
314 asserted = !asserted;
319 dev_err(priv->dev, "reset_id=%lu was not found\n", id);
323 static const struct reset_control_ops uniphier_reset_ops = {
324 .assert = uniphier_reset_assert,
325 .deassert = uniphier_reset_deassert,
326 .status = uniphier_reset_status,
329 static int uniphier_reset_probe(struct platform_device *pdev)
331 struct device *dev = &pdev->dev;
332 struct uniphier_reset_priv *priv;
333 const struct uniphier_reset_data *p, *data;
334 struct regmap *regmap;
335 struct device_node *parent;
336 unsigned int nr_resets = 0;
338 data = of_device_get_match_data(dev);
342 parent = of_get_parent(dev->of_node); /* parent should be syscon node */
343 regmap = syscon_node_to_regmap(parent);
345 if (IS_ERR(regmap)) {
346 dev_err(dev, "failed to get regmap (error %ld)\n",
348 return PTR_ERR(regmap);
351 priv = devm_kzalloc(dev, sizeof(*priv), GFP_KERNEL);
355 for (p = data; p->id != UNIPHIER_RESET_ID_END; p++)
356 nr_resets = max(nr_resets, p->id + 1);
358 priv->rcdev.ops = &uniphier_reset_ops;
359 priv->rcdev.owner = dev->driver->owner;
360 priv->rcdev.of_node = dev->of_node;
361 priv->rcdev.nr_resets = nr_resets;
363 priv->regmap = regmap;
366 return devm_reset_controller_register(&pdev->dev, &priv->rcdev);
369 static const struct of_device_id uniphier_reset_match[] = {
372 .compatible = "socionext,uniphier-ld4-reset",
373 .data = uniphier_ld4_sys_reset_data,
376 .compatible = "socionext,uniphier-pro4-reset",
377 .data = uniphier_pro4_sys_reset_data,
380 .compatible = "socionext,uniphier-sld8-reset",
381 .data = uniphier_ld4_sys_reset_data,
384 .compatible = "socionext,uniphier-pro5-reset",
385 .data = uniphier_pro5_sys_reset_data,
388 .compatible = "socionext,uniphier-pxs2-reset",
389 .data = uniphier_pxs2_sys_reset_data,
392 .compatible = "socionext,uniphier-ld11-reset",
393 .data = uniphier_ld11_sys_reset_data,
396 .compatible = "socionext,uniphier-ld20-reset",
397 .data = uniphier_ld20_sys_reset_data,
400 .compatible = "socionext,uniphier-pxs3-reset",
401 .data = uniphier_pxs3_sys_reset_data,
403 /* Media I/O reset, SD reset */
405 .compatible = "socionext,uniphier-ld4-mio-reset",
406 .data = uniphier_ld4_mio_reset_data,
409 .compatible = "socionext,uniphier-pro4-mio-reset",
410 .data = uniphier_ld4_mio_reset_data,
413 .compatible = "socionext,uniphier-sld8-mio-reset",
414 .data = uniphier_ld4_mio_reset_data,
417 .compatible = "socionext,uniphier-pro5-sd-reset",
418 .data = uniphier_pro5_sd_reset_data,
421 .compatible = "socionext,uniphier-pxs2-sd-reset",
422 .data = uniphier_pro5_sd_reset_data,
425 .compatible = "socionext,uniphier-ld11-mio-reset",
426 .data = uniphier_ld4_mio_reset_data,
429 .compatible = "socionext,uniphier-ld11-sd-reset",
430 .data = uniphier_pro5_sd_reset_data,
433 .compatible = "socionext,uniphier-ld20-sd-reset",
434 .data = uniphier_pro5_sd_reset_data,
437 .compatible = "socionext,uniphier-pxs3-sd-reset",
438 .data = uniphier_pro5_sd_reset_data,
440 /* Peripheral reset */
442 .compatible = "socionext,uniphier-ld4-peri-reset",
443 .data = uniphier_ld4_peri_reset_data,
446 .compatible = "socionext,uniphier-pro4-peri-reset",
447 .data = uniphier_pro4_peri_reset_data,
450 .compatible = "socionext,uniphier-sld8-peri-reset",
451 .data = uniphier_ld4_peri_reset_data,
454 .compatible = "socionext,uniphier-pro5-peri-reset",
455 .data = uniphier_pro4_peri_reset_data,
458 .compatible = "socionext,uniphier-pxs2-peri-reset",
459 .data = uniphier_pro4_peri_reset_data,
462 .compatible = "socionext,uniphier-ld11-peri-reset",
463 .data = uniphier_pro4_peri_reset_data,
466 .compatible = "socionext,uniphier-ld20-peri-reset",
467 .data = uniphier_pro4_peri_reset_data,
470 .compatible = "socionext,uniphier-pxs3-peri-reset",
471 .data = uniphier_pro4_peri_reset_data,
473 /* Analog signal amplifiers reset */
475 .compatible = "socionext,uniphier-ld11-adamv-reset",
476 .data = uniphier_ld11_adamv_reset_data,
479 .compatible = "socionext,uniphier-ld20-adamv-reset",
480 .data = uniphier_ld11_adamv_reset_data,
484 MODULE_DEVICE_TABLE(of, uniphier_reset_match);
486 static struct platform_driver uniphier_reset_driver = {
487 .probe = uniphier_reset_probe,
489 .name = "uniphier-reset",
490 .of_match_table = uniphier_reset_match,
493 module_platform_driver(uniphier_reset_driver);
495 MODULE_AUTHOR("Masahiro Yamada <yamada.masahiro@socionext.com>");
496 MODULE_DESCRIPTION("UniPhier Reset Controller Driver");
497 MODULE_LICENSE("GPL");