Merge tag 'leds-5.7-rc1' of git://git.kernel.org/pub/scm/linux/kernel/git/pavel/linux...
[linux-2.6-microblaze.git] / drivers / pinctrl / nomadik / pinctrl-nomadik.c
1 // SPDX-License-Identifier: GPL-2.0-only
2 /*
3  * Generic GPIO driver for logic cells found in the Nomadik SoC
4  *
5  * Copyright (C) 2008,2009 STMicroelectronics
6  * Copyright (C) 2009 Alessandro Rubini <rubini@unipv.it>
7  *   Rewritten based on work by Prafulla WADASKAR <prafulla.wadaskar@st.com>
8  * Copyright (C) 2011-2013 Linus Walleij <linus.walleij@linaro.org>
9  */
10 #include <linux/kernel.h>
11 #include <linux/init.h>
12 #include <linux/device.h>
13 #include <linux/platform_device.h>
14 #include <linux/io.h>
15 #include <linux/clk.h>
16 #include <linux/err.h>
17 #include <linux/gpio/driver.h>
18 #include <linux/spinlock.h>
19 #include <linux/interrupt.h>
20 #include <linux/slab.h>
21 #include <linux/of_device.h>
22 #include <linux/of_address.h>
23 #include <linux/bitops.h>
24 #include <linux/pinctrl/machine.h>
25 #include <linux/pinctrl/pinctrl.h>
26 #include <linux/pinctrl/pinmux.h>
27 #include <linux/pinctrl/pinconf.h>
28 /* Since we request GPIOs from ourself */
29 #include <linux/pinctrl/consumer.h>
30 #include "pinctrl-nomadik.h"
31 #include "../core.h"
32 #include "../pinctrl-utils.h"
33
34 /*
35  * The GPIO module in the Nomadik family of Systems-on-Chip is an
36  * AMBA device, managing 32 pins and alternate functions.  The logic block
37  * is currently used in the Nomadik and ux500.
38  *
39  * Symbols in this file are called "nmk_gpio" for "nomadik gpio"
40  */
41
42 /*
43  * pin configurations are represented by 32-bit integers:
44  *
45  *      bit  0.. 8 - Pin Number (512 Pins Maximum)
46  *      bit  9..10 - Alternate Function Selection
47  *      bit 11..12 - Pull up/down state
48  *      bit     13 - Sleep mode behaviour
49  *      bit     14 - Direction
50  *      bit     15 - Value (if output)
51  *      bit 16..18 - SLPM pull up/down state
52  *      bit 19..20 - SLPM direction
53  *      bit 21..22 - SLPM Value (if output)
54  *      bit 23..25 - PDIS value (if input)
55  *      bit     26 - Gpio mode
56  *      bit     27 - Sleep mode
57  *
58  * to facilitate the definition, the following macros are provided
59  *
60  * PIN_CFG_DEFAULT - default config (0):
61  *                   pull up/down = disabled
62  *                   sleep mode = input/wakeup
63  *                   direction = input
64  *                   value = low
65  *                   SLPM direction = same as normal
66  *                   SLPM pull = same as normal
67  *                   SLPM value = same as normal
68  *
69  * PIN_CFG         - default config with alternate function
70  */
71
72 typedef unsigned long pin_cfg_t;
73
74 #define PIN_NUM_MASK            0x1ff
75 #define PIN_NUM(x)              ((x) & PIN_NUM_MASK)
76
77 #define PIN_ALT_SHIFT           9
78 #define PIN_ALT_MASK            (0x3 << PIN_ALT_SHIFT)
79 #define PIN_ALT(x)              (((x) & PIN_ALT_MASK) >> PIN_ALT_SHIFT)
80 #define PIN_GPIO                (NMK_GPIO_ALT_GPIO << PIN_ALT_SHIFT)
81 #define PIN_ALT_A               (NMK_GPIO_ALT_A << PIN_ALT_SHIFT)
82 #define PIN_ALT_B               (NMK_GPIO_ALT_B << PIN_ALT_SHIFT)
83 #define PIN_ALT_C               (NMK_GPIO_ALT_C << PIN_ALT_SHIFT)
84
85 #define PIN_PULL_SHIFT          11
86 #define PIN_PULL_MASK           (0x3 << PIN_PULL_SHIFT)
87 #define PIN_PULL(x)             (((x) & PIN_PULL_MASK) >> PIN_PULL_SHIFT)
88 #define PIN_PULL_NONE           (NMK_GPIO_PULL_NONE << PIN_PULL_SHIFT)
89 #define PIN_PULL_UP             (NMK_GPIO_PULL_UP << PIN_PULL_SHIFT)
90 #define PIN_PULL_DOWN           (NMK_GPIO_PULL_DOWN << PIN_PULL_SHIFT)
91
92 #define PIN_SLPM_SHIFT          13
93 #define PIN_SLPM_MASK           (0x1 << PIN_SLPM_SHIFT)
94 #define PIN_SLPM(x)             (((x) & PIN_SLPM_MASK) >> PIN_SLPM_SHIFT)
95 #define PIN_SLPM_MAKE_INPUT     (NMK_GPIO_SLPM_INPUT << PIN_SLPM_SHIFT)
96 #define PIN_SLPM_NOCHANGE       (NMK_GPIO_SLPM_NOCHANGE << PIN_SLPM_SHIFT)
97 /* These two replace the above in DB8500v2+ */
98 #define PIN_SLPM_WAKEUP_ENABLE  (NMK_GPIO_SLPM_WAKEUP_ENABLE << PIN_SLPM_SHIFT)
99 #define PIN_SLPM_WAKEUP_DISABLE (NMK_GPIO_SLPM_WAKEUP_DISABLE << PIN_SLPM_SHIFT)
100 #define PIN_SLPM_USE_MUX_SETTINGS_IN_SLEEP PIN_SLPM_WAKEUP_DISABLE
101
102 #define PIN_SLPM_GPIO  PIN_SLPM_WAKEUP_ENABLE /* In SLPM, pin is a gpio */
103 #define PIN_SLPM_ALTFUNC PIN_SLPM_WAKEUP_DISABLE /* In SLPM, pin is altfunc */
104
105 #define PIN_DIR_SHIFT           14
106 #define PIN_DIR_MASK            (0x1 << PIN_DIR_SHIFT)
107 #define PIN_DIR(x)              (((x) & PIN_DIR_MASK) >> PIN_DIR_SHIFT)
108 #define PIN_DIR_INPUT           (0 << PIN_DIR_SHIFT)
109 #define PIN_DIR_OUTPUT          (1 << PIN_DIR_SHIFT)
110
111 #define PIN_VAL_SHIFT           15
112 #define PIN_VAL_MASK            (0x1 << PIN_VAL_SHIFT)
113 #define PIN_VAL(x)              (((x) & PIN_VAL_MASK) >> PIN_VAL_SHIFT)
114 #define PIN_VAL_LOW             (0 << PIN_VAL_SHIFT)
115 #define PIN_VAL_HIGH            (1 << PIN_VAL_SHIFT)
116
117 #define PIN_SLPM_PULL_SHIFT     16
118 #define PIN_SLPM_PULL_MASK      (0x7 << PIN_SLPM_PULL_SHIFT)
119 #define PIN_SLPM_PULL(x)        \
120         (((x) & PIN_SLPM_PULL_MASK) >> PIN_SLPM_PULL_SHIFT)
121 #define PIN_SLPM_PULL_NONE      \
122         ((1 + NMK_GPIO_PULL_NONE) << PIN_SLPM_PULL_SHIFT)
123 #define PIN_SLPM_PULL_UP        \
124         ((1 + NMK_GPIO_PULL_UP) << PIN_SLPM_PULL_SHIFT)
125 #define PIN_SLPM_PULL_DOWN      \
126         ((1 + NMK_GPIO_PULL_DOWN) << PIN_SLPM_PULL_SHIFT)
127
128 #define PIN_SLPM_DIR_SHIFT      19
129 #define PIN_SLPM_DIR_MASK       (0x3 << PIN_SLPM_DIR_SHIFT)
130 #define PIN_SLPM_DIR(x)         \
131         (((x) & PIN_SLPM_DIR_MASK) >> PIN_SLPM_DIR_SHIFT)
132 #define PIN_SLPM_DIR_INPUT      ((1 + 0) << PIN_SLPM_DIR_SHIFT)
133 #define PIN_SLPM_DIR_OUTPUT     ((1 + 1) << PIN_SLPM_DIR_SHIFT)
134
135 #define PIN_SLPM_VAL_SHIFT      21
136 #define PIN_SLPM_VAL_MASK       (0x3 << PIN_SLPM_VAL_SHIFT)
137 #define PIN_SLPM_VAL(x)         \
138         (((x) & PIN_SLPM_VAL_MASK) >> PIN_SLPM_VAL_SHIFT)
139 #define PIN_SLPM_VAL_LOW        ((1 + 0) << PIN_SLPM_VAL_SHIFT)
140 #define PIN_SLPM_VAL_HIGH       ((1 + 1) << PIN_SLPM_VAL_SHIFT)
141
142 #define PIN_SLPM_PDIS_SHIFT             23
143 #define PIN_SLPM_PDIS_MASK              (0x3 << PIN_SLPM_PDIS_SHIFT)
144 #define PIN_SLPM_PDIS(x)        \
145         (((x) & PIN_SLPM_PDIS_MASK) >> PIN_SLPM_PDIS_SHIFT)
146 #define PIN_SLPM_PDIS_NO_CHANGE         (0 << PIN_SLPM_PDIS_SHIFT)
147 #define PIN_SLPM_PDIS_DISABLED          (1 << PIN_SLPM_PDIS_SHIFT)
148 #define PIN_SLPM_PDIS_ENABLED           (2 << PIN_SLPM_PDIS_SHIFT)
149
150 #define PIN_LOWEMI_SHIFT        25
151 #define PIN_LOWEMI_MASK         (0x1 << PIN_LOWEMI_SHIFT)
152 #define PIN_LOWEMI(x)           (((x) & PIN_LOWEMI_MASK) >> PIN_LOWEMI_SHIFT)
153 #define PIN_LOWEMI_DISABLED     (0 << PIN_LOWEMI_SHIFT)
154 #define PIN_LOWEMI_ENABLED      (1 << PIN_LOWEMI_SHIFT)
155
156 #define PIN_GPIOMODE_SHIFT      26
157 #define PIN_GPIOMODE_MASK       (0x1 << PIN_GPIOMODE_SHIFT)
158 #define PIN_GPIOMODE(x)         (((x) & PIN_GPIOMODE_MASK) >> PIN_GPIOMODE_SHIFT)
159 #define PIN_GPIOMODE_DISABLED   (0 << PIN_GPIOMODE_SHIFT)
160 #define PIN_GPIOMODE_ENABLED    (1 << PIN_GPIOMODE_SHIFT)
161
162 #define PIN_SLEEPMODE_SHIFT     27
163 #define PIN_SLEEPMODE_MASK      (0x1 << PIN_SLEEPMODE_SHIFT)
164 #define PIN_SLEEPMODE(x)        (((x) & PIN_SLEEPMODE_MASK) >> PIN_SLEEPMODE_SHIFT)
165 #define PIN_SLEEPMODE_DISABLED  (0 << PIN_SLEEPMODE_SHIFT)
166 #define PIN_SLEEPMODE_ENABLED   (1 << PIN_SLEEPMODE_SHIFT)
167
168
169 /* Shortcuts.  Use these instead of separate DIR, PULL, and VAL.  */
170 #define PIN_INPUT_PULLDOWN      (PIN_DIR_INPUT | PIN_PULL_DOWN)
171 #define PIN_INPUT_PULLUP        (PIN_DIR_INPUT | PIN_PULL_UP)
172 #define PIN_INPUT_NOPULL        (PIN_DIR_INPUT | PIN_PULL_NONE)
173 #define PIN_OUTPUT_LOW          (PIN_DIR_OUTPUT | PIN_VAL_LOW)
174 #define PIN_OUTPUT_HIGH         (PIN_DIR_OUTPUT | PIN_VAL_HIGH)
175
176 #define PIN_SLPM_INPUT_PULLDOWN (PIN_SLPM_DIR_INPUT | PIN_SLPM_PULL_DOWN)
177 #define PIN_SLPM_INPUT_PULLUP   (PIN_SLPM_DIR_INPUT | PIN_SLPM_PULL_UP)
178 #define PIN_SLPM_INPUT_NOPULL   (PIN_SLPM_DIR_INPUT | PIN_SLPM_PULL_NONE)
179 #define PIN_SLPM_OUTPUT_LOW     (PIN_SLPM_DIR_OUTPUT | PIN_SLPM_VAL_LOW)
180 #define PIN_SLPM_OUTPUT_HIGH    (PIN_SLPM_DIR_OUTPUT | PIN_SLPM_VAL_HIGH)
181
182 #define PIN_CFG_DEFAULT         (0)
183
184 #define PIN_CFG(num, alt)               \
185         (PIN_CFG_DEFAULT |\
186          (PIN_NUM(num) | PIN_##alt))
187
188 #define PIN_CFG_INPUT(num, alt, pull)           \
189         (PIN_CFG_DEFAULT |\
190          (PIN_NUM(num) | PIN_##alt | PIN_INPUT_##pull))
191
192 #define PIN_CFG_OUTPUT(num, alt, val)           \
193         (PIN_CFG_DEFAULT |\
194          (PIN_NUM(num) | PIN_##alt | PIN_OUTPUT_##val))
195
196 /*
197  * "nmk_gpio" and "NMK_GPIO" stand for "Nomadik GPIO", leaving
198  * the "gpio" namespace for generic and cross-machine functions
199  */
200
201 #define GPIO_BLOCK_SHIFT 5
202 #define NMK_GPIO_PER_CHIP (1 << GPIO_BLOCK_SHIFT)
203 #define NMK_MAX_BANKS DIV_ROUND_UP(512, NMK_GPIO_PER_CHIP)
204
205 /* Register in the logic block */
206 #define NMK_GPIO_DAT    0x00
207 #define NMK_GPIO_DATS   0x04
208 #define NMK_GPIO_DATC   0x08
209 #define NMK_GPIO_PDIS   0x0c
210 #define NMK_GPIO_DIR    0x10
211 #define NMK_GPIO_DIRS   0x14
212 #define NMK_GPIO_DIRC   0x18
213 #define NMK_GPIO_SLPC   0x1c
214 #define NMK_GPIO_AFSLA  0x20
215 #define NMK_GPIO_AFSLB  0x24
216 #define NMK_GPIO_LOWEMI 0x28
217
218 #define NMK_GPIO_RIMSC  0x40
219 #define NMK_GPIO_FIMSC  0x44
220 #define NMK_GPIO_IS     0x48
221 #define NMK_GPIO_IC     0x4c
222 #define NMK_GPIO_RWIMSC 0x50
223 #define NMK_GPIO_FWIMSC 0x54
224 #define NMK_GPIO_WKS    0x58
225 /* These appear in DB8540 and later ASICs */
226 #define NMK_GPIO_EDGELEVEL 0x5C
227 #define NMK_GPIO_LEVEL  0x60
228
229
230 /* Pull up/down values */
231 enum nmk_gpio_pull {
232         NMK_GPIO_PULL_NONE,
233         NMK_GPIO_PULL_UP,
234         NMK_GPIO_PULL_DOWN,
235 };
236
237 /* Sleep mode */
238 enum nmk_gpio_slpm {
239         NMK_GPIO_SLPM_INPUT,
240         NMK_GPIO_SLPM_WAKEUP_ENABLE = NMK_GPIO_SLPM_INPUT,
241         NMK_GPIO_SLPM_NOCHANGE,
242         NMK_GPIO_SLPM_WAKEUP_DISABLE = NMK_GPIO_SLPM_NOCHANGE,
243 };
244
245 struct nmk_gpio_chip {
246         struct gpio_chip chip;
247         struct irq_chip irqchip;
248         void __iomem *addr;
249         struct clk *clk;
250         unsigned int bank;
251         void (*set_ioforce)(bool enable);
252         spinlock_t lock;
253         bool sleepmode;
254         /* Keep track of configured edges */
255         u32 edge_rising;
256         u32 edge_falling;
257         u32 real_wake;
258         u32 rwimsc;
259         u32 fwimsc;
260         u32 rimsc;
261         u32 fimsc;
262         u32 pull_up;
263         u32 lowemi;
264 };
265
266 /**
267  * struct nmk_pinctrl - state container for the Nomadik pin controller
268  * @dev: containing device pointer
269  * @pctl: corresponding pin controller device
270  * @soc: SoC data for this specific chip
271  * @prcm_base: PRCM register range virtual base
272  */
273 struct nmk_pinctrl {
274         struct device *dev;
275         struct pinctrl_dev *pctl;
276         const struct nmk_pinctrl_soc_data *soc;
277         void __iomem *prcm_base;
278 };
279
280 static struct nmk_gpio_chip *nmk_gpio_chips[NMK_MAX_BANKS];
281
282 static DEFINE_SPINLOCK(nmk_gpio_slpm_lock);
283
284 #define NUM_BANKS ARRAY_SIZE(nmk_gpio_chips)
285
286 static void __nmk_gpio_set_mode(struct nmk_gpio_chip *nmk_chip,
287                                 unsigned offset, int gpio_mode)
288 {
289         u32 afunc, bfunc;
290
291         afunc = readl(nmk_chip->addr + NMK_GPIO_AFSLA) & ~BIT(offset);
292         bfunc = readl(nmk_chip->addr + NMK_GPIO_AFSLB) & ~BIT(offset);
293         if (gpio_mode & NMK_GPIO_ALT_A)
294                 afunc |= BIT(offset);
295         if (gpio_mode & NMK_GPIO_ALT_B)
296                 bfunc |= BIT(offset);
297         writel(afunc, nmk_chip->addr + NMK_GPIO_AFSLA);
298         writel(bfunc, nmk_chip->addr + NMK_GPIO_AFSLB);
299 }
300
301 static void __nmk_gpio_set_slpm(struct nmk_gpio_chip *nmk_chip,
302                                 unsigned offset, enum nmk_gpio_slpm mode)
303 {
304         u32 slpm;
305
306         slpm = readl(nmk_chip->addr + NMK_GPIO_SLPC);
307         if (mode == NMK_GPIO_SLPM_NOCHANGE)
308                 slpm |= BIT(offset);
309         else
310                 slpm &= ~BIT(offset);
311         writel(slpm, nmk_chip->addr + NMK_GPIO_SLPC);
312 }
313
314 static void __nmk_gpio_set_pull(struct nmk_gpio_chip *nmk_chip,
315                                 unsigned offset, enum nmk_gpio_pull pull)
316 {
317         u32 pdis;
318
319         pdis = readl(nmk_chip->addr + NMK_GPIO_PDIS);
320         if (pull == NMK_GPIO_PULL_NONE) {
321                 pdis |= BIT(offset);
322                 nmk_chip->pull_up &= ~BIT(offset);
323         } else {
324                 pdis &= ~BIT(offset);
325         }
326
327         writel(pdis, nmk_chip->addr + NMK_GPIO_PDIS);
328
329         if (pull == NMK_GPIO_PULL_UP) {
330                 nmk_chip->pull_up |= BIT(offset);
331                 writel(BIT(offset), nmk_chip->addr + NMK_GPIO_DATS);
332         } else if (pull == NMK_GPIO_PULL_DOWN) {
333                 nmk_chip->pull_up &= ~BIT(offset);
334                 writel(BIT(offset), nmk_chip->addr + NMK_GPIO_DATC);
335         }
336 }
337
338 static void __nmk_gpio_set_lowemi(struct nmk_gpio_chip *nmk_chip,
339                                   unsigned offset, bool lowemi)
340 {
341         bool enabled = nmk_chip->lowemi & BIT(offset);
342
343         if (lowemi == enabled)
344                 return;
345
346         if (lowemi)
347                 nmk_chip->lowemi |= BIT(offset);
348         else
349                 nmk_chip->lowemi &= ~BIT(offset);
350
351         writel_relaxed(nmk_chip->lowemi,
352                        nmk_chip->addr + NMK_GPIO_LOWEMI);
353 }
354
355 static void __nmk_gpio_make_input(struct nmk_gpio_chip *nmk_chip,
356                                   unsigned offset)
357 {
358         writel(BIT(offset), nmk_chip->addr + NMK_GPIO_DIRC);
359 }
360
361 static void __nmk_gpio_set_output(struct nmk_gpio_chip *nmk_chip,
362                                   unsigned offset, int val)
363 {
364         if (val)
365                 writel(BIT(offset), nmk_chip->addr + NMK_GPIO_DATS);
366         else
367                 writel(BIT(offset), nmk_chip->addr + NMK_GPIO_DATC);
368 }
369
370 static void __nmk_gpio_make_output(struct nmk_gpio_chip *nmk_chip,
371                                   unsigned offset, int val)
372 {
373         writel(BIT(offset), nmk_chip->addr + NMK_GPIO_DIRS);
374         __nmk_gpio_set_output(nmk_chip, offset, val);
375 }
376
377 static void __nmk_gpio_set_mode_safe(struct nmk_gpio_chip *nmk_chip,
378                                      unsigned offset, int gpio_mode,
379                                      bool glitch)
380 {
381         u32 rwimsc = nmk_chip->rwimsc;
382         u32 fwimsc = nmk_chip->fwimsc;
383
384         if (glitch && nmk_chip->set_ioforce) {
385                 u32 bit = BIT(offset);
386
387                 /* Prevent spurious wakeups */
388                 writel(rwimsc & ~bit, nmk_chip->addr + NMK_GPIO_RWIMSC);
389                 writel(fwimsc & ~bit, nmk_chip->addr + NMK_GPIO_FWIMSC);
390
391                 nmk_chip->set_ioforce(true);
392         }
393
394         __nmk_gpio_set_mode(nmk_chip, offset, gpio_mode);
395
396         if (glitch && nmk_chip->set_ioforce) {
397                 nmk_chip->set_ioforce(false);
398
399                 writel(rwimsc, nmk_chip->addr + NMK_GPIO_RWIMSC);
400                 writel(fwimsc, nmk_chip->addr + NMK_GPIO_FWIMSC);
401         }
402 }
403
404 static void
405 nmk_gpio_disable_lazy_irq(struct nmk_gpio_chip *nmk_chip, unsigned offset)
406 {
407         u32 falling = nmk_chip->fimsc & BIT(offset);
408         u32 rising = nmk_chip->rimsc & BIT(offset);
409         int gpio = nmk_chip->chip.base + offset;
410         int irq = irq_find_mapping(nmk_chip->chip.irq.domain, offset);
411         struct irq_data *d = irq_get_irq_data(irq);
412
413         if (!rising && !falling)
414                 return;
415
416         if (!d || !irqd_irq_disabled(d))
417                 return;
418
419         if (rising) {
420                 nmk_chip->rimsc &= ~BIT(offset);
421                 writel_relaxed(nmk_chip->rimsc,
422                                nmk_chip->addr + NMK_GPIO_RIMSC);
423         }
424
425         if (falling) {
426                 nmk_chip->fimsc &= ~BIT(offset);
427                 writel_relaxed(nmk_chip->fimsc,
428                                nmk_chip->addr + NMK_GPIO_FIMSC);
429         }
430
431         dev_dbg(nmk_chip->chip.parent, "%d: clearing interrupt mask\n", gpio);
432 }
433
434 static void nmk_write_masked(void __iomem *reg, u32 mask, u32 value)
435 {
436         u32 val;
437
438         val = readl(reg);
439         val = ((val & ~mask) | (value & mask));
440         writel(val, reg);
441 }
442
443 static void nmk_prcm_altcx_set_mode(struct nmk_pinctrl *npct,
444         unsigned offset, unsigned alt_num)
445 {
446         int i;
447         u16 reg;
448         u8 bit;
449         u8 alt_index;
450         const struct prcm_gpiocr_altcx_pin_desc *pin_desc;
451         const u16 *gpiocr_regs;
452
453         if (!npct->prcm_base)
454                 return;
455
456         if (alt_num > PRCM_IDX_GPIOCR_ALTC_MAX) {
457                 dev_err(npct->dev, "PRCM GPIOCR: alternate-C%i is invalid\n",
458                         alt_num);
459                 return;
460         }
461
462         for (i = 0 ; i < npct->soc->npins_altcx ; i++) {
463                 if (npct->soc->altcx_pins[i].pin == offset)
464                         break;
465         }
466         if (i == npct->soc->npins_altcx) {
467                 dev_dbg(npct->dev, "PRCM GPIOCR: pin %i is not found\n",
468                         offset);
469                 return;
470         }
471
472         pin_desc = npct->soc->altcx_pins + i;
473         gpiocr_regs = npct->soc->prcm_gpiocr_registers;
474
475         /*
476          * If alt_num is NULL, just clear current ALTCx selection
477          * to make sure we come back to a pure ALTC selection
478          */
479         if (!alt_num) {
480                 for (i = 0 ; i < PRCM_IDX_GPIOCR_ALTC_MAX ; i++) {
481                         if (pin_desc->altcx[i].used == true) {
482                                 reg = gpiocr_regs[pin_desc->altcx[i].reg_index];
483                                 bit = pin_desc->altcx[i].control_bit;
484                                 if (readl(npct->prcm_base + reg) & BIT(bit)) {
485                                         nmk_write_masked(npct->prcm_base + reg, BIT(bit), 0);
486                                         dev_dbg(npct->dev,
487                                                 "PRCM GPIOCR: pin %i: alternate-C%i has been disabled\n",
488                                                 offset, i+1);
489                                 }
490                         }
491                 }
492                 return;
493         }
494
495         alt_index = alt_num - 1;
496         if (pin_desc->altcx[alt_index].used == false) {
497                 dev_warn(npct->dev,
498                         "PRCM GPIOCR: pin %i: alternate-C%i does not exist\n",
499                         offset, alt_num);
500                 return;
501         }
502
503         /*
504          * Check if any other ALTCx functions are activated on this pin
505          * and disable it first.
506          */
507         for (i = 0 ; i < PRCM_IDX_GPIOCR_ALTC_MAX ; i++) {
508                 if (i == alt_index)
509                         continue;
510                 if (pin_desc->altcx[i].used == true) {
511                         reg = gpiocr_regs[pin_desc->altcx[i].reg_index];
512                         bit = pin_desc->altcx[i].control_bit;
513                         if (readl(npct->prcm_base + reg) & BIT(bit)) {
514                                 nmk_write_masked(npct->prcm_base + reg, BIT(bit), 0);
515                                 dev_dbg(npct->dev,
516                                         "PRCM GPIOCR: pin %i: alternate-C%i has been disabled\n",
517                                         offset, i+1);
518                         }
519                 }
520         }
521
522         reg = gpiocr_regs[pin_desc->altcx[alt_index].reg_index];
523         bit = pin_desc->altcx[alt_index].control_bit;
524         dev_dbg(npct->dev, "PRCM GPIOCR: pin %i: alternate-C%i has been selected\n",
525                 offset, alt_index+1);
526         nmk_write_masked(npct->prcm_base + reg, BIT(bit), BIT(bit));
527 }
528
529 /*
530  * Safe sequence used to switch IOs between GPIO and Alternate-C mode:
531  *  - Save SLPM registers
532  *  - Set SLPM=0 for the IOs you want to switch and others to 1
533  *  - Configure the GPIO registers for the IOs that are being switched
534  *  - Set IOFORCE=1
535  *  - Modify the AFLSA/B registers for the IOs that are being switched
536  *  - Set IOFORCE=0
537  *  - Restore SLPM registers
538  *  - Any spurious wake up event during switch sequence to be ignored and
539  *    cleared
540  */
541 static void nmk_gpio_glitch_slpm_init(unsigned int *slpm)
542 {
543         int i;
544
545         for (i = 0; i < NUM_BANKS; i++) {
546                 struct nmk_gpio_chip *chip = nmk_gpio_chips[i];
547                 unsigned int temp = slpm[i];
548
549                 if (!chip)
550                         break;
551
552                 clk_enable(chip->clk);
553
554                 slpm[i] = readl(chip->addr + NMK_GPIO_SLPC);
555                 writel(temp, chip->addr + NMK_GPIO_SLPC);
556         }
557 }
558
559 static void nmk_gpio_glitch_slpm_restore(unsigned int *slpm)
560 {
561         int i;
562
563         for (i = 0; i < NUM_BANKS; i++) {
564                 struct nmk_gpio_chip *chip = nmk_gpio_chips[i];
565
566                 if (!chip)
567                         break;
568
569                 writel(slpm[i], chip->addr + NMK_GPIO_SLPC);
570
571                 clk_disable(chip->clk);
572         }
573 }
574
575 static int __maybe_unused nmk_prcm_gpiocr_get_mode(struct pinctrl_dev *pctldev, int gpio)
576 {
577         int i;
578         u16 reg;
579         u8 bit;
580         struct nmk_pinctrl *npct = pinctrl_dev_get_drvdata(pctldev);
581         const struct prcm_gpiocr_altcx_pin_desc *pin_desc;
582         const u16 *gpiocr_regs;
583
584         if (!npct->prcm_base)
585                 return NMK_GPIO_ALT_C;
586
587         for (i = 0; i < npct->soc->npins_altcx; i++) {
588                 if (npct->soc->altcx_pins[i].pin == gpio)
589                         break;
590         }
591         if (i == npct->soc->npins_altcx)
592                 return NMK_GPIO_ALT_C;
593
594         pin_desc = npct->soc->altcx_pins + i;
595         gpiocr_regs = npct->soc->prcm_gpiocr_registers;
596         for (i = 0; i < PRCM_IDX_GPIOCR_ALTC_MAX; i++) {
597                 if (pin_desc->altcx[i].used == true) {
598                         reg = gpiocr_regs[pin_desc->altcx[i].reg_index];
599                         bit = pin_desc->altcx[i].control_bit;
600                         if (readl(npct->prcm_base + reg) & BIT(bit))
601                                 return NMK_GPIO_ALT_C+i+1;
602                 }
603         }
604         return NMK_GPIO_ALT_C;
605 }
606
607 /* IRQ functions */
608
609 static void nmk_gpio_irq_ack(struct irq_data *d)
610 {
611         struct gpio_chip *chip = irq_data_get_irq_chip_data(d);
612         struct nmk_gpio_chip *nmk_chip = gpiochip_get_data(chip);
613
614         clk_enable(nmk_chip->clk);
615         writel(BIT(d->hwirq), nmk_chip->addr + NMK_GPIO_IC);
616         clk_disable(nmk_chip->clk);
617 }
618
619 enum nmk_gpio_irq_type {
620         NORMAL,
621         WAKE,
622 };
623
624 static void __nmk_gpio_irq_modify(struct nmk_gpio_chip *nmk_chip,
625                                   int offset, enum nmk_gpio_irq_type which,
626                                   bool enable)
627 {
628         u32 *rimscval;
629         u32 *fimscval;
630         u32 rimscreg;
631         u32 fimscreg;
632
633         if (which == NORMAL) {
634                 rimscreg = NMK_GPIO_RIMSC;
635                 fimscreg = NMK_GPIO_FIMSC;
636                 rimscval = &nmk_chip->rimsc;
637                 fimscval = &nmk_chip->fimsc;
638         } else  {
639                 rimscreg = NMK_GPIO_RWIMSC;
640                 fimscreg = NMK_GPIO_FWIMSC;
641                 rimscval = &nmk_chip->rwimsc;
642                 fimscval = &nmk_chip->fwimsc;
643         }
644
645         /* we must individually set/clear the two edges */
646         if (nmk_chip->edge_rising & BIT(offset)) {
647                 if (enable)
648                         *rimscval |= BIT(offset);
649                 else
650                         *rimscval &= ~BIT(offset);
651                 writel(*rimscval, nmk_chip->addr + rimscreg);
652         }
653         if (nmk_chip->edge_falling & BIT(offset)) {
654                 if (enable)
655                         *fimscval |= BIT(offset);
656                 else
657                         *fimscval &= ~BIT(offset);
658                 writel(*fimscval, nmk_chip->addr + fimscreg);
659         }
660 }
661
662 static void __nmk_gpio_set_wake(struct nmk_gpio_chip *nmk_chip,
663                                 int offset, bool on)
664 {
665         /*
666          * Ensure WAKEUP_ENABLE is on.  No need to disable it if wakeup is
667          * disabled, since setting SLPM to 1 increases power consumption, and
668          * wakeup is anyhow controlled by the RIMSC and FIMSC registers.
669          */
670         if (nmk_chip->sleepmode && on) {
671                 __nmk_gpio_set_slpm(nmk_chip, offset,
672                                     NMK_GPIO_SLPM_WAKEUP_ENABLE);
673         }
674
675         __nmk_gpio_irq_modify(nmk_chip, offset, WAKE, on);
676 }
677
678 static int nmk_gpio_irq_maskunmask(struct irq_data *d, bool enable)
679 {
680         struct nmk_gpio_chip *nmk_chip;
681         unsigned long flags;
682
683         nmk_chip = irq_data_get_irq_chip_data(d);
684         if (!nmk_chip)
685                 return -EINVAL;
686
687         clk_enable(nmk_chip->clk);
688         spin_lock_irqsave(&nmk_gpio_slpm_lock, flags);
689         spin_lock(&nmk_chip->lock);
690
691         __nmk_gpio_irq_modify(nmk_chip, d->hwirq, NORMAL, enable);
692
693         if (!(nmk_chip->real_wake & BIT(d->hwirq)))
694                 __nmk_gpio_set_wake(nmk_chip, d->hwirq, enable);
695
696         spin_unlock(&nmk_chip->lock);
697         spin_unlock_irqrestore(&nmk_gpio_slpm_lock, flags);
698         clk_disable(nmk_chip->clk);
699
700         return 0;
701 }
702
703 static void nmk_gpio_irq_mask(struct irq_data *d)
704 {
705         nmk_gpio_irq_maskunmask(d, false);
706 }
707
708 static void nmk_gpio_irq_unmask(struct irq_data *d)
709 {
710         nmk_gpio_irq_maskunmask(d, true);
711 }
712
713 static int nmk_gpio_irq_set_wake(struct irq_data *d, unsigned int on)
714 {
715         struct nmk_gpio_chip *nmk_chip;
716         unsigned long flags;
717
718         nmk_chip = irq_data_get_irq_chip_data(d);
719         if (!nmk_chip)
720                 return -EINVAL;
721
722         clk_enable(nmk_chip->clk);
723         spin_lock_irqsave(&nmk_gpio_slpm_lock, flags);
724         spin_lock(&nmk_chip->lock);
725
726         if (irqd_irq_disabled(d))
727                 __nmk_gpio_set_wake(nmk_chip, d->hwirq, on);
728
729         if (on)
730                 nmk_chip->real_wake |= BIT(d->hwirq);
731         else
732                 nmk_chip->real_wake &= ~BIT(d->hwirq);
733
734         spin_unlock(&nmk_chip->lock);
735         spin_unlock_irqrestore(&nmk_gpio_slpm_lock, flags);
736         clk_disable(nmk_chip->clk);
737
738         return 0;
739 }
740
741 static int nmk_gpio_irq_set_type(struct irq_data *d, unsigned int type)
742 {
743         bool enabled = !irqd_irq_disabled(d);
744         bool wake = irqd_is_wakeup_set(d);
745         struct nmk_gpio_chip *nmk_chip;
746         unsigned long flags;
747
748         nmk_chip = irq_data_get_irq_chip_data(d);
749         if (!nmk_chip)
750                 return -EINVAL;
751         if (type & IRQ_TYPE_LEVEL_HIGH)
752                 return -EINVAL;
753         if (type & IRQ_TYPE_LEVEL_LOW)
754                 return -EINVAL;
755
756         clk_enable(nmk_chip->clk);
757         spin_lock_irqsave(&nmk_chip->lock, flags);
758
759         if (enabled)
760                 __nmk_gpio_irq_modify(nmk_chip, d->hwirq, NORMAL, false);
761
762         if (enabled || wake)
763                 __nmk_gpio_irq_modify(nmk_chip, d->hwirq, WAKE, false);
764
765         nmk_chip->edge_rising &= ~BIT(d->hwirq);
766         if (type & IRQ_TYPE_EDGE_RISING)
767                 nmk_chip->edge_rising |= BIT(d->hwirq);
768
769         nmk_chip->edge_falling &= ~BIT(d->hwirq);
770         if (type & IRQ_TYPE_EDGE_FALLING)
771                 nmk_chip->edge_falling |= BIT(d->hwirq);
772
773         if (enabled)
774                 __nmk_gpio_irq_modify(nmk_chip, d->hwirq, NORMAL, true);
775
776         if (enabled || wake)
777                 __nmk_gpio_irq_modify(nmk_chip, d->hwirq, WAKE, true);
778
779         spin_unlock_irqrestore(&nmk_chip->lock, flags);
780         clk_disable(nmk_chip->clk);
781
782         return 0;
783 }
784
785 static unsigned int nmk_gpio_irq_startup(struct irq_data *d)
786 {
787         struct nmk_gpio_chip *nmk_chip = irq_data_get_irq_chip_data(d);
788
789         clk_enable(nmk_chip->clk);
790         nmk_gpio_irq_unmask(d);
791         return 0;
792 }
793
794 static void nmk_gpio_irq_shutdown(struct irq_data *d)
795 {
796         struct nmk_gpio_chip *nmk_chip = irq_data_get_irq_chip_data(d);
797
798         nmk_gpio_irq_mask(d);
799         clk_disable(nmk_chip->clk);
800 }
801
802 static void nmk_gpio_irq_handler(struct irq_desc *desc)
803 {
804         struct irq_chip *host_chip = irq_desc_get_chip(desc);
805         struct gpio_chip *chip = irq_desc_get_handler_data(desc);
806         struct nmk_gpio_chip *nmk_chip = gpiochip_get_data(chip);
807         u32 status;
808
809         chained_irq_enter(host_chip, desc);
810
811         clk_enable(nmk_chip->clk);
812         status = readl(nmk_chip->addr + NMK_GPIO_IS);
813         clk_disable(nmk_chip->clk);
814
815         while (status) {
816                 int bit = __ffs(status);
817
818                 generic_handle_irq(irq_find_mapping(chip->irq.domain, bit));
819                 status &= ~BIT(bit);
820         }
821
822         chained_irq_exit(host_chip, desc);
823 }
824
825 /* I/O Functions */
826
827 static int nmk_gpio_get_dir(struct gpio_chip *chip, unsigned offset)
828 {
829         struct nmk_gpio_chip *nmk_chip = gpiochip_get_data(chip);
830         int dir;
831
832         clk_enable(nmk_chip->clk);
833
834         dir = readl(nmk_chip->addr + NMK_GPIO_DIR) & BIT(offset);
835
836         clk_disable(nmk_chip->clk);
837
838         if (dir)
839                 return GPIO_LINE_DIRECTION_OUT;
840
841         return GPIO_LINE_DIRECTION_IN;
842 }
843
844 static int nmk_gpio_make_input(struct gpio_chip *chip, unsigned offset)
845 {
846         struct nmk_gpio_chip *nmk_chip = gpiochip_get_data(chip);
847
848         clk_enable(nmk_chip->clk);
849
850         writel(BIT(offset), nmk_chip->addr + NMK_GPIO_DIRC);
851
852         clk_disable(nmk_chip->clk);
853
854         return 0;
855 }
856
857 static int nmk_gpio_get_input(struct gpio_chip *chip, unsigned offset)
858 {
859         struct nmk_gpio_chip *nmk_chip = gpiochip_get_data(chip);
860         int value;
861
862         clk_enable(nmk_chip->clk);
863
864         value = !!(readl(nmk_chip->addr + NMK_GPIO_DAT) & BIT(offset));
865
866         clk_disable(nmk_chip->clk);
867
868         return value;
869 }
870
871 static void nmk_gpio_set_output(struct gpio_chip *chip, unsigned offset,
872                                 int val)
873 {
874         struct nmk_gpio_chip *nmk_chip = gpiochip_get_data(chip);
875
876         clk_enable(nmk_chip->clk);
877
878         __nmk_gpio_set_output(nmk_chip, offset, val);
879
880         clk_disable(nmk_chip->clk);
881 }
882
883 static int nmk_gpio_make_output(struct gpio_chip *chip, unsigned offset,
884                                 int val)
885 {
886         struct nmk_gpio_chip *nmk_chip = gpiochip_get_data(chip);
887
888         clk_enable(nmk_chip->clk);
889
890         __nmk_gpio_make_output(nmk_chip, offset, val);
891
892         clk_disable(nmk_chip->clk);
893
894         return 0;
895 }
896
897 #ifdef CONFIG_DEBUG_FS
898 static int nmk_gpio_get_mode(struct nmk_gpio_chip *nmk_chip, int offset)
899 {
900         u32 afunc, bfunc;
901
902         clk_enable(nmk_chip->clk);
903
904         afunc = readl(nmk_chip->addr + NMK_GPIO_AFSLA) & BIT(offset);
905         bfunc = readl(nmk_chip->addr + NMK_GPIO_AFSLB) & BIT(offset);
906
907         clk_disable(nmk_chip->clk);
908
909         return (afunc ? NMK_GPIO_ALT_A : 0) | (bfunc ? NMK_GPIO_ALT_B : 0);
910 }
911
912 #include <linux/seq_file.h>
913
914 static void nmk_gpio_dbg_show_one(struct seq_file *s,
915         struct pinctrl_dev *pctldev, struct gpio_chip *chip,
916         unsigned offset, unsigned gpio)
917 {
918         const char *label = gpiochip_is_requested(chip, offset);
919         struct nmk_gpio_chip *nmk_chip = gpiochip_get_data(chip);
920         int mode;
921         bool is_out;
922         bool data_out;
923         bool pull;
924         const char *modes[] = {
925                 [NMK_GPIO_ALT_GPIO]     = "gpio",
926                 [NMK_GPIO_ALT_A]        = "altA",
927                 [NMK_GPIO_ALT_B]        = "altB",
928                 [NMK_GPIO_ALT_C]        = "altC",
929                 [NMK_GPIO_ALT_C+1]      = "altC1",
930                 [NMK_GPIO_ALT_C+2]      = "altC2",
931                 [NMK_GPIO_ALT_C+3]      = "altC3",
932                 [NMK_GPIO_ALT_C+4]      = "altC4",
933         };
934         const char *pulls[] = {
935                 "none     ",
936                 "pull down",
937                 "pull up  ",
938         };
939
940         clk_enable(nmk_chip->clk);
941         is_out = !!(readl(nmk_chip->addr + NMK_GPIO_DIR) & BIT(offset));
942         pull = !(readl(nmk_chip->addr + NMK_GPIO_PDIS) & BIT(offset));
943         data_out = !!(readl(nmk_chip->addr + NMK_GPIO_DAT) & BIT(offset));
944         mode = nmk_gpio_get_mode(nmk_chip, offset);
945         if ((mode == NMK_GPIO_ALT_C) && pctldev)
946                 mode = nmk_prcm_gpiocr_get_mode(pctldev, gpio);
947
948         if (is_out) {
949                 seq_printf(s, " gpio-%-3d (%-20.20s) out %s        %s",
950                            gpio,
951                            label ?: "(none)",
952                            data_out ? "hi" : "lo",
953                            (mode < 0) ? "unknown" : modes[mode]);
954         } else {
955                 int irq = chip->to_irq(chip, offset);
956                 struct irq_desc *desc = irq_to_desc(irq);
957                 int pullidx = 0;
958                 int val;
959
960                 if (pull)
961                         pullidx = data_out ? 2 : 1;
962
963                 seq_printf(s, " gpio-%-3d (%-20.20s) in  %s %s",
964                            gpio,
965                            label ?: "(none)",
966                            pulls[pullidx],
967                            (mode < 0) ? "unknown" : modes[mode]);
968
969                 val = nmk_gpio_get_input(chip, offset);
970                 seq_printf(s, " VAL %d", val);
971
972                 /*
973                  * This races with request_irq(), set_irq_type(),
974                  * and set_irq_wake() ... but those are "rare".
975                  */
976                 if (irq > 0 && desc && desc->action) {
977                         char *trigger;
978
979                         if (nmk_chip->edge_rising & BIT(offset))
980                                 trigger = "edge-rising";
981                         else if (nmk_chip->edge_falling & BIT(offset))
982                                 trigger = "edge-falling";
983                         else
984                                 trigger = "edge-undefined";
985
986                         seq_printf(s, " irq-%d %s%s",
987                                    irq, trigger,
988                                    irqd_is_wakeup_set(&desc->irq_data)
989                                    ? " wakeup" : "");
990                 }
991         }
992         clk_disable(nmk_chip->clk);
993 }
994
995 static void nmk_gpio_dbg_show(struct seq_file *s, struct gpio_chip *chip)
996 {
997         unsigned                i;
998         unsigned                gpio = chip->base;
999
1000         for (i = 0; i < chip->ngpio; i++, gpio++) {
1001                 nmk_gpio_dbg_show_one(s, NULL, chip, i, gpio);
1002                 seq_printf(s, "\n");
1003         }
1004 }
1005
1006 #else
1007 static inline void nmk_gpio_dbg_show_one(struct seq_file *s,
1008                                          struct pinctrl_dev *pctldev,
1009                                          struct gpio_chip *chip,
1010                                          unsigned offset, unsigned gpio)
1011 {
1012 }
1013 #define nmk_gpio_dbg_show       NULL
1014 #endif
1015
1016 /*
1017  * We will allocate memory for the state container using devm* allocators
1018  * binding to the first device reaching this point, it doesn't matter if
1019  * it is the pin controller or GPIO driver. However we need to use the right
1020  * platform device when looking up resources so pay attention to pdev.
1021  */
1022 static struct nmk_gpio_chip *nmk_gpio_populate_chip(struct device_node *np,
1023                                                 struct platform_device *pdev)
1024 {
1025         struct nmk_gpio_chip *nmk_chip;
1026         struct platform_device *gpio_pdev;
1027         struct gpio_chip *chip;
1028         struct resource *res;
1029         struct clk *clk;
1030         void __iomem *base;
1031         u32 id;
1032
1033         gpio_pdev = of_find_device_by_node(np);
1034         if (!gpio_pdev) {
1035                 pr_err("populate \"%pOFn\": device not found\n", np);
1036                 return ERR_PTR(-ENODEV);
1037         }
1038         if (of_property_read_u32(np, "gpio-bank", &id)) {
1039                 dev_err(&pdev->dev, "populate: gpio-bank property not found\n");
1040                 platform_device_put(gpio_pdev);
1041                 return ERR_PTR(-EINVAL);
1042         }
1043
1044         /* Already populated? */
1045         nmk_chip = nmk_gpio_chips[id];
1046         if (nmk_chip) {
1047                 platform_device_put(gpio_pdev);
1048                 return nmk_chip;
1049         }
1050
1051         nmk_chip = devm_kzalloc(&pdev->dev, sizeof(*nmk_chip), GFP_KERNEL);
1052         if (!nmk_chip) {
1053                 platform_device_put(gpio_pdev);
1054                 return ERR_PTR(-ENOMEM);
1055         }
1056
1057         nmk_chip->bank = id;
1058         chip = &nmk_chip->chip;
1059         chip->base = id * NMK_GPIO_PER_CHIP;
1060         chip->ngpio = NMK_GPIO_PER_CHIP;
1061         chip->label = dev_name(&gpio_pdev->dev);
1062         chip->parent = &gpio_pdev->dev;
1063
1064         res = platform_get_resource(gpio_pdev, IORESOURCE_MEM, 0);
1065         base = devm_ioremap_resource(&pdev->dev, res);
1066         if (IS_ERR(base)) {
1067                 platform_device_put(gpio_pdev);
1068                 return ERR_CAST(base);
1069         }
1070         nmk_chip->addr = base;
1071
1072         clk = clk_get(&gpio_pdev->dev, NULL);
1073         if (IS_ERR(clk)) {
1074                 platform_device_put(gpio_pdev);
1075                 return (void *) clk;
1076         }
1077         clk_prepare(clk);
1078         nmk_chip->clk = clk;
1079
1080         BUG_ON(nmk_chip->bank >= ARRAY_SIZE(nmk_gpio_chips));
1081         nmk_gpio_chips[id] = nmk_chip;
1082         return nmk_chip;
1083 }
1084
1085 static int nmk_gpio_probe(struct platform_device *dev)
1086 {
1087         struct device_node *np = dev->dev.of_node;
1088         struct nmk_gpio_chip *nmk_chip;
1089         struct gpio_chip *chip;
1090         struct gpio_irq_chip *girq;
1091         struct irq_chip *irqchip;
1092         bool supports_sleepmode;
1093         int irq;
1094         int ret;
1095
1096         nmk_chip = nmk_gpio_populate_chip(np, dev);
1097         if (IS_ERR(nmk_chip)) {
1098                 dev_err(&dev->dev, "could not populate nmk chip struct\n");
1099                 return PTR_ERR(nmk_chip);
1100         }
1101
1102         supports_sleepmode =
1103                 of_property_read_bool(np, "st,supports-sleepmode");
1104
1105         /* Correct platform device ID */
1106         dev->id = nmk_chip->bank;
1107
1108         irq = platform_get_irq(dev, 0);
1109         if (irq < 0)
1110                 return irq;
1111
1112         /*
1113          * The virt address in nmk_chip->addr is in the nomadik register space,
1114          * so we can simply convert the resource address, without remapping
1115          */
1116         nmk_chip->sleepmode = supports_sleepmode;
1117         spin_lock_init(&nmk_chip->lock);
1118
1119         chip = &nmk_chip->chip;
1120         chip->request = gpiochip_generic_request;
1121         chip->free = gpiochip_generic_free;
1122         chip->get_direction = nmk_gpio_get_dir;
1123         chip->direction_input = nmk_gpio_make_input;
1124         chip->get = nmk_gpio_get_input;
1125         chip->direction_output = nmk_gpio_make_output;
1126         chip->set = nmk_gpio_set_output;
1127         chip->dbg_show = nmk_gpio_dbg_show;
1128         chip->can_sleep = false;
1129         chip->owner = THIS_MODULE;
1130
1131         irqchip = &nmk_chip->irqchip;
1132         irqchip->irq_ack = nmk_gpio_irq_ack;
1133         irqchip->irq_mask = nmk_gpio_irq_mask;
1134         irqchip->irq_unmask = nmk_gpio_irq_unmask;
1135         irqchip->irq_set_type = nmk_gpio_irq_set_type;
1136         irqchip->irq_set_wake = nmk_gpio_irq_set_wake;
1137         irqchip->irq_startup = nmk_gpio_irq_startup;
1138         irqchip->irq_shutdown = nmk_gpio_irq_shutdown;
1139         irqchip->flags = IRQCHIP_MASK_ON_SUSPEND;
1140         irqchip->name = kasprintf(GFP_KERNEL, "nmk%u-%u-%u",
1141                                   dev->id,
1142                                   chip->base,
1143                                   chip->base + chip->ngpio - 1);
1144
1145         girq = &chip->irq;
1146         girq->chip = irqchip;
1147         girq->parent_handler = nmk_gpio_irq_handler;
1148         girq->num_parents = 1;
1149         girq->parents = devm_kcalloc(&dev->dev, 1,
1150                                      sizeof(*girq->parents),
1151                                      GFP_KERNEL);
1152         if (!girq->parents)
1153                 return -ENOMEM;
1154         girq->parents[0] = irq;
1155         girq->default_type = IRQ_TYPE_NONE;
1156         girq->handler = handle_edge_irq;
1157
1158         clk_enable(nmk_chip->clk);
1159         nmk_chip->lowemi = readl_relaxed(nmk_chip->addr + NMK_GPIO_LOWEMI);
1160         clk_disable(nmk_chip->clk);
1161         chip->of_node = np;
1162
1163         ret = gpiochip_add_data(chip, nmk_chip);
1164         if (ret)
1165                 return ret;
1166
1167         platform_set_drvdata(dev, nmk_chip);
1168
1169         dev_info(&dev->dev, "chip registered\n");
1170
1171         return 0;
1172 }
1173
1174 static int nmk_get_groups_cnt(struct pinctrl_dev *pctldev)
1175 {
1176         struct nmk_pinctrl *npct = pinctrl_dev_get_drvdata(pctldev);
1177
1178         return npct->soc->ngroups;
1179 }
1180
1181 static const char *nmk_get_group_name(struct pinctrl_dev *pctldev,
1182                                        unsigned selector)
1183 {
1184         struct nmk_pinctrl *npct = pinctrl_dev_get_drvdata(pctldev);
1185
1186         return npct->soc->groups[selector].name;
1187 }
1188
1189 static int nmk_get_group_pins(struct pinctrl_dev *pctldev, unsigned selector,
1190                               const unsigned **pins,
1191                               unsigned *num_pins)
1192 {
1193         struct nmk_pinctrl *npct = pinctrl_dev_get_drvdata(pctldev);
1194
1195         *pins = npct->soc->groups[selector].pins;
1196         *num_pins = npct->soc->groups[selector].npins;
1197         return 0;
1198 }
1199
1200 static struct nmk_gpio_chip *find_nmk_gpio_from_pin(unsigned pin)
1201 {
1202         int i;
1203         struct nmk_gpio_chip *nmk_gpio;
1204
1205         for(i = 0; i < NMK_MAX_BANKS; i++) {
1206                 nmk_gpio = nmk_gpio_chips[i];
1207                 if (!nmk_gpio)
1208                         continue;
1209                 if (pin >= nmk_gpio->chip.base &&
1210                         pin < nmk_gpio->chip.base + nmk_gpio->chip.ngpio)
1211                         return nmk_gpio;
1212         }
1213         return NULL;
1214 }
1215
1216 static struct gpio_chip *find_gc_from_pin(unsigned pin)
1217 {
1218         struct nmk_gpio_chip *nmk_gpio = find_nmk_gpio_from_pin(pin);
1219
1220         if (nmk_gpio)
1221                 return &nmk_gpio->chip;
1222         return NULL;
1223 }
1224
1225 static void nmk_pin_dbg_show(struct pinctrl_dev *pctldev, struct seq_file *s,
1226                    unsigned offset)
1227 {
1228         struct gpio_chip *chip = find_gc_from_pin(offset);
1229
1230         if (!chip) {
1231                 seq_printf(s, "invalid pin offset");
1232                 return;
1233         }
1234         nmk_gpio_dbg_show_one(s, pctldev, chip, offset - chip->base, offset);
1235 }
1236
1237 static int nmk_dt_add_map_mux(struct pinctrl_map **map, unsigned *reserved_maps,
1238                 unsigned *num_maps, const char *group,
1239                 const char *function)
1240 {
1241         if (*num_maps == *reserved_maps)
1242                 return -ENOSPC;
1243
1244         (*map)[*num_maps].type = PIN_MAP_TYPE_MUX_GROUP;
1245         (*map)[*num_maps].data.mux.group = group;
1246         (*map)[*num_maps].data.mux.function = function;
1247         (*num_maps)++;
1248
1249         return 0;
1250 }
1251
1252 static int nmk_dt_add_map_configs(struct pinctrl_map **map,
1253                 unsigned *reserved_maps,
1254                 unsigned *num_maps, const char *group,
1255                 unsigned long *configs, unsigned num_configs)
1256 {
1257         unsigned long *dup_configs;
1258
1259         if (*num_maps == *reserved_maps)
1260                 return -ENOSPC;
1261
1262         dup_configs = kmemdup(configs, num_configs * sizeof(*dup_configs),
1263                               GFP_KERNEL);
1264         if (!dup_configs)
1265                 return -ENOMEM;
1266
1267         (*map)[*num_maps].type = PIN_MAP_TYPE_CONFIGS_PIN;
1268
1269         (*map)[*num_maps].data.configs.group_or_pin = group;
1270         (*map)[*num_maps].data.configs.configs = dup_configs;
1271         (*map)[*num_maps].data.configs.num_configs = num_configs;
1272         (*num_maps)++;
1273
1274         return 0;
1275 }
1276
1277 #define NMK_CONFIG_PIN(x, y) { .property = x, .config = y, }
1278 #define NMK_CONFIG_PIN_ARRAY(x, y) { .property = x, .choice = y, \
1279         .size = ARRAY_SIZE(y), }
1280
1281 static const unsigned long nmk_pin_input_modes[] = {
1282         PIN_INPUT_NOPULL,
1283         PIN_INPUT_PULLUP,
1284         PIN_INPUT_PULLDOWN,
1285 };
1286
1287 static const unsigned long nmk_pin_output_modes[] = {
1288         PIN_OUTPUT_LOW,
1289         PIN_OUTPUT_HIGH,
1290         PIN_DIR_OUTPUT,
1291 };
1292
1293 static const unsigned long nmk_pin_sleep_modes[] = {
1294         PIN_SLEEPMODE_DISABLED,
1295         PIN_SLEEPMODE_ENABLED,
1296 };
1297
1298 static const unsigned long nmk_pin_sleep_input_modes[] = {
1299         PIN_SLPM_INPUT_NOPULL,
1300         PIN_SLPM_INPUT_PULLUP,
1301         PIN_SLPM_INPUT_PULLDOWN,
1302         PIN_SLPM_DIR_INPUT,
1303 };
1304
1305 static const unsigned long nmk_pin_sleep_output_modes[] = {
1306         PIN_SLPM_OUTPUT_LOW,
1307         PIN_SLPM_OUTPUT_HIGH,
1308         PIN_SLPM_DIR_OUTPUT,
1309 };
1310
1311 static const unsigned long nmk_pin_sleep_wakeup_modes[] = {
1312         PIN_SLPM_WAKEUP_DISABLE,
1313         PIN_SLPM_WAKEUP_ENABLE,
1314 };
1315
1316 static const unsigned long nmk_pin_gpio_modes[] = {
1317         PIN_GPIOMODE_DISABLED,
1318         PIN_GPIOMODE_ENABLED,
1319 };
1320
1321 static const unsigned long nmk_pin_sleep_pdis_modes[] = {
1322         PIN_SLPM_PDIS_DISABLED,
1323         PIN_SLPM_PDIS_ENABLED,
1324 };
1325
1326 struct nmk_cfg_param {
1327         const char *property;
1328         unsigned long config;
1329         const unsigned long *choice;
1330         int size;
1331 };
1332
1333 static const struct nmk_cfg_param nmk_cfg_params[] = {
1334         NMK_CONFIG_PIN_ARRAY("ste,input",               nmk_pin_input_modes),
1335         NMK_CONFIG_PIN_ARRAY("ste,output",              nmk_pin_output_modes),
1336         NMK_CONFIG_PIN_ARRAY("ste,sleep",               nmk_pin_sleep_modes),
1337         NMK_CONFIG_PIN_ARRAY("ste,sleep-input",         nmk_pin_sleep_input_modes),
1338         NMK_CONFIG_PIN_ARRAY("ste,sleep-output",        nmk_pin_sleep_output_modes),
1339         NMK_CONFIG_PIN_ARRAY("ste,sleep-wakeup",        nmk_pin_sleep_wakeup_modes),
1340         NMK_CONFIG_PIN_ARRAY("ste,gpio",                nmk_pin_gpio_modes),
1341         NMK_CONFIG_PIN_ARRAY("ste,sleep-pull-disable",  nmk_pin_sleep_pdis_modes),
1342 };
1343
1344 static int nmk_dt_pin_config(int index, int val, unsigned long *config)
1345 {
1346         int ret = 0;
1347
1348         if (nmk_cfg_params[index].choice == NULL)
1349                 *config = nmk_cfg_params[index].config;
1350         else {
1351                 /* test if out of range */
1352                 if  (val < nmk_cfg_params[index].size) {
1353                         *config = nmk_cfg_params[index].config |
1354                                 nmk_cfg_params[index].choice[val];
1355                 }
1356         }
1357         return ret;
1358 }
1359
1360 static const char *nmk_find_pin_name(struct pinctrl_dev *pctldev, const char *pin_name)
1361 {
1362         int i, pin_number;
1363         struct nmk_pinctrl *npct = pinctrl_dev_get_drvdata(pctldev);
1364
1365         if (sscanf((char *)pin_name, "GPIO%d", &pin_number) == 1)
1366                 for (i = 0; i < npct->soc->npins; i++)
1367                         if (npct->soc->pins[i].number == pin_number)
1368                                 return npct->soc->pins[i].name;
1369         return NULL;
1370 }
1371
1372 static bool nmk_pinctrl_dt_get_config(struct device_node *np,
1373                 unsigned long *configs)
1374 {
1375         bool has_config = 0;
1376         unsigned long cfg = 0;
1377         int i, val, ret;
1378
1379         for (i = 0; i < ARRAY_SIZE(nmk_cfg_params); i++) {
1380                 ret = of_property_read_u32(np,
1381                                 nmk_cfg_params[i].property, &val);
1382                 if (ret != -EINVAL) {
1383                         if (nmk_dt_pin_config(i, val, &cfg) == 0) {
1384                                 *configs |= cfg;
1385                                 has_config = 1;
1386                         }
1387                 }
1388         }
1389
1390         return has_config;
1391 }
1392
1393 static int nmk_pinctrl_dt_subnode_to_map(struct pinctrl_dev *pctldev,
1394                 struct device_node *np,
1395                 struct pinctrl_map **map,
1396                 unsigned *reserved_maps,
1397                 unsigned *num_maps)
1398 {
1399         int ret;
1400         const char *function = NULL;
1401         unsigned long configs = 0;
1402         bool has_config = 0;
1403         struct property *prop;
1404         struct device_node *np_config;
1405
1406         ret = of_property_read_string(np, "function", &function);
1407         if (ret >= 0) {
1408                 const char *group;
1409
1410                 ret = of_property_count_strings(np, "groups");
1411                 if (ret < 0)
1412                         goto exit;
1413
1414                 ret = pinctrl_utils_reserve_map(pctldev, map,
1415                                                 reserved_maps,
1416                                                 num_maps, ret);
1417                 if (ret < 0)
1418                         goto exit;
1419
1420                 of_property_for_each_string(np, "groups", prop, group) {
1421                         ret = nmk_dt_add_map_mux(map, reserved_maps, num_maps,
1422                                           group, function);
1423                         if (ret < 0)
1424                                 goto exit;
1425                 }
1426         }
1427
1428         has_config = nmk_pinctrl_dt_get_config(np, &configs);
1429         np_config = of_parse_phandle(np, "ste,config", 0);
1430         if (np_config)
1431                 has_config |= nmk_pinctrl_dt_get_config(np_config, &configs);
1432         if (has_config) {
1433                 const char *gpio_name;
1434                 const char *pin;
1435
1436                 ret = of_property_count_strings(np, "pins");
1437                 if (ret < 0)
1438                         goto exit;
1439                 ret = pinctrl_utils_reserve_map(pctldev, map,
1440                                                 reserved_maps,
1441                                                 num_maps, ret);
1442                 if (ret < 0)
1443                         goto exit;
1444
1445                 of_property_for_each_string(np, "pins", prop, pin) {
1446                         gpio_name = nmk_find_pin_name(pctldev, pin);
1447
1448                         ret = nmk_dt_add_map_configs(map, reserved_maps,
1449                                                      num_maps,
1450                                                      gpio_name, &configs, 1);
1451                         if (ret < 0)
1452                                 goto exit;
1453                 }
1454         }
1455
1456 exit:
1457         return ret;
1458 }
1459
1460 static int nmk_pinctrl_dt_node_to_map(struct pinctrl_dev *pctldev,
1461                                  struct device_node *np_config,
1462                                  struct pinctrl_map **map, unsigned *num_maps)
1463 {
1464         unsigned reserved_maps;
1465         struct device_node *np;
1466         int ret;
1467
1468         reserved_maps = 0;
1469         *map = NULL;
1470         *num_maps = 0;
1471
1472         for_each_child_of_node(np_config, np) {
1473                 ret = nmk_pinctrl_dt_subnode_to_map(pctldev, np, map,
1474                                 &reserved_maps, num_maps);
1475                 if (ret < 0) {
1476                         pinctrl_utils_free_map(pctldev, *map, *num_maps);
1477                         of_node_put(np);
1478                         return ret;
1479                 }
1480         }
1481
1482         return 0;
1483 }
1484
1485 static const struct pinctrl_ops nmk_pinctrl_ops = {
1486         .get_groups_count = nmk_get_groups_cnt,
1487         .get_group_name = nmk_get_group_name,
1488         .get_group_pins = nmk_get_group_pins,
1489         .pin_dbg_show = nmk_pin_dbg_show,
1490         .dt_node_to_map = nmk_pinctrl_dt_node_to_map,
1491         .dt_free_map = pinctrl_utils_free_map,
1492 };
1493
1494 static int nmk_pmx_get_funcs_cnt(struct pinctrl_dev *pctldev)
1495 {
1496         struct nmk_pinctrl *npct = pinctrl_dev_get_drvdata(pctldev);
1497
1498         return npct->soc->nfunctions;
1499 }
1500
1501 static const char *nmk_pmx_get_func_name(struct pinctrl_dev *pctldev,
1502                                          unsigned function)
1503 {
1504         struct nmk_pinctrl *npct = pinctrl_dev_get_drvdata(pctldev);
1505
1506         return npct->soc->functions[function].name;
1507 }
1508
1509 static int nmk_pmx_get_func_groups(struct pinctrl_dev *pctldev,
1510                                    unsigned function,
1511                                    const char * const **groups,
1512                                    unsigned * const num_groups)
1513 {
1514         struct nmk_pinctrl *npct = pinctrl_dev_get_drvdata(pctldev);
1515
1516         *groups = npct->soc->functions[function].groups;
1517         *num_groups = npct->soc->functions[function].ngroups;
1518
1519         return 0;
1520 }
1521
1522 static int nmk_pmx_set(struct pinctrl_dev *pctldev, unsigned function,
1523                        unsigned group)
1524 {
1525         struct nmk_pinctrl *npct = pinctrl_dev_get_drvdata(pctldev);
1526         const struct nmk_pingroup *g;
1527         static unsigned int slpm[NUM_BANKS];
1528         unsigned long flags = 0;
1529         bool glitch;
1530         int ret = -EINVAL;
1531         int i;
1532
1533         g = &npct->soc->groups[group];
1534
1535         if (g->altsetting < 0)
1536                 return -EINVAL;
1537
1538         dev_dbg(npct->dev, "enable group %s, %u pins\n", g->name, g->npins);
1539
1540         /*
1541          * If we're setting altfunc C by setting both AFSLA and AFSLB to 1,
1542          * we may pass through an undesired state. In this case we take
1543          * some extra care.
1544          *
1545          * Safe sequence used to switch IOs between GPIO and Alternate-C mode:
1546          *  - Save SLPM registers (since we have a shadow register in the
1547          *    nmk_chip we're using that as backup)
1548          *  - Set SLPM=0 for the IOs you want to switch and others to 1
1549          *  - Configure the GPIO registers for the IOs that are being switched
1550          *  - Set IOFORCE=1
1551          *  - Modify the AFLSA/B registers for the IOs that are being switched
1552          *  - Set IOFORCE=0
1553          *  - Restore SLPM registers
1554          *  - Any spurious wake up event during switch sequence to be ignored
1555          *    and cleared
1556          *
1557          * We REALLY need to save ALL slpm registers, because the external
1558          * IOFORCE will switch *all* ports to their sleepmode setting to as
1559          * to avoid glitches. (Not just one port!)
1560          */
1561         glitch = ((g->altsetting & NMK_GPIO_ALT_C) == NMK_GPIO_ALT_C);
1562
1563         if (glitch) {
1564                 spin_lock_irqsave(&nmk_gpio_slpm_lock, flags);
1565
1566                 /* Initially don't put any pins to sleep when switching */
1567                 memset(slpm, 0xff, sizeof(slpm));
1568
1569                 /*
1570                  * Then mask the pins that need to be sleeping now when we're
1571                  * switching to the ALT C function.
1572                  */
1573                 for (i = 0; i < g->npins; i++)
1574                         slpm[g->pins[i] / NMK_GPIO_PER_CHIP] &= ~BIT(g->pins[i]);
1575                 nmk_gpio_glitch_slpm_init(slpm);
1576         }
1577
1578         for (i = 0; i < g->npins; i++) {
1579                 struct nmk_gpio_chip *nmk_chip;
1580                 unsigned bit;
1581
1582                 nmk_chip = find_nmk_gpio_from_pin(g->pins[i]);
1583                 if (!nmk_chip) {
1584                         dev_err(npct->dev,
1585                                 "invalid pin offset %d in group %s at index %d\n",
1586                                 g->pins[i], g->name, i);
1587                         goto out_glitch;
1588                 }
1589                 dev_dbg(npct->dev, "setting pin %d to altsetting %d\n", g->pins[i], g->altsetting);
1590
1591                 clk_enable(nmk_chip->clk);
1592                 bit = g->pins[i] % NMK_GPIO_PER_CHIP;
1593                 /*
1594                  * If the pin is switching to altfunc, and there was an
1595                  * interrupt installed on it which has been lazy disabled,
1596                  * actually mask the interrupt to prevent spurious interrupts
1597                  * that would occur while the pin is under control of the
1598                  * peripheral. Only SKE does this.
1599                  */
1600                 nmk_gpio_disable_lazy_irq(nmk_chip, bit);
1601
1602                 __nmk_gpio_set_mode_safe(nmk_chip, bit,
1603                         (g->altsetting & NMK_GPIO_ALT_C), glitch);
1604                 clk_disable(nmk_chip->clk);
1605
1606                 /*
1607                  * Call PRCM GPIOCR config function in case ALTC
1608                  * has been selected:
1609                  * - If selection is a ALTCx, some bits in PRCM GPIOCR registers
1610                  *   must be set.
1611                  * - If selection is pure ALTC and previous selection was ALTCx,
1612                  *   then some bits in PRCM GPIOCR registers must be cleared.
1613                  */
1614                 if ((g->altsetting & NMK_GPIO_ALT_C) == NMK_GPIO_ALT_C)
1615                         nmk_prcm_altcx_set_mode(npct, g->pins[i],
1616                                 g->altsetting >> NMK_GPIO_ALT_CX_SHIFT);
1617         }
1618
1619         /* When all pins are successfully reconfigured we get here */
1620         ret = 0;
1621
1622 out_glitch:
1623         if (glitch) {
1624                 nmk_gpio_glitch_slpm_restore(slpm);
1625                 spin_unlock_irqrestore(&nmk_gpio_slpm_lock, flags);
1626         }
1627
1628         return ret;
1629 }
1630
1631 static int nmk_gpio_request_enable(struct pinctrl_dev *pctldev,
1632                                    struct pinctrl_gpio_range *range,
1633                                    unsigned offset)
1634 {
1635         struct nmk_pinctrl *npct = pinctrl_dev_get_drvdata(pctldev);
1636         struct nmk_gpio_chip *nmk_chip;
1637         struct gpio_chip *chip;
1638         unsigned bit;
1639
1640         if (!range) {
1641                 dev_err(npct->dev, "invalid range\n");
1642                 return -EINVAL;
1643         }
1644         if (!range->gc) {
1645                 dev_err(npct->dev, "missing GPIO chip in range\n");
1646                 return -EINVAL;
1647         }
1648         chip = range->gc;
1649         nmk_chip = gpiochip_get_data(chip);
1650
1651         dev_dbg(npct->dev, "enable pin %u as GPIO\n", offset);
1652
1653         clk_enable(nmk_chip->clk);
1654         bit = offset % NMK_GPIO_PER_CHIP;
1655         /* There is no glitch when converting any pin to GPIO */
1656         __nmk_gpio_set_mode(nmk_chip, bit, NMK_GPIO_ALT_GPIO);
1657         clk_disable(nmk_chip->clk);
1658
1659         return 0;
1660 }
1661
1662 static void nmk_gpio_disable_free(struct pinctrl_dev *pctldev,
1663                                   struct pinctrl_gpio_range *range,
1664                                   unsigned offset)
1665 {
1666         struct nmk_pinctrl *npct = pinctrl_dev_get_drvdata(pctldev);
1667
1668         dev_dbg(npct->dev, "disable pin %u as GPIO\n", offset);
1669         /* Set the pin to some default state, GPIO is usually default */
1670 }
1671
1672 static const struct pinmux_ops nmk_pinmux_ops = {
1673         .get_functions_count = nmk_pmx_get_funcs_cnt,
1674         .get_function_name = nmk_pmx_get_func_name,
1675         .get_function_groups = nmk_pmx_get_func_groups,
1676         .set_mux = nmk_pmx_set,
1677         .gpio_request_enable = nmk_gpio_request_enable,
1678         .gpio_disable_free = nmk_gpio_disable_free,
1679         .strict = true,
1680 };
1681
1682 static int nmk_pin_config_get(struct pinctrl_dev *pctldev, unsigned pin,
1683                               unsigned long *config)
1684 {
1685         /* Not implemented */
1686         return -EINVAL;
1687 }
1688
1689 static int nmk_pin_config_set(struct pinctrl_dev *pctldev, unsigned pin,
1690                               unsigned long *configs, unsigned num_configs)
1691 {
1692         static const char *pullnames[] = {
1693                 [NMK_GPIO_PULL_NONE]    = "none",
1694                 [NMK_GPIO_PULL_UP]      = "up",
1695                 [NMK_GPIO_PULL_DOWN]    = "down",
1696                 [3] /* illegal */       = "??"
1697         };
1698         static const char *slpmnames[] = {
1699                 [NMK_GPIO_SLPM_INPUT]           = "input/wakeup",
1700                 [NMK_GPIO_SLPM_NOCHANGE]        = "no-change/no-wakeup",
1701         };
1702         struct nmk_pinctrl *npct = pinctrl_dev_get_drvdata(pctldev);
1703         struct nmk_gpio_chip *nmk_chip;
1704         unsigned bit;
1705         pin_cfg_t cfg;
1706         int pull, slpm, output, val, i;
1707         bool lowemi, gpiomode, sleep;
1708
1709         nmk_chip = find_nmk_gpio_from_pin(pin);
1710         if (!nmk_chip) {
1711                 dev_err(npct->dev,
1712                         "invalid pin offset %d\n", pin);
1713                 return -EINVAL;
1714         }
1715
1716         for (i = 0; i < num_configs; i++) {
1717                 /*
1718                  * The pin config contains pin number and altfunction fields,
1719                  * here we just ignore that part. It's being handled by the
1720                  * framework and pinmux callback respectively.
1721                  */
1722                 cfg = (pin_cfg_t) configs[i];
1723                 pull = PIN_PULL(cfg);
1724                 slpm = PIN_SLPM(cfg);
1725                 output = PIN_DIR(cfg);
1726                 val = PIN_VAL(cfg);
1727                 lowemi = PIN_LOWEMI(cfg);
1728                 gpiomode = PIN_GPIOMODE(cfg);
1729                 sleep = PIN_SLEEPMODE(cfg);
1730
1731                 if (sleep) {
1732                         int slpm_pull = PIN_SLPM_PULL(cfg);
1733                         int slpm_output = PIN_SLPM_DIR(cfg);
1734                         int slpm_val = PIN_SLPM_VAL(cfg);
1735
1736                         /* All pins go into GPIO mode at sleep */
1737                         gpiomode = true;
1738
1739                         /*
1740                          * The SLPM_* values are normal values + 1 to allow zero
1741                          * to mean "same as normal".
1742                          */
1743                         if (slpm_pull)
1744                                 pull = slpm_pull - 1;
1745                         if (slpm_output)
1746                                 output = slpm_output - 1;
1747                         if (slpm_val)
1748                                 val = slpm_val - 1;
1749
1750                         dev_dbg(nmk_chip->chip.parent,
1751                                 "pin %d: sleep pull %s, dir %s, val %s\n",
1752                                 pin,
1753                                 slpm_pull ? pullnames[pull] : "same",
1754                                 slpm_output ? (output ? "output" : "input")
1755                                 : "same",
1756                                 slpm_val ? (val ? "high" : "low") : "same");
1757                 }
1758
1759                 dev_dbg(nmk_chip->chip.parent,
1760                         "pin %d [%#lx]: pull %s, slpm %s (%s%s), lowemi %s\n",
1761                         pin, cfg, pullnames[pull], slpmnames[slpm],
1762                         output ? "output " : "input",
1763                         output ? (val ? "high" : "low") : "",
1764                         lowemi ? "on" : "off");
1765
1766                 clk_enable(nmk_chip->clk);
1767                 bit = pin % NMK_GPIO_PER_CHIP;
1768                 if (gpiomode)
1769                         /* No glitch when going to GPIO mode */
1770                         __nmk_gpio_set_mode(nmk_chip, bit, NMK_GPIO_ALT_GPIO);
1771                 if (output)
1772                         __nmk_gpio_make_output(nmk_chip, bit, val);
1773                 else {
1774                         __nmk_gpio_make_input(nmk_chip, bit);
1775                         __nmk_gpio_set_pull(nmk_chip, bit, pull);
1776                 }
1777                 /* TODO: isn't this only applicable on output pins? */
1778                 __nmk_gpio_set_lowemi(nmk_chip, bit, lowemi);
1779
1780                 __nmk_gpio_set_slpm(nmk_chip, bit, slpm);
1781                 clk_disable(nmk_chip->clk);
1782         } /* for each config */
1783
1784         return 0;
1785 }
1786
1787 static const struct pinconf_ops nmk_pinconf_ops = {
1788         .pin_config_get = nmk_pin_config_get,
1789         .pin_config_set = nmk_pin_config_set,
1790 };
1791
1792 static struct pinctrl_desc nmk_pinctrl_desc = {
1793         .name = "pinctrl-nomadik",
1794         .pctlops = &nmk_pinctrl_ops,
1795         .pmxops = &nmk_pinmux_ops,
1796         .confops = &nmk_pinconf_ops,
1797         .owner = THIS_MODULE,
1798 };
1799
1800 static const struct of_device_id nmk_pinctrl_match[] = {
1801         {
1802                 .compatible = "stericsson,stn8815-pinctrl",
1803                 .data = (void *)PINCTRL_NMK_STN8815,
1804         },
1805         {
1806                 .compatible = "stericsson,db8500-pinctrl",
1807                 .data = (void *)PINCTRL_NMK_DB8500,
1808         },
1809         {
1810                 .compatible = "stericsson,db8540-pinctrl",
1811                 .data = (void *)PINCTRL_NMK_DB8540,
1812         },
1813         {},
1814 };
1815
1816 #ifdef CONFIG_PM_SLEEP
1817 static int nmk_pinctrl_suspend(struct device *dev)
1818 {
1819         struct nmk_pinctrl *npct;
1820
1821         npct = dev_get_drvdata(dev);
1822         if (!npct)
1823                 return -EINVAL;
1824
1825         return pinctrl_force_sleep(npct->pctl);
1826 }
1827
1828 static int nmk_pinctrl_resume(struct device *dev)
1829 {
1830         struct nmk_pinctrl *npct;
1831
1832         npct = dev_get_drvdata(dev);
1833         if (!npct)
1834                 return -EINVAL;
1835
1836         return pinctrl_force_default(npct->pctl);
1837 }
1838 #endif
1839
1840 static int nmk_pinctrl_probe(struct platform_device *pdev)
1841 {
1842         const struct of_device_id *match;
1843         struct device_node *np = pdev->dev.of_node;
1844         struct device_node *prcm_np;
1845         struct nmk_pinctrl *npct;
1846         unsigned int version = 0;
1847         int i;
1848
1849         npct = devm_kzalloc(&pdev->dev, sizeof(*npct), GFP_KERNEL);
1850         if (!npct)
1851                 return -ENOMEM;
1852
1853         match = of_match_device(nmk_pinctrl_match, &pdev->dev);
1854         if (!match)
1855                 return -ENODEV;
1856         version = (unsigned int) match->data;
1857
1858         /* Poke in other ASIC variants here */
1859         if (version == PINCTRL_NMK_STN8815)
1860                 nmk_pinctrl_stn8815_init(&npct->soc);
1861         if (version == PINCTRL_NMK_DB8500)
1862                 nmk_pinctrl_db8500_init(&npct->soc);
1863         if (version == PINCTRL_NMK_DB8540)
1864                 nmk_pinctrl_db8540_init(&npct->soc);
1865
1866         /*
1867          * Since we depend on the GPIO chips to provide clock and register base
1868          * for the pin control operations, make sure that we have these
1869          * populated before we continue. Follow the phandles to instantiate
1870          * them. The GPIO portion of the actual hardware may be probed before
1871          * or after this point: it shouldn't matter as the APIs are orthogonal.
1872          */
1873         for (i = 0; i < NMK_MAX_BANKS; i++) {
1874                 struct device_node *gpio_np;
1875                 struct nmk_gpio_chip *nmk_chip;
1876
1877                 gpio_np = of_parse_phandle(np, "nomadik-gpio-chips", i);
1878                 if (gpio_np) {
1879                         dev_info(&pdev->dev,
1880                                  "populate NMK GPIO %d \"%pOFn\"\n",
1881                                  i, gpio_np);
1882                         nmk_chip = nmk_gpio_populate_chip(gpio_np, pdev);
1883                         if (IS_ERR(nmk_chip))
1884                                 dev_err(&pdev->dev,
1885                                         "could not populate nmk chip struct "
1886                                         "- continue anyway\n");
1887                         of_node_put(gpio_np);
1888                 }
1889         }
1890
1891         prcm_np = of_parse_phandle(np, "prcm", 0);
1892         if (prcm_np)
1893                 npct->prcm_base = of_iomap(prcm_np, 0);
1894         if (!npct->prcm_base) {
1895                 if (version == PINCTRL_NMK_STN8815) {
1896                         dev_info(&pdev->dev,
1897                                  "No PRCM base, "
1898                                  "assuming no ALT-Cx control is available\n");
1899                 } else {
1900                         dev_err(&pdev->dev, "missing PRCM base address\n");
1901                         return -EINVAL;
1902                 }
1903         }
1904
1905         nmk_pinctrl_desc.pins = npct->soc->pins;
1906         nmk_pinctrl_desc.npins = npct->soc->npins;
1907         npct->dev = &pdev->dev;
1908
1909         npct->pctl = devm_pinctrl_register(&pdev->dev, &nmk_pinctrl_desc, npct);
1910         if (IS_ERR(npct->pctl)) {
1911                 dev_err(&pdev->dev, "could not register Nomadik pinctrl driver\n");
1912                 return PTR_ERR(npct->pctl);
1913         }
1914
1915         platform_set_drvdata(pdev, npct);
1916         dev_info(&pdev->dev, "initialized Nomadik pin control driver\n");
1917
1918         return 0;
1919 }
1920
1921 static const struct of_device_id nmk_gpio_match[] = {
1922         { .compatible = "st,nomadik-gpio", },
1923         {}
1924 };
1925
1926 static struct platform_driver nmk_gpio_driver = {
1927         .driver = {
1928                 .name = "gpio",
1929                 .of_match_table = nmk_gpio_match,
1930         },
1931         .probe = nmk_gpio_probe,
1932 };
1933
1934 static SIMPLE_DEV_PM_OPS(nmk_pinctrl_pm_ops,
1935                         nmk_pinctrl_suspend,
1936                         nmk_pinctrl_resume);
1937
1938 static struct platform_driver nmk_pinctrl_driver = {
1939         .driver = {
1940                 .name = "pinctrl-nomadik",
1941                 .of_match_table = nmk_pinctrl_match,
1942                 .pm = &nmk_pinctrl_pm_ops,
1943         },
1944         .probe = nmk_pinctrl_probe,
1945 };
1946
1947 static int __init nmk_gpio_init(void)
1948 {
1949         return platform_driver_register(&nmk_gpio_driver);
1950 }
1951 subsys_initcall(nmk_gpio_init);
1952
1953 static int __init nmk_pinctrl_init(void)
1954 {
1955         return platform_driver_register(&nmk_pinctrl_driver);
1956 }
1957 core_initcall(nmk_pinctrl_init);