PCI/PM: Only read PCI_PM_CTRL register when available
[linux-2.6-microblaze.git] / drivers / pci / pci.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * PCI Bus Services, see include/linux/pci.h for further explanation.
4  *
5  * Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
6  * David Mosberger-Tang
7  *
8  * Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
9  */
10
11 #include <linux/acpi.h>
12 #include <linux/kernel.h>
13 #include <linux/delay.h>
14 #include <linux/dmi.h>
15 #include <linux/init.h>
16 #include <linux/msi.h>
17 #include <linux/of.h>
18 #include <linux/pci.h>
19 #include <linux/pm.h>
20 #include <linux/slab.h>
21 #include <linux/module.h>
22 #include <linux/spinlock.h>
23 #include <linux/string.h>
24 #include <linux/log2.h>
25 #include <linux/logic_pio.h>
26 #include <linux/pm_wakeup.h>
27 #include <linux/interrupt.h>
28 #include <linux/device.h>
29 #include <linux/pm_runtime.h>
30 #include <linux/pci_hotplug.h>
31 #include <linux/vmalloc.h>
32 #include <asm/dma.h>
33 #include <linux/aer.h>
34 #include <linux/bitfield.h>
35 #include "pci.h"
36
37 DEFINE_MUTEX(pci_slot_mutex);
38
39 const char *pci_power_names[] = {
40         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
41 };
42 EXPORT_SYMBOL_GPL(pci_power_names);
43
44 #ifdef CONFIG_X86_32
45 int isa_dma_bridge_buggy;
46 EXPORT_SYMBOL(isa_dma_bridge_buggy);
47 #endif
48
49 int pci_pci_problems;
50 EXPORT_SYMBOL(pci_pci_problems);
51
52 unsigned int pci_pm_d3hot_delay;
53
54 static void pci_pme_list_scan(struct work_struct *work);
55
56 static LIST_HEAD(pci_pme_list);
57 static DEFINE_MUTEX(pci_pme_list_mutex);
58 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
59
60 struct pci_pme_device {
61         struct list_head list;
62         struct pci_dev *dev;
63 };
64
65 #define PME_TIMEOUT 1000 /* How long between PME checks */
66
67 /*
68  * Following exit from Conventional Reset, devices must be ready within 1 sec
69  * (PCIe r6.0 sec 6.6.1).  A D3cold to D0 transition implies a Conventional
70  * Reset (PCIe r6.0 sec 5.8).
71  */
72 #define PCI_RESET_WAIT 1000 /* msec */
73
74 /*
75  * Devices may extend the 1 sec period through Request Retry Status
76  * completions (PCIe r6.0 sec 2.3.1).  The spec does not provide an upper
77  * limit, but 60 sec ought to be enough for any device to become
78  * responsive.
79  */
80 #define PCIE_RESET_READY_POLL_MS 60000 /* msec */
81
82 static void pci_dev_d3_sleep(struct pci_dev *dev)
83 {
84         unsigned int delay_ms = max(dev->d3hot_delay, pci_pm_d3hot_delay);
85         unsigned int upper;
86
87         if (delay_ms) {
88                 /* Use a 20% upper bound, 1ms minimum */
89                 upper = max(DIV_ROUND_CLOSEST(delay_ms, 5), 1U);
90                 usleep_range(delay_ms * USEC_PER_MSEC,
91                              (delay_ms + upper) * USEC_PER_MSEC);
92         }
93 }
94
95 bool pci_reset_supported(struct pci_dev *dev)
96 {
97         return dev->reset_methods[0] != 0;
98 }
99
100 #ifdef CONFIG_PCI_DOMAINS
101 int pci_domains_supported = 1;
102 #endif
103
104 #define DEFAULT_CARDBUS_IO_SIZE         (256)
105 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
106 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
107 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
108 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
109
110 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
111 #define DEFAULT_HOTPLUG_MMIO_SIZE       (2*1024*1024)
112 #define DEFAULT_HOTPLUG_MMIO_PREF_SIZE  (2*1024*1024)
113 /* hpiosize=nn can override this */
114 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
115 /*
116  * pci=hpmmiosize=nnM overrides non-prefetchable MMIO size,
117  * pci=hpmmioprefsize=nnM overrides prefetchable MMIO size;
118  * pci=hpmemsize=nnM overrides both
119  */
120 unsigned long pci_hotplug_mmio_size = DEFAULT_HOTPLUG_MMIO_SIZE;
121 unsigned long pci_hotplug_mmio_pref_size = DEFAULT_HOTPLUG_MMIO_PREF_SIZE;
122
123 #define DEFAULT_HOTPLUG_BUS_SIZE        1
124 unsigned long pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
125
126
127 /* PCIe MPS/MRRS strategy; can be overridden by kernel command-line param */
128 #ifdef CONFIG_PCIE_BUS_TUNE_OFF
129 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_TUNE_OFF;
130 #elif defined CONFIG_PCIE_BUS_SAFE
131 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_SAFE;
132 #elif defined CONFIG_PCIE_BUS_PERFORMANCE
133 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PERFORMANCE;
134 #elif defined CONFIG_PCIE_BUS_PEER2PEER
135 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PEER2PEER;
136 #else
137 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_DEFAULT;
138 #endif
139
140 /*
141  * The default CLS is used if arch didn't set CLS explicitly and not
142  * all pci devices agree on the same value.  Arch can override either
143  * the dfl or actual value as it sees fit.  Don't forget this is
144  * measured in 32-bit words, not bytes.
145  */
146 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
147 u8 pci_cache_line_size;
148
149 /*
150  * If we set up a device for bus mastering, we need to check the latency
151  * timer as certain BIOSes forget to set it properly.
152  */
153 unsigned int pcibios_max_latency = 255;
154
155 /* If set, the PCIe ARI capability will not be used. */
156 static bool pcie_ari_disabled;
157
158 /* If set, the PCIe ATS capability will not be used. */
159 static bool pcie_ats_disabled;
160
161 /* If set, the PCI config space of each device is printed during boot. */
162 bool pci_early_dump;
163
164 bool pci_ats_disabled(void)
165 {
166         return pcie_ats_disabled;
167 }
168 EXPORT_SYMBOL_GPL(pci_ats_disabled);
169
170 /* Disable bridge_d3 for all PCIe ports */
171 static bool pci_bridge_d3_disable;
172 /* Force bridge_d3 for all PCIe ports */
173 static bool pci_bridge_d3_force;
174
175 static int __init pcie_port_pm_setup(char *str)
176 {
177         if (!strcmp(str, "off"))
178                 pci_bridge_d3_disable = true;
179         else if (!strcmp(str, "force"))
180                 pci_bridge_d3_force = true;
181         return 1;
182 }
183 __setup("pcie_port_pm=", pcie_port_pm_setup);
184
185 /**
186  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
187  * @bus: pointer to PCI bus structure to search
188  *
189  * Given a PCI bus, returns the highest PCI bus number present in the set
190  * including the given PCI bus and its list of child PCI buses.
191  */
192 unsigned char pci_bus_max_busnr(struct pci_bus *bus)
193 {
194         struct pci_bus *tmp;
195         unsigned char max, n;
196
197         max = bus->busn_res.end;
198         list_for_each_entry(tmp, &bus->children, node) {
199                 n = pci_bus_max_busnr(tmp);
200                 if (n > max)
201                         max = n;
202         }
203         return max;
204 }
205 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
206
207 /**
208  * pci_status_get_and_clear_errors - return and clear error bits in PCI_STATUS
209  * @pdev: the PCI device
210  *
211  * Returns error bits set in PCI_STATUS and clears them.
212  */
213 int pci_status_get_and_clear_errors(struct pci_dev *pdev)
214 {
215         u16 status;
216         int ret;
217
218         ret = pci_read_config_word(pdev, PCI_STATUS, &status);
219         if (ret != PCIBIOS_SUCCESSFUL)
220                 return -EIO;
221
222         status &= PCI_STATUS_ERROR_BITS;
223         if (status)
224                 pci_write_config_word(pdev, PCI_STATUS, status);
225
226         return status;
227 }
228 EXPORT_SYMBOL_GPL(pci_status_get_and_clear_errors);
229
230 #ifdef CONFIG_HAS_IOMEM
231 static void __iomem *__pci_ioremap_resource(struct pci_dev *pdev, int bar,
232                                             bool write_combine)
233 {
234         struct resource *res = &pdev->resource[bar];
235         resource_size_t start = res->start;
236         resource_size_t size = resource_size(res);
237
238         /*
239          * Make sure the BAR is actually a memory resource, not an IO resource
240          */
241         if (res->flags & IORESOURCE_UNSET || !(res->flags & IORESOURCE_MEM)) {
242                 pci_err(pdev, "can't ioremap BAR %d: %pR\n", bar, res);
243                 return NULL;
244         }
245
246         if (write_combine)
247                 return ioremap_wc(start, size);
248
249         return ioremap(start, size);
250 }
251
252 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
253 {
254         return __pci_ioremap_resource(pdev, bar, false);
255 }
256 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
257
258 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar)
259 {
260         return __pci_ioremap_resource(pdev, bar, true);
261 }
262 EXPORT_SYMBOL_GPL(pci_ioremap_wc_bar);
263 #endif
264
265 /**
266  * pci_dev_str_match_path - test if a path string matches a device
267  * @dev: the PCI device to test
268  * @path: string to match the device against
269  * @endptr: pointer to the string after the match
270  *
271  * Test if a string (typically from a kernel parameter) formatted as a
272  * path of device/function addresses matches a PCI device. The string must
273  * be of the form:
274  *
275  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
276  *
277  * A path for a device can be obtained using 'lspci -t'.  Using a path
278  * is more robust against bus renumbering than using only a single bus,
279  * device and function address.
280  *
281  * Returns 1 if the string matches the device, 0 if it does not and
282  * a negative error code if it fails to parse the string.
283  */
284 static int pci_dev_str_match_path(struct pci_dev *dev, const char *path,
285                                   const char **endptr)
286 {
287         int ret;
288         unsigned int seg, bus, slot, func;
289         char *wpath, *p;
290         char end;
291
292         *endptr = strchrnul(path, ';');
293
294         wpath = kmemdup_nul(path, *endptr - path, GFP_ATOMIC);
295         if (!wpath)
296                 return -ENOMEM;
297
298         while (1) {
299                 p = strrchr(wpath, '/');
300                 if (!p)
301                         break;
302                 ret = sscanf(p, "/%x.%x%c", &slot, &func, &end);
303                 if (ret != 2) {
304                         ret = -EINVAL;
305                         goto free_and_exit;
306                 }
307
308                 if (dev->devfn != PCI_DEVFN(slot, func)) {
309                         ret = 0;
310                         goto free_and_exit;
311                 }
312
313                 /*
314                  * Note: we don't need to get a reference to the upstream
315                  * bridge because we hold a reference to the top level
316                  * device which should hold a reference to the bridge,
317                  * and so on.
318                  */
319                 dev = pci_upstream_bridge(dev);
320                 if (!dev) {
321                         ret = 0;
322                         goto free_and_exit;
323                 }
324
325                 *p = 0;
326         }
327
328         ret = sscanf(wpath, "%x:%x:%x.%x%c", &seg, &bus, &slot,
329                      &func, &end);
330         if (ret != 4) {
331                 seg = 0;
332                 ret = sscanf(wpath, "%x:%x.%x%c", &bus, &slot, &func, &end);
333                 if (ret != 3) {
334                         ret = -EINVAL;
335                         goto free_and_exit;
336                 }
337         }
338
339         ret = (seg == pci_domain_nr(dev->bus) &&
340                bus == dev->bus->number &&
341                dev->devfn == PCI_DEVFN(slot, func));
342
343 free_and_exit:
344         kfree(wpath);
345         return ret;
346 }
347
348 /**
349  * pci_dev_str_match - test if a string matches a device
350  * @dev: the PCI device to test
351  * @p: string to match the device against
352  * @endptr: pointer to the string after the match
353  *
354  * Test if a string (typically from a kernel parameter) matches a specified
355  * PCI device. The string may be of one of the following formats:
356  *
357  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
358  *   pci:<vendor>:<device>[:<subvendor>:<subdevice>]
359  *
360  * The first format specifies a PCI bus/device/function address which
361  * may change if new hardware is inserted, if motherboard firmware changes,
362  * or due to changes caused in kernel parameters. If the domain is
363  * left unspecified, it is taken to be 0.  In order to be robust against
364  * bus renumbering issues, a path of PCI device/function numbers may be used
365  * to address the specific device.  The path for a device can be determined
366  * through the use of 'lspci -t'.
367  *
368  * The second format matches devices using IDs in the configuration
369  * space which may match multiple devices in the system. A value of 0
370  * for any field will match all devices. (Note: this differs from
371  * in-kernel code that uses PCI_ANY_ID which is ~0; this is for
372  * legacy reasons and convenience so users don't have to specify
373  * FFFFFFFFs on the command line.)
374  *
375  * Returns 1 if the string matches the device, 0 if it does not and
376  * a negative error code if the string cannot be parsed.
377  */
378 static int pci_dev_str_match(struct pci_dev *dev, const char *p,
379                              const char **endptr)
380 {
381         int ret;
382         int count;
383         unsigned short vendor, device, subsystem_vendor, subsystem_device;
384
385         if (strncmp(p, "pci:", 4) == 0) {
386                 /* PCI vendor/device (subvendor/subdevice) IDs are specified */
387                 p += 4;
388                 ret = sscanf(p, "%hx:%hx:%hx:%hx%n", &vendor, &device,
389                              &subsystem_vendor, &subsystem_device, &count);
390                 if (ret != 4) {
391                         ret = sscanf(p, "%hx:%hx%n", &vendor, &device, &count);
392                         if (ret != 2)
393                                 return -EINVAL;
394
395                         subsystem_vendor = 0;
396                         subsystem_device = 0;
397                 }
398
399                 p += count;
400
401                 if ((!vendor || vendor == dev->vendor) &&
402                     (!device || device == dev->device) &&
403                     (!subsystem_vendor ||
404                             subsystem_vendor == dev->subsystem_vendor) &&
405                     (!subsystem_device ||
406                             subsystem_device == dev->subsystem_device))
407                         goto found;
408         } else {
409                 /*
410                  * PCI Bus, Device, Function IDs are specified
411                  * (optionally, may include a path of devfns following it)
412                  */
413                 ret = pci_dev_str_match_path(dev, p, &p);
414                 if (ret < 0)
415                         return ret;
416                 else if (ret)
417                         goto found;
418         }
419
420         *endptr = p;
421         return 0;
422
423 found:
424         *endptr = p;
425         return 1;
426 }
427
428 static u8 __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
429                                   u8 pos, int cap, int *ttl)
430 {
431         u8 id;
432         u16 ent;
433
434         pci_bus_read_config_byte(bus, devfn, pos, &pos);
435
436         while ((*ttl)--) {
437                 if (pos < 0x40)
438                         break;
439                 pos &= ~3;
440                 pci_bus_read_config_word(bus, devfn, pos, &ent);
441
442                 id = ent & 0xff;
443                 if (id == 0xff)
444                         break;
445                 if (id == cap)
446                         return pos;
447                 pos = (ent >> 8);
448         }
449         return 0;
450 }
451
452 static u8 __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
453                               u8 pos, int cap)
454 {
455         int ttl = PCI_FIND_CAP_TTL;
456
457         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
458 }
459
460 u8 pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
461 {
462         return __pci_find_next_cap(dev->bus, dev->devfn,
463                                    pos + PCI_CAP_LIST_NEXT, cap);
464 }
465 EXPORT_SYMBOL_GPL(pci_find_next_capability);
466
467 static u8 __pci_bus_find_cap_start(struct pci_bus *bus,
468                                     unsigned int devfn, u8 hdr_type)
469 {
470         u16 status;
471
472         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
473         if (!(status & PCI_STATUS_CAP_LIST))
474                 return 0;
475
476         switch (hdr_type) {
477         case PCI_HEADER_TYPE_NORMAL:
478         case PCI_HEADER_TYPE_BRIDGE:
479                 return PCI_CAPABILITY_LIST;
480         case PCI_HEADER_TYPE_CARDBUS:
481                 return PCI_CB_CAPABILITY_LIST;
482         }
483
484         return 0;
485 }
486
487 /**
488  * pci_find_capability - query for devices' capabilities
489  * @dev: PCI device to query
490  * @cap: capability code
491  *
492  * Tell if a device supports a given PCI capability.
493  * Returns the address of the requested capability structure within the
494  * device's PCI configuration space or 0 in case the device does not
495  * support it.  Possible values for @cap include:
496  *
497  *  %PCI_CAP_ID_PM           Power Management
498  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port
499  *  %PCI_CAP_ID_VPD          Vital Product Data
500  *  %PCI_CAP_ID_SLOTID       Slot Identification
501  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
502  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap
503  *  %PCI_CAP_ID_PCIX         PCI-X
504  *  %PCI_CAP_ID_EXP          PCI Express
505  */
506 u8 pci_find_capability(struct pci_dev *dev, int cap)
507 {
508         u8 pos;
509
510         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
511         if (pos)
512                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
513
514         return pos;
515 }
516 EXPORT_SYMBOL(pci_find_capability);
517
518 /**
519  * pci_bus_find_capability - query for devices' capabilities
520  * @bus: the PCI bus to query
521  * @devfn: PCI device to query
522  * @cap: capability code
523  *
524  * Like pci_find_capability() but works for PCI devices that do not have a
525  * pci_dev structure set up yet.
526  *
527  * Returns the address of the requested capability structure within the
528  * device's PCI configuration space or 0 in case the device does not
529  * support it.
530  */
531 u8 pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
532 {
533         u8 hdr_type, pos;
534
535         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
536
537         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
538         if (pos)
539                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
540
541         return pos;
542 }
543 EXPORT_SYMBOL(pci_bus_find_capability);
544
545 /**
546  * pci_find_next_ext_capability - Find an extended capability
547  * @dev: PCI device to query
548  * @start: address at which to start looking (0 to start at beginning of list)
549  * @cap: capability code
550  *
551  * Returns the address of the next matching extended capability structure
552  * within the device's PCI configuration space or 0 if the device does
553  * not support it.  Some capabilities can occur several times, e.g., the
554  * vendor-specific capability, and this provides a way to find them all.
555  */
556 u16 pci_find_next_ext_capability(struct pci_dev *dev, u16 start, int cap)
557 {
558         u32 header;
559         int ttl;
560         u16 pos = PCI_CFG_SPACE_SIZE;
561
562         /* minimum 8 bytes per capability */
563         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
564
565         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
566                 return 0;
567
568         if (start)
569                 pos = start;
570
571         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
572                 return 0;
573
574         /*
575          * If we have no capabilities, this is indicated by cap ID,
576          * cap version and next pointer all being 0.
577          */
578         if (header == 0)
579                 return 0;
580
581         while (ttl-- > 0) {
582                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
583                         return pos;
584
585                 pos = PCI_EXT_CAP_NEXT(header);
586                 if (pos < PCI_CFG_SPACE_SIZE)
587                         break;
588
589                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
590                         break;
591         }
592
593         return 0;
594 }
595 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
596
597 /**
598  * pci_find_ext_capability - Find an extended capability
599  * @dev: PCI device to query
600  * @cap: capability code
601  *
602  * Returns the address of the requested extended capability structure
603  * within the device's PCI configuration space or 0 if the device does
604  * not support it.  Possible values for @cap include:
605  *
606  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
607  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
608  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
609  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
610  */
611 u16 pci_find_ext_capability(struct pci_dev *dev, int cap)
612 {
613         return pci_find_next_ext_capability(dev, 0, cap);
614 }
615 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
616
617 /**
618  * pci_get_dsn - Read and return the 8-byte Device Serial Number
619  * @dev: PCI device to query
620  *
621  * Looks up the PCI_EXT_CAP_ID_DSN and reads the 8 bytes of the Device Serial
622  * Number.
623  *
624  * Returns the DSN, or zero if the capability does not exist.
625  */
626 u64 pci_get_dsn(struct pci_dev *dev)
627 {
628         u32 dword;
629         u64 dsn;
630         int pos;
631
632         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_DSN);
633         if (!pos)
634                 return 0;
635
636         /*
637          * The Device Serial Number is two dwords offset 4 bytes from the
638          * capability position. The specification says that the first dword is
639          * the lower half, and the second dword is the upper half.
640          */
641         pos += 4;
642         pci_read_config_dword(dev, pos, &dword);
643         dsn = (u64)dword;
644         pci_read_config_dword(dev, pos + 4, &dword);
645         dsn |= ((u64)dword) << 32;
646
647         return dsn;
648 }
649 EXPORT_SYMBOL_GPL(pci_get_dsn);
650
651 static u8 __pci_find_next_ht_cap(struct pci_dev *dev, u8 pos, int ht_cap)
652 {
653         int rc, ttl = PCI_FIND_CAP_TTL;
654         u8 cap, mask;
655
656         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
657                 mask = HT_3BIT_CAP_MASK;
658         else
659                 mask = HT_5BIT_CAP_MASK;
660
661         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
662                                       PCI_CAP_ID_HT, &ttl);
663         while (pos) {
664                 rc = pci_read_config_byte(dev, pos + 3, &cap);
665                 if (rc != PCIBIOS_SUCCESSFUL)
666                         return 0;
667
668                 if ((cap & mask) == ht_cap)
669                         return pos;
670
671                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
672                                               pos + PCI_CAP_LIST_NEXT,
673                                               PCI_CAP_ID_HT, &ttl);
674         }
675
676         return 0;
677 }
678
679 /**
680  * pci_find_next_ht_capability - query a device's HyperTransport capabilities
681  * @dev: PCI device to query
682  * @pos: Position from which to continue searching
683  * @ht_cap: HyperTransport capability code
684  *
685  * To be used in conjunction with pci_find_ht_capability() to search for
686  * all capabilities matching @ht_cap. @pos should always be a value returned
687  * from pci_find_ht_capability().
688  *
689  * NB. To be 100% safe against broken PCI devices, the caller should take
690  * steps to avoid an infinite loop.
691  */
692 u8 pci_find_next_ht_capability(struct pci_dev *dev, u8 pos, int ht_cap)
693 {
694         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
695 }
696 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
697
698 /**
699  * pci_find_ht_capability - query a device's HyperTransport capabilities
700  * @dev: PCI device to query
701  * @ht_cap: HyperTransport capability code
702  *
703  * Tell if a device supports a given HyperTransport capability.
704  * Returns an address within the device's PCI configuration space
705  * or 0 in case the device does not support the request capability.
706  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
707  * which has a HyperTransport capability matching @ht_cap.
708  */
709 u8 pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
710 {
711         u8 pos;
712
713         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
714         if (pos)
715                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
716
717         return pos;
718 }
719 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
720
721 /**
722  * pci_find_vsec_capability - Find a vendor-specific extended capability
723  * @dev: PCI device to query
724  * @vendor: Vendor ID for which capability is defined
725  * @cap: Vendor-specific capability ID
726  *
727  * If @dev has Vendor ID @vendor, search for a VSEC capability with
728  * VSEC ID @cap. If found, return the capability offset in
729  * config space; otherwise return 0.
730  */
731 u16 pci_find_vsec_capability(struct pci_dev *dev, u16 vendor, int cap)
732 {
733         u16 vsec = 0;
734         u32 header;
735
736         if (vendor != dev->vendor)
737                 return 0;
738
739         while ((vsec = pci_find_next_ext_capability(dev, vsec,
740                                                      PCI_EXT_CAP_ID_VNDR))) {
741                 if (pci_read_config_dword(dev, vsec + PCI_VNDR_HEADER,
742                                           &header) == PCIBIOS_SUCCESSFUL &&
743                     PCI_VNDR_HEADER_ID(header) == cap)
744                         return vsec;
745         }
746
747         return 0;
748 }
749 EXPORT_SYMBOL_GPL(pci_find_vsec_capability);
750
751 /**
752  * pci_find_dvsec_capability - Find DVSEC for vendor
753  * @dev: PCI device to query
754  * @vendor: Vendor ID to match for the DVSEC
755  * @dvsec: Designated Vendor-specific capability ID
756  *
757  * If DVSEC has Vendor ID @vendor and DVSEC ID @dvsec return the capability
758  * offset in config space; otherwise return 0.
759  */
760 u16 pci_find_dvsec_capability(struct pci_dev *dev, u16 vendor, u16 dvsec)
761 {
762         int pos;
763
764         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_DVSEC);
765         if (!pos)
766                 return 0;
767
768         while (pos) {
769                 u16 v, id;
770
771                 pci_read_config_word(dev, pos + PCI_DVSEC_HEADER1, &v);
772                 pci_read_config_word(dev, pos + PCI_DVSEC_HEADER2, &id);
773                 if (vendor == v && dvsec == id)
774                         return pos;
775
776                 pos = pci_find_next_ext_capability(dev, pos, PCI_EXT_CAP_ID_DVSEC);
777         }
778
779         return 0;
780 }
781 EXPORT_SYMBOL_GPL(pci_find_dvsec_capability);
782
783 /**
784  * pci_find_parent_resource - return resource region of parent bus of given
785  *                            region
786  * @dev: PCI device structure contains resources to be searched
787  * @res: child resource record for which parent is sought
788  *
789  * For given resource region of given device, return the resource region of
790  * parent bus the given region is contained in.
791  */
792 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
793                                           struct resource *res)
794 {
795         const struct pci_bus *bus = dev->bus;
796         struct resource *r;
797
798         pci_bus_for_each_resource(bus, r) {
799                 if (!r)
800                         continue;
801                 if (resource_contains(r, res)) {
802
803                         /*
804                          * If the window is prefetchable but the BAR is
805                          * not, the allocator made a mistake.
806                          */
807                         if (r->flags & IORESOURCE_PREFETCH &&
808                             !(res->flags & IORESOURCE_PREFETCH))
809                                 return NULL;
810
811                         /*
812                          * If we're below a transparent bridge, there may
813                          * be both a positively-decoded aperture and a
814                          * subtractively-decoded region that contain the BAR.
815                          * We want the positively-decoded one, so this depends
816                          * on pci_bus_for_each_resource() giving us those
817                          * first.
818                          */
819                         return r;
820                 }
821         }
822         return NULL;
823 }
824 EXPORT_SYMBOL(pci_find_parent_resource);
825
826 /**
827  * pci_find_resource - Return matching PCI device resource
828  * @dev: PCI device to query
829  * @res: Resource to look for
830  *
831  * Goes over standard PCI resources (BARs) and checks if the given resource
832  * is partially or fully contained in any of them. In that case the
833  * matching resource is returned, %NULL otherwise.
834  */
835 struct resource *pci_find_resource(struct pci_dev *dev, struct resource *res)
836 {
837         int i;
838
839         for (i = 0; i < PCI_STD_NUM_BARS; i++) {
840                 struct resource *r = &dev->resource[i];
841
842                 if (r->start && resource_contains(r, res))
843                         return r;
844         }
845
846         return NULL;
847 }
848 EXPORT_SYMBOL(pci_find_resource);
849
850 /**
851  * pci_wait_for_pending - wait for @mask bit(s) to clear in status word @pos
852  * @dev: the PCI device to operate on
853  * @pos: config space offset of status word
854  * @mask: mask of bit(s) to care about in status word
855  *
856  * Return 1 when mask bit(s) in status word clear, 0 otherwise.
857  */
858 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask)
859 {
860         int i;
861
862         /* Wait for Transaction Pending bit clean */
863         for (i = 0; i < 4; i++) {
864                 u16 status;
865                 if (i)
866                         msleep((1 << (i - 1)) * 100);
867
868                 pci_read_config_word(dev, pos, &status);
869                 if (!(status & mask))
870                         return 1;
871         }
872
873         return 0;
874 }
875
876 static int pci_acs_enable;
877
878 /**
879  * pci_request_acs - ask for ACS to be enabled if supported
880  */
881 void pci_request_acs(void)
882 {
883         pci_acs_enable = 1;
884 }
885
886 static const char *disable_acs_redir_param;
887
888 /**
889  * pci_disable_acs_redir - disable ACS redirect capabilities
890  * @dev: the PCI device
891  *
892  * For only devices specified in the disable_acs_redir parameter.
893  */
894 static void pci_disable_acs_redir(struct pci_dev *dev)
895 {
896         int ret = 0;
897         const char *p;
898         int pos;
899         u16 ctrl;
900
901         if (!disable_acs_redir_param)
902                 return;
903
904         p = disable_acs_redir_param;
905         while (*p) {
906                 ret = pci_dev_str_match(dev, p, &p);
907                 if (ret < 0) {
908                         pr_info_once("PCI: Can't parse disable_acs_redir parameter: %s\n",
909                                      disable_acs_redir_param);
910
911                         break;
912                 } else if (ret == 1) {
913                         /* Found a match */
914                         break;
915                 }
916
917                 if (*p != ';' && *p != ',') {
918                         /* End of param or invalid format */
919                         break;
920                 }
921                 p++;
922         }
923
924         if (ret != 1)
925                 return;
926
927         if (!pci_dev_specific_disable_acs_redir(dev))
928                 return;
929
930         pos = dev->acs_cap;
931         if (!pos) {
932                 pci_warn(dev, "cannot disable ACS redirect for this hardware as it does not have ACS capabilities\n");
933                 return;
934         }
935
936         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
937
938         /* P2P Request & Completion Redirect */
939         ctrl &= ~(PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_EC);
940
941         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
942
943         pci_info(dev, "disabled ACS redirect\n");
944 }
945
946 /**
947  * pci_std_enable_acs - enable ACS on devices using standard ACS capabilities
948  * @dev: the PCI device
949  */
950 static void pci_std_enable_acs(struct pci_dev *dev)
951 {
952         int pos;
953         u16 cap;
954         u16 ctrl;
955
956         pos = dev->acs_cap;
957         if (!pos)
958                 return;
959
960         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
961         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
962
963         /* Source Validation */
964         ctrl |= (cap & PCI_ACS_SV);
965
966         /* P2P Request Redirect */
967         ctrl |= (cap & PCI_ACS_RR);
968
969         /* P2P Completion Redirect */
970         ctrl |= (cap & PCI_ACS_CR);
971
972         /* Upstream Forwarding */
973         ctrl |= (cap & PCI_ACS_UF);
974
975         /* Enable Translation Blocking for external devices and noats */
976         if (pci_ats_disabled() || dev->external_facing || dev->untrusted)
977                 ctrl |= (cap & PCI_ACS_TB);
978
979         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
980 }
981
982 /**
983  * pci_enable_acs - enable ACS if hardware support it
984  * @dev: the PCI device
985  */
986 static void pci_enable_acs(struct pci_dev *dev)
987 {
988         if (!pci_acs_enable)
989                 goto disable_acs_redir;
990
991         if (!pci_dev_specific_enable_acs(dev))
992                 goto disable_acs_redir;
993
994         pci_std_enable_acs(dev);
995
996 disable_acs_redir:
997         /*
998          * Note: pci_disable_acs_redir() must be called even if ACS was not
999          * enabled by the kernel because it may have been enabled by
1000          * platform firmware.  So if we are told to disable it, we should
1001          * always disable it after setting the kernel's default
1002          * preferences.
1003          */
1004         pci_disable_acs_redir(dev);
1005 }
1006
1007 /**
1008  * pci_restore_bars - restore a device's BAR values (e.g. after wake-up)
1009  * @dev: PCI device to have its BARs restored
1010  *
1011  * Restore the BAR values for a given device, so as to make it
1012  * accessible by its driver.
1013  */
1014 static void pci_restore_bars(struct pci_dev *dev)
1015 {
1016         int i;
1017
1018         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
1019                 pci_update_resource(dev, i);
1020 }
1021
1022 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
1023 {
1024         if (pci_use_mid_pm())
1025                 return true;
1026
1027         return acpi_pci_power_manageable(dev);
1028 }
1029
1030 static inline int platform_pci_set_power_state(struct pci_dev *dev,
1031                                                pci_power_t t)
1032 {
1033         if (pci_use_mid_pm())
1034                 return mid_pci_set_power_state(dev, t);
1035
1036         return acpi_pci_set_power_state(dev, t);
1037 }
1038
1039 static inline pci_power_t platform_pci_get_power_state(struct pci_dev *dev)
1040 {
1041         if (pci_use_mid_pm())
1042                 return mid_pci_get_power_state(dev);
1043
1044         return acpi_pci_get_power_state(dev);
1045 }
1046
1047 static inline void platform_pci_refresh_power_state(struct pci_dev *dev)
1048 {
1049         if (!pci_use_mid_pm())
1050                 acpi_pci_refresh_power_state(dev);
1051 }
1052
1053 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
1054 {
1055         if (pci_use_mid_pm())
1056                 return PCI_POWER_ERROR;
1057
1058         return acpi_pci_choose_state(dev);
1059 }
1060
1061 static inline int platform_pci_set_wakeup(struct pci_dev *dev, bool enable)
1062 {
1063         if (pci_use_mid_pm())
1064                 return PCI_POWER_ERROR;
1065
1066         return acpi_pci_wakeup(dev, enable);
1067 }
1068
1069 static inline bool platform_pci_need_resume(struct pci_dev *dev)
1070 {
1071         if (pci_use_mid_pm())
1072                 return false;
1073
1074         return acpi_pci_need_resume(dev);
1075 }
1076
1077 static inline bool platform_pci_bridge_d3(struct pci_dev *dev)
1078 {
1079         if (pci_use_mid_pm())
1080                 return false;
1081
1082         return acpi_pci_bridge_d3(dev);
1083 }
1084
1085 /**
1086  * pci_update_current_state - Read power state of given device and cache it
1087  * @dev: PCI device to handle.
1088  * @state: State to cache in case the device doesn't have the PM capability
1089  *
1090  * The power state is read from the PMCSR register, which however is
1091  * inaccessible in D3cold.  The platform firmware is therefore queried first
1092  * to detect accessibility of the register.  In case the platform firmware
1093  * reports an incorrect state or the device isn't power manageable by the
1094  * platform at all, we try to detect D3cold by testing accessibility of the
1095  * vendor ID in config space.
1096  */
1097 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
1098 {
1099         if (platform_pci_get_power_state(dev) == PCI_D3cold) {
1100                 dev->current_state = PCI_D3cold;
1101         } else if (dev->pm_cap) {
1102                 u16 pmcsr;
1103
1104                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1105                 if (PCI_POSSIBLE_ERROR(pmcsr)) {
1106                         dev->current_state = PCI_D3cold;
1107                         return;
1108                 }
1109                 dev->current_state = pmcsr & PCI_PM_CTRL_STATE_MASK;
1110         } else {
1111                 dev->current_state = state;
1112         }
1113 }
1114
1115 /**
1116  * pci_refresh_power_state - Refresh the given device's power state data
1117  * @dev: Target PCI device.
1118  *
1119  * Ask the platform to refresh the devices power state information and invoke
1120  * pci_update_current_state() to update its current PCI power state.
1121  */
1122 void pci_refresh_power_state(struct pci_dev *dev)
1123 {
1124         platform_pci_refresh_power_state(dev);
1125         pci_update_current_state(dev, dev->current_state);
1126 }
1127
1128 /**
1129  * pci_platform_power_transition - Use platform to change device power state
1130  * @dev: PCI device to handle.
1131  * @state: State to put the device into.
1132  */
1133 int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
1134 {
1135         int error;
1136
1137         error = platform_pci_set_power_state(dev, state);
1138         if (!error)
1139                 pci_update_current_state(dev, state);
1140         else if (!dev->pm_cap) /* Fall back to PCI_D0 */
1141                 dev->current_state = PCI_D0;
1142
1143         return error;
1144 }
1145 EXPORT_SYMBOL_GPL(pci_platform_power_transition);
1146
1147 static int pci_resume_one(struct pci_dev *pci_dev, void *ign)
1148 {
1149         pm_request_resume(&pci_dev->dev);
1150         return 0;
1151 }
1152
1153 /**
1154  * pci_resume_bus - Walk given bus and runtime resume devices on it
1155  * @bus: Top bus of the subtree to walk.
1156  */
1157 void pci_resume_bus(struct pci_bus *bus)
1158 {
1159         if (bus)
1160                 pci_walk_bus(bus, pci_resume_one, NULL);
1161 }
1162
1163 static int pci_dev_wait(struct pci_dev *dev, char *reset_type, int timeout)
1164 {
1165         int delay = 1;
1166         bool retrain = false;
1167         struct pci_dev *bridge;
1168
1169         if (pci_is_pcie(dev)) {
1170                 bridge = pci_upstream_bridge(dev);
1171                 if (bridge)
1172                         retrain = true;
1173         }
1174
1175         /*
1176          * After reset, the device should not silently discard config
1177          * requests, but it may still indicate that it needs more time by
1178          * responding to them with CRS completions.  The Root Port will
1179          * generally synthesize ~0 (PCI_ERROR_RESPONSE) data to complete
1180          * the read (except when CRS SV is enabled and the read was for the
1181          * Vendor ID; in that case it synthesizes 0x0001 data).
1182          *
1183          * Wait for the device to return a non-CRS completion.  Read the
1184          * Command register instead of Vendor ID so we don't have to
1185          * contend with the CRS SV value.
1186          */
1187         for (;;) {
1188                 u32 id;
1189
1190                 pci_read_config_dword(dev, PCI_COMMAND, &id);
1191                 if (!PCI_POSSIBLE_ERROR(id))
1192                         break;
1193
1194                 if (delay > timeout) {
1195                         pci_warn(dev, "not ready %dms after %s; giving up\n",
1196                                  delay - 1, reset_type);
1197                         return -ENOTTY;
1198                 }
1199
1200                 if (delay > PCI_RESET_WAIT) {
1201                         if (retrain) {
1202                                 retrain = false;
1203                                 if (pcie_failed_link_retrain(bridge)) {
1204                                         delay = 1;
1205                                         continue;
1206                                 }
1207                         }
1208                         pci_info(dev, "not ready %dms after %s; waiting\n",
1209                                  delay - 1, reset_type);
1210                 }
1211
1212                 msleep(delay);
1213                 delay *= 2;
1214         }
1215
1216         if (delay > PCI_RESET_WAIT)
1217                 pci_info(dev, "ready %dms after %s\n", delay - 1,
1218                          reset_type);
1219
1220         return 0;
1221 }
1222
1223 /**
1224  * pci_power_up - Put the given device into D0
1225  * @dev: PCI device to power up
1226  *
1227  * On success, return 0 or 1, depending on whether or not it is necessary to
1228  * restore the device's BARs subsequently (1 is returned in that case).
1229  *
1230  * On failure, return a negative error code.  Always return failure if @dev
1231  * lacks a Power Management Capability, even if the platform was able to
1232  * put the device in D0 via non-PCI means.
1233  */
1234 int pci_power_up(struct pci_dev *dev)
1235 {
1236         bool need_restore;
1237         pci_power_t state;
1238         u16 pmcsr;
1239
1240         platform_pci_set_power_state(dev, PCI_D0);
1241
1242         if (!dev->pm_cap) {
1243                 state = platform_pci_get_power_state(dev);
1244                 if (state == PCI_UNKNOWN)
1245                         dev->current_state = PCI_D0;
1246                 else
1247                         dev->current_state = state;
1248
1249                 return -EIO;
1250         }
1251
1252         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1253         if (PCI_POSSIBLE_ERROR(pmcsr)) {
1254                 pci_err(dev, "Unable to change power state from %s to D0, device inaccessible\n",
1255                         pci_power_name(dev->current_state));
1256                 dev->current_state = PCI_D3cold;
1257                 return -EIO;
1258         }
1259
1260         state = pmcsr & PCI_PM_CTRL_STATE_MASK;
1261
1262         need_restore = (state == PCI_D3hot || dev->current_state >= PCI_D3hot) &&
1263                         !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET);
1264
1265         if (state == PCI_D0)
1266                 goto end;
1267
1268         /*
1269          * Force the entire word to 0. This doesn't affect PME_Status, disables
1270          * PME_En, and sets PowerState to 0.
1271          */
1272         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, 0);
1273
1274         /* Mandatory transition delays; see PCI PM 1.2. */
1275         if (state == PCI_D3hot)
1276                 pci_dev_d3_sleep(dev);
1277         else if (state == PCI_D2)
1278                 udelay(PCI_PM_D2_DELAY);
1279
1280 end:
1281         dev->current_state = PCI_D0;
1282         if (need_restore)
1283                 return 1;
1284
1285         return 0;
1286 }
1287
1288 /**
1289  * pci_set_full_power_state - Put a PCI device into D0 and update its state
1290  * @dev: PCI device to power up
1291  *
1292  * Call pci_power_up() to put @dev into D0, read from its PCI_PM_CTRL register
1293  * to confirm the state change, restore its BARs if they might be lost and
1294  * reconfigure ASPM in acordance with the new power state.
1295  *
1296  * If pci_restore_state() is going to be called right after a power state change
1297  * to D0, it is more efficient to use pci_power_up() directly instead of this
1298  * function.
1299  */
1300 static int pci_set_full_power_state(struct pci_dev *dev)
1301 {
1302         u16 pmcsr;
1303         int ret;
1304
1305         ret = pci_power_up(dev);
1306         if (ret < 0) {
1307                 if (dev->current_state == PCI_D0)
1308                         return 0;
1309
1310                 return ret;
1311         }
1312
1313         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1314         dev->current_state = pmcsr & PCI_PM_CTRL_STATE_MASK;
1315         if (dev->current_state != PCI_D0) {
1316                 pci_info_ratelimited(dev, "Refused to change power state from %s to D0\n",
1317                                      pci_power_name(dev->current_state));
1318         } else if (ret > 0) {
1319                 /*
1320                  * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
1321                  * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
1322                  * from D3hot to D0 _may_ perform an internal reset, thereby
1323                  * going to "D0 Uninitialized" rather than "D0 Initialized".
1324                  * For example, at least some versions of the 3c905B and the
1325                  * 3c556B exhibit this behaviour.
1326                  *
1327                  * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
1328                  * devices in a D3hot state at boot.  Consequently, we need to
1329                  * restore at least the BARs so that the device will be
1330                  * accessible to its driver.
1331                  */
1332                 pci_restore_bars(dev);
1333         }
1334
1335         return 0;
1336 }
1337
1338 /**
1339  * __pci_dev_set_current_state - Set current state of a PCI device
1340  * @dev: Device to handle
1341  * @data: pointer to state to be set
1342  */
1343 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
1344 {
1345         pci_power_t state = *(pci_power_t *)data;
1346
1347         dev->current_state = state;
1348         return 0;
1349 }
1350
1351 /**
1352  * pci_bus_set_current_state - Walk given bus and set current state of devices
1353  * @bus: Top bus of the subtree to walk.
1354  * @state: state to be set
1355  */
1356 void pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
1357 {
1358         if (bus)
1359                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
1360 }
1361
1362 /**
1363  * pci_set_low_power_state - Put a PCI device into a low-power state.
1364  * @dev: PCI device to handle.
1365  * @state: PCI power state (D1, D2, D3hot) to put the device into.
1366  *
1367  * Use the device's PCI_PM_CTRL register to put it into a low-power state.
1368  *
1369  * RETURN VALUE:
1370  * -EINVAL if the requested state is invalid.
1371  * -EIO if device does not support PCI PM or its PM capabilities register has a
1372  * wrong version, or device doesn't support the requested state.
1373  * 0 if device already is in the requested state.
1374  * 0 if device's power state has been successfully changed.
1375  */
1376 static int pci_set_low_power_state(struct pci_dev *dev, pci_power_t state)
1377 {
1378         u16 pmcsr;
1379
1380         if (!dev->pm_cap)
1381                 return -EIO;
1382
1383         /*
1384          * Validate transition: We can enter D0 from any state, but if
1385          * we're already in a low-power state, we can only go deeper.  E.g.,
1386          * we can go from D1 to D3, but we can't go directly from D3 to D1;
1387          * we'd have to go from D3 to D0, then to D1.
1388          */
1389         if (dev->current_state <= PCI_D3cold && dev->current_state > state) {
1390                 pci_dbg(dev, "Invalid power transition (from %s to %s)\n",
1391                         pci_power_name(dev->current_state),
1392                         pci_power_name(state));
1393                 return -EINVAL;
1394         }
1395
1396         /* Check if this device supports the desired state */
1397         if ((state == PCI_D1 && !dev->d1_support)
1398            || (state == PCI_D2 && !dev->d2_support))
1399                 return -EIO;
1400
1401         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1402         if (PCI_POSSIBLE_ERROR(pmcsr)) {
1403                 pci_err(dev, "Unable to change power state from %s to %s, device inaccessible\n",
1404                         pci_power_name(dev->current_state),
1405                         pci_power_name(state));
1406                 dev->current_state = PCI_D3cold;
1407                 return -EIO;
1408         }
1409
1410         pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
1411         pmcsr |= state;
1412
1413         /* Enter specified state */
1414         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1415
1416         /* Mandatory power management transition delays; see PCI PM 1.2. */
1417         if (state == PCI_D3hot)
1418                 pci_dev_d3_sleep(dev);
1419         else if (state == PCI_D2)
1420                 udelay(PCI_PM_D2_DELAY);
1421
1422         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1423         dev->current_state = pmcsr & PCI_PM_CTRL_STATE_MASK;
1424         if (dev->current_state != state)
1425                 pci_info_ratelimited(dev, "Refused to change power state from %s to %s\n",
1426                                      pci_power_name(dev->current_state),
1427                                      pci_power_name(state));
1428
1429         return 0;
1430 }
1431
1432 /**
1433  * pci_set_power_state - Set the power state of a PCI device
1434  * @dev: PCI device to handle.
1435  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1436  *
1437  * Transition a device to a new power state, using the platform firmware and/or
1438  * the device's PCI PM registers.
1439  *
1440  * RETURN VALUE:
1441  * -EINVAL if the requested state is invalid.
1442  * -EIO if device does not support PCI PM or its PM capabilities register has a
1443  * wrong version, or device doesn't support the requested state.
1444  * 0 if the transition is to D1 or D2 but D1 and D2 are not supported.
1445  * 0 if device already is in the requested state.
1446  * 0 if the transition is to D3 but D3 is not supported.
1447  * 0 if device's power state has been successfully changed.
1448  */
1449 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1450 {
1451         int error;
1452
1453         /* Bound the state we're entering */
1454         if (state > PCI_D3cold)
1455                 state = PCI_D3cold;
1456         else if (state < PCI_D0)
1457                 state = PCI_D0;
1458         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
1459
1460                 /*
1461                  * If the device or the parent bridge do not support PCI
1462                  * PM, ignore the request if we're doing anything other
1463                  * than putting it into D0 (which would only happen on
1464                  * boot).
1465                  */
1466                 return 0;
1467
1468         /* Check if we're already there */
1469         if (dev->current_state == state)
1470                 return 0;
1471
1472         if (state == PCI_D0)
1473                 return pci_set_full_power_state(dev);
1474
1475         /*
1476          * This device is quirked not to be put into D3, so don't put it in
1477          * D3
1478          */
1479         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
1480                 return 0;
1481
1482         if (state == PCI_D3cold) {
1483                 /*
1484                  * To put the device in D3cold, put it into D3hot in the native
1485                  * way, then put it into D3cold using platform ops.
1486                  */
1487                 error = pci_set_low_power_state(dev, PCI_D3hot);
1488
1489                 if (pci_platform_power_transition(dev, PCI_D3cold))
1490                         return error;
1491
1492                 /* Powering off a bridge may power off the whole hierarchy */
1493                 if (dev->current_state == PCI_D3cold)
1494                         pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
1495         } else {
1496                 error = pci_set_low_power_state(dev, state);
1497
1498                 if (pci_platform_power_transition(dev, state))
1499                         return error;
1500         }
1501
1502         return 0;
1503 }
1504 EXPORT_SYMBOL(pci_set_power_state);
1505
1506 #define PCI_EXP_SAVE_REGS       7
1507
1508 static struct pci_cap_saved_state *_pci_find_saved_cap(struct pci_dev *pci_dev,
1509                                                        u16 cap, bool extended)
1510 {
1511         struct pci_cap_saved_state *tmp;
1512
1513         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
1514                 if (tmp->cap.cap_extended == extended && tmp->cap.cap_nr == cap)
1515                         return tmp;
1516         }
1517         return NULL;
1518 }
1519
1520 struct pci_cap_saved_state *pci_find_saved_cap(struct pci_dev *dev, char cap)
1521 {
1522         return _pci_find_saved_cap(dev, cap, false);
1523 }
1524
1525 struct pci_cap_saved_state *pci_find_saved_ext_cap(struct pci_dev *dev, u16 cap)
1526 {
1527         return _pci_find_saved_cap(dev, cap, true);
1528 }
1529
1530 static int pci_save_pcie_state(struct pci_dev *dev)
1531 {
1532         int i = 0;
1533         struct pci_cap_saved_state *save_state;
1534         u16 *cap;
1535
1536         if (!pci_is_pcie(dev))
1537                 return 0;
1538
1539         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1540         if (!save_state) {
1541                 pci_err(dev, "buffer not found in %s\n", __func__);
1542                 return -ENOMEM;
1543         }
1544
1545         cap = (u16 *)&save_state->cap.data[0];
1546         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
1547         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
1548         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
1549         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
1550         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
1551         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
1552         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
1553
1554         return 0;
1555 }
1556
1557 void pci_bridge_reconfigure_ltr(struct pci_dev *dev)
1558 {
1559 #ifdef CONFIG_PCIEASPM
1560         struct pci_dev *bridge;
1561         u32 ctl;
1562
1563         bridge = pci_upstream_bridge(dev);
1564         if (bridge && bridge->ltr_path) {
1565                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2, &ctl);
1566                 if (!(ctl & PCI_EXP_DEVCTL2_LTR_EN)) {
1567                         pci_dbg(bridge, "re-enabling LTR\n");
1568                         pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
1569                                                  PCI_EXP_DEVCTL2_LTR_EN);
1570                 }
1571         }
1572 #endif
1573 }
1574
1575 static void pci_restore_pcie_state(struct pci_dev *dev)
1576 {
1577         int i = 0;
1578         struct pci_cap_saved_state *save_state;
1579         u16 *cap;
1580
1581         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1582         if (!save_state)
1583                 return;
1584
1585         /*
1586          * Downstream ports reset the LTR enable bit when link goes down.
1587          * Check and re-configure the bit here before restoring device.
1588          * PCIe r5.0, sec 7.5.3.16.
1589          */
1590         pci_bridge_reconfigure_ltr(dev);
1591
1592         cap = (u16 *)&save_state->cap.data[0];
1593         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
1594         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
1595         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
1596         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
1597         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
1598         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
1599         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
1600 }
1601
1602 static int pci_save_pcix_state(struct pci_dev *dev)
1603 {
1604         int pos;
1605         struct pci_cap_saved_state *save_state;
1606
1607         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1608         if (!pos)
1609                 return 0;
1610
1611         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1612         if (!save_state) {
1613                 pci_err(dev, "buffer not found in %s\n", __func__);
1614                 return -ENOMEM;
1615         }
1616
1617         pci_read_config_word(dev, pos + PCI_X_CMD,
1618                              (u16 *)save_state->cap.data);
1619
1620         return 0;
1621 }
1622
1623 static void pci_restore_pcix_state(struct pci_dev *dev)
1624 {
1625         int i = 0, pos;
1626         struct pci_cap_saved_state *save_state;
1627         u16 *cap;
1628
1629         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1630         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1631         if (!save_state || !pos)
1632                 return;
1633         cap = (u16 *)&save_state->cap.data[0];
1634
1635         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
1636 }
1637
1638 static void pci_save_ltr_state(struct pci_dev *dev)
1639 {
1640         int ltr;
1641         struct pci_cap_saved_state *save_state;
1642         u32 *cap;
1643
1644         if (!pci_is_pcie(dev))
1645                 return;
1646
1647         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1648         if (!ltr)
1649                 return;
1650
1651         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1652         if (!save_state) {
1653                 pci_err(dev, "no suspend buffer for LTR; ASPM issues possible after resume\n");
1654                 return;
1655         }
1656
1657         /* Some broken devices only support dword access to LTR */
1658         cap = &save_state->cap.data[0];
1659         pci_read_config_dword(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, cap);
1660 }
1661
1662 static void pci_restore_ltr_state(struct pci_dev *dev)
1663 {
1664         struct pci_cap_saved_state *save_state;
1665         int ltr;
1666         u32 *cap;
1667
1668         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1669         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1670         if (!save_state || !ltr)
1671                 return;
1672
1673         /* Some broken devices only support dword access to LTR */
1674         cap = &save_state->cap.data[0];
1675         pci_write_config_dword(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, *cap);
1676 }
1677
1678 /**
1679  * pci_save_state - save the PCI configuration space of a device before
1680  *                  suspending
1681  * @dev: PCI device that we're dealing with
1682  */
1683 int pci_save_state(struct pci_dev *dev)
1684 {
1685         int i;
1686         /* XXX: 100% dword access ok here? */
1687         for (i = 0; i < 16; i++) {
1688                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
1689                 pci_dbg(dev, "saving config space at offset %#x (reading %#x)\n",
1690                         i * 4, dev->saved_config_space[i]);
1691         }
1692         dev->state_saved = true;
1693
1694         i = pci_save_pcie_state(dev);
1695         if (i != 0)
1696                 return i;
1697
1698         i = pci_save_pcix_state(dev);
1699         if (i != 0)
1700                 return i;
1701
1702         pci_save_ltr_state(dev);
1703         pci_save_dpc_state(dev);
1704         pci_save_aer_state(dev);
1705         pci_save_ptm_state(dev);
1706         return pci_save_vc_state(dev);
1707 }
1708 EXPORT_SYMBOL(pci_save_state);
1709
1710 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
1711                                      u32 saved_val, int retry, bool force)
1712 {
1713         u32 val;
1714
1715         pci_read_config_dword(pdev, offset, &val);
1716         if (!force && val == saved_val)
1717                 return;
1718
1719         for (;;) {
1720                 pci_dbg(pdev, "restoring config space at offset %#x (was %#x, writing %#x)\n",
1721                         offset, val, saved_val);
1722                 pci_write_config_dword(pdev, offset, saved_val);
1723                 if (retry-- <= 0)
1724                         return;
1725
1726                 pci_read_config_dword(pdev, offset, &val);
1727                 if (val == saved_val)
1728                         return;
1729
1730                 mdelay(1);
1731         }
1732 }
1733
1734 static void pci_restore_config_space_range(struct pci_dev *pdev,
1735                                            int start, int end, int retry,
1736                                            bool force)
1737 {
1738         int index;
1739
1740         for (index = end; index >= start; index--)
1741                 pci_restore_config_dword(pdev, 4 * index,
1742                                          pdev->saved_config_space[index],
1743                                          retry, force);
1744 }
1745
1746 static void pci_restore_config_space(struct pci_dev *pdev)
1747 {
1748         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
1749                 pci_restore_config_space_range(pdev, 10, 15, 0, false);
1750                 /* Restore BARs before the command register. */
1751                 pci_restore_config_space_range(pdev, 4, 9, 10, false);
1752                 pci_restore_config_space_range(pdev, 0, 3, 0, false);
1753         } else if (pdev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
1754                 pci_restore_config_space_range(pdev, 12, 15, 0, false);
1755
1756                 /*
1757                  * Force rewriting of prefetch registers to avoid S3 resume
1758                  * issues on Intel PCI bridges that occur when these
1759                  * registers are not explicitly written.
1760                  */
1761                 pci_restore_config_space_range(pdev, 9, 11, 0, true);
1762                 pci_restore_config_space_range(pdev, 0, 8, 0, false);
1763         } else {
1764                 pci_restore_config_space_range(pdev, 0, 15, 0, false);
1765         }
1766 }
1767
1768 static void pci_restore_rebar_state(struct pci_dev *pdev)
1769 {
1770         unsigned int pos, nbars, i;
1771         u32 ctrl;
1772
1773         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
1774         if (!pos)
1775                 return;
1776
1777         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1778         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
1779                     PCI_REBAR_CTRL_NBAR_SHIFT;
1780
1781         for (i = 0; i < nbars; i++, pos += 8) {
1782                 struct resource *res;
1783                 int bar_idx, size;
1784
1785                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1786                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
1787                 res = pdev->resource + bar_idx;
1788                 size = pci_rebar_bytes_to_size(resource_size(res));
1789                 ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
1790                 ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
1791                 pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
1792         }
1793 }
1794
1795 /**
1796  * pci_restore_state - Restore the saved state of a PCI device
1797  * @dev: PCI device that we're dealing with
1798  */
1799 void pci_restore_state(struct pci_dev *dev)
1800 {
1801         if (!dev->state_saved)
1802                 return;
1803
1804         /*
1805          * Restore max latencies (in the LTR capability) before enabling
1806          * LTR itself (in the PCIe capability).
1807          */
1808         pci_restore_ltr_state(dev);
1809
1810         pci_restore_pcie_state(dev);
1811         pci_restore_pasid_state(dev);
1812         pci_restore_pri_state(dev);
1813         pci_restore_ats_state(dev);
1814         pci_restore_vc_state(dev);
1815         pci_restore_rebar_state(dev);
1816         pci_restore_dpc_state(dev);
1817         pci_restore_ptm_state(dev);
1818
1819         pci_aer_clear_status(dev);
1820         pci_restore_aer_state(dev);
1821
1822         pci_restore_config_space(dev);
1823
1824         pci_restore_pcix_state(dev);
1825         pci_restore_msi_state(dev);
1826
1827         /* Restore ACS and IOV configuration state */
1828         pci_enable_acs(dev);
1829         pci_restore_iov_state(dev);
1830
1831         dev->state_saved = false;
1832 }
1833 EXPORT_SYMBOL(pci_restore_state);
1834
1835 struct pci_saved_state {
1836         u32 config_space[16];
1837         struct pci_cap_saved_data cap[];
1838 };
1839
1840 /**
1841  * pci_store_saved_state - Allocate and return an opaque struct containing
1842  *                         the device saved state.
1843  * @dev: PCI device that we're dealing with
1844  *
1845  * Return NULL if no state or error.
1846  */
1847 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1848 {
1849         struct pci_saved_state *state;
1850         struct pci_cap_saved_state *tmp;
1851         struct pci_cap_saved_data *cap;
1852         size_t size;
1853
1854         if (!dev->state_saved)
1855                 return NULL;
1856
1857         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1858
1859         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1860                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1861
1862         state = kzalloc(size, GFP_KERNEL);
1863         if (!state)
1864                 return NULL;
1865
1866         memcpy(state->config_space, dev->saved_config_space,
1867                sizeof(state->config_space));
1868
1869         cap = state->cap;
1870         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1871                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1872                 memcpy(cap, &tmp->cap, len);
1873                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1874         }
1875         /* Empty cap_save terminates list */
1876
1877         return state;
1878 }
1879 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1880
1881 /**
1882  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1883  * @dev: PCI device that we're dealing with
1884  * @state: Saved state returned from pci_store_saved_state()
1885  */
1886 int pci_load_saved_state(struct pci_dev *dev,
1887                          struct pci_saved_state *state)
1888 {
1889         struct pci_cap_saved_data *cap;
1890
1891         dev->state_saved = false;
1892
1893         if (!state)
1894                 return 0;
1895
1896         memcpy(dev->saved_config_space, state->config_space,
1897                sizeof(state->config_space));
1898
1899         cap = state->cap;
1900         while (cap->size) {
1901                 struct pci_cap_saved_state *tmp;
1902
1903                 tmp = _pci_find_saved_cap(dev, cap->cap_nr, cap->cap_extended);
1904                 if (!tmp || tmp->cap.size != cap->size)
1905                         return -EINVAL;
1906
1907                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1908                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1909                        sizeof(struct pci_cap_saved_data) + cap->size);
1910         }
1911
1912         dev->state_saved = true;
1913         return 0;
1914 }
1915 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1916
1917 /**
1918  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1919  *                                 and free the memory allocated for it.
1920  * @dev: PCI device that we're dealing with
1921  * @state: Pointer to saved state returned from pci_store_saved_state()
1922  */
1923 int pci_load_and_free_saved_state(struct pci_dev *dev,
1924                                   struct pci_saved_state **state)
1925 {
1926         int ret = pci_load_saved_state(dev, *state);
1927         kfree(*state);
1928         *state = NULL;
1929         return ret;
1930 }
1931 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1932
1933 int __weak pcibios_enable_device(struct pci_dev *dev, int bars)
1934 {
1935         return pci_enable_resources(dev, bars);
1936 }
1937
1938 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1939 {
1940         int err;
1941         struct pci_dev *bridge;
1942         u16 cmd;
1943         u8 pin;
1944
1945         err = pci_set_power_state(dev, PCI_D0);
1946         if (err < 0 && err != -EIO)
1947                 return err;
1948
1949         bridge = pci_upstream_bridge(dev);
1950         if (bridge)
1951                 pcie_aspm_powersave_config_link(bridge);
1952
1953         err = pcibios_enable_device(dev, bars);
1954         if (err < 0)
1955                 return err;
1956         pci_fixup_device(pci_fixup_enable, dev);
1957
1958         if (dev->msi_enabled || dev->msix_enabled)
1959                 return 0;
1960
1961         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
1962         if (pin) {
1963                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
1964                 if (cmd & PCI_COMMAND_INTX_DISABLE)
1965                         pci_write_config_word(dev, PCI_COMMAND,
1966                                               cmd & ~PCI_COMMAND_INTX_DISABLE);
1967         }
1968
1969         return 0;
1970 }
1971
1972 /**
1973  * pci_reenable_device - Resume abandoned device
1974  * @dev: PCI device to be resumed
1975  *
1976  * NOTE: This function is a backend of pci_default_resume() and is not supposed
1977  * to be called by normal code, write proper resume handler and use it instead.
1978  */
1979 int pci_reenable_device(struct pci_dev *dev)
1980 {
1981         if (pci_is_enabled(dev))
1982                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1983         return 0;
1984 }
1985 EXPORT_SYMBOL(pci_reenable_device);
1986
1987 static void pci_enable_bridge(struct pci_dev *dev)
1988 {
1989         struct pci_dev *bridge;
1990         int retval;
1991
1992         bridge = pci_upstream_bridge(dev);
1993         if (bridge)
1994                 pci_enable_bridge(bridge);
1995
1996         if (pci_is_enabled(dev)) {
1997                 if (!dev->is_busmaster)
1998                         pci_set_master(dev);
1999                 return;
2000         }
2001
2002         retval = pci_enable_device(dev);
2003         if (retval)
2004                 pci_err(dev, "Error enabling bridge (%d), continuing\n",
2005                         retval);
2006         pci_set_master(dev);
2007 }
2008
2009 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
2010 {
2011         struct pci_dev *bridge;
2012         int err;
2013         int i, bars = 0;
2014
2015         /*
2016          * Power state could be unknown at this point, either due to a fresh
2017          * boot or a device removal call.  So get the current power state
2018          * so that things like MSI message writing will behave as expected
2019          * (e.g. if the device really is in D0 at enable time).
2020          */
2021         pci_update_current_state(dev, dev->current_state);
2022
2023         if (atomic_inc_return(&dev->enable_cnt) > 1)
2024                 return 0;               /* already enabled */
2025
2026         bridge = pci_upstream_bridge(dev);
2027         if (bridge)
2028                 pci_enable_bridge(bridge);
2029
2030         /* only skip sriov related */
2031         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
2032                 if (dev->resource[i].flags & flags)
2033                         bars |= (1 << i);
2034         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
2035                 if (dev->resource[i].flags & flags)
2036                         bars |= (1 << i);
2037
2038         err = do_pci_enable_device(dev, bars);
2039         if (err < 0)
2040                 atomic_dec(&dev->enable_cnt);
2041         return err;
2042 }
2043
2044 /**
2045  * pci_enable_device_io - Initialize a device for use with IO space
2046  * @dev: PCI device to be initialized
2047  *
2048  * Initialize device before it's used by a driver. Ask low-level code
2049  * to enable I/O resources. Wake up the device if it was suspended.
2050  * Beware, this function can fail.
2051  */
2052 int pci_enable_device_io(struct pci_dev *dev)
2053 {
2054         return pci_enable_device_flags(dev, IORESOURCE_IO);
2055 }
2056 EXPORT_SYMBOL(pci_enable_device_io);
2057
2058 /**
2059  * pci_enable_device_mem - Initialize a device for use with Memory space
2060  * @dev: PCI device to be initialized
2061  *
2062  * Initialize device before it's used by a driver. Ask low-level code
2063  * to enable Memory resources. Wake up the device if it was suspended.
2064  * Beware, this function can fail.
2065  */
2066 int pci_enable_device_mem(struct pci_dev *dev)
2067 {
2068         return pci_enable_device_flags(dev, IORESOURCE_MEM);
2069 }
2070 EXPORT_SYMBOL(pci_enable_device_mem);
2071
2072 /**
2073  * pci_enable_device - Initialize device before it's used by a driver.
2074  * @dev: PCI device to be initialized
2075  *
2076  * Initialize device before it's used by a driver. Ask low-level code
2077  * to enable I/O and memory. Wake up the device if it was suspended.
2078  * Beware, this function can fail.
2079  *
2080  * Note we don't actually enable the device many times if we call
2081  * this function repeatedly (we just increment the count).
2082  */
2083 int pci_enable_device(struct pci_dev *dev)
2084 {
2085         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
2086 }
2087 EXPORT_SYMBOL(pci_enable_device);
2088
2089 /*
2090  * Managed PCI resources.  This manages device on/off, INTx/MSI/MSI-X
2091  * on/off and BAR regions.  pci_dev itself records MSI/MSI-X status, so
2092  * there's no need to track it separately.  pci_devres is initialized
2093  * when a device is enabled using managed PCI device enable interface.
2094  */
2095 struct pci_devres {
2096         unsigned int enabled:1;
2097         unsigned int pinned:1;
2098         unsigned int orig_intx:1;
2099         unsigned int restore_intx:1;
2100         unsigned int mwi:1;
2101         u32 region_mask;
2102 };
2103
2104 static void pcim_release(struct device *gendev, void *res)
2105 {
2106         struct pci_dev *dev = to_pci_dev(gendev);
2107         struct pci_devres *this = res;
2108         int i;
2109
2110         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
2111                 if (this->region_mask & (1 << i))
2112                         pci_release_region(dev, i);
2113
2114         if (this->mwi)
2115                 pci_clear_mwi(dev);
2116
2117         if (this->restore_intx)
2118                 pci_intx(dev, this->orig_intx);
2119
2120         if (this->enabled && !this->pinned)
2121                 pci_disable_device(dev);
2122 }
2123
2124 static struct pci_devres *get_pci_dr(struct pci_dev *pdev)
2125 {
2126         struct pci_devres *dr, *new_dr;
2127
2128         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
2129         if (dr)
2130                 return dr;
2131
2132         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
2133         if (!new_dr)
2134                 return NULL;
2135         return devres_get(&pdev->dev, new_dr, NULL, NULL);
2136 }
2137
2138 static struct pci_devres *find_pci_dr(struct pci_dev *pdev)
2139 {
2140         if (pci_is_managed(pdev))
2141                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
2142         return NULL;
2143 }
2144
2145 /**
2146  * pcim_enable_device - Managed pci_enable_device()
2147  * @pdev: PCI device to be initialized
2148  *
2149  * Managed pci_enable_device().
2150  */
2151 int pcim_enable_device(struct pci_dev *pdev)
2152 {
2153         struct pci_devres *dr;
2154         int rc;
2155
2156         dr = get_pci_dr(pdev);
2157         if (unlikely(!dr))
2158                 return -ENOMEM;
2159         if (dr->enabled)
2160                 return 0;
2161
2162         rc = pci_enable_device(pdev);
2163         if (!rc) {
2164                 pdev->is_managed = 1;
2165                 dr->enabled = 1;
2166         }
2167         return rc;
2168 }
2169 EXPORT_SYMBOL(pcim_enable_device);
2170
2171 /**
2172  * pcim_pin_device - Pin managed PCI device
2173  * @pdev: PCI device to pin
2174  *
2175  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
2176  * driver detach.  @pdev must have been enabled with
2177  * pcim_enable_device().
2178  */
2179 void pcim_pin_device(struct pci_dev *pdev)
2180 {
2181         struct pci_devres *dr;
2182
2183         dr = find_pci_dr(pdev);
2184         WARN_ON(!dr || !dr->enabled);
2185         if (dr)
2186                 dr->pinned = 1;
2187 }
2188 EXPORT_SYMBOL(pcim_pin_device);
2189
2190 /*
2191  * pcibios_device_add - provide arch specific hooks when adding device dev
2192  * @dev: the PCI device being added
2193  *
2194  * Permits the platform to provide architecture specific functionality when
2195  * devices are added. This is the default implementation. Architecture
2196  * implementations can override this.
2197  */
2198 int __weak pcibios_device_add(struct pci_dev *dev)
2199 {
2200         return 0;
2201 }
2202
2203 /**
2204  * pcibios_release_device - provide arch specific hooks when releasing
2205  *                          device dev
2206  * @dev: the PCI device being released
2207  *
2208  * Permits the platform to provide architecture specific functionality when
2209  * devices are released. This is the default implementation. Architecture
2210  * implementations can override this.
2211  */
2212 void __weak pcibios_release_device(struct pci_dev *dev) {}
2213
2214 /**
2215  * pcibios_disable_device - disable arch specific PCI resources for device dev
2216  * @dev: the PCI device to disable
2217  *
2218  * Disables architecture specific PCI resources for the device. This
2219  * is the default implementation. Architecture implementations can
2220  * override this.
2221  */
2222 void __weak pcibios_disable_device(struct pci_dev *dev) {}
2223
2224 /**
2225  * pcibios_penalize_isa_irq - penalize an ISA IRQ
2226  * @irq: ISA IRQ to penalize
2227  * @active: IRQ active or not
2228  *
2229  * Permits the platform to provide architecture-specific functionality when
2230  * penalizing ISA IRQs. This is the default implementation. Architecture
2231  * implementations can override this.
2232  */
2233 void __weak pcibios_penalize_isa_irq(int irq, int active) {}
2234
2235 static void do_pci_disable_device(struct pci_dev *dev)
2236 {
2237         u16 pci_command;
2238
2239         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
2240         if (pci_command & PCI_COMMAND_MASTER) {
2241                 pci_command &= ~PCI_COMMAND_MASTER;
2242                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
2243         }
2244
2245         pcibios_disable_device(dev);
2246 }
2247
2248 /**
2249  * pci_disable_enabled_device - Disable device without updating enable_cnt
2250  * @dev: PCI device to disable
2251  *
2252  * NOTE: This function is a backend of PCI power management routines and is
2253  * not supposed to be called drivers.
2254  */
2255 void pci_disable_enabled_device(struct pci_dev *dev)
2256 {
2257         if (pci_is_enabled(dev))
2258                 do_pci_disable_device(dev);
2259 }
2260
2261 /**
2262  * pci_disable_device - Disable PCI device after use
2263  * @dev: PCI device to be disabled
2264  *
2265  * Signal to the system that the PCI device is not in use by the system
2266  * anymore.  This only involves disabling PCI bus-mastering, if active.
2267  *
2268  * Note we don't actually disable the device until all callers of
2269  * pci_enable_device() have called pci_disable_device().
2270  */
2271 void pci_disable_device(struct pci_dev *dev)
2272 {
2273         struct pci_devres *dr;
2274
2275         dr = find_pci_dr(dev);
2276         if (dr)
2277                 dr->enabled = 0;
2278
2279         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
2280                       "disabling already-disabled device");
2281
2282         if (atomic_dec_return(&dev->enable_cnt) != 0)
2283                 return;
2284
2285         do_pci_disable_device(dev);
2286
2287         dev->is_busmaster = 0;
2288 }
2289 EXPORT_SYMBOL(pci_disable_device);
2290
2291 /**
2292  * pcibios_set_pcie_reset_state - set reset state for device dev
2293  * @dev: the PCIe device reset
2294  * @state: Reset state to enter into
2295  *
2296  * Set the PCIe reset state for the device. This is the default
2297  * implementation. Architecture implementations can override this.
2298  */
2299 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
2300                                         enum pcie_reset_state state)
2301 {
2302         return -EINVAL;
2303 }
2304
2305 /**
2306  * pci_set_pcie_reset_state - set reset state for device dev
2307  * @dev: the PCIe device reset
2308  * @state: Reset state to enter into
2309  *
2310  * Sets the PCI reset state for the device.
2311  */
2312 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
2313 {
2314         return pcibios_set_pcie_reset_state(dev, state);
2315 }
2316 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
2317
2318 #ifdef CONFIG_PCIEAER
2319 void pcie_clear_device_status(struct pci_dev *dev)
2320 {
2321         u16 sta;
2322
2323         pcie_capability_read_word(dev, PCI_EXP_DEVSTA, &sta);
2324         pcie_capability_write_word(dev, PCI_EXP_DEVSTA, sta);
2325 }
2326 #endif
2327
2328 /**
2329  * pcie_clear_root_pme_status - Clear root port PME interrupt status.
2330  * @dev: PCIe root port or event collector.
2331  */
2332 void pcie_clear_root_pme_status(struct pci_dev *dev)
2333 {
2334         pcie_capability_set_dword(dev, PCI_EXP_RTSTA, PCI_EXP_RTSTA_PME);
2335 }
2336
2337 /**
2338  * pci_check_pme_status - Check if given device has generated PME.
2339  * @dev: Device to check.
2340  *
2341  * Check the PME status of the device and if set, clear it and clear PME enable
2342  * (if set).  Return 'true' if PME status and PME enable were both set or
2343  * 'false' otherwise.
2344  */
2345 bool pci_check_pme_status(struct pci_dev *dev)
2346 {
2347         int pmcsr_pos;
2348         u16 pmcsr;
2349         bool ret = false;
2350
2351         if (!dev->pm_cap)
2352                 return false;
2353
2354         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
2355         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
2356         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
2357                 return false;
2358
2359         /* Clear PME status. */
2360         pmcsr |= PCI_PM_CTRL_PME_STATUS;
2361         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
2362                 /* Disable PME to avoid interrupt flood. */
2363                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2364                 ret = true;
2365         }
2366
2367         pci_write_config_word(dev, pmcsr_pos, pmcsr);
2368
2369         return ret;
2370 }
2371
2372 /**
2373  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
2374  * @dev: Device to handle.
2375  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
2376  *
2377  * Check if @dev has generated PME and queue a resume request for it in that
2378  * case.
2379  */
2380 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
2381 {
2382         if (pme_poll_reset && dev->pme_poll)
2383                 dev->pme_poll = false;
2384
2385         if (pci_check_pme_status(dev)) {
2386                 pci_wakeup_event(dev);
2387                 pm_request_resume(&dev->dev);
2388         }
2389         return 0;
2390 }
2391
2392 /**
2393  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
2394  * @bus: Top bus of the subtree to walk.
2395  */
2396 void pci_pme_wakeup_bus(struct pci_bus *bus)
2397 {
2398         if (bus)
2399                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
2400 }
2401
2402
2403 /**
2404  * pci_pme_capable - check the capability of PCI device to generate PME#
2405  * @dev: PCI device to handle.
2406  * @state: PCI state from which device will issue PME#.
2407  */
2408 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
2409 {
2410         if (!dev->pm_cap)
2411                 return false;
2412
2413         return !!(dev->pme_support & (1 << state));
2414 }
2415 EXPORT_SYMBOL(pci_pme_capable);
2416
2417 static void pci_pme_list_scan(struct work_struct *work)
2418 {
2419         struct pci_pme_device *pme_dev, *n;
2420
2421         mutex_lock(&pci_pme_list_mutex);
2422         list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
2423                 if (pme_dev->dev->pme_poll) {
2424                         struct pci_dev *bridge;
2425
2426                         bridge = pme_dev->dev->bus->self;
2427                         /*
2428                          * If bridge is in low power state, the
2429                          * configuration space of subordinate devices
2430                          * may be not accessible
2431                          */
2432                         if (bridge && bridge->current_state != PCI_D0)
2433                                 continue;
2434                         /*
2435                          * If the device is in D3cold it should not be
2436                          * polled either.
2437                          */
2438                         if (pme_dev->dev->current_state == PCI_D3cold)
2439                                 continue;
2440
2441                         pci_pme_wakeup(pme_dev->dev, NULL);
2442                 } else {
2443                         list_del(&pme_dev->list);
2444                         kfree(pme_dev);
2445                 }
2446         }
2447         if (!list_empty(&pci_pme_list))
2448                 queue_delayed_work(system_freezable_wq, &pci_pme_work,
2449                                    msecs_to_jiffies(PME_TIMEOUT));
2450         mutex_unlock(&pci_pme_list_mutex);
2451 }
2452
2453 static void __pci_pme_active(struct pci_dev *dev, bool enable)
2454 {
2455         u16 pmcsr;
2456
2457         if (!dev->pme_support)
2458                 return;
2459
2460         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2461         /* Clear PME_Status by writing 1 to it and enable PME# */
2462         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
2463         if (!enable)
2464                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2465
2466         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2467 }
2468
2469 /**
2470  * pci_pme_restore - Restore PME configuration after config space restore.
2471  * @dev: PCI device to update.
2472  */
2473 void pci_pme_restore(struct pci_dev *dev)
2474 {
2475         u16 pmcsr;
2476
2477         if (!dev->pme_support)
2478                 return;
2479
2480         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2481         if (dev->wakeup_prepared) {
2482                 pmcsr |= PCI_PM_CTRL_PME_ENABLE;
2483                 pmcsr &= ~PCI_PM_CTRL_PME_STATUS;
2484         } else {
2485                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2486                 pmcsr |= PCI_PM_CTRL_PME_STATUS;
2487         }
2488         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2489 }
2490
2491 /**
2492  * pci_pme_active - enable or disable PCI device's PME# function
2493  * @dev: PCI device to handle.
2494  * @enable: 'true' to enable PME# generation; 'false' to disable it.
2495  *
2496  * The caller must verify that the device is capable of generating PME# before
2497  * calling this function with @enable equal to 'true'.
2498  */
2499 void pci_pme_active(struct pci_dev *dev, bool enable)
2500 {
2501         __pci_pme_active(dev, enable);
2502
2503         /*
2504          * PCI (as opposed to PCIe) PME requires that the device have
2505          * its PME# line hooked up correctly. Not all hardware vendors
2506          * do this, so the PME never gets delivered and the device
2507          * remains asleep. The easiest way around this is to
2508          * periodically walk the list of suspended devices and check
2509          * whether any have their PME flag set. The assumption is that
2510          * we'll wake up often enough anyway that this won't be a huge
2511          * hit, and the power savings from the devices will still be a
2512          * win.
2513          *
2514          * Although PCIe uses in-band PME message instead of PME# line
2515          * to report PME, PME does not work for some PCIe devices in
2516          * reality.  For example, there are devices that set their PME
2517          * status bits, but don't really bother to send a PME message;
2518          * there are PCI Express Root Ports that don't bother to
2519          * trigger interrupts when they receive PME messages from the
2520          * devices below.  So PME poll is used for PCIe devices too.
2521          */
2522
2523         if (dev->pme_poll) {
2524                 struct pci_pme_device *pme_dev;
2525                 if (enable) {
2526                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
2527                                           GFP_KERNEL);
2528                         if (!pme_dev) {
2529                                 pci_warn(dev, "can't enable PME#\n");
2530                                 return;
2531                         }
2532                         pme_dev->dev = dev;
2533                         mutex_lock(&pci_pme_list_mutex);
2534                         list_add(&pme_dev->list, &pci_pme_list);
2535                         if (list_is_singular(&pci_pme_list))
2536                                 queue_delayed_work(system_freezable_wq,
2537                                                    &pci_pme_work,
2538                                                    msecs_to_jiffies(PME_TIMEOUT));
2539                         mutex_unlock(&pci_pme_list_mutex);
2540                 } else {
2541                         mutex_lock(&pci_pme_list_mutex);
2542                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
2543                                 if (pme_dev->dev == dev) {
2544                                         list_del(&pme_dev->list);
2545                                         kfree(pme_dev);
2546                                         break;
2547                                 }
2548                         }
2549                         mutex_unlock(&pci_pme_list_mutex);
2550                 }
2551         }
2552
2553         pci_dbg(dev, "PME# %s\n", enable ? "enabled" : "disabled");
2554 }
2555 EXPORT_SYMBOL(pci_pme_active);
2556
2557 /**
2558  * __pci_enable_wake - enable PCI device as wakeup event source
2559  * @dev: PCI device affected
2560  * @state: PCI state from which device will issue wakeup events
2561  * @enable: True to enable event generation; false to disable
2562  *
2563  * This enables the device as a wakeup event source, or disables it.
2564  * When such events involves platform-specific hooks, those hooks are
2565  * called automatically by this routine.
2566  *
2567  * Devices with legacy power management (no standard PCI PM capabilities)
2568  * always require such platform hooks.
2569  *
2570  * RETURN VALUE:
2571  * 0 is returned on success
2572  * -EINVAL is returned if device is not supposed to wake up the system
2573  * Error code depending on the platform is returned if both the platform and
2574  * the native mechanism fail to enable the generation of wake-up events
2575  */
2576 static int __pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable)
2577 {
2578         int ret = 0;
2579
2580         /*
2581          * Bridges that are not power-manageable directly only signal
2582          * wakeup on behalf of subordinate devices which is set up
2583          * elsewhere, so skip them. However, bridges that are
2584          * power-manageable may signal wakeup for themselves (for example,
2585          * on a hotplug event) and they need to be covered here.
2586          */
2587         if (!pci_power_manageable(dev))
2588                 return 0;
2589
2590         /* Don't do the same thing twice in a row for one device. */
2591         if (!!enable == !!dev->wakeup_prepared)
2592                 return 0;
2593
2594         /*
2595          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
2596          * Anderson we should be doing PME# wake enable followed by ACPI wake
2597          * enable.  To disable wake-up we call the platform first, for symmetry.
2598          */
2599
2600         if (enable) {
2601                 int error;
2602
2603                 /*
2604                  * Enable PME signaling if the device can signal PME from
2605                  * D3cold regardless of whether or not it can signal PME from
2606                  * the current target state, because that will allow it to
2607                  * signal PME when the hierarchy above it goes into D3cold and
2608                  * the device itself ends up in D3cold as a result of that.
2609                  */
2610                 if (pci_pme_capable(dev, state) || pci_pme_capable(dev, PCI_D3cold))
2611                         pci_pme_active(dev, true);
2612                 else
2613                         ret = 1;
2614                 error = platform_pci_set_wakeup(dev, true);
2615                 if (ret)
2616                         ret = error;
2617                 if (!ret)
2618                         dev->wakeup_prepared = true;
2619         } else {
2620                 platform_pci_set_wakeup(dev, false);
2621                 pci_pme_active(dev, false);
2622                 dev->wakeup_prepared = false;
2623         }
2624
2625         return ret;
2626 }
2627
2628 /**
2629  * pci_enable_wake - change wakeup settings for a PCI device
2630  * @pci_dev: Target device
2631  * @state: PCI state from which device will issue wakeup events
2632  * @enable: Whether or not to enable event generation
2633  *
2634  * If @enable is set, check device_may_wakeup() for the device before calling
2635  * __pci_enable_wake() for it.
2636  */
2637 int pci_enable_wake(struct pci_dev *pci_dev, pci_power_t state, bool enable)
2638 {
2639         if (enable && !device_may_wakeup(&pci_dev->dev))
2640                 return -EINVAL;
2641
2642         return __pci_enable_wake(pci_dev, state, enable);
2643 }
2644 EXPORT_SYMBOL(pci_enable_wake);
2645
2646 /**
2647  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
2648  * @dev: PCI device to prepare
2649  * @enable: True to enable wake-up event generation; false to disable
2650  *
2651  * Many drivers want the device to wake up the system from D3_hot or D3_cold
2652  * and this function allows them to set that up cleanly - pci_enable_wake()
2653  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
2654  * ordering constraints.
2655  *
2656  * This function only returns error code if the device is not allowed to wake
2657  * up the system from sleep or it is not capable of generating PME# from both
2658  * D3_hot and D3_cold and the platform is unable to enable wake-up power for it.
2659  */
2660 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
2661 {
2662         return pci_pme_capable(dev, PCI_D3cold) ?
2663                         pci_enable_wake(dev, PCI_D3cold, enable) :
2664                         pci_enable_wake(dev, PCI_D3hot, enable);
2665 }
2666 EXPORT_SYMBOL(pci_wake_from_d3);
2667
2668 /**
2669  * pci_target_state - find an appropriate low power state for a given PCI dev
2670  * @dev: PCI device
2671  * @wakeup: Whether or not wakeup functionality will be enabled for the device.
2672  *
2673  * Use underlying platform code to find a supported low power state for @dev.
2674  * If the platform can't manage @dev, return the deepest state from which it
2675  * can generate wake events, based on any available PME info.
2676  */
2677 static pci_power_t pci_target_state(struct pci_dev *dev, bool wakeup)
2678 {
2679         if (platform_pci_power_manageable(dev)) {
2680                 /*
2681                  * Call the platform to find the target state for the device.
2682                  */
2683                 pci_power_t state = platform_pci_choose_state(dev);
2684
2685                 switch (state) {
2686                 case PCI_POWER_ERROR:
2687                 case PCI_UNKNOWN:
2688                         return PCI_D3hot;
2689
2690                 case PCI_D1:
2691                 case PCI_D2:
2692                         if (pci_no_d1d2(dev))
2693                                 return PCI_D3hot;
2694                 }
2695
2696                 return state;
2697         }
2698
2699         /*
2700          * If the device is in D3cold even though it's not power-manageable by
2701          * the platform, it may have been powered down by non-standard means.
2702          * Best to let it slumber.
2703          */
2704         if (dev->current_state == PCI_D3cold)
2705                 return PCI_D3cold;
2706         else if (!dev->pm_cap)
2707                 return PCI_D0;
2708
2709         if (wakeup && dev->pme_support) {
2710                 pci_power_t state = PCI_D3hot;
2711
2712                 /*
2713                  * Find the deepest state from which the device can generate
2714                  * PME#.
2715                  */
2716                 while (state && !(dev->pme_support & (1 << state)))
2717                         state--;
2718
2719                 if (state)
2720                         return state;
2721                 else if (dev->pme_support & 1)
2722                         return PCI_D0;
2723         }
2724
2725         return PCI_D3hot;
2726 }
2727
2728 /**
2729  * pci_prepare_to_sleep - prepare PCI device for system-wide transition
2730  *                        into a sleep state
2731  * @dev: Device to handle.
2732  *
2733  * Choose the power state appropriate for the device depending on whether
2734  * it can wake up the system and/or is power manageable by the platform
2735  * (PCI_D3hot is the default) and put the device into that state.
2736  */
2737 int pci_prepare_to_sleep(struct pci_dev *dev)
2738 {
2739         bool wakeup = device_may_wakeup(&dev->dev);
2740         pci_power_t target_state = pci_target_state(dev, wakeup);
2741         int error;
2742
2743         if (target_state == PCI_POWER_ERROR)
2744                 return -EIO;
2745
2746         pci_enable_wake(dev, target_state, wakeup);
2747
2748         error = pci_set_power_state(dev, target_state);
2749
2750         if (error)
2751                 pci_enable_wake(dev, target_state, false);
2752
2753         return error;
2754 }
2755 EXPORT_SYMBOL(pci_prepare_to_sleep);
2756
2757 /**
2758  * pci_back_from_sleep - turn PCI device on during system-wide transition
2759  *                       into working state
2760  * @dev: Device to handle.
2761  *
2762  * Disable device's system wake-up capability and put it into D0.
2763  */
2764 int pci_back_from_sleep(struct pci_dev *dev)
2765 {
2766         int ret = pci_set_power_state(dev, PCI_D0);
2767
2768         if (ret)
2769                 return ret;
2770
2771         pci_enable_wake(dev, PCI_D0, false);
2772         return 0;
2773 }
2774 EXPORT_SYMBOL(pci_back_from_sleep);
2775
2776 /**
2777  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
2778  * @dev: PCI device being suspended.
2779  *
2780  * Prepare @dev to generate wake-up events at run time and put it into a low
2781  * power state.
2782  */
2783 int pci_finish_runtime_suspend(struct pci_dev *dev)
2784 {
2785         pci_power_t target_state;
2786         int error;
2787
2788         target_state = pci_target_state(dev, device_can_wakeup(&dev->dev));
2789         if (target_state == PCI_POWER_ERROR)
2790                 return -EIO;
2791
2792         __pci_enable_wake(dev, target_state, pci_dev_run_wake(dev));
2793
2794         error = pci_set_power_state(dev, target_state);
2795
2796         if (error)
2797                 pci_enable_wake(dev, target_state, false);
2798
2799         return error;
2800 }
2801
2802 /**
2803  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
2804  * @dev: Device to check.
2805  *
2806  * Return true if the device itself is capable of generating wake-up events
2807  * (through the platform or using the native PCIe PME) or if the device supports
2808  * PME and one of its upstream bridges can generate wake-up events.
2809  */
2810 bool pci_dev_run_wake(struct pci_dev *dev)
2811 {
2812         struct pci_bus *bus = dev->bus;
2813
2814         if (!dev->pme_support)
2815                 return false;
2816
2817         /* PME-capable in principle, but not from the target power state */
2818         if (!pci_pme_capable(dev, pci_target_state(dev, true)))
2819                 return false;
2820
2821         if (device_can_wakeup(&dev->dev))
2822                 return true;
2823
2824         while (bus->parent) {
2825                 struct pci_dev *bridge = bus->self;
2826
2827                 if (device_can_wakeup(&bridge->dev))
2828                         return true;
2829
2830                 bus = bus->parent;
2831         }
2832
2833         /* We have reached the root bus. */
2834         if (bus->bridge)
2835                 return device_can_wakeup(bus->bridge);
2836
2837         return false;
2838 }
2839 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
2840
2841 /**
2842  * pci_dev_need_resume - Check if it is necessary to resume the device.
2843  * @pci_dev: Device to check.
2844  *
2845  * Return 'true' if the device is not runtime-suspended or it has to be
2846  * reconfigured due to wakeup settings difference between system and runtime
2847  * suspend, or the current power state of it is not suitable for the upcoming
2848  * (system-wide) transition.
2849  */
2850 bool pci_dev_need_resume(struct pci_dev *pci_dev)
2851 {
2852         struct device *dev = &pci_dev->dev;
2853         pci_power_t target_state;
2854
2855         if (!pm_runtime_suspended(dev) || platform_pci_need_resume(pci_dev))
2856                 return true;
2857
2858         target_state = pci_target_state(pci_dev, device_may_wakeup(dev));
2859
2860         /*
2861          * If the earlier platform check has not triggered, D3cold is just power
2862          * removal on top of D3hot, so no need to resume the device in that
2863          * case.
2864          */
2865         return target_state != pci_dev->current_state &&
2866                 target_state != PCI_D3cold &&
2867                 pci_dev->current_state != PCI_D3hot;
2868 }
2869
2870 /**
2871  * pci_dev_adjust_pme - Adjust PME setting for a suspended device.
2872  * @pci_dev: Device to check.
2873  *
2874  * If the device is suspended and it is not configured for system wakeup,
2875  * disable PME for it to prevent it from waking up the system unnecessarily.
2876  *
2877  * Note that if the device's power state is D3cold and the platform check in
2878  * pci_dev_need_resume() has not triggered, the device's configuration need not
2879  * be changed.
2880  */
2881 void pci_dev_adjust_pme(struct pci_dev *pci_dev)
2882 {
2883         struct device *dev = &pci_dev->dev;
2884
2885         spin_lock_irq(&dev->power.lock);
2886
2887         if (pm_runtime_suspended(dev) && !device_may_wakeup(dev) &&
2888             pci_dev->current_state < PCI_D3cold)
2889                 __pci_pme_active(pci_dev, false);
2890
2891         spin_unlock_irq(&dev->power.lock);
2892 }
2893
2894 /**
2895  * pci_dev_complete_resume - Finalize resume from system sleep for a device.
2896  * @pci_dev: Device to handle.
2897  *
2898  * If the device is runtime suspended and wakeup-capable, enable PME for it as
2899  * it might have been disabled during the prepare phase of system suspend if
2900  * the device was not configured for system wakeup.
2901  */
2902 void pci_dev_complete_resume(struct pci_dev *pci_dev)
2903 {
2904         struct device *dev = &pci_dev->dev;
2905
2906         if (!pci_dev_run_wake(pci_dev))
2907                 return;
2908
2909         spin_lock_irq(&dev->power.lock);
2910
2911         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold)
2912                 __pci_pme_active(pci_dev, true);
2913
2914         spin_unlock_irq(&dev->power.lock);
2915 }
2916
2917 /**
2918  * pci_choose_state - Choose the power state of a PCI device.
2919  * @dev: Target PCI device.
2920  * @state: Target state for the whole system.
2921  *
2922  * Returns PCI power state suitable for @dev and @state.
2923  */
2924 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
2925 {
2926         if (state.event == PM_EVENT_ON)
2927                 return PCI_D0;
2928
2929         return pci_target_state(dev, false);
2930 }
2931 EXPORT_SYMBOL(pci_choose_state);
2932
2933 void pci_config_pm_runtime_get(struct pci_dev *pdev)
2934 {
2935         struct device *dev = &pdev->dev;
2936         struct device *parent = dev->parent;
2937
2938         if (parent)
2939                 pm_runtime_get_sync(parent);
2940         pm_runtime_get_noresume(dev);
2941         /*
2942          * pdev->current_state is set to PCI_D3cold during suspending,
2943          * so wait until suspending completes
2944          */
2945         pm_runtime_barrier(dev);
2946         /*
2947          * Only need to resume devices in D3cold, because config
2948          * registers are still accessible for devices suspended but
2949          * not in D3cold.
2950          */
2951         if (pdev->current_state == PCI_D3cold)
2952                 pm_runtime_resume(dev);
2953 }
2954
2955 void pci_config_pm_runtime_put(struct pci_dev *pdev)
2956 {
2957         struct device *dev = &pdev->dev;
2958         struct device *parent = dev->parent;
2959
2960         pm_runtime_put(dev);
2961         if (parent)
2962                 pm_runtime_put_sync(parent);
2963 }
2964
2965 static const struct dmi_system_id bridge_d3_blacklist[] = {
2966 #ifdef CONFIG_X86
2967         {
2968                 /*
2969                  * Gigabyte X299 root port is not marked as hotplug capable
2970                  * which allows Linux to power manage it.  However, this
2971                  * confuses the BIOS SMI handler so don't power manage root
2972                  * ports on that system.
2973                  */
2974                 .ident = "X299 DESIGNARE EX-CF",
2975                 .matches = {
2976                         DMI_MATCH(DMI_BOARD_VENDOR, "Gigabyte Technology Co., Ltd."),
2977                         DMI_MATCH(DMI_BOARD_NAME, "X299 DESIGNARE EX-CF"),
2978                 },
2979         },
2980         {
2981                 /*
2982                  * Downstream device is not accessible after putting a root port
2983                  * into D3cold and back into D0 on Elo Continental Z2 board
2984                  */
2985                 .ident = "Elo Continental Z2",
2986                 .matches = {
2987                         DMI_MATCH(DMI_BOARD_VENDOR, "Elo Touch Solutions"),
2988                         DMI_MATCH(DMI_BOARD_NAME, "Geminilake"),
2989                         DMI_MATCH(DMI_BOARD_VERSION, "Continental Z2"),
2990                 },
2991         },
2992 #endif
2993         { }
2994 };
2995
2996 /**
2997  * pci_bridge_d3_possible - Is it possible to put the bridge into D3
2998  * @bridge: Bridge to check
2999  *
3000  * This function checks if it is possible to move the bridge to D3.
3001  * Currently we only allow D3 for recent enough PCIe ports and Thunderbolt.
3002  */
3003 bool pci_bridge_d3_possible(struct pci_dev *bridge)
3004 {
3005         if (!pci_is_pcie(bridge))
3006                 return false;
3007
3008         switch (pci_pcie_type(bridge)) {
3009         case PCI_EXP_TYPE_ROOT_PORT:
3010         case PCI_EXP_TYPE_UPSTREAM:
3011         case PCI_EXP_TYPE_DOWNSTREAM:
3012                 if (pci_bridge_d3_disable)
3013                         return false;
3014
3015                 /*
3016                  * Hotplug ports handled by firmware in System Management Mode
3017                  * may not be put into D3 by the OS (Thunderbolt on non-Macs).
3018                  */
3019                 if (bridge->is_hotplug_bridge && !pciehp_is_native(bridge))
3020                         return false;
3021
3022                 if (pci_bridge_d3_force)
3023                         return true;
3024
3025                 /* Even the oldest 2010 Thunderbolt controller supports D3. */
3026                 if (bridge->is_thunderbolt)
3027                         return true;
3028
3029                 /* Platform might know better if the bridge supports D3 */
3030                 if (platform_pci_bridge_d3(bridge))
3031                         return true;
3032
3033                 /*
3034                  * Hotplug ports handled natively by the OS were not validated
3035                  * by vendors for runtime D3 at least until 2018 because there
3036                  * was no OS support.
3037                  */
3038                 if (bridge->is_hotplug_bridge)
3039                         return false;
3040
3041                 if (dmi_check_system(bridge_d3_blacklist))
3042                         return false;
3043
3044                 /*
3045                  * It should be safe to put PCIe ports from 2015 or newer
3046                  * to D3.
3047                  */
3048                 if (dmi_get_bios_year() >= 2015)
3049                         return true;
3050                 break;
3051         }
3052
3053         return false;
3054 }
3055
3056 static int pci_dev_check_d3cold(struct pci_dev *dev, void *data)
3057 {
3058         bool *d3cold_ok = data;
3059
3060         if (/* The device needs to be allowed to go D3cold ... */
3061             dev->no_d3cold || !dev->d3cold_allowed ||
3062
3063             /* ... and if it is wakeup capable to do so from D3cold. */
3064             (device_may_wakeup(&dev->dev) &&
3065              !pci_pme_capable(dev, PCI_D3cold)) ||
3066
3067             /* If it is a bridge it must be allowed to go to D3. */
3068             !pci_power_manageable(dev))
3069
3070                 *d3cold_ok = false;
3071
3072         return !*d3cold_ok;
3073 }
3074
3075 /*
3076  * pci_bridge_d3_update - Update bridge D3 capabilities
3077  * @dev: PCI device which is changed
3078  *
3079  * Update upstream bridge PM capabilities accordingly depending on if the
3080  * device PM configuration was changed or the device is being removed.  The
3081  * change is also propagated upstream.
3082  */
3083 void pci_bridge_d3_update(struct pci_dev *dev)
3084 {
3085         bool remove = !device_is_registered(&dev->dev);
3086         struct pci_dev *bridge;
3087         bool d3cold_ok = true;
3088
3089         bridge = pci_upstream_bridge(dev);
3090         if (!bridge || !pci_bridge_d3_possible(bridge))
3091                 return;
3092
3093         /*
3094          * If D3 is currently allowed for the bridge, removing one of its
3095          * children won't change that.
3096          */
3097         if (remove && bridge->bridge_d3)
3098                 return;
3099
3100         /*
3101          * If D3 is currently allowed for the bridge and a child is added or
3102          * changed, disallowance of D3 can only be caused by that child, so
3103          * we only need to check that single device, not any of its siblings.
3104          *
3105          * If D3 is currently not allowed for the bridge, checking the device
3106          * first may allow us to skip checking its siblings.
3107          */
3108         if (!remove)
3109                 pci_dev_check_d3cold(dev, &d3cold_ok);
3110
3111         /*
3112          * If D3 is currently not allowed for the bridge, this may be caused
3113          * either by the device being changed/removed or any of its siblings,
3114          * so we need to go through all children to find out if one of them
3115          * continues to block D3.
3116          */
3117         if (d3cold_ok && !bridge->bridge_d3)
3118                 pci_walk_bus(bridge->subordinate, pci_dev_check_d3cold,
3119                              &d3cold_ok);
3120
3121         if (bridge->bridge_d3 != d3cold_ok) {
3122                 bridge->bridge_d3 = d3cold_ok;
3123                 /* Propagate change to upstream bridges */
3124                 pci_bridge_d3_update(bridge);
3125         }
3126 }
3127
3128 /**
3129  * pci_d3cold_enable - Enable D3cold for device
3130  * @dev: PCI device to handle
3131  *
3132  * This function can be used in drivers to enable D3cold from the device
3133  * they handle.  It also updates upstream PCI bridge PM capabilities
3134  * accordingly.
3135  */
3136 void pci_d3cold_enable(struct pci_dev *dev)
3137 {
3138         if (dev->no_d3cold) {
3139                 dev->no_d3cold = false;
3140                 pci_bridge_d3_update(dev);
3141         }
3142 }
3143 EXPORT_SYMBOL_GPL(pci_d3cold_enable);
3144
3145 /**
3146  * pci_d3cold_disable - Disable D3cold for device
3147  * @dev: PCI device to handle
3148  *
3149  * This function can be used in drivers to disable D3cold from the device
3150  * they handle.  It also updates upstream PCI bridge PM capabilities
3151  * accordingly.
3152  */
3153 void pci_d3cold_disable(struct pci_dev *dev)
3154 {
3155         if (!dev->no_d3cold) {
3156                 dev->no_d3cold = true;
3157                 pci_bridge_d3_update(dev);
3158         }
3159 }
3160 EXPORT_SYMBOL_GPL(pci_d3cold_disable);
3161
3162 /**
3163  * pci_pm_init - Initialize PM functions of given PCI device
3164  * @dev: PCI device to handle.
3165  */
3166 void pci_pm_init(struct pci_dev *dev)
3167 {
3168         int pm;
3169         u16 status;
3170         u16 pmc;
3171
3172         pm_runtime_forbid(&dev->dev);
3173         pm_runtime_set_active(&dev->dev);
3174         pm_runtime_enable(&dev->dev);
3175         device_enable_async_suspend(&dev->dev);
3176         dev->wakeup_prepared = false;
3177
3178         dev->pm_cap = 0;
3179         dev->pme_support = 0;
3180
3181         /* find PCI PM capability in list */
3182         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
3183         if (!pm)
3184                 return;
3185         /* Check device's ability to generate PME# */
3186         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
3187
3188         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
3189                 pci_err(dev, "unsupported PM cap regs version (%u)\n",
3190                         pmc & PCI_PM_CAP_VER_MASK);
3191                 return;
3192         }
3193
3194         dev->pm_cap = pm;
3195         dev->d3hot_delay = PCI_PM_D3HOT_WAIT;
3196         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
3197         dev->bridge_d3 = pci_bridge_d3_possible(dev);
3198         dev->d3cold_allowed = true;
3199
3200         dev->d1_support = false;
3201         dev->d2_support = false;
3202         if (!pci_no_d1d2(dev)) {
3203                 if (pmc & PCI_PM_CAP_D1)
3204                         dev->d1_support = true;
3205                 if (pmc & PCI_PM_CAP_D2)
3206                         dev->d2_support = true;
3207
3208                 if (dev->d1_support || dev->d2_support)
3209                         pci_info(dev, "supports%s%s\n",
3210                                    dev->d1_support ? " D1" : "",
3211                                    dev->d2_support ? " D2" : "");
3212         }
3213
3214         pmc &= PCI_PM_CAP_PME_MASK;
3215         if (pmc) {
3216                 pci_info(dev, "PME# supported from%s%s%s%s%s\n",
3217                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
3218                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
3219                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
3220                          (pmc & PCI_PM_CAP_PME_D3hot) ? " D3hot" : "",
3221                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
3222                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
3223                 dev->pme_poll = true;
3224                 /*
3225                  * Make device's PM flags reflect the wake-up capability, but
3226                  * let the user space enable it to wake up the system as needed.
3227                  */
3228                 device_set_wakeup_capable(&dev->dev, true);
3229                 /* Disable the PME# generation functionality */
3230                 pci_pme_active(dev, false);
3231         }
3232
3233         pci_read_config_word(dev, PCI_STATUS, &status);
3234         if (status & PCI_STATUS_IMM_READY)
3235                 dev->imm_ready = 1;
3236 }
3237
3238 static unsigned long pci_ea_flags(struct pci_dev *dev, u8 prop)
3239 {
3240         unsigned long flags = IORESOURCE_PCI_FIXED | IORESOURCE_PCI_EA_BEI;
3241
3242         switch (prop) {
3243         case PCI_EA_P_MEM:
3244         case PCI_EA_P_VF_MEM:
3245                 flags |= IORESOURCE_MEM;
3246                 break;
3247         case PCI_EA_P_MEM_PREFETCH:
3248         case PCI_EA_P_VF_MEM_PREFETCH:
3249                 flags |= IORESOURCE_MEM | IORESOURCE_PREFETCH;
3250                 break;
3251         case PCI_EA_P_IO:
3252                 flags |= IORESOURCE_IO;
3253                 break;
3254         default:
3255                 return 0;
3256         }
3257
3258         return flags;
3259 }
3260
3261 static struct resource *pci_ea_get_resource(struct pci_dev *dev, u8 bei,
3262                                             u8 prop)
3263 {
3264         if (bei <= PCI_EA_BEI_BAR5 && prop <= PCI_EA_P_IO)
3265                 return &dev->resource[bei];
3266 #ifdef CONFIG_PCI_IOV
3267         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5 &&
3268                  (prop == PCI_EA_P_VF_MEM || prop == PCI_EA_P_VF_MEM_PREFETCH))
3269                 return &dev->resource[PCI_IOV_RESOURCES +
3270                                       bei - PCI_EA_BEI_VF_BAR0];
3271 #endif
3272         else if (bei == PCI_EA_BEI_ROM)
3273                 return &dev->resource[PCI_ROM_RESOURCE];
3274         else
3275                 return NULL;
3276 }
3277
3278 /* Read an Enhanced Allocation (EA) entry */
3279 static int pci_ea_read(struct pci_dev *dev, int offset)
3280 {
3281         struct resource *res;
3282         int ent_size, ent_offset = offset;
3283         resource_size_t start, end;
3284         unsigned long flags;
3285         u32 dw0, bei, base, max_offset;
3286         u8 prop;
3287         bool support_64 = (sizeof(resource_size_t) >= 8);
3288
3289         pci_read_config_dword(dev, ent_offset, &dw0);
3290         ent_offset += 4;
3291
3292         /* Entry size field indicates DWORDs after 1st */
3293         ent_size = ((dw0 & PCI_EA_ES) + 1) << 2;
3294
3295         if (!(dw0 & PCI_EA_ENABLE)) /* Entry not enabled */
3296                 goto out;
3297
3298         bei = (dw0 & PCI_EA_BEI) >> 4;
3299         prop = (dw0 & PCI_EA_PP) >> 8;
3300
3301         /*
3302          * If the Property is in the reserved range, try the Secondary
3303          * Property instead.
3304          */
3305         if (prop > PCI_EA_P_BRIDGE_IO && prop < PCI_EA_P_MEM_RESERVED)
3306                 prop = (dw0 & PCI_EA_SP) >> 16;
3307         if (prop > PCI_EA_P_BRIDGE_IO)
3308                 goto out;
3309
3310         res = pci_ea_get_resource(dev, bei, prop);
3311         if (!res) {
3312                 pci_err(dev, "Unsupported EA entry BEI: %u\n", bei);
3313                 goto out;
3314         }
3315
3316         flags = pci_ea_flags(dev, prop);
3317         if (!flags) {
3318                 pci_err(dev, "Unsupported EA properties: %#x\n", prop);
3319                 goto out;
3320         }
3321
3322         /* Read Base */
3323         pci_read_config_dword(dev, ent_offset, &base);
3324         start = (base & PCI_EA_FIELD_MASK);
3325         ent_offset += 4;
3326
3327         /* Read MaxOffset */
3328         pci_read_config_dword(dev, ent_offset, &max_offset);
3329         ent_offset += 4;
3330
3331         /* Read Base MSBs (if 64-bit entry) */
3332         if (base & PCI_EA_IS_64) {
3333                 u32 base_upper;
3334
3335                 pci_read_config_dword(dev, ent_offset, &base_upper);
3336                 ent_offset += 4;
3337
3338                 flags |= IORESOURCE_MEM_64;
3339
3340                 /* entry starts above 32-bit boundary, can't use */
3341                 if (!support_64 && base_upper)
3342                         goto out;
3343
3344                 if (support_64)
3345                         start |= ((u64)base_upper << 32);
3346         }
3347
3348         end = start + (max_offset | 0x03);
3349
3350         /* Read MaxOffset MSBs (if 64-bit entry) */
3351         if (max_offset & PCI_EA_IS_64) {
3352                 u32 max_offset_upper;
3353
3354                 pci_read_config_dword(dev, ent_offset, &max_offset_upper);
3355                 ent_offset += 4;
3356
3357                 flags |= IORESOURCE_MEM_64;
3358
3359                 /* entry too big, can't use */
3360                 if (!support_64 && max_offset_upper)
3361                         goto out;
3362
3363                 if (support_64)
3364                         end += ((u64)max_offset_upper << 32);
3365         }
3366
3367         if (end < start) {
3368                 pci_err(dev, "EA Entry crosses address boundary\n");
3369                 goto out;
3370         }
3371
3372         if (ent_size != ent_offset - offset) {
3373                 pci_err(dev, "EA Entry Size (%d) does not match length read (%d)\n",
3374                         ent_size, ent_offset - offset);
3375                 goto out;
3376         }
3377
3378         res->name = pci_name(dev);
3379         res->start = start;
3380         res->end = end;
3381         res->flags = flags;
3382
3383         if (bei <= PCI_EA_BEI_BAR5)
3384                 pci_info(dev, "BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3385                            bei, res, prop);
3386         else if (bei == PCI_EA_BEI_ROM)
3387                 pci_info(dev, "ROM: %pR (from Enhanced Allocation, properties %#02x)\n",
3388                            res, prop);
3389         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5)
3390                 pci_info(dev, "VF BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3391                            bei - PCI_EA_BEI_VF_BAR0, res, prop);
3392         else
3393                 pci_info(dev, "BEI %d res: %pR (from Enhanced Allocation, properties %#02x)\n",
3394                            bei, res, prop);
3395
3396 out:
3397         return offset + ent_size;
3398 }
3399
3400 /* Enhanced Allocation Initialization */
3401 void pci_ea_init(struct pci_dev *dev)
3402 {
3403         int ea;
3404         u8 num_ent;
3405         int offset;
3406         int i;
3407
3408         /* find PCI EA capability in list */
3409         ea = pci_find_capability(dev, PCI_CAP_ID_EA);
3410         if (!ea)
3411                 return;
3412
3413         /* determine the number of entries */
3414         pci_bus_read_config_byte(dev->bus, dev->devfn, ea + PCI_EA_NUM_ENT,
3415                                         &num_ent);
3416         num_ent &= PCI_EA_NUM_ENT_MASK;
3417
3418         offset = ea + PCI_EA_FIRST_ENT;
3419
3420         /* Skip DWORD 2 for type 1 functions */
3421         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE)
3422                 offset += 4;
3423
3424         /* parse each EA entry */
3425         for (i = 0; i < num_ent; ++i)
3426                 offset = pci_ea_read(dev, offset);
3427 }
3428
3429 static void pci_add_saved_cap(struct pci_dev *pci_dev,
3430         struct pci_cap_saved_state *new_cap)
3431 {
3432         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
3433 }
3434
3435 /**
3436  * _pci_add_cap_save_buffer - allocate buffer for saving given
3437  *                            capability registers
3438  * @dev: the PCI device
3439  * @cap: the capability to allocate the buffer for
3440  * @extended: Standard or Extended capability ID
3441  * @size: requested size of the buffer
3442  */
3443 static int _pci_add_cap_save_buffer(struct pci_dev *dev, u16 cap,
3444                                     bool extended, unsigned int size)
3445 {
3446         int pos;
3447         struct pci_cap_saved_state *save_state;
3448
3449         if (extended)
3450                 pos = pci_find_ext_capability(dev, cap);
3451         else
3452                 pos = pci_find_capability(dev, cap);
3453
3454         if (!pos)
3455                 return 0;
3456
3457         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
3458         if (!save_state)
3459                 return -ENOMEM;
3460
3461         save_state->cap.cap_nr = cap;
3462         save_state->cap.cap_extended = extended;
3463         save_state->cap.size = size;
3464         pci_add_saved_cap(dev, save_state);
3465
3466         return 0;
3467 }
3468
3469 int pci_add_cap_save_buffer(struct pci_dev *dev, char cap, unsigned int size)
3470 {
3471         return _pci_add_cap_save_buffer(dev, cap, false, size);
3472 }
3473
3474 int pci_add_ext_cap_save_buffer(struct pci_dev *dev, u16 cap, unsigned int size)
3475 {
3476         return _pci_add_cap_save_buffer(dev, cap, true, size);
3477 }
3478
3479 /**
3480  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
3481  * @dev: the PCI device
3482  */
3483 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
3484 {
3485         int error;
3486
3487         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
3488                                         PCI_EXP_SAVE_REGS * sizeof(u16));
3489         if (error)
3490                 pci_err(dev, "unable to preallocate PCI Express save buffer\n");
3491
3492         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
3493         if (error)
3494                 pci_err(dev, "unable to preallocate PCI-X save buffer\n");
3495
3496         error = pci_add_ext_cap_save_buffer(dev, PCI_EXT_CAP_ID_LTR,
3497                                             2 * sizeof(u16));
3498         if (error)
3499                 pci_err(dev, "unable to allocate suspend buffer for LTR\n");
3500
3501         pci_allocate_vc_save_buffers(dev);
3502 }
3503
3504 void pci_free_cap_save_buffers(struct pci_dev *dev)
3505 {
3506         struct pci_cap_saved_state *tmp;
3507         struct hlist_node *n;
3508
3509         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
3510                 kfree(tmp);
3511 }
3512
3513 /**
3514  * pci_configure_ari - enable or disable ARI forwarding
3515  * @dev: the PCI device
3516  *
3517  * If @dev and its upstream bridge both support ARI, enable ARI in the
3518  * bridge.  Otherwise, disable ARI in the bridge.
3519  */
3520 void pci_configure_ari(struct pci_dev *dev)
3521 {
3522         u32 cap;
3523         struct pci_dev *bridge;
3524
3525         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
3526                 return;
3527
3528         bridge = dev->bus->self;
3529         if (!bridge)
3530                 return;
3531
3532         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3533         if (!(cap & PCI_EXP_DEVCAP2_ARI))
3534                 return;
3535
3536         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
3537                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
3538                                          PCI_EXP_DEVCTL2_ARI);
3539                 bridge->ari_enabled = 1;
3540         } else {
3541                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
3542                                            PCI_EXP_DEVCTL2_ARI);
3543                 bridge->ari_enabled = 0;
3544         }
3545 }
3546
3547 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
3548 {
3549         int pos;
3550         u16 cap, ctrl;
3551
3552         pos = pdev->acs_cap;
3553         if (!pos)
3554                 return false;
3555
3556         /*
3557          * Except for egress control, capabilities are either required
3558          * or only required if controllable.  Features missing from the
3559          * capability field can therefore be assumed as hard-wired enabled.
3560          */
3561         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
3562         acs_flags &= (cap | PCI_ACS_EC);
3563
3564         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
3565         return (ctrl & acs_flags) == acs_flags;
3566 }
3567
3568 /**
3569  * pci_acs_enabled - test ACS against required flags for a given device
3570  * @pdev: device to test
3571  * @acs_flags: required PCI ACS flags
3572  *
3573  * Return true if the device supports the provided flags.  Automatically
3574  * filters out flags that are not implemented on multifunction devices.
3575  *
3576  * Note that this interface checks the effective ACS capabilities of the
3577  * device rather than the actual capabilities.  For instance, most single
3578  * function endpoints are not required to support ACS because they have no
3579  * opportunity for peer-to-peer access.  We therefore return 'true'
3580  * regardless of whether the device exposes an ACS capability.  This makes
3581  * it much easier for callers of this function to ignore the actual type
3582  * or topology of the device when testing ACS support.
3583  */
3584 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
3585 {
3586         int ret;
3587
3588         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
3589         if (ret >= 0)
3590                 return ret > 0;
3591
3592         /*
3593          * Conventional PCI and PCI-X devices never support ACS, either
3594          * effectively or actually.  The shared bus topology implies that
3595          * any device on the bus can receive or snoop DMA.
3596          */
3597         if (!pci_is_pcie(pdev))
3598                 return false;
3599
3600         switch (pci_pcie_type(pdev)) {
3601         /*
3602          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
3603          * but since their primary interface is PCI/X, we conservatively
3604          * handle them as we would a non-PCIe device.
3605          */
3606         case PCI_EXP_TYPE_PCIE_BRIDGE:
3607         /*
3608          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
3609          * applicable... must never implement an ACS Extended Capability...".
3610          * This seems arbitrary, but we take a conservative interpretation
3611          * of this statement.
3612          */
3613         case PCI_EXP_TYPE_PCI_BRIDGE:
3614         case PCI_EXP_TYPE_RC_EC:
3615                 return false;
3616         /*
3617          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
3618          * implement ACS in order to indicate their peer-to-peer capabilities,
3619          * regardless of whether they are single- or multi-function devices.
3620          */
3621         case PCI_EXP_TYPE_DOWNSTREAM:
3622         case PCI_EXP_TYPE_ROOT_PORT:
3623                 return pci_acs_flags_enabled(pdev, acs_flags);
3624         /*
3625          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
3626          * implemented by the remaining PCIe types to indicate peer-to-peer
3627          * capabilities, but only when they are part of a multifunction
3628          * device.  The footnote for section 6.12 indicates the specific
3629          * PCIe types included here.
3630          */
3631         case PCI_EXP_TYPE_ENDPOINT:
3632         case PCI_EXP_TYPE_UPSTREAM:
3633         case PCI_EXP_TYPE_LEG_END:
3634         case PCI_EXP_TYPE_RC_END:
3635                 if (!pdev->multifunction)
3636                         break;
3637
3638                 return pci_acs_flags_enabled(pdev, acs_flags);
3639         }
3640
3641         /*
3642          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilities are applicable
3643          * to single function devices with the exception of downstream ports.
3644          */
3645         return true;
3646 }
3647
3648 /**
3649  * pci_acs_path_enabled - test ACS flags from start to end in a hierarchy
3650  * @start: starting downstream device
3651  * @end: ending upstream device or NULL to search to the root bus
3652  * @acs_flags: required flags
3653  *
3654  * Walk up a device tree from start to end testing PCI ACS support.  If
3655  * any step along the way does not support the required flags, return false.
3656  */
3657 bool pci_acs_path_enabled(struct pci_dev *start,
3658                           struct pci_dev *end, u16 acs_flags)
3659 {
3660         struct pci_dev *pdev, *parent = start;
3661
3662         do {
3663                 pdev = parent;
3664
3665                 if (!pci_acs_enabled(pdev, acs_flags))
3666                         return false;
3667
3668                 if (pci_is_root_bus(pdev->bus))
3669                         return (end == NULL);
3670
3671                 parent = pdev->bus->self;
3672         } while (pdev != end);
3673
3674         return true;
3675 }
3676
3677 /**
3678  * pci_acs_init - Initialize ACS if hardware supports it
3679  * @dev: the PCI device
3680  */
3681 void pci_acs_init(struct pci_dev *dev)
3682 {
3683         dev->acs_cap = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
3684
3685         /*
3686          * Attempt to enable ACS regardless of capability because some Root
3687          * Ports (e.g. those quirked with *_intel_pch_acs_*) do not have
3688          * the standard ACS capability but still support ACS via those
3689          * quirks.
3690          */
3691         pci_enable_acs(dev);
3692 }
3693
3694 /**
3695  * pci_rebar_find_pos - find position of resize ctrl reg for BAR
3696  * @pdev: PCI device
3697  * @bar: BAR to find
3698  *
3699  * Helper to find the position of the ctrl register for a BAR.
3700  * Returns -ENOTSUPP if resizable BARs are not supported at all.
3701  * Returns -ENOENT if no ctrl register for the BAR could be found.
3702  */
3703 static int pci_rebar_find_pos(struct pci_dev *pdev, int bar)
3704 {
3705         unsigned int pos, nbars, i;
3706         u32 ctrl;
3707
3708         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
3709         if (!pos)
3710                 return -ENOTSUPP;
3711
3712         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3713         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
3714                     PCI_REBAR_CTRL_NBAR_SHIFT;
3715
3716         for (i = 0; i < nbars; i++, pos += 8) {
3717                 int bar_idx;
3718
3719                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3720                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
3721                 if (bar_idx == bar)
3722                         return pos;
3723         }
3724
3725         return -ENOENT;
3726 }
3727
3728 /**
3729  * pci_rebar_get_possible_sizes - get possible sizes for BAR
3730  * @pdev: PCI device
3731  * @bar: BAR to query
3732  *
3733  * Get the possible sizes of a resizable BAR as bitmask defined in the spec
3734  * (bit 0=1MB, bit 19=512GB). Returns 0 if BAR isn't resizable.
3735  */
3736 u32 pci_rebar_get_possible_sizes(struct pci_dev *pdev, int bar)
3737 {
3738         int pos;
3739         u32 cap;
3740
3741         pos = pci_rebar_find_pos(pdev, bar);
3742         if (pos < 0)
3743                 return 0;
3744
3745         pci_read_config_dword(pdev, pos + PCI_REBAR_CAP, &cap);
3746         cap &= PCI_REBAR_CAP_SIZES;
3747
3748         /* Sapphire RX 5600 XT Pulse has an invalid cap dword for BAR 0 */
3749         if (pdev->vendor == PCI_VENDOR_ID_ATI && pdev->device == 0x731f &&
3750             bar == 0 && cap == 0x7000)
3751                 cap = 0x3f000;
3752
3753         return cap >> 4;
3754 }
3755 EXPORT_SYMBOL(pci_rebar_get_possible_sizes);
3756
3757 /**
3758  * pci_rebar_get_current_size - get the current size of a BAR
3759  * @pdev: PCI device
3760  * @bar: BAR to set size to
3761  *
3762  * Read the size of a BAR from the resizable BAR config.
3763  * Returns size if found or negative error code.
3764  */
3765 int pci_rebar_get_current_size(struct pci_dev *pdev, int bar)
3766 {
3767         int pos;
3768         u32 ctrl;
3769
3770         pos = pci_rebar_find_pos(pdev, bar);
3771         if (pos < 0)
3772                 return pos;
3773
3774         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3775         return (ctrl & PCI_REBAR_CTRL_BAR_SIZE) >> PCI_REBAR_CTRL_BAR_SHIFT;
3776 }
3777
3778 /**
3779  * pci_rebar_set_size - set a new size for a BAR
3780  * @pdev: PCI device
3781  * @bar: BAR to set size to
3782  * @size: new size as defined in the spec (0=1MB, 19=512GB)
3783  *
3784  * Set the new size of a BAR as defined in the spec.
3785  * Returns zero if resizing was successful, error code otherwise.
3786  */
3787 int pci_rebar_set_size(struct pci_dev *pdev, int bar, int size)
3788 {
3789         int pos;
3790         u32 ctrl;
3791
3792         pos = pci_rebar_find_pos(pdev, bar);
3793         if (pos < 0)
3794                 return pos;
3795
3796         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3797         ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
3798         ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
3799         pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
3800         return 0;
3801 }
3802
3803 /**
3804  * pci_enable_atomic_ops_to_root - enable AtomicOp requests to root port
3805  * @dev: the PCI device
3806  * @cap_mask: mask of desired AtomicOp sizes, including one or more of:
3807  *      PCI_EXP_DEVCAP2_ATOMIC_COMP32
3808  *      PCI_EXP_DEVCAP2_ATOMIC_COMP64
3809  *      PCI_EXP_DEVCAP2_ATOMIC_COMP128
3810  *
3811  * Return 0 if all upstream bridges support AtomicOp routing, egress
3812  * blocking is disabled on all upstream ports, and the root port supports
3813  * the requested completion capabilities (32-bit, 64-bit and/or 128-bit
3814  * AtomicOp completion), or negative otherwise.
3815  */
3816 int pci_enable_atomic_ops_to_root(struct pci_dev *dev, u32 cap_mask)
3817 {
3818         struct pci_bus *bus = dev->bus;
3819         struct pci_dev *bridge;
3820         u32 cap, ctl2;
3821
3822         /*
3823          * Per PCIe r5.0, sec 9.3.5.10, the AtomicOp Requester Enable bit
3824          * in Device Control 2 is reserved in VFs and the PF value applies
3825          * to all associated VFs.
3826          */
3827         if (dev->is_virtfn)
3828                 return -EINVAL;
3829
3830         if (!pci_is_pcie(dev))
3831                 return -EINVAL;
3832
3833         /*
3834          * Per PCIe r4.0, sec 6.15, endpoints and root ports may be
3835          * AtomicOp requesters.  For now, we only support endpoints as
3836          * requesters and root ports as completers.  No endpoints as
3837          * completers, and no peer-to-peer.
3838          */
3839
3840         switch (pci_pcie_type(dev)) {
3841         case PCI_EXP_TYPE_ENDPOINT:
3842         case PCI_EXP_TYPE_LEG_END:
3843         case PCI_EXP_TYPE_RC_END:
3844                 break;
3845         default:
3846                 return -EINVAL;
3847         }
3848
3849         while (bus->parent) {
3850                 bridge = bus->self;
3851
3852                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3853
3854                 switch (pci_pcie_type(bridge)) {
3855                 /* Ensure switch ports support AtomicOp routing */
3856                 case PCI_EXP_TYPE_UPSTREAM:
3857                 case PCI_EXP_TYPE_DOWNSTREAM:
3858                         if (!(cap & PCI_EXP_DEVCAP2_ATOMIC_ROUTE))
3859                                 return -EINVAL;
3860                         break;
3861
3862                 /* Ensure root port supports all the sizes we care about */
3863                 case PCI_EXP_TYPE_ROOT_PORT:
3864                         if ((cap & cap_mask) != cap_mask)
3865                                 return -EINVAL;
3866                         break;
3867                 }
3868
3869                 /* Ensure upstream ports don't block AtomicOps on egress */
3870                 if (pci_pcie_type(bridge) == PCI_EXP_TYPE_UPSTREAM) {
3871                         pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2,
3872                                                    &ctl2);
3873                         if (ctl2 & PCI_EXP_DEVCTL2_ATOMIC_EGRESS_BLOCK)
3874                                 return -EINVAL;
3875                 }
3876
3877                 bus = bus->parent;
3878         }
3879
3880         pcie_capability_set_word(dev, PCI_EXP_DEVCTL2,
3881                                  PCI_EXP_DEVCTL2_ATOMIC_REQ);
3882         return 0;
3883 }
3884 EXPORT_SYMBOL(pci_enable_atomic_ops_to_root);
3885
3886 /**
3887  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
3888  * @dev: the PCI device
3889  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
3890  *
3891  * Perform INTx swizzling for a device behind one level of bridge.  This is
3892  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
3893  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
3894  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
3895  * the PCI Express Base Specification, Revision 2.1)
3896  */
3897 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
3898 {
3899         int slot;
3900
3901         if (pci_ari_enabled(dev->bus))
3902                 slot = 0;
3903         else
3904                 slot = PCI_SLOT(dev->devfn);
3905
3906         return (((pin - 1) + slot) % 4) + 1;
3907 }
3908
3909 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
3910 {
3911         u8 pin;
3912
3913         pin = dev->pin;
3914         if (!pin)
3915                 return -1;
3916
3917         while (!pci_is_root_bus(dev->bus)) {
3918                 pin = pci_swizzle_interrupt_pin(dev, pin);
3919                 dev = dev->bus->self;
3920         }
3921         *bridge = dev;
3922         return pin;
3923 }
3924
3925 /**
3926  * pci_common_swizzle - swizzle INTx all the way to root bridge
3927  * @dev: the PCI device
3928  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
3929  *
3930  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
3931  * bridges all the way up to a PCI root bus.
3932  */
3933 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
3934 {
3935         u8 pin = *pinp;
3936
3937         while (!pci_is_root_bus(dev->bus)) {
3938                 pin = pci_swizzle_interrupt_pin(dev, pin);
3939                 dev = dev->bus->self;
3940         }
3941         *pinp = pin;
3942         return PCI_SLOT(dev->devfn);
3943 }
3944 EXPORT_SYMBOL_GPL(pci_common_swizzle);
3945
3946 /**
3947  * pci_release_region - Release a PCI bar
3948  * @pdev: PCI device whose resources were previously reserved by
3949  *        pci_request_region()
3950  * @bar: BAR to release
3951  *
3952  * Releases the PCI I/O and memory resources previously reserved by a
3953  * successful call to pci_request_region().  Call this function only
3954  * after all use of the PCI regions has ceased.
3955  */
3956 void pci_release_region(struct pci_dev *pdev, int bar)
3957 {
3958         struct pci_devres *dr;
3959
3960         if (pci_resource_len(pdev, bar) == 0)
3961                 return;
3962         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
3963                 release_region(pci_resource_start(pdev, bar),
3964                                 pci_resource_len(pdev, bar));
3965         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
3966                 release_mem_region(pci_resource_start(pdev, bar),
3967                                 pci_resource_len(pdev, bar));
3968
3969         dr = find_pci_dr(pdev);
3970         if (dr)
3971                 dr->region_mask &= ~(1 << bar);
3972 }
3973 EXPORT_SYMBOL(pci_release_region);
3974
3975 /**
3976  * __pci_request_region - Reserved PCI I/O and memory resource
3977  * @pdev: PCI device whose resources are to be reserved
3978  * @bar: BAR to be reserved
3979  * @res_name: Name to be associated with resource.
3980  * @exclusive: whether the region access is exclusive or not
3981  *
3982  * Mark the PCI region associated with PCI device @pdev BAR @bar as
3983  * being reserved by owner @res_name.  Do not access any
3984  * address inside the PCI regions unless this call returns
3985  * successfully.
3986  *
3987  * If @exclusive is set, then the region is marked so that userspace
3988  * is explicitly not allowed to map the resource via /dev/mem or
3989  * sysfs MMIO access.
3990  *
3991  * Returns 0 on success, or %EBUSY on error.  A warning
3992  * message is also printed on failure.
3993  */
3994 static int __pci_request_region(struct pci_dev *pdev, int bar,
3995                                 const char *res_name, int exclusive)
3996 {
3997         struct pci_devres *dr;
3998
3999         if (pci_resource_len(pdev, bar) == 0)
4000                 return 0;
4001
4002         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
4003                 if (!request_region(pci_resource_start(pdev, bar),
4004                             pci_resource_len(pdev, bar), res_name))
4005                         goto err_out;
4006         } else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
4007                 if (!__request_mem_region(pci_resource_start(pdev, bar),
4008                                         pci_resource_len(pdev, bar), res_name,
4009                                         exclusive))
4010                         goto err_out;
4011         }
4012
4013         dr = find_pci_dr(pdev);
4014         if (dr)
4015                 dr->region_mask |= 1 << bar;
4016
4017         return 0;
4018
4019 err_out:
4020         pci_warn(pdev, "BAR %d: can't reserve %pR\n", bar,
4021                  &pdev->resource[bar]);
4022         return -EBUSY;
4023 }
4024
4025 /**
4026  * pci_request_region - Reserve PCI I/O and memory resource
4027  * @pdev: PCI device whose resources are to be reserved
4028  * @bar: BAR to be reserved
4029  * @res_name: Name to be associated with resource
4030  *
4031  * Mark the PCI region associated with PCI device @pdev BAR @bar as
4032  * being reserved by owner @res_name.  Do not access any
4033  * address inside the PCI regions unless this call returns
4034  * successfully.
4035  *
4036  * Returns 0 on success, or %EBUSY on error.  A warning
4037  * message is also printed on failure.
4038  */
4039 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
4040 {
4041         return __pci_request_region(pdev, bar, res_name, 0);
4042 }
4043 EXPORT_SYMBOL(pci_request_region);
4044
4045 /**
4046  * pci_release_selected_regions - Release selected PCI I/O and memory resources
4047  * @pdev: PCI device whose resources were previously reserved
4048  * @bars: Bitmask of BARs to be released
4049  *
4050  * Release selected PCI I/O and memory resources previously reserved.
4051  * Call this function only after all use of the PCI regions has ceased.
4052  */
4053 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
4054 {
4055         int i;
4056
4057         for (i = 0; i < PCI_STD_NUM_BARS; i++)
4058                 if (bars & (1 << i))
4059                         pci_release_region(pdev, i);
4060 }
4061 EXPORT_SYMBOL(pci_release_selected_regions);
4062
4063 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
4064                                           const char *res_name, int excl)
4065 {
4066         int i;
4067
4068         for (i = 0; i < PCI_STD_NUM_BARS; i++)
4069                 if (bars & (1 << i))
4070                         if (__pci_request_region(pdev, i, res_name, excl))
4071                                 goto err_out;
4072         return 0;
4073
4074 err_out:
4075         while (--i >= 0)
4076                 if (bars & (1 << i))
4077                         pci_release_region(pdev, i);
4078
4079         return -EBUSY;
4080 }
4081
4082
4083 /**
4084  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
4085  * @pdev: PCI device whose resources are to be reserved
4086  * @bars: Bitmask of BARs to be requested
4087  * @res_name: Name to be associated with resource
4088  */
4089 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
4090                                  const char *res_name)
4091 {
4092         return __pci_request_selected_regions(pdev, bars, res_name, 0);
4093 }
4094 EXPORT_SYMBOL(pci_request_selected_regions);
4095
4096 int pci_request_selected_regions_exclusive(struct pci_dev *pdev, int bars,
4097                                            const char *res_name)
4098 {
4099         return __pci_request_selected_regions(pdev, bars, res_name,
4100                         IORESOURCE_EXCLUSIVE);
4101 }
4102 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
4103
4104 /**
4105  * pci_release_regions - Release reserved PCI I/O and memory resources
4106  * @pdev: PCI device whose resources were previously reserved by
4107  *        pci_request_regions()
4108  *
4109  * Releases all PCI I/O and memory resources previously reserved by a
4110  * successful call to pci_request_regions().  Call this function only
4111  * after all use of the PCI regions has ceased.
4112  */
4113
4114 void pci_release_regions(struct pci_dev *pdev)
4115 {
4116         pci_release_selected_regions(pdev, (1 << PCI_STD_NUM_BARS) - 1);
4117 }
4118 EXPORT_SYMBOL(pci_release_regions);
4119
4120 /**
4121  * pci_request_regions - Reserve PCI I/O and memory resources
4122  * @pdev: PCI device whose resources are to be reserved
4123  * @res_name: Name to be associated with resource.
4124  *
4125  * Mark all PCI regions associated with PCI device @pdev as
4126  * being reserved by owner @res_name.  Do not access any
4127  * address inside the PCI regions unless this call returns
4128  * successfully.
4129  *
4130  * Returns 0 on success, or %EBUSY on error.  A warning
4131  * message is also printed on failure.
4132  */
4133 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
4134 {
4135         return pci_request_selected_regions(pdev,
4136                         ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4137 }
4138 EXPORT_SYMBOL(pci_request_regions);
4139
4140 /**
4141  * pci_request_regions_exclusive - Reserve PCI I/O and memory resources
4142  * @pdev: PCI device whose resources are to be reserved
4143  * @res_name: Name to be associated with resource.
4144  *
4145  * Mark all PCI regions associated with PCI device @pdev as being reserved
4146  * by owner @res_name.  Do not access any address inside the PCI regions
4147  * unless this call returns successfully.
4148  *
4149  * pci_request_regions_exclusive() will mark the region so that /dev/mem
4150  * and the sysfs MMIO access will not be allowed.
4151  *
4152  * Returns 0 on success, or %EBUSY on error.  A warning message is also
4153  * printed on failure.
4154  */
4155 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
4156 {
4157         return pci_request_selected_regions_exclusive(pdev,
4158                                 ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4159 }
4160 EXPORT_SYMBOL(pci_request_regions_exclusive);
4161
4162 /*
4163  * Record the PCI IO range (expressed as CPU physical address + size).
4164  * Return a negative value if an error has occurred, zero otherwise
4165  */
4166 int pci_register_io_range(struct fwnode_handle *fwnode, phys_addr_t addr,
4167                         resource_size_t size)
4168 {
4169         int ret = 0;
4170 #ifdef PCI_IOBASE
4171         struct logic_pio_hwaddr *range;
4172
4173         if (!size || addr + size < addr)
4174                 return -EINVAL;
4175
4176         range = kzalloc(sizeof(*range), GFP_ATOMIC);
4177         if (!range)
4178                 return -ENOMEM;
4179
4180         range->fwnode = fwnode;
4181         range->size = size;
4182         range->hw_start = addr;
4183         range->flags = LOGIC_PIO_CPU_MMIO;
4184
4185         ret = logic_pio_register_range(range);
4186         if (ret)
4187                 kfree(range);
4188
4189         /* Ignore duplicates due to deferred probing */
4190         if (ret == -EEXIST)
4191                 ret = 0;
4192 #endif
4193
4194         return ret;
4195 }
4196
4197 phys_addr_t pci_pio_to_address(unsigned long pio)
4198 {
4199         phys_addr_t address = (phys_addr_t)OF_BAD_ADDR;
4200
4201 #ifdef PCI_IOBASE
4202         if (pio >= MMIO_UPPER_LIMIT)
4203                 return address;
4204
4205         address = logic_pio_to_hwaddr(pio);
4206 #endif
4207
4208         return address;
4209 }
4210 EXPORT_SYMBOL_GPL(pci_pio_to_address);
4211
4212 unsigned long __weak pci_address_to_pio(phys_addr_t address)
4213 {
4214 #ifdef PCI_IOBASE
4215         return logic_pio_trans_cpuaddr(address);
4216 #else
4217         if (address > IO_SPACE_LIMIT)
4218                 return (unsigned long)-1;
4219
4220         return (unsigned long) address;
4221 #endif
4222 }
4223
4224 /**
4225  * pci_remap_iospace - Remap the memory mapped I/O space
4226  * @res: Resource describing the I/O space
4227  * @phys_addr: physical address of range to be mapped
4228  *
4229  * Remap the memory mapped I/O space described by the @res and the CPU
4230  * physical address @phys_addr into virtual address space.  Only
4231  * architectures that have memory mapped IO functions defined (and the
4232  * PCI_IOBASE value defined) should call this function.
4233  */
4234 #ifndef pci_remap_iospace
4235 int pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr)
4236 {
4237 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4238         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4239
4240         if (!(res->flags & IORESOURCE_IO))
4241                 return -EINVAL;
4242
4243         if (res->end > IO_SPACE_LIMIT)
4244                 return -EINVAL;
4245
4246         return ioremap_page_range(vaddr, vaddr + resource_size(res), phys_addr,
4247                                   pgprot_device(PAGE_KERNEL));
4248 #else
4249         /*
4250          * This architecture does not have memory mapped I/O space,
4251          * so this function should never be called
4252          */
4253         WARN_ONCE(1, "This architecture does not support memory mapped I/O\n");
4254         return -ENODEV;
4255 #endif
4256 }
4257 EXPORT_SYMBOL(pci_remap_iospace);
4258 #endif
4259
4260 /**
4261  * pci_unmap_iospace - Unmap the memory mapped I/O space
4262  * @res: resource to be unmapped
4263  *
4264  * Unmap the CPU virtual address @res from virtual address space.  Only
4265  * architectures that have memory mapped IO functions defined (and the
4266  * PCI_IOBASE value defined) should call this function.
4267  */
4268 void pci_unmap_iospace(struct resource *res)
4269 {
4270 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4271         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4272
4273         vunmap_range(vaddr, vaddr + resource_size(res));
4274 #endif
4275 }
4276 EXPORT_SYMBOL(pci_unmap_iospace);
4277
4278 static void devm_pci_unmap_iospace(struct device *dev, void *ptr)
4279 {
4280         struct resource **res = ptr;
4281
4282         pci_unmap_iospace(*res);
4283 }
4284
4285 /**
4286  * devm_pci_remap_iospace - Managed pci_remap_iospace()
4287  * @dev: Generic device to remap IO address for
4288  * @res: Resource describing the I/O space
4289  * @phys_addr: physical address of range to be mapped
4290  *
4291  * Managed pci_remap_iospace().  Map is automatically unmapped on driver
4292  * detach.
4293  */
4294 int devm_pci_remap_iospace(struct device *dev, const struct resource *res,
4295                            phys_addr_t phys_addr)
4296 {
4297         const struct resource **ptr;
4298         int error;
4299
4300         ptr = devres_alloc(devm_pci_unmap_iospace, sizeof(*ptr), GFP_KERNEL);
4301         if (!ptr)
4302                 return -ENOMEM;
4303
4304         error = pci_remap_iospace(res, phys_addr);
4305         if (error) {
4306                 devres_free(ptr);
4307         } else  {
4308                 *ptr = res;
4309                 devres_add(dev, ptr);
4310         }
4311
4312         return error;
4313 }
4314 EXPORT_SYMBOL(devm_pci_remap_iospace);
4315
4316 /**
4317  * devm_pci_remap_cfgspace - Managed pci_remap_cfgspace()
4318  * @dev: Generic device to remap IO address for
4319  * @offset: Resource address to map
4320  * @size: Size of map
4321  *
4322  * Managed pci_remap_cfgspace().  Map is automatically unmapped on driver
4323  * detach.
4324  */
4325 void __iomem *devm_pci_remap_cfgspace(struct device *dev,
4326                                       resource_size_t offset,
4327                                       resource_size_t size)
4328 {
4329         void __iomem **ptr, *addr;
4330
4331         ptr = devres_alloc(devm_ioremap_release, sizeof(*ptr), GFP_KERNEL);
4332         if (!ptr)
4333                 return NULL;
4334
4335         addr = pci_remap_cfgspace(offset, size);
4336         if (addr) {
4337                 *ptr = addr;
4338                 devres_add(dev, ptr);
4339         } else
4340                 devres_free(ptr);
4341
4342         return addr;
4343 }
4344 EXPORT_SYMBOL(devm_pci_remap_cfgspace);
4345
4346 /**
4347  * devm_pci_remap_cfg_resource - check, request region and ioremap cfg resource
4348  * @dev: generic device to handle the resource for
4349  * @res: configuration space resource to be handled
4350  *
4351  * Checks that a resource is a valid memory region, requests the memory
4352  * region and ioremaps with pci_remap_cfgspace() API that ensures the
4353  * proper PCI configuration space memory attributes are guaranteed.
4354  *
4355  * All operations are managed and will be undone on driver detach.
4356  *
4357  * Returns a pointer to the remapped memory or an ERR_PTR() encoded error code
4358  * on failure. Usage example::
4359  *
4360  *      res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
4361  *      base = devm_pci_remap_cfg_resource(&pdev->dev, res);
4362  *      if (IS_ERR(base))
4363  *              return PTR_ERR(base);
4364  */
4365 void __iomem *devm_pci_remap_cfg_resource(struct device *dev,
4366                                           struct resource *res)
4367 {
4368         resource_size_t size;
4369         const char *name;
4370         void __iomem *dest_ptr;
4371
4372         BUG_ON(!dev);
4373
4374         if (!res || resource_type(res) != IORESOURCE_MEM) {
4375                 dev_err(dev, "invalid resource\n");
4376                 return IOMEM_ERR_PTR(-EINVAL);
4377         }
4378
4379         size = resource_size(res);
4380
4381         if (res->name)
4382                 name = devm_kasprintf(dev, GFP_KERNEL, "%s %s", dev_name(dev),
4383                                       res->name);
4384         else
4385                 name = devm_kstrdup(dev, dev_name(dev), GFP_KERNEL);
4386         if (!name)
4387                 return IOMEM_ERR_PTR(-ENOMEM);
4388
4389         if (!devm_request_mem_region(dev, res->start, size, name)) {
4390                 dev_err(dev, "can't request region for resource %pR\n", res);
4391                 return IOMEM_ERR_PTR(-EBUSY);
4392         }
4393
4394         dest_ptr = devm_pci_remap_cfgspace(dev, res->start, size);
4395         if (!dest_ptr) {
4396                 dev_err(dev, "ioremap failed for resource %pR\n", res);
4397                 devm_release_mem_region(dev, res->start, size);
4398                 dest_ptr = IOMEM_ERR_PTR(-ENOMEM);
4399         }
4400
4401         return dest_ptr;
4402 }
4403 EXPORT_SYMBOL(devm_pci_remap_cfg_resource);
4404
4405 static void __pci_set_master(struct pci_dev *dev, bool enable)
4406 {
4407         u16 old_cmd, cmd;
4408
4409         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
4410         if (enable)
4411                 cmd = old_cmd | PCI_COMMAND_MASTER;
4412         else
4413                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
4414         if (cmd != old_cmd) {
4415                 pci_dbg(dev, "%s bus mastering\n",
4416                         enable ? "enabling" : "disabling");
4417                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4418         }
4419         dev->is_busmaster = enable;
4420 }
4421
4422 /**
4423  * pcibios_setup - process "pci=" kernel boot arguments
4424  * @str: string used to pass in "pci=" kernel boot arguments
4425  *
4426  * Process kernel boot arguments.  This is the default implementation.
4427  * Architecture specific implementations can override this as necessary.
4428  */
4429 char * __weak __init pcibios_setup(char *str)
4430 {
4431         return str;
4432 }
4433
4434 /**
4435  * pcibios_set_master - enable PCI bus-mastering for device dev
4436  * @dev: the PCI device to enable
4437  *
4438  * Enables PCI bus-mastering for the device.  This is the default
4439  * implementation.  Architecture specific implementations can override
4440  * this if necessary.
4441  */
4442 void __weak pcibios_set_master(struct pci_dev *dev)
4443 {
4444         u8 lat;
4445
4446         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
4447         if (pci_is_pcie(dev))
4448                 return;
4449
4450         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
4451         if (lat < 16)
4452                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
4453         else if (lat > pcibios_max_latency)
4454                 lat = pcibios_max_latency;
4455         else
4456                 return;
4457
4458         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
4459 }
4460
4461 /**
4462  * pci_set_master - enables bus-mastering for device dev
4463  * @dev: the PCI device to enable
4464  *
4465  * Enables bus-mastering on the device and calls pcibios_set_master()
4466  * to do the needed arch specific settings.
4467  */
4468 void pci_set_master(struct pci_dev *dev)
4469 {
4470         __pci_set_master(dev, true);
4471         pcibios_set_master(dev);
4472 }
4473 EXPORT_SYMBOL(pci_set_master);
4474
4475 /**
4476  * pci_clear_master - disables bus-mastering for device dev
4477  * @dev: the PCI device to disable
4478  */
4479 void pci_clear_master(struct pci_dev *dev)
4480 {
4481         __pci_set_master(dev, false);
4482 }
4483 EXPORT_SYMBOL(pci_clear_master);
4484
4485 /**
4486  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
4487  * @dev: the PCI device for which MWI is to be enabled
4488  *
4489  * Helper function for pci_set_mwi.
4490  * Originally copied from drivers/net/acenic.c.
4491  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
4492  *
4493  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4494  */
4495 int pci_set_cacheline_size(struct pci_dev *dev)
4496 {
4497         u8 cacheline_size;
4498
4499         if (!pci_cache_line_size)
4500                 return -EINVAL;
4501
4502         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
4503            equal to or multiple of the right value. */
4504         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4505         if (cacheline_size >= pci_cache_line_size &&
4506             (cacheline_size % pci_cache_line_size) == 0)
4507                 return 0;
4508
4509         /* Write the correct value. */
4510         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
4511         /* Read it back. */
4512         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4513         if (cacheline_size == pci_cache_line_size)
4514                 return 0;
4515
4516         pci_dbg(dev, "cache line size of %d is not supported\n",
4517                    pci_cache_line_size << 2);
4518
4519         return -EINVAL;
4520 }
4521 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
4522
4523 /**
4524  * pci_set_mwi - enables memory-write-invalidate PCI transaction
4525  * @dev: the PCI device for which MWI is enabled
4526  *
4527  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4528  *
4529  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4530  */
4531 int pci_set_mwi(struct pci_dev *dev)
4532 {
4533 #ifdef PCI_DISABLE_MWI
4534         return 0;
4535 #else
4536         int rc;
4537         u16 cmd;
4538
4539         rc = pci_set_cacheline_size(dev);
4540         if (rc)
4541                 return rc;
4542
4543         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4544         if (!(cmd & PCI_COMMAND_INVALIDATE)) {
4545                 pci_dbg(dev, "enabling Mem-Wr-Inval\n");
4546                 cmd |= PCI_COMMAND_INVALIDATE;
4547                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4548         }
4549         return 0;
4550 #endif
4551 }
4552 EXPORT_SYMBOL(pci_set_mwi);
4553
4554 /**
4555  * pcim_set_mwi - a device-managed pci_set_mwi()
4556  * @dev: the PCI device for which MWI is enabled
4557  *
4558  * Managed pci_set_mwi().
4559  *
4560  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4561  */
4562 int pcim_set_mwi(struct pci_dev *dev)
4563 {
4564         struct pci_devres *dr;
4565
4566         dr = find_pci_dr(dev);
4567         if (!dr)
4568                 return -ENOMEM;
4569
4570         dr->mwi = 1;
4571         return pci_set_mwi(dev);
4572 }
4573 EXPORT_SYMBOL(pcim_set_mwi);
4574
4575 /**
4576  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
4577  * @dev: the PCI device for which MWI is enabled
4578  *
4579  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4580  * Callers are not required to check the return value.
4581  *
4582  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4583  */
4584 int pci_try_set_mwi(struct pci_dev *dev)
4585 {
4586 #ifdef PCI_DISABLE_MWI
4587         return 0;
4588 #else
4589         return pci_set_mwi(dev);
4590 #endif
4591 }
4592 EXPORT_SYMBOL(pci_try_set_mwi);
4593
4594 /**
4595  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
4596  * @dev: the PCI device to disable
4597  *
4598  * Disables PCI Memory-Write-Invalidate transaction on the device
4599  */
4600 void pci_clear_mwi(struct pci_dev *dev)
4601 {
4602 #ifndef PCI_DISABLE_MWI
4603         u16 cmd;
4604
4605         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4606         if (cmd & PCI_COMMAND_INVALIDATE) {
4607                 cmd &= ~PCI_COMMAND_INVALIDATE;
4608                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4609         }
4610 #endif
4611 }
4612 EXPORT_SYMBOL(pci_clear_mwi);
4613
4614 /**
4615  * pci_disable_parity - disable parity checking for device
4616  * @dev: the PCI device to operate on
4617  *
4618  * Disable parity checking for device @dev
4619  */
4620 void pci_disable_parity(struct pci_dev *dev)
4621 {
4622         u16 cmd;
4623
4624         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4625         if (cmd & PCI_COMMAND_PARITY) {
4626                 cmd &= ~PCI_COMMAND_PARITY;
4627                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4628         }
4629 }
4630
4631 /**
4632  * pci_intx - enables/disables PCI INTx for device dev
4633  * @pdev: the PCI device to operate on
4634  * @enable: boolean: whether to enable or disable PCI INTx
4635  *
4636  * Enables/disables PCI INTx for device @pdev
4637  */
4638 void pci_intx(struct pci_dev *pdev, int enable)
4639 {
4640         u16 pci_command, new;
4641
4642         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
4643
4644         if (enable)
4645                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
4646         else
4647                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
4648
4649         if (new != pci_command) {
4650                 struct pci_devres *dr;
4651
4652                 pci_write_config_word(pdev, PCI_COMMAND, new);
4653
4654                 dr = find_pci_dr(pdev);
4655                 if (dr && !dr->restore_intx) {
4656                         dr->restore_intx = 1;
4657                         dr->orig_intx = !enable;
4658                 }
4659         }
4660 }
4661 EXPORT_SYMBOL_GPL(pci_intx);
4662
4663 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
4664 {
4665         struct pci_bus *bus = dev->bus;
4666         bool mask_updated = true;
4667         u32 cmd_status_dword;
4668         u16 origcmd, newcmd;
4669         unsigned long flags;
4670         bool irq_pending;
4671
4672         /*
4673          * We do a single dword read to retrieve both command and status.
4674          * Document assumptions that make this possible.
4675          */
4676         BUILD_BUG_ON(PCI_COMMAND % 4);
4677         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
4678
4679         raw_spin_lock_irqsave(&pci_lock, flags);
4680
4681         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
4682
4683         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
4684
4685         /*
4686          * Check interrupt status register to see whether our device
4687          * triggered the interrupt (when masking) or the next IRQ is
4688          * already pending (when unmasking).
4689          */
4690         if (mask != irq_pending) {
4691                 mask_updated = false;
4692                 goto done;
4693         }
4694
4695         origcmd = cmd_status_dword;
4696         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
4697         if (mask)
4698                 newcmd |= PCI_COMMAND_INTX_DISABLE;
4699         if (newcmd != origcmd)
4700                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
4701
4702 done:
4703         raw_spin_unlock_irqrestore(&pci_lock, flags);
4704
4705         return mask_updated;
4706 }
4707
4708 /**
4709  * pci_check_and_mask_intx - mask INTx on pending interrupt
4710  * @dev: the PCI device to operate on
4711  *
4712  * Check if the device dev has its INTx line asserted, mask it and return
4713  * true in that case. False is returned if no interrupt was pending.
4714  */
4715 bool pci_check_and_mask_intx(struct pci_dev *dev)
4716 {
4717         return pci_check_and_set_intx_mask(dev, true);
4718 }
4719 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
4720
4721 /**
4722  * pci_check_and_unmask_intx - unmask INTx if no interrupt is pending
4723  * @dev: the PCI device to operate on
4724  *
4725  * Check if the device dev has its INTx line asserted, unmask it if not and
4726  * return true. False is returned and the mask remains active if there was
4727  * still an interrupt pending.
4728  */
4729 bool pci_check_and_unmask_intx(struct pci_dev *dev)
4730 {
4731         return pci_check_and_set_intx_mask(dev, false);
4732 }
4733 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
4734
4735 /**
4736  * pci_wait_for_pending_transaction - wait for pending transaction
4737  * @dev: the PCI device to operate on
4738  *
4739  * Return 0 if transaction is pending 1 otherwise.
4740  */
4741 int pci_wait_for_pending_transaction(struct pci_dev *dev)
4742 {
4743         if (!pci_is_pcie(dev))
4744                 return 1;
4745
4746         return pci_wait_for_pending(dev, pci_pcie_cap(dev) + PCI_EXP_DEVSTA,
4747                                     PCI_EXP_DEVSTA_TRPND);
4748 }
4749 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
4750
4751 /**
4752  * pcie_flr - initiate a PCIe function level reset
4753  * @dev: device to reset
4754  *
4755  * Initiate a function level reset unconditionally on @dev without
4756  * checking any flags and DEVCAP
4757  */
4758 int pcie_flr(struct pci_dev *dev)
4759 {
4760         if (!pci_wait_for_pending_transaction(dev))
4761                 pci_err(dev, "timed out waiting for pending transaction; performing function level reset anyway\n");
4762
4763         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
4764
4765         if (dev->imm_ready)
4766                 return 0;
4767
4768         /*
4769          * Per PCIe r4.0, sec 6.6.2, a device must complete an FLR within
4770          * 100ms, but may silently discard requests while the FLR is in
4771          * progress.  Wait 100ms before trying to access the device.
4772          */
4773         msleep(100);
4774
4775         return pci_dev_wait(dev, "FLR", PCIE_RESET_READY_POLL_MS);
4776 }
4777 EXPORT_SYMBOL_GPL(pcie_flr);
4778
4779 /**
4780  * pcie_reset_flr - initiate a PCIe function level reset
4781  * @dev: device to reset
4782  * @probe: if true, return 0 if device can be reset this way
4783  *
4784  * Initiate a function level reset on @dev.
4785  */
4786 int pcie_reset_flr(struct pci_dev *dev, bool probe)
4787 {
4788         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4789                 return -ENOTTY;
4790
4791         if (!(dev->devcap & PCI_EXP_DEVCAP_FLR))
4792                 return -ENOTTY;
4793
4794         if (probe)
4795                 return 0;
4796
4797         return pcie_flr(dev);
4798 }
4799 EXPORT_SYMBOL_GPL(pcie_reset_flr);
4800
4801 static int pci_af_flr(struct pci_dev *dev, bool probe)
4802 {
4803         int pos;
4804         u8 cap;
4805
4806         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
4807         if (!pos)
4808                 return -ENOTTY;
4809
4810         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4811                 return -ENOTTY;
4812
4813         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
4814         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
4815                 return -ENOTTY;
4816
4817         if (probe)
4818                 return 0;
4819
4820         /*
4821          * Wait for Transaction Pending bit to clear.  A word-aligned test
4822          * is used, so we use the control offset rather than status and shift
4823          * the test bit to match.
4824          */
4825         if (!pci_wait_for_pending(dev, pos + PCI_AF_CTRL,
4826                                  PCI_AF_STATUS_TP << 8))
4827                 pci_err(dev, "timed out waiting for pending transaction; performing AF function level reset anyway\n");
4828
4829         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
4830
4831         if (dev->imm_ready)
4832                 return 0;
4833
4834         /*
4835          * Per Advanced Capabilities for Conventional PCI ECN, 13 April 2006,
4836          * updated 27 July 2006; a device must complete an FLR within
4837          * 100ms, but may silently discard requests while the FLR is in
4838          * progress.  Wait 100ms before trying to access the device.
4839          */
4840         msleep(100);
4841
4842         return pci_dev_wait(dev, "AF_FLR", PCIE_RESET_READY_POLL_MS);
4843 }
4844
4845 /**
4846  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
4847  * @dev: Device to reset.
4848  * @probe: if true, return 0 if the device can be reset this way.
4849  *
4850  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
4851  * unset, it will be reinitialized internally when going from PCI_D3hot to
4852  * PCI_D0.  If that's the case and the device is not in a low-power state
4853  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
4854  *
4855  * NOTE: This causes the caller to sleep for twice the device power transition
4856  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
4857  * by default (i.e. unless the @dev's d3hot_delay field has a different value).
4858  * Moreover, only devices in D0 can be reset by this function.
4859  */
4860 static int pci_pm_reset(struct pci_dev *dev, bool probe)
4861 {
4862         u16 csr;
4863
4864         if (!dev->pm_cap || dev->dev_flags & PCI_DEV_FLAGS_NO_PM_RESET)
4865                 return -ENOTTY;
4866
4867         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
4868         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
4869                 return -ENOTTY;
4870
4871         if (probe)
4872                 return 0;
4873
4874         if (dev->current_state != PCI_D0)
4875                 return -EINVAL;
4876
4877         csr &= ~PCI_PM_CTRL_STATE_MASK;
4878         csr |= PCI_D3hot;
4879         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4880         pci_dev_d3_sleep(dev);
4881
4882         csr &= ~PCI_PM_CTRL_STATE_MASK;
4883         csr |= PCI_D0;
4884         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4885         pci_dev_d3_sleep(dev);
4886
4887         return pci_dev_wait(dev, "PM D3hot->D0", PCIE_RESET_READY_POLL_MS);
4888 }
4889
4890 /**
4891  * pcie_wait_for_link_status - Wait for link status change
4892  * @pdev: Device whose link to wait for.
4893  * @use_lt: Use the LT bit if TRUE, or the DLLLA bit if FALSE.
4894  * @active: Waiting for active or inactive?
4895  *
4896  * Return 0 if successful, or -ETIMEDOUT if status has not changed within
4897  * PCIE_LINK_RETRAIN_TIMEOUT_MS milliseconds.
4898  */
4899 static int pcie_wait_for_link_status(struct pci_dev *pdev,
4900                                      bool use_lt, bool active)
4901 {
4902         u16 lnksta_mask, lnksta_match;
4903         unsigned long end_jiffies;
4904         u16 lnksta;
4905
4906         lnksta_mask = use_lt ? PCI_EXP_LNKSTA_LT : PCI_EXP_LNKSTA_DLLLA;
4907         lnksta_match = active ? lnksta_mask : 0;
4908
4909         end_jiffies = jiffies + msecs_to_jiffies(PCIE_LINK_RETRAIN_TIMEOUT_MS);
4910         do {
4911                 pcie_capability_read_word(pdev, PCI_EXP_LNKSTA, &lnksta);
4912                 if ((lnksta & lnksta_mask) == lnksta_match)
4913                         return 0;
4914                 msleep(1);
4915         } while (time_before(jiffies, end_jiffies));
4916
4917         return -ETIMEDOUT;
4918 }
4919
4920 /**
4921  * pcie_retrain_link - Request a link retrain and wait for it to complete
4922  * @pdev: Device whose link to retrain.
4923  * @use_lt: Use the LT bit if TRUE, or the DLLLA bit if FALSE, for status.
4924  *
4925  * Retrain completion status is retrieved from the Link Status Register
4926  * according to @use_lt.  It is not verified whether the use of the DLLLA
4927  * bit is valid.
4928  *
4929  * Return 0 if successful, or -ETIMEDOUT if training has not completed
4930  * within PCIE_LINK_RETRAIN_TIMEOUT_MS milliseconds.
4931  */
4932 int pcie_retrain_link(struct pci_dev *pdev, bool use_lt)
4933 {
4934         int rc;
4935         u16 lnkctl;
4936
4937         /*
4938          * Ensure the updated LNKCTL parameters are used during link
4939          * training by checking that there is no ongoing link training to
4940          * avoid LTSSM race as recommended in Implementation Note at the
4941          * end of PCIe r6.0.1 sec 7.5.3.7.
4942          */
4943         rc = pcie_wait_for_link_status(pdev, use_lt, !use_lt);
4944         if (rc)
4945                 return rc;
4946
4947         pcie_capability_read_word(pdev, PCI_EXP_LNKCTL, &lnkctl);
4948         lnkctl |= PCI_EXP_LNKCTL_RL;
4949         pcie_capability_write_word(pdev, PCI_EXP_LNKCTL, lnkctl);
4950         if (pdev->clear_retrain_link) {
4951                 /*
4952                  * Due to an erratum in some devices the Retrain Link bit
4953                  * needs to be cleared again manually to allow the link
4954                  * training to succeed.
4955                  */
4956                 lnkctl &= ~PCI_EXP_LNKCTL_RL;
4957                 pcie_capability_write_word(pdev, PCI_EXP_LNKCTL, lnkctl);
4958         }
4959
4960         return pcie_wait_for_link_status(pdev, use_lt, !use_lt);
4961 }
4962
4963 /**
4964  * pcie_wait_for_link_delay - Wait until link is active or inactive
4965  * @pdev: Bridge device
4966  * @active: waiting for active or inactive?
4967  * @delay: Delay to wait after link has become active (in ms)
4968  *
4969  * Use this to wait till link becomes active or inactive.
4970  */
4971 static bool pcie_wait_for_link_delay(struct pci_dev *pdev, bool active,
4972                                      int delay)
4973 {
4974         int rc;
4975
4976         /*
4977          * Some controllers might not implement link active reporting. In this
4978          * case, we wait for 1000 ms + any delay requested by the caller.
4979          */
4980         if (!pdev->link_active_reporting) {
4981                 msleep(PCIE_LINK_RETRAIN_TIMEOUT_MS + delay);
4982                 return true;
4983         }
4984
4985         /*
4986          * PCIe r4.0 sec 6.6.1, a component must enter LTSSM Detect within 20ms,
4987          * after which we should expect an link active if the reset was
4988          * successful. If so, software must wait a minimum 100ms before sending
4989          * configuration requests to devices downstream this port.
4990          *
4991          * If the link fails to activate, either the device was physically
4992          * removed or the link is permanently failed.
4993          */
4994         if (active)
4995                 msleep(20);
4996         rc = pcie_wait_for_link_status(pdev, false, active);
4997         if (active) {
4998                 if (rc)
4999                         rc = pcie_failed_link_retrain(pdev);
5000                 if (rc)
5001                         return false;
5002
5003                 msleep(delay);
5004                 return true;
5005         }
5006
5007         if (rc)
5008                 return false;
5009
5010         return true;
5011 }
5012
5013 /**
5014  * pcie_wait_for_link - Wait until link is active or inactive
5015  * @pdev: Bridge device
5016  * @active: waiting for active or inactive?
5017  *
5018  * Use this to wait till link becomes active or inactive.
5019  */
5020 bool pcie_wait_for_link(struct pci_dev *pdev, bool active)
5021 {
5022         return pcie_wait_for_link_delay(pdev, active, 100);
5023 }
5024
5025 /*
5026  * Find maximum D3cold delay required by all the devices on the bus.  The
5027  * spec says 100 ms, but firmware can lower it and we allow drivers to
5028  * increase it as well.
5029  *
5030  * Called with @pci_bus_sem locked for reading.
5031  */
5032 static int pci_bus_max_d3cold_delay(const struct pci_bus *bus)
5033 {
5034         const struct pci_dev *pdev;
5035         int min_delay = 100;
5036         int max_delay = 0;
5037
5038         list_for_each_entry(pdev, &bus->devices, bus_list) {
5039                 if (pdev->d3cold_delay < min_delay)
5040                         min_delay = pdev->d3cold_delay;
5041                 if (pdev->d3cold_delay > max_delay)
5042                         max_delay = pdev->d3cold_delay;
5043         }
5044
5045         return max(min_delay, max_delay);
5046 }
5047
5048 /**
5049  * pci_bridge_wait_for_secondary_bus - Wait for secondary bus to be accessible
5050  * @dev: PCI bridge
5051  * @reset_type: reset type in human-readable form
5052  *
5053  * Handle necessary delays before access to the devices on the secondary
5054  * side of the bridge are permitted after D3cold to D0 transition
5055  * or Conventional Reset.
5056  *
5057  * For PCIe this means the delays in PCIe 5.0 section 6.6.1. For
5058  * conventional PCI it means Tpvrh + Trhfa specified in PCI 3.0 section
5059  * 4.3.2.
5060  *
5061  * Return 0 on success or -ENOTTY if the first device on the secondary bus
5062  * failed to become accessible.
5063  */
5064 int pci_bridge_wait_for_secondary_bus(struct pci_dev *dev, char *reset_type)
5065 {
5066         struct pci_dev *child;
5067         int delay;
5068
5069         if (pci_dev_is_disconnected(dev))
5070                 return 0;
5071
5072         if (!pci_is_bridge(dev))
5073                 return 0;
5074
5075         down_read(&pci_bus_sem);
5076
5077         /*
5078          * We only deal with devices that are present currently on the bus.
5079          * For any hot-added devices the access delay is handled in pciehp
5080          * board_added(). In case of ACPI hotplug the firmware is expected
5081          * to configure the devices before OS is notified.
5082          */
5083         if (!dev->subordinate || list_empty(&dev->subordinate->devices)) {
5084                 up_read(&pci_bus_sem);
5085                 return 0;
5086         }
5087
5088         /* Take d3cold_delay requirements into account */
5089         delay = pci_bus_max_d3cold_delay(dev->subordinate);
5090         if (!delay) {
5091                 up_read(&pci_bus_sem);
5092                 return 0;
5093         }
5094
5095         child = list_first_entry(&dev->subordinate->devices, struct pci_dev,
5096                                  bus_list);
5097         up_read(&pci_bus_sem);
5098
5099         /*
5100          * Conventional PCI and PCI-X we need to wait Tpvrh + Trhfa before
5101          * accessing the device after reset (that is 1000 ms + 100 ms).
5102          */
5103         if (!pci_is_pcie(dev)) {
5104                 pci_dbg(dev, "waiting %d ms for secondary bus\n", 1000 + delay);
5105                 msleep(1000 + delay);
5106                 return 0;
5107         }
5108
5109         /*
5110          * For PCIe downstream and root ports that do not support speeds
5111          * greater than 5 GT/s need to wait minimum 100 ms. For higher
5112          * speeds (gen3) we need to wait first for the data link layer to
5113          * become active.
5114          *
5115          * However, 100 ms is the minimum and the PCIe spec says the
5116          * software must allow at least 1s before it can determine that the
5117          * device that did not respond is a broken device. Also device can
5118          * take longer than that to respond if it indicates so through Request
5119          * Retry Status completions.
5120          *
5121          * Therefore we wait for 100 ms and check for the device presence
5122          * until the timeout expires.
5123          */
5124         if (!pcie_downstream_port(dev))
5125                 return 0;
5126
5127         if (pcie_get_speed_cap(dev) <= PCIE_SPEED_5_0GT) {
5128                 u16 status;
5129
5130                 pci_dbg(dev, "waiting %d ms for downstream link\n", delay);
5131                 msleep(delay);
5132
5133                 if (!pci_dev_wait(child, reset_type, PCI_RESET_WAIT - delay))
5134                         return 0;
5135
5136                 /*
5137                  * If the port supports active link reporting we now check
5138                  * whether the link is active and if not bail out early with
5139                  * the assumption that the device is not present anymore.
5140                  */
5141                 if (!dev->link_active_reporting)
5142                         return -ENOTTY;
5143
5144                 pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &status);
5145                 if (!(status & PCI_EXP_LNKSTA_DLLLA))
5146                         return -ENOTTY;
5147
5148                 return pci_dev_wait(child, reset_type,
5149                                     PCIE_RESET_READY_POLL_MS - PCI_RESET_WAIT);
5150         }
5151
5152         pci_dbg(dev, "waiting %d ms for downstream link, after activation\n",
5153                 delay);
5154         if (!pcie_wait_for_link_delay(dev, true, delay)) {
5155                 /* Did not train, no need to wait any further */
5156                 pci_info(dev, "Data Link Layer Link Active not set in 1000 msec\n");
5157                 return -ENOTTY;
5158         }
5159
5160         return pci_dev_wait(child, reset_type,
5161                             PCIE_RESET_READY_POLL_MS - delay);
5162 }
5163
5164 void pci_reset_secondary_bus(struct pci_dev *dev)
5165 {
5166         u16 ctrl;
5167
5168         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
5169         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
5170         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
5171
5172         /*
5173          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
5174          * this to 2ms to ensure that we meet the minimum requirement.
5175          */
5176         msleep(2);
5177
5178         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
5179         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
5180 }
5181
5182 void __weak pcibios_reset_secondary_bus(struct pci_dev *dev)
5183 {
5184         pci_reset_secondary_bus(dev);
5185 }
5186
5187 /**
5188  * pci_bridge_secondary_bus_reset - Reset the secondary bus on a PCI bridge.
5189  * @dev: Bridge device
5190  *
5191  * Use the bridge control register to assert reset on the secondary bus.
5192  * Devices on the secondary bus are left in power-on state.
5193  */
5194 int pci_bridge_secondary_bus_reset(struct pci_dev *dev)
5195 {
5196         pcibios_reset_secondary_bus(dev);
5197
5198         return pci_bridge_wait_for_secondary_bus(dev, "bus reset");
5199 }
5200 EXPORT_SYMBOL_GPL(pci_bridge_secondary_bus_reset);
5201
5202 static int pci_parent_bus_reset(struct pci_dev *dev, bool probe)
5203 {
5204         struct pci_dev *pdev;
5205
5206         if (pci_is_root_bus(dev->bus) || dev->subordinate ||
5207             !dev->bus->self || dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5208                 return -ENOTTY;
5209
5210         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
5211                 if (pdev != dev)
5212                         return -ENOTTY;
5213
5214         if (probe)
5215                 return 0;
5216
5217         return pci_bridge_secondary_bus_reset(dev->bus->self);
5218 }
5219
5220 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, bool probe)
5221 {
5222         int rc = -ENOTTY;
5223
5224         if (!hotplug || !try_module_get(hotplug->owner))
5225                 return rc;
5226
5227         if (hotplug->ops->reset_slot)
5228                 rc = hotplug->ops->reset_slot(hotplug, probe);
5229
5230         module_put(hotplug->owner);
5231
5232         return rc;
5233 }
5234
5235 static int pci_dev_reset_slot_function(struct pci_dev *dev, bool probe)
5236 {
5237         if (dev->multifunction || dev->subordinate || !dev->slot ||
5238             dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5239                 return -ENOTTY;
5240
5241         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
5242 }
5243
5244 static int pci_reset_bus_function(struct pci_dev *dev, bool probe)
5245 {
5246         int rc;
5247
5248         rc = pci_dev_reset_slot_function(dev, probe);
5249         if (rc != -ENOTTY)
5250                 return rc;
5251         return pci_parent_bus_reset(dev, probe);
5252 }
5253
5254 void pci_dev_lock(struct pci_dev *dev)
5255 {
5256         /* block PM suspend, driver probe, etc. */
5257         device_lock(&dev->dev);
5258         pci_cfg_access_lock(dev);
5259 }
5260 EXPORT_SYMBOL_GPL(pci_dev_lock);
5261
5262 /* Return 1 on successful lock, 0 on contention */
5263 int pci_dev_trylock(struct pci_dev *dev)
5264 {
5265         if (device_trylock(&dev->dev)) {
5266                 if (pci_cfg_access_trylock(dev))
5267                         return 1;
5268                 device_unlock(&dev->dev);
5269         }
5270
5271         return 0;
5272 }
5273 EXPORT_SYMBOL_GPL(pci_dev_trylock);
5274
5275 void pci_dev_unlock(struct pci_dev *dev)
5276 {
5277         pci_cfg_access_unlock(dev);
5278         device_unlock(&dev->dev);
5279 }
5280 EXPORT_SYMBOL_GPL(pci_dev_unlock);
5281
5282 static void pci_dev_save_and_disable(struct pci_dev *dev)
5283 {
5284         const struct pci_error_handlers *err_handler =
5285                         dev->driver ? dev->driver->err_handler : NULL;
5286
5287         /*
5288          * dev->driver->err_handler->reset_prepare() is protected against
5289          * races with ->remove() by the device lock, which must be held by
5290          * the caller.
5291          */
5292         if (err_handler && err_handler->reset_prepare)
5293                 err_handler->reset_prepare(dev);
5294
5295         /*
5296          * Wake-up device prior to save.  PM registers default to D0 after
5297          * reset and a simple register restore doesn't reliably return
5298          * to a non-D0 state anyway.
5299          */
5300         pci_set_power_state(dev, PCI_D0);
5301
5302         pci_save_state(dev);
5303         /*
5304          * Disable the device by clearing the Command register, except for
5305          * INTx-disable which is set.  This not only disables MMIO and I/O port
5306          * BARs, but also prevents the device from being Bus Master, preventing
5307          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
5308          * compliant devices, INTx-disable prevents legacy interrupts.
5309          */
5310         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
5311 }
5312
5313 static void pci_dev_restore(struct pci_dev *dev)
5314 {
5315         const struct pci_error_handlers *err_handler =
5316                         dev->driver ? dev->driver->err_handler : NULL;
5317
5318         pci_restore_state(dev);
5319
5320         /*
5321          * dev->driver->err_handler->reset_done() is protected against
5322          * races with ->remove() by the device lock, which must be held by
5323          * the caller.
5324          */
5325         if (err_handler && err_handler->reset_done)
5326                 err_handler->reset_done(dev);
5327 }
5328
5329 /* dev->reset_methods[] is a 0-terminated list of indices into this array */
5330 static const struct pci_reset_fn_method pci_reset_fn_methods[] = {
5331         { },
5332         { pci_dev_specific_reset, .name = "device_specific" },
5333         { pci_dev_acpi_reset, .name = "acpi" },
5334         { pcie_reset_flr, .name = "flr" },
5335         { pci_af_flr, .name = "af_flr" },
5336         { pci_pm_reset, .name = "pm" },
5337         { pci_reset_bus_function, .name = "bus" },
5338 };
5339
5340 static ssize_t reset_method_show(struct device *dev,
5341                                  struct device_attribute *attr, char *buf)
5342 {
5343         struct pci_dev *pdev = to_pci_dev(dev);
5344         ssize_t len = 0;
5345         int i, m;
5346
5347         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5348                 m = pdev->reset_methods[i];
5349                 if (!m)
5350                         break;
5351
5352                 len += sysfs_emit_at(buf, len, "%s%s", len ? " " : "",
5353                                      pci_reset_fn_methods[m].name);
5354         }
5355
5356         if (len)
5357                 len += sysfs_emit_at(buf, len, "\n");
5358
5359         return len;
5360 }
5361
5362 static int reset_method_lookup(const char *name)
5363 {
5364         int m;
5365
5366         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5367                 if (sysfs_streq(name, pci_reset_fn_methods[m].name))
5368                         return m;
5369         }
5370
5371         return 0;       /* not found */
5372 }
5373
5374 static ssize_t reset_method_store(struct device *dev,
5375                                   struct device_attribute *attr,
5376                                   const char *buf, size_t count)
5377 {
5378         struct pci_dev *pdev = to_pci_dev(dev);
5379         char *options, *name;
5380         int m, n;
5381         u8 reset_methods[PCI_NUM_RESET_METHODS] = { 0 };
5382
5383         if (sysfs_streq(buf, "")) {
5384                 pdev->reset_methods[0] = 0;
5385                 pci_warn(pdev, "All device reset methods disabled by user");
5386                 return count;
5387         }
5388
5389         if (sysfs_streq(buf, "default")) {
5390                 pci_init_reset_methods(pdev);
5391                 return count;
5392         }
5393
5394         options = kstrndup(buf, count, GFP_KERNEL);
5395         if (!options)
5396                 return -ENOMEM;
5397
5398         n = 0;
5399         while ((name = strsep(&options, " ")) != NULL) {
5400                 if (sysfs_streq(name, ""))
5401                         continue;
5402
5403                 name = strim(name);
5404
5405                 m = reset_method_lookup(name);
5406                 if (!m) {
5407                         pci_err(pdev, "Invalid reset method '%s'", name);
5408                         goto error;
5409                 }
5410
5411                 if (pci_reset_fn_methods[m].reset_fn(pdev, PCI_RESET_PROBE)) {
5412                         pci_err(pdev, "Unsupported reset method '%s'", name);
5413                         goto error;
5414                 }
5415
5416                 if (n == PCI_NUM_RESET_METHODS - 1) {
5417                         pci_err(pdev, "Too many reset methods\n");
5418                         goto error;
5419                 }
5420
5421                 reset_methods[n++] = m;
5422         }
5423
5424         reset_methods[n] = 0;
5425
5426         /* Warn if dev-specific supported but not highest priority */
5427         if (pci_reset_fn_methods[1].reset_fn(pdev, PCI_RESET_PROBE) == 0 &&
5428             reset_methods[0] != 1)
5429                 pci_warn(pdev, "Device-specific reset disabled/de-prioritized by user");
5430         memcpy(pdev->reset_methods, reset_methods, sizeof(pdev->reset_methods));
5431         kfree(options);
5432         return count;
5433
5434 error:
5435         /* Leave previous methods unchanged */
5436         kfree(options);
5437         return -EINVAL;
5438 }
5439 static DEVICE_ATTR_RW(reset_method);
5440
5441 static struct attribute *pci_dev_reset_method_attrs[] = {
5442         &dev_attr_reset_method.attr,
5443         NULL,
5444 };
5445
5446 static umode_t pci_dev_reset_method_attr_is_visible(struct kobject *kobj,
5447                                                     struct attribute *a, int n)
5448 {
5449         struct pci_dev *pdev = to_pci_dev(kobj_to_dev(kobj));
5450
5451         if (!pci_reset_supported(pdev))
5452                 return 0;
5453
5454         return a->mode;
5455 }
5456
5457 const struct attribute_group pci_dev_reset_method_attr_group = {
5458         .attrs = pci_dev_reset_method_attrs,
5459         .is_visible = pci_dev_reset_method_attr_is_visible,
5460 };
5461
5462 /**
5463  * __pci_reset_function_locked - reset a PCI device function while holding
5464  * the @dev mutex lock.
5465  * @dev: PCI device to reset
5466  *
5467  * Some devices allow an individual function to be reset without affecting
5468  * other functions in the same device.  The PCI device must be responsive
5469  * to PCI config space in order to use this function.
5470  *
5471  * The device function is presumed to be unused and the caller is holding
5472  * the device mutex lock when this function is called.
5473  *
5474  * Resetting the device will make the contents of PCI configuration space
5475  * random, so any caller of this must be prepared to reinitialise the
5476  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
5477  * etc.
5478  *
5479  * Returns 0 if the device function was successfully reset or negative if the
5480  * device doesn't support resetting a single function.
5481  */
5482 int __pci_reset_function_locked(struct pci_dev *dev)
5483 {
5484         int i, m, rc;
5485
5486         might_sleep();
5487
5488         /*
5489          * A reset method returns -ENOTTY if it doesn't support this device and
5490          * we should try the next method.
5491          *
5492          * If it returns 0 (success), we're finished.  If it returns any other
5493          * error, we're also finished: this indicates that further reset
5494          * mechanisms might be broken on the device.
5495          */
5496         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5497                 m = dev->reset_methods[i];
5498                 if (!m)
5499                         return -ENOTTY;
5500
5501                 rc = pci_reset_fn_methods[m].reset_fn(dev, PCI_RESET_DO_RESET);
5502                 if (!rc)
5503                         return 0;
5504                 if (rc != -ENOTTY)
5505                         return rc;
5506         }
5507
5508         return -ENOTTY;
5509 }
5510 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
5511
5512 /**
5513  * pci_init_reset_methods - check whether device can be safely reset
5514  * and store supported reset mechanisms.
5515  * @dev: PCI device to check for reset mechanisms
5516  *
5517  * Some devices allow an individual function to be reset without affecting
5518  * other functions in the same device.  The PCI device must be in D0-D3hot
5519  * state.
5520  *
5521  * Stores reset mechanisms supported by device in reset_methods byte array
5522  * which is a member of struct pci_dev.
5523  */
5524 void pci_init_reset_methods(struct pci_dev *dev)
5525 {
5526         int m, i, rc;
5527
5528         BUILD_BUG_ON(ARRAY_SIZE(pci_reset_fn_methods) != PCI_NUM_RESET_METHODS);
5529
5530         might_sleep();
5531
5532         i = 0;
5533         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5534                 rc = pci_reset_fn_methods[m].reset_fn(dev, PCI_RESET_PROBE);
5535                 if (!rc)
5536                         dev->reset_methods[i++] = m;
5537                 else if (rc != -ENOTTY)
5538                         break;
5539         }
5540
5541         dev->reset_methods[i] = 0;
5542 }
5543
5544 /**
5545  * pci_reset_function - quiesce and reset a PCI device function
5546  * @dev: PCI device to reset
5547  *
5548  * Some devices allow an individual function to be reset without affecting
5549  * other functions in the same device.  The PCI device must be responsive
5550  * to PCI config space in order to use this function.
5551  *
5552  * This function does not just reset the PCI portion of a device, but
5553  * clears all the state associated with the device.  This function differs
5554  * from __pci_reset_function_locked() in that it saves and restores device state
5555  * over the reset and takes the PCI device lock.
5556  *
5557  * Returns 0 if the device function was successfully reset or negative if the
5558  * device doesn't support resetting a single function.
5559  */
5560 int pci_reset_function(struct pci_dev *dev)
5561 {
5562         int rc;
5563
5564         if (!pci_reset_supported(dev))
5565                 return -ENOTTY;
5566
5567         pci_dev_lock(dev);
5568         pci_dev_save_and_disable(dev);
5569
5570         rc = __pci_reset_function_locked(dev);
5571
5572         pci_dev_restore(dev);
5573         pci_dev_unlock(dev);
5574
5575         return rc;
5576 }
5577 EXPORT_SYMBOL_GPL(pci_reset_function);
5578
5579 /**
5580  * pci_reset_function_locked - quiesce and reset a PCI device function
5581  * @dev: PCI device to reset
5582  *
5583  * Some devices allow an individual function to be reset without affecting
5584  * other functions in the same device.  The PCI device must be responsive
5585  * to PCI config space in order to use this function.
5586  *
5587  * This function does not just reset the PCI portion of a device, but
5588  * clears all the state associated with the device.  This function differs
5589  * from __pci_reset_function_locked() in that it saves and restores device state
5590  * over the reset.  It also differs from pci_reset_function() in that it
5591  * requires the PCI device lock to be held.
5592  *
5593  * Returns 0 if the device function was successfully reset or negative if the
5594  * device doesn't support resetting a single function.
5595  */
5596 int pci_reset_function_locked(struct pci_dev *dev)
5597 {
5598         int rc;
5599
5600         if (!pci_reset_supported(dev))
5601                 return -ENOTTY;
5602
5603         pci_dev_save_and_disable(dev);
5604
5605         rc = __pci_reset_function_locked(dev);
5606
5607         pci_dev_restore(dev);
5608
5609         return rc;
5610 }
5611 EXPORT_SYMBOL_GPL(pci_reset_function_locked);
5612
5613 /**
5614  * pci_try_reset_function - quiesce and reset a PCI device function
5615  * @dev: PCI device to reset
5616  *
5617  * Same as above, except return -EAGAIN if unable to lock device.
5618  */
5619 int pci_try_reset_function(struct pci_dev *dev)
5620 {
5621         int rc;
5622
5623         if (!pci_reset_supported(dev))
5624                 return -ENOTTY;
5625
5626         if (!pci_dev_trylock(dev))
5627                 return -EAGAIN;
5628
5629         pci_dev_save_and_disable(dev);
5630         rc = __pci_reset_function_locked(dev);
5631         pci_dev_restore(dev);
5632         pci_dev_unlock(dev);
5633
5634         return rc;
5635 }
5636 EXPORT_SYMBOL_GPL(pci_try_reset_function);
5637
5638 /* Do any devices on or below this bus prevent a bus reset? */
5639 static bool pci_bus_resetable(struct pci_bus *bus)
5640 {
5641         struct pci_dev *dev;
5642
5643
5644         if (bus->self && (bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5645                 return false;
5646
5647         list_for_each_entry(dev, &bus->devices, bus_list) {
5648                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5649                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5650                         return false;
5651         }
5652
5653         return true;
5654 }
5655
5656 /* Lock devices from the top of the tree down */
5657 static void pci_bus_lock(struct pci_bus *bus)
5658 {
5659         struct pci_dev *dev;
5660
5661         list_for_each_entry(dev, &bus->devices, bus_list) {
5662                 pci_dev_lock(dev);
5663                 if (dev->subordinate)
5664                         pci_bus_lock(dev->subordinate);
5665         }
5666 }
5667
5668 /* Unlock devices from the bottom of the tree up */
5669 static void pci_bus_unlock(struct pci_bus *bus)
5670 {
5671         struct pci_dev *dev;
5672
5673         list_for_each_entry(dev, &bus->devices, bus_list) {
5674                 if (dev->subordinate)
5675                         pci_bus_unlock(dev->subordinate);
5676                 pci_dev_unlock(dev);
5677         }
5678 }
5679
5680 /* Return 1 on successful lock, 0 on contention */
5681 static int pci_bus_trylock(struct pci_bus *bus)
5682 {
5683         struct pci_dev *dev;
5684
5685         list_for_each_entry(dev, &bus->devices, bus_list) {
5686                 if (!pci_dev_trylock(dev))
5687                         goto unlock;
5688                 if (dev->subordinate) {
5689                         if (!pci_bus_trylock(dev->subordinate)) {
5690                                 pci_dev_unlock(dev);
5691                                 goto unlock;
5692                         }
5693                 }
5694         }
5695         return 1;
5696
5697 unlock:
5698         list_for_each_entry_continue_reverse(dev, &bus->devices, bus_list) {
5699                 if (dev->subordinate)
5700                         pci_bus_unlock(dev->subordinate);
5701                 pci_dev_unlock(dev);
5702         }
5703         return 0;
5704 }
5705
5706 /* Do any devices on or below this slot prevent a bus reset? */
5707 static bool pci_slot_resetable(struct pci_slot *slot)
5708 {
5709         struct pci_dev *dev;
5710
5711         if (slot->bus->self &&
5712             (slot->bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5713                 return false;
5714
5715         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5716                 if (!dev->slot || dev->slot != slot)
5717                         continue;
5718                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5719                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5720                         return false;
5721         }
5722
5723         return true;
5724 }
5725
5726 /* Lock devices from the top of the tree down */
5727 static void pci_slot_lock(struct pci_slot *slot)
5728 {
5729         struct pci_dev *dev;
5730
5731         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5732                 if (!dev->slot || dev->slot != slot)
5733                         continue;
5734                 pci_dev_lock(dev);
5735                 if (dev->subordinate)
5736                         pci_bus_lock(dev->subordinate);
5737         }
5738 }
5739
5740 /* Unlock devices from the bottom of the tree up */
5741 static void pci_slot_unlock(struct pci_slot *slot)
5742 {
5743         struct pci_dev *dev;
5744
5745         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5746                 if (!dev->slot || dev->slot != slot)
5747                         continue;
5748                 if (dev->subordinate)
5749                         pci_bus_unlock(dev->subordinate);
5750                 pci_dev_unlock(dev);
5751         }
5752 }
5753
5754 /* Return 1 on successful lock, 0 on contention */
5755 static int pci_slot_trylock(struct pci_slot *slot)
5756 {
5757         struct pci_dev *dev;
5758
5759         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5760                 if (!dev->slot || dev->slot != slot)
5761                         continue;
5762                 if (!pci_dev_trylock(dev))
5763                         goto unlock;
5764                 if (dev->subordinate) {
5765                         if (!pci_bus_trylock(dev->subordinate)) {
5766                                 pci_dev_unlock(dev);
5767                                 goto unlock;
5768                         }
5769                 }
5770         }
5771         return 1;
5772
5773 unlock:
5774         list_for_each_entry_continue_reverse(dev,
5775                                              &slot->bus->devices, bus_list) {
5776                 if (!dev->slot || dev->slot != slot)
5777                         continue;
5778                 if (dev->subordinate)
5779                         pci_bus_unlock(dev->subordinate);
5780                 pci_dev_unlock(dev);
5781         }
5782         return 0;
5783 }
5784
5785 /*
5786  * Save and disable devices from the top of the tree down while holding
5787  * the @dev mutex lock for the entire tree.
5788  */
5789 static void pci_bus_save_and_disable_locked(struct pci_bus *bus)
5790 {
5791         struct pci_dev *dev;
5792
5793         list_for_each_entry(dev, &bus->devices, bus_list) {
5794                 pci_dev_save_and_disable(dev);
5795                 if (dev->subordinate)
5796                         pci_bus_save_and_disable_locked(dev->subordinate);
5797         }
5798 }
5799
5800 /*
5801  * Restore devices from top of the tree down while holding @dev mutex lock
5802  * for the entire tree.  Parent bridges need to be restored before we can
5803  * get to subordinate devices.
5804  */
5805 static void pci_bus_restore_locked(struct pci_bus *bus)
5806 {
5807         struct pci_dev *dev;
5808
5809         list_for_each_entry(dev, &bus->devices, bus_list) {
5810                 pci_dev_restore(dev);
5811                 if (dev->subordinate)
5812                         pci_bus_restore_locked(dev->subordinate);
5813         }
5814 }
5815
5816 /*
5817  * Save and disable devices from the top of the tree down while holding
5818  * the @dev mutex lock for the entire tree.
5819  */
5820 static void pci_slot_save_and_disable_locked(struct pci_slot *slot)
5821 {
5822         struct pci_dev *dev;
5823
5824         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5825                 if (!dev->slot || dev->slot != slot)
5826                         continue;
5827                 pci_dev_save_and_disable(dev);
5828                 if (dev->subordinate)
5829                         pci_bus_save_and_disable_locked(dev->subordinate);
5830         }
5831 }
5832
5833 /*
5834  * Restore devices from top of the tree down while holding @dev mutex lock
5835  * for the entire tree.  Parent bridges need to be restored before we can
5836  * get to subordinate devices.
5837  */
5838 static void pci_slot_restore_locked(struct pci_slot *slot)
5839 {
5840         struct pci_dev *dev;
5841
5842         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5843                 if (!dev->slot || dev->slot != slot)
5844                         continue;
5845                 pci_dev_restore(dev);
5846                 if (dev->subordinate)
5847                         pci_bus_restore_locked(dev->subordinate);
5848         }
5849 }
5850
5851 static int pci_slot_reset(struct pci_slot *slot, bool probe)
5852 {
5853         int rc;
5854
5855         if (!slot || !pci_slot_resetable(slot))
5856                 return -ENOTTY;
5857
5858         if (!probe)
5859                 pci_slot_lock(slot);
5860
5861         might_sleep();
5862
5863         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
5864
5865         if (!probe)
5866                 pci_slot_unlock(slot);
5867
5868         return rc;
5869 }
5870
5871 /**
5872  * pci_probe_reset_slot - probe whether a PCI slot can be reset
5873  * @slot: PCI slot to probe
5874  *
5875  * Return 0 if slot can be reset, negative if a slot reset is not supported.
5876  */
5877 int pci_probe_reset_slot(struct pci_slot *slot)
5878 {
5879         return pci_slot_reset(slot, PCI_RESET_PROBE);
5880 }
5881 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
5882
5883 /**
5884  * __pci_reset_slot - Try to reset a PCI slot
5885  * @slot: PCI slot to reset
5886  *
5887  * A PCI bus may host multiple slots, each slot may support a reset mechanism
5888  * independent of other slots.  For instance, some slots may support slot power
5889  * control.  In the case of a 1:1 bus to slot architecture, this function may
5890  * wrap the bus reset to avoid spurious slot related events such as hotplug.
5891  * Generally a slot reset should be attempted before a bus reset.  All of the
5892  * function of the slot and any subordinate buses behind the slot are reset
5893  * through this function.  PCI config space of all devices in the slot and
5894  * behind the slot is saved before and restored after reset.
5895  *
5896  * Same as above except return -EAGAIN if the slot cannot be locked
5897  */
5898 static int __pci_reset_slot(struct pci_slot *slot)
5899 {
5900         int rc;
5901
5902         rc = pci_slot_reset(slot, PCI_RESET_PROBE);
5903         if (rc)
5904                 return rc;
5905
5906         if (pci_slot_trylock(slot)) {
5907                 pci_slot_save_and_disable_locked(slot);
5908                 might_sleep();
5909                 rc = pci_reset_hotplug_slot(slot->hotplug, PCI_RESET_DO_RESET);
5910                 pci_slot_restore_locked(slot);
5911                 pci_slot_unlock(slot);
5912         } else
5913                 rc = -EAGAIN;
5914
5915         return rc;
5916 }
5917
5918 static int pci_bus_reset(struct pci_bus *bus, bool probe)
5919 {
5920         int ret;
5921
5922         if (!bus->self || !pci_bus_resetable(bus))
5923                 return -ENOTTY;
5924
5925         if (probe)
5926                 return 0;
5927
5928         pci_bus_lock(bus);
5929
5930         might_sleep();
5931
5932         ret = pci_bridge_secondary_bus_reset(bus->self);
5933
5934         pci_bus_unlock(bus);
5935
5936         return ret;
5937 }
5938
5939 /**
5940  * pci_bus_error_reset - reset the bridge's subordinate bus
5941  * @bridge: The parent device that connects to the bus to reset
5942  *
5943  * This function will first try to reset the slots on this bus if the method is
5944  * available. If slot reset fails or is not available, this will fall back to a
5945  * secondary bus reset.
5946  */
5947 int pci_bus_error_reset(struct pci_dev *bridge)
5948 {
5949         struct pci_bus *bus = bridge->subordinate;
5950         struct pci_slot *slot;
5951
5952         if (!bus)
5953                 return -ENOTTY;
5954
5955         mutex_lock(&pci_slot_mutex);
5956         if (list_empty(&bus->slots))
5957                 goto bus_reset;
5958
5959         list_for_each_entry(slot, &bus->slots, list)
5960                 if (pci_probe_reset_slot(slot))
5961                         goto bus_reset;
5962
5963         list_for_each_entry(slot, &bus->slots, list)
5964                 if (pci_slot_reset(slot, PCI_RESET_DO_RESET))
5965                         goto bus_reset;
5966
5967         mutex_unlock(&pci_slot_mutex);
5968         return 0;
5969 bus_reset:
5970         mutex_unlock(&pci_slot_mutex);
5971         return pci_bus_reset(bridge->subordinate, PCI_RESET_DO_RESET);
5972 }
5973
5974 /**
5975  * pci_probe_reset_bus - probe whether a PCI bus can be reset
5976  * @bus: PCI bus to probe
5977  *
5978  * Return 0 if bus can be reset, negative if a bus reset is not supported.
5979  */
5980 int pci_probe_reset_bus(struct pci_bus *bus)
5981 {
5982         return pci_bus_reset(bus, PCI_RESET_PROBE);
5983 }
5984 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
5985
5986 /**
5987  * __pci_reset_bus - Try to reset a PCI bus
5988  * @bus: top level PCI bus to reset
5989  *
5990  * Same as above except return -EAGAIN if the bus cannot be locked
5991  */
5992 static int __pci_reset_bus(struct pci_bus *bus)
5993 {
5994         int rc;
5995
5996         rc = pci_bus_reset(bus, PCI_RESET_PROBE);
5997         if (rc)
5998                 return rc;
5999
6000         if (pci_bus_trylock(bus)) {
6001                 pci_bus_save_and_disable_locked(bus);
6002                 might_sleep();
6003                 rc = pci_bridge_secondary_bus_reset(bus->self);
6004                 pci_bus_restore_locked(bus);
6005                 pci_bus_unlock(bus);
6006         } else
6007                 rc = -EAGAIN;
6008
6009         return rc;
6010 }
6011
6012 /**
6013  * pci_reset_bus - Try to reset a PCI bus
6014  * @pdev: top level PCI device to reset via slot/bus
6015  *
6016  * Same as above except return -EAGAIN if the bus cannot be locked
6017  */
6018 int pci_reset_bus(struct pci_dev *pdev)
6019 {
6020         return (!pci_probe_reset_slot(pdev->slot)) ?
6021             __pci_reset_slot(pdev->slot) : __pci_reset_bus(pdev->bus);
6022 }
6023 EXPORT_SYMBOL_GPL(pci_reset_bus);
6024
6025 /**
6026  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
6027  * @dev: PCI device to query
6028  *
6029  * Returns mmrbc: maximum designed memory read count in bytes or
6030  * appropriate error value.
6031  */
6032 int pcix_get_max_mmrbc(struct pci_dev *dev)
6033 {
6034         int cap;
6035         u32 stat;
6036
6037         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
6038         if (!cap)
6039                 return -EINVAL;
6040
6041         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
6042                 return -EINVAL;
6043
6044         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
6045 }
6046 EXPORT_SYMBOL(pcix_get_max_mmrbc);
6047
6048 /**
6049  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
6050  * @dev: PCI device to query
6051  *
6052  * Returns mmrbc: maximum memory read count in bytes or appropriate error
6053  * value.
6054  */
6055 int pcix_get_mmrbc(struct pci_dev *dev)
6056 {
6057         int cap;
6058         u16 cmd;
6059
6060         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
6061         if (!cap)
6062                 return -EINVAL;
6063
6064         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
6065                 return -EINVAL;
6066
6067         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
6068 }
6069 EXPORT_SYMBOL(pcix_get_mmrbc);
6070
6071 /**
6072  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
6073  * @dev: PCI device to query
6074  * @mmrbc: maximum memory read count in bytes
6075  *    valid values are 512, 1024, 2048, 4096
6076  *
6077  * If possible sets maximum memory read byte count, some bridges have errata
6078  * that prevent this.
6079  */
6080 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
6081 {
6082         int cap;
6083         u32 stat, v, o;
6084         u16 cmd;
6085
6086         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
6087                 return -EINVAL;
6088
6089         v = ffs(mmrbc) - 10;
6090
6091         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
6092         if (!cap)
6093                 return -EINVAL;
6094
6095         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
6096                 return -EINVAL;
6097
6098         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
6099                 return -E2BIG;
6100
6101         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
6102                 return -EINVAL;
6103
6104         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
6105         if (o != v) {
6106                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
6107                         return -EIO;
6108
6109                 cmd &= ~PCI_X_CMD_MAX_READ;
6110                 cmd |= v << 2;
6111                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
6112                         return -EIO;
6113         }
6114         return 0;
6115 }
6116 EXPORT_SYMBOL(pcix_set_mmrbc);
6117
6118 /**
6119  * pcie_get_readrq - get PCI Express read request size
6120  * @dev: PCI device to query
6121  *
6122  * Returns maximum memory read request in bytes or appropriate error value.
6123  */
6124 int pcie_get_readrq(struct pci_dev *dev)
6125 {
6126         u16 ctl;
6127
6128         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
6129
6130         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
6131 }
6132 EXPORT_SYMBOL(pcie_get_readrq);
6133
6134 /**
6135  * pcie_set_readrq - set PCI Express maximum memory read request
6136  * @dev: PCI device to query
6137  * @rq: maximum memory read count in bytes
6138  *    valid values are 128, 256, 512, 1024, 2048, 4096
6139  *
6140  * If possible sets maximum memory read request in bytes
6141  */
6142 int pcie_set_readrq(struct pci_dev *dev, int rq)
6143 {
6144         u16 v;
6145         int ret;
6146         struct pci_host_bridge *bridge = pci_find_host_bridge(dev->bus);
6147
6148         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
6149                 return -EINVAL;
6150
6151         /*
6152          * If using the "performance" PCIe config, we clamp the read rq
6153          * size to the max packet size to keep the host bridge from
6154          * generating requests larger than we can cope with.
6155          */
6156         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
6157                 int mps = pcie_get_mps(dev);
6158
6159                 if (mps < rq)
6160                         rq = mps;
6161         }
6162
6163         v = (ffs(rq) - 8) << 12;
6164
6165         if (bridge->no_inc_mrrs) {
6166                 int max_mrrs = pcie_get_readrq(dev);
6167
6168                 if (rq > max_mrrs) {
6169                         pci_info(dev, "can't set Max_Read_Request_Size to %d; max is %d\n", rq, max_mrrs);
6170                         return -EINVAL;
6171                 }
6172         }
6173
6174         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
6175                                                   PCI_EXP_DEVCTL_READRQ, v);
6176
6177         return pcibios_err_to_errno(ret);
6178 }
6179 EXPORT_SYMBOL(pcie_set_readrq);
6180
6181 /**
6182  * pcie_get_mps - get PCI Express maximum payload size
6183  * @dev: PCI device to query
6184  *
6185  * Returns maximum payload size in bytes
6186  */
6187 int pcie_get_mps(struct pci_dev *dev)
6188 {
6189         u16 ctl;
6190
6191         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
6192
6193         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
6194 }
6195 EXPORT_SYMBOL(pcie_get_mps);
6196
6197 /**
6198  * pcie_set_mps - set PCI Express maximum payload size
6199  * @dev: PCI device to query
6200  * @mps: maximum payload size in bytes
6201  *    valid values are 128, 256, 512, 1024, 2048, 4096
6202  *
6203  * If possible sets maximum payload size
6204  */
6205 int pcie_set_mps(struct pci_dev *dev, int mps)
6206 {
6207         u16 v;
6208         int ret;
6209
6210         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
6211                 return -EINVAL;
6212
6213         v = ffs(mps) - 8;
6214         if (v > dev->pcie_mpss)
6215                 return -EINVAL;
6216         v <<= 5;
6217
6218         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
6219                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
6220
6221         return pcibios_err_to_errno(ret);
6222 }
6223 EXPORT_SYMBOL(pcie_set_mps);
6224
6225 /**
6226  * pcie_bandwidth_available - determine minimum link settings of a PCIe
6227  *                            device and its bandwidth limitation
6228  * @dev: PCI device to query
6229  * @limiting_dev: storage for device causing the bandwidth limitation
6230  * @speed: storage for speed of limiting device
6231  * @width: storage for width of limiting device
6232  *
6233  * Walk up the PCI device chain and find the point where the minimum
6234  * bandwidth is available.  Return the bandwidth available there and (if
6235  * limiting_dev, speed, and width pointers are supplied) information about
6236  * that point.  The bandwidth returned is in Mb/s, i.e., megabits/second of
6237  * raw bandwidth.
6238  */
6239 u32 pcie_bandwidth_available(struct pci_dev *dev, struct pci_dev **limiting_dev,
6240                              enum pci_bus_speed *speed,
6241                              enum pcie_link_width *width)
6242 {
6243         u16 lnksta;
6244         enum pci_bus_speed next_speed;
6245         enum pcie_link_width next_width;
6246         u32 bw, next_bw;
6247
6248         if (speed)
6249                 *speed = PCI_SPEED_UNKNOWN;
6250         if (width)
6251                 *width = PCIE_LNK_WIDTH_UNKNOWN;
6252
6253         bw = 0;
6254
6255         while (dev) {
6256                 pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
6257
6258                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
6259                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
6260                         PCI_EXP_LNKSTA_NLW_SHIFT;
6261
6262                 next_bw = next_width * PCIE_SPEED2MBS_ENC(next_speed);
6263
6264                 /* Check if current device limits the total bandwidth */
6265                 if (!bw || next_bw <= bw) {
6266                         bw = next_bw;
6267
6268                         if (limiting_dev)
6269                                 *limiting_dev = dev;
6270                         if (speed)
6271                                 *speed = next_speed;
6272                         if (width)
6273                                 *width = next_width;
6274                 }
6275
6276                 dev = pci_upstream_bridge(dev);
6277         }
6278
6279         return bw;
6280 }
6281 EXPORT_SYMBOL(pcie_bandwidth_available);
6282
6283 /**
6284  * pcie_get_speed_cap - query for the PCI device's link speed capability
6285  * @dev: PCI device to query
6286  *
6287  * Query the PCI device speed capability.  Return the maximum link speed
6288  * supported by the device.
6289  */
6290 enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev)
6291 {
6292         u32 lnkcap2, lnkcap;
6293
6294         /*
6295          * Link Capabilities 2 was added in PCIe r3.0, sec 7.8.18.  The
6296          * implementation note there recommends using the Supported Link
6297          * Speeds Vector in Link Capabilities 2 when supported.
6298          *
6299          * Without Link Capabilities 2, i.e., prior to PCIe r3.0, software
6300          * should use the Supported Link Speeds field in Link Capabilities,
6301          * where only 2.5 GT/s and 5.0 GT/s speeds were defined.
6302          */
6303         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP2, &lnkcap2);
6304
6305         /* PCIe r3.0-compliant */
6306         if (lnkcap2)
6307                 return PCIE_LNKCAP2_SLS2SPEED(lnkcap2);
6308
6309         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
6310         if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_5_0GB)
6311                 return PCIE_SPEED_5_0GT;
6312         else if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_2_5GB)
6313                 return PCIE_SPEED_2_5GT;
6314
6315         return PCI_SPEED_UNKNOWN;
6316 }
6317 EXPORT_SYMBOL(pcie_get_speed_cap);
6318
6319 /**
6320  * pcie_get_width_cap - query for the PCI device's link width capability
6321  * @dev: PCI device to query
6322  *
6323  * Query the PCI device width capability.  Return the maximum link width
6324  * supported by the device.
6325  */
6326 enum pcie_link_width pcie_get_width_cap(struct pci_dev *dev)
6327 {
6328         u32 lnkcap;
6329
6330         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
6331         if (lnkcap)
6332                 return (lnkcap & PCI_EXP_LNKCAP_MLW) >> 4;
6333
6334         return PCIE_LNK_WIDTH_UNKNOWN;
6335 }
6336 EXPORT_SYMBOL(pcie_get_width_cap);
6337
6338 /**
6339  * pcie_bandwidth_capable - calculate a PCI device's link bandwidth capability
6340  * @dev: PCI device
6341  * @speed: storage for link speed
6342  * @width: storage for link width
6343  *
6344  * Calculate a PCI device's link bandwidth by querying for its link speed
6345  * and width, multiplying them, and applying encoding overhead.  The result
6346  * is in Mb/s, i.e., megabits/second of raw bandwidth.
6347  */
6348 u32 pcie_bandwidth_capable(struct pci_dev *dev, enum pci_bus_speed *speed,
6349                            enum pcie_link_width *width)
6350 {
6351         *speed = pcie_get_speed_cap(dev);
6352         *width = pcie_get_width_cap(dev);
6353
6354         if (*speed == PCI_SPEED_UNKNOWN || *width == PCIE_LNK_WIDTH_UNKNOWN)
6355                 return 0;
6356
6357         return *width * PCIE_SPEED2MBS_ENC(*speed);
6358 }
6359
6360 /**
6361  * __pcie_print_link_status - Report the PCI device's link speed and width
6362  * @dev: PCI device to query
6363  * @verbose: Print info even when enough bandwidth is available
6364  *
6365  * If the available bandwidth at the device is less than the device is
6366  * capable of, report the device's maximum possible bandwidth and the
6367  * upstream link that limits its performance.  If @verbose, always print
6368  * the available bandwidth, even if the device isn't constrained.
6369  */
6370 void __pcie_print_link_status(struct pci_dev *dev, bool verbose)
6371 {
6372         enum pcie_link_width width, width_cap;
6373         enum pci_bus_speed speed, speed_cap;
6374         struct pci_dev *limiting_dev = NULL;
6375         u32 bw_avail, bw_cap;
6376
6377         bw_cap = pcie_bandwidth_capable(dev, &speed_cap, &width_cap);
6378         bw_avail = pcie_bandwidth_available(dev, &limiting_dev, &speed, &width);
6379
6380         if (bw_avail >= bw_cap && verbose)
6381                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth (%s x%d link)\n",
6382                          bw_cap / 1000, bw_cap % 1000,
6383                          pci_speed_string(speed_cap), width_cap);
6384         else if (bw_avail < bw_cap)
6385                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth, limited by %s x%d link at %s (capable of %u.%03u Gb/s with %s x%d link)\n",
6386                          bw_avail / 1000, bw_avail % 1000,
6387                          pci_speed_string(speed), width,
6388                          limiting_dev ? pci_name(limiting_dev) : "<unknown>",
6389                          bw_cap / 1000, bw_cap % 1000,
6390                          pci_speed_string(speed_cap), width_cap);
6391 }
6392
6393 /**
6394  * pcie_print_link_status - Report the PCI device's link speed and width
6395  * @dev: PCI device to query
6396  *
6397  * Report the available bandwidth at the device.
6398  */
6399 void pcie_print_link_status(struct pci_dev *dev)
6400 {
6401         __pcie_print_link_status(dev, true);
6402 }
6403 EXPORT_SYMBOL(pcie_print_link_status);
6404
6405 /**
6406  * pci_select_bars - Make BAR mask from the type of resource
6407  * @dev: the PCI device for which BAR mask is made
6408  * @flags: resource type mask to be selected
6409  *
6410  * This helper routine makes bar mask from the type of resource.
6411  */
6412 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
6413 {
6414         int i, bars = 0;
6415         for (i = 0; i < PCI_NUM_RESOURCES; i++)
6416                 if (pci_resource_flags(dev, i) & flags)
6417                         bars |= (1 << i);
6418         return bars;
6419 }
6420 EXPORT_SYMBOL(pci_select_bars);
6421
6422 /* Some architectures require additional programming to enable VGA */
6423 static arch_set_vga_state_t arch_set_vga_state;
6424
6425 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
6426 {
6427         arch_set_vga_state = func;      /* NULL disables */
6428 }
6429
6430 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
6431                                   unsigned int command_bits, u32 flags)
6432 {
6433         if (arch_set_vga_state)
6434                 return arch_set_vga_state(dev, decode, command_bits,
6435                                                 flags);
6436         return 0;
6437 }
6438
6439 /**
6440  * pci_set_vga_state - set VGA decode state on device and parents if requested
6441  * @dev: the PCI device
6442  * @decode: true = enable decoding, false = disable decoding
6443  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
6444  * @flags: traverse ancestors and change bridges
6445  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
6446  */
6447 int pci_set_vga_state(struct pci_dev *dev, bool decode,
6448                       unsigned int command_bits, u32 flags)
6449 {
6450         struct pci_bus *bus;
6451         struct pci_dev *bridge;
6452         u16 cmd;
6453         int rc;
6454
6455         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) && (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
6456
6457         /* ARCH specific VGA enables */
6458         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
6459         if (rc)
6460                 return rc;
6461
6462         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
6463                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
6464                 if (decode)
6465                         cmd |= command_bits;
6466                 else
6467                         cmd &= ~command_bits;
6468                 pci_write_config_word(dev, PCI_COMMAND, cmd);
6469         }
6470
6471         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
6472                 return 0;
6473
6474         bus = dev->bus;
6475         while (bus) {
6476                 bridge = bus->self;
6477                 if (bridge) {
6478                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
6479                                              &cmd);
6480                         if (decode)
6481                                 cmd |= PCI_BRIDGE_CTL_VGA;
6482                         else
6483                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
6484                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
6485                                               cmd);
6486                 }
6487                 bus = bus->parent;
6488         }
6489         return 0;
6490 }
6491
6492 #ifdef CONFIG_ACPI
6493 bool pci_pr3_present(struct pci_dev *pdev)
6494 {
6495         struct acpi_device *adev;
6496
6497         if (acpi_disabled)
6498                 return false;
6499
6500         adev = ACPI_COMPANION(&pdev->dev);
6501         if (!adev)
6502                 return false;
6503
6504         return adev->power.flags.power_resources &&
6505                 acpi_has_method(adev->handle, "_PR3");
6506 }
6507 EXPORT_SYMBOL_GPL(pci_pr3_present);
6508 #endif
6509
6510 /**
6511  * pci_add_dma_alias - Add a DMA devfn alias for a device
6512  * @dev: the PCI device for which alias is added
6513  * @devfn_from: alias slot and function
6514  * @nr_devfns: number of subsequent devfns to alias
6515  *
6516  * This helper encodes an 8-bit devfn as a bit number in dma_alias_mask
6517  * which is used to program permissible bus-devfn source addresses for DMA
6518  * requests in an IOMMU.  These aliases factor into IOMMU group creation
6519  * and are useful for devices generating DMA requests beyond or different
6520  * from their logical bus-devfn.  Examples include device quirks where the
6521  * device simply uses the wrong devfn, as well as non-transparent bridges
6522  * where the alias may be a proxy for devices in another domain.
6523  *
6524  * IOMMU group creation is performed during device discovery or addition,
6525  * prior to any potential DMA mapping and therefore prior to driver probing
6526  * (especially for userspace assigned devices where IOMMU group definition
6527  * cannot be left as a userspace activity).  DMA aliases should therefore
6528  * be configured via quirks, such as the PCI fixup header quirk.
6529  */
6530 void pci_add_dma_alias(struct pci_dev *dev, u8 devfn_from,
6531                        unsigned int nr_devfns)
6532 {
6533         int devfn_to;
6534
6535         nr_devfns = min(nr_devfns, (unsigned int)MAX_NR_DEVFNS - devfn_from);
6536         devfn_to = devfn_from + nr_devfns - 1;
6537
6538         if (!dev->dma_alias_mask)
6539                 dev->dma_alias_mask = bitmap_zalloc(MAX_NR_DEVFNS, GFP_KERNEL);
6540         if (!dev->dma_alias_mask) {
6541                 pci_warn(dev, "Unable to allocate DMA alias mask\n");
6542                 return;
6543         }
6544
6545         bitmap_set(dev->dma_alias_mask, devfn_from, nr_devfns);
6546
6547         if (nr_devfns == 1)
6548                 pci_info(dev, "Enabling fixed DMA alias to %02x.%d\n",
6549                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from));
6550         else if (nr_devfns > 1)
6551                 pci_info(dev, "Enabling fixed DMA alias for devfn range from %02x.%d to %02x.%d\n",
6552                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from),
6553                                 PCI_SLOT(devfn_to), PCI_FUNC(devfn_to));
6554 }
6555
6556 bool pci_devs_are_dma_aliases(struct pci_dev *dev1, struct pci_dev *dev2)
6557 {
6558         return (dev1->dma_alias_mask &&
6559                 test_bit(dev2->devfn, dev1->dma_alias_mask)) ||
6560                (dev2->dma_alias_mask &&
6561                 test_bit(dev1->devfn, dev2->dma_alias_mask)) ||
6562                pci_real_dma_dev(dev1) == dev2 ||
6563                pci_real_dma_dev(dev2) == dev1;
6564 }
6565
6566 bool pci_device_is_present(struct pci_dev *pdev)
6567 {
6568         u32 v;
6569
6570         /* Check PF if pdev is a VF, since VF Vendor/Device IDs are 0xffff */
6571         pdev = pci_physfn(pdev);
6572         if (pci_dev_is_disconnected(pdev))
6573                 return false;
6574         return pci_bus_read_dev_vendor_id(pdev->bus, pdev->devfn, &v, 0);
6575 }
6576 EXPORT_SYMBOL_GPL(pci_device_is_present);
6577
6578 void pci_ignore_hotplug(struct pci_dev *dev)
6579 {
6580         struct pci_dev *bridge = dev->bus->self;
6581
6582         dev->ignore_hotplug = 1;
6583         /* Propagate the "ignore hotplug" setting to the parent bridge. */
6584         if (bridge)
6585                 bridge->ignore_hotplug = 1;
6586 }
6587 EXPORT_SYMBOL_GPL(pci_ignore_hotplug);
6588
6589 /**
6590  * pci_real_dma_dev - Get PCI DMA device for PCI device
6591  * @dev: the PCI device that may have a PCI DMA alias
6592  *
6593  * Permits the platform to provide architecture-specific functionality to
6594  * devices needing to alias DMA to another PCI device on another PCI bus. If
6595  * the PCI device is on the same bus, it is recommended to use
6596  * pci_add_dma_alias(). This is the default implementation. Architecture
6597  * implementations can override this.
6598  */
6599 struct pci_dev __weak *pci_real_dma_dev(struct pci_dev *dev)
6600 {
6601         return dev;
6602 }
6603
6604 resource_size_t __weak pcibios_default_alignment(void)
6605 {
6606         return 0;
6607 }
6608
6609 /*
6610  * Arches that don't want to expose struct resource to userland as-is in
6611  * sysfs and /proc can implement their own pci_resource_to_user().
6612  */
6613 void __weak pci_resource_to_user(const struct pci_dev *dev, int bar,
6614                                  const struct resource *rsrc,
6615                                  resource_size_t *start, resource_size_t *end)
6616 {
6617         *start = rsrc->start;
6618         *end = rsrc->end;
6619 }
6620
6621 static char *resource_alignment_param;
6622 static DEFINE_SPINLOCK(resource_alignment_lock);
6623
6624 /**
6625  * pci_specified_resource_alignment - get resource alignment specified by user.
6626  * @dev: the PCI device to get
6627  * @resize: whether or not to change resources' size when reassigning alignment
6628  *
6629  * RETURNS: Resource alignment if it is specified.
6630  *          Zero if it is not specified.
6631  */
6632 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev,
6633                                                         bool *resize)
6634 {
6635         int align_order, count;
6636         resource_size_t align = pcibios_default_alignment();
6637         const char *p;
6638         int ret;
6639
6640         spin_lock(&resource_alignment_lock);
6641         p = resource_alignment_param;
6642         if (!p || !*p)
6643                 goto out;
6644         if (pci_has_flag(PCI_PROBE_ONLY)) {
6645                 align = 0;
6646                 pr_info_once("PCI: Ignoring requested alignments (PCI_PROBE_ONLY)\n");
6647                 goto out;
6648         }
6649
6650         while (*p) {
6651                 count = 0;
6652                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
6653                     p[count] == '@') {
6654                         p += count + 1;
6655                         if (align_order > 63) {
6656                                 pr_err("PCI: Invalid requested alignment (order %d)\n",
6657                                        align_order);
6658                                 align_order = PAGE_SHIFT;
6659                         }
6660                 } else {
6661                         align_order = PAGE_SHIFT;
6662                 }
6663
6664                 ret = pci_dev_str_match(dev, p, &p);
6665                 if (ret == 1) {
6666                         *resize = true;
6667                         align = 1ULL << align_order;
6668                         break;
6669                 } else if (ret < 0) {
6670                         pr_err("PCI: Can't parse resource_alignment parameter: %s\n",
6671                                p);
6672                         break;
6673                 }
6674
6675                 if (*p != ';' && *p != ',') {
6676                         /* End of param or invalid format */
6677                         break;
6678                 }
6679                 p++;
6680         }
6681 out:
6682         spin_unlock(&resource_alignment_lock);
6683         return align;
6684 }
6685
6686 static void pci_request_resource_alignment(struct pci_dev *dev, int bar,
6687                                            resource_size_t align, bool resize)
6688 {
6689         struct resource *r = &dev->resource[bar];
6690         resource_size_t size;
6691
6692         if (!(r->flags & IORESOURCE_MEM))
6693                 return;
6694
6695         if (r->flags & IORESOURCE_PCI_FIXED) {
6696                 pci_info(dev, "BAR%d %pR: ignoring requested alignment %#llx\n",
6697                          bar, r, (unsigned long long)align);
6698                 return;
6699         }
6700
6701         size = resource_size(r);
6702         if (size >= align)
6703                 return;
6704
6705         /*
6706          * Increase the alignment of the resource.  There are two ways we
6707          * can do this:
6708          *
6709          * 1) Increase the size of the resource.  BARs are aligned on their
6710          *    size, so when we reallocate space for this resource, we'll
6711          *    allocate it with the larger alignment.  This also prevents
6712          *    assignment of any other BARs inside the alignment region, so
6713          *    if we're requesting page alignment, this means no other BARs
6714          *    will share the page.
6715          *
6716          *    The disadvantage is that this makes the resource larger than
6717          *    the hardware BAR, which may break drivers that compute things
6718          *    based on the resource size, e.g., to find registers at a
6719          *    fixed offset before the end of the BAR.
6720          *
6721          * 2) Retain the resource size, but use IORESOURCE_STARTALIGN and
6722          *    set r->start to the desired alignment.  By itself this
6723          *    doesn't prevent other BARs being put inside the alignment
6724          *    region, but if we realign *every* resource of every device in
6725          *    the system, none of them will share an alignment region.
6726          *
6727          * When the user has requested alignment for only some devices via
6728          * the "pci=resource_alignment" argument, "resize" is true and we
6729          * use the first method.  Otherwise we assume we're aligning all
6730          * devices and we use the second.
6731          */
6732
6733         pci_info(dev, "BAR%d %pR: requesting alignment to %#llx\n",
6734                  bar, r, (unsigned long long)align);
6735
6736         if (resize) {
6737                 r->start = 0;
6738                 r->end = align - 1;
6739         } else {
6740                 r->flags &= ~IORESOURCE_SIZEALIGN;
6741                 r->flags |= IORESOURCE_STARTALIGN;
6742                 r->start = align;
6743                 r->end = r->start + size - 1;
6744         }
6745         r->flags |= IORESOURCE_UNSET;
6746 }
6747
6748 /*
6749  * This function disables memory decoding and releases memory resources
6750  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
6751  * It also rounds up size to specified alignment.
6752  * Later on, the kernel will assign page-aligned memory resource back
6753  * to the device.
6754  */
6755 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
6756 {
6757         int i;
6758         struct resource *r;
6759         resource_size_t align;
6760         u16 command;
6761         bool resize = false;
6762
6763         /*
6764          * VF BARs are read-only zero according to SR-IOV spec r1.1, sec
6765          * 3.4.1.11.  Their resources are allocated from the space
6766          * described by the VF BARx register in the PF's SR-IOV capability.
6767          * We can't influence their alignment here.
6768          */
6769         if (dev->is_virtfn)
6770                 return;
6771
6772         /* check if specified PCI is target device to reassign */
6773         align = pci_specified_resource_alignment(dev, &resize);
6774         if (!align)
6775                 return;
6776
6777         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
6778             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
6779                 pci_warn(dev, "Can't reassign resources to host bridge\n");
6780                 return;
6781         }
6782
6783         pci_read_config_word(dev, PCI_COMMAND, &command);
6784         command &= ~PCI_COMMAND_MEMORY;
6785         pci_write_config_word(dev, PCI_COMMAND, command);
6786
6787         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
6788                 pci_request_resource_alignment(dev, i, align, resize);
6789
6790         /*
6791          * Need to disable bridge's resource window,
6792          * to enable the kernel to reassign new resource
6793          * window later on.
6794          */
6795         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
6796                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
6797                         r = &dev->resource[i];
6798                         if (!(r->flags & IORESOURCE_MEM))
6799                                 continue;
6800                         r->flags |= IORESOURCE_UNSET;
6801                         r->end = resource_size(r) - 1;
6802                         r->start = 0;
6803                 }
6804                 pci_disable_bridge_window(dev);
6805         }
6806 }
6807
6808 static ssize_t resource_alignment_show(const struct bus_type *bus, char *buf)
6809 {
6810         size_t count = 0;
6811
6812         spin_lock(&resource_alignment_lock);
6813         if (resource_alignment_param)
6814                 count = sysfs_emit(buf, "%s\n", resource_alignment_param);
6815         spin_unlock(&resource_alignment_lock);
6816
6817         return count;
6818 }
6819
6820 static ssize_t resource_alignment_store(const struct bus_type *bus,
6821                                         const char *buf, size_t count)
6822 {
6823         char *param, *old, *end;
6824
6825         if (count >= (PAGE_SIZE - 1))
6826                 return -EINVAL;
6827
6828         param = kstrndup(buf, count, GFP_KERNEL);
6829         if (!param)
6830                 return -ENOMEM;
6831
6832         end = strchr(param, '\n');
6833         if (end)
6834                 *end = '\0';
6835
6836         spin_lock(&resource_alignment_lock);
6837         old = resource_alignment_param;
6838         if (strlen(param)) {
6839                 resource_alignment_param = param;
6840         } else {
6841                 kfree(param);
6842                 resource_alignment_param = NULL;
6843         }
6844         spin_unlock(&resource_alignment_lock);
6845
6846         kfree(old);
6847
6848         return count;
6849 }
6850
6851 static BUS_ATTR_RW(resource_alignment);
6852
6853 static int __init pci_resource_alignment_sysfs_init(void)
6854 {
6855         return bus_create_file(&pci_bus_type,
6856                                         &bus_attr_resource_alignment);
6857 }
6858 late_initcall(pci_resource_alignment_sysfs_init);
6859
6860 static void pci_no_domains(void)
6861 {
6862 #ifdef CONFIG_PCI_DOMAINS
6863         pci_domains_supported = 0;
6864 #endif
6865 }
6866
6867 #ifdef CONFIG_PCI_DOMAINS_GENERIC
6868 static DEFINE_IDA(pci_domain_nr_static_ida);
6869 static DEFINE_IDA(pci_domain_nr_dynamic_ida);
6870
6871 static void of_pci_reserve_static_domain_nr(void)
6872 {
6873         struct device_node *np;
6874         int domain_nr;
6875
6876         for_each_node_by_type(np, "pci") {
6877                 domain_nr = of_get_pci_domain_nr(np);
6878                 if (domain_nr < 0)
6879                         continue;
6880                 /*
6881                  * Permanently allocate domain_nr in dynamic_ida
6882                  * to prevent it from dynamic allocation.
6883                  */
6884                 ida_alloc_range(&pci_domain_nr_dynamic_ida,
6885                                 domain_nr, domain_nr, GFP_KERNEL);
6886         }
6887 }
6888
6889 static int of_pci_bus_find_domain_nr(struct device *parent)
6890 {
6891         static bool static_domains_reserved = false;
6892         int domain_nr;
6893
6894         /* On the first call scan device tree for static allocations. */
6895         if (!static_domains_reserved) {
6896                 of_pci_reserve_static_domain_nr();
6897                 static_domains_reserved = true;
6898         }
6899
6900         if (parent) {
6901                 /*
6902                  * If domain is in DT, allocate it in static IDA.  This
6903                  * prevents duplicate static allocations in case of errors
6904                  * in DT.
6905                  */
6906                 domain_nr = of_get_pci_domain_nr(parent->of_node);
6907                 if (domain_nr >= 0)
6908                         return ida_alloc_range(&pci_domain_nr_static_ida,
6909                                                domain_nr, domain_nr,
6910                                                GFP_KERNEL);
6911         }
6912
6913         /*
6914          * If domain was not specified in DT, choose a free ID from dynamic
6915          * allocations. All domain numbers from DT are permanently in
6916          * dynamic allocations to prevent assigning them to other DT nodes
6917          * without static domain.
6918          */
6919         return ida_alloc(&pci_domain_nr_dynamic_ida, GFP_KERNEL);
6920 }
6921
6922 static void of_pci_bus_release_domain_nr(struct pci_bus *bus, struct device *parent)
6923 {
6924         if (bus->domain_nr < 0)
6925                 return;
6926
6927         /* Release domain from IDA where it was allocated. */
6928         if (of_get_pci_domain_nr(parent->of_node) == bus->domain_nr)
6929                 ida_free(&pci_domain_nr_static_ida, bus->domain_nr);
6930         else
6931                 ida_free(&pci_domain_nr_dynamic_ida, bus->domain_nr);
6932 }
6933
6934 int pci_bus_find_domain_nr(struct pci_bus *bus, struct device *parent)
6935 {
6936         return acpi_disabled ? of_pci_bus_find_domain_nr(parent) :
6937                                acpi_pci_bus_find_domain_nr(bus);
6938 }
6939
6940 void pci_bus_release_domain_nr(struct pci_bus *bus, struct device *parent)
6941 {
6942         if (!acpi_disabled)
6943                 return;
6944         of_pci_bus_release_domain_nr(bus, parent);
6945 }
6946 #endif
6947
6948 /**
6949  * pci_ext_cfg_avail - can we access extended PCI config space?
6950  *
6951  * Returns 1 if we can access PCI extended config space (offsets
6952  * greater than 0xff). This is the default implementation. Architecture
6953  * implementations can override this.
6954  */
6955 int __weak pci_ext_cfg_avail(void)
6956 {
6957         return 1;
6958 }
6959
6960 void __weak pci_fixup_cardbus(struct pci_bus *bus)
6961 {
6962 }
6963 EXPORT_SYMBOL(pci_fixup_cardbus);
6964
6965 static int __init pci_setup(char *str)
6966 {
6967         while (str) {
6968                 char *k = strchr(str, ',');
6969                 if (k)
6970                         *k++ = 0;
6971                 if (*str && (str = pcibios_setup(str)) && *str) {
6972                         if (!strcmp(str, "nomsi")) {
6973                                 pci_no_msi();
6974                         } else if (!strncmp(str, "noats", 5)) {
6975                                 pr_info("PCIe: ATS is disabled\n");
6976                                 pcie_ats_disabled = true;
6977                         } else if (!strcmp(str, "noaer")) {
6978                                 pci_no_aer();
6979                         } else if (!strcmp(str, "earlydump")) {
6980                                 pci_early_dump = true;
6981                         } else if (!strncmp(str, "realloc=", 8)) {
6982                                 pci_realloc_get_opt(str + 8);
6983                         } else if (!strncmp(str, "realloc", 7)) {
6984                                 pci_realloc_get_opt("on");
6985                         } else if (!strcmp(str, "nodomains")) {
6986                                 pci_no_domains();
6987                         } else if (!strncmp(str, "noari", 5)) {
6988                                 pcie_ari_disabled = true;
6989                         } else if (!strncmp(str, "cbiosize=", 9)) {
6990                                 pci_cardbus_io_size = memparse(str + 9, &str);
6991                         } else if (!strncmp(str, "cbmemsize=", 10)) {
6992                                 pci_cardbus_mem_size = memparse(str + 10, &str);
6993                         } else if (!strncmp(str, "resource_alignment=", 19)) {
6994                                 resource_alignment_param = str + 19;
6995                         } else if (!strncmp(str, "ecrc=", 5)) {
6996                                 pcie_ecrc_get_policy(str + 5);
6997                         } else if (!strncmp(str, "hpiosize=", 9)) {
6998                                 pci_hotplug_io_size = memparse(str + 9, &str);
6999                         } else if (!strncmp(str, "hpmmiosize=", 11)) {
7000                                 pci_hotplug_mmio_size = memparse(str + 11, &str);
7001                         } else if (!strncmp(str, "hpmmioprefsize=", 15)) {
7002                                 pci_hotplug_mmio_pref_size = memparse(str + 15, &str);
7003                         } else if (!strncmp(str, "hpmemsize=", 10)) {
7004                                 pci_hotplug_mmio_size = memparse(str + 10, &str);
7005                                 pci_hotplug_mmio_pref_size = pci_hotplug_mmio_size;
7006                         } else if (!strncmp(str, "hpbussize=", 10)) {
7007                                 pci_hotplug_bus_size =
7008                                         simple_strtoul(str + 10, &str, 0);
7009                                 if (pci_hotplug_bus_size > 0xff)
7010                                         pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
7011                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
7012                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
7013                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
7014                                 pcie_bus_config = PCIE_BUS_SAFE;
7015                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
7016                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
7017                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
7018                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
7019                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
7020                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
7021                         } else if (!strncmp(str, "disable_acs_redir=", 18)) {
7022                                 disable_acs_redir_param = str + 18;
7023                         } else {
7024                                 pr_err("PCI: Unknown option `%s'\n", str);
7025                         }
7026                 }
7027                 str = k;
7028         }
7029         return 0;
7030 }
7031 early_param("pci", pci_setup);
7032
7033 /*
7034  * 'resource_alignment_param' and 'disable_acs_redir_param' are initialized
7035  * in pci_setup(), above, to point to data in the __initdata section which
7036  * will be freed after the init sequence is complete. We can't allocate memory
7037  * in pci_setup() because some architectures do not have any memory allocation
7038  * service available during an early_param() call. So we allocate memory and
7039  * copy the variable here before the init section is freed.
7040  *
7041  */
7042 static int __init pci_realloc_setup_params(void)
7043 {
7044         resource_alignment_param = kstrdup(resource_alignment_param,
7045                                            GFP_KERNEL);
7046         disable_acs_redir_param = kstrdup(disable_acs_redir_param, GFP_KERNEL);
7047
7048         return 0;
7049 }
7050 pure_initcall(pci_realloc_setup_params);