LoongArch: Parse MADT to get multi-processor information
[linux-2.6-microblaze.git] / drivers / pci / pci.c
1 // SPDX-License-Identifier: GPL-2.0
2 /*
3  * PCI Bus Services, see include/linux/pci.h for further explanation.
4  *
5  * Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
6  * David Mosberger-Tang
7  *
8  * Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
9  */
10
11 #include <linux/acpi.h>
12 #include <linux/kernel.h>
13 #include <linux/delay.h>
14 #include <linux/dmi.h>
15 #include <linux/init.h>
16 #include <linux/msi.h>
17 #include <linux/of.h>
18 #include <linux/pci.h>
19 #include <linux/pm.h>
20 #include <linux/slab.h>
21 #include <linux/module.h>
22 #include <linux/spinlock.h>
23 #include <linux/string.h>
24 #include <linux/log2.h>
25 #include <linux/logic_pio.h>
26 #include <linux/pm_wakeup.h>
27 #include <linux/interrupt.h>
28 #include <linux/device.h>
29 #include <linux/pm_runtime.h>
30 #include <linux/pci_hotplug.h>
31 #include <linux/vmalloc.h>
32 #include <asm/dma.h>
33 #include <linux/aer.h>
34 #include <linux/bitfield.h>
35 #include "pci.h"
36
37 DEFINE_MUTEX(pci_slot_mutex);
38
39 const char *pci_power_names[] = {
40         "error", "D0", "D1", "D2", "D3hot", "D3cold", "unknown",
41 };
42 EXPORT_SYMBOL_GPL(pci_power_names);
43
44 #ifdef CONFIG_X86_32
45 int isa_dma_bridge_buggy;
46 EXPORT_SYMBOL(isa_dma_bridge_buggy);
47 #endif
48
49 int pci_pci_problems;
50 EXPORT_SYMBOL(pci_pci_problems);
51
52 unsigned int pci_pm_d3hot_delay;
53
54 static void pci_pme_list_scan(struct work_struct *work);
55
56 static LIST_HEAD(pci_pme_list);
57 static DEFINE_MUTEX(pci_pme_list_mutex);
58 static DECLARE_DELAYED_WORK(pci_pme_work, pci_pme_list_scan);
59
60 struct pci_pme_device {
61         struct list_head list;
62         struct pci_dev *dev;
63 };
64
65 #define PME_TIMEOUT 1000 /* How long between PME checks */
66
67 static void pci_dev_d3_sleep(struct pci_dev *dev)
68 {
69         unsigned int delay = dev->d3hot_delay;
70
71         if (delay < pci_pm_d3hot_delay)
72                 delay = pci_pm_d3hot_delay;
73
74         if (delay)
75                 msleep(delay);
76 }
77
78 bool pci_reset_supported(struct pci_dev *dev)
79 {
80         return dev->reset_methods[0] != 0;
81 }
82
83 #ifdef CONFIG_PCI_DOMAINS
84 int pci_domains_supported = 1;
85 #endif
86
87 #define DEFAULT_CARDBUS_IO_SIZE         (256)
88 #define DEFAULT_CARDBUS_MEM_SIZE        (64*1024*1024)
89 /* pci=cbmemsize=nnM,cbiosize=nn can override this */
90 unsigned long pci_cardbus_io_size = DEFAULT_CARDBUS_IO_SIZE;
91 unsigned long pci_cardbus_mem_size = DEFAULT_CARDBUS_MEM_SIZE;
92
93 #define DEFAULT_HOTPLUG_IO_SIZE         (256)
94 #define DEFAULT_HOTPLUG_MMIO_SIZE       (2*1024*1024)
95 #define DEFAULT_HOTPLUG_MMIO_PREF_SIZE  (2*1024*1024)
96 /* hpiosize=nn can override this */
97 unsigned long pci_hotplug_io_size  = DEFAULT_HOTPLUG_IO_SIZE;
98 /*
99  * pci=hpmmiosize=nnM overrides non-prefetchable MMIO size,
100  * pci=hpmmioprefsize=nnM overrides prefetchable MMIO size;
101  * pci=hpmemsize=nnM overrides both
102  */
103 unsigned long pci_hotplug_mmio_size = DEFAULT_HOTPLUG_MMIO_SIZE;
104 unsigned long pci_hotplug_mmio_pref_size = DEFAULT_HOTPLUG_MMIO_PREF_SIZE;
105
106 #define DEFAULT_HOTPLUG_BUS_SIZE        1
107 unsigned long pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
108
109
110 /* PCIe MPS/MRRS strategy; can be overridden by kernel command-line param */
111 #ifdef CONFIG_PCIE_BUS_TUNE_OFF
112 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_TUNE_OFF;
113 #elif defined CONFIG_PCIE_BUS_SAFE
114 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_SAFE;
115 #elif defined CONFIG_PCIE_BUS_PERFORMANCE
116 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PERFORMANCE;
117 #elif defined CONFIG_PCIE_BUS_PEER2PEER
118 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_PEER2PEER;
119 #else
120 enum pcie_bus_config_types pcie_bus_config = PCIE_BUS_DEFAULT;
121 #endif
122
123 /*
124  * The default CLS is used if arch didn't set CLS explicitly and not
125  * all pci devices agree on the same value.  Arch can override either
126  * the dfl or actual value as it sees fit.  Don't forget this is
127  * measured in 32-bit words, not bytes.
128  */
129 u8 pci_dfl_cache_line_size = L1_CACHE_BYTES >> 2;
130 u8 pci_cache_line_size;
131
132 /*
133  * If we set up a device for bus mastering, we need to check the latency
134  * timer as certain BIOSes forget to set it properly.
135  */
136 unsigned int pcibios_max_latency = 255;
137
138 /* If set, the PCIe ARI capability will not be used. */
139 static bool pcie_ari_disabled;
140
141 /* If set, the PCIe ATS capability will not be used. */
142 static bool pcie_ats_disabled;
143
144 /* If set, the PCI config space of each device is printed during boot. */
145 bool pci_early_dump;
146
147 bool pci_ats_disabled(void)
148 {
149         return pcie_ats_disabled;
150 }
151 EXPORT_SYMBOL_GPL(pci_ats_disabled);
152
153 /* Disable bridge_d3 for all PCIe ports */
154 static bool pci_bridge_d3_disable;
155 /* Force bridge_d3 for all PCIe ports */
156 static bool pci_bridge_d3_force;
157
158 static int __init pcie_port_pm_setup(char *str)
159 {
160         if (!strcmp(str, "off"))
161                 pci_bridge_d3_disable = true;
162         else if (!strcmp(str, "force"))
163                 pci_bridge_d3_force = true;
164         return 1;
165 }
166 __setup("pcie_port_pm=", pcie_port_pm_setup);
167
168 /* Time to wait after a reset for device to become responsive */
169 #define PCIE_RESET_READY_POLL_MS 60000
170
171 /**
172  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
173  * @bus: pointer to PCI bus structure to search
174  *
175  * Given a PCI bus, returns the highest PCI bus number present in the set
176  * including the given PCI bus and its list of child PCI buses.
177  */
178 unsigned char pci_bus_max_busnr(struct pci_bus *bus)
179 {
180         struct pci_bus *tmp;
181         unsigned char max, n;
182
183         max = bus->busn_res.end;
184         list_for_each_entry(tmp, &bus->children, node) {
185                 n = pci_bus_max_busnr(tmp);
186                 if (n > max)
187                         max = n;
188         }
189         return max;
190 }
191 EXPORT_SYMBOL_GPL(pci_bus_max_busnr);
192
193 /**
194  * pci_status_get_and_clear_errors - return and clear error bits in PCI_STATUS
195  * @pdev: the PCI device
196  *
197  * Returns error bits set in PCI_STATUS and clears them.
198  */
199 int pci_status_get_and_clear_errors(struct pci_dev *pdev)
200 {
201         u16 status;
202         int ret;
203
204         ret = pci_read_config_word(pdev, PCI_STATUS, &status);
205         if (ret != PCIBIOS_SUCCESSFUL)
206                 return -EIO;
207
208         status &= PCI_STATUS_ERROR_BITS;
209         if (status)
210                 pci_write_config_word(pdev, PCI_STATUS, status);
211
212         return status;
213 }
214 EXPORT_SYMBOL_GPL(pci_status_get_and_clear_errors);
215
216 #ifdef CONFIG_HAS_IOMEM
217 static void __iomem *__pci_ioremap_resource(struct pci_dev *pdev, int bar,
218                                             bool write_combine)
219 {
220         struct resource *res = &pdev->resource[bar];
221         resource_size_t start = res->start;
222         resource_size_t size = resource_size(res);
223
224         /*
225          * Make sure the BAR is actually a memory resource, not an IO resource
226          */
227         if (res->flags & IORESOURCE_UNSET || !(res->flags & IORESOURCE_MEM)) {
228                 pci_err(pdev, "can't ioremap BAR %d: %pR\n", bar, res);
229                 return NULL;
230         }
231
232         if (write_combine)
233                 return ioremap_wc(start, size);
234
235         return ioremap(start, size);
236 }
237
238 void __iomem *pci_ioremap_bar(struct pci_dev *pdev, int bar)
239 {
240         return __pci_ioremap_resource(pdev, bar, false);
241 }
242 EXPORT_SYMBOL_GPL(pci_ioremap_bar);
243
244 void __iomem *pci_ioremap_wc_bar(struct pci_dev *pdev, int bar)
245 {
246         return __pci_ioremap_resource(pdev, bar, true);
247 }
248 EXPORT_SYMBOL_GPL(pci_ioremap_wc_bar);
249 #endif
250
251 /**
252  * pci_dev_str_match_path - test if a path string matches a device
253  * @dev: the PCI device to test
254  * @path: string to match the device against
255  * @endptr: pointer to the string after the match
256  *
257  * Test if a string (typically from a kernel parameter) formatted as a
258  * path of device/function addresses matches a PCI device. The string must
259  * be of the form:
260  *
261  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
262  *
263  * A path for a device can be obtained using 'lspci -t'.  Using a path
264  * is more robust against bus renumbering than using only a single bus,
265  * device and function address.
266  *
267  * Returns 1 if the string matches the device, 0 if it does not and
268  * a negative error code if it fails to parse the string.
269  */
270 static int pci_dev_str_match_path(struct pci_dev *dev, const char *path,
271                                   const char **endptr)
272 {
273         int ret;
274         unsigned int seg, bus, slot, func;
275         char *wpath, *p;
276         char end;
277
278         *endptr = strchrnul(path, ';');
279
280         wpath = kmemdup_nul(path, *endptr - path, GFP_ATOMIC);
281         if (!wpath)
282                 return -ENOMEM;
283
284         while (1) {
285                 p = strrchr(wpath, '/');
286                 if (!p)
287                         break;
288                 ret = sscanf(p, "/%x.%x%c", &slot, &func, &end);
289                 if (ret != 2) {
290                         ret = -EINVAL;
291                         goto free_and_exit;
292                 }
293
294                 if (dev->devfn != PCI_DEVFN(slot, func)) {
295                         ret = 0;
296                         goto free_and_exit;
297                 }
298
299                 /*
300                  * Note: we don't need to get a reference to the upstream
301                  * bridge because we hold a reference to the top level
302                  * device which should hold a reference to the bridge,
303                  * and so on.
304                  */
305                 dev = pci_upstream_bridge(dev);
306                 if (!dev) {
307                         ret = 0;
308                         goto free_and_exit;
309                 }
310
311                 *p = 0;
312         }
313
314         ret = sscanf(wpath, "%x:%x:%x.%x%c", &seg, &bus, &slot,
315                      &func, &end);
316         if (ret != 4) {
317                 seg = 0;
318                 ret = sscanf(wpath, "%x:%x.%x%c", &bus, &slot, &func, &end);
319                 if (ret != 3) {
320                         ret = -EINVAL;
321                         goto free_and_exit;
322                 }
323         }
324
325         ret = (seg == pci_domain_nr(dev->bus) &&
326                bus == dev->bus->number &&
327                dev->devfn == PCI_DEVFN(slot, func));
328
329 free_and_exit:
330         kfree(wpath);
331         return ret;
332 }
333
334 /**
335  * pci_dev_str_match - test if a string matches a device
336  * @dev: the PCI device to test
337  * @p: string to match the device against
338  * @endptr: pointer to the string after the match
339  *
340  * Test if a string (typically from a kernel parameter) matches a specified
341  * PCI device. The string may be of one of the following formats:
342  *
343  *   [<domain>:]<bus>:<device>.<func>[/<device>.<func>]*
344  *   pci:<vendor>:<device>[:<subvendor>:<subdevice>]
345  *
346  * The first format specifies a PCI bus/device/function address which
347  * may change if new hardware is inserted, if motherboard firmware changes,
348  * or due to changes caused in kernel parameters. If the domain is
349  * left unspecified, it is taken to be 0.  In order to be robust against
350  * bus renumbering issues, a path of PCI device/function numbers may be used
351  * to address the specific device.  The path for a device can be determined
352  * through the use of 'lspci -t'.
353  *
354  * The second format matches devices using IDs in the configuration
355  * space which may match multiple devices in the system. A value of 0
356  * for any field will match all devices. (Note: this differs from
357  * in-kernel code that uses PCI_ANY_ID which is ~0; this is for
358  * legacy reasons and convenience so users don't have to specify
359  * FFFFFFFFs on the command line.)
360  *
361  * Returns 1 if the string matches the device, 0 if it does not and
362  * a negative error code if the string cannot be parsed.
363  */
364 static int pci_dev_str_match(struct pci_dev *dev, const char *p,
365                              const char **endptr)
366 {
367         int ret;
368         int count;
369         unsigned short vendor, device, subsystem_vendor, subsystem_device;
370
371         if (strncmp(p, "pci:", 4) == 0) {
372                 /* PCI vendor/device (subvendor/subdevice) IDs are specified */
373                 p += 4;
374                 ret = sscanf(p, "%hx:%hx:%hx:%hx%n", &vendor, &device,
375                              &subsystem_vendor, &subsystem_device, &count);
376                 if (ret != 4) {
377                         ret = sscanf(p, "%hx:%hx%n", &vendor, &device, &count);
378                         if (ret != 2)
379                                 return -EINVAL;
380
381                         subsystem_vendor = 0;
382                         subsystem_device = 0;
383                 }
384
385                 p += count;
386
387                 if ((!vendor || vendor == dev->vendor) &&
388                     (!device || device == dev->device) &&
389                     (!subsystem_vendor ||
390                             subsystem_vendor == dev->subsystem_vendor) &&
391                     (!subsystem_device ||
392                             subsystem_device == dev->subsystem_device))
393                         goto found;
394         } else {
395                 /*
396                  * PCI Bus, Device, Function IDs are specified
397                  * (optionally, may include a path of devfns following it)
398                  */
399                 ret = pci_dev_str_match_path(dev, p, &p);
400                 if (ret < 0)
401                         return ret;
402                 else if (ret)
403                         goto found;
404         }
405
406         *endptr = p;
407         return 0;
408
409 found:
410         *endptr = p;
411         return 1;
412 }
413
414 static u8 __pci_find_next_cap_ttl(struct pci_bus *bus, unsigned int devfn,
415                                   u8 pos, int cap, int *ttl)
416 {
417         u8 id;
418         u16 ent;
419
420         pci_bus_read_config_byte(bus, devfn, pos, &pos);
421
422         while ((*ttl)--) {
423                 if (pos < 0x40)
424                         break;
425                 pos &= ~3;
426                 pci_bus_read_config_word(bus, devfn, pos, &ent);
427
428                 id = ent & 0xff;
429                 if (id == 0xff)
430                         break;
431                 if (id == cap)
432                         return pos;
433                 pos = (ent >> 8);
434         }
435         return 0;
436 }
437
438 static u8 __pci_find_next_cap(struct pci_bus *bus, unsigned int devfn,
439                               u8 pos, int cap)
440 {
441         int ttl = PCI_FIND_CAP_TTL;
442
443         return __pci_find_next_cap_ttl(bus, devfn, pos, cap, &ttl);
444 }
445
446 u8 pci_find_next_capability(struct pci_dev *dev, u8 pos, int cap)
447 {
448         return __pci_find_next_cap(dev->bus, dev->devfn,
449                                    pos + PCI_CAP_LIST_NEXT, cap);
450 }
451 EXPORT_SYMBOL_GPL(pci_find_next_capability);
452
453 static u8 __pci_bus_find_cap_start(struct pci_bus *bus,
454                                     unsigned int devfn, u8 hdr_type)
455 {
456         u16 status;
457
458         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
459         if (!(status & PCI_STATUS_CAP_LIST))
460                 return 0;
461
462         switch (hdr_type) {
463         case PCI_HEADER_TYPE_NORMAL:
464         case PCI_HEADER_TYPE_BRIDGE:
465                 return PCI_CAPABILITY_LIST;
466         case PCI_HEADER_TYPE_CARDBUS:
467                 return PCI_CB_CAPABILITY_LIST;
468         }
469
470         return 0;
471 }
472
473 /**
474  * pci_find_capability - query for devices' capabilities
475  * @dev: PCI device to query
476  * @cap: capability code
477  *
478  * Tell if a device supports a given PCI capability.
479  * Returns the address of the requested capability structure within the
480  * device's PCI configuration space or 0 in case the device does not
481  * support it.  Possible values for @cap include:
482  *
483  *  %PCI_CAP_ID_PM           Power Management
484  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port
485  *  %PCI_CAP_ID_VPD          Vital Product Data
486  *  %PCI_CAP_ID_SLOTID       Slot Identification
487  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
488  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap
489  *  %PCI_CAP_ID_PCIX         PCI-X
490  *  %PCI_CAP_ID_EXP          PCI Express
491  */
492 u8 pci_find_capability(struct pci_dev *dev, int cap)
493 {
494         u8 pos;
495
496         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
497         if (pos)
498                 pos = __pci_find_next_cap(dev->bus, dev->devfn, pos, cap);
499
500         return pos;
501 }
502 EXPORT_SYMBOL(pci_find_capability);
503
504 /**
505  * pci_bus_find_capability - query for devices' capabilities
506  * @bus: the PCI bus to query
507  * @devfn: PCI device to query
508  * @cap: capability code
509  *
510  * Like pci_find_capability() but works for PCI devices that do not have a
511  * pci_dev structure set up yet.
512  *
513  * Returns the address of the requested capability structure within the
514  * device's PCI configuration space or 0 in case the device does not
515  * support it.
516  */
517 u8 pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
518 {
519         u8 hdr_type, pos;
520
521         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
522
523         pos = __pci_bus_find_cap_start(bus, devfn, hdr_type & 0x7f);
524         if (pos)
525                 pos = __pci_find_next_cap(bus, devfn, pos, cap);
526
527         return pos;
528 }
529 EXPORT_SYMBOL(pci_bus_find_capability);
530
531 /**
532  * pci_find_next_ext_capability - Find an extended capability
533  * @dev: PCI device to query
534  * @start: address at which to start looking (0 to start at beginning of list)
535  * @cap: capability code
536  *
537  * Returns the address of the next matching extended capability structure
538  * within the device's PCI configuration space or 0 if the device does
539  * not support it.  Some capabilities can occur several times, e.g., the
540  * vendor-specific capability, and this provides a way to find them all.
541  */
542 u16 pci_find_next_ext_capability(struct pci_dev *dev, u16 start, int cap)
543 {
544         u32 header;
545         int ttl;
546         u16 pos = PCI_CFG_SPACE_SIZE;
547
548         /* minimum 8 bytes per capability */
549         ttl = (PCI_CFG_SPACE_EXP_SIZE - PCI_CFG_SPACE_SIZE) / 8;
550
551         if (dev->cfg_size <= PCI_CFG_SPACE_SIZE)
552                 return 0;
553
554         if (start)
555                 pos = start;
556
557         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
558                 return 0;
559
560         /*
561          * If we have no capabilities, this is indicated by cap ID,
562          * cap version and next pointer all being 0.
563          */
564         if (header == 0)
565                 return 0;
566
567         while (ttl-- > 0) {
568                 if (PCI_EXT_CAP_ID(header) == cap && pos != start)
569                         return pos;
570
571                 pos = PCI_EXT_CAP_NEXT(header);
572                 if (pos < PCI_CFG_SPACE_SIZE)
573                         break;
574
575                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
576                         break;
577         }
578
579         return 0;
580 }
581 EXPORT_SYMBOL_GPL(pci_find_next_ext_capability);
582
583 /**
584  * pci_find_ext_capability - Find an extended capability
585  * @dev: PCI device to query
586  * @cap: capability code
587  *
588  * Returns the address of the requested extended capability structure
589  * within the device's PCI configuration space or 0 if the device does
590  * not support it.  Possible values for @cap include:
591  *
592  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
593  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
594  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
595  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
596  */
597 u16 pci_find_ext_capability(struct pci_dev *dev, int cap)
598 {
599         return pci_find_next_ext_capability(dev, 0, cap);
600 }
601 EXPORT_SYMBOL_GPL(pci_find_ext_capability);
602
603 /**
604  * pci_get_dsn - Read and return the 8-byte Device Serial Number
605  * @dev: PCI device to query
606  *
607  * Looks up the PCI_EXT_CAP_ID_DSN and reads the 8 bytes of the Device Serial
608  * Number.
609  *
610  * Returns the DSN, or zero if the capability does not exist.
611  */
612 u64 pci_get_dsn(struct pci_dev *dev)
613 {
614         u32 dword;
615         u64 dsn;
616         int pos;
617
618         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_DSN);
619         if (!pos)
620                 return 0;
621
622         /*
623          * The Device Serial Number is two dwords offset 4 bytes from the
624          * capability position. The specification says that the first dword is
625          * the lower half, and the second dword is the upper half.
626          */
627         pos += 4;
628         pci_read_config_dword(dev, pos, &dword);
629         dsn = (u64)dword;
630         pci_read_config_dword(dev, pos + 4, &dword);
631         dsn |= ((u64)dword) << 32;
632
633         return dsn;
634 }
635 EXPORT_SYMBOL_GPL(pci_get_dsn);
636
637 static u8 __pci_find_next_ht_cap(struct pci_dev *dev, u8 pos, int ht_cap)
638 {
639         int rc, ttl = PCI_FIND_CAP_TTL;
640         u8 cap, mask;
641
642         if (ht_cap == HT_CAPTYPE_SLAVE || ht_cap == HT_CAPTYPE_HOST)
643                 mask = HT_3BIT_CAP_MASK;
644         else
645                 mask = HT_5BIT_CAP_MASK;
646
647         pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn, pos,
648                                       PCI_CAP_ID_HT, &ttl);
649         while (pos) {
650                 rc = pci_read_config_byte(dev, pos + 3, &cap);
651                 if (rc != PCIBIOS_SUCCESSFUL)
652                         return 0;
653
654                 if ((cap & mask) == ht_cap)
655                         return pos;
656
657                 pos = __pci_find_next_cap_ttl(dev->bus, dev->devfn,
658                                               pos + PCI_CAP_LIST_NEXT,
659                                               PCI_CAP_ID_HT, &ttl);
660         }
661
662         return 0;
663 }
664
665 /**
666  * pci_find_next_ht_capability - query a device's HyperTransport capabilities
667  * @dev: PCI device to query
668  * @pos: Position from which to continue searching
669  * @ht_cap: HyperTransport capability code
670  *
671  * To be used in conjunction with pci_find_ht_capability() to search for
672  * all capabilities matching @ht_cap. @pos should always be a value returned
673  * from pci_find_ht_capability().
674  *
675  * NB. To be 100% safe against broken PCI devices, the caller should take
676  * steps to avoid an infinite loop.
677  */
678 u8 pci_find_next_ht_capability(struct pci_dev *dev, u8 pos, int ht_cap)
679 {
680         return __pci_find_next_ht_cap(dev, pos + PCI_CAP_LIST_NEXT, ht_cap);
681 }
682 EXPORT_SYMBOL_GPL(pci_find_next_ht_capability);
683
684 /**
685  * pci_find_ht_capability - query a device's HyperTransport capabilities
686  * @dev: PCI device to query
687  * @ht_cap: HyperTransport capability code
688  *
689  * Tell if a device supports a given HyperTransport capability.
690  * Returns an address within the device's PCI configuration space
691  * or 0 in case the device does not support the request capability.
692  * The address points to the PCI capability, of type PCI_CAP_ID_HT,
693  * which has a HyperTransport capability matching @ht_cap.
694  */
695 u8 pci_find_ht_capability(struct pci_dev *dev, int ht_cap)
696 {
697         u8 pos;
698
699         pos = __pci_bus_find_cap_start(dev->bus, dev->devfn, dev->hdr_type);
700         if (pos)
701                 pos = __pci_find_next_ht_cap(dev, pos, ht_cap);
702
703         return pos;
704 }
705 EXPORT_SYMBOL_GPL(pci_find_ht_capability);
706
707 /**
708  * pci_find_vsec_capability - Find a vendor-specific extended capability
709  * @dev: PCI device to query
710  * @vendor: Vendor ID for which capability is defined
711  * @cap: Vendor-specific capability ID
712  *
713  * If @dev has Vendor ID @vendor, search for a VSEC capability with
714  * VSEC ID @cap. If found, return the capability offset in
715  * config space; otherwise return 0.
716  */
717 u16 pci_find_vsec_capability(struct pci_dev *dev, u16 vendor, int cap)
718 {
719         u16 vsec = 0;
720         u32 header;
721
722         if (vendor != dev->vendor)
723                 return 0;
724
725         while ((vsec = pci_find_next_ext_capability(dev, vsec,
726                                                      PCI_EXT_CAP_ID_VNDR))) {
727                 if (pci_read_config_dword(dev, vsec + PCI_VNDR_HEADER,
728                                           &header) == PCIBIOS_SUCCESSFUL &&
729                     PCI_VNDR_HEADER_ID(header) == cap)
730                         return vsec;
731         }
732
733         return 0;
734 }
735 EXPORT_SYMBOL_GPL(pci_find_vsec_capability);
736
737 /**
738  * pci_find_dvsec_capability - Find DVSEC for vendor
739  * @dev: PCI device to query
740  * @vendor: Vendor ID to match for the DVSEC
741  * @dvsec: Designated Vendor-specific capability ID
742  *
743  * If DVSEC has Vendor ID @vendor and DVSEC ID @dvsec return the capability
744  * offset in config space; otherwise return 0.
745  */
746 u16 pci_find_dvsec_capability(struct pci_dev *dev, u16 vendor, u16 dvsec)
747 {
748         int pos;
749
750         pos = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_DVSEC);
751         if (!pos)
752                 return 0;
753
754         while (pos) {
755                 u16 v, id;
756
757                 pci_read_config_word(dev, pos + PCI_DVSEC_HEADER1, &v);
758                 pci_read_config_word(dev, pos + PCI_DVSEC_HEADER2, &id);
759                 if (vendor == v && dvsec == id)
760                         return pos;
761
762                 pos = pci_find_next_ext_capability(dev, pos, PCI_EXT_CAP_ID_DVSEC);
763         }
764
765         return 0;
766 }
767 EXPORT_SYMBOL_GPL(pci_find_dvsec_capability);
768
769 /**
770  * pci_find_parent_resource - return resource region of parent bus of given
771  *                            region
772  * @dev: PCI device structure contains resources to be searched
773  * @res: child resource record for which parent is sought
774  *
775  * For given resource region of given device, return the resource region of
776  * parent bus the given region is contained in.
777  */
778 struct resource *pci_find_parent_resource(const struct pci_dev *dev,
779                                           struct resource *res)
780 {
781         const struct pci_bus *bus = dev->bus;
782         struct resource *r;
783         int i;
784
785         pci_bus_for_each_resource(bus, r, i) {
786                 if (!r)
787                         continue;
788                 if (resource_contains(r, res)) {
789
790                         /*
791                          * If the window is prefetchable but the BAR is
792                          * not, the allocator made a mistake.
793                          */
794                         if (r->flags & IORESOURCE_PREFETCH &&
795                             !(res->flags & IORESOURCE_PREFETCH))
796                                 return NULL;
797
798                         /*
799                          * If we're below a transparent bridge, there may
800                          * be both a positively-decoded aperture and a
801                          * subtractively-decoded region that contain the BAR.
802                          * We want the positively-decoded one, so this depends
803                          * on pci_bus_for_each_resource() giving us those
804                          * first.
805                          */
806                         return r;
807                 }
808         }
809         return NULL;
810 }
811 EXPORT_SYMBOL(pci_find_parent_resource);
812
813 /**
814  * pci_find_resource - Return matching PCI device resource
815  * @dev: PCI device to query
816  * @res: Resource to look for
817  *
818  * Goes over standard PCI resources (BARs) and checks if the given resource
819  * is partially or fully contained in any of them. In that case the
820  * matching resource is returned, %NULL otherwise.
821  */
822 struct resource *pci_find_resource(struct pci_dev *dev, struct resource *res)
823 {
824         int i;
825
826         for (i = 0; i < PCI_STD_NUM_BARS; i++) {
827                 struct resource *r = &dev->resource[i];
828
829                 if (r->start && resource_contains(r, res))
830                         return r;
831         }
832
833         return NULL;
834 }
835 EXPORT_SYMBOL(pci_find_resource);
836
837 /**
838  * pci_wait_for_pending - wait for @mask bit(s) to clear in status word @pos
839  * @dev: the PCI device to operate on
840  * @pos: config space offset of status word
841  * @mask: mask of bit(s) to care about in status word
842  *
843  * Return 1 when mask bit(s) in status word clear, 0 otherwise.
844  */
845 int pci_wait_for_pending(struct pci_dev *dev, int pos, u16 mask)
846 {
847         int i;
848
849         /* Wait for Transaction Pending bit clean */
850         for (i = 0; i < 4; i++) {
851                 u16 status;
852                 if (i)
853                         msleep((1 << (i - 1)) * 100);
854
855                 pci_read_config_word(dev, pos, &status);
856                 if (!(status & mask))
857                         return 1;
858         }
859
860         return 0;
861 }
862
863 static int pci_acs_enable;
864
865 /**
866  * pci_request_acs - ask for ACS to be enabled if supported
867  */
868 void pci_request_acs(void)
869 {
870         pci_acs_enable = 1;
871 }
872
873 static const char *disable_acs_redir_param;
874
875 /**
876  * pci_disable_acs_redir - disable ACS redirect capabilities
877  * @dev: the PCI device
878  *
879  * For only devices specified in the disable_acs_redir parameter.
880  */
881 static void pci_disable_acs_redir(struct pci_dev *dev)
882 {
883         int ret = 0;
884         const char *p;
885         int pos;
886         u16 ctrl;
887
888         if (!disable_acs_redir_param)
889                 return;
890
891         p = disable_acs_redir_param;
892         while (*p) {
893                 ret = pci_dev_str_match(dev, p, &p);
894                 if (ret < 0) {
895                         pr_info_once("PCI: Can't parse disable_acs_redir parameter: %s\n",
896                                      disable_acs_redir_param);
897
898                         break;
899                 } else if (ret == 1) {
900                         /* Found a match */
901                         break;
902                 }
903
904                 if (*p != ';' && *p != ',') {
905                         /* End of param or invalid format */
906                         break;
907                 }
908                 p++;
909         }
910
911         if (ret != 1)
912                 return;
913
914         if (!pci_dev_specific_disable_acs_redir(dev))
915                 return;
916
917         pos = dev->acs_cap;
918         if (!pos) {
919                 pci_warn(dev, "cannot disable ACS redirect for this hardware as it does not have ACS capabilities\n");
920                 return;
921         }
922
923         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
924
925         /* P2P Request & Completion Redirect */
926         ctrl &= ~(PCI_ACS_RR | PCI_ACS_CR | PCI_ACS_EC);
927
928         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
929
930         pci_info(dev, "disabled ACS redirect\n");
931 }
932
933 /**
934  * pci_std_enable_acs - enable ACS on devices using standard ACS capabilities
935  * @dev: the PCI device
936  */
937 static void pci_std_enable_acs(struct pci_dev *dev)
938 {
939         int pos;
940         u16 cap;
941         u16 ctrl;
942
943         pos = dev->acs_cap;
944         if (!pos)
945                 return;
946
947         pci_read_config_word(dev, pos + PCI_ACS_CAP, &cap);
948         pci_read_config_word(dev, pos + PCI_ACS_CTRL, &ctrl);
949
950         /* Source Validation */
951         ctrl |= (cap & PCI_ACS_SV);
952
953         /* P2P Request Redirect */
954         ctrl |= (cap & PCI_ACS_RR);
955
956         /* P2P Completion Redirect */
957         ctrl |= (cap & PCI_ACS_CR);
958
959         /* Upstream Forwarding */
960         ctrl |= (cap & PCI_ACS_UF);
961
962         /* Enable Translation Blocking for external devices and noats */
963         if (pci_ats_disabled() || dev->external_facing || dev->untrusted)
964                 ctrl |= (cap & PCI_ACS_TB);
965
966         pci_write_config_word(dev, pos + PCI_ACS_CTRL, ctrl);
967 }
968
969 /**
970  * pci_enable_acs - enable ACS if hardware support it
971  * @dev: the PCI device
972  */
973 static void pci_enable_acs(struct pci_dev *dev)
974 {
975         if (!pci_acs_enable)
976                 goto disable_acs_redir;
977
978         if (!pci_dev_specific_enable_acs(dev))
979                 goto disable_acs_redir;
980
981         pci_std_enable_acs(dev);
982
983 disable_acs_redir:
984         /*
985          * Note: pci_disable_acs_redir() must be called even if ACS was not
986          * enabled by the kernel because it may have been enabled by
987          * platform firmware.  So if we are told to disable it, we should
988          * always disable it after setting the kernel's default
989          * preferences.
990          */
991         pci_disable_acs_redir(dev);
992 }
993
994 /**
995  * pci_restore_bars - restore a device's BAR values (e.g. after wake-up)
996  * @dev: PCI device to have its BARs restored
997  *
998  * Restore the BAR values for a given device, so as to make it
999  * accessible by its driver.
1000  */
1001 static void pci_restore_bars(struct pci_dev *dev)
1002 {
1003         int i;
1004
1005         for (i = 0; i < PCI_BRIDGE_RESOURCES; i++)
1006                 pci_update_resource(dev, i);
1007 }
1008
1009 static inline bool platform_pci_power_manageable(struct pci_dev *dev)
1010 {
1011         if (pci_use_mid_pm())
1012                 return true;
1013
1014         return acpi_pci_power_manageable(dev);
1015 }
1016
1017 static inline int platform_pci_set_power_state(struct pci_dev *dev,
1018                                                pci_power_t t)
1019 {
1020         if (pci_use_mid_pm())
1021                 return mid_pci_set_power_state(dev, t);
1022
1023         return acpi_pci_set_power_state(dev, t);
1024 }
1025
1026 static inline pci_power_t platform_pci_get_power_state(struct pci_dev *dev)
1027 {
1028         if (pci_use_mid_pm())
1029                 return mid_pci_get_power_state(dev);
1030
1031         return acpi_pci_get_power_state(dev);
1032 }
1033
1034 static inline void platform_pci_refresh_power_state(struct pci_dev *dev)
1035 {
1036         if (!pci_use_mid_pm())
1037                 acpi_pci_refresh_power_state(dev);
1038 }
1039
1040 static inline pci_power_t platform_pci_choose_state(struct pci_dev *dev)
1041 {
1042         if (pci_use_mid_pm())
1043                 return PCI_POWER_ERROR;
1044
1045         return acpi_pci_choose_state(dev);
1046 }
1047
1048 static inline int platform_pci_set_wakeup(struct pci_dev *dev, bool enable)
1049 {
1050         if (pci_use_mid_pm())
1051                 return PCI_POWER_ERROR;
1052
1053         return acpi_pci_wakeup(dev, enable);
1054 }
1055
1056 static inline bool platform_pci_need_resume(struct pci_dev *dev)
1057 {
1058         if (pci_use_mid_pm())
1059                 return false;
1060
1061         return acpi_pci_need_resume(dev);
1062 }
1063
1064 static inline bool platform_pci_bridge_d3(struct pci_dev *dev)
1065 {
1066         if (pci_use_mid_pm())
1067                 return false;
1068
1069         return acpi_pci_bridge_d3(dev);
1070 }
1071
1072 /**
1073  * pci_update_current_state - Read power state of given device and cache it
1074  * @dev: PCI device to handle.
1075  * @state: State to cache in case the device doesn't have the PM capability
1076  *
1077  * The power state is read from the PMCSR register, which however is
1078  * inaccessible in D3cold.  The platform firmware is therefore queried first
1079  * to detect accessibility of the register.  In case the platform firmware
1080  * reports an incorrect state or the device isn't power manageable by the
1081  * platform at all, we try to detect D3cold by testing accessibility of the
1082  * vendor ID in config space.
1083  */
1084 void pci_update_current_state(struct pci_dev *dev, pci_power_t state)
1085 {
1086         if (platform_pci_get_power_state(dev) == PCI_D3cold) {
1087                 dev->current_state = PCI_D3cold;
1088         } else if (dev->pm_cap) {
1089                 u16 pmcsr;
1090
1091                 pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1092                 if (PCI_POSSIBLE_ERROR(pmcsr)) {
1093                         dev->current_state = PCI_D3cold;
1094                         return;
1095                 }
1096                 dev->current_state = pmcsr & PCI_PM_CTRL_STATE_MASK;
1097         } else {
1098                 dev->current_state = state;
1099         }
1100 }
1101
1102 /**
1103  * pci_refresh_power_state - Refresh the given device's power state data
1104  * @dev: Target PCI device.
1105  *
1106  * Ask the platform to refresh the devices power state information and invoke
1107  * pci_update_current_state() to update its current PCI power state.
1108  */
1109 void pci_refresh_power_state(struct pci_dev *dev)
1110 {
1111         platform_pci_refresh_power_state(dev);
1112         pci_update_current_state(dev, dev->current_state);
1113 }
1114
1115 /**
1116  * pci_platform_power_transition - Use platform to change device power state
1117  * @dev: PCI device to handle.
1118  * @state: State to put the device into.
1119  */
1120 int pci_platform_power_transition(struct pci_dev *dev, pci_power_t state)
1121 {
1122         int error;
1123
1124         error = platform_pci_set_power_state(dev, state);
1125         if (!error)
1126                 pci_update_current_state(dev, state);
1127         else if (!dev->pm_cap) /* Fall back to PCI_D0 */
1128                 dev->current_state = PCI_D0;
1129
1130         return error;
1131 }
1132 EXPORT_SYMBOL_GPL(pci_platform_power_transition);
1133
1134 static int pci_resume_one(struct pci_dev *pci_dev, void *ign)
1135 {
1136         pm_request_resume(&pci_dev->dev);
1137         return 0;
1138 }
1139
1140 /**
1141  * pci_resume_bus - Walk given bus and runtime resume devices on it
1142  * @bus: Top bus of the subtree to walk.
1143  */
1144 void pci_resume_bus(struct pci_bus *bus)
1145 {
1146         if (bus)
1147                 pci_walk_bus(bus, pci_resume_one, NULL);
1148 }
1149
1150 static int pci_dev_wait(struct pci_dev *dev, char *reset_type, int timeout)
1151 {
1152         int delay = 1;
1153         u32 id;
1154
1155         /*
1156          * After reset, the device should not silently discard config
1157          * requests, but it may still indicate that it needs more time by
1158          * responding to them with CRS completions.  The Root Port will
1159          * generally synthesize ~0 (PCI_ERROR_RESPONSE) data to complete
1160          * the read (except when CRS SV is enabled and the read was for the
1161          * Vendor ID; in that case it synthesizes 0x0001 data).
1162          *
1163          * Wait for the device to return a non-CRS completion.  Read the
1164          * Command register instead of Vendor ID so we don't have to
1165          * contend with the CRS SV value.
1166          */
1167         pci_read_config_dword(dev, PCI_COMMAND, &id);
1168         while (PCI_POSSIBLE_ERROR(id)) {
1169                 if (delay > timeout) {
1170                         pci_warn(dev, "not ready %dms after %s; giving up\n",
1171                                  delay - 1, reset_type);
1172                         return -ENOTTY;
1173                 }
1174
1175                 if (delay > 1000)
1176                         pci_info(dev, "not ready %dms after %s; waiting\n",
1177                                  delay - 1, reset_type);
1178
1179                 msleep(delay);
1180                 delay *= 2;
1181                 pci_read_config_dword(dev, PCI_COMMAND, &id);
1182         }
1183
1184         if (delay > 1000)
1185                 pci_info(dev, "ready %dms after %s\n", delay - 1,
1186                          reset_type);
1187
1188         return 0;
1189 }
1190
1191 /**
1192  * pci_power_up - Put the given device into D0
1193  * @dev: PCI device to power up
1194  *
1195  * On success, return 0 or 1, depending on whether or not it is necessary to
1196  * restore the device's BARs subsequently (1 is returned in that case).
1197  */
1198 int pci_power_up(struct pci_dev *dev)
1199 {
1200         bool need_restore;
1201         pci_power_t state;
1202         u16 pmcsr;
1203
1204         platform_pci_set_power_state(dev, PCI_D0);
1205
1206         if (!dev->pm_cap) {
1207                 state = platform_pci_get_power_state(dev);
1208                 if (state == PCI_UNKNOWN)
1209                         dev->current_state = PCI_D0;
1210                 else
1211                         dev->current_state = state;
1212
1213                 if (state == PCI_D0)
1214                         return 0;
1215
1216                 return -EIO;
1217         }
1218
1219         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1220         if (PCI_POSSIBLE_ERROR(pmcsr)) {
1221                 pci_err(dev, "Unable to change power state from %s to D0, device inaccessible\n",
1222                         pci_power_name(dev->current_state));
1223                 dev->current_state = PCI_D3cold;
1224                 return -EIO;
1225         }
1226
1227         state = pmcsr & PCI_PM_CTRL_STATE_MASK;
1228
1229         need_restore = (state == PCI_D3hot || dev->current_state >= PCI_D3hot) &&
1230                         !(pmcsr & PCI_PM_CTRL_NO_SOFT_RESET);
1231
1232         if (state == PCI_D0)
1233                 goto end;
1234
1235         /*
1236          * Force the entire word to 0. This doesn't affect PME_Status, disables
1237          * PME_En, and sets PowerState to 0.
1238          */
1239         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, 0);
1240
1241         /* Mandatory transition delays; see PCI PM 1.2. */
1242         if (state == PCI_D3hot)
1243                 pci_dev_d3_sleep(dev);
1244         else if (state == PCI_D2)
1245                 udelay(PCI_PM_D2_DELAY);
1246
1247 end:
1248         dev->current_state = PCI_D0;
1249         if (need_restore)
1250                 return 1;
1251
1252         return 0;
1253 }
1254
1255 /**
1256  * pci_set_full_power_state - Put a PCI device into D0 and update its state
1257  * @dev: PCI device to power up
1258  *
1259  * Call pci_power_up() to put @dev into D0, read from its PCI_PM_CTRL register
1260  * to confirm the state change, restore its BARs if they might be lost and
1261  * reconfigure ASPM in acordance with the new power state.
1262  *
1263  * If pci_restore_state() is going to be called right after a power state change
1264  * to D0, it is more efficient to use pci_power_up() directly instead of this
1265  * function.
1266  */
1267 static int pci_set_full_power_state(struct pci_dev *dev)
1268 {
1269         u16 pmcsr;
1270         int ret;
1271
1272         ret = pci_power_up(dev);
1273         if (ret < 0)
1274                 return ret;
1275
1276         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1277         dev->current_state = pmcsr & PCI_PM_CTRL_STATE_MASK;
1278         if (dev->current_state != PCI_D0) {
1279                 pci_info_ratelimited(dev, "Refused to change power state from %s to D0\n",
1280                                      pci_power_name(dev->current_state));
1281         } else if (ret > 0) {
1282                 /*
1283                  * According to section 5.4.1 of the "PCI BUS POWER MANAGEMENT
1284                  * INTERFACE SPECIFICATION, REV. 1.2", a device transitioning
1285                  * from D3hot to D0 _may_ perform an internal reset, thereby
1286                  * going to "D0 Uninitialized" rather than "D0 Initialized".
1287                  * For example, at least some versions of the 3c905B and the
1288                  * 3c556B exhibit this behaviour.
1289                  *
1290                  * At least some laptop BIOSen (e.g. the Thinkpad T21) leave
1291                  * devices in a D3hot state at boot.  Consequently, we need to
1292                  * restore at least the BARs so that the device will be
1293                  * accessible to its driver.
1294                  */
1295                 pci_restore_bars(dev);
1296         }
1297
1298         if (dev->bus->self)
1299                 pcie_aspm_pm_state_change(dev->bus->self);
1300
1301         return 0;
1302 }
1303
1304 /**
1305  * __pci_dev_set_current_state - Set current state of a PCI device
1306  * @dev: Device to handle
1307  * @data: pointer to state to be set
1308  */
1309 static int __pci_dev_set_current_state(struct pci_dev *dev, void *data)
1310 {
1311         pci_power_t state = *(pci_power_t *)data;
1312
1313         dev->current_state = state;
1314         return 0;
1315 }
1316
1317 /**
1318  * pci_bus_set_current_state - Walk given bus and set current state of devices
1319  * @bus: Top bus of the subtree to walk.
1320  * @state: state to be set
1321  */
1322 void pci_bus_set_current_state(struct pci_bus *bus, pci_power_t state)
1323 {
1324         if (bus)
1325                 pci_walk_bus(bus, __pci_dev_set_current_state, &state);
1326 }
1327
1328 /**
1329  * pci_set_low_power_state - Put a PCI device into a low-power state.
1330  * @dev: PCI device to handle.
1331  * @state: PCI power state (D1, D2, D3hot) to put the device into.
1332  *
1333  * Use the device's PCI_PM_CTRL register to put it into a low-power state.
1334  *
1335  * RETURN VALUE:
1336  * -EINVAL if the requested state is invalid.
1337  * -EIO if device does not support PCI PM or its PM capabilities register has a
1338  * wrong version, or device doesn't support the requested state.
1339  * 0 if device already is in the requested state.
1340  * 0 if device's power state has been successfully changed.
1341  */
1342 static int pci_set_low_power_state(struct pci_dev *dev, pci_power_t state)
1343 {
1344         u16 pmcsr;
1345
1346         if (!dev->pm_cap)
1347                 return -EIO;
1348
1349         /*
1350          * Validate transition: We can enter D0 from any state, but if
1351          * we're already in a low-power state, we can only go deeper.  E.g.,
1352          * we can go from D1 to D3, but we can't go directly from D3 to D1;
1353          * we'd have to go from D3 to D0, then to D1.
1354          */
1355         if (dev->current_state <= PCI_D3cold && dev->current_state > state) {
1356                 pci_dbg(dev, "Invalid power transition (from %s to %s)\n",
1357                         pci_power_name(dev->current_state),
1358                         pci_power_name(state));
1359                 return -EINVAL;
1360         }
1361
1362         /* Check if this device supports the desired state */
1363         if ((state == PCI_D1 && !dev->d1_support)
1364            || (state == PCI_D2 && !dev->d2_support))
1365                 return -EIO;
1366
1367         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1368         if (PCI_POSSIBLE_ERROR(pmcsr)) {
1369                 pci_err(dev, "Unable to change power state from %s to %s, device inaccessible\n",
1370                         pci_power_name(dev->current_state),
1371                         pci_power_name(state));
1372                 dev->current_state = PCI_D3cold;
1373                 return -EIO;
1374         }
1375
1376         pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
1377         pmcsr |= state;
1378
1379         /* Enter specified state */
1380         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
1381
1382         /* Mandatory power management transition delays; see PCI PM 1.2. */
1383         if (state == PCI_D3hot)
1384                 pci_dev_d3_sleep(dev);
1385         else if (state == PCI_D2)
1386                 udelay(PCI_PM_D2_DELAY);
1387
1388         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
1389         dev->current_state = pmcsr & PCI_PM_CTRL_STATE_MASK;
1390         if (dev->current_state != state)
1391                 pci_info_ratelimited(dev, "Refused to change power state from %s to %s\n",
1392                                      pci_power_name(dev->current_state),
1393                                      pci_power_name(state));
1394
1395         if (dev->bus->self)
1396                 pcie_aspm_pm_state_change(dev->bus->self);
1397
1398         return 0;
1399 }
1400
1401 /**
1402  * pci_set_power_state - Set the power state of a PCI device
1403  * @dev: PCI device to handle.
1404  * @state: PCI power state (D0, D1, D2, D3hot) to put the device into.
1405  *
1406  * Transition a device to a new power state, using the platform firmware and/or
1407  * the device's PCI PM registers.
1408  *
1409  * RETURN VALUE:
1410  * -EINVAL if the requested state is invalid.
1411  * -EIO if device does not support PCI PM or its PM capabilities register has a
1412  * wrong version, or device doesn't support the requested state.
1413  * 0 if the transition is to D1 or D2 but D1 and D2 are not supported.
1414  * 0 if device already is in the requested state.
1415  * 0 if the transition is to D3 but D3 is not supported.
1416  * 0 if device's power state has been successfully changed.
1417  */
1418 int pci_set_power_state(struct pci_dev *dev, pci_power_t state)
1419 {
1420         int error;
1421
1422         /* Bound the state we're entering */
1423         if (state > PCI_D3cold)
1424                 state = PCI_D3cold;
1425         else if (state < PCI_D0)
1426                 state = PCI_D0;
1427         else if ((state == PCI_D1 || state == PCI_D2) && pci_no_d1d2(dev))
1428
1429                 /*
1430                  * If the device or the parent bridge do not support PCI
1431                  * PM, ignore the request if we're doing anything other
1432                  * than putting it into D0 (which would only happen on
1433                  * boot).
1434                  */
1435                 return 0;
1436
1437         /* Check if we're already there */
1438         if (dev->current_state == state)
1439                 return 0;
1440
1441         if (state == PCI_D0)
1442                 return pci_set_full_power_state(dev);
1443
1444         /*
1445          * This device is quirked not to be put into D3, so don't put it in
1446          * D3
1447          */
1448         if (state >= PCI_D3hot && (dev->dev_flags & PCI_DEV_FLAGS_NO_D3))
1449                 return 0;
1450
1451         if (state == PCI_D3cold) {
1452                 /*
1453                  * To put the device in D3cold, put it into D3hot in the native
1454                  * way, then put it into D3cold using platform ops.
1455                  */
1456                 error = pci_set_low_power_state(dev, PCI_D3hot);
1457
1458                 if (pci_platform_power_transition(dev, PCI_D3cold))
1459                         return error;
1460
1461                 /* Powering off a bridge may power off the whole hierarchy */
1462                 if (dev->current_state == PCI_D3cold)
1463                         pci_bus_set_current_state(dev->subordinate, PCI_D3cold);
1464         } else {
1465                 error = pci_set_low_power_state(dev, state);
1466
1467                 if (pci_platform_power_transition(dev, state))
1468                         return error;
1469         }
1470
1471         return 0;
1472 }
1473 EXPORT_SYMBOL(pci_set_power_state);
1474
1475 #define PCI_EXP_SAVE_REGS       7
1476
1477 static struct pci_cap_saved_state *_pci_find_saved_cap(struct pci_dev *pci_dev,
1478                                                        u16 cap, bool extended)
1479 {
1480         struct pci_cap_saved_state *tmp;
1481
1482         hlist_for_each_entry(tmp, &pci_dev->saved_cap_space, next) {
1483                 if (tmp->cap.cap_extended == extended && tmp->cap.cap_nr == cap)
1484                         return tmp;
1485         }
1486         return NULL;
1487 }
1488
1489 struct pci_cap_saved_state *pci_find_saved_cap(struct pci_dev *dev, char cap)
1490 {
1491         return _pci_find_saved_cap(dev, cap, false);
1492 }
1493
1494 struct pci_cap_saved_state *pci_find_saved_ext_cap(struct pci_dev *dev, u16 cap)
1495 {
1496         return _pci_find_saved_cap(dev, cap, true);
1497 }
1498
1499 static int pci_save_pcie_state(struct pci_dev *dev)
1500 {
1501         int i = 0;
1502         struct pci_cap_saved_state *save_state;
1503         u16 *cap;
1504
1505         if (!pci_is_pcie(dev))
1506                 return 0;
1507
1508         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1509         if (!save_state) {
1510                 pci_err(dev, "buffer not found in %s\n", __func__);
1511                 return -ENOMEM;
1512         }
1513
1514         cap = (u16 *)&save_state->cap.data[0];
1515         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &cap[i++]);
1516         pcie_capability_read_word(dev, PCI_EXP_LNKCTL, &cap[i++]);
1517         pcie_capability_read_word(dev, PCI_EXP_SLTCTL, &cap[i++]);
1518         pcie_capability_read_word(dev, PCI_EXP_RTCTL,  &cap[i++]);
1519         pcie_capability_read_word(dev, PCI_EXP_DEVCTL2, &cap[i++]);
1520         pcie_capability_read_word(dev, PCI_EXP_LNKCTL2, &cap[i++]);
1521         pcie_capability_read_word(dev, PCI_EXP_SLTCTL2, &cap[i++]);
1522
1523         return 0;
1524 }
1525
1526 void pci_bridge_reconfigure_ltr(struct pci_dev *dev)
1527 {
1528 #ifdef CONFIG_PCIEASPM
1529         struct pci_dev *bridge;
1530         u32 ctl;
1531
1532         bridge = pci_upstream_bridge(dev);
1533         if (bridge && bridge->ltr_path) {
1534                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2, &ctl);
1535                 if (!(ctl & PCI_EXP_DEVCTL2_LTR_EN)) {
1536                         pci_dbg(bridge, "re-enabling LTR\n");
1537                         pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
1538                                                  PCI_EXP_DEVCTL2_LTR_EN);
1539                 }
1540         }
1541 #endif
1542 }
1543
1544 static void pci_restore_pcie_state(struct pci_dev *dev)
1545 {
1546         int i = 0;
1547         struct pci_cap_saved_state *save_state;
1548         u16 *cap;
1549
1550         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_EXP);
1551         if (!save_state)
1552                 return;
1553
1554         /*
1555          * Downstream ports reset the LTR enable bit when link goes down.
1556          * Check and re-configure the bit here before restoring device.
1557          * PCIe r5.0, sec 7.5.3.16.
1558          */
1559         pci_bridge_reconfigure_ltr(dev);
1560
1561         cap = (u16 *)&save_state->cap.data[0];
1562         pcie_capability_write_word(dev, PCI_EXP_DEVCTL, cap[i++]);
1563         pcie_capability_write_word(dev, PCI_EXP_LNKCTL, cap[i++]);
1564         pcie_capability_write_word(dev, PCI_EXP_SLTCTL, cap[i++]);
1565         pcie_capability_write_word(dev, PCI_EXP_RTCTL, cap[i++]);
1566         pcie_capability_write_word(dev, PCI_EXP_DEVCTL2, cap[i++]);
1567         pcie_capability_write_word(dev, PCI_EXP_LNKCTL2, cap[i++]);
1568         pcie_capability_write_word(dev, PCI_EXP_SLTCTL2, cap[i++]);
1569 }
1570
1571 static int pci_save_pcix_state(struct pci_dev *dev)
1572 {
1573         int pos;
1574         struct pci_cap_saved_state *save_state;
1575
1576         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1577         if (!pos)
1578                 return 0;
1579
1580         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1581         if (!save_state) {
1582                 pci_err(dev, "buffer not found in %s\n", __func__);
1583                 return -ENOMEM;
1584         }
1585
1586         pci_read_config_word(dev, pos + PCI_X_CMD,
1587                              (u16 *)save_state->cap.data);
1588
1589         return 0;
1590 }
1591
1592 static void pci_restore_pcix_state(struct pci_dev *dev)
1593 {
1594         int i = 0, pos;
1595         struct pci_cap_saved_state *save_state;
1596         u16 *cap;
1597
1598         save_state = pci_find_saved_cap(dev, PCI_CAP_ID_PCIX);
1599         pos = pci_find_capability(dev, PCI_CAP_ID_PCIX);
1600         if (!save_state || !pos)
1601                 return;
1602         cap = (u16 *)&save_state->cap.data[0];
1603
1604         pci_write_config_word(dev, pos + PCI_X_CMD, cap[i++]);
1605 }
1606
1607 static void pci_save_ltr_state(struct pci_dev *dev)
1608 {
1609         int ltr;
1610         struct pci_cap_saved_state *save_state;
1611         u32 *cap;
1612
1613         if (!pci_is_pcie(dev))
1614                 return;
1615
1616         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1617         if (!ltr)
1618                 return;
1619
1620         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1621         if (!save_state) {
1622                 pci_err(dev, "no suspend buffer for LTR; ASPM issues possible after resume\n");
1623                 return;
1624         }
1625
1626         /* Some broken devices only support dword access to LTR */
1627         cap = &save_state->cap.data[0];
1628         pci_read_config_dword(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, cap);
1629 }
1630
1631 static void pci_restore_ltr_state(struct pci_dev *dev)
1632 {
1633         struct pci_cap_saved_state *save_state;
1634         int ltr;
1635         u32 *cap;
1636
1637         save_state = pci_find_saved_ext_cap(dev, PCI_EXT_CAP_ID_LTR);
1638         ltr = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_LTR);
1639         if (!save_state || !ltr)
1640                 return;
1641
1642         /* Some broken devices only support dword access to LTR */
1643         cap = &save_state->cap.data[0];
1644         pci_write_config_dword(dev, ltr + PCI_LTR_MAX_SNOOP_LAT, *cap);
1645 }
1646
1647 /**
1648  * pci_save_state - save the PCI configuration space of a device before
1649  *                  suspending
1650  * @dev: PCI device that we're dealing with
1651  */
1652 int pci_save_state(struct pci_dev *dev)
1653 {
1654         int i;
1655         /* XXX: 100% dword access ok here? */
1656         for (i = 0; i < 16; i++) {
1657                 pci_read_config_dword(dev, i * 4, &dev->saved_config_space[i]);
1658                 pci_dbg(dev, "saving config space at offset %#x (reading %#x)\n",
1659                         i * 4, dev->saved_config_space[i]);
1660         }
1661         dev->state_saved = true;
1662
1663         i = pci_save_pcie_state(dev);
1664         if (i != 0)
1665                 return i;
1666
1667         i = pci_save_pcix_state(dev);
1668         if (i != 0)
1669                 return i;
1670
1671         pci_save_ltr_state(dev);
1672         pci_save_dpc_state(dev);
1673         pci_save_aer_state(dev);
1674         pci_save_ptm_state(dev);
1675         return pci_save_vc_state(dev);
1676 }
1677 EXPORT_SYMBOL(pci_save_state);
1678
1679 static void pci_restore_config_dword(struct pci_dev *pdev, int offset,
1680                                      u32 saved_val, int retry, bool force)
1681 {
1682         u32 val;
1683
1684         pci_read_config_dword(pdev, offset, &val);
1685         if (!force && val == saved_val)
1686                 return;
1687
1688         for (;;) {
1689                 pci_dbg(pdev, "restoring config space at offset %#x (was %#x, writing %#x)\n",
1690                         offset, val, saved_val);
1691                 pci_write_config_dword(pdev, offset, saved_val);
1692                 if (retry-- <= 0)
1693                         return;
1694
1695                 pci_read_config_dword(pdev, offset, &val);
1696                 if (val == saved_val)
1697                         return;
1698
1699                 mdelay(1);
1700         }
1701 }
1702
1703 static void pci_restore_config_space_range(struct pci_dev *pdev,
1704                                            int start, int end, int retry,
1705                                            bool force)
1706 {
1707         int index;
1708
1709         for (index = end; index >= start; index--)
1710                 pci_restore_config_dword(pdev, 4 * index,
1711                                          pdev->saved_config_space[index],
1712                                          retry, force);
1713 }
1714
1715 static void pci_restore_config_space(struct pci_dev *pdev)
1716 {
1717         if (pdev->hdr_type == PCI_HEADER_TYPE_NORMAL) {
1718                 pci_restore_config_space_range(pdev, 10, 15, 0, false);
1719                 /* Restore BARs before the command register. */
1720                 pci_restore_config_space_range(pdev, 4, 9, 10, false);
1721                 pci_restore_config_space_range(pdev, 0, 3, 0, false);
1722         } else if (pdev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
1723                 pci_restore_config_space_range(pdev, 12, 15, 0, false);
1724
1725                 /*
1726                  * Force rewriting of prefetch registers to avoid S3 resume
1727                  * issues on Intel PCI bridges that occur when these
1728                  * registers are not explicitly written.
1729                  */
1730                 pci_restore_config_space_range(pdev, 9, 11, 0, true);
1731                 pci_restore_config_space_range(pdev, 0, 8, 0, false);
1732         } else {
1733                 pci_restore_config_space_range(pdev, 0, 15, 0, false);
1734         }
1735 }
1736
1737 static void pci_restore_rebar_state(struct pci_dev *pdev)
1738 {
1739         unsigned int pos, nbars, i;
1740         u32 ctrl;
1741
1742         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
1743         if (!pos)
1744                 return;
1745
1746         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1747         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
1748                     PCI_REBAR_CTRL_NBAR_SHIFT;
1749
1750         for (i = 0; i < nbars; i++, pos += 8) {
1751                 struct resource *res;
1752                 int bar_idx, size;
1753
1754                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
1755                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
1756                 res = pdev->resource + bar_idx;
1757                 size = pci_rebar_bytes_to_size(resource_size(res));
1758                 ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
1759                 ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
1760                 pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
1761         }
1762 }
1763
1764 /**
1765  * pci_restore_state - Restore the saved state of a PCI device
1766  * @dev: PCI device that we're dealing with
1767  */
1768 void pci_restore_state(struct pci_dev *dev)
1769 {
1770         if (!dev->state_saved)
1771                 return;
1772
1773         /*
1774          * Restore max latencies (in the LTR capability) before enabling
1775          * LTR itself (in the PCIe capability).
1776          */
1777         pci_restore_ltr_state(dev);
1778
1779         pci_restore_pcie_state(dev);
1780         pci_restore_pasid_state(dev);
1781         pci_restore_pri_state(dev);
1782         pci_restore_ats_state(dev);
1783         pci_restore_vc_state(dev);
1784         pci_restore_rebar_state(dev);
1785         pci_restore_dpc_state(dev);
1786         pci_restore_ptm_state(dev);
1787
1788         pci_aer_clear_status(dev);
1789         pci_restore_aer_state(dev);
1790
1791         pci_restore_config_space(dev);
1792
1793         pci_restore_pcix_state(dev);
1794         pci_restore_msi_state(dev);
1795
1796         /* Restore ACS and IOV configuration state */
1797         pci_enable_acs(dev);
1798         pci_restore_iov_state(dev);
1799
1800         dev->state_saved = false;
1801 }
1802 EXPORT_SYMBOL(pci_restore_state);
1803
1804 struct pci_saved_state {
1805         u32 config_space[16];
1806         struct pci_cap_saved_data cap[];
1807 };
1808
1809 /**
1810  * pci_store_saved_state - Allocate and return an opaque struct containing
1811  *                         the device saved state.
1812  * @dev: PCI device that we're dealing with
1813  *
1814  * Return NULL if no state or error.
1815  */
1816 struct pci_saved_state *pci_store_saved_state(struct pci_dev *dev)
1817 {
1818         struct pci_saved_state *state;
1819         struct pci_cap_saved_state *tmp;
1820         struct pci_cap_saved_data *cap;
1821         size_t size;
1822
1823         if (!dev->state_saved)
1824                 return NULL;
1825
1826         size = sizeof(*state) + sizeof(struct pci_cap_saved_data);
1827
1828         hlist_for_each_entry(tmp, &dev->saved_cap_space, next)
1829                 size += sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1830
1831         state = kzalloc(size, GFP_KERNEL);
1832         if (!state)
1833                 return NULL;
1834
1835         memcpy(state->config_space, dev->saved_config_space,
1836                sizeof(state->config_space));
1837
1838         cap = state->cap;
1839         hlist_for_each_entry(tmp, &dev->saved_cap_space, next) {
1840                 size_t len = sizeof(struct pci_cap_saved_data) + tmp->cap.size;
1841                 memcpy(cap, &tmp->cap, len);
1842                 cap = (struct pci_cap_saved_data *)((u8 *)cap + len);
1843         }
1844         /* Empty cap_save terminates list */
1845
1846         return state;
1847 }
1848 EXPORT_SYMBOL_GPL(pci_store_saved_state);
1849
1850 /**
1851  * pci_load_saved_state - Reload the provided save state into struct pci_dev.
1852  * @dev: PCI device that we're dealing with
1853  * @state: Saved state returned from pci_store_saved_state()
1854  */
1855 int pci_load_saved_state(struct pci_dev *dev,
1856                          struct pci_saved_state *state)
1857 {
1858         struct pci_cap_saved_data *cap;
1859
1860         dev->state_saved = false;
1861
1862         if (!state)
1863                 return 0;
1864
1865         memcpy(dev->saved_config_space, state->config_space,
1866                sizeof(state->config_space));
1867
1868         cap = state->cap;
1869         while (cap->size) {
1870                 struct pci_cap_saved_state *tmp;
1871
1872                 tmp = _pci_find_saved_cap(dev, cap->cap_nr, cap->cap_extended);
1873                 if (!tmp || tmp->cap.size != cap->size)
1874                         return -EINVAL;
1875
1876                 memcpy(tmp->cap.data, cap->data, tmp->cap.size);
1877                 cap = (struct pci_cap_saved_data *)((u8 *)cap +
1878                        sizeof(struct pci_cap_saved_data) + cap->size);
1879         }
1880
1881         dev->state_saved = true;
1882         return 0;
1883 }
1884 EXPORT_SYMBOL_GPL(pci_load_saved_state);
1885
1886 /**
1887  * pci_load_and_free_saved_state - Reload the save state pointed to by state,
1888  *                                 and free the memory allocated for it.
1889  * @dev: PCI device that we're dealing with
1890  * @state: Pointer to saved state returned from pci_store_saved_state()
1891  */
1892 int pci_load_and_free_saved_state(struct pci_dev *dev,
1893                                   struct pci_saved_state **state)
1894 {
1895         int ret = pci_load_saved_state(dev, *state);
1896         kfree(*state);
1897         *state = NULL;
1898         return ret;
1899 }
1900 EXPORT_SYMBOL_GPL(pci_load_and_free_saved_state);
1901
1902 int __weak pcibios_enable_device(struct pci_dev *dev, int bars)
1903 {
1904         return pci_enable_resources(dev, bars);
1905 }
1906
1907 static int do_pci_enable_device(struct pci_dev *dev, int bars)
1908 {
1909         int err;
1910         struct pci_dev *bridge;
1911         u16 cmd;
1912         u8 pin;
1913
1914         err = pci_set_power_state(dev, PCI_D0);
1915         if (err < 0 && err != -EIO)
1916                 return err;
1917
1918         bridge = pci_upstream_bridge(dev);
1919         if (bridge)
1920                 pcie_aspm_powersave_config_link(bridge);
1921
1922         err = pcibios_enable_device(dev, bars);
1923         if (err < 0)
1924                 return err;
1925         pci_fixup_device(pci_fixup_enable, dev);
1926
1927         if (dev->msi_enabled || dev->msix_enabled)
1928                 return 0;
1929
1930         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
1931         if (pin) {
1932                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
1933                 if (cmd & PCI_COMMAND_INTX_DISABLE)
1934                         pci_write_config_word(dev, PCI_COMMAND,
1935                                               cmd & ~PCI_COMMAND_INTX_DISABLE);
1936         }
1937
1938         return 0;
1939 }
1940
1941 /**
1942  * pci_reenable_device - Resume abandoned device
1943  * @dev: PCI device to be resumed
1944  *
1945  * NOTE: This function is a backend of pci_default_resume() and is not supposed
1946  * to be called by normal code, write proper resume handler and use it instead.
1947  */
1948 int pci_reenable_device(struct pci_dev *dev)
1949 {
1950         if (pci_is_enabled(dev))
1951                 return do_pci_enable_device(dev, (1 << PCI_NUM_RESOURCES) - 1);
1952         return 0;
1953 }
1954 EXPORT_SYMBOL(pci_reenable_device);
1955
1956 static void pci_enable_bridge(struct pci_dev *dev)
1957 {
1958         struct pci_dev *bridge;
1959         int retval;
1960
1961         bridge = pci_upstream_bridge(dev);
1962         if (bridge)
1963                 pci_enable_bridge(bridge);
1964
1965         if (pci_is_enabled(dev)) {
1966                 if (!dev->is_busmaster)
1967                         pci_set_master(dev);
1968                 return;
1969         }
1970
1971         retval = pci_enable_device(dev);
1972         if (retval)
1973                 pci_err(dev, "Error enabling bridge (%d), continuing\n",
1974                         retval);
1975         pci_set_master(dev);
1976 }
1977
1978 static int pci_enable_device_flags(struct pci_dev *dev, unsigned long flags)
1979 {
1980         struct pci_dev *bridge;
1981         int err;
1982         int i, bars = 0;
1983
1984         /*
1985          * Power state could be unknown at this point, either due to a fresh
1986          * boot or a device removal call.  So get the current power state
1987          * so that things like MSI message writing will behave as expected
1988          * (e.g. if the device really is in D0 at enable time).
1989          */
1990         pci_update_current_state(dev, dev->current_state);
1991
1992         if (atomic_inc_return(&dev->enable_cnt) > 1)
1993                 return 0;               /* already enabled */
1994
1995         bridge = pci_upstream_bridge(dev);
1996         if (bridge)
1997                 pci_enable_bridge(bridge);
1998
1999         /* only skip sriov related */
2000         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
2001                 if (dev->resource[i].flags & flags)
2002                         bars |= (1 << i);
2003         for (i = PCI_BRIDGE_RESOURCES; i < DEVICE_COUNT_RESOURCE; i++)
2004                 if (dev->resource[i].flags & flags)
2005                         bars |= (1 << i);
2006
2007         err = do_pci_enable_device(dev, bars);
2008         if (err < 0)
2009                 atomic_dec(&dev->enable_cnt);
2010         return err;
2011 }
2012
2013 /**
2014  * pci_enable_device_io - Initialize a device for use with IO space
2015  * @dev: PCI device to be initialized
2016  *
2017  * Initialize device before it's used by a driver. Ask low-level code
2018  * to enable I/O resources. Wake up the device if it was suspended.
2019  * Beware, this function can fail.
2020  */
2021 int pci_enable_device_io(struct pci_dev *dev)
2022 {
2023         return pci_enable_device_flags(dev, IORESOURCE_IO);
2024 }
2025 EXPORT_SYMBOL(pci_enable_device_io);
2026
2027 /**
2028  * pci_enable_device_mem - Initialize a device for use with Memory space
2029  * @dev: PCI device to be initialized
2030  *
2031  * Initialize device before it's used by a driver. Ask low-level code
2032  * to enable Memory resources. Wake up the device if it was suspended.
2033  * Beware, this function can fail.
2034  */
2035 int pci_enable_device_mem(struct pci_dev *dev)
2036 {
2037         return pci_enable_device_flags(dev, IORESOURCE_MEM);
2038 }
2039 EXPORT_SYMBOL(pci_enable_device_mem);
2040
2041 /**
2042  * pci_enable_device - Initialize device before it's used by a driver.
2043  * @dev: PCI device to be initialized
2044  *
2045  * Initialize device before it's used by a driver. Ask low-level code
2046  * to enable I/O and memory. Wake up the device if it was suspended.
2047  * Beware, this function can fail.
2048  *
2049  * Note we don't actually enable the device many times if we call
2050  * this function repeatedly (we just increment the count).
2051  */
2052 int pci_enable_device(struct pci_dev *dev)
2053 {
2054         return pci_enable_device_flags(dev, IORESOURCE_MEM | IORESOURCE_IO);
2055 }
2056 EXPORT_SYMBOL(pci_enable_device);
2057
2058 /*
2059  * Managed PCI resources.  This manages device on/off, INTx/MSI/MSI-X
2060  * on/off and BAR regions.  pci_dev itself records MSI/MSI-X status, so
2061  * there's no need to track it separately.  pci_devres is initialized
2062  * when a device is enabled using managed PCI device enable interface.
2063  */
2064 struct pci_devres {
2065         unsigned int enabled:1;
2066         unsigned int pinned:1;
2067         unsigned int orig_intx:1;
2068         unsigned int restore_intx:1;
2069         unsigned int mwi:1;
2070         u32 region_mask;
2071 };
2072
2073 static void pcim_release(struct device *gendev, void *res)
2074 {
2075         struct pci_dev *dev = to_pci_dev(gendev);
2076         struct pci_devres *this = res;
2077         int i;
2078
2079         for (i = 0; i < DEVICE_COUNT_RESOURCE; i++)
2080                 if (this->region_mask & (1 << i))
2081                         pci_release_region(dev, i);
2082
2083         if (this->mwi)
2084                 pci_clear_mwi(dev);
2085
2086         if (this->restore_intx)
2087                 pci_intx(dev, this->orig_intx);
2088
2089         if (this->enabled && !this->pinned)
2090                 pci_disable_device(dev);
2091 }
2092
2093 static struct pci_devres *get_pci_dr(struct pci_dev *pdev)
2094 {
2095         struct pci_devres *dr, *new_dr;
2096
2097         dr = devres_find(&pdev->dev, pcim_release, NULL, NULL);
2098         if (dr)
2099                 return dr;
2100
2101         new_dr = devres_alloc(pcim_release, sizeof(*new_dr), GFP_KERNEL);
2102         if (!new_dr)
2103                 return NULL;
2104         return devres_get(&pdev->dev, new_dr, NULL, NULL);
2105 }
2106
2107 static struct pci_devres *find_pci_dr(struct pci_dev *pdev)
2108 {
2109         if (pci_is_managed(pdev))
2110                 return devres_find(&pdev->dev, pcim_release, NULL, NULL);
2111         return NULL;
2112 }
2113
2114 /**
2115  * pcim_enable_device - Managed pci_enable_device()
2116  * @pdev: PCI device to be initialized
2117  *
2118  * Managed pci_enable_device().
2119  */
2120 int pcim_enable_device(struct pci_dev *pdev)
2121 {
2122         struct pci_devres *dr;
2123         int rc;
2124
2125         dr = get_pci_dr(pdev);
2126         if (unlikely(!dr))
2127                 return -ENOMEM;
2128         if (dr->enabled)
2129                 return 0;
2130
2131         rc = pci_enable_device(pdev);
2132         if (!rc) {
2133                 pdev->is_managed = 1;
2134                 dr->enabled = 1;
2135         }
2136         return rc;
2137 }
2138 EXPORT_SYMBOL(pcim_enable_device);
2139
2140 /**
2141  * pcim_pin_device - Pin managed PCI device
2142  * @pdev: PCI device to pin
2143  *
2144  * Pin managed PCI device @pdev.  Pinned device won't be disabled on
2145  * driver detach.  @pdev must have been enabled with
2146  * pcim_enable_device().
2147  */
2148 void pcim_pin_device(struct pci_dev *pdev)
2149 {
2150         struct pci_devres *dr;
2151
2152         dr = find_pci_dr(pdev);
2153         WARN_ON(!dr || !dr->enabled);
2154         if (dr)
2155                 dr->pinned = 1;
2156 }
2157 EXPORT_SYMBOL(pcim_pin_device);
2158
2159 /*
2160  * pcibios_device_add - provide arch specific hooks when adding device dev
2161  * @dev: the PCI device being added
2162  *
2163  * Permits the platform to provide architecture specific functionality when
2164  * devices are added. This is the default implementation. Architecture
2165  * implementations can override this.
2166  */
2167 int __weak pcibios_device_add(struct pci_dev *dev)
2168 {
2169         return 0;
2170 }
2171
2172 /**
2173  * pcibios_release_device - provide arch specific hooks when releasing
2174  *                          device dev
2175  * @dev: the PCI device being released
2176  *
2177  * Permits the platform to provide architecture specific functionality when
2178  * devices are released. This is the default implementation. Architecture
2179  * implementations can override this.
2180  */
2181 void __weak pcibios_release_device(struct pci_dev *dev) {}
2182
2183 /**
2184  * pcibios_disable_device - disable arch specific PCI resources for device dev
2185  * @dev: the PCI device to disable
2186  *
2187  * Disables architecture specific PCI resources for the device. This
2188  * is the default implementation. Architecture implementations can
2189  * override this.
2190  */
2191 void __weak pcibios_disable_device(struct pci_dev *dev) {}
2192
2193 /**
2194  * pcibios_penalize_isa_irq - penalize an ISA IRQ
2195  * @irq: ISA IRQ to penalize
2196  * @active: IRQ active or not
2197  *
2198  * Permits the platform to provide architecture-specific functionality when
2199  * penalizing ISA IRQs. This is the default implementation. Architecture
2200  * implementations can override this.
2201  */
2202 void __weak pcibios_penalize_isa_irq(int irq, int active) {}
2203
2204 static void do_pci_disable_device(struct pci_dev *dev)
2205 {
2206         u16 pci_command;
2207
2208         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
2209         if (pci_command & PCI_COMMAND_MASTER) {
2210                 pci_command &= ~PCI_COMMAND_MASTER;
2211                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
2212         }
2213
2214         pcibios_disable_device(dev);
2215 }
2216
2217 /**
2218  * pci_disable_enabled_device - Disable device without updating enable_cnt
2219  * @dev: PCI device to disable
2220  *
2221  * NOTE: This function is a backend of PCI power management routines and is
2222  * not supposed to be called drivers.
2223  */
2224 void pci_disable_enabled_device(struct pci_dev *dev)
2225 {
2226         if (pci_is_enabled(dev))
2227                 do_pci_disable_device(dev);
2228 }
2229
2230 /**
2231  * pci_disable_device - Disable PCI device after use
2232  * @dev: PCI device to be disabled
2233  *
2234  * Signal to the system that the PCI device is not in use by the system
2235  * anymore.  This only involves disabling PCI bus-mastering, if active.
2236  *
2237  * Note we don't actually disable the device until all callers of
2238  * pci_enable_device() have called pci_disable_device().
2239  */
2240 void pci_disable_device(struct pci_dev *dev)
2241 {
2242         struct pci_devres *dr;
2243
2244         dr = find_pci_dr(dev);
2245         if (dr)
2246                 dr->enabled = 0;
2247
2248         dev_WARN_ONCE(&dev->dev, atomic_read(&dev->enable_cnt) <= 0,
2249                       "disabling already-disabled device");
2250
2251         if (atomic_dec_return(&dev->enable_cnt) != 0)
2252                 return;
2253
2254         do_pci_disable_device(dev);
2255
2256         dev->is_busmaster = 0;
2257 }
2258 EXPORT_SYMBOL(pci_disable_device);
2259
2260 /**
2261  * pcibios_set_pcie_reset_state - set reset state for device dev
2262  * @dev: the PCIe device reset
2263  * @state: Reset state to enter into
2264  *
2265  * Set the PCIe reset state for the device. This is the default
2266  * implementation. Architecture implementations can override this.
2267  */
2268 int __weak pcibios_set_pcie_reset_state(struct pci_dev *dev,
2269                                         enum pcie_reset_state state)
2270 {
2271         return -EINVAL;
2272 }
2273
2274 /**
2275  * pci_set_pcie_reset_state - set reset state for device dev
2276  * @dev: the PCIe device reset
2277  * @state: Reset state to enter into
2278  *
2279  * Sets the PCI reset state for the device.
2280  */
2281 int pci_set_pcie_reset_state(struct pci_dev *dev, enum pcie_reset_state state)
2282 {
2283         return pcibios_set_pcie_reset_state(dev, state);
2284 }
2285 EXPORT_SYMBOL_GPL(pci_set_pcie_reset_state);
2286
2287 #ifdef CONFIG_PCIEAER
2288 void pcie_clear_device_status(struct pci_dev *dev)
2289 {
2290         u16 sta;
2291
2292         pcie_capability_read_word(dev, PCI_EXP_DEVSTA, &sta);
2293         pcie_capability_write_word(dev, PCI_EXP_DEVSTA, sta);
2294 }
2295 #endif
2296
2297 /**
2298  * pcie_clear_root_pme_status - Clear root port PME interrupt status.
2299  * @dev: PCIe root port or event collector.
2300  */
2301 void pcie_clear_root_pme_status(struct pci_dev *dev)
2302 {
2303         pcie_capability_set_dword(dev, PCI_EXP_RTSTA, PCI_EXP_RTSTA_PME);
2304 }
2305
2306 /**
2307  * pci_check_pme_status - Check if given device has generated PME.
2308  * @dev: Device to check.
2309  *
2310  * Check the PME status of the device and if set, clear it and clear PME enable
2311  * (if set).  Return 'true' if PME status and PME enable were both set or
2312  * 'false' otherwise.
2313  */
2314 bool pci_check_pme_status(struct pci_dev *dev)
2315 {
2316         int pmcsr_pos;
2317         u16 pmcsr;
2318         bool ret = false;
2319
2320         if (!dev->pm_cap)
2321                 return false;
2322
2323         pmcsr_pos = dev->pm_cap + PCI_PM_CTRL;
2324         pci_read_config_word(dev, pmcsr_pos, &pmcsr);
2325         if (!(pmcsr & PCI_PM_CTRL_PME_STATUS))
2326                 return false;
2327
2328         /* Clear PME status. */
2329         pmcsr |= PCI_PM_CTRL_PME_STATUS;
2330         if (pmcsr & PCI_PM_CTRL_PME_ENABLE) {
2331                 /* Disable PME to avoid interrupt flood. */
2332                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2333                 ret = true;
2334         }
2335
2336         pci_write_config_word(dev, pmcsr_pos, pmcsr);
2337
2338         return ret;
2339 }
2340
2341 /**
2342  * pci_pme_wakeup - Wake up a PCI device if its PME Status bit is set.
2343  * @dev: Device to handle.
2344  * @pme_poll_reset: Whether or not to reset the device's pme_poll flag.
2345  *
2346  * Check if @dev has generated PME and queue a resume request for it in that
2347  * case.
2348  */
2349 static int pci_pme_wakeup(struct pci_dev *dev, void *pme_poll_reset)
2350 {
2351         if (pme_poll_reset && dev->pme_poll)
2352                 dev->pme_poll = false;
2353
2354         if (pci_check_pme_status(dev)) {
2355                 pci_wakeup_event(dev);
2356                 pm_request_resume(&dev->dev);
2357         }
2358         return 0;
2359 }
2360
2361 /**
2362  * pci_pme_wakeup_bus - Walk given bus and wake up devices on it, if necessary.
2363  * @bus: Top bus of the subtree to walk.
2364  */
2365 void pci_pme_wakeup_bus(struct pci_bus *bus)
2366 {
2367         if (bus)
2368                 pci_walk_bus(bus, pci_pme_wakeup, (void *)true);
2369 }
2370
2371
2372 /**
2373  * pci_pme_capable - check the capability of PCI device to generate PME#
2374  * @dev: PCI device to handle.
2375  * @state: PCI state from which device will issue PME#.
2376  */
2377 bool pci_pme_capable(struct pci_dev *dev, pci_power_t state)
2378 {
2379         if (!dev->pm_cap)
2380                 return false;
2381
2382         return !!(dev->pme_support & (1 << state));
2383 }
2384 EXPORT_SYMBOL(pci_pme_capable);
2385
2386 static void pci_pme_list_scan(struct work_struct *work)
2387 {
2388         struct pci_pme_device *pme_dev, *n;
2389
2390         mutex_lock(&pci_pme_list_mutex);
2391         list_for_each_entry_safe(pme_dev, n, &pci_pme_list, list) {
2392                 if (pme_dev->dev->pme_poll) {
2393                         struct pci_dev *bridge;
2394
2395                         bridge = pme_dev->dev->bus->self;
2396                         /*
2397                          * If bridge is in low power state, the
2398                          * configuration space of subordinate devices
2399                          * may be not accessible
2400                          */
2401                         if (bridge && bridge->current_state != PCI_D0)
2402                                 continue;
2403                         /*
2404                          * If the device is in D3cold it should not be
2405                          * polled either.
2406                          */
2407                         if (pme_dev->dev->current_state == PCI_D3cold)
2408                                 continue;
2409
2410                         pci_pme_wakeup(pme_dev->dev, NULL);
2411                 } else {
2412                         list_del(&pme_dev->list);
2413                         kfree(pme_dev);
2414                 }
2415         }
2416         if (!list_empty(&pci_pme_list))
2417                 queue_delayed_work(system_freezable_wq, &pci_pme_work,
2418                                    msecs_to_jiffies(PME_TIMEOUT));
2419         mutex_unlock(&pci_pme_list_mutex);
2420 }
2421
2422 static void __pci_pme_active(struct pci_dev *dev, bool enable)
2423 {
2424         u16 pmcsr;
2425
2426         if (!dev->pme_support)
2427                 return;
2428
2429         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2430         /* Clear PME_Status by writing 1 to it and enable PME# */
2431         pmcsr |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
2432         if (!enable)
2433                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2434
2435         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2436 }
2437
2438 /**
2439  * pci_pme_restore - Restore PME configuration after config space restore.
2440  * @dev: PCI device to update.
2441  */
2442 void pci_pme_restore(struct pci_dev *dev)
2443 {
2444         u16 pmcsr;
2445
2446         if (!dev->pme_support)
2447                 return;
2448
2449         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &pmcsr);
2450         if (dev->wakeup_prepared) {
2451                 pmcsr |= PCI_PM_CTRL_PME_ENABLE;
2452                 pmcsr &= ~PCI_PM_CTRL_PME_STATUS;
2453         } else {
2454                 pmcsr &= ~PCI_PM_CTRL_PME_ENABLE;
2455                 pmcsr |= PCI_PM_CTRL_PME_STATUS;
2456         }
2457         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, pmcsr);
2458 }
2459
2460 /**
2461  * pci_pme_active - enable or disable PCI device's PME# function
2462  * @dev: PCI device to handle.
2463  * @enable: 'true' to enable PME# generation; 'false' to disable it.
2464  *
2465  * The caller must verify that the device is capable of generating PME# before
2466  * calling this function with @enable equal to 'true'.
2467  */
2468 void pci_pme_active(struct pci_dev *dev, bool enable)
2469 {
2470         __pci_pme_active(dev, enable);
2471
2472         /*
2473          * PCI (as opposed to PCIe) PME requires that the device have
2474          * its PME# line hooked up correctly. Not all hardware vendors
2475          * do this, so the PME never gets delivered and the device
2476          * remains asleep. The easiest way around this is to
2477          * periodically walk the list of suspended devices and check
2478          * whether any have their PME flag set. The assumption is that
2479          * we'll wake up often enough anyway that this won't be a huge
2480          * hit, and the power savings from the devices will still be a
2481          * win.
2482          *
2483          * Although PCIe uses in-band PME message instead of PME# line
2484          * to report PME, PME does not work for some PCIe devices in
2485          * reality.  For example, there are devices that set their PME
2486          * status bits, but don't really bother to send a PME message;
2487          * there are PCI Express Root Ports that don't bother to
2488          * trigger interrupts when they receive PME messages from the
2489          * devices below.  So PME poll is used for PCIe devices too.
2490          */
2491
2492         if (dev->pme_poll) {
2493                 struct pci_pme_device *pme_dev;
2494                 if (enable) {
2495                         pme_dev = kmalloc(sizeof(struct pci_pme_device),
2496                                           GFP_KERNEL);
2497                         if (!pme_dev) {
2498                                 pci_warn(dev, "can't enable PME#\n");
2499                                 return;
2500                         }
2501                         pme_dev->dev = dev;
2502                         mutex_lock(&pci_pme_list_mutex);
2503                         list_add(&pme_dev->list, &pci_pme_list);
2504                         if (list_is_singular(&pci_pme_list))
2505                                 queue_delayed_work(system_freezable_wq,
2506                                                    &pci_pme_work,
2507                                                    msecs_to_jiffies(PME_TIMEOUT));
2508                         mutex_unlock(&pci_pme_list_mutex);
2509                 } else {
2510                         mutex_lock(&pci_pme_list_mutex);
2511                         list_for_each_entry(pme_dev, &pci_pme_list, list) {
2512                                 if (pme_dev->dev == dev) {
2513                                         list_del(&pme_dev->list);
2514                                         kfree(pme_dev);
2515                                         break;
2516                                 }
2517                         }
2518                         mutex_unlock(&pci_pme_list_mutex);
2519                 }
2520         }
2521
2522         pci_dbg(dev, "PME# %s\n", enable ? "enabled" : "disabled");
2523 }
2524 EXPORT_SYMBOL(pci_pme_active);
2525
2526 /**
2527  * __pci_enable_wake - enable PCI device as wakeup event source
2528  * @dev: PCI device affected
2529  * @state: PCI state from which device will issue wakeup events
2530  * @enable: True to enable event generation; false to disable
2531  *
2532  * This enables the device as a wakeup event source, or disables it.
2533  * When such events involves platform-specific hooks, those hooks are
2534  * called automatically by this routine.
2535  *
2536  * Devices with legacy power management (no standard PCI PM capabilities)
2537  * always require such platform hooks.
2538  *
2539  * RETURN VALUE:
2540  * 0 is returned on success
2541  * -EINVAL is returned if device is not supposed to wake up the system
2542  * Error code depending on the platform is returned if both the platform and
2543  * the native mechanism fail to enable the generation of wake-up events
2544  */
2545 static int __pci_enable_wake(struct pci_dev *dev, pci_power_t state, bool enable)
2546 {
2547         int ret = 0;
2548
2549         /*
2550          * Bridges that are not power-manageable directly only signal
2551          * wakeup on behalf of subordinate devices which is set up
2552          * elsewhere, so skip them. However, bridges that are
2553          * power-manageable may signal wakeup for themselves (for example,
2554          * on a hotplug event) and they need to be covered here.
2555          */
2556         if (!pci_power_manageable(dev))
2557                 return 0;
2558
2559         /* Don't do the same thing twice in a row for one device. */
2560         if (!!enable == !!dev->wakeup_prepared)
2561                 return 0;
2562
2563         /*
2564          * According to "PCI System Architecture" 4th ed. by Tom Shanley & Don
2565          * Anderson we should be doing PME# wake enable followed by ACPI wake
2566          * enable.  To disable wake-up we call the platform first, for symmetry.
2567          */
2568
2569         if (enable) {
2570                 int error;
2571
2572                 /*
2573                  * Enable PME signaling if the device can signal PME from
2574                  * D3cold regardless of whether or not it can signal PME from
2575                  * the current target state, because that will allow it to
2576                  * signal PME when the hierarchy above it goes into D3cold and
2577                  * the device itself ends up in D3cold as a result of that.
2578                  */
2579                 if (pci_pme_capable(dev, state) || pci_pme_capable(dev, PCI_D3cold))
2580                         pci_pme_active(dev, true);
2581                 else
2582                         ret = 1;
2583                 error = platform_pci_set_wakeup(dev, true);
2584                 if (ret)
2585                         ret = error;
2586                 if (!ret)
2587                         dev->wakeup_prepared = true;
2588         } else {
2589                 platform_pci_set_wakeup(dev, false);
2590                 pci_pme_active(dev, false);
2591                 dev->wakeup_prepared = false;
2592         }
2593
2594         return ret;
2595 }
2596
2597 /**
2598  * pci_enable_wake - change wakeup settings for a PCI device
2599  * @pci_dev: Target device
2600  * @state: PCI state from which device will issue wakeup events
2601  * @enable: Whether or not to enable event generation
2602  *
2603  * If @enable is set, check device_may_wakeup() for the device before calling
2604  * __pci_enable_wake() for it.
2605  */
2606 int pci_enable_wake(struct pci_dev *pci_dev, pci_power_t state, bool enable)
2607 {
2608         if (enable && !device_may_wakeup(&pci_dev->dev))
2609                 return -EINVAL;
2610
2611         return __pci_enable_wake(pci_dev, state, enable);
2612 }
2613 EXPORT_SYMBOL(pci_enable_wake);
2614
2615 /**
2616  * pci_wake_from_d3 - enable/disable device to wake up from D3_hot or D3_cold
2617  * @dev: PCI device to prepare
2618  * @enable: True to enable wake-up event generation; false to disable
2619  *
2620  * Many drivers want the device to wake up the system from D3_hot or D3_cold
2621  * and this function allows them to set that up cleanly - pci_enable_wake()
2622  * should not be called twice in a row to enable wake-up due to PCI PM vs ACPI
2623  * ordering constraints.
2624  *
2625  * This function only returns error code if the device is not allowed to wake
2626  * up the system from sleep or it is not capable of generating PME# from both
2627  * D3_hot and D3_cold and the platform is unable to enable wake-up power for it.
2628  */
2629 int pci_wake_from_d3(struct pci_dev *dev, bool enable)
2630 {
2631         return pci_pme_capable(dev, PCI_D3cold) ?
2632                         pci_enable_wake(dev, PCI_D3cold, enable) :
2633                         pci_enable_wake(dev, PCI_D3hot, enable);
2634 }
2635 EXPORT_SYMBOL(pci_wake_from_d3);
2636
2637 /**
2638  * pci_target_state - find an appropriate low power state for a given PCI dev
2639  * @dev: PCI device
2640  * @wakeup: Whether or not wakeup functionality will be enabled for the device.
2641  *
2642  * Use underlying platform code to find a supported low power state for @dev.
2643  * If the platform can't manage @dev, return the deepest state from which it
2644  * can generate wake events, based on any available PME info.
2645  */
2646 static pci_power_t pci_target_state(struct pci_dev *dev, bool wakeup)
2647 {
2648         if (platform_pci_power_manageable(dev)) {
2649                 /*
2650                  * Call the platform to find the target state for the device.
2651                  */
2652                 pci_power_t state = platform_pci_choose_state(dev);
2653
2654                 switch (state) {
2655                 case PCI_POWER_ERROR:
2656                 case PCI_UNKNOWN:
2657                         return PCI_D3hot;
2658
2659                 case PCI_D1:
2660                 case PCI_D2:
2661                         if (pci_no_d1d2(dev))
2662                                 return PCI_D3hot;
2663                 }
2664
2665                 return state;
2666         }
2667
2668         /*
2669          * If the device is in D3cold even though it's not power-manageable by
2670          * the platform, it may have been powered down by non-standard means.
2671          * Best to let it slumber.
2672          */
2673         if (dev->current_state == PCI_D3cold)
2674                 return PCI_D3cold;
2675         else if (!dev->pm_cap)
2676                 return PCI_D0;
2677
2678         if (wakeup && dev->pme_support) {
2679                 pci_power_t state = PCI_D3hot;
2680
2681                 /*
2682                  * Find the deepest state from which the device can generate
2683                  * PME#.
2684                  */
2685                 while (state && !(dev->pme_support & (1 << state)))
2686                         state--;
2687
2688                 if (state)
2689                         return state;
2690                 else if (dev->pme_support & 1)
2691                         return PCI_D0;
2692         }
2693
2694         return PCI_D3hot;
2695 }
2696
2697 /**
2698  * pci_prepare_to_sleep - prepare PCI device for system-wide transition
2699  *                        into a sleep state
2700  * @dev: Device to handle.
2701  *
2702  * Choose the power state appropriate for the device depending on whether
2703  * it can wake up the system and/or is power manageable by the platform
2704  * (PCI_D3hot is the default) and put the device into that state.
2705  */
2706 int pci_prepare_to_sleep(struct pci_dev *dev)
2707 {
2708         bool wakeup = device_may_wakeup(&dev->dev);
2709         pci_power_t target_state = pci_target_state(dev, wakeup);
2710         int error;
2711
2712         if (target_state == PCI_POWER_ERROR)
2713                 return -EIO;
2714
2715         /*
2716          * There are systems (for example, Intel mobile chips since Coffee
2717          * Lake) where the power drawn while suspended can be significantly
2718          * reduced by disabling PTM on PCIe root ports as this allows the
2719          * port to enter a lower-power PM state and the SoC to reach a
2720          * lower-power idle state as a whole.
2721          */
2722         if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2723                 pci_disable_ptm(dev);
2724
2725         pci_enable_wake(dev, target_state, wakeup);
2726
2727         error = pci_set_power_state(dev, target_state);
2728
2729         if (error) {
2730                 pci_enable_wake(dev, target_state, false);
2731                 pci_restore_ptm_state(dev);
2732         }
2733
2734         return error;
2735 }
2736 EXPORT_SYMBOL(pci_prepare_to_sleep);
2737
2738 /**
2739  * pci_back_from_sleep - turn PCI device on during system-wide transition
2740  *                       into working state
2741  * @dev: Device to handle.
2742  *
2743  * Disable device's system wake-up capability and put it into D0.
2744  */
2745 int pci_back_from_sleep(struct pci_dev *dev)
2746 {
2747         int ret = pci_set_power_state(dev, PCI_D0);
2748
2749         if (ret)
2750                 return ret;
2751
2752         pci_enable_wake(dev, PCI_D0, false);
2753         return 0;
2754 }
2755 EXPORT_SYMBOL(pci_back_from_sleep);
2756
2757 /**
2758  * pci_finish_runtime_suspend - Carry out PCI-specific part of runtime suspend.
2759  * @dev: PCI device being suspended.
2760  *
2761  * Prepare @dev to generate wake-up events at run time and put it into a low
2762  * power state.
2763  */
2764 int pci_finish_runtime_suspend(struct pci_dev *dev)
2765 {
2766         pci_power_t target_state;
2767         int error;
2768
2769         target_state = pci_target_state(dev, device_can_wakeup(&dev->dev));
2770         if (target_state == PCI_POWER_ERROR)
2771                 return -EIO;
2772
2773         /*
2774          * There are systems (for example, Intel mobile chips since Coffee
2775          * Lake) where the power drawn while suspended can be significantly
2776          * reduced by disabling PTM on PCIe root ports as this allows the
2777          * port to enter a lower-power PM state and the SoC to reach a
2778          * lower-power idle state as a whole.
2779          */
2780         if (pci_pcie_type(dev) == PCI_EXP_TYPE_ROOT_PORT)
2781                 pci_disable_ptm(dev);
2782
2783         __pci_enable_wake(dev, target_state, pci_dev_run_wake(dev));
2784
2785         error = pci_set_power_state(dev, target_state);
2786
2787         if (error) {
2788                 pci_enable_wake(dev, target_state, false);
2789                 pci_restore_ptm_state(dev);
2790         }
2791
2792         return error;
2793 }
2794
2795 /**
2796  * pci_dev_run_wake - Check if device can generate run-time wake-up events.
2797  * @dev: Device to check.
2798  *
2799  * Return true if the device itself is capable of generating wake-up events
2800  * (through the platform or using the native PCIe PME) or if the device supports
2801  * PME and one of its upstream bridges can generate wake-up events.
2802  */
2803 bool pci_dev_run_wake(struct pci_dev *dev)
2804 {
2805         struct pci_bus *bus = dev->bus;
2806
2807         if (!dev->pme_support)
2808                 return false;
2809
2810         /* PME-capable in principle, but not from the target power state */
2811         if (!pci_pme_capable(dev, pci_target_state(dev, true)))
2812                 return false;
2813
2814         if (device_can_wakeup(&dev->dev))
2815                 return true;
2816
2817         while (bus->parent) {
2818                 struct pci_dev *bridge = bus->self;
2819
2820                 if (device_can_wakeup(&bridge->dev))
2821                         return true;
2822
2823                 bus = bus->parent;
2824         }
2825
2826         /* We have reached the root bus. */
2827         if (bus->bridge)
2828                 return device_can_wakeup(bus->bridge);
2829
2830         return false;
2831 }
2832 EXPORT_SYMBOL_GPL(pci_dev_run_wake);
2833
2834 /**
2835  * pci_dev_need_resume - Check if it is necessary to resume the device.
2836  * @pci_dev: Device to check.
2837  *
2838  * Return 'true' if the device is not runtime-suspended or it has to be
2839  * reconfigured due to wakeup settings difference between system and runtime
2840  * suspend, or the current power state of it is not suitable for the upcoming
2841  * (system-wide) transition.
2842  */
2843 bool pci_dev_need_resume(struct pci_dev *pci_dev)
2844 {
2845         struct device *dev = &pci_dev->dev;
2846         pci_power_t target_state;
2847
2848         if (!pm_runtime_suspended(dev) || platform_pci_need_resume(pci_dev))
2849                 return true;
2850
2851         target_state = pci_target_state(pci_dev, device_may_wakeup(dev));
2852
2853         /*
2854          * If the earlier platform check has not triggered, D3cold is just power
2855          * removal on top of D3hot, so no need to resume the device in that
2856          * case.
2857          */
2858         return target_state != pci_dev->current_state &&
2859                 target_state != PCI_D3cold &&
2860                 pci_dev->current_state != PCI_D3hot;
2861 }
2862
2863 /**
2864  * pci_dev_adjust_pme - Adjust PME setting for a suspended device.
2865  * @pci_dev: Device to check.
2866  *
2867  * If the device is suspended and it is not configured for system wakeup,
2868  * disable PME for it to prevent it from waking up the system unnecessarily.
2869  *
2870  * Note that if the device's power state is D3cold and the platform check in
2871  * pci_dev_need_resume() has not triggered, the device's configuration need not
2872  * be changed.
2873  */
2874 void pci_dev_adjust_pme(struct pci_dev *pci_dev)
2875 {
2876         struct device *dev = &pci_dev->dev;
2877
2878         spin_lock_irq(&dev->power.lock);
2879
2880         if (pm_runtime_suspended(dev) && !device_may_wakeup(dev) &&
2881             pci_dev->current_state < PCI_D3cold)
2882                 __pci_pme_active(pci_dev, false);
2883
2884         spin_unlock_irq(&dev->power.lock);
2885 }
2886
2887 /**
2888  * pci_dev_complete_resume - Finalize resume from system sleep for a device.
2889  * @pci_dev: Device to handle.
2890  *
2891  * If the device is runtime suspended and wakeup-capable, enable PME for it as
2892  * it might have been disabled during the prepare phase of system suspend if
2893  * the device was not configured for system wakeup.
2894  */
2895 void pci_dev_complete_resume(struct pci_dev *pci_dev)
2896 {
2897         struct device *dev = &pci_dev->dev;
2898
2899         if (!pci_dev_run_wake(pci_dev))
2900                 return;
2901
2902         spin_lock_irq(&dev->power.lock);
2903
2904         if (pm_runtime_suspended(dev) && pci_dev->current_state < PCI_D3cold)
2905                 __pci_pme_active(pci_dev, true);
2906
2907         spin_unlock_irq(&dev->power.lock);
2908 }
2909
2910 /**
2911  * pci_choose_state - Choose the power state of a PCI device.
2912  * @dev: Target PCI device.
2913  * @state: Target state for the whole system.
2914  *
2915  * Returns PCI power state suitable for @dev and @state.
2916  */
2917 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
2918 {
2919         if (state.event == PM_EVENT_ON)
2920                 return PCI_D0;
2921
2922         return pci_target_state(dev, false);
2923 }
2924 EXPORT_SYMBOL(pci_choose_state);
2925
2926 void pci_config_pm_runtime_get(struct pci_dev *pdev)
2927 {
2928         struct device *dev = &pdev->dev;
2929         struct device *parent = dev->parent;
2930
2931         if (parent)
2932                 pm_runtime_get_sync(parent);
2933         pm_runtime_get_noresume(dev);
2934         /*
2935          * pdev->current_state is set to PCI_D3cold during suspending,
2936          * so wait until suspending completes
2937          */
2938         pm_runtime_barrier(dev);
2939         /*
2940          * Only need to resume devices in D3cold, because config
2941          * registers are still accessible for devices suspended but
2942          * not in D3cold.
2943          */
2944         if (pdev->current_state == PCI_D3cold)
2945                 pm_runtime_resume(dev);
2946 }
2947
2948 void pci_config_pm_runtime_put(struct pci_dev *pdev)
2949 {
2950         struct device *dev = &pdev->dev;
2951         struct device *parent = dev->parent;
2952
2953         pm_runtime_put(dev);
2954         if (parent)
2955                 pm_runtime_put_sync(parent);
2956 }
2957
2958 static const struct dmi_system_id bridge_d3_blacklist[] = {
2959 #ifdef CONFIG_X86
2960         {
2961                 /*
2962                  * Gigabyte X299 root port is not marked as hotplug capable
2963                  * which allows Linux to power manage it.  However, this
2964                  * confuses the BIOS SMI handler so don't power manage root
2965                  * ports on that system.
2966                  */
2967                 .ident = "X299 DESIGNARE EX-CF",
2968                 .matches = {
2969                         DMI_MATCH(DMI_BOARD_VENDOR, "Gigabyte Technology Co., Ltd."),
2970                         DMI_MATCH(DMI_BOARD_NAME, "X299 DESIGNARE EX-CF"),
2971                 },
2972         },
2973         {
2974                 /*
2975                  * Downstream device is not accessible after putting a root port
2976                  * into D3cold and back into D0 on Elo i2.
2977                  */
2978                 .ident = "Elo i2",
2979                 .matches = {
2980                         DMI_MATCH(DMI_SYS_VENDOR, "Elo Touch Solutions"),
2981                         DMI_MATCH(DMI_PRODUCT_NAME, "Elo i2"),
2982                         DMI_MATCH(DMI_PRODUCT_VERSION, "RevB"),
2983                 },
2984         },
2985 #endif
2986         { }
2987 };
2988
2989 /**
2990  * pci_bridge_d3_possible - Is it possible to put the bridge into D3
2991  * @bridge: Bridge to check
2992  *
2993  * This function checks if it is possible to move the bridge to D3.
2994  * Currently we only allow D3 for recent enough PCIe ports and Thunderbolt.
2995  */
2996 bool pci_bridge_d3_possible(struct pci_dev *bridge)
2997 {
2998         if (!pci_is_pcie(bridge))
2999                 return false;
3000
3001         switch (pci_pcie_type(bridge)) {
3002         case PCI_EXP_TYPE_ROOT_PORT:
3003         case PCI_EXP_TYPE_UPSTREAM:
3004         case PCI_EXP_TYPE_DOWNSTREAM:
3005                 if (pci_bridge_d3_disable)
3006                         return false;
3007
3008                 /*
3009                  * Hotplug ports handled by firmware in System Management Mode
3010                  * may not be put into D3 by the OS (Thunderbolt on non-Macs).
3011                  */
3012                 if (bridge->is_hotplug_bridge && !pciehp_is_native(bridge))
3013                         return false;
3014
3015                 if (pci_bridge_d3_force)
3016                         return true;
3017
3018                 /* Even the oldest 2010 Thunderbolt controller supports D3. */
3019                 if (bridge->is_thunderbolt)
3020                         return true;
3021
3022                 /* Platform might know better if the bridge supports D3 */
3023                 if (platform_pci_bridge_d3(bridge))
3024                         return true;
3025
3026                 /*
3027                  * Hotplug ports handled natively by the OS were not validated
3028                  * by vendors for runtime D3 at least until 2018 because there
3029                  * was no OS support.
3030                  */
3031                 if (bridge->is_hotplug_bridge)
3032                         return false;
3033
3034                 if (dmi_check_system(bridge_d3_blacklist))
3035                         return false;
3036
3037                 /*
3038                  * It should be safe to put PCIe ports from 2015 or newer
3039                  * to D3.
3040                  */
3041                 if (dmi_get_bios_year() >= 2015)
3042                         return true;
3043                 break;
3044         }
3045
3046         return false;
3047 }
3048
3049 static int pci_dev_check_d3cold(struct pci_dev *dev, void *data)
3050 {
3051         bool *d3cold_ok = data;
3052
3053         if (/* The device needs to be allowed to go D3cold ... */
3054             dev->no_d3cold || !dev->d3cold_allowed ||
3055
3056             /* ... and if it is wakeup capable to do so from D3cold. */
3057             (device_may_wakeup(&dev->dev) &&
3058              !pci_pme_capable(dev, PCI_D3cold)) ||
3059
3060             /* If it is a bridge it must be allowed to go to D3. */
3061             !pci_power_manageable(dev))
3062
3063                 *d3cold_ok = false;
3064
3065         return !*d3cold_ok;
3066 }
3067
3068 /*
3069  * pci_bridge_d3_update - Update bridge D3 capabilities
3070  * @dev: PCI device which is changed
3071  *
3072  * Update upstream bridge PM capabilities accordingly depending on if the
3073  * device PM configuration was changed or the device is being removed.  The
3074  * change is also propagated upstream.
3075  */
3076 void pci_bridge_d3_update(struct pci_dev *dev)
3077 {
3078         bool remove = !device_is_registered(&dev->dev);
3079         struct pci_dev *bridge;
3080         bool d3cold_ok = true;
3081
3082         bridge = pci_upstream_bridge(dev);
3083         if (!bridge || !pci_bridge_d3_possible(bridge))
3084                 return;
3085
3086         /*
3087          * If D3 is currently allowed for the bridge, removing one of its
3088          * children won't change that.
3089          */
3090         if (remove && bridge->bridge_d3)
3091                 return;
3092
3093         /*
3094          * If D3 is currently allowed for the bridge and a child is added or
3095          * changed, disallowance of D3 can only be caused by that child, so
3096          * we only need to check that single device, not any of its siblings.
3097          *
3098          * If D3 is currently not allowed for the bridge, checking the device
3099          * first may allow us to skip checking its siblings.
3100          */
3101         if (!remove)
3102                 pci_dev_check_d3cold(dev, &d3cold_ok);
3103
3104         /*
3105          * If D3 is currently not allowed for the bridge, this may be caused
3106          * either by the device being changed/removed or any of its siblings,
3107          * so we need to go through all children to find out if one of them
3108          * continues to block D3.
3109          */
3110         if (d3cold_ok && !bridge->bridge_d3)
3111                 pci_walk_bus(bridge->subordinate, pci_dev_check_d3cold,
3112                              &d3cold_ok);
3113
3114         if (bridge->bridge_d3 != d3cold_ok) {
3115                 bridge->bridge_d3 = d3cold_ok;
3116                 /* Propagate change to upstream bridges */
3117                 pci_bridge_d3_update(bridge);
3118         }
3119 }
3120
3121 /**
3122  * pci_d3cold_enable - Enable D3cold for device
3123  * @dev: PCI device to handle
3124  *
3125  * This function can be used in drivers to enable D3cold from the device
3126  * they handle.  It also updates upstream PCI bridge PM capabilities
3127  * accordingly.
3128  */
3129 void pci_d3cold_enable(struct pci_dev *dev)
3130 {
3131         if (dev->no_d3cold) {
3132                 dev->no_d3cold = false;
3133                 pci_bridge_d3_update(dev);
3134         }
3135 }
3136 EXPORT_SYMBOL_GPL(pci_d3cold_enable);
3137
3138 /**
3139  * pci_d3cold_disable - Disable D3cold for device
3140  * @dev: PCI device to handle
3141  *
3142  * This function can be used in drivers to disable D3cold from the device
3143  * they handle.  It also updates upstream PCI bridge PM capabilities
3144  * accordingly.
3145  */
3146 void pci_d3cold_disable(struct pci_dev *dev)
3147 {
3148         if (!dev->no_d3cold) {
3149                 dev->no_d3cold = true;
3150                 pci_bridge_d3_update(dev);
3151         }
3152 }
3153 EXPORT_SYMBOL_GPL(pci_d3cold_disable);
3154
3155 /**
3156  * pci_pm_init - Initialize PM functions of given PCI device
3157  * @dev: PCI device to handle.
3158  */
3159 void pci_pm_init(struct pci_dev *dev)
3160 {
3161         int pm;
3162         u16 status;
3163         u16 pmc;
3164
3165         pm_runtime_forbid(&dev->dev);
3166         pm_runtime_set_active(&dev->dev);
3167         pm_runtime_enable(&dev->dev);
3168         device_enable_async_suspend(&dev->dev);
3169         dev->wakeup_prepared = false;
3170
3171         dev->pm_cap = 0;
3172         dev->pme_support = 0;
3173
3174         /* find PCI PM capability in list */
3175         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
3176         if (!pm)
3177                 return;
3178         /* Check device's ability to generate PME# */
3179         pci_read_config_word(dev, pm + PCI_PM_PMC, &pmc);
3180
3181         if ((pmc & PCI_PM_CAP_VER_MASK) > 3) {
3182                 pci_err(dev, "unsupported PM cap regs version (%u)\n",
3183                         pmc & PCI_PM_CAP_VER_MASK);
3184                 return;
3185         }
3186
3187         dev->pm_cap = pm;
3188         dev->d3hot_delay = PCI_PM_D3HOT_WAIT;
3189         dev->d3cold_delay = PCI_PM_D3COLD_WAIT;
3190         dev->bridge_d3 = pci_bridge_d3_possible(dev);
3191         dev->d3cold_allowed = true;
3192
3193         dev->d1_support = false;
3194         dev->d2_support = false;
3195         if (!pci_no_d1d2(dev)) {
3196                 if (pmc & PCI_PM_CAP_D1)
3197                         dev->d1_support = true;
3198                 if (pmc & PCI_PM_CAP_D2)
3199                         dev->d2_support = true;
3200
3201                 if (dev->d1_support || dev->d2_support)
3202                         pci_info(dev, "supports%s%s\n",
3203                                    dev->d1_support ? " D1" : "",
3204                                    dev->d2_support ? " D2" : "");
3205         }
3206
3207         pmc &= PCI_PM_CAP_PME_MASK;
3208         if (pmc) {
3209                 pci_info(dev, "PME# supported from%s%s%s%s%s\n",
3210                          (pmc & PCI_PM_CAP_PME_D0) ? " D0" : "",
3211                          (pmc & PCI_PM_CAP_PME_D1) ? " D1" : "",
3212                          (pmc & PCI_PM_CAP_PME_D2) ? " D2" : "",
3213                          (pmc & PCI_PM_CAP_PME_D3hot) ? " D3hot" : "",
3214                          (pmc & PCI_PM_CAP_PME_D3cold) ? " D3cold" : "");
3215                 dev->pme_support = pmc >> PCI_PM_CAP_PME_SHIFT;
3216                 dev->pme_poll = true;
3217                 /*
3218                  * Make device's PM flags reflect the wake-up capability, but
3219                  * let the user space enable it to wake up the system as needed.
3220                  */
3221                 device_set_wakeup_capable(&dev->dev, true);
3222                 /* Disable the PME# generation functionality */
3223                 pci_pme_active(dev, false);
3224         }
3225
3226         pci_read_config_word(dev, PCI_STATUS, &status);
3227         if (status & PCI_STATUS_IMM_READY)
3228                 dev->imm_ready = 1;
3229 }
3230
3231 static unsigned long pci_ea_flags(struct pci_dev *dev, u8 prop)
3232 {
3233         unsigned long flags = IORESOURCE_PCI_FIXED | IORESOURCE_PCI_EA_BEI;
3234
3235         switch (prop) {
3236         case PCI_EA_P_MEM:
3237         case PCI_EA_P_VF_MEM:
3238                 flags |= IORESOURCE_MEM;
3239                 break;
3240         case PCI_EA_P_MEM_PREFETCH:
3241         case PCI_EA_P_VF_MEM_PREFETCH:
3242                 flags |= IORESOURCE_MEM | IORESOURCE_PREFETCH;
3243                 break;
3244         case PCI_EA_P_IO:
3245                 flags |= IORESOURCE_IO;
3246                 break;
3247         default:
3248                 return 0;
3249         }
3250
3251         return flags;
3252 }
3253
3254 static struct resource *pci_ea_get_resource(struct pci_dev *dev, u8 bei,
3255                                             u8 prop)
3256 {
3257         if (bei <= PCI_EA_BEI_BAR5 && prop <= PCI_EA_P_IO)
3258                 return &dev->resource[bei];
3259 #ifdef CONFIG_PCI_IOV
3260         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5 &&
3261                  (prop == PCI_EA_P_VF_MEM || prop == PCI_EA_P_VF_MEM_PREFETCH))
3262                 return &dev->resource[PCI_IOV_RESOURCES +
3263                                       bei - PCI_EA_BEI_VF_BAR0];
3264 #endif
3265         else if (bei == PCI_EA_BEI_ROM)
3266                 return &dev->resource[PCI_ROM_RESOURCE];
3267         else
3268                 return NULL;
3269 }
3270
3271 /* Read an Enhanced Allocation (EA) entry */
3272 static int pci_ea_read(struct pci_dev *dev, int offset)
3273 {
3274         struct resource *res;
3275         int ent_size, ent_offset = offset;
3276         resource_size_t start, end;
3277         unsigned long flags;
3278         u32 dw0, bei, base, max_offset;
3279         u8 prop;
3280         bool support_64 = (sizeof(resource_size_t) >= 8);
3281
3282         pci_read_config_dword(dev, ent_offset, &dw0);
3283         ent_offset += 4;
3284
3285         /* Entry size field indicates DWORDs after 1st */
3286         ent_size = ((dw0 & PCI_EA_ES) + 1) << 2;
3287
3288         if (!(dw0 & PCI_EA_ENABLE)) /* Entry not enabled */
3289                 goto out;
3290
3291         bei = (dw0 & PCI_EA_BEI) >> 4;
3292         prop = (dw0 & PCI_EA_PP) >> 8;
3293
3294         /*
3295          * If the Property is in the reserved range, try the Secondary
3296          * Property instead.
3297          */
3298         if (prop > PCI_EA_P_BRIDGE_IO && prop < PCI_EA_P_MEM_RESERVED)
3299                 prop = (dw0 & PCI_EA_SP) >> 16;
3300         if (prop > PCI_EA_P_BRIDGE_IO)
3301                 goto out;
3302
3303         res = pci_ea_get_resource(dev, bei, prop);
3304         if (!res) {
3305                 pci_err(dev, "Unsupported EA entry BEI: %u\n", bei);
3306                 goto out;
3307         }
3308
3309         flags = pci_ea_flags(dev, prop);
3310         if (!flags) {
3311                 pci_err(dev, "Unsupported EA properties: %#x\n", prop);
3312                 goto out;
3313         }
3314
3315         /* Read Base */
3316         pci_read_config_dword(dev, ent_offset, &base);
3317         start = (base & PCI_EA_FIELD_MASK);
3318         ent_offset += 4;
3319
3320         /* Read MaxOffset */
3321         pci_read_config_dword(dev, ent_offset, &max_offset);
3322         ent_offset += 4;
3323
3324         /* Read Base MSBs (if 64-bit entry) */
3325         if (base & PCI_EA_IS_64) {
3326                 u32 base_upper;
3327
3328                 pci_read_config_dword(dev, ent_offset, &base_upper);
3329                 ent_offset += 4;
3330
3331                 flags |= IORESOURCE_MEM_64;
3332
3333                 /* entry starts above 32-bit boundary, can't use */
3334                 if (!support_64 && base_upper)
3335                         goto out;
3336
3337                 if (support_64)
3338                         start |= ((u64)base_upper << 32);
3339         }
3340
3341         end = start + (max_offset | 0x03);
3342
3343         /* Read MaxOffset MSBs (if 64-bit entry) */
3344         if (max_offset & PCI_EA_IS_64) {
3345                 u32 max_offset_upper;
3346
3347                 pci_read_config_dword(dev, ent_offset, &max_offset_upper);
3348                 ent_offset += 4;
3349
3350                 flags |= IORESOURCE_MEM_64;
3351
3352                 /* entry too big, can't use */
3353                 if (!support_64 && max_offset_upper)
3354                         goto out;
3355
3356                 if (support_64)
3357                         end += ((u64)max_offset_upper << 32);
3358         }
3359
3360         if (end < start) {
3361                 pci_err(dev, "EA Entry crosses address boundary\n");
3362                 goto out;
3363         }
3364
3365         if (ent_size != ent_offset - offset) {
3366                 pci_err(dev, "EA Entry Size (%d) does not match length read (%d)\n",
3367                         ent_size, ent_offset - offset);
3368                 goto out;
3369         }
3370
3371         res->name = pci_name(dev);
3372         res->start = start;
3373         res->end = end;
3374         res->flags = flags;
3375
3376         if (bei <= PCI_EA_BEI_BAR5)
3377                 pci_info(dev, "BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3378                            bei, res, prop);
3379         else if (bei == PCI_EA_BEI_ROM)
3380                 pci_info(dev, "ROM: %pR (from Enhanced Allocation, properties %#02x)\n",
3381                            res, prop);
3382         else if (bei >= PCI_EA_BEI_VF_BAR0 && bei <= PCI_EA_BEI_VF_BAR5)
3383                 pci_info(dev, "VF BAR %d: %pR (from Enhanced Allocation, properties %#02x)\n",
3384                            bei - PCI_EA_BEI_VF_BAR0, res, prop);
3385         else
3386                 pci_info(dev, "BEI %d res: %pR (from Enhanced Allocation, properties %#02x)\n",
3387                            bei, res, prop);
3388
3389 out:
3390         return offset + ent_size;
3391 }
3392
3393 /* Enhanced Allocation Initialization */
3394 void pci_ea_init(struct pci_dev *dev)
3395 {
3396         int ea;
3397         u8 num_ent;
3398         int offset;
3399         int i;
3400
3401         /* find PCI EA capability in list */
3402         ea = pci_find_capability(dev, PCI_CAP_ID_EA);
3403         if (!ea)
3404                 return;
3405
3406         /* determine the number of entries */
3407         pci_bus_read_config_byte(dev->bus, dev->devfn, ea + PCI_EA_NUM_ENT,
3408                                         &num_ent);
3409         num_ent &= PCI_EA_NUM_ENT_MASK;
3410
3411         offset = ea + PCI_EA_FIRST_ENT;
3412
3413         /* Skip DWORD 2 for type 1 functions */
3414         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE)
3415                 offset += 4;
3416
3417         /* parse each EA entry */
3418         for (i = 0; i < num_ent; ++i)
3419                 offset = pci_ea_read(dev, offset);
3420 }
3421
3422 static void pci_add_saved_cap(struct pci_dev *pci_dev,
3423         struct pci_cap_saved_state *new_cap)
3424 {
3425         hlist_add_head(&new_cap->next, &pci_dev->saved_cap_space);
3426 }
3427
3428 /**
3429  * _pci_add_cap_save_buffer - allocate buffer for saving given
3430  *                            capability registers
3431  * @dev: the PCI device
3432  * @cap: the capability to allocate the buffer for
3433  * @extended: Standard or Extended capability ID
3434  * @size: requested size of the buffer
3435  */
3436 static int _pci_add_cap_save_buffer(struct pci_dev *dev, u16 cap,
3437                                     bool extended, unsigned int size)
3438 {
3439         int pos;
3440         struct pci_cap_saved_state *save_state;
3441
3442         if (extended)
3443                 pos = pci_find_ext_capability(dev, cap);
3444         else
3445                 pos = pci_find_capability(dev, cap);
3446
3447         if (!pos)
3448                 return 0;
3449
3450         save_state = kzalloc(sizeof(*save_state) + size, GFP_KERNEL);
3451         if (!save_state)
3452                 return -ENOMEM;
3453
3454         save_state->cap.cap_nr = cap;
3455         save_state->cap.cap_extended = extended;
3456         save_state->cap.size = size;
3457         pci_add_saved_cap(dev, save_state);
3458
3459         return 0;
3460 }
3461
3462 int pci_add_cap_save_buffer(struct pci_dev *dev, char cap, unsigned int size)
3463 {
3464         return _pci_add_cap_save_buffer(dev, cap, false, size);
3465 }
3466
3467 int pci_add_ext_cap_save_buffer(struct pci_dev *dev, u16 cap, unsigned int size)
3468 {
3469         return _pci_add_cap_save_buffer(dev, cap, true, size);
3470 }
3471
3472 /**
3473  * pci_allocate_cap_save_buffers - allocate buffers for saving capabilities
3474  * @dev: the PCI device
3475  */
3476 void pci_allocate_cap_save_buffers(struct pci_dev *dev)
3477 {
3478         int error;
3479
3480         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_EXP,
3481                                         PCI_EXP_SAVE_REGS * sizeof(u16));
3482         if (error)
3483                 pci_err(dev, "unable to preallocate PCI Express save buffer\n");
3484
3485         error = pci_add_cap_save_buffer(dev, PCI_CAP_ID_PCIX, sizeof(u16));
3486         if (error)
3487                 pci_err(dev, "unable to preallocate PCI-X save buffer\n");
3488
3489         error = pci_add_ext_cap_save_buffer(dev, PCI_EXT_CAP_ID_LTR,
3490                                             2 * sizeof(u16));
3491         if (error)
3492                 pci_err(dev, "unable to allocate suspend buffer for LTR\n");
3493
3494         pci_allocate_vc_save_buffers(dev);
3495 }
3496
3497 void pci_free_cap_save_buffers(struct pci_dev *dev)
3498 {
3499         struct pci_cap_saved_state *tmp;
3500         struct hlist_node *n;
3501
3502         hlist_for_each_entry_safe(tmp, n, &dev->saved_cap_space, next)
3503                 kfree(tmp);
3504 }
3505
3506 /**
3507  * pci_configure_ari - enable or disable ARI forwarding
3508  * @dev: the PCI device
3509  *
3510  * If @dev and its upstream bridge both support ARI, enable ARI in the
3511  * bridge.  Otherwise, disable ARI in the bridge.
3512  */
3513 void pci_configure_ari(struct pci_dev *dev)
3514 {
3515         u32 cap;
3516         struct pci_dev *bridge;
3517
3518         if (pcie_ari_disabled || !pci_is_pcie(dev) || dev->devfn)
3519                 return;
3520
3521         bridge = dev->bus->self;
3522         if (!bridge)
3523                 return;
3524
3525         pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3526         if (!(cap & PCI_EXP_DEVCAP2_ARI))
3527                 return;
3528
3529         if (pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ARI)) {
3530                 pcie_capability_set_word(bridge, PCI_EXP_DEVCTL2,
3531                                          PCI_EXP_DEVCTL2_ARI);
3532                 bridge->ari_enabled = 1;
3533         } else {
3534                 pcie_capability_clear_word(bridge, PCI_EXP_DEVCTL2,
3535                                            PCI_EXP_DEVCTL2_ARI);
3536                 bridge->ari_enabled = 0;
3537         }
3538 }
3539
3540 static bool pci_acs_flags_enabled(struct pci_dev *pdev, u16 acs_flags)
3541 {
3542         int pos;
3543         u16 cap, ctrl;
3544
3545         pos = pdev->acs_cap;
3546         if (!pos)
3547                 return false;
3548
3549         /*
3550          * Except for egress control, capabilities are either required
3551          * or only required if controllable.  Features missing from the
3552          * capability field can therefore be assumed as hard-wired enabled.
3553          */
3554         pci_read_config_word(pdev, pos + PCI_ACS_CAP, &cap);
3555         acs_flags &= (cap | PCI_ACS_EC);
3556
3557         pci_read_config_word(pdev, pos + PCI_ACS_CTRL, &ctrl);
3558         return (ctrl & acs_flags) == acs_flags;
3559 }
3560
3561 /**
3562  * pci_acs_enabled - test ACS against required flags for a given device
3563  * @pdev: device to test
3564  * @acs_flags: required PCI ACS flags
3565  *
3566  * Return true if the device supports the provided flags.  Automatically
3567  * filters out flags that are not implemented on multifunction devices.
3568  *
3569  * Note that this interface checks the effective ACS capabilities of the
3570  * device rather than the actual capabilities.  For instance, most single
3571  * function endpoints are not required to support ACS because they have no
3572  * opportunity for peer-to-peer access.  We therefore return 'true'
3573  * regardless of whether the device exposes an ACS capability.  This makes
3574  * it much easier for callers of this function to ignore the actual type
3575  * or topology of the device when testing ACS support.
3576  */
3577 bool pci_acs_enabled(struct pci_dev *pdev, u16 acs_flags)
3578 {
3579         int ret;
3580
3581         ret = pci_dev_specific_acs_enabled(pdev, acs_flags);
3582         if (ret >= 0)
3583                 return ret > 0;
3584
3585         /*
3586          * Conventional PCI and PCI-X devices never support ACS, either
3587          * effectively or actually.  The shared bus topology implies that
3588          * any device on the bus can receive or snoop DMA.
3589          */
3590         if (!pci_is_pcie(pdev))
3591                 return false;
3592
3593         switch (pci_pcie_type(pdev)) {
3594         /*
3595          * PCI/X-to-PCIe bridges are not specifically mentioned by the spec,
3596          * but since their primary interface is PCI/X, we conservatively
3597          * handle them as we would a non-PCIe device.
3598          */
3599         case PCI_EXP_TYPE_PCIE_BRIDGE:
3600         /*
3601          * PCIe 3.0, 6.12.1 excludes ACS on these devices.  "ACS is never
3602          * applicable... must never implement an ACS Extended Capability...".
3603          * This seems arbitrary, but we take a conservative interpretation
3604          * of this statement.
3605          */
3606         case PCI_EXP_TYPE_PCI_BRIDGE:
3607         case PCI_EXP_TYPE_RC_EC:
3608                 return false;
3609         /*
3610          * PCIe 3.0, 6.12.1.1 specifies that downstream and root ports should
3611          * implement ACS in order to indicate their peer-to-peer capabilities,
3612          * regardless of whether they are single- or multi-function devices.
3613          */
3614         case PCI_EXP_TYPE_DOWNSTREAM:
3615         case PCI_EXP_TYPE_ROOT_PORT:
3616                 return pci_acs_flags_enabled(pdev, acs_flags);
3617         /*
3618          * PCIe 3.0, 6.12.1.2 specifies ACS capabilities that should be
3619          * implemented by the remaining PCIe types to indicate peer-to-peer
3620          * capabilities, but only when they are part of a multifunction
3621          * device.  The footnote for section 6.12 indicates the specific
3622          * PCIe types included here.
3623          */
3624         case PCI_EXP_TYPE_ENDPOINT:
3625         case PCI_EXP_TYPE_UPSTREAM:
3626         case PCI_EXP_TYPE_LEG_END:
3627         case PCI_EXP_TYPE_RC_END:
3628                 if (!pdev->multifunction)
3629                         break;
3630
3631                 return pci_acs_flags_enabled(pdev, acs_flags);
3632         }
3633
3634         /*
3635          * PCIe 3.0, 6.12.1.3 specifies no ACS capabilities are applicable
3636          * to single function devices with the exception of downstream ports.
3637          */
3638         return true;
3639 }
3640
3641 /**
3642  * pci_acs_path_enabled - test ACS flags from start to end in a hierarchy
3643  * @start: starting downstream device
3644  * @end: ending upstream device or NULL to search to the root bus
3645  * @acs_flags: required flags
3646  *
3647  * Walk up a device tree from start to end testing PCI ACS support.  If
3648  * any step along the way does not support the required flags, return false.
3649  */
3650 bool pci_acs_path_enabled(struct pci_dev *start,
3651                           struct pci_dev *end, u16 acs_flags)
3652 {
3653         struct pci_dev *pdev, *parent = start;
3654
3655         do {
3656                 pdev = parent;
3657
3658                 if (!pci_acs_enabled(pdev, acs_flags))
3659                         return false;
3660
3661                 if (pci_is_root_bus(pdev->bus))
3662                         return (end == NULL);
3663
3664                 parent = pdev->bus->self;
3665         } while (pdev != end);
3666
3667         return true;
3668 }
3669
3670 /**
3671  * pci_acs_init - Initialize ACS if hardware supports it
3672  * @dev: the PCI device
3673  */
3674 void pci_acs_init(struct pci_dev *dev)
3675 {
3676         dev->acs_cap = pci_find_ext_capability(dev, PCI_EXT_CAP_ID_ACS);
3677
3678         /*
3679          * Attempt to enable ACS regardless of capability because some Root
3680          * Ports (e.g. those quirked with *_intel_pch_acs_*) do not have
3681          * the standard ACS capability but still support ACS via those
3682          * quirks.
3683          */
3684         pci_enable_acs(dev);
3685 }
3686
3687 /**
3688  * pci_rebar_find_pos - find position of resize ctrl reg for BAR
3689  * @pdev: PCI device
3690  * @bar: BAR to find
3691  *
3692  * Helper to find the position of the ctrl register for a BAR.
3693  * Returns -ENOTSUPP if resizable BARs are not supported at all.
3694  * Returns -ENOENT if no ctrl register for the BAR could be found.
3695  */
3696 static int pci_rebar_find_pos(struct pci_dev *pdev, int bar)
3697 {
3698         unsigned int pos, nbars, i;
3699         u32 ctrl;
3700
3701         pos = pci_find_ext_capability(pdev, PCI_EXT_CAP_ID_REBAR);
3702         if (!pos)
3703                 return -ENOTSUPP;
3704
3705         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3706         nbars = (ctrl & PCI_REBAR_CTRL_NBAR_MASK) >>
3707                     PCI_REBAR_CTRL_NBAR_SHIFT;
3708
3709         for (i = 0; i < nbars; i++, pos += 8) {
3710                 int bar_idx;
3711
3712                 pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3713                 bar_idx = ctrl & PCI_REBAR_CTRL_BAR_IDX;
3714                 if (bar_idx == bar)
3715                         return pos;
3716         }
3717
3718         return -ENOENT;
3719 }
3720
3721 /**
3722  * pci_rebar_get_possible_sizes - get possible sizes for BAR
3723  * @pdev: PCI device
3724  * @bar: BAR to query
3725  *
3726  * Get the possible sizes of a resizable BAR as bitmask defined in the spec
3727  * (bit 0=1MB, bit 19=512GB). Returns 0 if BAR isn't resizable.
3728  */
3729 u32 pci_rebar_get_possible_sizes(struct pci_dev *pdev, int bar)
3730 {
3731         int pos;
3732         u32 cap;
3733
3734         pos = pci_rebar_find_pos(pdev, bar);
3735         if (pos < 0)
3736                 return 0;
3737
3738         pci_read_config_dword(pdev, pos + PCI_REBAR_CAP, &cap);
3739         cap &= PCI_REBAR_CAP_SIZES;
3740
3741         /* Sapphire RX 5600 XT Pulse has an invalid cap dword for BAR 0 */
3742         if (pdev->vendor == PCI_VENDOR_ID_ATI && pdev->device == 0x731f &&
3743             bar == 0 && cap == 0x7000)
3744                 cap = 0x3f000;
3745
3746         return cap >> 4;
3747 }
3748 EXPORT_SYMBOL(pci_rebar_get_possible_sizes);
3749
3750 /**
3751  * pci_rebar_get_current_size - get the current size of a BAR
3752  * @pdev: PCI device
3753  * @bar: BAR to set size to
3754  *
3755  * Read the size of a BAR from the resizable BAR config.
3756  * Returns size if found or negative error code.
3757  */
3758 int pci_rebar_get_current_size(struct pci_dev *pdev, int bar)
3759 {
3760         int pos;
3761         u32 ctrl;
3762
3763         pos = pci_rebar_find_pos(pdev, bar);
3764         if (pos < 0)
3765                 return pos;
3766
3767         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3768         return (ctrl & PCI_REBAR_CTRL_BAR_SIZE) >> PCI_REBAR_CTRL_BAR_SHIFT;
3769 }
3770
3771 /**
3772  * pci_rebar_set_size - set a new size for a BAR
3773  * @pdev: PCI device
3774  * @bar: BAR to set size to
3775  * @size: new size as defined in the spec (0=1MB, 19=512GB)
3776  *
3777  * Set the new size of a BAR as defined in the spec.
3778  * Returns zero if resizing was successful, error code otherwise.
3779  */
3780 int pci_rebar_set_size(struct pci_dev *pdev, int bar, int size)
3781 {
3782         int pos;
3783         u32 ctrl;
3784
3785         pos = pci_rebar_find_pos(pdev, bar);
3786         if (pos < 0)
3787                 return pos;
3788
3789         pci_read_config_dword(pdev, pos + PCI_REBAR_CTRL, &ctrl);
3790         ctrl &= ~PCI_REBAR_CTRL_BAR_SIZE;
3791         ctrl |= size << PCI_REBAR_CTRL_BAR_SHIFT;
3792         pci_write_config_dword(pdev, pos + PCI_REBAR_CTRL, ctrl);
3793         return 0;
3794 }
3795
3796 /**
3797  * pci_enable_atomic_ops_to_root - enable AtomicOp requests to root port
3798  * @dev: the PCI device
3799  * @cap_mask: mask of desired AtomicOp sizes, including one or more of:
3800  *      PCI_EXP_DEVCAP2_ATOMIC_COMP32
3801  *      PCI_EXP_DEVCAP2_ATOMIC_COMP64
3802  *      PCI_EXP_DEVCAP2_ATOMIC_COMP128
3803  *
3804  * Return 0 if all upstream bridges support AtomicOp routing, egress
3805  * blocking is disabled on all upstream ports, and the root port supports
3806  * the requested completion capabilities (32-bit, 64-bit and/or 128-bit
3807  * AtomicOp completion), or negative otherwise.
3808  */
3809 int pci_enable_atomic_ops_to_root(struct pci_dev *dev, u32 cap_mask)
3810 {
3811         struct pci_bus *bus = dev->bus;
3812         struct pci_dev *bridge;
3813         u32 cap, ctl2;
3814
3815         /*
3816          * Per PCIe r5.0, sec 9.3.5.10, the AtomicOp Requester Enable bit
3817          * in Device Control 2 is reserved in VFs and the PF value applies
3818          * to all associated VFs.
3819          */
3820         if (dev->is_virtfn)
3821                 return -EINVAL;
3822
3823         if (!pci_is_pcie(dev))
3824                 return -EINVAL;
3825
3826         /*
3827          * Per PCIe r4.0, sec 6.15, endpoints and root ports may be
3828          * AtomicOp requesters.  For now, we only support endpoints as
3829          * requesters and root ports as completers.  No endpoints as
3830          * completers, and no peer-to-peer.
3831          */
3832
3833         switch (pci_pcie_type(dev)) {
3834         case PCI_EXP_TYPE_ENDPOINT:
3835         case PCI_EXP_TYPE_LEG_END:
3836         case PCI_EXP_TYPE_RC_END:
3837                 break;
3838         default:
3839                 return -EINVAL;
3840         }
3841
3842         while (bus->parent) {
3843                 bridge = bus->self;
3844
3845                 pcie_capability_read_dword(bridge, PCI_EXP_DEVCAP2, &cap);
3846
3847                 switch (pci_pcie_type(bridge)) {
3848                 /* Ensure switch ports support AtomicOp routing */
3849                 case PCI_EXP_TYPE_UPSTREAM:
3850                 case PCI_EXP_TYPE_DOWNSTREAM:
3851                         if (!(cap & PCI_EXP_DEVCAP2_ATOMIC_ROUTE))
3852                                 return -EINVAL;
3853                         break;
3854
3855                 /* Ensure root port supports all the sizes we care about */
3856                 case PCI_EXP_TYPE_ROOT_PORT:
3857                         if ((cap & cap_mask) != cap_mask)
3858                                 return -EINVAL;
3859                         break;
3860                 }
3861
3862                 /* Ensure upstream ports don't block AtomicOps on egress */
3863                 if (pci_pcie_type(bridge) == PCI_EXP_TYPE_UPSTREAM) {
3864                         pcie_capability_read_dword(bridge, PCI_EXP_DEVCTL2,
3865                                                    &ctl2);
3866                         if (ctl2 & PCI_EXP_DEVCTL2_ATOMIC_EGRESS_BLOCK)
3867                                 return -EINVAL;
3868                 }
3869
3870                 bus = bus->parent;
3871         }
3872
3873         pcie_capability_set_word(dev, PCI_EXP_DEVCTL2,
3874                                  PCI_EXP_DEVCTL2_ATOMIC_REQ);
3875         return 0;
3876 }
3877 EXPORT_SYMBOL(pci_enable_atomic_ops_to_root);
3878
3879 /**
3880  * pci_swizzle_interrupt_pin - swizzle INTx for device behind bridge
3881  * @dev: the PCI device
3882  * @pin: the INTx pin (1=INTA, 2=INTB, 3=INTC, 4=INTD)
3883  *
3884  * Perform INTx swizzling for a device behind one level of bridge.  This is
3885  * required by section 9.1 of the PCI-to-PCI bridge specification for devices
3886  * behind bridges on add-in cards.  For devices with ARI enabled, the slot
3887  * number is always 0 (see the Implementation Note in section 2.2.8.1 of
3888  * the PCI Express Base Specification, Revision 2.1)
3889  */
3890 u8 pci_swizzle_interrupt_pin(const struct pci_dev *dev, u8 pin)
3891 {
3892         int slot;
3893
3894         if (pci_ari_enabled(dev->bus))
3895                 slot = 0;
3896         else
3897                 slot = PCI_SLOT(dev->devfn);
3898
3899         return (((pin - 1) + slot) % 4) + 1;
3900 }
3901
3902 int pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
3903 {
3904         u8 pin;
3905
3906         pin = dev->pin;
3907         if (!pin)
3908                 return -1;
3909
3910         while (!pci_is_root_bus(dev->bus)) {
3911                 pin = pci_swizzle_interrupt_pin(dev, pin);
3912                 dev = dev->bus->self;
3913         }
3914         *bridge = dev;
3915         return pin;
3916 }
3917
3918 /**
3919  * pci_common_swizzle - swizzle INTx all the way to root bridge
3920  * @dev: the PCI device
3921  * @pinp: pointer to the INTx pin value (1=INTA, 2=INTB, 3=INTD, 4=INTD)
3922  *
3923  * Perform INTx swizzling for a device.  This traverses through all PCI-to-PCI
3924  * bridges all the way up to a PCI root bus.
3925  */
3926 u8 pci_common_swizzle(struct pci_dev *dev, u8 *pinp)
3927 {
3928         u8 pin = *pinp;
3929
3930         while (!pci_is_root_bus(dev->bus)) {
3931                 pin = pci_swizzle_interrupt_pin(dev, pin);
3932                 dev = dev->bus->self;
3933         }
3934         *pinp = pin;
3935         return PCI_SLOT(dev->devfn);
3936 }
3937 EXPORT_SYMBOL_GPL(pci_common_swizzle);
3938
3939 /**
3940  * pci_release_region - Release a PCI bar
3941  * @pdev: PCI device whose resources were previously reserved by
3942  *        pci_request_region()
3943  * @bar: BAR to release
3944  *
3945  * Releases the PCI I/O and memory resources previously reserved by a
3946  * successful call to pci_request_region().  Call this function only
3947  * after all use of the PCI regions has ceased.
3948  */
3949 void pci_release_region(struct pci_dev *pdev, int bar)
3950 {
3951         struct pci_devres *dr;
3952
3953         if (pci_resource_len(pdev, bar) == 0)
3954                 return;
3955         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
3956                 release_region(pci_resource_start(pdev, bar),
3957                                 pci_resource_len(pdev, bar));
3958         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
3959                 release_mem_region(pci_resource_start(pdev, bar),
3960                                 pci_resource_len(pdev, bar));
3961
3962         dr = find_pci_dr(pdev);
3963         if (dr)
3964                 dr->region_mask &= ~(1 << bar);
3965 }
3966 EXPORT_SYMBOL(pci_release_region);
3967
3968 /**
3969  * __pci_request_region - Reserved PCI I/O and memory resource
3970  * @pdev: PCI device whose resources are to be reserved
3971  * @bar: BAR to be reserved
3972  * @res_name: Name to be associated with resource.
3973  * @exclusive: whether the region access is exclusive or not
3974  *
3975  * Mark the PCI region associated with PCI device @pdev BAR @bar as
3976  * being reserved by owner @res_name.  Do not access any
3977  * address inside the PCI regions unless this call returns
3978  * successfully.
3979  *
3980  * If @exclusive is set, then the region is marked so that userspace
3981  * is explicitly not allowed to map the resource via /dev/mem or
3982  * sysfs MMIO access.
3983  *
3984  * Returns 0 on success, or %EBUSY on error.  A warning
3985  * message is also printed on failure.
3986  */
3987 static int __pci_request_region(struct pci_dev *pdev, int bar,
3988                                 const char *res_name, int exclusive)
3989 {
3990         struct pci_devres *dr;
3991
3992         if (pci_resource_len(pdev, bar) == 0)
3993                 return 0;
3994
3995         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
3996                 if (!request_region(pci_resource_start(pdev, bar),
3997                             pci_resource_len(pdev, bar), res_name))
3998                         goto err_out;
3999         } else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
4000                 if (!__request_mem_region(pci_resource_start(pdev, bar),
4001                                         pci_resource_len(pdev, bar), res_name,
4002                                         exclusive))
4003                         goto err_out;
4004         }
4005
4006         dr = find_pci_dr(pdev);
4007         if (dr)
4008                 dr->region_mask |= 1 << bar;
4009
4010         return 0;
4011
4012 err_out:
4013         pci_warn(pdev, "BAR %d: can't reserve %pR\n", bar,
4014                  &pdev->resource[bar]);
4015         return -EBUSY;
4016 }
4017
4018 /**
4019  * pci_request_region - Reserve PCI I/O and memory resource
4020  * @pdev: PCI device whose resources are to be reserved
4021  * @bar: BAR to be reserved
4022  * @res_name: Name to be associated with resource
4023  *
4024  * Mark the PCI region associated with PCI device @pdev BAR @bar as
4025  * being reserved by owner @res_name.  Do not access any
4026  * address inside the PCI regions unless this call returns
4027  * successfully.
4028  *
4029  * Returns 0 on success, or %EBUSY on error.  A warning
4030  * message is also printed on failure.
4031  */
4032 int pci_request_region(struct pci_dev *pdev, int bar, const char *res_name)
4033 {
4034         return __pci_request_region(pdev, bar, res_name, 0);
4035 }
4036 EXPORT_SYMBOL(pci_request_region);
4037
4038 /**
4039  * pci_release_selected_regions - Release selected PCI I/O and memory resources
4040  * @pdev: PCI device whose resources were previously reserved
4041  * @bars: Bitmask of BARs to be released
4042  *
4043  * Release selected PCI I/O and memory resources previously reserved.
4044  * Call this function only after all use of the PCI regions has ceased.
4045  */
4046 void pci_release_selected_regions(struct pci_dev *pdev, int bars)
4047 {
4048         int i;
4049
4050         for (i = 0; i < PCI_STD_NUM_BARS; i++)
4051                 if (bars & (1 << i))
4052                         pci_release_region(pdev, i);
4053 }
4054 EXPORT_SYMBOL(pci_release_selected_regions);
4055
4056 static int __pci_request_selected_regions(struct pci_dev *pdev, int bars,
4057                                           const char *res_name, int excl)
4058 {
4059         int i;
4060
4061         for (i = 0; i < PCI_STD_NUM_BARS; i++)
4062                 if (bars & (1 << i))
4063                         if (__pci_request_region(pdev, i, res_name, excl))
4064                                 goto err_out;
4065         return 0;
4066
4067 err_out:
4068         while (--i >= 0)
4069                 if (bars & (1 << i))
4070                         pci_release_region(pdev, i);
4071
4072         return -EBUSY;
4073 }
4074
4075
4076 /**
4077  * pci_request_selected_regions - Reserve selected PCI I/O and memory resources
4078  * @pdev: PCI device whose resources are to be reserved
4079  * @bars: Bitmask of BARs to be requested
4080  * @res_name: Name to be associated with resource
4081  */
4082 int pci_request_selected_regions(struct pci_dev *pdev, int bars,
4083                                  const char *res_name)
4084 {
4085         return __pci_request_selected_regions(pdev, bars, res_name, 0);
4086 }
4087 EXPORT_SYMBOL(pci_request_selected_regions);
4088
4089 int pci_request_selected_regions_exclusive(struct pci_dev *pdev, int bars,
4090                                            const char *res_name)
4091 {
4092         return __pci_request_selected_regions(pdev, bars, res_name,
4093                         IORESOURCE_EXCLUSIVE);
4094 }
4095 EXPORT_SYMBOL(pci_request_selected_regions_exclusive);
4096
4097 /**
4098  * pci_release_regions - Release reserved PCI I/O and memory resources
4099  * @pdev: PCI device whose resources were previously reserved by
4100  *        pci_request_regions()
4101  *
4102  * Releases all PCI I/O and memory resources previously reserved by a
4103  * successful call to pci_request_regions().  Call this function only
4104  * after all use of the PCI regions has ceased.
4105  */
4106
4107 void pci_release_regions(struct pci_dev *pdev)
4108 {
4109         pci_release_selected_regions(pdev, (1 << PCI_STD_NUM_BARS) - 1);
4110 }
4111 EXPORT_SYMBOL(pci_release_regions);
4112
4113 /**
4114  * pci_request_regions - Reserve PCI I/O and memory resources
4115  * @pdev: PCI device whose resources are to be reserved
4116  * @res_name: Name to be associated with resource.
4117  *
4118  * Mark all PCI regions associated with PCI device @pdev as
4119  * being reserved by owner @res_name.  Do not access any
4120  * address inside the PCI regions unless this call returns
4121  * successfully.
4122  *
4123  * Returns 0 on success, or %EBUSY on error.  A warning
4124  * message is also printed on failure.
4125  */
4126 int pci_request_regions(struct pci_dev *pdev, const char *res_name)
4127 {
4128         return pci_request_selected_regions(pdev,
4129                         ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4130 }
4131 EXPORT_SYMBOL(pci_request_regions);
4132
4133 /**
4134  * pci_request_regions_exclusive - Reserve PCI I/O and memory resources
4135  * @pdev: PCI device whose resources are to be reserved
4136  * @res_name: Name to be associated with resource.
4137  *
4138  * Mark all PCI regions associated with PCI device @pdev as being reserved
4139  * by owner @res_name.  Do not access any address inside the PCI regions
4140  * unless this call returns successfully.
4141  *
4142  * pci_request_regions_exclusive() will mark the region so that /dev/mem
4143  * and the sysfs MMIO access will not be allowed.
4144  *
4145  * Returns 0 on success, or %EBUSY on error.  A warning message is also
4146  * printed on failure.
4147  */
4148 int pci_request_regions_exclusive(struct pci_dev *pdev, const char *res_name)
4149 {
4150         return pci_request_selected_regions_exclusive(pdev,
4151                                 ((1 << PCI_STD_NUM_BARS) - 1), res_name);
4152 }
4153 EXPORT_SYMBOL(pci_request_regions_exclusive);
4154
4155 /*
4156  * Record the PCI IO range (expressed as CPU physical address + size).
4157  * Return a negative value if an error has occurred, zero otherwise
4158  */
4159 int pci_register_io_range(struct fwnode_handle *fwnode, phys_addr_t addr,
4160                         resource_size_t size)
4161 {
4162         int ret = 0;
4163 #ifdef PCI_IOBASE
4164         struct logic_pio_hwaddr *range;
4165
4166         if (!size || addr + size < addr)
4167                 return -EINVAL;
4168
4169         range = kzalloc(sizeof(*range), GFP_ATOMIC);
4170         if (!range)
4171                 return -ENOMEM;
4172
4173         range->fwnode = fwnode;
4174         range->size = size;
4175         range->hw_start = addr;
4176         range->flags = LOGIC_PIO_CPU_MMIO;
4177
4178         ret = logic_pio_register_range(range);
4179         if (ret)
4180                 kfree(range);
4181
4182         /* Ignore duplicates due to deferred probing */
4183         if (ret == -EEXIST)
4184                 ret = 0;
4185 #endif
4186
4187         return ret;
4188 }
4189
4190 phys_addr_t pci_pio_to_address(unsigned long pio)
4191 {
4192         phys_addr_t address = (phys_addr_t)OF_BAD_ADDR;
4193
4194 #ifdef PCI_IOBASE
4195         if (pio >= MMIO_UPPER_LIMIT)
4196                 return address;
4197
4198         address = logic_pio_to_hwaddr(pio);
4199 #endif
4200
4201         return address;
4202 }
4203 EXPORT_SYMBOL_GPL(pci_pio_to_address);
4204
4205 unsigned long __weak pci_address_to_pio(phys_addr_t address)
4206 {
4207 #ifdef PCI_IOBASE
4208         return logic_pio_trans_cpuaddr(address);
4209 #else
4210         if (address > IO_SPACE_LIMIT)
4211                 return (unsigned long)-1;
4212
4213         return (unsigned long) address;
4214 #endif
4215 }
4216
4217 /**
4218  * pci_remap_iospace - Remap the memory mapped I/O space
4219  * @res: Resource describing the I/O space
4220  * @phys_addr: physical address of range to be mapped
4221  *
4222  * Remap the memory mapped I/O space described by the @res and the CPU
4223  * physical address @phys_addr into virtual address space.  Only
4224  * architectures that have memory mapped IO functions defined (and the
4225  * PCI_IOBASE value defined) should call this function.
4226  */
4227 #ifndef pci_remap_iospace
4228 int pci_remap_iospace(const struct resource *res, phys_addr_t phys_addr)
4229 {
4230 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4231         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4232
4233         if (!(res->flags & IORESOURCE_IO))
4234                 return -EINVAL;
4235
4236         if (res->end > IO_SPACE_LIMIT)
4237                 return -EINVAL;
4238
4239         return ioremap_page_range(vaddr, vaddr + resource_size(res), phys_addr,
4240                                   pgprot_device(PAGE_KERNEL));
4241 #else
4242         /*
4243          * This architecture does not have memory mapped I/O space,
4244          * so this function should never be called
4245          */
4246         WARN_ONCE(1, "This architecture does not support memory mapped I/O\n");
4247         return -ENODEV;
4248 #endif
4249 }
4250 EXPORT_SYMBOL(pci_remap_iospace);
4251 #endif
4252
4253 /**
4254  * pci_unmap_iospace - Unmap the memory mapped I/O space
4255  * @res: resource to be unmapped
4256  *
4257  * Unmap the CPU virtual address @res from virtual address space.  Only
4258  * architectures that have memory mapped IO functions defined (and the
4259  * PCI_IOBASE value defined) should call this function.
4260  */
4261 void pci_unmap_iospace(struct resource *res)
4262 {
4263 #if defined(PCI_IOBASE) && defined(CONFIG_MMU)
4264         unsigned long vaddr = (unsigned long)PCI_IOBASE + res->start;
4265
4266         vunmap_range(vaddr, vaddr + resource_size(res));
4267 #endif
4268 }
4269 EXPORT_SYMBOL(pci_unmap_iospace);
4270
4271 static void devm_pci_unmap_iospace(struct device *dev, void *ptr)
4272 {
4273         struct resource **res = ptr;
4274
4275         pci_unmap_iospace(*res);
4276 }
4277
4278 /**
4279  * devm_pci_remap_iospace - Managed pci_remap_iospace()
4280  * @dev: Generic device to remap IO address for
4281  * @res: Resource describing the I/O space
4282  * @phys_addr: physical address of range to be mapped
4283  *
4284  * Managed pci_remap_iospace().  Map is automatically unmapped on driver
4285  * detach.
4286  */
4287 int devm_pci_remap_iospace(struct device *dev, const struct resource *res,
4288                            phys_addr_t phys_addr)
4289 {
4290         const struct resource **ptr;
4291         int error;
4292
4293         ptr = devres_alloc(devm_pci_unmap_iospace, sizeof(*ptr), GFP_KERNEL);
4294         if (!ptr)
4295                 return -ENOMEM;
4296
4297         error = pci_remap_iospace(res, phys_addr);
4298         if (error) {
4299                 devres_free(ptr);
4300         } else  {
4301                 *ptr = res;
4302                 devres_add(dev, ptr);
4303         }
4304
4305         return error;
4306 }
4307 EXPORT_SYMBOL(devm_pci_remap_iospace);
4308
4309 /**
4310  * devm_pci_remap_cfgspace - Managed pci_remap_cfgspace()
4311  * @dev: Generic device to remap IO address for
4312  * @offset: Resource address to map
4313  * @size: Size of map
4314  *
4315  * Managed pci_remap_cfgspace().  Map is automatically unmapped on driver
4316  * detach.
4317  */
4318 void __iomem *devm_pci_remap_cfgspace(struct device *dev,
4319                                       resource_size_t offset,
4320                                       resource_size_t size)
4321 {
4322         void __iomem **ptr, *addr;
4323
4324         ptr = devres_alloc(devm_ioremap_release, sizeof(*ptr), GFP_KERNEL);
4325         if (!ptr)
4326                 return NULL;
4327
4328         addr = pci_remap_cfgspace(offset, size);
4329         if (addr) {
4330                 *ptr = addr;
4331                 devres_add(dev, ptr);
4332         } else
4333                 devres_free(ptr);
4334
4335         return addr;
4336 }
4337 EXPORT_SYMBOL(devm_pci_remap_cfgspace);
4338
4339 /**
4340  * devm_pci_remap_cfg_resource - check, request region and ioremap cfg resource
4341  * @dev: generic device to handle the resource for
4342  * @res: configuration space resource to be handled
4343  *
4344  * Checks that a resource is a valid memory region, requests the memory
4345  * region and ioremaps with pci_remap_cfgspace() API that ensures the
4346  * proper PCI configuration space memory attributes are guaranteed.
4347  *
4348  * All operations are managed and will be undone on driver detach.
4349  *
4350  * Returns a pointer to the remapped memory or an ERR_PTR() encoded error code
4351  * on failure. Usage example::
4352  *
4353  *      res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
4354  *      base = devm_pci_remap_cfg_resource(&pdev->dev, res);
4355  *      if (IS_ERR(base))
4356  *              return PTR_ERR(base);
4357  */
4358 void __iomem *devm_pci_remap_cfg_resource(struct device *dev,
4359                                           struct resource *res)
4360 {
4361         resource_size_t size;
4362         const char *name;
4363         void __iomem *dest_ptr;
4364
4365         BUG_ON(!dev);
4366
4367         if (!res || resource_type(res) != IORESOURCE_MEM) {
4368                 dev_err(dev, "invalid resource\n");
4369                 return IOMEM_ERR_PTR(-EINVAL);
4370         }
4371
4372         size = resource_size(res);
4373
4374         if (res->name)
4375                 name = devm_kasprintf(dev, GFP_KERNEL, "%s %s", dev_name(dev),
4376                                       res->name);
4377         else
4378                 name = devm_kstrdup(dev, dev_name(dev), GFP_KERNEL);
4379         if (!name)
4380                 return IOMEM_ERR_PTR(-ENOMEM);
4381
4382         if (!devm_request_mem_region(dev, res->start, size, name)) {
4383                 dev_err(dev, "can't request region for resource %pR\n", res);
4384                 return IOMEM_ERR_PTR(-EBUSY);
4385         }
4386
4387         dest_ptr = devm_pci_remap_cfgspace(dev, res->start, size);
4388         if (!dest_ptr) {
4389                 dev_err(dev, "ioremap failed for resource %pR\n", res);
4390                 devm_release_mem_region(dev, res->start, size);
4391                 dest_ptr = IOMEM_ERR_PTR(-ENOMEM);
4392         }
4393
4394         return dest_ptr;
4395 }
4396 EXPORT_SYMBOL(devm_pci_remap_cfg_resource);
4397
4398 static void __pci_set_master(struct pci_dev *dev, bool enable)
4399 {
4400         u16 old_cmd, cmd;
4401
4402         pci_read_config_word(dev, PCI_COMMAND, &old_cmd);
4403         if (enable)
4404                 cmd = old_cmd | PCI_COMMAND_MASTER;
4405         else
4406                 cmd = old_cmd & ~PCI_COMMAND_MASTER;
4407         if (cmd != old_cmd) {
4408                 pci_dbg(dev, "%s bus mastering\n",
4409                         enable ? "enabling" : "disabling");
4410                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4411         }
4412         dev->is_busmaster = enable;
4413 }
4414
4415 /**
4416  * pcibios_setup - process "pci=" kernel boot arguments
4417  * @str: string used to pass in "pci=" kernel boot arguments
4418  *
4419  * Process kernel boot arguments.  This is the default implementation.
4420  * Architecture specific implementations can override this as necessary.
4421  */
4422 char * __weak __init pcibios_setup(char *str)
4423 {
4424         return str;
4425 }
4426
4427 /**
4428  * pcibios_set_master - enable PCI bus-mastering for device dev
4429  * @dev: the PCI device to enable
4430  *
4431  * Enables PCI bus-mastering for the device.  This is the default
4432  * implementation.  Architecture specific implementations can override
4433  * this if necessary.
4434  */
4435 void __weak pcibios_set_master(struct pci_dev *dev)
4436 {
4437         u8 lat;
4438
4439         /* The latency timer doesn't apply to PCIe (either Type 0 or Type 1) */
4440         if (pci_is_pcie(dev))
4441                 return;
4442
4443         pci_read_config_byte(dev, PCI_LATENCY_TIMER, &lat);
4444         if (lat < 16)
4445                 lat = (64 <= pcibios_max_latency) ? 64 : pcibios_max_latency;
4446         else if (lat > pcibios_max_latency)
4447                 lat = pcibios_max_latency;
4448         else
4449                 return;
4450
4451         pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
4452 }
4453
4454 /**
4455  * pci_set_master - enables bus-mastering for device dev
4456  * @dev: the PCI device to enable
4457  *
4458  * Enables bus-mastering on the device and calls pcibios_set_master()
4459  * to do the needed arch specific settings.
4460  */
4461 void pci_set_master(struct pci_dev *dev)
4462 {
4463         __pci_set_master(dev, true);
4464         pcibios_set_master(dev);
4465 }
4466 EXPORT_SYMBOL(pci_set_master);
4467
4468 /**
4469  * pci_clear_master - disables bus-mastering for device dev
4470  * @dev: the PCI device to disable
4471  */
4472 void pci_clear_master(struct pci_dev *dev)
4473 {
4474         __pci_set_master(dev, false);
4475 }
4476 EXPORT_SYMBOL(pci_clear_master);
4477
4478 /**
4479  * pci_set_cacheline_size - ensure the CACHE_LINE_SIZE register is programmed
4480  * @dev: the PCI device for which MWI is to be enabled
4481  *
4482  * Helper function for pci_set_mwi.
4483  * Originally copied from drivers/net/acenic.c.
4484  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
4485  *
4486  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4487  */
4488 int pci_set_cacheline_size(struct pci_dev *dev)
4489 {
4490         u8 cacheline_size;
4491
4492         if (!pci_cache_line_size)
4493                 return -EINVAL;
4494
4495         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
4496            equal to or multiple of the right value. */
4497         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4498         if (cacheline_size >= pci_cache_line_size &&
4499             (cacheline_size % pci_cache_line_size) == 0)
4500                 return 0;
4501
4502         /* Write the correct value. */
4503         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
4504         /* Read it back. */
4505         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
4506         if (cacheline_size == pci_cache_line_size)
4507                 return 0;
4508
4509         pci_dbg(dev, "cache line size of %d is not supported\n",
4510                    pci_cache_line_size << 2);
4511
4512         return -EINVAL;
4513 }
4514 EXPORT_SYMBOL_GPL(pci_set_cacheline_size);
4515
4516 /**
4517  * pci_set_mwi - enables memory-write-invalidate PCI transaction
4518  * @dev: the PCI device for which MWI is enabled
4519  *
4520  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4521  *
4522  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4523  */
4524 int pci_set_mwi(struct pci_dev *dev)
4525 {
4526 #ifdef PCI_DISABLE_MWI
4527         return 0;
4528 #else
4529         int rc;
4530         u16 cmd;
4531
4532         rc = pci_set_cacheline_size(dev);
4533         if (rc)
4534                 return rc;
4535
4536         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4537         if (!(cmd & PCI_COMMAND_INVALIDATE)) {
4538                 pci_dbg(dev, "enabling Mem-Wr-Inval\n");
4539                 cmd |= PCI_COMMAND_INVALIDATE;
4540                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4541         }
4542         return 0;
4543 #endif
4544 }
4545 EXPORT_SYMBOL(pci_set_mwi);
4546
4547 /**
4548  * pcim_set_mwi - a device-managed pci_set_mwi()
4549  * @dev: the PCI device for which MWI is enabled
4550  *
4551  * Managed pci_set_mwi().
4552  *
4553  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4554  */
4555 int pcim_set_mwi(struct pci_dev *dev)
4556 {
4557         struct pci_devres *dr;
4558
4559         dr = find_pci_dr(dev);
4560         if (!dr)
4561                 return -ENOMEM;
4562
4563         dr->mwi = 1;
4564         return pci_set_mwi(dev);
4565 }
4566 EXPORT_SYMBOL(pcim_set_mwi);
4567
4568 /**
4569  * pci_try_set_mwi - enables memory-write-invalidate PCI transaction
4570  * @dev: the PCI device for which MWI is enabled
4571  *
4572  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND.
4573  * Callers are not required to check the return value.
4574  *
4575  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
4576  */
4577 int pci_try_set_mwi(struct pci_dev *dev)
4578 {
4579 #ifdef PCI_DISABLE_MWI
4580         return 0;
4581 #else
4582         return pci_set_mwi(dev);
4583 #endif
4584 }
4585 EXPORT_SYMBOL(pci_try_set_mwi);
4586
4587 /**
4588  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
4589  * @dev: the PCI device to disable
4590  *
4591  * Disables PCI Memory-Write-Invalidate transaction on the device
4592  */
4593 void pci_clear_mwi(struct pci_dev *dev)
4594 {
4595 #ifndef PCI_DISABLE_MWI
4596         u16 cmd;
4597
4598         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4599         if (cmd & PCI_COMMAND_INVALIDATE) {
4600                 cmd &= ~PCI_COMMAND_INVALIDATE;
4601                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4602         }
4603 #endif
4604 }
4605 EXPORT_SYMBOL(pci_clear_mwi);
4606
4607 /**
4608  * pci_disable_parity - disable parity checking for device
4609  * @dev: the PCI device to operate on
4610  *
4611  * Disable parity checking for device @dev
4612  */
4613 void pci_disable_parity(struct pci_dev *dev)
4614 {
4615         u16 cmd;
4616
4617         pci_read_config_word(dev, PCI_COMMAND, &cmd);
4618         if (cmd & PCI_COMMAND_PARITY) {
4619                 cmd &= ~PCI_COMMAND_PARITY;
4620                 pci_write_config_word(dev, PCI_COMMAND, cmd);
4621         }
4622 }
4623
4624 /**
4625  * pci_intx - enables/disables PCI INTx for device dev
4626  * @pdev: the PCI device to operate on
4627  * @enable: boolean: whether to enable or disable PCI INTx
4628  *
4629  * Enables/disables PCI INTx for device @pdev
4630  */
4631 void pci_intx(struct pci_dev *pdev, int enable)
4632 {
4633         u16 pci_command, new;
4634
4635         pci_read_config_word(pdev, PCI_COMMAND, &pci_command);
4636
4637         if (enable)
4638                 new = pci_command & ~PCI_COMMAND_INTX_DISABLE;
4639         else
4640                 new = pci_command | PCI_COMMAND_INTX_DISABLE;
4641
4642         if (new != pci_command) {
4643                 struct pci_devres *dr;
4644
4645                 pci_write_config_word(pdev, PCI_COMMAND, new);
4646
4647                 dr = find_pci_dr(pdev);
4648                 if (dr && !dr->restore_intx) {
4649                         dr->restore_intx = 1;
4650                         dr->orig_intx = !enable;
4651                 }
4652         }
4653 }
4654 EXPORT_SYMBOL_GPL(pci_intx);
4655
4656 static bool pci_check_and_set_intx_mask(struct pci_dev *dev, bool mask)
4657 {
4658         struct pci_bus *bus = dev->bus;
4659         bool mask_updated = true;
4660         u32 cmd_status_dword;
4661         u16 origcmd, newcmd;
4662         unsigned long flags;
4663         bool irq_pending;
4664
4665         /*
4666          * We do a single dword read to retrieve both command and status.
4667          * Document assumptions that make this possible.
4668          */
4669         BUILD_BUG_ON(PCI_COMMAND % 4);
4670         BUILD_BUG_ON(PCI_COMMAND + 2 != PCI_STATUS);
4671
4672         raw_spin_lock_irqsave(&pci_lock, flags);
4673
4674         bus->ops->read(bus, dev->devfn, PCI_COMMAND, 4, &cmd_status_dword);
4675
4676         irq_pending = (cmd_status_dword >> 16) & PCI_STATUS_INTERRUPT;
4677
4678         /*
4679          * Check interrupt status register to see whether our device
4680          * triggered the interrupt (when masking) or the next IRQ is
4681          * already pending (when unmasking).
4682          */
4683         if (mask != irq_pending) {
4684                 mask_updated = false;
4685                 goto done;
4686         }
4687
4688         origcmd = cmd_status_dword;
4689         newcmd = origcmd & ~PCI_COMMAND_INTX_DISABLE;
4690         if (mask)
4691                 newcmd |= PCI_COMMAND_INTX_DISABLE;
4692         if (newcmd != origcmd)
4693                 bus->ops->write(bus, dev->devfn, PCI_COMMAND, 2, newcmd);
4694
4695 done:
4696         raw_spin_unlock_irqrestore(&pci_lock, flags);
4697
4698         return mask_updated;
4699 }
4700
4701 /**
4702  * pci_check_and_mask_intx - mask INTx on pending interrupt
4703  * @dev: the PCI device to operate on
4704  *
4705  * Check if the device dev has its INTx line asserted, mask it and return
4706  * true in that case. False is returned if no interrupt was pending.
4707  */
4708 bool pci_check_and_mask_intx(struct pci_dev *dev)
4709 {
4710         return pci_check_and_set_intx_mask(dev, true);
4711 }
4712 EXPORT_SYMBOL_GPL(pci_check_and_mask_intx);
4713
4714 /**
4715  * pci_check_and_unmask_intx - unmask INTx if no interrupt is pending
4716  * @dev: the PCI device to operate on
4717  *
4718  * Check if the device dev has its INTx line asserted, unmask it if not and
4719  * return true. False is returned and the mask remains active if there was
4720  * still an interrupt pending.
4721  */
4722 bool pci_check_and_unmask_intx(struct pci_dev *dev)
4723 {
4724         return pci_check_and_set_intx_mask(dev, false);
4725 }
4726 EXPORT_SYMBOL_GPL(pci_check_and_unmask_intx);
4727
4728 /**
4729  * pci_wait_for_pending_transaction - wait for pending transaction
4730  * @dev: the PCI device to operate on
4731  *
4732  * Return 0 if transaction is pending 1 otherwise.
4733  */
4734 int pci_wait_for_pending_transaction(struct pci_dev *dev)
4735 {
4736         if (!pci_is_pcie(dev))
4737                 return 1;
4738
4739         return pci_wait_for_pending(dev, pci_pcie_cap(dev) + PCI_EXP_DEVSTA,
4740                                     PCI_EXP_DEVSTA_TRPND);
4741 }
4742 EXPORT_SYMBOL(pci_wait_for_pending_transaction);
4743
4744 /**
4745  * pcie_flr - initiate a PCIe function level reset
4746  * @dev: device to reset
4747  *
4748  * Initiate a function level reset unconditionally on @dev without
4749  * checking any flags and DEVCAP
4750  */
4751 int pcie_flr(struct pci_dev *dev)
4752 {
4753         if (!pci_wait_for_pending_transaction(dev))
4754                 pci_err(dev, "timed out waiting for pending transaction; performing function level reset anyway\n");
4755
4756         pcie_capability_set_word(dev, PCI_EXP_DEVCTL, PCI_EXP_DEVCTL_BCR_FLR);
4757
4758         if (dev->imm_ready)
4759                 return 0;
4760
4761         /*
4762          * Per PCIe r4.0, sec 6.6.2, a device must complete an FLR within
4763          * 100ms, but may silently discard requests while the FLR is in
4764          * progress.  Wait 100ms before trying to access the device.
4765          */
4766         msleep(100);
4767
4768         return pci_dev_wait(dev, "FLR", PCIE_RESET_READY_POLL_MS);
4769 }
4770 EXPORT_SYMBOL_GPL(pcie_flr);
4771
4772 /**
4773  * pcie_reset_flr - initiate a PCIe function level reset
4774  * @dev: device to reset
4775  * @probe: if true, return 0 if device can be reset this way
4776  *
4777  * Initiate a function level reset on @dev.
4778  */
4779 int pcie_reset_flr(struct pci_dev *dev, bool probe)
4780 {
4781         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4782                 return -ENOTTY;
4783
4784         if (!(dev->devcap & PCI_EXP_DEVCAP_FLR))
4785                 return -ENOTTY;
4786
4787         if (probe)
4788                 return 0;
4789
4790         return pcie_flr(dev);
4791 }
4792 EXPORT_SYMBOL_GPL(pcie_reset_flr);
4793
4794 static int pci_af_flr(struct pci_dev *dev, bool probe)
4795 {
4796         int pos;
4797         u8 cap;
4798
4799         pos = pci_find_capability(dev, PCI_CAP_ID_AF);
4800         if (!pos)
4801                 return -ENOTTY;
4802
4803         if (dev->dev_flags & PCI_DEV_FLAGS_NO_FLR_RESET)
4804                 return -ENOTTY;
4805
4806         pci_read_config_byte(dev, pos + PCI_AF_CAP, &cap);
4807         if (!(cap & PCI_AF_CAP_TP) || !(cap & PCI_AF_CAP_FLR))
4808                 return -ENOTTY;
4809
4810         if (probe)
4811                 return 0;
4812
4813         /*
4814          * Wait for Transaction Pending bit to clear.  A word-aligned test
4815          * is used, so we use the control offset rather than status and shift
4816          * the test bit to match.
4817          */
4818         if (!pci_wait_for_pending(dev, pos + PCI_AF_CTRL,
4819                                  PCI_AF_STATUS_TP << 8))
4820                 pci_err(dev, "timed out waiting for pending transaction; performing AF function level reset anyway\n");
4821
4822         pci_write_config_byte(dev, pos + PCI_AF_CTRL, PCI_AF_CTRL_FLR);
4823
4824         if (dev->imm_ready)
4825                 return 0;
4826
4827         /*
4828          * Per Advanced Capabilities for Conventional PCI ECN, 13 April 2006,
4829          * updated 27 July 2006; a device must complete an FLR within
4830          * 100ms, but may silently discard requests while the FLR is in
4831          * progress.  Wait 100ms before trying to access the device.
4832          */
4833         msleep(100);
4834
4835         return pci_dev_wait(dev, "AF_FLR", PCIE_RESET_READY_POLL_MS);
4836 }
4837
4838 /**
4839  * pci_pm_reset - Put device into PCI_D3 and back into PCI_D0.
4840  * @dev: Device to reset.
4841  * @probe: if true, return 0 if the device can be reset this way.
4842  *
4843  * If @dev supports native PCI PM and its PCI_PM_CTRL_NO_SOFT_RESET flag is
4844  * unset, it will be reinitialized internally when going from PCI_D3hot to
4845  * PCI_D0.  If that's the case and the device is not in a low-power state
4846  * already, force it into PCI_D3hot and back to PCI_D0, causing it to be reset.
4847  *
4848  * NOTE: This causes the caller to sleep for twice the device power transition
4849  * cooldown period, which for the D0->D3hot and D3hot->D0 transitions is 10 ms
4850  * by default (i.e. unless the @dev's d3hot_delay field has a different value).
4851  * Moreover, only devices in D0 can be reset by this function.
4852  */
4853 static int pci_pm_reset(struct pci_dev *dev, bool probe)
4854 {
4855         u16 csr;
4856
4857         if (!dev->pm_cap || dev->dev_flags & PCI_DEV_FLAGS_NO_PM_RESET)
4858                 return -ENOTTY;
4859
4860         pci_read_config_word(dev, dev->pm_cap + PCI_PM_CTRL, &csr);
4861         if (csr & PCI_PM_CTRL_NO_SOFT_RESET)
4862                 return -ENOTTY;
4863
4864         if (probe)
4865                 return 0;
4866
4867         if (dev->current_state != PCI_D0)
4868                 return -EINVAL;
4869
4870         csr &= ~PCI_PM_CTRL_STATE_MASK;
4871         csr |= PCI_D3hot;
4872         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4873         pci_dev_d3_sleep(dev);
4874
4875         csr &= ~PCI_PM_CTRL_STATE_MASK;
4876         csr |= PCI_D0;
4877         pci_write_config_word(dev, dev->pm_cap + PCI_PM_CTRL, csr);
4878         pci_dev_d3_sleep(dev);
4879
4880         return pci_dev_wait(dev, "PM D3hot->D0", PCIE_RESET_READY_POLL_MS);
4881 }
4882
4883 /**
4884  * pcie_wait_for_link_delay - Wait until link is active or inactive
4885  * @pdev: Bridge device
4886  * @active: waiting for active or inactive?
4887  * @delay: Delay to wait after link has become active (in ms)
4888  *
4889  * Use this to wait till link becomes active or inactive.
4890  */
4891 static bool pcie_wait_for_link_delay(struct pci_dev *pdev, bool active,
4892                                      int delay)
4893 {
4894         int timeout = 1000;
4895         bool ret;
4896         u16 lnk_status;
4897
4898         /*
4899          * Some controllers might not implement link active reporting. In this
4900          * case, we wait for 1000 ms + any delay requested by the caller.
4901          */
4902         if (!pdev->link_active_reporting) {
4903                 msleep(timeout + delay);
4904                 return true;
4905         }
4906
4907         /*
4908          * PCIe r4.0 sec 6.6.1, a component must enter LTSSM Detect within 20ms,
4909          * after which we should expect an link active if the reset was
4910          * successful. If so, software must wait a minimum 100ms before sending
4911          * configuration requests to devices downstream this port.
4912          *
4913          * If the link fails to activate, either the device was physically
4914          * removed or the link is permanently failed.
4915          */
4916         if (active)
4917                 msleep(20);
4918         for (;;) {
4919                 pcie_capability_read_word(pdev, PCI_EXP_LNKSTA, &lnk_status);
4920                 ret = !!(lnk_status & PCI_EXP_LNKSTA_DLLLA);
4921                 if (ret == active)
4922                         break;
4923                 if (timeout <= 0)
4924                         break;
4925                 msleep(10);
4926                 timeout -= 10;
4927         }
4928         if (active && ret)
4929                 msleep(delay);
4930
4931         return ret == active;
4932 }
4933
4934 /**
4935  * pcie_wait_for_link - Wait until link is active or inactive
4936  * @pdev: Bridge device
4937  * @active: waiting for active or inactive?
4938  *
4939  * Use this to wait till link becomes active or inactive.
4940  */
4941 bool pcie_wait_for_link(struct pci_dev *pdev, bool active)
4942 {
4943         return pcie_wait_for_link_delay(pdev, active, 100);
4944 }
4945
4946 /*
4947  * Find maximum D3cold delay required by all the devices on the bus.  The
4948  * spec says 100 ms, but firmware can lower it and we allow drivers to
4949  * increase it as well.
4950  *
4951  * Called with @pci_bus_sem locked for reading.
4952  */
4953 static int pci_bus_max_d3cold_delay(const struct pci_bus *bus)
4954 {
4955         const struct pci_dev *pdev;
4956         int min_delay = 100;
4957         int max_delay = 0;
4958
4959         list_for_each_entry(pdev, &bus->devices, bus_list) {
4960                 if (pdev->d3cold_delay < min_delay)
4961                         min_delay = pdev->d3cold_delay;
4962                 if (pdev->d3cold_delay > max_delay)
4963                         max_delay = pdev->d3cold_delay;
4964         }
4965
4966         return max(min_delay, max_delay);
4967 }
4968
4969 /**
4970  * pci_bridge_wait_for_secondary_bus - Wait for secondary bus to be accessible
4971  * @dev: PCI bridge
4972  *
4973  * Handle necessary delays before access to the devices on the secondary
4974  * side of the bridge are permitted after D3cold to D0 transition.
4975  *
4976  * For PCIe this means the delays in PCIe 5.0 section 6.6.1. For
4977  * conventional PCI it means Tpvrh + Trhfa specified in PCI 3.0 section
4978  * 4.3.2.
4979  */
4980 void pci_bridge_wait_for_secondary_bus(struct pci_dev *dev)
4981 {
4982         struct pci_dev *child;
4983         int delay;
4984
4985         if (pci_dev_is_disconnected(dev))
4986                 return;
4987
4988         if (!pci_is_bridge(dev) || !dev->bridge_d3)
4989                 return;
4990
4991         down_read(&pci_bus_sem);
4992
4993         /*
4994          * We only deal with devices that are present currently on the bus.
4995          * For any hot-added devices the access delay is handled in pciehp
4996          * board_added(). In case of ACPI hotplug the firmware is expected
4997          * to configure the devices before OS is notified.
4998          */
4999         if (!dev->subordinate || list_empty(&dev->subordinate->devices)) {
5000                 up_read(&pci_bus_sem);
5001                 return;
5002         }
5003
5004         /* Take d3cold_delay requirements into account */
5005         delay = pci_bus_max_d3cold_delay(dev->subordinate);
5006         if (!delay) {
5007                 up_read(&pci_bus_sem);
5008                 return;
5009         }
5010
5011         child = list_first_entry(&dev->subordinate->devices, struct pci_dev,
5012                                  bus_list);
5013         up_read(&pci_bus_sem);
5014
5015         /*
5016          * Conventional PCI and PCI-X we need to wait Tpvrh + Trhfa before
5017          * accessing the device after reset (that is 1000 ms + 100 ms). In
5018          * practice this should not be needed because we don't do power
5019          * management for them (see pci_bridge_d3_possible()).
5020          */
5021         if (!pci_is_pcie(dev)) {
5022                 pci_dbg(dev, "waiting %d ms for secondary bus\n", 1000 + delay);
5023                 msleep(1000 + delay);
5024                 return;
5025         }
5026
5027         /*
5028          * For PCIe downstream and root ports that do not support speeds
5029          * greater than 5 GT/s need to wait minimum 100 ms. For higher
5030          * speeds (gen3) we need to wait first for the data link layer to
5031          * become active.
5032          *
5033          * However, 100 ms is the minimum and the PCIe spec says the
5034          * software must allow at least 1s before it can determine that the
5035          * device that did not respond is a broken device. There is
5036          * evidence that 100 ms is not always enough, for example certain
5037          * Titan Ridge xHCI controller does not always respond to
5038          * configuration requests if we only wait for 100 ms (see
5039          * https://bugzilla.kernel.org/show_bug.cgi?id=203885).
5040          *
5041          * Therefore we wait for 100 ms and check for the device presence.
5042          * If it is still not present give it an additional 100 ms.
5043          */
5044         if (!pcie_downstream_port(dev))
5045                 return;
5046
5047         if (pcie_get_speed_cap(dev) <= PCIE_SPEED_5_0GT) {
5048                 pci_dbg(dev, "waiting %d ms for downstream link\n", delay);
5049                 msleep(delay);
5050         } else {
5051                 pci_dbg(dev, "waiting %d ms for downstream link, after activation\n",
5052                         delay);
5053                 if (!pcie_wait_for_link_delay(dev, true, delay)) {
5054                         /* Did not train, no need to wait any further */
5055                         pci_info(dev, "Data Link Layer Link Active not set in 1000 msec\n");
5056                         return;
5057                 }
5058         }
5059
5060         if (!pci_device_is_present(child)) {
5061                 pci_dbg(child, "waiting additional %d ms to become accessible\n", delay);
5062                 msleep(delay);
5063         }
5064 }
5065
5066 void pci_reset_secondary_bus(struct pci_dev *dev)
5067 {
5068         u16 ctrl;
5069
5070         pci_read_config_word(dev, PCI_BRIDGE_CONTROL, &ctrl);
5071         ctrl |= PCI_BRIDGE_CTL_BUS_RESET;
5072         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
5073
5074         /*
5075          * PCI spec v3.0 7.6.4.2 requires minimum Trst of 1ms.  Double
5076          * this to 2ms to ensure that we meet the minimum requirement.
5077          */
5078         msleep(2);
5079
5080         ctrl &= ~PCI_BRIDGE_CTL_BUS_RESET;
5081         pci_write_config_word(dev, PCI_BRIDGE_CONTROL, ctrl);
5082
5083         /*
5084          * Trhfa for conventional PCI is 2^25 clock cycles.
5085          * Assuming a minimum 33MHz clock this results in a 1s
5086          * delay before we can consider subordinate devices to
5087          * be re-initialized.  PCIe has some ways to shorten this,
5088          * but we don't make use of them yet.
5089          */
5090         ssleep(1);
5091 }
5092
5093 void __weak pcibios_reset_secondary_bus(struct pci_dev *dev)
5094 {
5095         pci_reset_secondary_bus(dev);
5096 }
5097
5098 /**
5099  * pci_bridge_secondary_bus_reset - Reset the secondary bus on a PCI bridge.
5100  * @dev: Bridge device
5101  *
5102  * Use the bridge control register to assert reset on the secondary bus.
5103  * Devices on the secondary bus are left in power-on state.
5104  */
5105 int pci_bridge_secondary_bus_reset(struct pci_dev *dev)
5106 {
5107         pcibios_reset_secondary_bus(dev);
5108
5109         return pci_dev_wait(dev, "bus reset", PCIE_RESET_READY_POLL_MS);
5110 }
5111 EXPORT_SYMBOL_GPL(pci_bridge_secondary_bus_reset);
5112
5113 static int pci_parent_bus_reset(struct pci_dev *dev, bool probe)
5114 {
5115         struct pci_dev *pdev;
5116
5117         if (pci_is_root_bus(dev->bus) || dev->subordinate ||
5118             !dev->bus->self || dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5119                 return -ENOTTY;
5120
5121         list_for_each_entry(pdev, &dev->bus->devices, bus_list)
5122                 if (pdev != dev)
5123                         return -ENOTTY;
5124
5125         if (probe)
5126                 return 0;
5127
5128         return pci_bridge_secondary_bus_reset(dev->bus->self);
5129 }
5130
5131 static int pci_reset_hotplug_slot(struct hotplug_slot *hotplug, bool probe)
5132 {
5133         int rc = -ENOTTY;
5134
5135         if (!hotplug || !try_module_get(hotplug->owner))
5136                 return rc;
5137
5138         if (hotplug->ops->reset_slot)
5139                 rc = hotplug->ops->reset_slot(hotplug, probe);
5140
5141         module_put(hotplug->owner);
5142
5143         return rc;
5144 }
5145
5146 static int pci_dev_reset_slot_function(struct pci_dev *dev, bool probe)
5147 {
5148         if (dev->multifunction || dev->subordinate || !dev->slot ||
5149             dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET)
5150                 return -ENOTTY;
5151
5152         return pci_reset_hotplug_slot(dev->slot->hotplug, probe);
5153 }
5154
5155 static int pci_reset_bus_function(struct pci_dev *dev, bool probe)
5156 {
5157         int rc;
5158
5159         rc = pci_dev_reset_slot_function(dev, probe);
5160         if (rc != -ENOTTY)
5161                 return rc;
5162         return pci_parent_bus_reset(dev, probe);
5163 }
5164
5165 void pci_dev_lock(struct pci_dev *dev)
5166 {
5167         /* block PM suspend, driver probe, etc. */
5168         device_lock(&dev->dev);
5169         pci_cfg_access_lock(dev);
5170 }
5171 EXPORT_SYMBOL_GPL(pci_dev_lock);
5172
5173 /* Return 1 on successful lock, 0 on contention */
5174 int pci_dev_trylock(struct pci_dev *dev)
5175 {
5176         if (device_trylock(&dev->dev)) {
5177                 if (pci_cfg_access_trylock(dev))
5178                         return 1;
5179                 device_unlock(&dev->dev);
5180         }
5181
5182         return 0;
5183 }
5184 EXPORT_SYMBOL_GPL(pci_dev_trylock);
5185
5186 void pci_dev_unlock(struct pci_dev *dev)
5187 {
5188         pci_cfg_access_unlock(dev);
5189         device_unlock(&dev->dev);
5190 }
5191 EXPORT_SYMBOL_GPL(pci_dev_unlock);
5192
5193 static void pci_dev_save_and_disable(struct pci_dev *dev)
5194 {
5195         const struct pci_error_handlers *err_handler =
5196                         dev->driver ? dev->driver->err_handler : NULL;
5197
5198         /*
5199          * dev->driver->err_handler->reset_prepare() is protected against
5200          * races with ->remove() by the device lock, which must be held by
5201          * the caller.
5202          */
5203         if (err_handler && err_handler->reset_prepare)
5204                 err_handler->reset_prepare(dev);
5205
5206         /*
5207          * Wake-up device prior to save.  PM registers default to D0 after
5208          * reset and a simple register restore doesn't reliably return
5209          * to a non-D0 state anyway.
5210          */
5211         pci_set_power_state(dev, PCI_D0);
5212
5213         pci_save_state(dev);
5214         /*
5215          * Disable the device by clearing the Command register, except for
5216          * INTx-disable which is set.  This not only disables MMIO and I/O port
5217          * BARs, but also prevents the device from being Bus Master, preventing
5218          * DMA from the device including MSI/MSI-X interrupts.  For PCI 2.3
5219          * compliant devices, INTx-disable prevents legacy interrupts.
5220          */
5221         pci_write_config_word(dev, PCI_COMMAND, PCI_COMMAND_INTX_DISABLE);
5222 }
5223
5224 static void pci_dev_restore(struct pci_dev *dev)
5225 {
5226         const struct pci_error_handlers *err_handler =
5227                         dev->driver ? dev->driver->err_handler : NULL;
5228
5229         pci_restore_state(dev);
5230
5231         /*
5232          * dev->driver->err_handler->reset_done() is protected against
5233          * races with ->remove() by the device lock, which must be held by
5234          * the caller.
5235          */
5236         if (err_handler && err_handler->reset_done)
5237                 err_handler->reset_done(dev);
5238 }
5239
5240 /* dev->reset_methods[] is a 0-terminated list of indices into this array */
5241 static const struct pci_reset_fn_method pci_reset_fn_methods[] = {
5242         { },
5243         { pci_dev_specific_reset, .name = "device_specific" },
5244         { pci_dev_acpi_reset, .name = "acpi" },
5245         { pcie_reset_flr, .name = "flr" },
5246         { pci_af_flr, .name = "af_flr" },
5247         { pci_pm_reset, .name = "pm" },
5248         { pci_reset_bus_function, .name = "bus" },
5249 };
5250
5251 static ssize_t reset_method_show(struct device *dev,
5252                                  struct device_attribute *attr, char *buf)
5253 {
5254         struct pci_dev *pdev = to_pci_dev(dev);
5255         ssize_t len = 0;
5256         int i, m;
5257
5258         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5259                 m = pdev->reset_methods[i];
5260                 if (!m)
5261                         break;
5262
5263                 len += sysfs_emit_at(buf, len, "%s%s", len ? " " : "",
5264                                      pci_reset_fn_methods[m].name);
5265         }
5266
5267         if (len)
5268                 len += sysfs_emit_at(buf, len, "\n");
5269
5270         return len;
5271 }
5272
5273 static int reset_method_lookup(const char *name)
5274 {
5275         int m;
5276
5277         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5278                 if (sysfs_streq(name, pci_reset_fn_methods[m].name))
5279                         return m;
5280         }
5281
5282         return 0;       /* not found */
5283 }
5284
5285 static ssize_t reset_method_store(struct device *dev,
5286                                   struct device_attribute *attr,
5287                                   const char *buf, size_t count)
5288 {
5289         struct pci_dev *pdev = to_pci_dev(dev);
5290         char *options, *name;
5291         int m, n;
5292         u8 reset_methods[PCI_NUM_RESET_METHODS] = { 0 };
5293
5294         if (sysfs_streq(buf, "")) {
5295                 pdev->reset_methods[0] = 0;
5296                 pci_warn(pdev, "All device reset methods disabled by user");
5297                 return count;
5298         }
5299
5300         if (sysfs_streq(buf, "default")) {
5301                 pci_init_reset_methods(pdev);
5302                 return count;
5303         }
5304
5305         options = kstrndup(buf, count, GFP_KERNEL);
5306         if (!options)
5307                 return -ENOMEM;
5308
5309         n = 0;
5310         while ((name = strsep(&options, " ")) != NULL) {
5311                 if (sysfs_streq(name, ""))
5312                         continue;
5313
5314                 name = strim(name);
5315
5316                 m = reset_method_lookup(name);
5317                 if (!m) {
5318                         pci_err(pdev, "Invalid reset method '%s'", name);
5319                         goto error;
5320                 }
5321
5322                 if (pci_reset_fn_methods[m].reset_fn(pdev, PCI_RESET_PROBE)) {
5323                         pci_err(pdev, "Unsupported reset method '%s'", name);
5324                         goto error;
5325                 }
5326
5327                 if (n == PCI_NUM_RESET_METHODS - 1) {
5328                         pci_err(pdev, "Too many reset methods\n");
5329                         goto error;
5330                 }
5331
5332                 reset_methods[n++] = m;
5333         }
5334
5335         reset_methods[n] = 0;
5336
5337         /* Warn if dev-specific supported but not highest priority */
5338         if (pci_reset_fn_methods[1].reset_fn(pdev, PCI_RESET_PROBE) == 0 &&
5339             reset_methods[0] != 1)
5340                 pci_warn(pdev, "Device-specific reset disabled/de-prioritized by user");
5341         memcpy(pdev->reset_methods, reset_methods, sizeof(pdev->reset_methods));
5342         kfree(options);
5343         return count;
5344
5345 error:
5346         /* Leave previous methods unchanged */
5347         kfree(options);
5348         return -EINVAL;
5349 }
5350 static DEVICE_ATTR_RW(reset_method);
5351
5352 static struct attribute *pci_dev_reset_method_attrs[] = {
5353         &dev_attr_reset_method.attr,
5354         NULL,
5355 };
5356
5357 static umode_t pci_dev_reset_method_attr_is_visible(struct kobject *kobj,
5358                                                     struct attribute *a, int n)
5359 {
5360         struct pci_dev *pdev = to_pci_dev(kobj_to_dev(kobj));
5361
5362         if (!pci_reset_supported(pdev))
5363                 return 0;
5364
5365         return a->mode;
5366 }
5367
5368 const struct attribute_group pci_dev_reset_method_attr_group = {
5369         .attrs = pci_dev_reset_method_attrs,
5370         .is_visible = pci_dev_reset_method_attr_is_visible,
5371 };
5372
5373 /**
5374  * __pci_reset_function_locked - reset a PCI device function while holding
5375  * the @dev mutex lock.
5376  * @dev: PCI device to reset
5377  *
5378  * Some devices allow an individual function to be reset without affecting
5379  * other functions in the same device.  The PCI device must be responsive
5380  * to PCI config space in order to use this function.
5381  *
5382  * The device function is presumed to be unused and the caller is holding
5383  * the device mutex lock when this function is called.
5384  *
5385  * Resetting the device will make the contents of PCI configuration space
5386  * random, so any caller of this must be prepared to reinitialise the
5387  * device including MSI, bus mastering, BARs, decoding IO and memory spaces,
5388  * etc.
5389  *
5390  * Returns 0 if the device function was successfully reset or negative if the
5391  * device doesn't support resetting a single function.
5392  */
5393 int __pci_reset_function_locked(struct pci_dev *dev)
5394 {
5395         int i, m, rc;
5396
5397         might_sleep();
5398
5399         /*
5400          * A reset method returns -ENOTTY if it doesn't support this device and
5401          * we should try the next method.
5402          *
5403          * If it returns 0 (success), we're finished.  If it returns any other
5404          * error, we're also finished: this indicates that further reset
5405          * mechanisms might be broken on the device.
5406          */
5407         for (i = 0; i < PCI_NUM_RESET_METHODS; i++) {
5408                 m = dev->reset_methods[i];
5409                 if (!m)
5410                         return -ENOTTY;
5411
5412                 rc = pci_reset_fn_methods[m].reset_fn(dev, PCI_RESET_DO_RESET);
5413                 if (!rc)
5414                         return 0;
5415                 if (rc != -ENOTTY)
5416                         return rc;
5417         }
5418
5419         return -ENOTTY;
5420 }
5421 EXPORT_SYMBOL_GPL(__pci_reset_function_locked);
5422
5423 /**
5424  * pci_init_reset_methods - check whether device can be safely reset
5425  * and store supported reset mechanisms.
5426  * @dev: PCI device to check for reset mechanisms
5427  *
5428  * Some devices allow an individual function to be reset without affecting
5429  * other functions in the same device.  The PCI device must be in D0-D3hot
5430  * state.
5431  *
5432  * Stores reset mechanisms supported by device in reset_methods byte array
5433  * which is a member of struct pci_dev.
5434  */
5435 void pci_init_reset_methods(struct pci_dev *dev)
5436 {
5437         int m, i, rc;
5438
5439         BUILD_BUG_ON(ARRAY_SIZE(pci_reset_fn_methods) != PCI_NUM_RESET_METHODS);
5440
5441         might_sleep();
5442
5443         i = 0;
5444         for (m = 1; m < PCI_NUM_RESET_METHODS; m++) {
5445                 rc = pci_reset_fn_methods[m].reset_fn(dev, PCI_RESET_PROBE);
5446                 if (!rc)
5447                         dev->reset_methods[i++] = m;
5448                 else if (rc != -ENOTTY)
5449                         break;
5450         }
5451
5452         dev->reset_methods[i] = 0;
5453 }
5454
5455 /**
5456  * pci_reset_function - quiesce and reset a PCI device function
5457  * @dev: PCI device to reset
5458  *
5459  * Some devices allow an individual function to be reset without affecting
5460  * other functions in the same device.  The PCI device must be responsive
5461  * to PCI config space in order to use this function.
5462  *
5463  * This function does not just reset the PCI portion of a device, but
5464  * clears all the state associated with the device.  This function differs
5465  * from __pci_reset_function_locked() in that it saves and restores device state
5466  * over the reset and takes the PCI device lock.
5467  *
5468  * Returns 0 if the device function was successfully reset or negative if the
5469  * device doesn't support resetting a single function.
5470  */
5471 int pci_reset_function(struct pci_dev *dev)
5472 {
5473         int rc;
5474
5475         if (!pci_reset_supported(dev))
5476                 return -ENOTTY;
5477
5478         pci_dev_lock(dev);
5479         pci_dev_save_and_disable(dev);
5480
5481         rc = __pci_reset_function_locked(dev);
5482
5483         pci_dev_restore(dev);
5484         pci_dev_unlock(dev);
5485
5486         return rc;
5487 }
5488 EXPORT_SYMBOL_GPL(pci_reset_function);
5489
5490 /**
5491  * pci_reset_function_locked - quiesce and reset a PCI device function
5492  * @dev: PCI device to reset
5493  *
5494  * Some devices allow an individual function to be reset without affecting
5495  * other functions in the same device.  The PCI device must be responsive
5496  * to PCI config space in order to use this function.
5497  *
5498  * This function does not just reset the PCI portion of a device, but
5499  * clears all the state associated with the device.  This function differs
5500  * from __pci_reset_function_locked() in that it saves and restores device state
5501  * over the reset.  It also differs from pci_reset_function() in that it
5502  * requires the PCI device lock to be held.
5503  *
5504  * Returns 0 if the device function was successfully reset or negative if the
5505  * device doesn't support resetting a single function.
5506  */
5507 int pci_reset_function_locked(struct pci_dev *dev)
5508 {
5509         int rc;
5510
5511         if (!pci_reset_supported(dev))
5512                 return -ENOTTY;
5513
5514         pci_dev_save_and_disable(dev);
5515
5516         rc = __pci_reset_function_locked(dev);
5517
5518         pci_dev_restore(dev);
5519
5520         return rc;
5521 }
5522 EXPORT_SYMBOL_GPL(pci_reset_function_locked);
5523
5524 /**
5525  * pci_try_reset_function - quiesce and reset a PCI device function
5526  * @dev: PCI device to reset
5527  *
5528  * Same as above, except return -EAGAIN if unable to lock device.
5529  */
5530 int pci_try_reset_function(struct pci_dev *dev)
5531 {
5532         int rc;
5533
5534         if (!pci_reset_supported(dev))
5535                 return -ENOTTY;
5536
5537         if (!pci_dev_trylock(dev))
5538                 return -EAGAIN;
5539
5540         pci_dev_save_and_disable(dev);
5541         rc = __pci_reset_function_locked(dev);
5542         pci_dev_restore(dev);
5543         pci_dev_unlock(dev);
5544
5545         return rc;
5546 }
5547 EXPORT_SYMBOL_GPL(pci_try_reset_function);
5548
5549 /* Do any devices on or below this bus prevent a bus reset? */
5550 static bool pci_bus_resetable(struct pci_bus *bus)
5551 {
5552         struct pci_dev *dev;
5553
5554
5555         if (bus->self && (bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5556                 return false;
5557
5558         list_for_each_entry(dev, &bus->devices, bus_list) {
5559                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5560                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5561                         return false;
5562         }
5563
5564         return true;
5565 }
5566
5567 /* Lock devices from the top of the tree down */
5568 static void pci_bus_lock(struct pci_bus *bus)
5569 {
5570         struct pci_dev *dev;
5571
5572         list_for_each_entry(dev, &bus->devices, bus_list) {
5573                 pci_dev_lock(dev);
5574                 if (dev->subordinate)
5575                         pci_bus_lock(dev->subordinate);
5576         }
5577 }
5578
5579 /* Unlock devices from the bottom of the tree up */
5580 static void pci_bus_unlock(struct pci_bus *bus)
5581 {
5582         struct pci_dev *dev;
5583
5584         list_for_each_entry(dev, &bus->devices, bus_list) {
5585                 if (dev->subordinate)
5586                         pci_bus_unlock(dev->subordinate);
5587                 pci_dev_unlock(dev);
5588         }
5589 }
5590
5591 /* Return 1 on successful lock, 0 on contention */
5592 static int pci_bus_trylock(struct pci_bus *bus)
5593 {
5594         struct pci_dev *dev;
5595
5596         list_for_each_entry(dev, &bus->devices, bus_list) {
5597                 if (!pci_dev_trylock(dev))
5598                         goto unlock;
5599                 if (dev->subordinate) {
5600                         if (!pci_bus_trylock(dev->subordinate)) {
5601                                 pci_dev_unlock(dev);
5602                                 goto unlock;
5603                         }
5604                 }
5605         }
5606         return 1;
5607
5608 unlock:
5609         list_for_each_entry_continue_reverse(dev, &bus->devices, bus_list) {
5610                 if (dev->subordinate)
5611                         pci_bus_unlock(dev->subordinate);
5612                 pci_dev_unlock(dev);
5613         }
5614         return 0;
5615 }
5616
5617 /* Do any devices on or below this slot prevent a bus reset? */
5618 static bool pci_slot_resetable(struct pci_slot *slot)
5619 {
5620         struct pci_dev *dev;
5621
5622         if (slot->bus->self &&
5623             (slot->bus->self->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET))
5624                 return false;
5625
5626         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5627                 if (!dev->slot || dev->slot != slot)
5628                         continue;
5629                 if (dev->dev_flags & PCI_DEV_FLAGS_NO_BUS_RESET ||
5630                     (dev->subordinate && !pci_bus_resetable(dev->subordinate)))
5631                         return false;
5632         }
5633
5634         return true;
5635 }
5636
5637 /* Lock devices from the top of the tree down */
5638 static void pci_slot_lock(struct pci_slot *slot)
5639 {
5640         struct pci_dev *dev;
5641
5642         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5643                 if (!dev->slot || dev->slot != slot)
5644                         continue;
5645                 pci_dev_lock(dev);
5646                 if (dev->subordinate)
5647                         pci_bus_lock(dev->subordinate);
5648         }
5649 }
5650
5651 /* Unlock devices from the bottom of the tree up */
5652 static void pci_slot_unlock(struct pci_slot *slot)
5653 {
5654         struct pci_dev *dev;
5655
5656         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5657                 if (!dev->slot || dev->slot != slot)
5658                         continue;
5659                 if (dev->subordinate)
5660                         pci_bus_unlock(dev->subordinate);
5661                 pci_dev_unlock(dev);
5662         }
5663 }
5664
5665 /* Return 1 on successful lock, 0 on contention */
5666 static int pci_slot_trylock(struct pci_slot *slot)
5667 {
5668         struct pci_dev *dev;
5669
5670         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5671                 if (!dev->slot || dev->slot != slot)
5672                         continue;
5673                 if (!pci_dev_trylock(dev))
5674                         goto unlock;
5675                 if (dev->subordinate) {
5676                         if (!pci_bus_trylock(dev->subordinate)) {
5677                                 pci_dev_unlock(dev);
5678                                 goto unlock;
5679                         }
5680                 }
5681         }
5682         return 1;
5683
5684 unlock:
5685         list_for_each_entry_continue_reverse(dev,
5686                                              &slot->bus->devices, bus_list) {
5687                 if (!dev->slot || dev->slot != slot)
5688                         continue;
5689                 if (dev->subordinate)
5690                         pci_bus_unlock(dev->subordinate);
5691                 pci_dev_unlock(dev);
5692         }
5693         return 0;
5694 }
5695
5696 /*
5697  * Save and disable devices from the top of the tree down while holding
5698  * the @dev mutex lock for the entire tree.
5699  */
5700 static void pci_bus_save_and_disable_locked(struct pci_bus *bus)
5701 {
5702         struct pci_dev *dev;
5703
5704         list_for_each_entry(dev, &bus->devices, bus_list) {
5705                 pci_dev_save_and_disable(dev);
5706                 if (dev->subordinate)
5707                         pci_bus_save_and_disable_locked(dev->subordinate);
5708         }
5709 }
5710
5711 /*
5712  * Restore devices from top of the tree down while holding @dev mutex lock
5713  * for the entire tree.  Parent bridges need to be restored before we can
5714  * get to subordinate devices.
5715  */
5716 static void pci_bus_restore_locked(struct pci_bus *bus)
5717 {
5718         struct pci_dev *dev;
5719
5720         list_for_each_entry(dev, &bus->devices, bus_list) {
5721                 pci_dev_restore(dev);
5722                 if (dev->subordinate)
5723                         pci_bus_restore_locked(dev->subordinate);
5724         }
5725 }
5726
5727 /*
5728  * Save and disable devices from the top of the tree down while holding
5729  * the @dev mutex lock for the entire tree.
5730  */
5731 static void pci_slot_save_and_disable_locked(struct pci_slot *slot)
5732 {
5733         struct pci_dev *dev;
5734
5735         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5736                 if (!dev->slot || dev->slot != slot)
5737                         continue;
5738                 pci_dev_save_and_disable(dev);
5739                 if (dev->subordinate)
5740                         pci_bus_save_and_disable_locked(dev->subordinate);
5741         }
5742 }
5743
5744 /*
5745  * Restore devices from top of the tree down while holding @dev mutex lock
5746  * for the entire tree.  Parent bridges need to be restored before we can
5747  * get to subordinate devices.
5748  */
5749 static void pci_slot_restore_locked(struct pci_slot *slot)
5750 {
5751         struct pci_dev *dev;
5752
5753         list_for_each_entry(dev, &slot->bus->devices, bus_list) {
5754                 if (!dev->slot || dev->slot != slot)
5755                         continue;
5756                 pci_dev_restore(dev);
5757                 if (dev->subordinate)
5758                         pci_bus_restore_locked(dev->subordinate);
5759         }
5760 }
5761
5762 static int pci_slot_reset(struct pci_slot *slot, bool probe)
5763 {
5764         int rc;
5765
5766         if (!slot || !pci_slot_resetable(slot))
5767                 return -ENOTTY;
5768
5769         if (!probe)
5770                 pci_slot_lock(slot);
5771
5772         might_sleep();
5773
5774         rc = pci_reset_hotplug_slot(slot->hotplug, probe);
5775
5776         if (!probe)
5777                 pci_slot_unlock(slot);
5778
5779         return rc;
5780 }
5781
5782 /**
5783  * pci_probe_reset_slot - probe whether a PCI slot can be reset
5784  * @slot: PCI slot to probe
5785  *
5786  * Return 0 if slot can be reset, negative if a slot reset is not supported.
5787  */
5788 int pci_probe_reset_slot(struct pci_slot *slot)
5789 {
5790         return pci_slot_reset(slot, PCI_RESET_PROBE);
5791 }
5792 EXPORT_SYMBOL_GPL(pci_probe_reset_slot);
5793
5794 /**
5795  * __pci_reset_slot - Try to reset a PCI slot
5796  * @slot: PCI slot to reset
5797  *
5798  * A PCI bus may host multiple slots, each slot may support a reset mechanism
5799  * independent of other slots.  For instance, some slots may support slot power
5800  * control.  In the case of a 1:1 bus to slot architecture, this function may
5801  * wrap the bus reset to avoid spurious slot related events such as hotplug.
5802  * Generally a slot reset should be attempted before a bus reset.  All of the
5803  * function of the slot and any subordinate buses behind the slot are reset
5804  * through this function.  PCI config space of all devices in the slot and
5805  * behind the slot is saved before and restored after reset.
5806  *
5807  * Same as above except return -EAGAIN if the slot cannot be locked
5808  */
5809 static int __pci_reset_slot(struct pci_slot *slot)
5810 {
5811         int rc;
5812
5813         rc = pci_slot_reset(slot, PCI_RESET_PROBE);
5814         if (rc)
5815                 return rc;
5816
5817         if (pci_slot_trylock(slot)) {
5818                 pci_slot_save_and_disable_locked(slot);
5819                 might_sleep();
5820                 rc = pci_reset_hotplug_slot(slot->hotplug, PCI_RESET_DO_RESET);
5821                 pci_slot_restore_locked(slot);
5822                 pci_slot_unlock(slot);
5823         } else
5824                 rc = -EAGAIN;
5825
5826         return rc;
5827 }
5828
5829 static int pci_bus_reset(struct pci_bus *bus, bool probe)
5830 {
5831         int ret;
5832
5833         if (!bus->self || !pci_bus_resetable(bus))
5834                 return -ENOTTY;
5835
5836         if (probe)
5837                 return 0;
5838
5839         pci_bus_lock(bus);
5840
5841         might_sleep();
5842
5843         ret = pci_bridge_secondary_bus_reset(bus->self);
5844
5845         pci_bus_unlock(bus);
5846
5847         return ret;
5848 }
5849
5850 /**
5851  * pci_bus_error_reset - reset the bridge's subordinate bus
5852  * @bridge: The parent device that connects to the bus to reset
5853  *
5854  * This function will first try to reset the slots on this bus if the method is
5855  * available. If slot reset fails or is not available, this will fall back to a
5856  * secondary bus reset.
5857  */
5858 int pci_bus_error_reset(struct pci_dev *bridge)
5859 {
5860         struct pci_bus *bus = bridge->subordinate;
5861         struct pci_slot *slot;
5862
5863         if (!bus)
5864                 return -ENOTTY;
5865
5866         mutex_lock(&pci_slot_mutex);
5867         if (list_empty(&bus->slots))
5868                 goto bus_reset;
5869
5870         list_for_each_entry(slot, &bus->slots, list)
5871                 if (pci_probe_reset_slot(slot))
5872                         goto bus_reset;
5873
5874         list_for_each_entry(slot, &bus->slots, list)
5875                 if (pci_slot_reset(slot, PCI_RESET_DO_RESET))
5876                         goto bus_reset;
5877
5878         mutex_unlock(&pci_slot_mutex);
5879         return 0;
5880 bus_reset:
5881         mutex_unlock(&pci_slot_mutex);
5882         return pci_bus_reset(bridge->subordinate, PCI_RESET_DO_RESET);
5883 }
5884
5885 /**
5886  * pci_probe_reset_bus - probe whether a PCI bus can be reset
5887  * @bus: PCI bus to probe
5888  *
5889  * Return 0 if bus can be reset, negative if a bus reset is not supported.
5890  */
5891 int pci_probe_reset_bus(struct pci_bus *bus)
5892 {
5893         return pci_bus_reset(bus, PCI_RESET_PROBE);
5894 }
5895 EXPORT_SYMBOL_GPL(pci_probe_reset_bus);
5896
5897 /**
5898  * __pci_reset_bus - Try to reset a PCI bus
5899  * @bus: top level PCI bus to reset
5900  *
5901  * Same as above except return -EAGAIN if the bus cannot be locked
5902  */
5903 static int __pci_reset_bus(struct pci_bus *bus)
5904 {
5905         int rc;
5906
5907         rc = pci_bus_reset(bus, PCI_RESET_PROBE);
5908         if (rc)
5909                 return rc;
5910
5911         if (pci_bus_trylock(bus)) {
5912                 pci_bus_save_and_disable_locked(bus);
5913                 might_sleep();
5914                 rc = pci_bridge_secondary_bus_reset(bus->self);
5915                 pci_bus_restore_locked(bus);
5916                 pci_bus_unlock(bus);
5917         } else
5918                 rc = -EAGAIN;
5919
5920         return rc;
5921 }
5922
5923 /**
5924  * pci_reset_bus - Try to reset a PCI bus
5925  * @pdev: top level PCI device to reset via slot/bus
5926  *
5927  * Same as above except return -EAGAIN if the bus cannot be locked
5928  */
5929 int pci_reset_bus(struct pci_dev *pdev)
5930 {
5931         return (!pci_probe_reset_slot(pdev->slot)) ?
5932             __pci_reset_slot(pdev->slot) : __pci_reset_bus(pdev->bus);
5933 }
5934 EXPORT_SYMBOL_GPL(pci_reset_bus);
5935
5936 /**
5937  * pcix_get_max_mmrbc - get PCI-X maximum designed memory read byte count
5938  * @dev: PCI device to query
5939  *
5940  * Returns mmrbc: maximum designed memory read count in bytes or
5941  * appropriate error value.
5942  */
5943 int pcix_get_max_mmrbc(struct pci_dev *dev)
5944 {
5945         int cap;
5946         u32 stat;
5947
5948         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5949         if (!cap)
5950                 return -EINVAL;
5951
5952         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
5953                 return -EINVAL;
5954
5955         return 512 << ((stat & PCI_X_STATUS_MAX_READ) >> 21);
5956 }
5957 EXPORT_SYMBOL(pcix_get_max_mmrbc);
5958
5959 /**
5960  * pcix_get_mmrbc - get PCI-X maximum memory read byte count
5961  * @dev: PCI device to query
5962  *
5963  * Returns mmrbc: maximum memory read count in bytes or appropriate error
5964  * value.
5965  */
5966 int pcix_get_mmrbc(struct pci_dev *dev)
5967 {
5968         int cap;
5969         u16 cmd;
5970
5971         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
5972         if (!cap)
5973                 return -EINVAL;
5974
5975         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
5976                 return -EINVAL;
5977
5978         return 512 << ((cmd & PCI_X_CMD_MAX_READ) >> 2);
5979 }
5980 EXPORT_SYMBOL(pcix_get_mmrbc);
5981
5982 /**
5983  * pcix_set_mmrbc - set PCI-X maximum memory read byte count
5984  * @dev: PCI device to query
5985  * @mmrbc: maximum memory read count in bytes
5986  *    valid values are 512, 1024, 2048, 4096
5987  *
5988  * If possible sets maximum memory read byte count, some bridges have errata
5989  * that prevent this.
5990  */
5991 int pcix_set_mmrbc(struct pci_dev *dev, int mmrbc)
5992 {
5993         int cap;
5994         u32 stat, v, o;
5995         u16 cmd;
5996
5997         if (mmrbc < 512 || mmrbc > 4096 || !is_power_of_2(mmrbc))
5998                 return -EINVAL;
5999
6000         v = ffs(mmrbc) - 10;
6001
6002         cap = pci_find_capability(dev, PCI_CAP_ID_PCIX);
6003         if (!cap)
6004                 return -EINVAL;
6005
6006         if (pci_read_config_dword(dev, cap + PCI_X_STATUS, &stat))
6007                 return -EINVAL;
6008
6009         if (v > (stat & PCI_X_STATUS_MAX_READ) >> 21)
6010                 return -E2BIG;
6011
6012         if (pci_read_config_word(dev, cap + PCI_X_CMD, &cmd))
6013                 return -EINVAL;
6014
6015         o = (cmd & PCI_X_CMD_MAX_READ) >> 2;
6016         if (o != v) {
6017                 if (v > o && (dev->bus->bus_flags & PCI_BUS_FLAGS_NO_MMRBC))
6018                         return -EIO;
6019
6020                 cmd &= ~PCI_X_CMD_MAX_READ;
6021                 cmd |= v << 2;
6022                 if (pci_write_config_word(dev, cap + PCI_X_CMD, cmd))
6023                         return -EIO;
6024         }
6025         return 0;
6026 }
6027 EXPORT_SYMBOL(pcix_set_mmrbc);
6028
6029 /**
6030  * pcie_get_readrq - get PCI Express read request size
6031  * @dev: PCI device to query
6032  *
6033  * Returns maximum memory read request in bytes or appropriate error value.
6034  */
6035 int pcie_get_readrq(struct pci_dev *dev)
6036 {
6037         u16 ctl;
6038
6039         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
6040
6041         return 128 << ((ctl & PCI_EXP_DEVCTL_READRQ) >> 12);
6042 }
6043 EXPORT_SYMBOL(pcie_get_readrq);
6044
6045 /**
6046  * pcie_set_readrq - set PCI Express maximum memory read request
6047  * @dev: PCI device to query
6048  * @rq: maximum memory read count in bytes
6049  *    valid values are 128, 256, 512, 1024, 2048, 4096
6050  *
6051  * If possible sets maximum memory read request in bytes
6052  */
6053 int pcie_set_readrq(struct pci_dev *dev, int rq)
6054 {
6055         u16 v;
6056         int ret;
6057
6058         if (rq < 128 || rq > 4096 || !is_power_of_2(rq))
6059                 return -EINVAL;
6060
6061         /*
6062          * If using the "performance" PCIe config, we clamp the read rq
6063          * size to the max packet size to keep the host bridge from
6064          * generating requests larger than we can cope with.
6065          */
6066         if (pcie_bus_config == PCIE_BUS_PERFORMANCE) {
6067                 int mps = pcie_get_mps(dev);
6068
6069                 if (mps < rq)
6070                         rq = mps;
6071         }
6072
6073         v = (ffs(rq) - 8) << 12;
6074
6075         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
6076                                                   PCI_EXP_DEVCTL_READRQ, v);
6077
6078         return pcibios_err_to_errno(ret);
6079 }
6080 EXPORT_SYMBOL(pcie_set_readrq);
6081
6082 /**
6083  * pcie_get_mps - get PCI Express maximum payload size
6084  * @dev: PCI device to query
6085  *
6086  * Returns maximum payload size in bytes
6087  */
6088 int pcie_get_mps(struct pci_dev *dev)
6089 {
6090         u16 ctl;
6091
6092         pcie_capability_read_word(dev, PCI_EXP_DEVCTL, &ctl);
6093
6094         return 128 << ((ctl & PCI_EXP_DEVCTL_PAYLOAD) >> 5);
6095 }
6096 EXPORT_SYMBOL(pcie_get_mps);
6097
6098 /**
6099  * pcie_set_mps - set PCI Express maximum payload size
6100  * @dev: PCI device to query
6101  * @mps: maximum payload size in bytes
6102  *    valid values are 128, 256, 512, 1024, 2048, 4096
6103  *
6104  * If possible sets maximum payload size
6105  */
6106 int pcie_set_mps(struct pci_dev *dev, int mps)
6107 {
6108         u16 v;
6109         int ret;
6110
6111         if (mps < 128 || mps > 4096 || !is_power_of_2(mps))
6112                 return -EINVAL;
6113
6114         v = ffs(mps) - 8;
6115         if (v > dev->pcie_mpss)
6116                 return -EINVAL;
6117         v <<= 5;
6118
6119         ret = pcie_capability_clear_and_set_word(dev, PCI_EXP_DEVCTL,
6120                                                   PCI_EXP_DEVCTL_PAYLOAD, v);
6121
6122         return pcibios_err_to_errno(ret);
6123 }
6124 EXPORT_SYMBOL(pcie_set_mps);
6125
6126 /**
6127  * pcie_bandwidth_available - determine minimum link settings of a PCIe
6128  *                            device and its bandwidth limitation
6129  * @dev: PCI device to query
6130  * @limiting_dev: storage for device causing the bandwidth limitation
6131  * @speed: storage for speed of limiting device
6132  * @width: storage for width of limiting device
6133  *
6134  * Walk up the PCI device chain and find the point where the minimum
6135  * bandwidth is available.  Return the bandwidth available there and (if
6136  * limiting_dev, speed, and width pointers are supplied) information about
6137  * that point.  The bandwidth returned is in Mb/s, i.e., megabits/second of
6138  * raw bandwidth.
6139  */
6140 u32 pcie_bandwidth_available(struct pci_dev *dev, struct pci_dev **limiting_dev,
6141                              enum pci_bus_speed *speed,
6142                              enum pcie_link_width *width)
6143 {
6144         u16 lnksta;
6145         enum pci_bus_speed next_speed;
6146         enum pcie_link_width next_width;
6147         u32 bw, next_bw;
6148
6149         if (speed)
6150                 *speed = PCI_SPEED_UNKNOWN;
6151         if (width)
6152                 *width = PCIE_LNK_WIDTH_UNKNOWN;
6153
6154         bw = 0;
6155
6156         while (dev) {
6157                 pcie_capability_read_word(dev, PCI_EXP_LNKSTA, &lnksta);
6158
6159                 next_speed = pcie_link_speed[lnksta & PCI_EXP_LNKSTA_CLS];
6160                 next_width = (lnksta & PCI_EXP_LNKSTA_NLW) >>
6161                         PCI_EXP_LNKSTA_NLW_SHIFT;
6162
6163                 next_bw = next_width * PCIE_SPEED2MBS_ENC(next_speed);
6164
6165                 /* Check if current device limits the total bandwidth */
6166                 if (!bw || next_bw <= bw) {
6167                         bw = next_bw;
6168
6169                         if (limiting_dev)
6170                                 *limiting_dev = dev;
6171                         if (speed)
6172                                 *speed = next_speed;
6173                         if (width)
6174                                 *width = next_width;
6175                 }
6176
6177                 dev = pci_upstream_bridge(dev);
6178         }
6179
6180         return bw;
6181 }
6182 EXPORT_SYMBOL(pcie_bandwidth_available);
6183
6184 /**
6185  * pcie_get_speed_cap - query for the PCI device's link speed capability
6186  * @dev: PCI device to query
6187  *
6188  * Query the PCI device speed capability.  Return the maximum link speed
6189  * supported by the device.
6190  */
6191 enum pci_bus_speed pcie_get_speed_cap(struct pci_dev *dev)
6192 {
6193         u32 lnkcap2, lnkcap;
6194
6195         /*
6196          * Link Capabilities 2 was added in PCIe r3.0, sec 7.8.18.  The
6197          * implementation note there recommends using the Supported Link
6198          * Speeds Vector in Link Capabilities 2 when supported.
6199          *
6200          * Without Link Capabilities 2, i.e., prior to PCIe r3.0, software
6201          * should use the Supported Link Speeds field in Link Capabilities,
6202          * where only 2.5 GT/s and 5.0 GT/s speeds were defined.
6203          */
6204         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP2, &lnkcap2);
6205
6206         /* PCIe r3.0-compliant */
6207         if (lnkcap2)
6208                 return PCIE_LNKCAP2_SLS2SPEED(lnkcap2);
6209
6210         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
6211         if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_5_0GB)
6212                 return PCIE_SPEED_5_0GT;
6213         else if ((lnkcap & PCI_EXP_LNKCAP_SLS) == PCI_EXP_LNKCAP_SLS_2_5GB)
6214                 return PCIE_SPEED_2_5GT;
6215
6216         return PCI_SPEED_UNKNOWN;
6217 }
6218 EXPORT_SYMBOL(pcie_get_speed_cap);
6219
6220 /**
6221  * pcie_get_width_cap - query for the PCI device's link width capability
6222  * @dev: PCI device to query
6223  *
6224  * Query the PCI device width capability.  Return the maximum link width
6225  * supported by the device.
6226  */
6227 enum pcie_link_width pcie_get_width_cap(struct pci_dev *dev)
6228 {
6229         u32 lnkcap;
6230
6231         pcie_capability_read_dword(dev, PCI_EXP_LNKCAP, &lnkcap);
6232         if (lnkcap)
6233                 return (lnkcap & PCI_EXP_LNKCAP_MLW) >> 4;
6234
6235         return PCIE_LNK_WIDTH_UNKNOWN;
6236 }
6237 EXPORT_SYMBOL(pcie_get_width_cap);
6238
6239 /**
6240  * pcie_bandwidth_capable - calculate a PCI device's link bandwidth capability
6241  * @dev: PCI device
6242  * @speed: storage for link speed
6243  * @width: storage for link width
6244  *
6245  * Calculate a PCI device's link bandwidth by querying for its link speed
6246  * and width, multiplying them, and applying encoding overhead.  The result
6247  * is in Mb/s, i.e., megabits/second of raw bandwidth.
6248  */
6249 u32 pcie_bandwidth_capable(struct pci_dev *dev, enum pci_bus_speed *speed,
6250                            enum pcie_link_width *width)
6251 {
6252         *speed = pcie_get_speed_cap(dev);
6253         *width = pcie_get_width_cap(dev);
6254
6255         if (*speed == PCI_SPEED_UNKNOWN || *width == PCIE_LNK_WIDTH_UNKNOWN)
6256                 return 0;
6257
6258         return *width * PCIE_SPEED2MBS_ENC(*speed);
6259 }
6260
6261 /**
6262  * __pcie_print_link_status - Report the PCI device's link speed and width
6263  * @dev: PCI device to query
6264  * @verbose: Print info even when enough bandwidth is available
6265  *
6266  * If the available bandwidth at the device is less than the device is
6267  * capable of, report the device's maximum possible bandwidth and the
6268  * upstream link that limits its performance.  If @verbose, always print
6269  * the available bandwidth, even if the device isn't constrained.
6270  */
6271 void __pcie_print_link_status(struct pci_dev *dev, bool verbose)
6272 {
6273         enum pcie_link_width width, width_cap;
6274         enum pci_bus_speed speed, speed_cap;
6275         struct pci_dev *limiting_dev = NULL;
6276         u32 bw_avail, bw_cap;
6277
6278         bw_cap = pcie_bandwidth_capable(dev, &speed_cap, &width_cap);
6279         bw_avail = pcie_bandwidth_available(dev, &limiting_dev, &speed, &width);
6280
6281         if (bw_avail >= bw_cap && verbose)
6282                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth (%s x%d link)\n",
6283                          bw_cap / 1000, bw_cap % 1000,
6284                          pci_speed_string(speed_cap), width_cap);
6285         else if (bw_avail < bw_cap)
6286                 pci_info(dev, "%u.%03u Gb/s available PCIe bandwidth, limited by %s x%d link at %s (capable of %u.%03u Gb/s with %s x%d link)\n",
6287                          bw_avail / 1000, bw_avail % 1000,
6288                          pci_speed_string(speed), width,
6289                          limiting_dev ? pci_name(limiting_dev) : "<unknown>",
6290                          bw_cap / 1000, bw_cap % 1000,
6291                          pci_speed_string(speed_cap), width_cap);
6292 }
6293
6294 /**
6295  * pcie_print_link_status - Report the PCI device's link speed and width
6296  * @dev: PCI device to query
6297  *
6298  * Report the available bandwidth at the device.
6299  */
6300 void pcie_print_link_status(struct pci_dev *dev)
6301 {
6302         __pcie_print_link_status(dev, true);
6303 }
6304 EXPORT_SYMBOL(pcie_print_link_status);
6305
6306 /**
6307  * pci_select_bars - Make BAR mask from the type of resource
6308  * @dev: the PCI device for which BAR mask is made
6309  * @flags: resource type mask to be selected
6310  *
6311  * This helper routine makes bar mask from the type of resource.
6312  */
6313 int pci_select_bars(struct pci_dev *dev, unsigned long flags)
6314 {
6315         int i, bars = 0;
6316         for (i = 0; i < PCI_NUM_RESOURCES; i++)
6317                 if (pci_resource_flags(dev, i) & flags)
6318                         bars |= (1 << i);
6319         return bars;
6320 }
6321 EXPORT_SYMBOL(pci_select_bars);
6322
6323 /* Some architectures require additional programming to enable VGA */
6324 static arch_set_vga_state_t arch_set_vga_state;
6325
6326 void __init pci_register_set_vga_state(arch_set_vga_state_t func)
6327 {
6328         arch_set_vga_state = func;      /* NULL disables */
6329 }
6330
6331 static int pci_set_vga_state_arch(struct pci_dev *dev, bool decode,
6332                                   unsigned int command_bits, u32 flags)
6333 {
6334         if (arch_set_vga_state)
6335                 return arch_set_vga_state(dev, decode, command_bits,
6336                                                 flags);
6337         return 0;
6338 }
6339
6340 /**
6341  * pci_set_vga_state - set VGA decode state on device and parents if requested
6342  * @dev: the PCI device
6343  * @decode: true = enable decoding, false = disable decoding
6344  * @command_bits: PCI_COMMAND_IO and/or PCI_COMMAND_MEMORY
6345  * @flags: traverse ancestors and change bridges
6346  * CHANGE_BRIDGE_ONLY / CHANGE_BRIDGE
6347  */
6348 int pci_set_vga_state(struct pci_dev *dev, bool decode,
6349                       unsigned int command_bits, u32 flags)
6350 {
6351         struct pci_bus *bus;
6352         struct pci_dev *bridge;
6353         u16 cmd;
6354         int rc;
6355
6356         WARN_ON((flags & PCI_VGA_STATE_CHANGE_DECODES) && (command_bits & ~(PCI_COMMAND_IO|PCI_COMMAND_MEMORY)));
6357
6358         /* ARCH specific VGA enables */
6359         rc = pci_set_vga_state_arch(dev, decode, command_bits, flags);
6360         if (rc)
6361                 return rc;
6362
6363         if (flags & PCI_VGA_STATE_CHANGE_DECODES) {
6364                 pci_read_config_word(dev, PCI_COMMAND, &cmd);
6365                 if (decode)
6366                         cmd |= command_bits;
6367                 else
6368                         cmd &= ~command_bits;
6369                 pci_write_config_word(dev, PCI_COMMAND, cmd);
6370         }
6371
6372         if (!(flags & PCI_VGA_STATE_CHANGE_BRIDGE))
6373                 return 0;
6374
6375         bus = dev->bus;
6376         while (bus) {
6377                 bridge = bus->self;
6378                 if (bridge) {
6379                         pci_read_config_word(bridge, PCI_BRIDGE_CONTROL,
6380                                              &cmd);
6381                         if (decode)
6382                                 cmd |= PCI_BRIDGE_CTL_VGA;
6383                         else
6384                                 cmd &= ~PCI_BRIDGE_CTL_VGA;
6385                         pci_write_config_word(bridge, PCI_BRIDGE_CONTROL,
6386                                               cmd);
6387                 }
6388                 bus = bus->parent;
6389         }
6390         return 0;
6391 }
6392
6393 #ifdef CONFIG_ACPI
6394 bool pci_pr3_present(struct pci_dev *pdev)
6395 {
6396         struct acpi_device *adev;
6397
6398         if (acpi_disabled)
6399                 return false;
6400
6401         adev = ACPI_COMPANION(&pdev->dev);
6402         if (!adev)
6403                 return false;
6404
6405         return adev->power.flags.power_resources &&
6406                 acpi_has_method(adev->handle, "_PR3");
6407 }
6408 EXPORT_SYMBOL_GPL(pci_pr3_present);
6409 #endif
6410
6411 /**
6412  * pci_add_dma_alias - Add a DMA devfn alias for a device
6413  * @dev: the PCI device for which alias is added
6414  * @devfn_from: alias slot and function
6415  * @nr_devfns: number of subsequent devfns to alias
6416  *
6417  * This helper encodes an 8-bit devfn as a bit number in dma_alias_mask
6418  * which is used to program permissible bus-devfn source addresses for DMA
6419  * requests in an IOMMU.  These aliases factor into IOMMU group creation
6420  * and are useful for devices generating DMA requests beyond or different
6421  * from their logical bus-devfn.  Examples include device quirks where the
6422  * device simply uses the wrong devfn, as well as non-transparent bridges
6423  * where the alias may be a proxy for devices in another domain.
6424  *
6425  * IOMMU group creation is performed during device discovery or addition,
6426  * prior to any potential DMA mapping and therefore prior to driver probing
6427  * (especially for userspace assigned devices where IOMMU group definition
6428  * cannot be left as a userspace activity).  DMA aliases should therefore
6429  * be configured via quirks, such as the PCI fixup header quirk.
6430  */
6431 void pci_add_dma_alias(struct pci_dev *dev, u8 devfn_from,
6432                        unsigned int nr_devfns)
6433 {
6434         int devfn_to;
6435
6436         nr_devfns = min(nr_devfns, (unsigned int)MAX_NR_DEVFNS - devfn_from);
6437         devfn_to = devfn_from + nr_devfns - 1;
6438
6439         if (!dev->dma_alias_mask)
6440                 dev->dma_alias_mask = bitmap_zalloc(MAX_NR_DEVFNS, GFP_KERNEL);
6441         if (!dev->dma_alias_mask) {
6442                 pci_warn(dev, "Unable to allocate DMA alias mask\n");
6443                 return;
6444         }
6445
6446         bitmap_set(dev->dma_alias_mask, devfn_from, nr_devfns);
6447
6448         if (nr_devfns == 1)
6449                 pci_info(dev, "Enabling fixed DMA alias to %02x.%d\n",
6450                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from));
6451         else if (nr_devfns > 1)
6452                 pci_info(dev, "Enabling fixed DMA alias for devfn range from %02x.%d to %02x.%d\n",
6453                                 PCI_SLOT(devfn_from), PCI_FUNC(devfn_from),
6454                                 PCI_SLOT(devfn_to), PCI_FUNC(devfn_to));
6455 }
6456
6457 bool pci_devs_are_dma_aliases(struct pci_dev *dev1, struct pci_dev *dev2)
6458 {
6459         return (dev1->dma_alias_mask &&
6460                 test_bit(dev2->devfn, dev1->dma_alias_mask)) ||
6461                (dev2->dma_alias_mask &&
6462                 test_bit(dev1->devfn, dev2->dma_alias_mask)) ||
6463                pci_real_dma_dev(dev1) == dev2 ||
6464                pci_real_dma_dev(dev2) == dev1;
6465 }
6466
6467 bool pci_device_is_present(struct pci_dev *pdev)
6468 {
6469         u32 v;
6470
6471         if (pci_dev_is_disconnected(pdev))
6472                 return false;
6473         return pci_bus_read_dev_vendor_id(pdev->bus, pdev->devfn, &v, 0);
6474 }
6475 EXPORT_SYMBOL_GPL(pci_device_is_present);
6476
6477 void pci_ignore_hotplug(struct pci_dev *dev)
6478 {
6479         struct pci_dev *bridge = dev->bus->self;
6480
6481         dev->ignore_hotplug = 1;
6482         /* Propagate the "ignore hotplug" setting to the parent bridge. */
6483         if (bridge)
6484                 bridge->ignore_hotplug = 1;
6485 }
6486 EXPORT_SYMBOL_GPL(pci_ignore_hotplug);
6487
6488 /**
6489  * pci_real_dma_dev - Get PCI DMA device for PCI device
6490  * @dev: the PCI device that may have a PCI DMA alias
6491  *
6492  * Permits the platform to provide architecture-specific functionality to
6493  * devices needing to alias DMA to another PCI device on another PCI bus. If
6494  * the PCI device is on the same bus, it is recommended to use
6495  * pci_add_dma_alias(). This is the default implementation. Architecture
6496  * implementations can override this.
6497  */
6498 struct pci_dev __weak *pci_real_dma_dev(struct pci_dev *dev)
6499 {
6500         return dev;
6501 }
6502
6503 resource_size_t __weak pcibios_default_alignment(void)
6504 {
6505         return 0;
6506 }
6507
6508 /*
6509  * Arches that don't want to expose struct resource to userland as-is in
6510  * sysfs and /proc can implement their own pci_resource_to_user().
6511  */
6512 void __weak pci_resource_to_user(const struct pci_dev *dev, int bar,
6513                                  const struct resource *rsrc,
6514                                  resource_size_t *start, resource_size_t *end)
6515 {
6516         *start = rsrc->start;
6517         *end = rsrc->end;
6518 }
6519
6520 static char *resource_alignment_param;
6521 static DEFINE_SPINLOCK(resource_alignment_lock);
6522
6523 /**
6524  * pci_specified_resource_alignment - get resource alignment specified by user.
6525  * @dev: the PCI device to get
6526  * @resize: whether or not to change resources' size when reassigning alignment
6527  *
6528  * RETURNS: Resource alignment if it is specified.
6529  *          Zero if it is not specified.
6530  */
6531 static resource_size_t pci_specified_resource_alignment(struct pci_dev *dev,
6532                                                         bool *resize)
6533 {
6534         int align_order, count;
6535         resource_size_t align = pcibios_default_alignment();
6536         const char *p;
6537         int ret;
6538
6539         spin_lock(&resource_alignment_lock);
6540         p = resource_alignment_param;
6541         if (!p || !*p)
6542                 goto out;
6543         if (pci_has_flag(PCI_PROBE_ONLY)) {
6544                 align = 0;
6545                 pr_info_once("PCI: Ignoring requested alignments (PCI_PROBE_ONLY)\n");
6546                 goto out;
6547         }
6548
6549         while (*p) {
6550                 count = 0;
6551                 if (sscanf(p, "%d%n", &align_order, &count) == 1 &&
6552                     p[count] == '@') {
6553                         p += count + 1;
6554                         if (align_order > 63) {
6555                                 pr_err("PCI: Invalid requested alignment (order %d)\n",
6556                                        align_order);
6557                                 align_order = PAGE_SHIFT;
6558                         }
6559                 } else {
6560                         align_order = PAGE_SHIFT;
6561                 }
6562
6563                 ret = pci_dev_str_match(dev, p, &p);
6564                 if (ret == 1) {
6565                         *resize = true;
6566                         align = 1ULL << align_order;
6567                         break;
6568                 } else if (ret < 0) {
6569                         pr_err("PCI: Can't parse resource_alignment parameter: %s\n",
6570                                p);
6571                         break;
6572                 }
6573
6574                 if (*p != ';' && *p != ',') {
6575                         /* End of param or invalid format */
6576                         break;
6577                 }
6578                 p++;
6579         }
6580 out:
6581         spin_unlock(&resource_alignment_lock);
6582         return align;
6583 }
6584
6585 static void pci_request_resource_alignment(struct pci_dev *dev, int bar,
6586                                            resource_size_t align, bool resize)
6587 {
6588         struct resource *r = &dev->resource[bar];
6589         resource_size_t size;
6590
6591         if (!(r->flags & IORESOURCE_MEM))
6592                 return;
6593
6594         if (r->flags & IORESOURCE_PCI_FIXED) {
6595                 pci_info(dev, "BAR%d %pR: ignoring requested alignment %#llx\n",
6596                          bar, r, (unsigned long long)align);
6597                 return;
6598         }
6599
6600         size = resource_size(r);
6601         if (size >= align)
6602                 return;
6603
6604         /*
6605          * Increase the alignment of the resource.  There are two ways we
6606          * can do this:
6607          *
6608          * 1) Increase the size of the resource.  BARs are aligned on their
6609          *    size, so when we reallocate space for this resource, we'll
6610          *    allocate it with the larger alignment.  This also prevents
6611          *    assignment of any other BARs inside the alignment region, so
6612          *    if we're requesting page alignment, this means no other BARs
6613          *    will share the page.
6614          *
6615          *    The disadvantage is that this makes the resource larger than
6616          *    the hardware BAR, which may break drivers that compute things
6617          *    based on the resource size, e.g., to find registers at a
6618          *    fixed offset before the end of the BAR.
6619          *
6620          * 2) Retain the resource size, but use IORESOURCE_STARTALIGN and
6621          *    set r->start to the desired alignment.  By itself this
6622          *    doesn't prevent other BARs being put inside the alignment
6623          *    region, but if we realign *every* resource of every device in
6624          *    the system, none of them will share an alignment region.
6625          *
6626          * When the user has requested alignment for only some devices via
6627          * the "pci=resource_alignment" argument, "resize" is true and we
6628          * use the first method.  Otherwise we assume we're aligning all
6629          * devices and we use the second.
6630          */
6631
6632         pci_info(dev, "BAR%d %pR: requesting alignment to %#llx\n",
6633                  bar, r, (unsigned long long)align);
6634
6635         if (resize) {
6636                 r->start = 0;
6637                 r->end = align - 1;
6638         } else {
6639                 r->flags &= ~IORESOURCE_SIZEALIGN;
6640                 r->flags |= IORESOURCE_STARTALIGN;
6641                 r->start = align;
6642                 r->end = r->start + size - 1;
6643         }
6644         r->flags |= IORESOURCE_UNSET;
6645 }
6646
6647 /*
6648  * This function disables memory decoding and releases memory resources
6649  * of the device specified by kernel's boot parameter 'pci=resource_alignment='.
6650  * It also rounds up size to specified alignment.
6651  * Later on, the kernel will assign page-aligned memory resource back
6652  * to the device.
6653  */
6654 void pci_reassigndev_resource_alignment(struct pci_dev *dev)
6655 {
6656         int i;
6657         struct resource *r;
6658         resource_size_t align;
6659         u16 command;
6660         bool resize = false;
6661
6662         /*
6663          * VF BARs are read-only zero according to SR-IOV spec r1.1, sec
6664          * 3.4.1.11.  Their resources are allocated from the space
6665          * described by the VF BARx register in the PF's SR-IOV capability.
6666          * We can't influence their alignment here.
6667          */
6668         if (dev->is_virtfn)
6669                 return;
6670
6671         /* check if specified PCI is target device to reassign */
6672         align = pci_specified_resource_alignment(dev, &resize);
6673         if (!align)
6674                 return;
6675
6676         if (dev->hdr_type == PCI_HEADER_TYPE_NORMAL &&
6677             (dev->class >> 8) == PCI_CLASS_BRIDGE_HOST) {
6678                 pci_warn(dev, "Can't reassign resources to host bridge\n");
6679                 return;
6680         }
6681
6682         pci_read_config_word(dev, PCI_COMMAND, &command);
6683         command &= ~PCI_COMMAND_MEMORY;
6684         pci_write_config_word(dev, PCI_COMMAND, command);
6685
6686         for (i = 0; i <= PCI_ROM_RESOURCE; i++)
6687                 pci_request_resource_alignment(dev, i, align, resize);
6688
6689         /*
6690          * Need to disable bridge's resource window,
6691          * to enable the kernel to reassign new resource
6692          * window later on.
6693          */
6694         if (dev->hdr_type == PCI_HEADER_TYPE_BRIDGE) {
6695                 for (i = PCI_BRIDGE_RESOURCES; i < PCI_NUM_RESOURCES; i++) {
6696                         r = &dev->resource[i];
6697                         if (!(r->flags & IORESOURCE_MEM))
6698                                 continue;
6699                         r->flags |= IORESOURCE_UNSET;
6700                         r->end = resource_size(r) - 1;
6701                         r->start = 0;
6702                 }
6703                 pci_disable_bridge_window(dev);
6704         }
6705 }
6706
6707 static ssize_t resource_alignment_show(struct bus_type *bus, char *buf)
6708 {
6709         size_t count = 0;
6710
6711         spin_lock(&resource_alignment_lock);
6712         if (resource_alignment_param)
6713                 count = sysfs_emit(buf, "%s\n", resource_alignment_param);
6714         spin_unlock(&resource_alignment_lock);
6715
6716         return count;
6717 }
6718
6719 static ssize_t resource_alignment_store(struct bus_type *bus,
6720                                         const char *buf, size_t count)
6721 {
6722         char *param, *old, *end;
6723
6724         if (count >= (PAGE_SIZE - 1))
6725                 return -EINVAL;
6726
6727         param = kstrndup(buf, count, GFP_KERNEL);
6728         if (!param)
6729                 return -ENOMEM;
6730
6731         end = strchr(param, '\n');
6732         if (end)
6733                 *end = '\0';
6734
6735         spin_lock(&resource_alignment_lock);
6736         old = resource_alignment_param;
6737         if (strlen(param)) {
6738                 resource_alignment_param = param;
6739         } else {
6740                 kfree(param);
6741                 resource_alignment_param = NULL;
6742         }
6743         spin_unlock(&resource_alignment_lock);
6744
6745         kfree(old);
6746
6747         return count;
6748 }
6749
6750 static BUS_ATTR_RW(resource_alignment);
6751
6752 static int __init pci_resource_alignment_sysfs_init(void)
6753 {
6754         return bus_create_file(&pci_bus_type,
6755                                         &bus_attr_resource_alignment);
6756 }
6757 late_initcall(pci_resource_alignment_sysfs_init);
6758
6759 static void pci_no_domains(void)
6760 {
6761 #ifdef CONFIG_PCI_DOMAINS
6762         pci_domains_supported = 0;
6763 #endif
6764 }
6765
6766 #ifdef CONFIG_PCI_DOMAINS_GENERIC
6767 static atomic_t __domain_nr = ATOMIC_INIT(-1);
6768
6769 static int pci_get_new_domain_nr(void)
6770 {
6771         return atomic_inc_return(&__domain_nr);
6772 }
6773
6774 static int of_pci_bus_find_domain_nr(struct device *parent)
6775 {
6776         static int use_dt_domains = -1;
6777         int domain = -1;
6778
6779         if (parent)
6780                 domain = of_get_pci_domain_nr(parent->of_node);
6781
6782         /*
6783          * Check DT domain and use_dt_domains values.
6784          *
6785          * If DT domain property is valid (domain >= 0) and
6786          * use_dt_domains != 0, the DT assignment is valid since this means
6787          * we have not previously allocated a domain number by using
6788          * pci_get_new_domain_nr(); we should also update use_dt_domains to
6789          * 1, to indicate that we have just assigned a domain number from
6790          * DT.
6791          *
6792          * If DT domain property value is not valid (ie domain < 0), and we
6793          * have not previously assigned a domain number from DT
6794          * (use_dt_domains != 1) we should assign a domain number by
6795          * using the:
6796          *
6797          * pci_get_new_domain_nr()
6798          *
6799          * API and update the use_dt_domains value to keep track of method we
6800          * are using to assign domain numbers (use_dt_domains = 0).
6801          *
6802          * All other combinations imply we have a platform that is trying
6803          * to mix domain numbers obtained from DT and pci_get_new_domain_nr(),
6804          * which is a recipe for domain mishandling and it is prevented by
6805          * invalidating the domain value (domain = -1) and printing a
6806          * corresponding error.
6807          */
6808         if (domain >= 0 && use_dt_domains) {
6809                 use_dt_domains = 1;
6810         } else if (domain < 0 && use_dt_domains != 1) {
6811                 use_dt_domains = 0;
6812                 domain = pci_get_new_domain_nr();
6813         } else {
6814                 if (parent)
6815                         pr_err("Node %pOF has ", parent->of_node);
6816                 pr_err("Inconsistent \"linux,pci-domain\" property in DT\n");
6817                 domain = -1;
6818         }
6819
6820         return domain;
6821 }
6822
6823 int pci_bus_find_domain_nr(struct pci_bus *bus, struct device *parent)
6824 {
6825         return acpi_disabled ? of_pci_bus_find_domain_nr(parent) :
6826                                acpi_pci_bus_find_domain_nr(bus);
6827 }
6828 #endif
6829
6830 /**
6831  * pci_ext_cfg_avail - can we access extended PCI config space?
6832  *
6833  * Returns 1 if we can access PCI extended config space (offsets
6834  * greater than 0xff). This is the default implementation. Architecture
6835  * implementations can override this.
6836  */
6837 int __weak pci_ext_cfg_avail(void)
6838 {
6839         return 1;
6840 }
6841
6842 void __weak pci_fixup_cardbus(struct pci_bus *bus)
6843 {
6844 }
6845 EXPORT_SYMBOL(pci_fixup_cardbus);
6846
6847 static int __init pci_setup(char *str)
6848 {
6849         while (str) {
6850                 char *k = strchr(str, ',');
6851                 if (k)
6852                         *k++ = 0;
6853                 if (*str && (str = pcibios_setup(str)) && *str) {
6854                         if (!strcmp(str, "nomsi")) {
6855                                 pci_no_msi();
6856                         } else if (!strncmp(str, "noats", 5)) {
6857                                 pr_info("PCIe: ATS is disabled\n");
6858                                 pcie_ats_disabled = true;
6859                         } else if (!strcmp(str, "noaer")) {
6860                                 pci_no_aer();
6861                         } else if (!strcmp(str, "earlydump")) {
6862                                 pci_early_dump = true;
6863                         } else if (!strncmp(str, "realloc=", 8)) {
6864                                 pci_realloc_get_opt(str + 8);
6865                         } else if (!strncmp(str, "realloc", 7)) {
6866                                 pci_realloc_get_opt("on");
6867                         } else if (!strcmp(str, "nodomains")) {
6868                                 pci_no_domains();
6869                         } else if (!strncmp(str, "noari", 5)) {
6870                                 pcie_ari_disabled = true;
6871                         } else if (!strncmp(str, "cbiosize=", 9)) {
6872                                 pci_cardbus_io_size = memparse(str + 9, &str);
6873                         } else if (!strncmp(str, "cbmemsize=", 10)) {
6874                                 pci_cardbus_mem_size = memparse(str + 10, &str);
6875                         } else if (!strncmp(str, "resource_alignment=", 19)) {
6876                                 resource_alignment_param = str + 19;
6877                         } else if (!strncmp(str, "ecrc=", 5)) {
6878                                 pcie_ecrc_get_policy(str + 5);
6879                         } else if (!strncmp(str, "hpiosize=", 9)) {
6880                                 pci_hotplug_io_size = memparse(str + 9, &str);
6881                         } else if (!strncmp(str, "hpmmiosize=", 11)) {
6882                                 pci_hotplug_mmio_size = memparse(str + 11, &str);
6883                         } else if (!strncmp(str, "hpmmioprefsize=", 15)) {
6884                                 pci_hotplug_mmio_pref_size = memparse(str + 15, &str);
6885                         } else if (!strncmp(str, "hpmemsize=", 10)) {
6886                                 pci_hotplug_mmio_size = memparse(str + 10, &str);
6887                                 pci_hotplug_mmio_pref_size = pci_hotplug_mmio_size;
6888                         } else if (!strncmp(str, "hpbussize=", 10)) {
6889                                 pci_hotplug_bus_size =
6890                                         simple_strtoul(str + 10, &str, 0);
6891                                 if (pci_hotplug_bus_size > 0xff)
6892                                         pci_hotplug_bus_size = DEFAULT_HOTPLUG_BUS_SIZE;
6893                         } else if (!strncmp(str, "pcie_bus_tune_off", 17)) {
6894                                 pcie_bus_config = PCIE_BUS_TUNE_OFF;
6895                         } else if (!strncmp(str, "pcie_bus_safe", 13)) {
6896                                 pcie_bus_config = PCIE_BUS_SAFE;
6897                         } else if (!strncmp(str, "pcie_bus_perf", 13)) {
6898                                 pcie_bus_config = PCIE_BUS_PERFORMANCE;
6899                         } else if (!strncmp(str, "pcie_bus_peer2peer", 18)) {
6900                                 pcie_bus_config = PCIE_BUS_PEER2PEER;
6901                         } else if (!strncmp(str, "pcie_scan_all", 13)) {
6902                                 pci_add_flags(PCI_SCAN_ALL_PCIE_DEVS);
6903                         } else if (!strncmp(str, "disable_acs_redir=", 18)) {
6904                                 disable_acs_redir_param = str + 18;
6905                         } else {
6906                                 pr_err("PCI: Unknown option `%s'\n", str);
6907                         }
6908                 }
6909                 str = k;
6910         }
6911         return 0;
6912 }
6913 early_param("pci", pci_setup);
6914
6915 /*
6916  * 'resource_alignment_param' and 'disable_acs_redir_param' are initialized
6917  * in pci_setup(), above, to point to data in the __initdata section which
6918  * will be freed after the init sequence is complete. We can't allocate memory
6919  * in pci_setup() because some architectures do not have any memory allocation
6920  * service available during an early_param() call. So we allocate memory and
6921  * copy the variable here before the init section is freed.
6922  *
6923  */
6924 static int __init pci_realloc_setup_params(void)
6925 {
6926         resource_alignment_param = kstrdup(resource_alignment_param,
6927                                            GFP_KERNEL);
6928         disable_acs_redir_param = kstrdup(disable_acs_redir_param, GFP_KERNEL);
6929
6930         return 0;
6931 }
6932 pure_initcall(pci_realloc_setup_params);