ath11k: move ring mask definitions to hw_params
[linux-2.6-microblaze.git] / drivers / net / wireless / ath / ath11k / hw.h
1 /* SPDX-License-Identifier: BSD-3-Clause-Clear */
2 /*
3  * Copyright (c) 2018-2019 The Linux Foundation. All rights reserved.
4  */
5
6 #ifndef ATH11K_HW_H
7 #define ATH11K_HW_H
8
9 /* Target configuration defines */
10
11 /* Num VDEVS per radio */
12 #define TARGET_NUM_VDEVS        (16 + 1)
13
14 #define TARGET_NUM_PEERS_PDEV   (512 + TARGET_NUM_VDEVS)
15
16 /* Num of peers for Single Radio mode */
17 #define TARGET_NUM_PEERS_SINGLE         (TARGET_NUM_PEERS_PDEV)
18
19 /* Num of peers for DBS */
20 #define TARGET_NUM_PEERS_DBS            (2 * TARGET_NUM_PEERS_PDEV)
21
22 /* Num of peers for DBS_SBS */
23 #define TARGET_NUM_PEERS_DBS_SBS        (3 * TARGET_NUM_PEERS_PDEV)
24
25 /* Max num of stations (per radio) */
26 #define TARGET_NUM_STATIONS     512
27
28 #define TARGET_NUM_PEERS(x)     TARGET_NUM_PEERS_##x
29 #define TARGET_NUM_PEER_KEYS    2
30 #define TARGET_NUM_TIDS(x)      (2 * TARGET_NUM_PEERS(x) + \
31                                  4 * TARGET_NUM_VDEVS + 8)
32
33 #define TARGET_AST_SKID_LIMIT   16
34 #define TARGET_NUM_OFFLD_PEERS  4
35 #define TARGET_NUM_OFFLD_REORDER_BUFFS 4
36
37 #define TARGET_TX_CHAIN_MASK    (BIT(0) | BIT(1) | BIT(2) | BIT(4))
38 #define TARGET_RX_CHAIN_MASK    (BIT(0) | BIT(1) | BIT(2) | BIT(4))
39 #define TARGET_RX_TIMEOUT_LO_PRI        100
40 #define TARGET_RX_TIMEOUT_HI_PRI        40
41
42 #define TARGET_DECAP_MODE_RAW           0
43 #define TARGET_DECAP_MODE_NATIVE_WIFI   1
44 #define TARGET_DECAP_MODE_ETH           2
45
46 #define TARGET_SCAN_MAX_PENDING_REQS    4
47 #define TARGET_BMISS_OFFLOAD_MAX_VDEV   3
48 #define TARGET_ROAM_OFFLOAD_MAX_VDEV    3
49 #define TARGET_ROAM_OFFLOAD_MAX_AP_PROFILES     8
50 #define TARGET_GTK_OFFLOAD_MAX_VDEV     3
51 #define TARGET_NUM_MCAST_GROUPS         12
52 #define TARGET_NUM_MCAST_TABLE_ELEMS    64
53 #define TARGET_MCAST2UCAST_MODE         2
54 #define TARGET_TX_DBG_LOG_SIZE          1024
55 #define TARGET_RX_SKIP_DEFRAG_TIMEOUT_DUP_DETECTION_CHECK 1
56 #define TARGET_VOW_CONFIG               0
57 #define TARGET_NUM_MSDU_DESC            (2500)
58 #define TARGET_MAX_FRAG_ENTRIES         6
59 #define TARGET_MAX_BCN_OFFLD            16
60 #define TARGET_NUM_WDS_ENTRIES          32
61 #define TARGET_DMA_BURST_SIZE           1
62 #define TARGET_RX_BATCHMODE             1
63
64 #define ATH11K_HW_MAX_QUEUES            4
65 #define ATH11K_QUEUE_LEN                4096
66
67 #define ATH11k_HW_RATECODE_CCK_SHORT_PREAM_MASK  0x4
68
69 #define ATH11K_FW_DIR                   "ath11k"
70
71 #define ATH11K_BOARD_MAGIC              "QCA-ATH11K-BOARD"
72 #define ATH11K_BOARD_API2_FILE          "board-2.bin"
73 #define ATH11K_DEFAULT_BOARD_FILE       "board.bin"
74 #define ATH11K_DEFAULT_CAL_FILE         "caldata.bin"
75
76 enum ath11k_hw_rate_cck {
77         ATH11K_HW_RATE_CCK_LP_11M = 0,
78         ATH11K_HW_RATE_CCK_LP_5_5M,
79         ATH11K_HW_RATE_CCK_LP_2M,
80         ATH11K_HW_RATE_CCK_LP_1M,
81         ATH11K_HW_RATE_CCK_SP_11M,
82         ATH11K_HW_RATE_CCK_SP_5_5M,
83         ATH11K_HW_RATE_CCK_SP_2M,
84 };
85
86 enum ath11k_hw_rate_ofdm {
87         ATH11K_HW_RATE_OFDM_48M = 0,
88         ATH11K_HW_RATE_OFDM_24M,
89         ATH11K_HW_RATE_OFDM_12M,
90         ATH11K_HW_RATE_OFDM_6M,
91         ATH11K_HW_RATE_OFDM_54M,
92         ATH11K_HW_RATE_OFDM_36M,
93         ATH11K_HW_RATE_OFDM_18M,
94         ATH11K_HW_RATE_OFDM_9M,
95 };
96
97 enum ath11k_bus {
98         ATH11K_BUS_AHB,
99         ATH11K_BUS_PCI,
100 };
101
102 #define ATH11K_EXT_IRQ_GRP_NUM_MAX 11
103
104 struct ath11k_hw_ring_mask {
105         u8 tx[ATH11K_EXT_IRQ_GRP_NUM_MAX];
106         u8 rx_mon_status[ATH11K_EXT_IRQ_GRP_NUM_MAX];
107         u8 rx[ATH11K_EXT_IRQ_GRP_NUM_MAX];
108         u8 rx_err[ATH11K_EXT_IRQ_GRP_NUM_MAX];
109         u8 rx_wbm_rel[ATH11K_EXT_IRQ_GRP_NUM_MAX];
110         u8 reo_status[ATH11K_EXT_IRQ_GRP_NUM_MAX];
111         u8 rxdma2host[ATH11K_EXT_IRQ_GRP_NUM_MAX];
112         u8 host2rxdma[ATH11K_EXT_IRQ_GRP_NUM_MAX];
113 };
114
115 struct ath11k_hw_ops {
116         u8 (*get_hw_mac_from_pdev_id)(int pdev_id);
117 };
118
119 struct ath11k_hw_params {
120         const char *name;
121         u16 hw_rev;
122         u8 max_radios;
123         u32 bdf_addr;
124
125         struct {
126                 const char *dir;
127                 size_t board_size;
128                 size_t cal_size;
129         } fw;
130
131         const struct ath11k_hw_ops *hw_ops;
132
133         const struct ath11k_hw_ring_mask *ring_mask;
134 };
135
136 extern const struct ath11k_hw_ops ipq8074_ops;
137 extern const struct ath11k_hw_ops ipq6018_ops;
138 extern const struct ath11k_hw_ops qca6390_ops;
139
140 extern const struct ath11k_hw_ring_mask ath11k_hw_ring_mask_ipq8074;
141
142 static inline
143 int ath11k_hw_get_mac_from_pdev_id(struct ath11k_hw_params *hw,
144                                    int pdev_idx)
145 {
146         if (hw->hw_ops->get_hw_mac_from_pdev_id)
147                 return hw->hw_ops->get_hw_mac_from_pdev_id(pdev_idx);
148
149         return 0;
150 }
151
152 struct ath11k_fw_ie {
153         __le32 id;
154         __le32 len;
155         u8 data[];
156 };
157
158 enum ath11k_bd_ie_board_type {
159         ATH11K_BD_IE_BOARD_NAME = 0,
160         ATH11K_BD_IE_BOARD_DATA = 1,
161 };
162
163 enum ath11k_bd_ie_type {
164         /* contains sub IEs of enum ath11k_bd_ie_board_type */
165         ATH11K_BD_IE_BOARD = 0,
166         ATH11K_BD_IE_BOARD_EXT = 1,
167 };
168
169 #endif