Merge git://git.kernel.org/pub/scm/linux/kernel/git/pablo/nf-next
[linux-2.6-microblaze.git] / drivers / net / ethernet / intel / ixgbe / ixgbe.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 /* Copyright(c) 1999 - 2018 Intel Corporation. */
3
4 #ifndef _IXGBE_H_
5 #define _IXGBE_H_
6
7 #include <linux/bitops.h>
8 #include <linux/types.h>
9 #include <linux/pci.h>
10 #include <linux/netdevice.h>
11 #include <linux/cpumask.h>
12 #include <linux/aer.h>
13 #include <linux/if_vlan.h>
14 #include <linux/jiffies.h>
15 #include <linux/phy.h>
16
17 #include <linux/timecounter.h>
18 #include <linux/net_tstamp.h>
19 #include <linux/ptp_clock_kernel.h>
20
21 #include "ixgbe_type.h"
22 #include "ixgbe_common.h"
23 #include "ixgbe_dcb.h"
24 #if IS_ENABLED(CONFIG_FCOE)
25 #define IXGBE_FCOE
26 #include "ixgbe_fcoe.h"
27 #endif /* IS_ENABLED(CONFIG_FCOE) */
28 #ifdef CONFIG_IXGBE_DCA
29 #include <linux/dca.h>
30 #endif
31 #include "ixgbe_ipsec.h"
32
33 #include <net/xdp.h>
34
35 /* common prefix used by pr_<> macros */
36 #undef pr_fmt
37 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
38
39 /* TX/RX descriptor defines */
40 #define IXGBE_DEFAULT_TXD                   512
41 #define IXGBE_DEFAULT_TX_WORK               256
42 #define IXGBE_MAX_TXD                      4096
43 #define IXGBE_MIN_TXD                        64
44
45 #if (PAGE_SIZE < 8192)
46 #define IXGBE_DEFAULT_RXD                   512
47 #else
48 #define IXGBE_DEFAULT_RXD                   128
49 #endif
50 #define IXGBE_MAX_RXD                      4096
51 #define IXGBE_MIN_RXD                        64
52
53 #define IXGBE_ETH_P_LLDP                 0x88CC
54
55 /* flow control */
56 #define IXGBE_MIN_FCRTL                    0x40
57 #define IXGBE_MAX_FCRTL                 0x7FF80
58 #define IXGBE_MIN_FCRTH                   0x600
59 #define IXGBE_MAX_FCRTH                 0x7FFF0
60 #define IXGBE_DEFAULT_FCPAUSE            0xFFFF
61 #define IXGBE_MIN_FCPAUSE                     0
62 #define IXGBE_MAX_FCPAUSE                0xFFFF
63
64 /* Supported Rx Buffer Sizes */
65 #define IXGBE_RXBUFFER_256    256  /* Used for skb receive header */
66 #define IXGBE_RXBUFFER_1536  1536
67 #define IXGBE_RXBUFFER_2K    2048
68 #define IXGBE_RXBUFFER_3K    3072
69 #define IXGBE_RXBUFFER_4K    4096
70 #define IXGBE_MAX_RXBUFFER  16384  /* largest size for a single descriptor */
71
72 /* Attempt to maximize the headroom available for incoming frames.  We
73  * use a 2K buffer for receives and need 1536/1534 to store the data for
74  * the frame.  This leaves us with 512 bytes of room.  From that we need
75  * to deduct the space needed for the shared info and the padding needed
76  * to IP align the frame.
77  *
78  * Note: For cache line sizes 256 or larger this value is going to end
79  *       up negative.  In these cases we should fall back to the 3K
80  *       buffers.
81  */
82 #if (PAGE_SIZE < 8192)
83 #define IXGBE_MAX_2K_FRAME_BUILD_SKB (IXGBE_RXBUFFER_1536 - NET_IP_ALIGN)
84 #define IXGBE_2K_TOO_SMALL_WITH_PADDING \
85 ((NET_SKB_PAD + IXGBE_RXBUFFER_1536) > SKB_WITH_OVERHEAD(IXGBE_RXBUFFER_2K))
86
87 static inline int ixgbe_compute_pad(int rx_buf_len)
88 {
89         int page_size, pad_size;
90
91         page_size = ALIGN(rx_buf_len, PAGE_SIZE / 2);
92         pad_size = SKB_WITH_OVERHEAD(page_size) - rx_buf_len;
93
94         return pad_size;
95 }
96
97 static inline int ixgbe_skb_pad(void)
98 {
99         int rx_buf_len;
100
101         /* If a 2K buffer cannot handle a standard Ethernet frame then
102          * optimize padding for a 3K buffer instead of a 1.5K buffer.
103          *
104          * For a 3K buffer we need to add enough padding to allow for
105          * tailroom due to NET_IP_ALIGN possibly shifting us out of
106          * cache-line alignment.
107          */
108         if (IXGBE_2K_TOO_SMALL_WITH_PADDING)
109                 rx_buf_len = IXGBE_RXBUFFER_3K + SKB_DATA_ALIGN(NET_IP_ALIGN);
110         else
111                 rx_buf_len = IXGBE_RXBUFFER_1536;
112
113         /* if needed make room for NET_IP_ALIGN */
114         rx_buf_len -= NET_IP_ALIGN;
115
116         return ixgbe_compute_pad(rx_buf_len);
117 }
118
119 #define IXGBE_SKB_PAD   ixgbe_skb_pad()
120 #else
121 #define IXGBE_SKB_PAD   (NET_SKB_PAD + NET_IP_ALIGN)
122 #endif
123
124 /*
125  * NOTE: netdev_alloc_skb reserves up to 64 bytes, NET_IP_ALIGN means we
126  * reserve 64 more, and skb_shared_info adds an additional 320 bytes more,
127  * this adds up to 448 bytes of extra data.
128  *
129  * Since netdev_alloc_skb now allocates a page fragment we can use a value
130  * of 256 and the resultant skb will have a truesize of 960 or less.
131  */
132 #define IXGBE_RX_HDR_SIZE IXGBE_RXBUFFER_256
133
134 /* How many Rx Buffers do we bundle into one write to the hardware ? */
135 #define IXGBE_RX_BUFFER_WRITE   16      /* Must be power of 2 */
136
137 #define IXGBE_RX_DMA_ATTR \
138         (DMA_ATTR_SKIP_CPU_SYNC | DMA_ATTR_WEAK_ORDERING)
139
140 enum ixgbe_tx_flags {
141         /* cmd_type flags */
142         IXGBE_TX_FLAGS_HW_VLAN  = 0x01,
143         IXGBE_TX_FLAGS_TSO      = 0x02,
144         IXGBE_TX_FLAGS_TSTAMP   = 0x04,
145
146         /* olinfo flags */
147         IXGBE_TX_FLAGS_CC       = 0x08,
148         IXGBE_TX_FLAGS_IPV4     = 0x10,
149         IXGBE_TX_FLAGS_CSUM     = 0x20,
150         IXGBE_TX_FLAGS_IPSEC    = 0x40,
151
152         /* software defined flags */
153         IXGBE_TX_FLAGS_SW_VLAN  = 0x80,
154         IXGBE_TX_FLAGS_FCOE     = 0x100,
155 };
156
157 /* VLAN info */
158 #define IXGBE_TX_FLAGS_VLAN_MASK        0xffff0000
159 #define IXGBE_TX_FLAGS_VLAN_PRIO_MASK   0xe0000000
160 #define IXGBE_TX_FLAGS_VLAN_PRIO_SHIFT  29
161 #define IXGBE_TX_FLAGS_VLAN_SHIFT       16
162
163 #define IXGBE_MAX_VF_MC_ENTRIES         30
164 #define IXGBE_MAX_VF_FUNCTIONS          64
165 #define IXGBE_MAX_VFTA_ENTRIES          128
166 #define MAX_EMULATION_MAC_ADDRS         16
167 #define IXGBE_MAX_PF_MACVLANS           15
168 #define VMDQ_P(p)   ((p) + adapter->ring_feature[RING_F_VMDQ].offset)
169 #define IXGBE_82599_VF_DEVICE_ID        0x10ED
170 #define IXGBE_X540_VF_DEVICE_ID         0x1515
171
172 struct vf_data_storage {
173         struct pci_dev *vfdev;
174         unsigned char vf_mac_addresses[ETH_ALEN];
175         u16 vf_mc_hashes[IXGBE_MAX_VF_MC_ENTRIES];
176         u16 num_vf_mc_hashes;
177         bool clear_to_send;
178         bool pf_set_mac;
179         u16 pf_vlan; /* When set, guest VLAN config not allowed. */
180         u16 pf_qos;
181         u16 tx_rate;
182         u8 spoofchk_enabled;
183         bool rss_query_enabled;
184         u8 trusted;
185         int xcast_mode;
186         unsigned int vf_api;
187 };
188
189 enum ixgbevf_xcast_modes {
190         IXGBEVF_XCAST_MODE_NONE = 0,
191         IXGBEVF_XCAST_MODE_MULTI,
192         IXGBEVF_XCAST_MODE_ALLMULTI,
193         IXGBEVF_XCAST_MODE_PROMISC,
194 };
195
196 struct vf_macvlans {
197         struct list_head l;
198         int vf;
199         bool free;
200         bool is_macvlan;
201         u8 vf_macvlan[ETH_ALEN];
202 };
203
204 #define IXGBE_MAX_TXD_PWR       14
205 #define IXGBE_MAX_DATA_PER_TXD  (1u << IXGBE_MAX_TXD_PWR)
206
207 /* Tx Descriptors needed, worst case */
208 #define TXD_USE_COUNT(S) DIV_ROUND_UP((S), IXGBE_MAX_DATA_PER_TXD)
209 #define DESC_NEEDED (MAX_SKB_FRAGS + 4)
210
211 /* wrapper around a pointer to a socket buffer,
212  * so a DMA handle can be stored along with the buffer */
213 struct ixgbe_tx_buffer {
214         union ixgbe_adv_tx_desc *next_to_watch;
215         unsigned long time_stamp;
216         union {
217                 struct sk_buff *skb;
218                 struct xdp_frame *xdpf;
219         };
220         unsigned int bytecount;
221         unsigned short gso_segs;
222         __be16 protocol;
223         DEFINE_DMA_UNMAP_ADDR(dma);
224         DEFINE_DMA_UNMAP_LEN(len);
225         u32 tx_flags;
226 };
227
228 struct ixgbe_rx_buffer {
229         struct sk_buff *skb;
230         dma_addr_t dma;
231         union {
232                 struct {
233                         struct page *page;
234                         __u32 page_offset;
235                         __u16 pagecnt_bias;
236                 };
237                 struct {
238                         void *addr;
239                         u64 handle;
240                 };
241         };
242 };
243
244 struct ixgbe_queue_stats {
245         u64 packets;
246         u64 bytes;
247 };
248
249 struct ixgbe_tx_queue_stats {
250         u64 restart_queue;
251         u64 tx_busy;
252         u64 tx_done_old;
253 };
254
255 struct ixgbe_rx_queue_stats {
256         u64 rsc_count;
257         u64 rsc_flush;
258         u64 non_eop_descs;
259         u64 alloc_rx_page;
260         u64 alloc_rx_page_failed;
261         u64 alloc_rx_buff_failed;
262         u64 csum_err;
263 };
264
265 #define IXGBE_TS_HDR_LEN 8
266
267 enum ixgbe_ring_state_t {
268         __IXGBE_RX_3K_BUFFER,
269         __IXGBE_RX_BUILD_SKB_ENABLED,
270         __IXGBE_RX_RSC_ENABLED,
271         __IXGBE_RX_CSUM_UDP_ZERO_ERR,
272         __IXGBE_RX_FCOE,
273         __IXGBE_TX_FDIR_INIT_DONE,
274         __IXGBE_TX_XPS_INIT_DONE,
275         __IXGBE_TX_DETECT_HANG,
276         __IXGBE_HANG_CHECK_ARMED,
277         __IXGBE_TX_XDP_RING,
278         __IXGBE_TX_DISABLED,
279 };
280
281 #define ring_uses_build_skb(ring) \
282         test_bit(__IXGBE_RX_BUILD_SKB_ENABLED, &(ring)->state)
283
284 struct ixgbe_fwd_adapter {
285         unsigned long active_vlans[BITS_TO_LONGS(VLAN_N_VID)];
286         struct net_device *netdev;
287         unsigned int tx_base_queue;
288         unsigned int rx_base_queue;
289         int pool;
290 };
291
292 #define check_for_tx_hang(ring) \
293         test_bit(__IXGBE_TX_DETECT_HANG, &(ring)->state)
294 #define set_check_for_tx_hang(ring) \
295         set_bit(__IXGBE_TX_DETECT_HANG, &(ring)->state)
296 #define clear_check_for_tx_hang(ring) \
297         clear_bit(__IXGBE_TX_DETECT_HANG, &(ring)->state)
298 #define ring_is_rsc_enabled(ring) \
299         test_bit(__IXGBE_RX_RSC_ENABLED, &(ring)->state)
300 #define set_ring_rsc_enabled(ring) \
301         set_bit(__IXGBE_RX_RSC_ENABLED, &(ring)->state)
302 #define clear_ring_rsc_enabled(ring) \
303         clear_bit(__IXGBE_RX_RSC_ENABLED, &(ring)->state)
304 #define ring_is_xdp(ring) \
305         test_bit(__IXGBE_TX_XDP_RING, &(ring)->state)
306 #define set_ring_xdp(ring) \
307         set_bit(__IXGBE_TX_XDP_RING, &(ring)->state)
308 #define clear_ring_xdp(ring) \
309         clear_bit(__IXGBE_TX_XDP_RING, &(ring)->state)
310 struct ixgbe_ring {
311         struct ixgbe_ring *next;        /* pointer to next ring in q_vector */
312         struct ixgbe_q_vector *q_vector; /* backpointer to host q_vector */
313         struct net_device *netdev;      /* netdev ring belongs to */
314         struct bpf_prog *xdp_prog;
315         struct device *dev;             /* device for DMA mapping */
316         void *desc;                     /* descriptor ring memory */
317         union {
318                 struct ixgbe_tx_buffer *tx_buffer_info;
319                 struct ixgbe_rx_buffer *rx_buffer_info;
320         };
321         unsigned long state;
322         u8 __iomem *tail;
323         dma_addr_t dma;                 /* phys. address of descriptor ring */
324         unsigned int size;              /* length in bytes */
325
326         u16 count;                      /* amount of descriptors */
327
328         u8 queue_index; /* needed for multiqueue queue management */
329         u8 reg_idx;                     /* holds the special value that gets
330                                          * the hardware register offset
331                                          * associated with this ring, which is
332                                          * different for DCB and RSS modes
333                                          */
334         u16 next_to_use;
335         u16 next_to_clean;
336
337         unsigned long last_rx_timestamp;
338
339         union {
340                 u16 next_to_alloc;
341                 struct {
342                         u8 atr_sample_rate;
343                         u8 atr_count;
344                 };
345         };
346
347         u8 dcb_tc;
348         struct ixgbe_queue_stats stats;
349         struct u64_stats_sync syncp;
350         union {
351                 struct ixgbe_tx_queue_stats tx_stats;
352                 struct ixgbe_rx_queue_stats rx_stats;
353         };
354         struct xdp_rxq_info xdp_rxq;
355         struct xdp_umem *xsk_umem;
356         struct zero_copy_allocator zca; /* ZC allocator anchor */
357         u16 ring_idx;           /* {rx,tx,xdp}_ring back reference idx */
358         u16 rx_buf_len;
359 } ____cacheline_internodealigned_in_smp;
360
361 enum ixgbe_ring_f_enum {
362         RING_F_NONE = 0,
363         RING_F_VMDQ,  /* SR-IOV uses the same ring feature */
364         RING_F_RSS,
365         RING_F_FDIR,
366 #ifdef IXGBE_FCOE
367         RING_F_FCOE,
368 #endif /* IXGBE_FCOE */
369
370         RING_F_ARRAY_SIZE      /* must be last in enum set */
371 };
372
373 #define IXGBE_MAX_RSS_INDICES           16
374 #define IXGBE_MAX_RSS_INDICES_X550      63
375 #define IXGBE_MAX_VMDQ_INDICES          64
376 #define IXGBE_MAX_FDIR_INDICES          63      /* based on q_vector limit */
377 #define IXGBE_MAX_FCOE_INDICES          8
378 #define MAX_RX_QUEUES                   (IXGBE_MAX_FDIR_INDICES + 1)
379 #define MAX_TX_QUEUES                   (IXGBE_MAX_FDIR_INDICES + 1)
380 #define MAX_XDP_QUEUES                  (IXGBE_MAX_FDIR_INDICES + 1)
381 #define IXGBE_MAX_L2A_QUEUES            4
382 #define IXGBE_BAD_L2A_QUEUE             3
383 #define IXGBE_MAX_MACVLANS              63
384
385 struct ixgbe_ring_feature {
386         u16 limit;      /* upper limit on feature indices */
387         u16 indices;    /* current value of indices */
388         u16 mask;       /* Mask used for feature to ring mapping */
389         u16 offset;     /* offset to start of feature */
390 } ____cacheline_internodealigned_in_smp;
391
392 #define IXGBE_82599_VMDQ_8Q_MASK 0x78
393 #define IXGBE_82599_VMDQ_4Q_MASK 0x7C
394 #define IXGBE_82599_VMDQ_2Q_MASK 0x7E
395
396 /*
397  * FCoE requires that all Rx buffers be over 2200 bytes in length.  Since
398  * this is twice the size of a half page we need to double the page order
399  * for FCoE enabled Rx queues.
400  */
401 static inline unsigned int ixgbe_rx_bufsz(struct ixgbe_ring *ring)
402 {
403         if (test_bit(__IXGBE_RX_3K_BUFFER, &ring->state))
404                 return IXGBE_RXBUFFER_3K;
405 #if (PAGE_SIZE < 8192)
406         if (ring_uses_build_skb(ring))
407                 return IXGBE_MAX_2K_FRAME_BUILD_SKB;
408 #endif
409         return IXGBE_RXBUFFER_2K;
410 }
411
412 static inline unsigned int ixgbe_rx_pg_order(struct ixgbe_ring *ring)
413 {
414 #if (PAGE_SIZE < 8192)
415         if (test_bit(__IXGBE_RX_3K_BUFFER, &ring->state))
416                 return 1;
417 #endif
418         return 0;
419 }
420 #define ixgbe_rx_pg_size(_ring) (PAGE_SIZE << ixgbe_rx_pg_order(_ring))
421
422 #define IXGBE_ITR_ADAPTIVE_MIN_INC      2
423 #define IXGBE_ITR_ADAPTIVE_MIN_USECS    10
424 #define IXGBE_ITR_ADAPTIVE_MAX_USECS    126
425 #define IXGBE_ITR_ADAPTIVE_LATENCY      0x80
426 #define IXGBE_ITR_ADAPTIVE_BULK         0x00
427
428 struct ixgbe_ring_container {
429         struct ixgbe_ring *ring;        /* pointer to linked list of rings */
430         unsigned long next_update;      /* jiffies value of last update */
431         unsigned int total_bytes;       /* total bytes processed this int */
432         unsigned int total_packets;     /* total packets processed this int */
433         u16 work_limit;                 /* total work allowed per interrupt */
434         u8 count;                       /* total number of rings in vector */
435         u8 itr;                         /* current ITR setting for ring */
436 };
437
438 /* iterator for handling rings in ring container */
439 #define ixgbe_for_each_ring(pos, head) \
440         for (pos = (head).ring; pos != NULL; pos = pos->next)
441
442 #define MAX_RX_PACKET_BUFFERS ((adapter->flags & IXGBE_FLAG_DCB_ENABLED) \
443                               ? 8 : 1)
444 #define MAX_TX_PACKET_BUFFERS MAX_RX_PACKET_BUFFERS
445
446 /* MAX_Q_VECTORS of these are allocated,
447  * but we only use one per queue-specific vector.
448  */
449 struct ixgbe_q_vector {
450         struct ixgbe_adapter *adapter;
451 #ifdef CONFIG_IXGBE_DCA
452         int cpu;            /* CPU for DCA */
453 #endif
454         u16 v_idx;              /* index of q_vector within array, also used for
455                                  * finding the bit in EICR and friends that
456                                  * represents the vector for this ring */
457         u16 itr;                /* Interrupt throttle rate written to EITR */
458         struct ixgbe_ring_container rx, tx;
459
460         struct napi_struct napi;
461         cpumask_t affinity_mask;
462         int numa_node;
463         struct rcu_head rcu;    /* to avoid race with update stats on free */
464         char name[IFNAMSIZ + 9];
465
466         /* for dynamic allocation of rings associated with this q_vector */
467         struct ixgbe_ring ring[0] ____cacheline_internodealigned_in_smp;
468 };
469
470 #ifdef CONFIG_IXGBE_HWMON
471
472 #define IXGBE_HWMON_TYPE_LOC            0
473 #define IXGBE_HWMON_TYPE_TEMP           1
474 #define IXGBE_HWMON_TYPE_CAUTION        2
475 #define IXGBE_HWMON_TYPE_MAX            3
476
477 struct hwmon_attr {
478         struct device_attribute dev_attr;
479         struct ixgbe_hw *hw;
480         struct ixgbe_thermal_diode_data *sensor;
481         char name[12];
482 };
483
484 struct hwmon_buff {
485         struct attribute_group group;
486         const struct attribute_group *groups[2];
487         struct attribute *attrs[IXGBE_MAX_SENSORS * 4 + 1];
488         struct hwmon_attr hwmon_list[IXGBE_MAX_SENSORS * 4];
489         unsigned int n_hwmon;
490 };
491 #endif /* CONFIG_IXGBE_HWMON */
492
493 /*
494  * microsecond values for various ITR rates shifted by 2 to fit itr register
495  * with the first 3 bits reserved 0
496  */
497 #define IXGBE_MIN_RSC_ITR       24
498 #define IXGBE_100K_ITR          40
499 #define IXGBE_20K_ITR           200
500 #define IXGBE_12K_ITR           336
501
502 /* ixgbe_test_staterr - tests bits in Rx descriptor status and error fields */
503 static inline __le32 ixgbe_test_staterr(union ixgbe_adv_rx_desc *rx_desc,
504                                         const u32 stat_err_bits)
505 {
506         return rx_desc->wb.upper.status_error & cpu_to_le32(stat_err_bits);
507 }
508
509 static inline u16 ixgbe_desc_unused(struct ixgbe_ring *ring)
510 {
511         u16 ntc = ring->next_to_clean;
512         u16 ntu = ring->next_to_use;
513
514         return ((ntc > ntu) ? 0 : ring->count) + ntc - ntu - 1;
515 }
516
517 #define IXGBE_RX_DESC(R, i)         \
518         (&(((union ixgbe_adv_rx_desc *)((R)->desc))[i]))
519 #define IXGBE_TX_DESC(R, i)         \
520         (&(((union ixgbe_adv_tx_desc *)((R)->desc))[i]))
521 #define IXGBE_TX_CTXTDESC(R, i)     \
522         (&(((struct ixgbe_adv_tx_context_desc *)((R)->desc))[i]))
523
524 #define IXGBE_MAX_JUMBO_FRAME_SIZE      9728 /* Maximum Supported Size 9.5KB */
525 #ifdef IXGBE_FCOE
526 /* Use 3K as the baby jumbo frame size for FCoE */
527 #define IXGBE_FCOE_JUMBO_FRAME_SIZE       3072
528 #endif /* IXGBE_FCOE */
529
530 #define OTHER_VECTOR 1
531 #define NON_Q_VECTORS (OTHER_VECTOR)
532
533 #define MAX_MSIX_VECTORS_82599 64
534 #define MAX_Q_VECTORS_82599 64
535 #define MAX_MSIX_VECTORS_82598 18
536 #define MAX_Q_VECTORS_82598 16
537
538 struct ixgbe_mac_addr {
539         u8 addr[ETH_ALEN];
540         u16 pool;
541         u16 state; /* bitmask */
542 };
543
544 #define IXGBE_MAC_STATE_DEFAULT         0x1
545 #define IXGBE_MAC_STATE_MODIFIED        0x2
546 #define IXGBE_MAC_STATE_IN_USE          0x4
547
548 #define MAX_Q_VECTORS MAX_Q_VECTORS_82599
549 #define MAX_MSIX_COUNT MAX_MSIX_VECTORS_82599
550
551 #define MIN_MSIX_Q_VECTORS 1
552 #define MIN_MSIX_COUNT (MIN_MSIX_Q_VECTORS + NON_Q_VECTORS)
553
554 /* default to trying for four seconds */
555 #define IXGBE_TRY_LINK_TIMEOUT (4 * HZ)
556 #define IXGBE_SFP_POLL_JIFFIES (2 * HZ) /* SFP poll every 2 seconds */
557
558 /* board specific private data structure */
559 struct ixgbe_adapter {
560         unsigned long active_vlans[BITS_TO_LONGS(VLAN_N_VID)];
561         /* OS defined structs */
562         struct net_device *netdev;
563         struct bpf_prog *xdp_prog;
564         struct pci_dev *pdev;
565         struct mii_bus *mii_bus;
566
567         unsigned long state;
568
569         /* Some features need tri-state capability,
570          * thus the additional *_CAPABLE flags.
571          */
572         u32 flags;
573 #define IXGBE_FLAG_MSI_ENABLED                  BIT(1)
574 #define IXGBE_FLAG_MSIX_ENABLED                 BIT(3)
575 #define IXGBE_FLAG_RX_1BUF_CAPABLE              BIT(4)
576 #define IXGBE_FLAG_RX_PS_CAPABLE                BIT(5)
577 #define IXGBE_FLAG_RX_PS_ENABLED                BIT(6)
578 #define IXGBE_FLAG_DCA_ENABLED                  BIT(8)
579 #define IXGBE_FLAG_DCA_CAPABLE                  BIT(9)
580 #define IXGBE_FLAG_IMIR_ENABLED                 BIT(10)
581 #define IXGBE_FLAG_MQ_CAPABLE                   BIT(11)
582 #define IXGBE_FLAG_DCB_ENABLED                  BIT(12)
583 #define IXGBE_FLAG_VMDQ_CAPABLE                 BIT(13)
584 #define IXGBE_FLAG_VMDQ_ENABLED                 BIT(14)
585 #define IXGBE_FLAG_FAN_FAIL_CAPABLE             BIT(15)
586 #define IXGBE_FLAG_NEED_LINK_UPDATE             BIT(16)
587 #define IXGBE_FLAG_NEED_LINK_CONFIG             BIT(17)
588 #define IXGBE_FLAG_FDIR_HASH_CAPABLE            BIT(18)
589 #define IXGBE_FLAG_FDIR_PERFECT_CAPABLE         BIT(19)
590 #define IXGBE_FLAG_FCOE_CAPABLE                 BIT(20)
591 #define IXGBE_FLAG_FCOE_ENABLED                 BIT(21)
592 #define IXGBE_FLAG_SRIOV_CAPABLE                BIT(22)
593 #define IXGBE_FLAG_SRIOV_ENABLED                BIT(23)
594 #define IXGBE_FLAG_VXLAN_OFFLOAD_CAPABLE        BIT(24)
595 #define IXGBE_FLAG_RX_HWTSTAMP_ENABLED          BIT(25)
596 #define IXGBE_FLAG_RX_HWTSTAMP_IN_REGISTER      BIT(26)
597 #define IXGBE_FLAG_DCB_CAPABLE                  BIT(27)
598 #define IXGBE_FLAG_GENEVE_OFFLOAD_CAPABLE       BIT(28)
599
600         u32 flags2;
601 #define IXGBE_FLAG2_RSC_CAPABLE                 BIT(0)
602 #define IXGBE_FLAG2_RSC_ENABLED                 BIT(1)
603 #define IXGBE_FLAG2_TEMP_SENSOR_CAPABLE         BIT(2)
604 #define IXGBE_FLAG2_TEMP_SENSOR_EVENT           BIT(3)
605 #define IXGBE_FLAG2_SEARCH_FOR_SFP              BIT(4)
606 #define IXGBE_FLAG2_SFP_NEEDS_RESET             BIT(5)
607 #define IXGBE_FLAG2_FDIR_REQUIRES_REINIT        BIT(7)
608 #define IXGBE_FLAG2_RSS_FIELD_IPV4_UDP          BIT(8)
609 #define IXGBE_FLAG2_RSS_FIELD_IPV6_UDP          BIT(9)
610 #define IXGBE_FLAG2_PTP_PPS_ENABLED             BIT(10)
611 #define IXGBE_FLAG2_PHY_INTERRUPT               BIT(11)
612 #define IXGBE_FLAG2_UDP_TUN_REREG_NEEDED        BIT(12)
613 #define IXGBE_FLAG2_VLAN_PROMISC                BIT(13)
614 #define IXGBE_FLAG2_EEE_CAPABLE                 BIT(14)
615 #define IXGBE_FLAG2_EEE_ENABLED                 BIT(15)
616 #define IXGBE_FLAG2_RX_LEGACY                   BIT(16)
617 #define IXGBE_FLAG2_IPSEC_ENABLED               BIT(17)
618 #define IXGBE_FLAG2_VF_IPSEC_ENABLED            BIT(18)
619
620         /* Tx fast path data */
621         int num_tx_queues;
622         u16 tx_itr_setting;
623         u16 tx_work_limit;
624         u64 tx_ipsec;
625
626         /* Rx fast path data */
627         int num_rx_queues;
628         u16 rx_itr_setting;
629         u64 rx_ipsec;
630
631         /* Port number used to identify VXLAN traffic */
632         __be16 vxlan_port;
633         __be16 geneve_port;
634
635         /* XDP */
636         int num_xdp_queues;
637         struct ixgbe_ring *xdp_ring[MAX_XDP_QUEUES];
638
639         /* TX */
640         struct ixgbe_ring *tx_ring[MAX_TX_QUEUES] ____cacheline_aligned_in_smp;
641
642         u64 restart_queue;
643         u64 lsc_int;
644         u32 tx_timeout_count;
645
646         /* RX */
647         struct ixgbe_ring *rx_ring[MAX_RX_QUEUES];
648         int num_rx_pools;               /* == num_rx_queues in 82598 */
649         int num_rx_queues_per_pool;     /* 1 if 82598, can be many if 82599 */
650         u64 hw_csum_rx_error;
651         u64 hw_rx_no_dma_resources;
652         u64 rsc_total_count;
653         u64 rsc_total_flush;
654         u64 non_eop_descs;
655         u32 alloc_rx_page;
656         u32 alloc_rx_page_failed;
657         u32 alloc_rx_buff_failed;
658
659         struct ixgbe_q_vector *q_vector[MAX_Q_VECTORS];
660
661         /* DCB parameters */
662         struct ieee_pfc *ixgbe_ieee_pfc;
663         struct ieee_ets *ixgbe_ieee_ets;
664         struct ixgbe_dcb_config dcb_cfg;
665         struct ixgbe_dcb_config temp_dcb_cfg;
666         u8 hw_tcs;
667         u8 dcb_set_bitmap;
668         u8 dcbx_cap;
669         enum ixgbe_fc_mode last_lfc_mode;
670
671         int num_q_vectors;      /* current number of q_vectors for device */
672         int max_q_vectors;      /* true count of q_vectors for device */
673         struct ixgbe_ring_feature ring_feature[RING_F_ARRAY_SIZE];
674         struct msix_entry *msix_entries;
675
676         u32 test_icr;
677         struct ixgbe_ring test_tx_ring;
678         struct ixgbe_ring test_rx_ring;
679
680         /* structs defined in ixgbe_hw.h */
681         struct ixgbe_hw hw;
682         u16 msg_enable;
683         struct ixgbe_hw_stats stats;
684
685         u64 tx_busy;
686         unsigned int tx_ring_count;
687         unsigned int xdp_ring_count;
688         unsigned int rx_ring_count;
689
690         u32 link_speed;
691         bool link_up;
692         unsigned long sfp_poll_time;
693         unsigned long link_check_timeout;
694
695         struct timer_list service_timer;
696         struct work_struct service_task;
697
698         struct hlist_head fdir_filter_list;
699         unsigned long fdir_overflow; /* number of times ATR was backed off */
700         union ixgbe_atr_input fdir_mask;
701         int fdir_filter_count;
702         u32 fdir_pballoc;
703         u32 atr_sample_rate;
704         spinlock_t fdir_perfect_lock;
705
706 #ifdef IXGBE_FCOE
707         struct ixgbe_fcoe fcoe;
708 #endif /* IXGBE_FCOE */
709         u8 __iomem *io_addr; /* Mainly for iounmap use */
710         u32 wol;
711
712         u16 bridge_mode;
713
714         char eeprom_id[NVM_VER_SIZE];
715         u16 eeprom_cap;
716
717         u32 interrupt_event;
718         u32 led_reg;
719
720         struct ptp_clock *ptp_clock;
721         struct ptp_clock_info ptp_caps;
722         struct work_struct ptp_tx_work;
723         struct sk_buff *ptp_tx_skb;
724         struct hwtstamp_config tstamp_config;
725         unsigned long ptp_tx_start;
726         unsigned long last_overflow_check;
727         unsigned long last_rx_ptp_check;
728         unsigned long last_rx_timestamp;
729         spinlock_t tmreg_lock;
730         struct cyclecounter hw_cc;
731         struct timecounter hw_tc;
732         u32 base_incval;
733         u32 tx_hwtstamp_timeouts;
734         u32 tx_hwtstamp_skipped;
735         u32 rx_hwtstamp_cleared;
736         void (*ptp_setup_sdp)(struct ixgbe_adapter *);
737
738         /* SR-IOV */
739         DECLARE_BITMAP(active_vfs, IXGBE_MAX_VF_FUNCTIONS);
740         unsigned int num_vfs;
741         struct vf_data_storage *vfinfo;
742         int vf_rate_link_speed;
743         struct vf_macvlans vf_mvs;
744         struct vf_macvlans *mv_list;
745
746         u32 timer_event_accumulator;
747         u32 vferr_refcount;
748         struct ixgbe_mac_addr *mac_table;
749         struct kobject *info_kobj;
750 #ifdef CONFIG_IXGBE_HWMON
751         struct hwmon_buff *ixgbe_hwmon_buff;
752 #endif /* CONFIG_IXGBE_HWMON */
753 #ifdef CONFIG_DEBUG_FS
754         struct dentry *ixgbe_dbg_adapter;
755 #endif /*CONFIG_DEBUG_FS*/
756
757         u8 default_up;
758         /* Bitmask indicating in use pools */
759         DECLARE_BITMAP(fwd_bitmask, IXGBE_MAX_MACVLANS + 1);
760
761 #define IXGBE_MAX_LINK_HANDLE 10
762         struct ixgbe_jump_table *jump_tables[IXGBE_MAX_LINK_HANDLE];
763         unsigned long tables;
764
765 /* maximum number of RETA entries among all devices supported by ixgbe
766  * driver: currently it's x550 device in non-SRIOV mode
767  */
768 #define IXGBE_MAX_RETA_ENTRIES 512
769         u8 rss_indir_tbl[IXGBE_MAX_RETA_ENTRIES];
770
771 #define IXGBE_RSS_KEY_SIZE     40  /* size of RSS Hash Key in bytes */
772         u32 *rss_key;
773
774 #ifdef CONFIG_IXGBE_IPSEC
775         struct ixgbe_ipsec *ipsec;
776 #endif /* CONFIG_IXGBE_IPSEC */
777
778         /* AF_XDP zero-copy */
779         struct xdp_umem **xsk_umems;
780         u16 num_xsk_umems_used;
781         u16 num_xsk_umems;
782 };
783
784 static inline u8 ixgbe_max_rss_indices(struct ixgbe_adapter *adapter)
785 {
786         switch (adapter->hw.mac.type) {
787         case ixgbe_mac_82598EB:
788         case ixgbe_mac_82599EB:
789         case ixgbe_mac_X540:
790                 return IXGBE_MAX_RSS_INDICES;
791         case ixgbe_mac_X550:
792         case ixgbe_mac_X550EM_x:
793         case ixgbe_mac_x550em_a:
794                 return IXGBE_MAX_RSS_INDICES_X550;
795         default:
796                 return 0;
797         }
798 }
799
800 struct ixgbe_fdir_filter {
801         struct hlist_node fdir_node;
802         union ixgbe_atr_input filter;
803         u16 sw_idx;
804         u64 action;
805 };
806
807 enum ixgbe_state_t {
808         __IXGBE_TESTING,
809         __IXGBE_RESETTING,
810         __IXGBE_DOWN,
811         __IXGBE_DISABLED,
812         __IXGBE_REMOVING,
813         __IXGBE_SERVICE_SCHED,
814         __IXGBE_SERVICE_INITED,
815         __IXGBE_IN_SFP_INIT,
816         __IXGBE_PTP_RUNNING,
817         __IXGBE_PTP_TX_IN_PROGRESS,
818         __IXGBE_RESET_REQUESTED,
819 };
820
821 struct ixgbe_cb {
822         union {                         /* Union defining head/tail partner */
823                 struct sk_buff *head;
824                 struct sk_buff *tail;
825         };
826         dma_addr_t dma;
827         u16 append_cnt;
828         bool page_released;
829 };
830 #define IXGBE_CB(skb) ((struct ixgbe_cb *)(skb)->cb)
831
832 enum ixgbe_boards {
833         board_82598,
834         board_82599,
835         board_X540,
836         board_X550,
837         board_X550EM_x,
838         board_x550em_x_fw,
839         board_x550em_a,
840         board_x550em_a_fw,
841 };
842
843 extern const struct ixgbe_info ixgbe_82598_info;
844 extern const struct ixgbe_info ixgbe_82599_info;
845 extern const struct ixgbe_info ixgbe_X540_info;
846 extern const struct ixgbe_info ixgbe_X550_info;
847 extern const struct ixgbe_info ixgbe_X550EM_x_info;
848 extern const struct ixgbe_info ixgbe_x550em_x_fw_info;
849 extern const struct ixgbe_info ixgbe_x550em_a_info;
850 extern const struct ixgbe_info ixgbe_x550em_a_fw_info;
851 #ifdef CONFIG_IXGBE_DCB
852 extern const struct dcbnl_rtnl_ops ixgbe_dcbnl_ops;
853 #endif
854
855 extern char ixgbe_driver_name[];
856 extern const char ixgbe_driver_version[];
857 #ifdef IXGBE_FCOE
858 extern char ixgbe_default_device_descr[];
859 #endif /* IXGBE_FCOE */
860
861 int ixgbe_open(struct net_device *netdev);
862 int ixgbe_close(struct net_device *netdev);
863 void ixgbe_up(struct ixgbe_adapter *adapter);
864 void ixgbe_down(struct ixgbe_adapter *adapter);
865 void ixgbe_reinit_locked(struct ixgbe_adapter *adapter);
866 void ixgbe_reset(struct ixgbe_adapter *adapter);
867 void ixgbe_set_ethtool_ops(struct net_device *netdev);
868 int ixgbe_setup_rx_resources(struct ixgbe_adapter *, struct ixgbe_ring *);
869 int ixgbe_setup_tx_resources(struct ixgbe_ring *);
870 void ixgbe_free_rx_resources(struct ixgbe_ring *);
871 void ixgbe_free_tx_resources(struct ixgbe_ring *);
872 void ixgbe_configure_rx_ring(struct ixgbe_adapter *, struct ixgbe_ring *);
873 void ixgbe_configure_tx_ring(struct ixgbe_adapter *, struct ixgbe_ring *);
874 void ixgbe_disable_rx(struct ixgbe_adapter *adapter);
875 void ixgbe_disable_tx(struct ixgbe_adapter *adapter);
876 void ixgbe_update_stats(struct ixgbe_adapter *adapter);
877 int ixgbe_init_interrupt_scheme(struct ixgbe_adapter *adapter);
878 bool ixgbe_wol_supported(struct ixgbe_adapter *adapter, u16 device_id,
879                          u16 subdevice_id);
880 #ifdef CONFIG_PCI_IOV
881 void ixgbe_full_sync_mac_table(struct ixgbe_adapter *adapter);
882 #endif
883 int ixgbe_add_mac_filter(struct ixgbe_adapter *adapter,
884                          const u8 *addr, u16 queue);
885 int ixgbe_del_mac_filter(struct ixgbe_adapter *adapter,
886                          const u8 *addr, u16 queue);
887 void ixgbe_update_pf_promisc_vlvf(struct ixgbe_adapter *adapter, u32 vid);
888 void ixgbe_clear_interrupt_scheme(struct ixgbe_adapter *adapter);
889 netdev_tx_t ixgbe_xmit_frame_ring(struct sk_buff *, struct ixgbe_adapter *,
890                                   struct ixgbe_ring *);
891 void ixgbe_unmap_and_free_tx_resource(struct ixgbe_ring *,
892                                       struct ixgbe_tx_buffer *);
893 void ixgbe_alloc_rx_buffers(struct ixgbe_ring *, u16);
894 void ixgbe_write_eitr(struct ixgbe_q_vector *);
895 int ixgbe_poll(struct napi_struct *napi, int budget);
896 int ethtool_ioctl(struct ifreq *ifr);
897 s32 ixgbe_reinit_fdir_tables_82599(struct ixgbe_hw *hw);
898 s32 ixgbe_init_fdir_signature_82599(struct ixgbe_hw *hw, u32 fdirctrl);
899 s32 ixgbe_init_fdir_perfect_82599(struct ixgbe_hw *hw, u32 fdirctrl);
900 s32 ixgbe_fdir_add_signature_filter_82599(struct ixgbe_hw *hw,
901                                           union ixgbe_atr_hash_dword input,
902                                           union ixgbe_atr_hash_dword common,
903                                           u8 queue);
904 s32 ixgbe_fdir_set_input_mask_82599(struct ixgbe_hw *hw,
905                                     union ixgbe_atr_input *input_mask);
906 s32 ixgbe_fdir_write_perfect_filter_82599(struct ixgbe_hw *hw,
907                                           union ixgbe_atr_input *input,
908                                           u16 soft_id, u8 queue);
909 s32 ixgbe_fdir_erase_perfect_filter_82599(struct ixgbe_hw *hw,
910                                           union ixgbe_atr_input *input,
911                                           u16 soft_id);
912 void ixgbe_atr_compute_perfect_hash_82599(union ixgbe_atr_input *input,
913                                           union ixgbe_atr_input *mask);
914 int ixgbe_update_ethtool_fdir_entry(struct ixgbe_adapter *adapter,
915                                     struct ixgbe_fdir_filter *input,
916                                     u16 sw_idx);
917 void ixgbe_set_rx_mode(struct net_device *netdev);
918 #ifdef CONFIG_IXGBE_DCB
919 void ixgbe_set_rx_drop_en(struct ixgbe_adapter *adapter);
920 #endif
921 int ixgbe_setup_tc(struct net_device *dev, u8 tc);
922 void ixgbe_tx_ctxtdesc(struct ixgbe_ring *, u32, u32, u32, u32);
923 void ixgbe_do_reset(struct net_device *netdev);
924 #ifdef CONFIG_IXGBE_HWMON
925 void ixgbe_sysfs_exit(struct ixgbe_adapter *adapter);
926 int ixgbe_sysfs_init(struct ixgbe_adapter *adapter);
927 #endif /* CONFIG_IXGBE_HWMON */
928 #ifdef IXGBE_FCOE
929 void ixgbe_configure_fcoe(struct ixgbe_adapter *adapter);
930 int ixgbe_fso(struct ixgbe_ring *tx_ring, struct ixgbe_tx_buffer *first,
931               u8 *hdr_len);
932 int ixgbe_fcoe_ddp(struct ixgbe_adapter *adapter,
933                    union ixgbe_adv_rx_desc *rx_desc, struct sk_buff *skb);
934 int ixgbe_fcoe_ddp_get(struct net_device *netdev, u16 xid,
935                        struct scatterlist *sgl, unsigned int sgc);
936 int ixgbe_fcoe_ddp_target(struct net_device *netdev, u16 xid,
937                           struct scatterlist *sgl, unsigned int sgc);
938 int ixgbe_fcoe_ddp_put(struct net_device *netdev, u16 xid);
939 int ixgbe_setup_fcoe_ddp_resources(struct ixgbe_adapter *adapter);
940 void ixgbe_free_fcoe_ddp_resources(struct ixgbe_adapter *adapter);
941 int ixgbe_fcoe_enable(struct net_device *netdev);
942 int ixgbe_fcoe_disable(struct net_device *netdev);
943 #ifdef CONFIG_IXGBE_DCB
944 u8 ixgbe_fcoe_getapp(struct ixgbe_adapter *adapter);
945 u8 ixgbe_fcoe_setapp(struct ixgbe_adapter *adapter, u8 up);
946 #endif /* CONFIG_IXGBE_DCB */
947 int ixgbe_fcoe_get_wwn(struct net_device *netdev, u64 *wwn, int type);
948 int ixgbe_fcoe_get_hbainfo(struct net_device *netdev,
949                            struct netdev_fcoe_hbainfo *info);
950 u8 ixgbe_fcoe_get_tc(struct ixgbe_adapter *adapter);
951 #endif /* IXGBE_FCOE */
952 #ifdef CONFIG_DEBUG_FS
953 void ixgbe_dbg_adapter_init(struct ixgbe_adapter *adapter);
954 void ixgbe_dbg_adapter_exit(struct ixgbe_adapter *adapter);
955 void ixgbe_dbg_init(void);
956 void ixgbe_dbg_exit(void);
957 #else
958 static inline void ixgbe_dbg_adapter_init(struct ixgbe_adapter *adapter) {}
959 static inline void ixgbe_dbg_adapter_exit(struct ixgbe_adapter *adapter) {}
960 static inline void ixgbe_dbg_init(void) {}
961 static inline void ixgbe_dbg_exit(void) {}
962 #endif /* CONFIG_DEBUG_FS */
963 static inline struct netdev_queue *txring_txq(const struct ixgbe_ring *ring)
964 {
965         return netdev_get_tx_queue(ring->netdev, ring->queue_index);
966 }
967
968 void ixgbe_ptp_init(struct ixgbe_adapter *adapter);
969 void ixgbe_ptp_suspend(struct ixgbe_adapter *adapter);
970 void ixgbe_ptp_stop(struct ixgbe_adapter *adapter);
971 void ixgbe_ptp_overflow_check(struct ixgbe_adapter *adapter);
972 void ixgbe_ptp_rx_hang(struct ixgbe_adapter *adapter);
973 void ixgbe_ptp_tx_hang(struct ixgbe_adapter *adapter);
974 void ixgbe_ptp_rx_pktstamp(struct ixgbe_q_vector *, struct sk_buff *);
975 void ixgbe_ptp_rx_rgtstamp(struct ixgbe_q_vector *, struct sk_buff *skb);
976 static inline void ixgbe_ptp_rx_hwtstamp(struct ixgbe_ring *rx_ring,
977                                          union ixgbe_adv_rx_desc *rx_desc,
978                                          struct sk_buff *skb)
979 {
980         if (unlikely(ixgbe_test_staterr(rx_desc, IXGBE_RXD_STAT_TSIP))) {
981                 ixgbe_ptp_rx_pktstamp(rx_ring->q_vector, skb);
982                 return;
983         }
984
985         if (unlikely(!ixgbe_test_staterr(rx_desc, IXGBE_RXDADV_STAT_TS)))
986                 return;
987
988         ixgbe_ptp_rx_rgtstamp(rx_ring->q_vector, skb);
989
990         /* Update the last_rx_timestamp timer in order to enable watchdog check
991          * for error case of latched timestamp on a dropped packet.
992          */
993         rx_ring->last_rx_timestamp = jiffies;
994 }
995
996 int ixgbe_ptp_set_ts_config(struct ixgbe_adapter *adapter, struct ifreq *ifr);
997 int ixgbe_ptp_get_ts_config(struct ixgbe_adapter *adapter, struct ifreq *ifr);
998 void ixgbe_ptp_start_cyclecounter(struct ixgbe_adapter *adapter);
999 void ixgbe_ptp_reset(struct ixgbe_adapter *adapter);
1000 void ixgbe_ptp_check_pps_event(struct ixgbe_adapter *adapter);
1001 #ifdef CONFIG_PCI_IOV
1002 void ixgbe_sriov_reinit(struct ixgbe_adapter *adapter);
1003 #endif
1004
1005 netdev_tx_t ixgbe_xmit_frame_ring(struct sk_buff *skb,
1006                                   struct ixgbe_adapter *adapter,
1007                                   struct ixgbe_ring *tx_ring);
1008 u32 ixgbe_rss_indir_tbl_entries(struct ixgbe_adapter *adapter);
1009 void ixgbe_store_key(struct ixgbe_adapter *adapter);
1010 void ixgbe_store_reta(struct ixgbe_adapter *adapter);
1011 s32 ixgbe_negotiate_fc(struct ixgbe_hw *hw, u32 adv_reg, u32 lp_reg,
1012                        u32 adv_sym, u32 adv_asm, u32 lp_sym, u32 lp_asm);
1013 #ifdef CONFIG_IXGBE_IPSEC
1014 void ixgbe_init_ipsec_offload(struct ixgbe_adapter *adapter);
1015 void ixgbe_stop_ipsec_offload(struct ixgbe_adapter *adapter);
1016 void ixgbe_ipsec_restore(struct ixgbe_adapter *adapter);
1017 void ixgbe_ipsec_rx(struct ixgbe_ring *rx_ring,
1018                     union ixgbe_adv_rx_desc *rx_desc,
1019                     struct sk_buff *skb);
1020 int ixgbe_ipsec_tx(struct ixgbe_ring *tx_ring, struct ixgbe_tx_buffer *first,
1021                    struct ixgbe_ipsec_tx_data *itd);
1022 void ixgbe_ipsec_vf_clear(struct ixgbe_adapter *adapter, u32 vf);
1023 int ixgbe_ipsec_vf_add_sa(struct ixgbe_adapter *adapter, u32 *mbuf, u32 vf);
1024 int ixgbe_ipsec_vf_del_sa(struct ixgbe_adapter *adapter, u32 *mbuf, u32 vf);
1025 #else
1026 static inline void ixgbe_init_ipsec_offload(struct ixgbe_adapter *adapter) { }
1027 static inline void ixgbe_stop_ipsec_offload(struct ixgbe_adapter *adapter) { }
1028 static inline void ixgbe_ipsec_restore(struct ixgbe_adapter *adapter) { }
1029 static inline void ixgbe_ipsec_rx(struct ixgbe_ring *rx_ring,
1030                                   union ixgbe_adv_rx_desc *rx_desc,
1031                                   struct sk_buff *skb) { }
1032 static inline int ixgbe_ipsec_tx(struct ixgbe_ring *tx_ring,
1033                                  struct ixgbe_tx_buffer *first,
1034                                  struct ixgbe_ipsec_tx_data *itd) { return 0; }
1035 static inline void ixgbe_ipsec_vf_clear(struct ixgbe_adapter *adapter,
1036                                         u32 vf) { }
1037 static inline int ixgbe_ipsec_vf_add_sa(struct ixgbe_adapter *adapter,
1038                                         u32 *mbuf, u32 vf) { return -EACCES; }
1039 static inline int ixgbe_ipsec_vf_del_sa(struct ixgbe_adapter *adapter,
1040                                         u32 *mbuf, u32 vf) { return -EACCES; }
1041 #endif /* CONFIG_IXGBE_IPSEC */
1042 #endif /* _IXGBE_H_ */