RDMA/hns: Support getting max QP number from firmware
[linux-2.6-microblaze.git] / drivers / infiniband / hw / hns / hns_roce_hw_v2.h
1 /*
2  * Copyright (c) 2016-2017 Hisilicon Limited.
3  *
4  * This software is available to you under a choice of one of two
5  * licenses.  You may choose to be licensed under the terms of the GNU
6  * General Public License (GPL) Version 2, available from the file
7  * COPYING in the main directory of this source tree, or the
8  * OpenIB.org BSD license below:
9  *
10  *     Redistribution and use in source and binary forms, with or
11  *     without modification, are permitted provided that the following
12  *     conditions are met:
13  *
14  *      - Redistributions of source code must retain the above
15  *        copyright notice, this list of conditions and the following
16  *        disclaimer.
17  *
18  *      - Redistributions in binary form must reproduce the above
19  *        copyright notice, this list of conditions and the following
20  *        disclaimer in the documentation and/or other materials
21  *        provided with the distribution.
22  *
23  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
24  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
25  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
26  * NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT HOLDERS
27  * BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN
28  * ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN
29  * CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN THE
30  * SOFTWARE.
31  */
32
33 #ifndef _HNS_ROCE_HW_V2_H
34 #define _HNS_ROCE_HW_V2_H
35
36 #include <linux/bitops.h>
37
38 #define HNS_ROCE_VF_QPC_BT_NUM                  256
39 #define HNS_ROCE_VF_SCCC_BT_NUM                 64
40 #define HNS_ROCE_VF_SRQC_BT_NUM                 64
41 #define HNS_ROCE_VF_CQC_BT_NUM                  64
42 #define HNS_ROCE_VF_MPT_BT_NUM                  64
43 #define HNS_ROCE_VF_SMAC_NUM                    32
44 #define HNS_ROCE_VF_SL_NUM                      8
45 #define HNS_ROCE_VF_GMV_BT_NUM                  256
46
47 #define HNS_ROCE_V2_MAX_QP_NUM                  0x1000
48 #define HNS_ROCE_V2_MAX_QPC_TIMER_NUM           0x200
49 #define HNS_ROCE_V2_MAX_WQE_NUM                 0x8000
50 #define HNS_ROCE_V2_MAX_SRQ                     0x100000
51 #define HNS_ROCE_V2_MAX_SRQ_WR                  0x8000
52 #define HNS_ROCE_V2_MAX_SRQ_SGE                 64
53 #define HNS_ROCE_V2_MAX_CQ_NUM                  0x100000
54 #define HNS_ROCE_V2_MAX_CQC_TIMER_NUM           0x100
55 #define HNS_ROCE_V2_MAX_SRQ_NUM                 0x100000
56 #define HNS_ROCE_V2_MAX_CQE_NUM                 0x400000
57 #define HNS_ROCE_V2_MAX_SRQWQE_NUM              0x8000
58 #define HNS_ROCE_V2_MAX_RQ_SGE_NUM              64
59 #define HNS_ROCE_V2_MAX_SQ_SGE_NUM              64
60 #define HNS_ROCE_V2_MAX_EXTEND_SGE_NUM          0x200000
61 #define HNS_ROCE_V2_MAX_SQ_INLINE               0x20
62 #define HNS_ROCE_V3_MAX_SQ_INLINE               0x400
63 #define HNS_ROCE_V2_MAX_RC_INL_INN_SZ           32
64 #define HNS_ROCE_V2_UAR_NUM                     256
65 #define HNS_ROCE_V2_PHY_UAR_NUM                 1
66 #define HNS_ROCE_V2_MAX_IRQ_NUM                 65
67 #define HNS_ROCE_V2_COMP_VEC_NUM                63
68 #define HNS_ROCE_V2_AEQE_VEC_NUM                1
69 #define HNS_ROCE_V2_ABNORMAL_VEC_NUM            1
70 #define HNS_ROCE_V2_MAX_MTPT_NUM                0x100000
71 #define HNS_ROCE_V2_MAX_MTT_SEGS                0x1000000
72 #define HNS_ROCE_V2_MAX_CQE_SEGS                0x1000000
73 #define HNS_ROCE_V2_MAX_SRQWQE_SEGS             0x1000000
74 #define HNS_ROCE_V2_MAX_IDX_SEGS                0x1000000
75 #define HNS_ROCE_V2_MAX_PD_NUM                  0x1000000
76 #define HNS_ROCE_V2_MAX_XRCD_NUM                0x1000000
77 #define HNS_ROCE_V2_RSV_XRCD_NUM                0
78 #define HNS_ROCE_V2_MAX_QP_INIT_RDMA            128
79 #define HNS_ROCE_V2_MAX_QP_DEST_RDMA            128
80 #define HNS_ROCE_V2_MAX_SQ_DESC_SZ              64
81 #define HNS_ROCE_V2_MAX_RQ_DESC_SZ              16
82 #define HNS_ROCE_V2_MAX_SRQ_DESC_SZ             64
83 #define HNS_ROCE_V2_IRRL_ENTRY_SZ               64
84 #define HNS_ROCE_V2_TRRL_ENTRY_SZ               48
85 #define HNS_ROCE_V2_EXT_ATOMIC_TRRL_ENTRY_SZ    100
86 #define HNS_ROCE_V2_CQC_ENTRY_SZ                64
87 #define HNS_ROCE_V2_SRQC_ENTRY_SZ               64
88 #define HNS_ROCE_V2_MTPT_ENTRY_SZ               64
89 #define HNS_ROCE_V2_MTT_ENTRY_SZ                64
90 #define HNS_ROCE_V2_IDX_ENTRY_SZ                4
91
92 #define HNS_ROCE_V2_SCCC_SZ                     32
93 #define HNS_ROCE_V3_SCCC_SZ                     64
94 #define HNS_ROCE_V3_GMV_ENTRY_SZ                32
95
96 #define HNS_ROCE_V2_EXT_LLM_ENTRY_SZ            8
97 #define HNS_ROCE_V2_EXT_LLM_MAX_DEPTH           4096
98
99 #define HNS_ROCE_V2_QPC_TIMER_ENTRY_SZ          PAGE_SIZE
100 #define HNS_ROCE_V2_CQC_TIMER_ENTRY_SZ          PAGE_SIZE
101 #define HNS_ROCE_V2_PAGE_SIZE_SUPPORTED         0xFFFFF000
102 #define HNS_ROCE_V2_MAX_INNER_MTPT_NUM          2
103 #define HNS_ROCE_INVALID_LKEY                   0x0
104 #define HNS_ROCE_INVALID_SGE_LENGTH             0x80000000
105 #define HNS_ROCE_CMQ_TX_TIMEOUT                 30000
106 #define HNS_ROCE_V2_UC_RC_SGE_NUM_IN_WQE        2
107 #define HNS_ROCE_V2_RSV_QPS                     8
108
109 #define HNS_ROCE_V2_HW_RST_TIMEOUT              1000
110 #define HNS_ROCE_V2_HW_RST_UNINT_DELAY          100
111
112 #define HNS_ROCE_V2_HW_RST_COMPLETION_WAIT      20
113
114 #define HNS_ROCE_CONTEXT_HOP_NUM                1
115 #define HNS_ROCE_SCCC_HOP_NUM                   1
116 #define HNS_ROCE_MTT_HOP_NUM                    1
117 #define HNS_ROCE_CQE_HOP_NUM                    1
118 #define HNS_ROCE_SRQWQE_HOP_NUM                 1
119 #define HNS_ROCE_PBL_HOP_NUM                    2
120 #define HNS_ROCE_EQE_HOP_NUM                    2
121 #define HNS_ROCE_IDX_HOP_NUM                    1
122 #define HNS_ROCE_SQWQE_HOP_NUM                  2
123 #define HNS_ROCE_EXT_SGE_HOP_NUM                1
124 #define HNS_ROCE_RQWQE_HOP_NUM                  2
125
126 #define HNS_ROCE_BA_PG_SZ_SUPPORTED_256K        6
127 #define HNS_ROCE_BA_PG_SZ_SUPPORTED_16K         2
128 #define HNS_ROCE_V2_GID_INDEX_NUM               16
129
130 #define HNS_ROCE_V2_TABLE_CHUNK_SIZE            (1 << 18)
131
132 #define HNS_ROCE_CMD_FLAG_IN_VALID_SHIFT        0
133 #define HNS_ROCE_CMD_FLAG_OUT_VALID_SHIFT       1
134 #define HNS_ROCE_CMD_FLAG_NEXT_SHIFT            2
135 #define HNS_ROCE_CMD_FLAG_WR_OR_RD_SHIFT        3
136 #define HNS_ROCE_CMD_FLAG_NO_INTR_SHIFT         4
137 #define HNS_ROCE_CMD_FLAG_ERR_INTR_SHIFT        5
138
139 #define HNS_ROCE_CMD_FLAG_IN            BIT(HNS_ROCE_CMD_FLAG_IN_VALID_SHIFT)
140 #define HNS_ROCE_CMD_FLAG_OUT           BIT(HNS_ROCE_CMD_FLAG_OUT_VALID_SHIFT)
141 #define HNS_ROCE_CMD_FLAG_NEXT          BIT(HNS_ROCE_CMD_FLAG_NEXT_SHIFT)
142 #define HNS_ROCE_CMD_FLAG_WR            BIT(HNS_ROCE_CMD_FLAG_WR_OR_RD_SHIFT)
143 #define HNS_ROCE_CMD_FLAG_NO_INTR       BIT(HNS_ROCE_CMD_FLAG_NO_INTR_SHIFT)
144 #define HNS_ROCE_CMD_FLAG_ERR_INTR      BIT(HNS_ROCE_CMD_FLAG_ERR_INTR_SHIFT)
145
146 #define HNS_ROCE_CMQ_DESC_NUM_S         3
147
148 #define HNS_ROCE_CMQ_SCC_CLR_DONE_CNT           5
149
150 #define HNS_ROCE_CONG_SIZE 64
151
152 #define check_whether_last_step(hop_num, step_idx) \
153         ((step_idx == 0 && hop_num == HNS_ROCE_HOP_NUM_0) || \
154         (step_idx == 1 && hop_num == 1) || \
155         (step_idx == 2 && hop_num == 2))
156 #define HNS_ICL_SWITCH_CMD_ROCEE_SEL_SHIFT      0
157 #define HNS_ICL_SWITCH_CMD_ROCEE_SEL    BIT(HNS_ICL_SWITCH_CMD_ROCEE_SEL_SHIFT)
158
159 #define CMD_CSQ_DESC_NUM                1024
160 #define CMD_CRQ_DESC_NUM                1024
161
162 enum {
163         NO_ARMED = 0x0,
164         REG_NXT_CEQE = 0x2,
165         REG_NXT_SE_CEQE = 0x3
166 };
167
168 #define V2_CQ_DB_REQ_NOT_SOL                    0
169 #define V2_CQ_DB_REQ_NOT                        1
170
171 #define V2_CQ_STATE_VALID                       1
172 #define V2_QKEY_VAL                             0x80010000
173
174 #define GID_LEN_V2                              16
175
176 #define HNS_ROCE_V2_CQE_QPN_MASK                0xfffff
177
178 enum {
179         HNS_ROCE_V2_WQE_OP_SEND                         = 0x0,
180         HNS_ROCE_V2_WQE_OP_SEND_WITH_INV                = 0x1,
181         HNS_ROCE_V2_WQE_OP_SEND_WITH_IMM                = 0x2,
182         HNS_ROCE_V2_WQE_OP_RDMA_WRITE                   = 0x3,
183         HNS_ROCE_V2_WQE_OP_RDMA_WRITE_WITH_IMM          = 0x4,
184         HNS_ROCE_V2_WQE_OP_RDMA_READ                    = 0x5,
185         HNS_ROCE_V2_WQE_OP_ATOM_CMP_AND_SWAP            = 0x6,
186         HNS_ROCE_V2_WQE_OP_ATOM_FETCH_AND_ADD           = 0x7,
187         HNS_ROCE_V2_WQE_OP_ATOM_MSK_CMP_AND_SWAP        = 0x8,
188         HNS_ROCE_V2_WQE_OP_ATOM_MSK_FETCH_AND_ADD       = 0x9,
189         HNS_ROCE_V2_WQE_OP_FAST_REG_PMR                 = 0xa,
190         HNS_ROCE_V2_WQE_OP_LOCAL_INV                    = 0xb,
191         HNS_ROCE_V2_WQE_OP_BIND_MW                      = 0xc,
192         HNS_ROCE_V2_WQE_OP_MASK                         = 0x1f,
193 };
194
195 enum {
196         /* rq operations */
197         HNS_ROCE_V2_OPCODE_RDMA_WRITE_IMM = 0x0,
198         HNS_ROCE_V2_OPCODE_SEND = 0x1,
199         HNS_ROCE_V2_OPCODE_SEND_WITH_IMM = 0x2,
200         HNS_ROCE_V2_OPCODE_SEND_WITH_INV = 0x3,
201 };
202
203 enum {
204         HNS_ROCE_V2_SQ_DB,
205         HNS_ROCE_V2_RQ_DB,
206         HNS_ROCE_V2_SRQ_DB,
207         HNS_ROCE_V2_CQ_DB,
208         HNS_ROCE_V2_CQ_DB_NOTIFY
209 };
210
211 enum {
212         HNS_ROCE_CQE_V2_SUCCESS                         = 0x00,
213         HNS_ROCE_CQE_V2_LOCAL_LENGTH_ERR                = 0x01,
214         HNS_ROCE_CQE_V2_LOCAL_QP_OP_ERR                 = 0x02,
215         HNS_ROCE_CQE_V2_LOCAL_PROT_ERR                  = 0x04,
216         HNS_ROCE_CQE_V2_WR_FLUSH_ERR                    = 0x05,
217         HNS_ROCE_CQE_V2_MW_BIND_ERR                     = 0x06,
218         HNS_ROCE_CQE_V2_BAD_RESP_ERR                    = 0x10,
219         HNS_ROCE_CQE_V2_LOCAL_ACCESS_ERR                = 0x11,
220         HNS_ROCE_CQE_V2_REMOTE_INVAL_REQ_ERR            = 0x12,
221         HNS_ROCE_CQE_V2_REMOTE_ACCESS_ERR               = 0x13,
222         HNS_ROCE_CQE_V2_REMOTE_OP_ERR                   = 0x14,
223         HNS_ROCE_CQE_V2_TRANSPORT_RETRY_EXC_ERR         = 0x15,
224         HNS_ROCE_CQE_V2_RNR_RETRY_EXC_ERR               = 0x16,
225         HNS_ROCE_CQE_V2_REMOTE_ABORT_ERR                = 0x22,
226         HNS_ROCE_CQE_V2_GENERAL_ERR                     = 0x23,
227
228         HNS_ROCE_V2_CQE_STATUS_MASK                     = 0xff,
229 };
230
231 /* CMQ command */
232 enum hns_roce_opcode_type {
233         HNS_QUERY_FW_VER                                = 0x0001,
234         HNS_ROCE_OPC_QUERY_HW_VER                       = 0x8000,
235         HNS_ROCE_OPC_CFG_GLOBAL_PARAM                   = 0x8001,
236         HNS_ROCE_OPC_ALLOC_PF_RES                       = 0x8004,
237         HNS_ROCE_OPC_QUERY_PF_RES                       = 0x8400,
238         HNS_ROCE_OPC_ALLOC_VF_RES                       = 0x8401,
239         HNS_ROCE_OPC_CFG_EXT_LLM                        = 0x8403,
240         HNS_ROCE_OPC_QUERY_PF_TIMER_RES                 = 0x8406,
241         HNS_ROCE_OPC_QUERY_FUNC_INFO                    = 0x8407,
242         HNS_ROCE_OPC_QUERY_PF_CAPS_NUM                  = 0x8408,
243         HNS_ROCE_OPC_CFG_ENTRY_SIZE                     = 0x8409,
244         HNS_ROCE_OPC_CFG_SGID_TB                        = 0x8500,
245         HNS_ROCE_OPC_CFG_SMAC_TB                        = 0x8501,
246         HNS_ROCE_OPC_POST_MB                            = 0x8504,
247         HNS_ROCE_OPC_QUERY_MB_ST                        = 0x8505,
248         HNS_ROCE_OPC_CFG_BT_ATTR                        = 0x8506,
249         HNS_ROCE_OPC_FUNC_CLEAR                         = 0x8508,
250         HNS_ROCE_OPC_CLR_SCCC                           = 0x8509,
251         HNS_ROCE_OPC_QUERY_SCCC                         = 0x850a,
252         HNS_ROCE_OPC_RESET_SCCC                         = 0x850b,
253         HNS_ROCE_OPC_QUERY_VF_RES                       = 0x850e,
254         HNS_ROCE_OPC_CFG_GMV_TBL                        = 0x850f,
255         HNS_ROCE_OPC_CFG_GMV_BT                         = 0x8510,
256         HNS_ROCE_OPC_EXT_CFG                            = 0x8512,
257         HNS_SWITCH_PARAMETER_CFG                        = 0x1033,
258 };
259
260 enum {
261         TYPE_CRQ,
262         TYPE_CSQ,
263 };
264
265 enum hns_roce_cmd_return_status {
266         CMD_EXEC_SUCCESS,
267         CMD_NO_AUTH,
268         CMD_NOT_EXIST,
269         CMD_CRQ_FULL,
270         CMD_NEXT_ERR,
271         CMD_NOT_EXEC,
272         CMD_PARA_ERR,
273         CMD_RESULT_ERR,
274         CMD_TIMEOUT,
275         CMD_HILINK_ERR,
276         CMD_INFO_ILLEGAL,
277         CMD_INVALID,
278         CMD_ROH_CHECK_FAIL,
279         CMD_OTHER_ERR = 0xff
280 };
281
282 enum hns_roce_sgid_type {
283         GID_TYPE_FLAG_ROCE_V1 = 0,
284         GID_TYPE_FLAG_ROCE_V2_IPV4,
285         GID_TYPE_FLAG_ROCE_V2_IPV6,
286 };
287
288 struct hns_roce_v2_cq_context {
289         __le32 byte_4_pg_ceqn;
290         __le32 byte_8_cqn;
291         __le32 cqe_cur_blk_addr;
292         __le32 byte_16_hop_addr;
293         __le32 cqe_nxt_blk_addr;
294         __le32 byte_24_pgsz_addr;
295         __le32 byte_28_cq_pi;
296         __le32 byte_32_cq_ci;
297         __le32 cqe_ba;
298         __le32 byte_40_cqe_ba;
299         __le32 byte_44_db_record;
300         __le32 db_record_addr;
301         __le32 byte_52_cqe_cnt;
302         __le32 byte_56_cqe_period_maxcnt;
303         __le32 cqe_report_timer;
304         __le32 byte_64_se_cqe_idx;
305 };
306
307 #define HNS_ROCE_V2_CQ_DEFAULT_BURST_NUM 0x0
308 #define HNS_ROCE_V2_CQ_DEFAULT_INTERVAL 0x0
309
310 #define V2_CQC_BYTE_4_CQ_ST_S 0
311 #define V2_CQC_BYTE_4_CQ_ST_M GENMASK(1, 0)
312
313 #define V2_CQC_BYTE_4_POLL_S 2
314
315 #define V2_CQC_BYTE_4_SE_S 3
316
317 #define V2_CQC_BYTE_4_OVER_IGNORE_S 4
318
319 #define V2_CQC_BYTE_4_COALESCE_S 5
320
321 #define V2_CQC_BYTE_4_ARM_ST_S 6
322 #define V2_CQC_BYTE_4_ARM_ST_M GENMASK(7, 6)
323
324 #define V2_CQC_BYTE_4_SHIFT_S 8
325 #define V2_CQC_BYTE_4_SHIFT_M GENMASK(12, 8)
326
327 #define V2_CQC_BYTE_4_CMD_SN_S 13
328 #define V2_CQC_BYTE_4_CMD_SN_M GENMASK(14, 13)
329
330 #define V2_CQC_BYTE_4_CEQN_S 15
331 #define V2_CQC_BYTE_4_CEQN_M GENMASK(23, 15)
332
333 #define V2_CQC_BYTE_4_PAGE_OFFSET_S 24
334 #define V2_CQC_BYTE_4_PAGE_OFFSET_M GENMASK(31, 24)
335
336 #define V2_CQC_BYTE_8_CQN_S 0
337 #define V2_CQC_BYTE_8_CQN_M GENMASK(23, 0)
338
339 #define V2_CQC_BYTE_8_CQE_SIZE_S 27
340 #define V2_CQC_BYTE_8_CQE_SIZE_M GENMASK(28, 27)
341
342 #define V2_CQC_BYTE_16_CQE_CUR_BLK_ADDR_S 0
343 #define V2_CQC_BYTE_16_CQE_CUR_BLK_ADDR_M GENMASK(19, 0)
344
345 #define V2_CQC_BYTE_16_CQE_HOP_NUM_S 30
346 #define V2_CQC_BYTE_16_CQE_HOP_NUM_M GENMASK(31, 30)
347
348 #define V2_CQC_BYTE_24_CQE_NXT_BLK_ADDR_S 0
349 #define V2_CQC_BYTE_24_CQE_NXT_BLK_ADDR_M GENMASK(19, 0)
350
351 #define V2_CQC_BYTE_24_CQE_BA_PG_SZ_S 24
352 #define V2_CQC_BYTE_24_CQE_BA_PG_SZ_M GENMASK(27, 24)
353
354 #define V2_CQC_BYTE_24_CQE_BUF_PG_SZ_S 28
355 #define V2_CQC_BYTE_24_CQE_BUF_PG_SZ_M GENMASK(31, 28)
356
357 #define V2_CQC_BYTE_28_CQ_PRODUCER_IDX_S 0
358 #define V2_CQC_BYTE_28_CQ_PRODUCER_IDX_M GENMASK(23, 0)
359
360 #define V2_CQC_BYTE_32_CQ_CONSUMER_IDX_S 0
361 #define V2_CQC_BYTE_32_CQ_CONSUMER_IDX_M GENMASK(23, 0)
362
363 #define V2_CQC_BYTE_40_CQE_BA_S 0
364 #define V2_CQC_BYTE_40_CQE_BA_M GENMASK(28, 0)
365
366 #define V2_CQC_BYTE_44_DB_RECORD_EN_S 0
367
368 #define V2_CQC_BYTE_44_DB_RECORD_ADDR_S 1
369 #define V2_CQC_BYTE_44_DB_RECORD_ADDR_M GENMASK(31, 1)
370
371 #define V2_CQC_BYTE_52_CQE_CNT_S 0
372 #define V2_CQC_BYTE_52_CQE_CNT_M GENMASK(23, 0)
373
374 #define V2_CQC_BYTE_56_CQ_MAX_CNT_S 0
375 #define V2_CQC_BYTE_56_CQ_MAX_CNT_M GENMASK(15, 0)
376
377 #define V2_CQC_BYTE_56_CQ_PERIOD_S 16
378 #define V2_CQC_BYTE_56_CQ_PERIOD_M GENMASK(31, 16)
379
380 #define V2_CQC_BYTE_64_SE_CQE_IDX_S 0
381 #define V2_CQC_BYTE_64_SE_CQE_IDX_M GENMASK(23, 0)
382
383 #define CQC_FIELD_LOC(h, l) FIELD_LOC(struct hns_roce_v2_cq_context, h, l)
384
385 #define CQC_STASH CQC_FIELD_LOC(63, 63)
386
387 struct hns_roce_srq_context {
388         __le32 byte_4_srqn_srqst;
389         __le32 byte_8_limit_wl;
390         __le32 byte_12_xrcd;
391         __le32 byte_16_pi_ci;
392         __le32 wqe_bt_ba;
393         __le32 byte_24_wqe_bt_ba;
394         __le32 byte_28_rqws_pd;
395         __le32 idx_bt_ba;
396         __le32 rsv_idx_bt_ba;
397         __le32 idx_cur_blk_addr;
398         __le32 byte_44_idxbufpgsz_addr;
399         __le32 idx_nxt_blk_addr;
400         __le32 rsv_idxnxtblkaddr;
401         __le32 byte_56_xrc_cqn;
402         __le32 db_record_addr_record_en;
403         __le32 db_record_addr;
404 };
405
406 #define SRQC_FIELD_LOC(h, l) FIELD_LOC(struct hns_roce_srq_context, h, l)
407
408 #define SRQC_SRQ_ST SRQC_FIELD_LOC(1, 0)
409 #define SRQC_WQE_HOP_NUM SRQC_FIELD_LOC(3, 2)
410 #define SRQC_SHIFT SRQC_FIELD_LOC(7, 4)
411 #define SRQC_SRQN SRQC_FIELD_LOC(31, 8)
412 #define SRQC_LIMIT_WL SRQC_FIELD_LOC(47, 32)
413 #define SRQC_RSV0 SRQC_FIELD_LOC(63, 48)
414 #define SRQC_XRCD SRQC_FIELD_LOC(87, 64)
415 #define SRQC_RSV1 SRQC_FIELD_LOC(95, 88)
416 #define SRQC_PRODUCER_IDX SRQC_FIELD_LOC(111, 96)
417 #define SRQC_CONSUMER_IDX SRQC_FIELD_LOC(127, 112)
418 #define SRQC_WQE_BT_BA_L SRQC_FIELD_LOC(159, 128)
419 #define SRQC_WQE_BT_BA_H SRQC_FIELD_LOC(188, 160)
420 #define SRQC_RSV2 SRQC_FIELD_LOC(190, 189)
421 #define SRQC_SRQ_TYPE SRQC_FIELD_LOC(191, 191)
422 #define SRQC_PD SRQC_FIELD_LOC(215, 192)
423 #define SRQC_RQWS SRQC_FIELD_LOC(219, 216)
424 #define SRQC_RSV3 SRQC_FIELD_LOC(223, 220)
425 #define SRQC_IDX_BT_BA_L SRQC_FIELD_LOC(255, 224)
426 #define SRQC_IDX_BT_BA_H SRQC_FIELD_LOC(284, 256)
427 #define SRQC_RSV4 SRQC_FIELD_LOC(287, 285)
428 #define SRQC_IDX_CUR_BLK_ADDR_L SRQC_FIELD_LOC(319, 288)
429 #define SRQC_IDX_CUR_BLK_ADDR_H SRQC_FIELD_LOC(339, 320)
430 #define SRQC_RSV5 SRQC_FIELD_LOC(341, 340)
431 #define SRQC_IDX_HOP_NUM SRQC_FIELD_LOC(343, 342)
432 #define SRQC_IDX_BA_PG_SZ SRQC_FIELD_LOC(347, 344)
433 #define SRQC_IDX_BUF_PG_SZ SRQC_FIELD_LOC(351, 348)
434 #define SRQC_IDX_NXT_BLK_ADDR_L SRQC_FIELD_LOC(383, 352)
435 #define SRQC_IDX_NXT_BLK_ADDR_H SRQC_FIELD_LOC(403, 384)
436 #define SRQC_RSV6 SRQC_FIELD_LOC(415, 404)
437 #define SRQC_XRC_CQN SRQC_FIELD_LOC(439, 416)
438 #define SRQC_WQE_BA_PG_SZ SRQC_FIELD_LOC(443, 440)
439 #define SRQC_WQE_BUF_PG_SZ SRQC_FIELD_LOC(447, 444)
440 #define SRQC_DB_RECORD_EN SRQC_FIELD_LOC(448, 448)
441 #define SRQC_DB_RECORD_ADDR_L SRQC_FIELD_LOC(479, 449)
442 #define SRQC_DB_RECORD_ADDR_H SRQC_FIELD_LOC(511, 480)
443
444 #define SRQC_BYTE_4_SRQ_ST_S 0
445 #define SRQC_BYTE_4_SRQ_ST_M GENMASK(1, 0)
446
447 #define SRQC_BYTE_4_SRQ_WQE_HOP_NUM_S 2
448 #define SRQC_BYTE_4_SRQ_WQE_HOP_NUM_M GENMASK(3, 2)
449
450 #define SRQC_BYTE_4_SRQ_SHIFT_S 4
451 #define SRQC_BYTE_4_SRQ_SHIFT_M GENMASK(7, 4)
452
453 #define SRQC_BYTE_4_SRQN_S 8
454 #define SRQC_BYTE_4_SRQN_M GENMASK(31, 8)
455
456 #define SRQC_BYTE_8_SRQ_LIMIT_WL_S 0
457 #define SRQC_BYTE_8_SRQ_LIMIT_WL_M GENMASK(15, 0)
458
459 #define SRQC_BYTE_12_SRQ_XRCD_S 0
460 #define SRQC_BYTE_12_SRQ_XRCD_M GENMASK(23, 0)
461
462 #define SRQC_BYTE_16_SRQ_PRODUCER_IDX_S 0
463 #define SRQC_BYTE_16_SRQ_PRODUCER_IDX_M GENMASK(15, 0)
464
465 #define SRQC_BYTE_16_SRQ_CONSUMER_IDX_S 0
466 #define SRQC_BYTE_16_SRQ_CONSUMER_IDX_M GENMASK(31, 16)
467
468 #define SRQC_BYTE_24_SRQ_WQE_BT_BA_S 0
469 #define SRQC_BYTE_24_SRQ_WQE_BT_BA_M GENMASK(28, 0)
470
471 #define SRQC_BYTE_28_PD_S 0
472 #define SRQC_BYTE_28_PD_M GENMASK(23, 0)
473
474 #define SRQC_BYTE_28_RQWS_S 24
475 #define SRQC_BYTE_28_RQWS_M GENMASK(27, 24)
476
477 #define SRQC_BYTE_36_SRQ_IDX_BT_BA_S 0
478 #define SRQC_BYTE_36_SRQ_IDX_BT_BA_M GENMASK(28, 0)
479
480 #define SRQC_BYTE_44_SRQ_IDX_CUR_BLK_ADDR_S 0
481 #define SRQC_BYTE_44_SRQ_IDX_CUR_BLK_ADDR_M GENMASK(19, 0)
482
483 #define SRQC_BYTE_44_SRQ_IDX_HOP_NUM_S 22
484 #define SRQC_BYTE_44_SRQ_IDX_HOP_NUM_M GENMASK(23, 22)
485
486 #define SRQC_BYTE_44_SRQ_IDX_BA_PG_SZ_S 24
487 #define SRQC_BYTE_44_SRQ_IDX_BA_PG_SZ_M GENMASK(27, 24)
488
489 #define SRQC_BYTE_44_SRQ_IDX_BUF_PG_SZ_S 28
490 #define SRQC_BYTE_44_SRQ_IDX_BUF_PG_SZ_M GENMASK(31, 28)
491
492 #define SRQC_BYTE_52_SRQ_IDX_NXT_BLK_ADDR_S 0
493 #define SRQC_BYTE_52_SRQ_IDX_NXT_BLK_ADDR_M GENMASK(19, 0)
494
495 #define SRQC_BYTE_56_SRQ_XRC_CQN_S 0
496 #define SRQC_BYTE_56_SRQ_XRC_CQN_M GENMASK(23, 0)
497
498 #define SRQC_BYTE_56_SRQ_WQE_BA_PG_SZ_S 24
499 #define SRQC_BYTE_56_SRQ_WQE_BA_PG_SZ_M GENMASK(27, 24)
500
501 #define SRQC_BYTE_56_SRQ_WQE_BUF_PG_SZ_S 28
502 #define SRQC_BYTE_56_SRQ_WQE_BUF_PG_SZ_M GENMASK(31, 28)
503
504 #define SRQC_BYTE_60_SRQ_RECORD_EN_S 0
505
506 #define SRQC_BYTE_60_SRQ_DB_RECORD_ADDR_S 1
507 #define SRQC_BYTE_60_SRQ_DB_RECORD_ADDR_M GENMASK(31, 1)
508
509 enum {
510         V2_MPT_ST_VALID = 0x1,
511         V2_MPT_ST_FREE  = 0x2,
512 };
513
514 enum hns_roce_v2_qp_state {
515         HNS_ROCE_QP_ST_RST,
516         HNS_ROCE_QP_ST_INIT,
517         HNS_ROCE_QP_ST_RTR,
518         HNS_ROCE_QP_ST_RTS,
519         HNS_ROCE_QP_ST_SQD,
520         HNS_ROCE_QP_ST_SQER,
521         HNS_ROCE_QP_ST_ERR,
522         HNS_ROCE_QP_ST_SQ_DRAINING,
523         HNS_ROCE_QP_NUM_ST
524 };
525
526 struct hns_roce_v2_qp_context_ex {
527         __le32 data[64];
528 };
529 struct hns_roce_v2_qp_context {
530         __le32 byte_4_sqpn_tst;
531         __le32 wqe_sge_ba;
532         __le32 byte_12_sq_hop;
533         __le32 byte_16_buf_ba_pg_sz;
534         __le32 byte_20_smac_sgid_idx;
535         __le32 byte_24_mtu_tc;
536         __le32 byte_28_at_fl;
537         u8 dgid[GID_LEN_V2];
538         __le32 dmac;
539         __le32 byte_52_udpspn_dmac;
540         __le32 byte_56_dqpn_err;
541         __le32 byte_60_qpst_tempid;
542         __le32 qkey_xrcd;
543         __le32 byte_68_rq_db;
544         __le32 rq_db_record_addr;
545         __le32 byte_76_srqn_op_en;
546         __le32 byte_80_rnr_rx_cqn;
547         __le32 byte_84_rq_ci_pi;
548         __le32 rq_cur_blk_addr;
549         __le32 byte_92_srq_info;
550         __le32 byte_96_rx_reqmsn;
551         __le32 rq_nxt_blk_addr;
552         __le32 byte_104_rq_sge;
553         __le32 byte_108_rx_reqepsn;
554         __le32 rq_rnr_timer;
555         __le32 rx_msg_len;
556         __le32 rx_rkey_pkt_info;
557         __le64 rx_va;
558         __le32 byte_132_trrl;
559         __le32 trrl_ba;
560         __le32 byte_140_raq;
561         __le32 byte_144_raq;
562         __le32 byte_148_raq;
563         __le32 byte_152_raq;
564         __le32 byte_156_raq;
565         __le32 byte_160_sq_ci_pi;
566         __le32 sq_cur_blk_addr;
567         __le32 byte_168_irrl_idx;
568         __le32 byte_172_sq_psn;
569         __le32 byte_176_msg_pktn;
570         __le32 sq_cur_sge_blk_addr;
571         __le32 byte_184_irrl_idx;
572         __le32 cur_sge_offset;
573         __le32 byte_192_ext_sge;
574         __le32 byte_196_sq_psn;
575         __le32 byte_200_sq_max;
576         __le32 irrl_ba;
577         __le32 byte_208_irrl;
578         __le32 byte_212_lsn;
579         __le32 sq_timer;
580         __le32 byte_220_retry_psn_msn;
581         __le32 byte_224_retry_msg;
582         __le32 rx_sq_cur_blk_addr;
583         __le32 byte_232_irrl_sge;
584         __le32 irrl_cur_sge_offset;
585         __le32 byte_240_irrl_tail;
586         __le32 byte_244_rnr_rxack;
587         __le32 byte_248_ack_psn;
588         __le32 byte_252_err_txcqn;
589         __le32 byte_256_sqflush_rqcqe;
590
591         struct hns_roce_v2_qp_context_ex ext;
592 };
593
594 #define QPC_FIELD_LOC(h, l) FIELD_LOC(struct hns_roce_v2_qp_context, h, l)
595
596 #define QPC_CONG_ALGO_TMPL_ID QPC_FIELD_LOC(455, 448)
597
598 #define V2_QPC_BYTE_4_TST_S 0
599 #define V2_QPC_BYTE_4_TST_M GENMASK(2, 0)
600
601 #define V2_QPC_BYTE_4_SGE_SHIFT_S 3
602 #define V2_QPC_BYTE_4_SGE_SHIFT_M GENMASK(7, 3)
603
604 #define V2_QPC_BYTE_4_SQPN_S 8
605 #define V2_QPC_BYTE_4_SQPN_M  GENMASK(31, 8)
606
607 #define V2_QPC_BYTE_12_WQE_SGE_BA_S 0
608 #define V2_QPC_BYTE_12_WQE_SGE_BA_M GENMASK(28, 0)
609
610 #define V2_QPC_BYTE_12_SQ_HOP_NUM_S 29
611 #define V2_QPC_BYTE_12_SQ_HOP_NUM_M GENMASK(30, 29)
612
613 #define V2_QPC_BYTE_12_RSVD_LKEY_EN_S 31
614
615 #define V2_QPC_BYTE_16_WQE_SGE_BA_PG_SZ_S 0
616 #define V2_QPC_BYTE_16_WQE_SGE_BA_PG_SZ_M GENMASK(3, 0)
617
618 #define V2_QPC_BYTE_16_WQE_SGE_BUF_PG_SZ_S 4
619 #define V2_QPC_BYTE_16_WQE_SGE_BUF_PG_SZ_M GENMASK(7, 4)
620
621 #define V2_QPC_BYTE_16_PD_S 8
622 #define V2_QPC_BYTE_16_PD_M GENMASK(31, 8)
623
624 #define V2_QPC_BYTE_20_RQ_HOP_NUM_S 0
625 #define V2_QPC_BYTE_20_RQ_HOP_NUM_M GENMASK(1, 0)
626
627 #define V2_QPC_BYTE_20_SGE_HOP_NUM_S 2
628 #define V2_QPC_BYTE_20_SGE_HOP_NUM_M GENMASK(3, 2)
629
630 #define V2_QPC_BYTE_20_RQWS_S 4
631 #define V2_QPC_BYTE_20_RQWS_M GENMASK(7, 4)
632
633 #define V2_QPC_BYTE_20_SQ_SHIFT_S 8
634 #define V2_QPC_BYTE_20_SQ_SHIFT_M GENMASK(11, 8)
635
636 #define V2_QPC_BYTE_20_RQ_SHIFT_S 12
637 #define V2_QPC_BYTE_20_RQ_SHIFT_M GENMASK(15, 12)
638
639 #define V2_QPC_BYTE_20_SGID_IDX_S 16
640 #define V2_QPC_BYTE_20_SGID_IDX_M GENMASK(23, 16)
641
642 #define V2_QPC_BYTE_20_SMAC_IDX_S 24
643 #define V2_QPC_BYTE_20_SMAC_IDX_M GENMASK(31, 24)
644
645 #define V2_QPC_BYTE_24_HOP_LIMIT_S 0
646 #define V2_QPC_BYTE_24_HOP_LIMIT_M GENMASK(7, 0)
647
648 #define V2_QPC_BYTE_24_TC_S 8
649 #define V2_QPC_BYTE_24_TC_M GENMASK(15, 8)
650
651 #define V2_QPC_BYTE_24_VLAN_ID_S 16
652 #define V2_QPC_BYTE_24_VLAN_ID_M GENMASK(27, 16)
653
654 #define V2_QPC_BYTE_24_MTU_S 28
655 #define V2_QPC_BYTE_24_MTU_M GENMASK(31, 28)
656
657 #define V2_QPC_BYTE_28_FL_S 0
658 #define V2_QPC_BYTE_28_FL_M GENMASK(19, 0)
659
660 #define V2_QPC_BYTE_28_SL_S 20
661 #define V2_QPC_BYTE_28_SL_M GENMASK(23, 20)
662
663 #define V2_QPC_BYTE_28_CNP_TX_FLAG_S 24
664
665 #define V2_QPC_BYTE_28_CE_FLAG_S 25
666
667 #define V2_QPC_BYTE_28_LBI_S 26
668
669 #define V2_QPC_BYTE_28_AT_S 27
670 #define V2_QPC_BYTE_28_AT_M GENMASK(31, 27)
671
672 #define V2_QPC_BYTE_52_DMAC_S 0
673 #define V2_QPC_BYTE_52_DMAC_M GENMASK(15, 0)
674
675 #define V2_QPC_BYTE_52_UDPSPN_S 16
676 #define V2_QPC_BYTE_52_UDPSPN_M GENMASK(31, 16)
677
678 #define V2_QPC_BYTE_56_DQPN_S 0
679 #define V2_QPC_BYTE_56_DQPN_M GENMASK(23, 0)
680
681 #define V2_QPC_BYTE_56_SQ_TX_ERR_S 24
682 #define V2_QPC_BYTE_56_SQ_RX_ERR_S 25
683 #define V2_QPC_BYTE_56_RQ_TX_ERR_S 26
684 #define V2_QPC_BYTE_56_RQ_RX_ERR_S 27
685
686 #define V2_QPC_BYTE_56_LP_PKTN_INI_S 28
687 #define V2_QPC_BYTE_56_LP_PKTN_INI_M GENMASK(31, 28)
688
689 #define V2_QPC_BYTE_60_SCC_TOKEN_S 8
690 #define V2_QPC_BYTE_60_SCC_TOKEN_M GENMASK(26, 8)
691
692 #define V2_QPC_BYTE_60_SQ_DB_DOING_S 27
693
694 #define V2_QPC_BYTE_60_RQ_DB_DOING_S 28
695
696 #define V2_QPC_BYTE_60_QP_ST_S 29
697 #define V2_QPC_BYTE_60_QP_ST_M GENMASK(31, 29)
698
699 #define V2_QPC_BYTE_68_RQ_RECORD_EN_S 0
700
701 #define V2_QPC_BYTE_68_RQ_DB_RECORD_ADDR_S 1
702 #define V2_QPC_BYTE_68_RQ_DB_RECORD_ADDR_M GENMASK(31, 1)
703
704 #define V2_QPC_BYTE_76_SRQN_S 0
705 #define V2_QPC_BYTE_76_SRQN_M GENMASK(23, 0)
706
707 #define V2_QPC_BYTE_76_SRQ_EN_S 24
708
709 #define V2_QPC_BYTE_76_RRE_S 25
710
711 #define V2_QPC_BYTE_76_RWE_S 26
712
713 #define V2_QPC_BYTE_76_ATE_S 27
714
715 #define V2_QPC_BYTE_76_RQIE_S 28
716 #define V2_QPC_BYTE_76_EXT_ATE_S 29
717 #define V2_QPC_BYTE_76_RQ_VLAN_EN_S 30
718 #define V2_QPC_BYTE_80_RX_CQN_S 0
719 #define V2_QPC_BYTE_80_RX_CQN_M GENMASK(23, 0)
720
721 #define V2_QPC_BYTE_80_XRC_QP_TYPE_S 24
722
723 #define V2_QPC_BYTE_80_MIN_RNR_TIME_S 27
724 #define V2_QPC_BYTE_80_MIN_RNR_TIME_M GENMASK(31, 27)
725
726 #define V2_QPC_BYTE_84_RQ_PRODUCER_IDX_S 0
727 #define V2_QPC_BYTE_84_RQ_PRODUCER_IDX_M GENMASK(15, 0)
728
729 #define V2_QPC_BYTE_84_RQ_CONSUMER_IDX_S 16
730 #define V2_QPC_BYTE_84_RQ_CONSUMER_IDX_M GENMASK(31, 16)
731
732 #define V2_QPC_BYTE_92_RQ_CUR_BLK_ADDR_S 0
733 #define V2_QPC_BYTE_92_RQ_CUR_BLK_ADDR_M GENMASK(19, 0)
734
735 #define V2_QPC_BYTE_92_SRQ_INFO_S 20
736 #define V2_QPC_BYTE_92_SRQ_INFO_M GENMASK(31, 20)
737
738 #define V2_QPC_BYTE_96_RX_REQ_MSN_S 0
739 #define V2_QPC_BYTE_96_RX_REQ_MSN_M GENMASK(23, 0)
740
741 #define V2_QPC_BYTE_104_RQ_NXT_BLK_ADDR_S 0
742 #define V2_QPC_BYTE_104_RQ_NXT_BLK_ADDR_M GENMASK(19, 0)
743
744 #define V2_QPC_BYTE_104_RQ_CUR_WQE_SGE_NUM_S 24
745 #define V2_QPC_BYTE_104_RQ_CUR_WQE_SGE_NUM_M GENMASK(31, 24)
746
747 #define V2_QPC_BYTE_108_INV_CREDIT_S 0
748
749 #define V2_QPC_BYTE_108_RX_REQ_PSN_ERR_S 3
750
751 #define V2_QPC_BYTE_108_RX_REQ_LAST_OPTYPE_S 4
752 #define V2_QPC_BYTE_108_RX_REQ_LAST_OPTYPE_M GENMASK(6, 4)
753
754 #define V2_QPC_BYTE_108_RX_REQ_RNR_S 7
755
756 #define V2_QPC_BYTE_108_RX_REQ_EPSN_S 8
757 #define V2_QPC_BYTE_108_RX_REQ_EPSN_M GENMASK(31, 8)
758
759 #define V2_QPC_BYTE_132_TRRL_HEAD_MAX_S 0
760 #define V2_QPC_BYTE_132_TRRL_HEAD_MAX_M GENMASK(7, 0)
761
762 #define V2_QPC_BYTE_132_TRRL_TAIL_MAX_S 8
763 #define V2_QPC_BYTE_132_TRRL_TAIL_MAX_M GENMASK(15, 8)
764
765 #define V2_QPC_BYTE_132_TRRL_BA_S 16
766 #define V2_QPC_BYTE_132_TRRL_BA_M GENMASK(31, 16)
767
768 #define V2_QPC_BYTE_140_TRRL_BA_S 0
769 #define V2_QPC_BYTE_140_TRRL_BA_M GENMASK(11, 0)
770
771 #define V2_QPC_BYTE_140_RR_MAX_S 12
772 #define V2_QPC_BYTE_140_RR_MAX_M GENMASK(14, 12)
773
774 #define V2_QPC_BYTE_140_RQ_RTY_WAIT_DO_S 15
775
776 #define V2_QPC_BYTE_140_RAQ_TRRL_HEAD_S 16
777 #define V2_QPC_BYTE_140_RAQ_TRRL_HEAD_M GENMASK(23, 16)
778
779 #define V2_QPC_BYTE_140_RAQ_TRRL_TAIL_S 24
780 #define V2_QPC_BYTE_140_RAQ_TRRL_TAIL_M GENMASK(31, 24)
781
782 #define V2_QPC_BYTE_144_RAQ_RTY_INI_PSN_S 0
783 #define V2_QPC_BYTE_144_RAQ_RTY_INI_PSN_M GENMASK(23, 0)
784
785 #define V2_QPC_BYTE_144_RAQ_CREDIT_S 25
786 #define V2_QPC_BYTE_144_RAQ_CREDIT_M GENMASK(29, 25)
787
788 #define V2_QPC_BYTE_144_RESP_RTY_FLG_S 31
789
790 #define V2_QPC_BYTE_148_RQ_MSN_S 0
791 #define V2_QPC_BYTE_148_RQ_MSN_M GENMASK(23, 0)
792
793 #define V2_QPC_BYTE_148_RAQ_SYNDROME_S 24
794 #define V2_QPC_BYTE_148_RAQ_SYNDROME_M GENMASK(31, 24)
795
796 #define V2_QPC_BYTE_152_RAQ_PSN_S 0
797 #define V2_QPC_BYTE_152_RAQ_PSN_M GENMASK(23, 0)
798
799 #define V2_QPC_BYTE_152_RAQ_TRRL_RTY_HEAD_S 24
800 #define V2_QPC_BYTE_152_RAQ_TRRL_RTY_HEAD_M GENMASK(31, 24)
801
802 #define V2_QPC_BYTE_156_RAQ_USE_PKTN_S 0
803 #define V2_QPC_BYTE_156_RAQ_USE_PKTN_M GENMASK(23, 0)
804
805 #define V2_QPC_BYTE_160_SQ_PRODUCER_IDX_S 0
806 #define V2_QPC_BYTE_160_SQ_PRODUCER_IDX_M GENMASK(15, 0)
807
808 #define V2_QPC_BYTE_160_SQ_CONSUMER_IDX_S 16
809 #define V2_QPC_BYTE_160_SQ_CONSUMER_IDX_M GENMASK(31, 16)
810
811 #define V2_QPC_BYTE_168_SQ_CUR_BLK_ADDR_S 0
812 #define V2_QPC_BYTE_168_SQ_CUR_BLK_ADDR_M GENMASK(19, 0)
813
814 #define V2_QPC_BYTE_168_MSG_RTY_LP_FLG_S 20
815
816 #define V2_QPC_BYTE_168_SQ_INVLD_FLG_S 21
817
818 #define V2_QPC_BYTE_168_LP_SGEN_INI_S 22
819 #define V2_QPC_BYTE_168_LP_SGEN_INI_M GENMASK(23, 22)
820
821 #define V2_QPC_BYTE_168_SQ_VLAN_EN_S 24
822 #define V2_QPC_BYTE_168_POLL_DB_WAIT_DO_S 25
823 #define V2_QPC_BYTE_168_SCC_TOKEN_FORBID_SQ_DEQ_S 26
824 #define V2_QPC_BYTE_168_WAIT_ACK_TIMEOUT_S 27
825 #define V2_QPC_BYTE_168_IRRL_IDX_LSB_S 28
826 #define V2_QPC_BYTE_168_IRRL_IDX_LSB_M GENMASK(31, 28)
827
828 #define V2_QPC_BYTE_172_ACK_REQ_FREQ_S 0
829 #define V2_QPC_BYTE_172_ACK_REQ_FREQ_M GENMASK(5, 0)
830
831 #define V2_QPC_BYTE_172_MSG_RNR_FLG_S 6
832
833 #define V2_QPC_BYTE_172_FRE_S 7
834
835 #define V2_QPC_BYTE_172_SQ_CUR_PSN_S 8
836 #define V2_QPC_BYTE_172_SQ_CUR_PSN_M GENMASK(31, 8)
837
838 #define V2_QPC_BYTE_176_MSG_USE_PKTN_S 0
839 #define V2_QPC_BYTE_176_MSG_USE_PKTN_M GENMASK(23, 0)
840
841 #define V2_QPC_BYTE_176_IRRL_HEAD_PRE_S 24
842 #define V2_QPC_BYTE_176_IRRL_HEAD_PRE_M GENMASK(31, 24)
843
844 #define V2_QPC_BYTE_184_SQ_CUR_SGE_BLK_ADDR_S 0
845 #define V2_QPC_BYTE_184_SQ_CUR_SGE_BLK_ADDR_M GENMASK(19, 0)
846
847 #define V2_QPC_BYTE_184_IRRL_IDX_MSB_S 20
848 #define V2_QPC_BYTE_184_IRRL_IDX_MSB_M GENMASK(31, 20)
849
850 #define V2_QPC_BYTE_192_CUR_SGE_IDX_S 0
851 #define V2_QPC_BYTE_192_CUR_SGE_IDX_M GENMASK(23, 0)
852
853 #define V2_QPC_BYTE_192_EXT_SGE_NUM_LEFT_S 24
854 #define V2_QPC_BYTE_192_EXT_SGE_NUM_LEFT_M GENMASK(31, 24)
855
856 #define V2_QPC_BYTE_196_IRRL_HEAD_S 0
857 #define V2_QPC_BYTE_196_IRRL_HEAD_M GENMASK(7, 0)
858
859 #define V2_QPC_BYTE_196_SQ_MAX_PSN_S 8
860 #define V2_QPC_BYTE_196_SQ_MAX_PSN_M GENMASK(31, 8)
861
862 #define V2_QPC_BYTE_200_SQ_MAX_IDX_S 0
863 #define V2_QPC_BYTE_200_SQ_MAX_IDX_M GENMASK(15, 0)
864
865 #define V2_QPC_BYTE_200_LCL_OPERATED_CNT_S 16
866 #define V2_QPC_BYTE_200_LCL_OPERATED_CNT_M GENMASK(31, 16)
867
868 #define V2_QPC_BYTE_208_IRRL_BA_S 0
869 #define V2_QPC_BYTE_208_IRRL_BA_M GENMASK(25, 0)
870
871 #define V2_QPC_BYTE_208_PKT_RNR_FLG_S 26
872
873 #define V2_QPC_BYTE_208_PKT_RTY_FLG_S 27
874
875 #define V2_QPC_BYTE_208_RMT_E2E_S 28
876
877 #define V2_QPC_BYTE_208_SR_MAX_S 29
878 #define V2_QPC_BYTE_208_SR_MAX_M GENMASK(31, 29)
879
880 #define V2_QPC_BYTE_212_LSN_S 0
881 #define V2_QPC_BYTE_212_LSN_M GENMASK(23, 0)
882
883 #define V2_QPC_BYTE_212_RETRY_NUM_INIT_S 24
884 #define V2_QPC_BYTE_212_RETRY_NUM_INIT_M GENMASK(26, 24)
885
886 #define V2_QPC_BYTE_212_CHECK_FLG_S 27
887 #define V2_QPC_BYTE_212_CHECK_FLG_M GENMASK(28, 27)
888
889 #define V2_QPC_BYTE_212_RETRY_CNT_S 29
890 #define V2_QPC_BYTE_212_RETRY_CNT_M GENMASK(31, 29)
891
892 #define V2_QPC_BYTE_220_RETRY_MSG_MSN_S 0
893 #define V2_QPC_BYTE_220_RETRY_MSG_MSN_M GENMASK(15, 0)
894
895 #define V2_QPC_BYTE_220_RETRY_MSG_PSN_S 16
896 #define V2_QPC_BYTE_220_RETRY_MSG_PSN_M GENMASK(31, 16)
897
898 #define V2_QPC_BYTE_224_RETRY_MSG_PSN_S 0
899 #define V2_QPC_BYTE_224_RETRY_MSG_PSN_M GENMASK(7, 0)
900
901 #define V2_QPC_BYTE_224_RETRY_MSG_FPKT_PSN_S 8
902 #define V2_QPC_BYTE_224_RETRY_MSG_FPKT_PSN_M GENMASK(31, 8)
903
904 #define V2_QPC_BYTE_232_RX_SQ_CUR_BLK_ADDR_S 0
905 #define V2_QPC_BYTE_232_RX_SQ_CUR_BLK_ADDR_M GENMASK(19, 0)
906
907 #define V2_QPC_BYTE_232_IRRL_SGE_IDX_S 20
908 #define V2_QPC_BYTE_232_IRRL_SGE_IDX_M GENMASK(28, 20)
909
910 #define V2_QPC_BYTE_232_SO_LP_VLD_S 29
911 #define V2_QPC_BYTE_232_FENCE_LP_VLD_S 30
912 #define V2_QPC_BYTE_232_IRRL_LP_VLD_S 31
913
914 #define V2_QPC_BYTE_240_IRRL_TAIL_REAL_S 0
915 #define V2_QPC_BYTE_240_IRRL_TAIL_REAL_M GENMASK(7, 0)
916
917 #define V2_QPC_BYTE_240_IRRL_TAIL_RD_S 8
918 #define V2_QPC_BYTE_240_IRRL_TAIL_RD_M GENMASK(15, 8)
919
920 #define V2_QPC_BYTE_240_RX_ACK_MSN_S 16
921 #define V2_QPC_BYTE_240_RX_ACK_MSN_M GENMASK(31, 16)
922
923 #define V2_QPC_BYTE_244_RX_ACK_EPSN_S 0
924 #define V2_QPC_BYTE_244_RX_ACK_EPSN_M GENMASK(23, 0)
925
926 #define V2_QPC_BYTE_244_RNR_NUM_INIT_S 24
927 #define V2_QPC_BYTE_244_RNR_NUM_INIT_M GENMASK(26, 24)
928
929 #define V2_QPC_BYTE_244_RNR_CNT_S 27
930 #define V2_QPC_BYTE_244_RNR_CNT_M GENMASK(29, 27)
931
932 #define V2_QPC_BYTE_244_LCL_OP_FLG_S 30
933 #define V2_QPC_BYTE_244_IRRL_RD_FLG_S 31
934
935 #define V2_QPC_BYTE_248_IRRL_PSN_S 0
936 #define V2_QPC_BYTE_248_IRRL_PSN_M GENMASK(23, 0)
937
938 #define V2_QPC_BYTE_248_ACK_PSN_ERR_S 24
939
940 #define V2_QPC_BYTE_248_ACK_LAST_OPTYPE_S 25
941 #define V2_QPC_BYTE_248_ACK_LAST_OPTYPE_M GENMASK(26, 25)
942
943 #define V2_QPC_BYTE_248_IRRL_PSN_VLD_S 27
944
945 #define V2_QPC_BYTE_248_RNR_RETRY_FLAG_S 28
946
947 #define V2_QPC_BYTE_248_CQ_ERR_IND_S 31
948
949 #define V2_QPC_BYTE_252_TX_CQN_S 0
950 #define V2_QPC_BYTE_252_TX_CQN_M GENMASK(23, 0)
951
952 #define V2_QPC_BYTE_252_SIG_TYPE_S 24
953
954 #define V2_QPC_BYTE_252_ERR_TYPE_S 25
955 #define V2_QPC_BYTE_252_ERR_TYPE_M GENMASK(31, 25)
956
957 #define V2_QPC_BYTE_256_RQ_CQE_IDX_S 0
958 #define V2_QPC_BYTE_256_RQ_CQE_IDX_M GENMASK(15, 0)
959
960 #define V2_QPC_BYTE_256_SQ_FLUSH_IDX_S 16
961 #define V2_QPC_BYTE_256_SQ_FLUSH_IDX_M GENMASK(31, 16)
962
963 #define QPCEX_FIELD_LOC(h, l) FIELD_LOC(struct hns_roce_v2_qp_context_ex, h, l)
964
965 #define QPCEX_CONG_ALG_SEL QPCEX_FIELD_LOC(0, 0)
966 #define QPCEX_CONG_ALG_SUB_SEL QPCEX_FIELD_LOC(1, 1)
967 #define QPCEX_DIP_CTX_IDX_VLD QPCEX_FIELD_LOC(2, 2)
968 #define QPCEX_DIP_CTX_IDX QPCEX_FIELD_LOC(22, 3)
969 #define QPCEX_STASH QPCEX_FIELD_LOC(82, 82)
970
971 #define V2_QP_RWE_S 1 /* rdma write enable */
972 #define V2_QP_RRE_S 2 /* rdma read enable */
973 #define V2_QP_ATE_S 3 /* rdma atomic enable */
974
975 struct hns_roce_v2_cqe {
976         __le32  byte_4;
977         union {
978                 __le32 rkey;
979                 __le32 immtdata;
980         };
981         __le32  byte_12;
982         __le32  byte_16;
983         __le32  byte_cnt;
984         u8      smac[4];
985         __le32  byte_28;
986         __le32  byte_32;
987         __le32  rsv[8];
988 };
989
990 #define V2_CQE_BYTE_4_OPCODE_S 0
991 #define V2_CQE_BYTE_4_OPCODE_M GENMASK(4, 0)
992
993 #define V2_CQE_BYTE_4_RQ_INLINE_S 5
994
995 #define V2_CQE_BYTE_4_S_R_S 6
996
997 #define V2_CQE_BYTE_4_OWNER_S 7
998
999 #define V2_CQE_BYTE_4_STATUS_S 8
1000 #define V2_CQE_BYTE_4_STATUS_M GENMASK(15, 8)
1001
1002 #define V2_CQE_BYTE_4_WQE_INDX_S 16
1003 #define V2_CQE_BYTE_4_WQE_INDX_M GENMASK(31, 16)
1004
1005 #define V2_CQE_BYTE_12_XRC_SRQN_S 0
1006 #define V2_CQE_BYTE_12_XRC_SRQN_M GENMASK(23, 0)
1007
1008 #define V2_CQE_BYTE_16_LCL_QPN_S 0
1009 #define V2_CQE_BYTE_16_LCL_QPN_M GENMASK(23, 0)
1010
1011 #define V2_CQE_BYTE_16_SUB_STATUS_S 24
1012 #define V2_CQE_BYTE_16_SUB_STATUS_M GENMASK(31, 24)
1013
1014 #define V2_CQE_BYTE_28_SMAC_4_S 0
1015 #define V2_CQE_BYTE_28_SMAC_4_M GENMASK(7, 0)
1016
1017 #define V2_CQE_BYTE_28_SMAC_5_S 8
1018 #define V2_CQE_BYTE_28_SMAC_5_M GENMASK(15, 8)
1019
1020 #define V2_CQE_BYTE_28_PORT_TYPE_S 16
1021 #define V2_CQE_BYTE_28_PORT_TYPE_M GENMASK(17, 16)
1022
1023 #define V2_CQE_BYTE_28_VID_S 18
1024 #define V2_CQE_BYTE_28_VID_M GENMASK(29, 18)
1025
1026 #define V2_CQE_BYTE_28_VID_VLD_S 30
1027
1028 #define V2_CQE_BYTE_32_RMT_QPN_S 0
1029 #define V2_CQE_BYTE_32_RMT_QPN_M GENMASK(23, 0)
1030
1031 #define V2_CQE_BYTE_32_SL_S 24
1032 #define V2_CQE_BYTE_32_SL_M GENMASK(26, 24)
1033
1034 #define V2_CQE_BYTE_32_PORTN_S 27
1035 #define V2_CQE_BYTE_32_PORTN_M GENMASK(29, 27)
1036
1037 #define V2_CQE_BYTE_32_GRH_S 30
1038
1039 #define V2_CQE_BYTE_32_LPK_S 31
1040
1041 struct hns_roce_v2_mpt_entry {
1042         __le32  byte_4_pd_hop_st;
1043         __le32  byte_8_mw_cnt_en;
1044         __le32  byte_12_mw_pa;
1045         __le32  bound_lkey;
1046         __le32  len_l;
1047         __le32  len_h;
1048         __le32  lkey;
1049         __le32  va_l;
1050         __le32  va_h;
1051         __le32  pbl_size;
1052         __le32  pbl_ba_l;
1053         __le32  byte_48_mode_ba;
1054         __le32  pa0_l;
1055         __le32  byte_56_pa0_h;
1056         __le32  pa1_l;
1057         __le32  byte_64_buf_pa1;
1058 };
1059
1060 #define MPT_FIELD_LOC(h, l) FIELD_LOC(struct hns_roce_v2_mpt_entry, h, l)
1061
1062 #define MPT_ST MPT_FIELD_LOC(1, 0)
1063 #define MPT_PBL_HOP_NUM MPT_FIELD_LOC(3, 2)
1064 #define MPT_PBL_BA_PG_SZ MPT_FIELD_LOC(7, 4)
1065 #define MPT_PD MPT_FIELD_LOC(31, 8)
1066 #define MPT_RA_EN MPT_FIELD_LOC(32, 32)
1067 #define MPT_R_INV_EN MPT_FIELD_LOC(33, 33)
1068 #define MPT_L_INV_EN MPT_FIELD_LOC(34, 34)
1069 #define MPT_BIND_EN MPT_FIELD_LOC(35, 35)
1070 #define MPT_ATOMIC_EN MPT_FIELD_LOC(36, 36)
1071 #define MPT_RR_EN MPT_FIELD_LOC(37, 37)
1072 #define MPT_RW_EN MPT_FIELD_LOC(38, 38)
1073 #define MPT_LW_EN MPT_FIELD_LOC(39, 39)
1074 #define MPT_MW_CNT MPT_FIELD_LOC(63, 40)
1075 #define MPT_FRE MPT_FIELD_LOC(64, 64)
1076 #define MPT_PA MPT_FIELD_LOC(65, 65)
1077 #define MPT_ZBVA MPT_FIELD_LOC(66, 66)
1078 #define MPT_SHARE MPT_FIELD_LOC(67, 67)
1079 #define MPT_MR_MW MPT_FIELD_LOC(68, 68)
1080 #define MPT_BPD MPT_FIELD_LOC(69, 69)
1081 #define MPT_BQP MPT_FIELD_LOC(70, 70)
1082 #define MPT_INNER_PA_VLD MPT_FIELD_LOC(71, 71)
1083 #define MPT_MW_BIND_QPN MPT_FIELD_LOC(95, 72)
1084 #define MPT_BOUND_LKEY MPT_FIELD_LOC(127, 96)
1085 #define MPT_LEN MPT_FIELD_LOC(191, 128)
1086 #define MPT_LKEY MPT_FIELD_LOC(223, 192)
1087 #define MPT_VA MPT_FIELD_LOC(287, 224)
1088 #define MPT_PBL_SIZE MPT_FIELD_LOC(319, 288)
1089 #define MPT_PBL_BA MPT_FIELD_LOC(380, 320)
1090 #define MPT_BLK_MODE MPT_FIELD_LOC(381, 381)
1091 #define MPT_RSV0 MPT_FIELD_LOC(383, 382)
1092 #define MPT_PA0 MPT_FIELD_LOC(441, 384)
1093 #define MPT_BOUND_VA MPT_FIELD_LOC(447, 442)
1094 #define MPT_PA1 MPT_FIELD_LOC(505, 448)
1095 #define MPT_PERSIST_EN MPT_FIELD_LOC(506, 506)
1096 #define MPT_RSV2 MPT_FIELD_LOC(507, 507)
1097 #define MPT_PBL_BUF_PG_SZ MPT_FIELD_LOC(511, 508)
1098
1099 #define V2_MPT_BYTE_4_MPT_ST_S 0
1100 #define V2_MPT_BYTE_4_MPT_ST_M GENMASK(1, 0)
1101
1102 #define V2_MPT_BYTE_4_PBL_HOP_NUM_S 2
1103 #define V2_MPT_BYTE_4_PBL_HOP_NUM_M GENMASK(3, 2)
1104
1105 #define V2_MPT_BYTE_4_PBL_BA_PG_SZ_S 4
1106 #define V2_MPT_BYTE_4_PBL_BA_PG_SZ_M GENMASK(7, 4)
1107
1108 #define V2_MPT_BYTE_4_PD_S 8
1109 #define V2_MPT_BYTE_4_PD_M GENMASK(31, 8)
1110
1111 #define V2_MPT_BYTE_8_RA_EN_S 0
1112
1113 #define V2_MPT_BYTE_8_R_INV_EN_S 1
1114
1115 #define V2_MPT_BYTE_8_L_INV_EN_S 2
1116
1117 #define V2_MPT_BYTE_8_BIND_EN_S 3
1118
1119 #define V2_MPT_BYTE_8_ATOMIC_EN_S 4
1120
1121 #define V2_MPT_BYTE_8_RR_EN_S 5
1122
1123 #define V2_MPT_BYTE_8_RW_EN_S 6
1124
1125 #define V2_MPT_BYTE_8_LW_EN_S 7
1126
1127 #define V2_MPT_BYTE_8_MW_CNT_S 8
1128 #define V2_MPT_BYTE_8_MW_CNT_M GENMASK(31, 8)
1129
1130 #define V2_MPT_BYTE_12_FRE_S 0
1131
1132 #define V2_MPT_BYTE_12_PA_S 1
1133
1134 #define V2_MPT_BYTE_12_MR_MW_S 4
1135
1136 #define V2_MPT_BYTE_12_BPD_S 5
1137
1138 #define V2_MPT_BYTE_12_BQP_S 6
1139
1140 #define V2_MPT_BYTE_12_INNER_PA_VLD_S 7
1141
1142 #define V2_MPT_BYTE_12_MW_BIND_QPN_S 8
1143 #define V2_MPT_BYTE_12_MW_BIND_QPN_M GENMASK(31, 8)
1144
1145 #define V2_MPT_BYTE_48_PBL_BA_H_S 0
1146 #define V2_MPT_BYTE_48_PBL_BA_H_M GENMASK(28, 0)
1147
1148 #define V2_MPT_BYTE_48_BLK_MODE_S 29
1149
1150 #define V2_MPT_BYTE_56_PA0_H_S 0
1151 #define V2_MPT_BYTE_56_PA0_H_M GENMASK(25, 0)
1152
1153 #define V2_MPT_BYTE_64_PA1_H_S 0
1154 #define V2_MPT_BYTE_64_PA1_H_M GENMASK(25, 0)
1155
1156 #define V2_MPT_BYTE_64_PBL_BUF_PG_SZ_S 28
1157 #define V2_MPT_BYTE_64_PBL_BUF_PG_SZ_M GENMASK(31, 28)
1158
1159 #define V2_DB_TAG_S 0
1160 #define V2_DB_TAG_M GENMASK(23, 0)
1161
1162 #define V2_DB_CMD_S 24
1163 #define V2_DB_CMD_M GENMASK(27, 24)
1164
1165 #define V2_DB_FLAG_S 31
1166
1167 #define V2_DB_PRODUCER_IDX_S 0
1168 #define V2_DB_PRODUCER_IDX_M GENMASK(15, 0)
1169
1170 #define V2_DB_SL_S 16
1171 #define V2_DB_SL_M GENMASK(18, 16)
1172
1173 #define V2_CQ_DB_CONS_IDX_S 0
1174 #define V2_CQ_DB_CONS_IDX_M GENMASK(23, 0)
1175
1176 #define V2_CQ_DB_NOTIFY_TYPE_S 24
1177
1178 #define V2_CQ_DB_CMD_SN_S 25
1179 #define V2_CQ_DB_CMD_SN_M GENMASK(26, 25)
1180
1181 struct hns_roce_v2_ud_send_wqe {
1182         __le32  byte_4;
1183         __le32  msg_len;
1184         __le32  immtdata;
1185         __le32  byte_16;
1186         __le32  byte_20;
1187         __le32  byte_24;
1188         __le32  qkey;
1189         __le32  byte_32;
1190         __le32  byte_36;
1191         __le32  byte_40;
1192         u8      dmac[ETH_ALEN];
1193         u8      sgid_index;
1194         u8      smac_index;
1195         u8      dgid[GID_LEN_V2];
1196 };
1197
1198 #define V2_UD_SEND_WQE_BYTE_4_OPCODE_S 0
1199 #define V2_UD_SEND_WQE_BYTE_4_OPCODE_M GENMASK(4, 0)
1200
1201 #define V2_UD_SEND_WQE_BYTE_4_OWNER_S 7
1202
1203 #define V2_UD_SEND_WQE_BYTE_4_CQE_S 8
1204
1205 #define V2_UD_SEND_WQE_BYTE_4_SE_S 11
1206
1207 #define V2_UD_SEND_WQE_BYTE_16_PD_S 0
1208 #define V2_UD_SEND_WQE_BYTE_16_PD_M GENMASK(23, 0)
1209
1210 #define V2_UD_SEND_WQE_BYTE_16_SGE_NUM_S 24
1211 #define V2_UD_SEND_WQE_BYTE_16_SGE_NUM_M GENMASK(31, 24)
1212
1213 #define V2_UD_SEND_WQE_BYTE_20_MSG_START_SGE_IDX_S 0
1214 #define V2_UD_SEND_WQE_BYTE_20_MSG_START_SGE_IDX_M GENMASK(23, 0)
1215
1216 #define V2_UD_SEND_WQE_BYTE_24_UDPSPN_S 16
1217 #define V2_UD_SEND_WQE_BYTE_24_UDPSPN_M GENMASK(31, 16)
1218
1219 #define V2_UD_SEND_WQE_BYTE_32_DQPN_S 0
1220 #define V2_UD_SEND_WQE_BYTE_32_DQPN_M GENMASK(23, 0)
1221
1222 #define V2_UD_SEND_WQE_BYTE_36_VLAN_S 0
1223 #define V2_UD_SEND_WQE_BYTE_36_VLAN_M GENMASK(15, 0)
1224
1225 #define V2_UD_SEND_WQE_BYTE_36_HOPLIMIT_S 16
1226 #define V2_UD_SEND_WQE_BYTE_36_HOPLIMIT_M GENMASK(23, 16)
1227
1228 #define V2_UD_SEND_WQE_BYTE_36_TCLASS_S 24
1229 #define V2_UD_SEND_WQE_BYTE_36_TCLASS_M GENMASK(31, 24)
1230
1231 #define V2_UD_SEND_WQE_BYTE_40_FLOW_LABEL_S 0
1232 #define V2_UD_SEND_WQE_BYTE_40_FLOW_LABEL_M GENMASK(19, 0)
1233
1234 #define V2_UD_SEND_WQE_BYTE_40_SL_S 20
1235 #define V2_UD_SEND_WQE_BYTE_40_SL_M GENMASK(23, 20)
1236
1237 #define V2_UD_SEND_WQE_BYTE_40_UD_VLAN_EN_S 30
1238
1239 #define V2_UD_SEND_WQE_BYTE_40_LBI_S 31
1240
1241 struct hns_roce_v2_rc_send_wqe {
1242         __le32          byte_4;
1243         __le32          msg_len;
1244         union {
1245                 __le32  inv_key;
1246                 __le32  immtdata;
1247         };
1248         __le32          byte_16;
1249         __le32          byte_20;
1250         __le32          rkey;
1251         __le64          va;
1252 };
1253
1254 #define V2_RC_SEND_WQE_BYTE_4_OPCODE_S 0
1255 #define V2_RC_SEND_WQE_BYTE_4_OPCODE_M GENMASK(4, 0)
1256
1257 #define V2_RC_SEND_WQE_BYTE_4_DB_SL_L_S 5
1258 #define V2_RC_SEND_WQE_BYTE_4_DB_SL_L_M GENMASK(6, 5)
1259
1260 #define V2_RC_SEND_WQE_BYTE_4_DB_SL_H_S 13
1261 #define V2_RC_SEND_WQE_BYTE_4_DB_SL_H_M GENMASK(14, 13)
1262
1263 #define V2_RC_SEND_WQE_BYTE_4_WQE_INDEX_S 15
1264 #define V2_RC_SEND_WQE_BYTE_4_WQE_INDEX_M GENMASK(30, 15)
1265
1266 #define V2_RC_SEND_WQE_BYTE_4_OWNER_S 7
1267
1268 #define V2_RC_SEND_WQE_BYTE_4_CQE_S 8
1269
1270 #define V2_RC_SEND_WQE_BYTE_4_FENCE_S 9
1271
1272 #define V2_RC_SEND_WQE_BYTE_4_SO_S 10
1273
1274 #define V2_RC_SEND_WQE_BYTE_4_SE_S 11
1275
1276 #define V2_RC_SEND_WQE_BYTE_4_INLINE_S 12
1277
1278 #define V2_RC_FRMR_WQE_BYTE_40_BIND_EN_S 10
1279
1280 #define V2_RC_FRMR_WQE_BYTE_40_ATOMIC_S 11
1281
1282 #define V2_RC_FRMR_WQE_BYTE_40_RR_S 12
1283
1284 #define V2_RC_FRMR_WQE_BYTE_40_RW_S 13
1285
1286 #define V2_RC_FRMR_WQE_BYTE_40_LW_S 14
1287
1288 #define V2_RC_SEND_WQE_BYTE_4_FLAG_S 31
1289
1290 #define V2_RC_SEND_WQE_BYTE_16_XRC_SRQN_S 0
1291 #define V2_RC_SEND_WQE_BYTE_16_XRC_SRQN_M GENMASK(23, 0)
1292
1293 #define V2_RC_SEND_WQE_BYTE_16_SGE_NUM_S 24
1294 #define V2_RC_SEND_WQE_BYTE_16_SGE_NUM_M GENMASK(31, 24)
1295
1296 #define V2_RC_SEND_WQE_BYTE_20_MSG_START_SGE_IDX_S 0
1297 #define V2_RC_SEND_WQE_BYTE_20_MSG_START_SGE_IDX_M GENMASK(23, 0)
1298
1299 #define V2_RC_SEND_WQE_BYTE_20_INL_TYPE_S 31
1300
1301 struct hns_roce_wqe_frmr_seg {
1302         __le32  pbl_size;
1303         __le32  byte_40;
1304 };
1305
1306 #define V2_RC_FRMR_WQE_BYTE_40_PBL_BUF_PG_SZ_S  4
1307 #define V2_RC_FRMR_WQE_BYTE_40_PBL_BUF_PG_SZ_M  GENMASK(7, 4)
1308
1309 #define V2_RC_FRMR_WQE_BYTE_40_BLK_MODE_S 8
1310
1311 struct hns_roce_v2_wqe_data_seg {
1312         __le32    len;
1313         __le32    lkey;
1314         __le64    addr;
1315 };
1316
1317 struct hns_roce_v2_db {
1318         __le32  byte_4;
1319         __le32  parameter;
1320 };
1321
1322 struct hns_roce_query_version {
1323         __le16 rocee_vendor_id;
1324         __le16 rocee_hw_version;
1325         __le32 rsv[5];
1326 };
1327
1328 struct hns_roce_query_fw_info {
1329         __le32 fw_ver;
1330         __le32 rsv[5];
1331 };
1332
1333 struct hns_roce_func_clear {
1334         __le32 rst_funcid_en;
1335         __le32 func_done;
1336         __le32 rsv[4];
1337 };
1338
1339 #define FUNC_CLEAR_RST_FUN_DONE_S 0
1340 /* Each physical function manages up to 248 virtual functions, it takes up to
1341  * 100ms for each function to execute clear. If an abnormal reset occurs, it is
1342  * executed twice at most, so it takes up to 249 * 2 * 100ms.
1343  */
1344 #define HNS_ROCE_V2_FUNC_CLEAR_TIMEOUT_MSECS    (249 * 2 * 100)
1345 #define HNS_ROCE_V2_READ_FUNC_CLEAR_FLAG_INTERVAL       40
1346 #define HNS_ROCE_V2_READ_FUNC_CLEAR_FLAG_FAIL_WAIT      20
1347
1348 /* Fields of HNS_ROCE_OPC_EXT_CFG */
1349 #define EXT_CFG_VF_ID CMQ_REQ_FIELD_LOC(31, 0)
1350 #define EXT_CFG_QP_PI_IDX CMQ_REQ_FIELD_LOC(45, 32)
1351 #define EXT_CFG_QP_PI_NUM CMQ_REQ_FIELD_LOC(63, 48)
1352 #define EXT_CFG_QP_NUM CMQ_REQ_FIELD_LOC(87, 64)
1353 #define EXT_CFG_QP_IDX CMQ_REQ_FIELD_LOC(119, 96)
1354 #define EXT_CFG_LLM_IDX CMQ_REQ_FIELD_LOC(139, 128)
1355 #define EXT_CFG_LLM_NUM CMQ_REQ_FIELD_LOC(156, 144)
1356
1357 #define CFG_LLM_A_BA_L CMQ_REQ_FIELD_LOC(31, 0)
1358 #define CFG_LLM_A_BA_H CMQ_REQ_FIELD_LOC(63, 32)
1359 #define CFG_LLM_A_DEPTH CMQ_REQ_FIELD_LOC(76, 64)
1360 #define CFG_LLM_A_PGSZ CMQ_REQ_FIELD_LOC(83, 80)
1361 #define CFG_LLM_A_INIT_EN CMQ_REQ_FIELD_LOC(84, 84)
1362 #define CFG_LLM_A_HEAD_BA_L CMQ_REQ_FIELD_LOC(127, 96)
1363 #define CFG_LLM_A_HEAD_BA_H CMQ_REQ_FIELD_LOC(147, 128)
1364 #define CFG_LLM_A_HEAD_NXTPTR CMQ_REQ_FIELD_LOC(159, 148)
1365 #define CFG_LLM_A_HEAD_PTR CMQ_REQ_FIELD_LOC(171, 160)
1366 #define CFG_LLM_B_TAIL_BA_L CMQ_REQ_FIELD_LOC(31, 0)
1367 #define CFG_LLM_B_TAIL_BA_H CMQ_REQ_FIELD_LOC(63, 32)
1368 #define CFG_LLM_B_TAIL_PTR CMQ_REQ_FIELD_LOC(75, 64)
1369
1370 /* Fields of HNS_ROCE_OPC_CFG_GLOBAL_PARAM */
1371 #define CFG_GLOBAL_PARAM_1US_CYCLES CMQ_REQ_FIELD_LOC(9, 0)
1372 #define CFG_GLOBAL_PARAM_UDP_PORT CMQ_REQ_FIELD_LOC(31, 16)
1373
1374 /*
1375  * Fields of HNS_ROCE_OPC_QUERY_PF_RES, HNS_ROCE_OPC_QUERY_VF_RES
1376  * and HNS_ROCE_OPC_ALLOC_VF_RES
1377  */
1378 #define FUNC_RES_A_VF_ID CMQ_REQ_FIELD_LOC(7, 0)
1379 #define FUNC_RES_A_QPC_BT_IDX CMQ_REQ_FIELD_LOC(42, 32)
1380 #define FUNC_RES_A_QPC_BT_NUM CMQ_REQ_FIELD_LOC(59, 48)
1381 #define FUNC_RES_A_SRQC_BT_IDX CMQ_REQ_FIELD_LOC(72, 64)
1382 #define FUNC_RES_A_SRQC_BT_NUM CMQ_REQ_FIELD_LOC(89, 80)
1383 #define FUNC_RES_A_CQC_BT_IDX CMQ_REQ_FIELD_LOC(104, 96)
1384 #define FUNC_RES_A_CQC_BT_NUM CMQ_REQ_FIELD_LOC(121, 112)
1385 #define FUNC_RES_A_MPT_BT_IDX CMQ_REQ_FIELD_LOC(136, 128)
1386 #define FUNC_RES_A_MPT_BT_NUM CMQ_REQ_FIELD_LOC(153, 144)
1387 #define FUNC_RES_A_EQC_BT_IDX CMQ_REQ_FIELD_LOC(168, 160)
1388 #define FUNC_RES_A_EQC_BT_NUM CMQ_REQ_FIELD_LOC(185, 176)
1389 #define FUNC_RES_B_SMAC_IDX CMQ_REQ_FIELD_LOC(39, 32)
1390 #define FUNC_RES_B_SMAC_NUM CMQ_REQ_FIELD_LOC(48, 40)
1391 #define FUNC_RES_B_SGID_IDX CMQ_REQ_FIELD_LOC(71, 64)
1392 #define FUNC_RES_B_SGID_NUM CMQ_REQ_FIELD_LOC(80, 72)
1393 #define FUNC_RES_B_QID_IDX CMQ_REQ_FIELD_LOC(105, 96)
1394 #define FUNC_RES_B_QID_NUM CMQ_REQ_FIELD_LOC(122, 112)
1395 #define FUNC_RES_V_QID_NUM CMQ_REQ_FIELD_LOC(115, 112)
1396
1397 #define FUNC_RES_B_SCCC_BT_IDX CMQ_REQ_FIELD_LOC(136, 128)
1398 #define FUNC_RES_B_SCCC_BT_NUM CMQ_REQ_FIELD_LOC(145, 137)
1399 #define FUNC_RES_B_GMV_BT_IDX CMQ_REQ_FIELD_LOC(167, 160)
1400 #define FUNC_RES_B_GMV_BT_NUM CMQ_REQ_FIELD_LOC(176, 168)
1401 #define FUNC_RES_V_GMV_BT_NUM CMQ_REQ_FIELD_LOC(184, 176)
1402
1403 /* Fields of HNS_ROCE_OPC_QUERY_PF_TIMER_RES */
1404 #define PF_TIMER_RES_QPC_ITEM_IDX CMQ_REQ_FIELD_LOC(43, 32)
1405 #define PF_TIMER_RES_QPC_ITEM_NUM CMQ_REQ_FIELD_LOC(60, 48)
1406 #define PF_TIMER_RES_CQC_ITEM_IDX CMQ_REQ_FIELD_LOC(74, 64)
1407 #define PF_TIMER_RES_CQC_ITEM_NUM CMQ_REQ_FIELD_LOC(91, 80)
1408
1409 struct hns_roce_vf_switch {
1410         __le32 rocee_sel;
1411         __le32 fun_id;
1412         __le32 cfg;
1413         __le32 resv1;
1414         __le32 resv2;
1415         __le32 resv3;
1416 };
1417
1418 #define VF_SWITCH_DATA_FUN_ID_VF_ID_S 3
1419 #define VF_SWITCH_DATA_FUN_ID_VF_ID_M GENMASK(10, 3)
1420
1421 #define VF_SWITCH_DATA_CFG_ALW_LPBK_S 1
1422 #define VF_SWITCH_DATA_CFG_ALW_LCL_LPBK_S 2
1423 #define VF_SWITCH_DATA_CFG_ALW_DST_OVRD_S 3
1424
1425 struct hns_roce_post_mbox {
1426         __le32  in_param_l;
1427         __le32  in_param_h;
1428         __le32  out_param_l;
1429         __le32  out_param_h;
1430         __le32  cmd_tag;
1431         __le32  token_event_en;
1432 };
1433
1434 struct hns_roce_mbox_status {
1435         __le32  mb_status_hw_run;
1436         __le32  rsv[5];
1437 };
1438
1439 #define HNS_ROCE_V2_GO_BIT_TIMEOUT_MSECS 10000
1440
1441 #define MB_ST_HW_RUN_M BIT(31)
1442 #define MB_ST_COMPLETE_M GENMASK(7, 0)
1443
1444 #define MB_ST_COMPLETE_SUCC 1
1445
1446 /* Fields of HNS_ROCE_OPC_CFG_BT_ATTR */
1447 #define CFG_BT_ATTR_QPC_BA_PGSZ CMQ_REQ_FIELD_LOC(3, 0)
1448 #define CFG_BT_ATTR_QPC_BUF_PGSZ CMQ_REQ_FIELD_LOC(7, 4)
1449 #define CFG_BT_ATTR_QPC_HOPNUM CMQ_REQ_FIELD_LOC(9, 8)
1450 #define CFG_BT_ATTR_SRQC_BA_PGSZ CMQ_REQ_FIELD_LOC(35, 32)
1451 #define CFG_BT_ATTR_SRQC_BUF_PGSZ CMQ_REQ_FIELD_LOC(39, 36)
1452 #define CFG_BT_ATTR_SRQC_HOPNUM CMQ_REQ_FIELD_LOC(41, 40)
1453 #define CFG_BT_ATTR_CQC_BA_PGSZ CMQ_REQ_FIELD_LOC(67, 64)
1454 #define CFG_BT_ATTR_CQC_BUF_PGSZ CMQ_REQ_FIELD_LOC(71, 68)
1455 #define CFG_BT_ATTR_CQC_HOPNUM CMQ_REQ_FIELD_LOC(73, 72)
1456 #define CFG_BT_ATTR_MPT_BA_PGSZ CMQ_REQ_FIELD_LOC(99, 96)
1457 #define CFG_BT_ATTR_MPT_BUF_PGSZ CMQ_REQ_FIELD_LOC(103, 100)
1458 #define CFG_BT_ATTR_MPT_HOPNUM CMQ_REQ_FIELD_LOC(105, 104)
1459 #define CFG_BT_ATTR_SCCC_BA_PGSZ CMQ_REQ_FIELD_LOC(131, 128)
1460 #define CFG_BT_ATTR_SCCC_BUF_PGSZ CMQ_REQ_FIELD_LOC(135, 132)
1461 #define CFG_BT_ATTR_SCCC_HOPNUM CMQ_REQ_FIELD_LOC(137, 136)
1462
1463 /* Fields of HNS_ROCE_OPC_CFG_ENTRY_SIZE */
1464 #define CFG_HEM_ENTRY_SIZE_TYPE CMQ_REQ_FIELD_LOC(31, 0)
1465 enum {
1466         HNS_ROCE_CFG_QPC_SIZE = BIT(0),
1467         HNS_ROCE_CFG_SCCC_SIZE = BIT(1),
1468 };
1469
1470 #define CFG_HEM_ENTRY_SIZE_VALUE CMQ_REQ_FIELD_LOC(191, 160)
1471
1472 /* Fields of HNS_ROCE_OPC_CFG_GMV_BT */
1473 #define CFG_GMV_BT_BA_L CMQ_REQ_FIELD_LOC(31, 0)
1474 #define CFG_GMV_BT_BA_H CMQ_REQ_FIELD_LOC(51, 32)
1475 #define CFG_GMV_BT_IDX CMQ_REQ_FIELD_LOC(95, 64)
1476
1477 struct hns_roce_cfg_sgid_tb {
1478         __le32  table_idx_rsv;
1479         __le32  vf_sgid_l;
1480         __le32  vf_sgid_ml;
1481         __le32  vf_sgid_mh;
1482         __le32  vf_sgid_h;
1483         __le32  vf_sgid_type_rsv;
1484 };
1485
1486 #define CFG_SGID_TB_TABLE_IDX_S 0
1487 #define CFG_SGID_TB_TABLE_IDX_M GENMASK(7, 0)
1488
1489 #define CFG_SGID_TB_VF_SGID_TYPE_S 0
1490 #define CFG_SGID_TB_VF_SGID_TYPE_M GENMASK(1, 0)
1491
1492 struct hns_roce_cfg_smac_tb {
1493         __le32  tb_idx_rsv;
1494         __le32  vf_smac_l;
1495         __le32  vf_smac_h_rsv;
1496         __le32  rsv[3];
1497 };
1498 #define CFG_SMAC_TB_IDX_S 0
1499 #define CFG_SMAC_TB_IDX_M GENMASK(7, 0)
1500
1501 #define CFG_SMAC_TB_VF_SMAC_H_S 0
1502 #define CFG_SMAC_TB_VF_SMAC_H_M GENMASK(15, 0)
1503
1504 struct hns_roce_cfg_gmv_tb_a {
1505         __le32 vf_sgid_l;
1506         __le32 vf_sgid_ml;
1507         __le32 vf_sgid_mh;
1508         __le32 vf_sgid_h;
1509         __le32 vf_sgid_type_vlan;
1510         __le32 resv;
1511 };
1512
1513 #define CFG_GMV_TB_SGID_IDX_S 0
1514 #define CFG_GMV_TB_SGID_IDX_M GENMASK(7, 0)
1515
1516 #define CFG_GMV_TB_VF_SGID_TYPE_S 0
1517 #define CFG_GMV_TB_VF_SGID_TYPE_M GENMASK(1, 0)
1518
1519 #define CFG_GMV_TB_VF_VLAN_EN_S 2
1520
1521 #define CFG_GMV_TB_VF_VLAN_ID_S 16
1522 #define CFG_GMV_TB_VF_VLAN_ID_M GENMASK(27, 16)
1523
1524 struct hns_roce_cfg_gmv_tb_b {
1525         __le32  vf_smac_l;
1526         __le32  vf_smac_h;
1527         __le32  table_idx_rsv;
1528         __le32  resv[3];
1529 };
1530
1531 #define CFG_GMV_TB_SMAC_H_S 0
1532 #define CFG_GMV_TB_SMAC_H_M GENMASK(15, 0)
1533
1534 #define HNS_ROCE_QUERY_PF_CAPS_CMD_NUM 5
1535 struct hns_roce_query_pf_caps_a {
1536         u8 number_ports;
1537         u8 local_ca_ack_delay;
1538         __le16 max_sq_sg;
1539         __le16 max_sq_inline;
1540         __le16 max_rq_sg;
1541         __le32 max_extend_sg;
1542         __le16 num_qpc_timer;
1543         __le16 num_cqc_timer;
1544         __le16 max_srq_sges;
1545         u8 num_aeq_vectors;
1546         u8 num_other_vectors;
1547         u8 max_sq_desc_sz;
1548         u8 max_rq_desc_sz;
1549         u8 max_srq_desc_sz;
1550         u8 cqe_sz;
1551 };
1552
1553 struct hns_roce_query_pf_caps_b {
1554         u8 mtpt_entry_sz;
1555         u8 irrl_entry_sz;
1556         u8 trrl_entry_sz;
1557         u8 cqc_entry_sz;
1558         u8 srqc_entry_sz;
1559         u8 idx_entry_sz;
1560         u8 sccc_sz;
1561         u8 max_mtu;
1562         __le16 qpc_sz;
1563         __le16 qpc_timer_entry_sz;
1564         __le16 cqc_timer_entry_sz;
1565         u8 min_cqes;
1566         u8 min_wqes;
1567         __le32 page_size_cap;
1568         u8 pkey_table_len;
1569         u8 phy_num_uars;
1570         u8 ctx_hop_num;
1571         u8 pbl_hop_num;
1572 };
1573
1574 struct hns_roce_query_pf_caps_c {
1575         __le32 cap_flags_num_pds;
1576         __le32 max_gid_num_cqs;
1577         __le32 cq_depth;
1578         __le32 num_mrws;
1579         __le32 ord_num_qps;
1580         __le16 sq_depth;
1581         __le16 rq_depth;
1582 };
1583
1584 #define V2_QUERY_PF_CAPS_C_NUM_PDS_S 0
1585 #define V2_QUERY_PF_CAPS_C_NUM_PDS_M GENMASK(19, 0)
1586
1587 #define V2_QUERY_PF_CAPS_C_CAP_FLAGS_S 20
1588 #define V2_QUERY_PF_CAPS_C_CAP_FLAGS_M GENMASK(31, 20)
1589
1590 #define V2_QUERY_PF_CAPS_C_NUM_CQS_S 0
1591 #define V2_QUERY_PF_CAPS_C_NUM_CQS_M GENMASK(19, 0)
1592
1593 #define V2_QUERY_PF_CAPS_C_MAX_GID_S 20
1594 #define V2_QUERY_PF_CAPS_C_MAX_GID_M GENMASK(28, 20)
1595
1596 #define V2_QUERY_PF_CAPS_C_CQ_DEPTH_S 0
1597 #define V2_QUERY_PF_CAPS_C_CQ_DEPTH_M GENMASK(22, 0)
1598
1599 #define V2_QUERY_PF_CAPS_C_NUM_MRWS_S 0
1600 #define V2_QUERY_PF_CAPS_C_NUM_MRWS_M GENMASK(19, 0)
1601
1602 #define V2_QUERY_PF_CAPS_C_NUM_QPS_S 0
1603 #define V2_QUERY_PF_CAPS_C_NUM_QPS_M GENMASK(19, 0)
1604
1605 #define V2_QUERY_PF_CAPS_C_MAX_ORD_S 20
1606 #define V2_QUERY_PF_CAPS_C_MAX_ORD_M GENMASK(27, 20)
1607
1608 struct hns_roce_query_pf_caps_d {
1609         __le32 wq_hop_num_max_srqs;
1610         __le16 srq_depth;
1611         __le16 cap_flags_ex;
1612         __le32 num_ceqs_ceq_depth;
1613         __le32 arm_st_aeq_depth;
1614         __le32 num_uars_rsv_pds;
1615         __le32 rsv_uars_rsv_qps;
1616 };
1617 #define V2_QUERY_PF_CAPS_D_NUM_SRQS_S 0
1618 #define V2_QUERY_PF_CAPS_D_NUM_SRQS_M GENMASK(19, 0)
1619
1620 #define V2_QUERY_PF_CAPS_D_RQWQE_HOP_NUM_S 20
1621 #define V2_QUERY_PF_CAPS_D_RQWQE_HOP_NUM_M GENMASK(21, 20)
1622
1623 #define V2_QUERY_PF_CAPS_D_EX_SGE_HOP_NUM_S 22
1624 #define V2_QUERY_PF_CAPS_D_EX_SGE_HOP_NUM_M GENMASK(23, 22)
1625
1626 #define V2_QUERY_PF_CAPS_D_SQWQE_HOP_NUM_S 24
1627 #define V2_QUERY_PF_CAPS_D_SQWQE_HOP_NUM_M GENMASK(25, 24)
1628
1629 #define V2_QUERY_PF_CAPS_D_CONG_TYPE_S 26
1630 #define V2_QUERY_PF_CAPS_D_CONG_TYPE_M GENMASK(29, 26)
1631
1632 struct hns_roce_congestion_algorithm {
1633         u8 alg_sel;
1634         u8 alg_sub_sel;
1635         u8 dip_vld;
1636 };
1637
1638 #define V2_QUERY_PF_CAPS_D_CEQ_DEPTH_S 0
1639 #define V2_QUERY_PF_CAPS_D_CEQ_DEPTH_M GENMASK(21, 0)
1640
1641 #define V2_QUERY_PF_CAPS_D_NUM_CEQS_S 22
1642 #define V2_QUERY_PF_CAPS_D_NUM_CEQS_M GENMASK(31, 22)
1643
1644 #define V2_QUERY_PF_CAPS_D_AEQ_DEPTH_S 0
1645 #define V2_QUERY_PF_CAPS_D_AEQ_DEPTH_M GENMASK(21, 0)
1646
1647 #define V2_QUERY_PF_CAPS_D_AEQ_ARM_ST_S 22
1648 #define V2_QUERY_PF_CAPS_D_AEQ_ARM_ST_M GENMASK(23, 22)
1649
1650 #define V2_QUERY_PF_CAPS_D_CEQ_ARM_ST_S 24
1651 #define V2_QUERY_PF_CAPS_D_CEQ_ARM_ST_M GENMASK(25, 24)
1652
1653 #define V2_QUERY_PF_CAPS_D_RSV_PDS_S 0
1654 #define V2_QUERY_PF_CAPS_D_RSV_PDS_M GENMASK(19, 0)
1655
1656 #define V2_QUERY_PF_CAPS_D_NUM_UARS_S 20
1657 #define V2_QUERY_PF_CAPS_D_NUM_UARS_M GENMASK(27, 20)
1658
1659 #define V2_QUERY_PF_CAPS_D_RSV_QPS_S 0
1660 #define V2_QUERY_PF_CAPS_D_RSV_QPS_M GENMASK(19, 0)
1661
1662 #define V2_QUERY_PF_CAPS_D_RSV_UARS_S 20
1663 #define V2_QUERY_PF_CAPS_D_RSV_UARS_M GENMASK(27, 20)
1664
1665 struct hns_roce_query_pf_caps_e {
1666         __le32 chunk_size_shift_rsv_mrws;
1667         __le32 rsv_cqs;
1668         __le32 rsv_srqs;
1669         __le32 rsv_lkey;
1670         __le16 ceq_max_cnt;
1671         __le16 ceq_period;
1672         __le16 aeq_max_cnt;
1673         __le16 aeq_period;
1674 };
1675
1676 #define V2_QUERY_PF_CAPS_E_RSV_MRWS_S 0
1677 #define V2_QUERY_PF_CAPS_E_RSV_MRWS_M GENMASK(19, 0)
1678
1679 #define V2_QUERY_PF_CAPS_E_CHUNK_SIZE_SHIFT_S 20
1680 #define V2_QUERY_PF_CAPS_E_CHUNK_SIZE_SHIFT_M GENMASK(31, 20)
1681
1682 #define V2_QUERY_PF_CAPS_E_RSV_CQS_S 0
1683 #define V2_QUERY_PF_CAPS_E_RSV_CQS_M GENMASK(19, 0)
1684
1685 #define V2_QUERY_PF_CAPS_E_RSV_SRQS_S 0
1686 #define V2_QUERY_PF_CAPS_E_RSV_SRQS_M GENMASK(19, 0)
1687
1688 #define V2_QUERY_PF_CAPS_E_RSV_LKEYS_S 0
1689 #define V2_QUERY_PF_CAPS_E_RSV_LKEYS_M GENMASK(19, 0)
1690
1691 struct hns_roce_cmq_req {
1692         __le32 data[6];
1693 };
1694
1695 #define CMQ_REQ_FIELD_LOC(h, l) FIELD_LOC(struct hns_roce_cmq_req, h, l)
1696
1697 struct hns_roce_cmq_desc {
1698         __le16 opcode;
1699         __le16 flag;
1700         __le16 retval;
1701         __le16 rsv;
1702         union {
1703                 __le32 data[6];
1704                 struct {
1705                         __le32 own_func_num;
1706                         __le32 own_mac_id;
1707                         __le32 rsv[4];
1708                 } func_info;
1709         };
1710
1711 };
1712
1713 struct hns_roce_v2_cmq_ring {
1714         dma_addr_t desc_dma_addr;
1715         struct hns_roce_cmq_desc *desc;
1716         u32 head;
1717         u16 buf_size;
1718         u16 desc_num;
1719         u8 flag;
1720         spinlock_t lock; /* command queue lock */
1721 };
1722
1723 struct hns_roce_v2_cmq {
1724         struct hns_roce_v2_cmq_ring csq;
1725         u16 tx_timeout;
1726 };
1727
1728 struct hns_roce_link_table {
1729         struct hns_roce_buf_list table;
1730         struct hns_roce_buf *buf;
1731 };
1732
1733 #define HNS_ROCE_EXT_LLM_ENTRY(addr, id) (((id) << (64 - 12)) | ((addr) >> 12))
1734 #define HNS_ROCE_EXT_LLM_MIN_PAGES(que_num) ((que_num) * 4 + 2)
1735
1736 struct hns_roce_v2_priv {
1737         struct hnae3_handle *handle;
1738         struct hns_roce_v2_cmq cmq;
1739         struct hns_roce_link_table ext_llm;
1740 };
1741
1742 struct hns_roce_eq_context {
1743         __le32  byte_4;
1744         __le32  byte_8;
1745         __le32  byte_12;
1746         __le32  eqe_report_timer;
1747         __le32  eqe_ba0;
1748         __le32  eqe_ba1;
1749         __le32  byte_28;
1750         __le32  byte_32;
1751         __le32  byte_36;
1752         __le32  byte_40;
1753         __le32  byte_44;
1754         __le32  rsv[5];
1755 };
1756
1757 struct hns_roce_dip {
1758         u8 dgid[GID_LEN_V2];
1759         u8 dip_idx;
1760         struct list_head node;  /* all dips are on a list */
1761 };
1762
1763 #define HNS_ROCE_AEQ_DEFAULT_BURST_NUM  0x0
1764 #define HNS_ROCE_AEQ_DEFAULT_INTERVAL   0x0
1765 #define HNS_ROCE_CEQ_DEFAULT_BURST_NUM  0x0
1766 #define HNS_ROCE_CEQ_DEFAULT_INTERVAL   0x0
1767
1768 #define HNS_ROCE_V2_EQ_STATE_INVALID            0
1769 #define HNS_ROCE_V2_EQ_STATE_VALID              1
1770 #define HNS_ROCE_V2_EQ_STATE_OVERFLOW           2
1771 #define HNS_ROCE_V2_EQ_STATE_FAILURE            3
1772
1773 #define HNS_ROCE_V2_EQ_OVER_IGNORE_0            0
1774 #define HNS_ROCE_V2_EQ_OVER_IGNORE_1            1
1775
1776 #define HNS_ROCE_V2_EQ_COALESCE_0               0
1777 #define HNS_ROCE_V2_EQ_COALESCE_1               1
1778
1779 #define HNS_ROCE_V2_EQ_FIRED                    0
1780 #define HNS_ROCE_V2_EQ_ARMED                    1
1781 #define HNS_ROCE_V2_EQ_ALWAYS_ARMED             3
1782
1783 #define HNS_ROCE_EQ_INIT_EQE_CNT                0
1784 #define HNS_ROCE_EQ_INIT_PROD_IDX               0
1785 #define HNS_ROCE_EQ_INIT_REPORT_TIMER           0
1786 #define HNS_ROCE_EQ_INIT_MSI_IDX                0
1787 #define HNS_ROCE_EQ_INIT_CONS_IDX               0
1788 #define HNS_ROCE_EQ_INIT_NXT_EQE_BA             0
1789
1790 #define HNS_ROCE_V2_CEQ_CEQE_OWNER_S            31
1791 #define HNS_ROCE_V2_AEQ_AEQE_OWNER_S            31
1792
1793 #define HNS_ROCE_V2_COMP_EQE_NUM                0x1000
1794 #define HNS_ROCE_V2_ASYNC_EQE_NUM               0x1000
1795
1796 #define HNS_ROCE_V2_VF_INT_ST_AEQ_OVERFLOW_S    0
1797 #define HNS_ROCE_V2_VF_INT_ST_RAS_INT_S         1
1798
1799 #define HNS_ROCE_EQ_DB_CMD_AEQ                  0x0
1800 #define HNS_ROCE_EQ_DB_CMD_AEQ_ARMED            0x1
1801 #define HNS_ROCE_EQ_DB_CMD_CEQ                  0x2
1802 #define HNS_ROCE_EQ_DB_CMD_CEQ_ARMED            0x3
1803
1804 #define EQ_ENABLE                               1
1805 #define EQ_DISABLE                              0
1806
1807 #define EQ_REG_OFFSET                           0x4
1808
1809 #define HNS_ROCE_INT_NAME_LEN                   32
1810 #define HNS_ROCE_V2_EQN_M GENMASK(23, 0)
1811
1812 #define HNS_ROCE_V2_VF_ABN_INT_EN_S 0
1813 #define HNS_ROCE_V2_VF_ABN_INT_EN_M GENMASK(0, 0)
1814 #define HNS_ROCE_V2_VF_ABN_INT_ST_M GENMASK(2, 0)
1815 #define HNS_ROCE_V2_VF_ABN_INT_CFG_M GENMASK(2, 0)
1816 #define HNS_ROCE_V2_VF_EVENT_INT_EN_M GENMASK(0, 0)
1817
1818 #define EQC_FIELD_LOC(h, l) FIELD_LOC(struct hns_roce_eq_context, h, l)
1819
1820 #define EQC_EQ_ST EQC_FIELD_LOC(1, 0)
1821 #define EQC_EQE_HOP_NUM EQC_FIELD_LOC(3, 2)
1822 #define EQC_OVER_IGNORE EQC_FIELD_LOC(4, 4)
1823 #define EQC_COALESCE EQC_FIELD_LOC(5, 5)
1824 #define EQC_ARM_ST EQC_FIELD_LOC(7, 6)
1825 #define EQC_EQN EQC_FIELD_LOC(15, 8)
1826 #define EQC_EQE_CNT EQC_FIELD_LOC(31, 16)
1827 #define EQC_EQE_BA_PG_SZ EQC_FIELD_LOC(35, 32)
1828 #define EQC_EQE_BUF_PG_SZ EQC_FIELD_LOC(39, 36)
1829 #define EQC_EQ_PROD_INDX EQC_FIELD_LOC(63, 40)
1830 #define EQC_EQ_MAX_CNT EQC_FIELD_LOC(79, 64)
1831 #define EQC_EQ_PERIOD EQC_FIELD_LOC(95, 80)
1832 #define EQC_EQE_REPORT_TIMER EQC_FIELD_LOC(127, 96)
1833 #define EQC_EQE_BA_L EQC_FIELD_LOC(159, 128)
1834 #define EQC_EQE_BA_H EQC_FIELD_LOC(188, 160)
1835 #define EQC_SHIFT EQC_FIELD_LOC(199, 192)
1836 #define EQC_MSI_INDX EQC_FIELD_LOC(207, 200)
1837 #define EQC_CUR_EQE_BA_L EQC_FIELD_LOC(223, 208)
1838 #define EQC_CUR_EQE_BA_M EQC_FIELD_LOC(255, 224)
1839 #define EQC_CUR_EQE_BA_H EQC_FIELD_LOC(259, 256)
1840 #define EQC_EQ_CONS_INDX EQC_FIELD_LOC(287, 264)
1841 #define EQC_NEX_EQE_BA_L EQC_FIELD_LOC(319, 288)
1842 #define EQC_NEX_EQE_BA_H EQC_FIELD_LOC(339, 320)
1843 #define EQC_EQE_SIZE EQC_FIELD_LOC(341, 340)
1844
1845 #define HNS_ROCE_V2_CEQE_COMP_CQN_S 0
1846 #define HNS_ROCE_V2_CEQE_COMP_CQN_M GENMASK(23, 0)
1847
1848 #define HNS_ROCE_V2_AEQE_EVENT_TYPE_S 0
1849 #define HNS_ROCE_V2_AEQE_EVENT_TYPE_M GENMASK(7, 0)
1850
1851 #define HNS_ROCE_V2_AEQE_SUB_TYPE_S 8
1852 #define HNS_ROCE_V2_AEQE_SUB_TYPE_M GENMASK(15, 8)
1853
1854 #define V2_EQ_DB_TAG_S  0
1855 #define V2_EQ_DB_TAG_M  GENMASK(7, 0)
1856
1857 #define V2_EQ_DB_CMD_S  16
1858 #define V2_EQ_DB_CMD_M  GENMASK(17, 16)
1859
1860 #define V2_EQ_DB_CONS_IDX_S 0
1861 #define V2_EQ_DB_CONS_IDX_M GENMASK(23, 0)
1862
1863 #define HNS_ROCE_V2_AEQE_EVENT_QUEUE_NUM_S 0
1864 #define HNS_ROCE_V2_AEQE_EVENT_QUEUE_NUM_M GENMASK(23, 0)
1865
1866 #define MAX_SERVICE_LEVEL 0x7
1867
1868 struct hns_roce_wqe_atomic_seg {
1869         __le64          fetchadd_swap_data;
1870         __le64          cmp_data;
1871 };
1872
1873 struct hns_roce_sccc_clr {
1874         __le32 qpn;
1875         __le32 rsv[5];
1876 };
1877
1878 struct hns_roce_sccc_clr_done {
1879         __le32 clr_done;
1880         __le32 rsv[5];
1881 };
1882
1883 int hns_roce_v2_query_cqc_info(struct hns_roce_dev *hr_dev, u32 cqn,
1884                                int *buffer);
1885
1886 static inline void hns_roce_write64(struct hns_roce_dev *hr_dev, __le32 val[2],
1887                                     void __iomem *dest)
1888 {
1889         struct hns_roce_v2_priv *priv = hr_dev->priv;
1890         struct hnae3_handle *handle = priv->handle;
1891         const struct hnae3_ae_ops *ops = handle->ae_algo->ops;
1892
1893         if (!hr_dev->dis_db && !ops->get_hw_reset_stat(handle))
1894                 hns_roce_write64_k(val, dest);
1895 }
1896
1897 #endif