coresight: etm4x: Cleanup TRCSSCCRn and TRCSSCSRn register accesses
[linux-2.6-microblaze.git] / drivers / hwtracing / coresight / coresight-etm4x.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 /*
3  * Copyright (c) 2014-2015, The Linux Foundation. All rights reserved.
4  */
5
6 #ifndef _CORESIGHT_CORESIGHT_ETM_H
7 #define _CORESIGHT_CORESIGHT_ETM_H
8
9 #include <asm/local.h>
10 #include <linux/spinlock.h>
11 #include <linux/types.h>
12 #include "coresight-priv.h"
13
14 /*
15  * Device registers:
16  * 0x000 - 0x2FC: Trace         registers
17  * 0x300 - 0x314: Management    registers
18  * 0x318 - 0xEFC: Trace         registers
19  * 0xF00: Management            registers
20  * 0xFA0 - 0xFA4: Trace         registers
21  * 0xFA8 - 0xFFC: Management    registers
22  */
23 /* Trace registers (0x000-0x2FC) */
24 /* Main control and configuration registers */
25 #define TRCPRGCTLR                      0x004
26 #define TRCPROCSELR                     0x008
27 #define TRCSTATR                        0x00C
28 #define TRCCONFIGR                      0x010
29 #define TRCAUXCTLR                      0x018
30 #define TRCEVENTCTL0R                   0x020
31 #define TRCEVENTCTL1R                   0x024
32 #define TRCRSR                          0x028
33 #define TRCSTALLCTLR                    0x02C
34 #define TRCTSCTLR                       0x030
35 #define TRCSYNCPR                       0x034
36 #define TRCCCCTLR                       0x038
37 #define TRCBBCTLR                       0x03C
38 #define TRCTRACEIDR                     0x040
39 #define TRCQCTLR                        0x044
40 /* Filtering control registers */
41 #define TRCVICTLR                       0x080
42 #define TRCVIIECTLR                     0x084
43 #define TRCVISSCTLR                     0x088
44 #define TRCVIPCSSCTLR                   0x08C
45 #define TRCVDCTLR                       0x0A0
46 #define TRCVDSACCTLR                    0x0A4
47 #define TRCVDARCCTLR                    0x0A8
48 /* Derived resources registers */
49 #define TRCSEQEVRn(n)                   (0x100 + (n * 4)) /* n = 0-2 */
50 #define TRCSEQRSTEVR                    0x118
51 #define TRCSEQSTR                       0x11C
52 #define TRCEXTINSELR                    0x120
53 #define TRCEXTINSELRn(n)                (0x120 + (n * 4)) /* n = 0-3 */
54 #define TRCCNTRLDVRn(n)                 (0x140 + (n * 4)) /* n = 0-3 */
55 #define TRCCNTCTLRn(n)                  (0x150 + (n * 4)) /* n = 0-3 */
56 #define TRCCNTVRn(n)                    (0x160 + (n * 4)) /* n = 0-3 */
57 /* ID registers */
58 #define TRCIDR8                         0x180
59 #define TRCIDR9                         0x184
60 #define TRCIDR10                        0x188
61 #define TRCIDR11                        0x18C
62 #define TRCIDR12                        0x190
63 #define TRCIDR13                        0x194
64 #define TRCIMSPEC0                      0x1C0
65 #define TRCIMSPECn(n)                   (0x1C0 + (n * 4)) /* n = 1-7 */
66 #define TRCIDR0                         0x1E0
67 #define TRCIDR1                         0x1E4
68 #define TRCIDR2                         0x1E8
69 #define TRCIDR3                         0x1EC
70 #define TRCIDR4                         0x1F0
71 #define TRCIDR5                         0x1F4
72 #define TRCIDR6                         0x1F8
73 #define TRCIDR7                         0x1FC
74 /*
75  * Resource selection registers, n = 2-31.
76  * First pair (regs 0, 1) is always present and is reserved.
77  */
78 #define TRCRSCTLRn(n)                   (0x200 + (n * 4))
79 /* Single-shot comparator registers, n = 0-7 */
80 #define TRCSSCCRn(n)                    (0x280 + (n * 4))
81 #define TRCSSCSRn(n)                    (0x2A0 + (n * 4))
82 #define TRCSSPCICRn(n)                  (0x2C0 + (n * 4))
83 /* Management registers (0x300-0x314) */
84 #define TRCOSLAR                        0x300
85 #define TRCOSLSR                        0x304
86 #define TRCPDCR                         0x310
87 #define TRCPDSR                         0x314
88 /* Trace registers (0x318-0xEFC) */
89 /* Address Comparator registers n = 0-15 */
90 #define TRCACVRn(n)                     (0x400 + (n * 8))
91 #define TRCACATRn(n)                    (0x480 + (n * 8))
92 /* Data Value Comparator Value registers, n = 0-7 */
93 #define TRCDVCVRn(n)                    (0x500 + (n * 16))
94 #define TRCDVCMRn(n)                    (0x580 + (n * 16))
95 /* ContextID/Virtual ContextID comparators, n = 0-7 */
96 #define TRCCIDCVRn(n)                   (0x600 + (n * 8))
97 #define TRCVMIDCVRn(n)                  (0x640 + (n * 8))
98 #define TRCCIDCCTLR0                    0x680
99 #define TRCCIDCCTLR1                    0x684
100 #define TRCVMIDCCTLR0                   0x688
101 #define TRCVMIDCCTLR1                   0x68C
102 /* Management register (0xF00) */
103 /* Integration control registers */
104 #define TRCITCTRL                       0xF00
105 /* Trace registers (0xFA0-0xFA4) */
106 /* Claim tag registers */
107 #define TRCCLAIMSET                     0xFA0
108 #define TRCCLAIMCLR                     0xFA4
109 /* Management registers (0xFA8-0xFFC) */
110 #define TRCDEVAFF0                      0xFA8
111 #define TRCDEVAFF1                      0xFAC
112 #define TRCLAR                          0xFB0
113 #define TRCLSR                          0xFB4
114 #define TRCAUTHSTATUS                   0xFB8
115 #define TRCDEVARCH                      0xFBC
116 #define TRCDEVID                        0xFC8
117 #define TRCDEVTYPE                      0xFCC
118 #define TRCPIDR4                        0xFD0
119 #define TRCPIDR5                        0xFD4
120 #define TRCPIDR6                        0xFD8
121 #define TRCPIDR7                        0xFDC
122 #define TRCPIDR0                        0xFE0
123 #define TRCPIDR1                        0xFE4
124 #define TRCPIDR2                        0xFE8
125 #define TRCPIDR3                        0xFEC
126 #define TRCCIDR0                        0xFF0
127 #define TRCCIDR1                        0xFF4
128 #define TRCCIDR2                        0xFF8
129 #define TRCCIDR3                        0xFFC
130
131 #define TRCRSR_TA                       BIT(12)
132
133 /*
134  * Bit positions of registers that are defined above, in the sysreg.h style
135  * of _MASK for multi bit fields and BIT() for single bits.
136  */
137 #define TRCIDR0_INSTP0_MASK                     GENMASK(2, 1)
138 #define TRCIDR0_TRCBB                           BIT(5)
139 #define TRCIDR0_TRCCOND                         BIT(6)
140 #define TRCIDR0_TRCCCI                          BIT(7)
141 #define TRCIDR0_RETSTACK                        BIT(9)
142 #define TRCIDR0_NUMEVENT_MASK                   GENMASK(11, 10)
143 #define TRCIDR0_QSUPP_MASK                      GENMASK(16, 15)
144 #define TRCIDR0_TSSIZE_MASK                     GENMASK(28, 24)
145
146 #define TRCIDR2_CIDSIZE_MASK                    GENMASK(9, 5)
147 #define TRCIDR2_VMIDSIZE_MASK                   GENMASK(14, 10)
148 #define TRCIDR2_CCSIZE_MASK                     GENMASK(28, 25)
149
150 #define TRCIDR3_CCITMIN_MASK                    GENMASK(11, 0)
151 #define TRCIDR3_EXLEVEL_S_MASK                  GENMASK(19, 16)
152 #define TRCIDR3_EXLEVEL_NS_MASK                 GENMASK(23, 20)
153 #define TRCIDR3_TRCERR                          BIT(24)
154 #define TRCIDR3_SYNCPR                          BIT(25)
155 #define TRCIDR3_STALLCTL                        BIT(26)
156 #define TRCIDR3_SYSSTALL                        BIT(27)
157 #define TRCIDR3_NUMPROC_LO_MASK                 GENMASK(30, 28)
158 #define TRCIDR3_NUMPROC_HI_MASK                 GENMASK(13, 12)
159 #define TRCIDR3_NOOVERFLOW                      BIT(31)
160
161 #define TRCIDR4_NUMACPAIRS_MASK                 GENMASK(3, 0)
162 #define TRCIDR4_NUMPC_MASK                      GENMASK(15, 12)
163 #define TRCIDR4_NUMRSPAIR_MASK                  GENMASK(19, 16)
164 #define TRCIDR4_NUMSSCC_MASK                    GENMASK(23, 20)
165 #define TRCIDR4_NUMCIDC_MASK                    GENMASK(27, 24)
166 #define TRCIDR4_NUMVMIDC_MASK                   GENMASK(31, 28)
167
168 #define TRCIDR5_NUMEXTIN_MASK                   GENMASK(8, 0)
169 #define TRCIDR5_TRACEIDSIZE_MASK                GENMASK(21, 16)
170 #define TRCIDR5_ATBTRIG                         BIT(22)
171 #define TRCIDR5_LPOVERRIDE                      BIT(23)
172 #define TRCIDR5_NUMSEQSTATE_MASK                GENMASK(27, 25)
173 #define TRCIDR5_NUMCNTR_MASK                    GENMASK(30, 28)
174
175 #define TRCCONFIGR_INSTP0_LOAD                  BIT(1)
176 #define TRCCONFIGR_INSTP0_STORE                 BIT(2)
177 #define TRCCONFIGR_INSTP0_LOAD_STORE            (TRCCONFIGR_INSTP0_LOAD | TRCCONFIGR_INSTP0_STORE)
178 #define TRCCONFIGR_BB                           BIT(3)
179 #define TRCCONFIGR_CCI                          BIT(4)
180 #define TRCCONFIGR_CID                          BIT(6)
181 #define TRCCONFIGR_VMID                         BIT(7)
182 #define TRCCONFIGR_COND_MASK                    GENMASK(10, 8)
183 #define TRCCONFIGR_TS                           BIT(11)
184 #define TRCCONFIGR_RS                           BIT(12)
185 #define TRCCONFIGR_QE_W_COUNTS                  BIT(13)
186 #define TRCCONFIGR_QE_WO_COUNTS                 BIT(14)
187 #define TRCCONFIGR_VMIDOPT                      BIT(15)
188 #define TRCCONFIGR_DA                           BIT(16)
189 #define TRCCONFIGR_DV                           BIT(17)
190
191 #define TRCEVENTCTL1R_INSTEN_MASK               GENMASK(3, 0)
192 #define TRCEVENTCTL1R_INSTEN_0                  BIT(0)
193 #define TRCEVENTCTL1R_INSTEN_1                  BIT(1)
194 #define TRCEVENTCTL1R_INSTEN_2                  BIT(2)
195 #define TRCEVENTCTL1R_INSTEN_3                  BIT(3)
196 #define TRCEVENTCTL1R_ATB                       BIT(11)
197 #define TRCEVENTCTL1R_LPOVERRIDE                BIT(12)
198
199 #define TRCSTALLCTLR_ISTALL                     BIT(8)
200 #define TRCSTALLCTLR_INSTPRIORITY               BIT(10)
201 #define TRCSTALLCTLR_NOOVERFLOW                 BIT(13)
202
203 #define TRCVICTLR_EVENT_MASK                    GENMASK(7, 0)
204 #define TRCVICTLR_SSSTATUS                      BIT(9)
205 #define TRCVICTLR_TRCRESET                      BIT(10)
206 #define TRCVICTLR_TRCERR                        BIT(11)
207 #define TRCVICTLR_EXLEVEL_MASK                  GENMASK(22, 16)
208 #define TRCVICTLR_EXLEVEL_S_MASK                GENMASK(19, 16)
209 #define TRCVICTLR_EXLEVEL_NS_MASK               GENMASK(22, 20)
210
211 #define TRCACATRn_TYPE_MASK                     GENMASK(1, 0)
212 #define TRCACATRn_CONTEXTTYPE_MASK              GENMASK(3, 2)
213 #define TRCACATRn_CONTEXTTYPE_CTXID             BIT(2)
214 #define TRCACATRn_CONTEXTTYPE_VMID              BIT(3)
215 #define TRCACATRn_CONTEXT_MASK                  GENMASK(6, 4)
216 #define TRCACATRn_EXLEVEL_MASK                  GENMASK(14, 8)
217
218 #define TRCSSCSRn_STATUS                        BIT(31)
219 #define TRCSSCCRn_SAC_ARC_RST_MASK              GENMASK(24, 0)
220
221 /*
222  * System instructions to access ETM registers.
223  * See ETMv4.4 spec ARM IHI0064F section 4.3.6 System instructions
224  */
225 #define ETM4x_OFFSET_TO_REG(x)          ((x) >> 2)
226
227 #define ETM4x_CRn(n)                    (((n) >> 7) & 0x7)
228 #define ETM4x_Op2(n)                    (((n) >> 4) & 0x7)
229 #define ETM4x_CRm(n)                    ((n) & 0xf)
230
231 #include <asm/sysreg.h>
232 #define ETM4x_REG_NUM_TO_SYSREG(n)                              \
233         sys_reg(2, 1, ETM4x_CRn(n), ETM4x_CRm(n), ETM4x_Op2(n))
234
235 #define READ_ETM4x_REG(reg)                                     \
236         read_sysreg_s(ETM4x_REG_NUM_TO_SYSREG((reg)))
237 #define WRITE_ETM4x_REG(val, reg)                               \
238         write_sysreg_s(val, ETM4x_REG_NUM_TO_SYSREG((reg)))
239
240 #define read_etm4x_sysreg_const_offset(offset)                  \
241         READ_ETM4x_REG(ETM4x_OFFSET_TO_REG(offset))
242
243 #define write_etm4x_sysreg_const_offset(val, offset)            \
244         WRITE_ETM4x_REG(val, ETM4x_OFFSET_TO_REG(offset))
245
246 #define CASE_READ(res, x)                                       \
247         case (x): { (res) = read_etm4x_sysreg_const_offset((x)); break; }
248
249 #define CASE_WRITE(val, x)                                      \
250         case (x): { write_etm4x_sysreg_const_offset((val), (x)); break; }
251
252 #define CASE_NOP(__unused, x)                                   \
253         case (x):       /* fall through */
254
255 #define ETE_ONLY_SYSREG_LIST(op, val)           \
256         CASE_##op((val), TRCRSR)                \
257         CASE_##op((val), TRCEXTINSELRn(1))      \
258         CASE_##op((val), TRCEXTINSELRn(2))      \
259         CASE_##op((val), TRCEXTINSELRn(3))
260
261 /* List of registers accessible via System instructions */
262 #define ETM4x_ONLY_SYSREG_LIST(op, val)         \
263         CASE_##op((val), TRCPROCSELR)           \
264         CASE_##op((val), TRCVDCTLR)             \
265         CASE_##op((val), TRCVDSACCTLR)          \
266         CASE_##op((val), TRCVDARCCTLR)          \
267         CASE_##op((val), TRCOSLAR)
268
269 #define ETM_COMMON_SYSREG_LIST(op, val)         \
270         CASE_##op((val), TRCPRGCTLR)            \
271         CASE_##op((val), TRCSTATR)              \
272         CASE_##op((val), TRCCONFIGR)            \
273         CASE_##op((val), TRCAUXCTLR)            \
274         CASE_##op((val), TRCEVENTCTL0R)         \
275         CASE_##op((val), TRCEVENTCTL1R)         \
276         CASE_##op((val), TRCSTALLCTLR)          \
277         CASE_##op((val), TRCTSCTLR)             \
278         CASE_##op((val), TRCSYNCPR)             \
279         CASE_##op((val), TRCCCCTLR)             \
280         CASE_##op((val), TRCBBCTLR)             \
281         CASE_##op((val), TRCTRACEIDR)           \
282         CASE_##op((val), TRCQCTLR)              \
283         CASE_##op((val), TRCVICTLR)             \
284         CASE_##op((val), TRCVIIECTLR)           \
285         CASE_##op((val), TRCVISSCTLR)           \
286         CASE_##op((val), TRCVIPCSSCTLR)         \
287         CASE_##op((val), TRCSEQEVRn(0))         \
288         CASE_##op((val), TRCSEQEVRn(1))         \
289         CASE_##op((val), TRCSEQEVRn(2))         \
290         CASE_##op((val), TRCSEQRSTEVR)          \
291         CASE_##op((val), TRCSEQSTR)             \
292         CASE_##op((val), TRCEXTINSELR)          \
293         CASE_##op((val), TRCCNTRLDVRn(0))       \
294         CASE_##op((val), TRCCNTRLDVRn(1))       \
295         CASE_##op((val), TRCCNTRLDVRn(2))       \
296         CASE_##op((val), TRCCNTRLDVRn(3))       \
297         CASE_##op((val), TRCCNTCTLRn(0))        \
298         CASE_##op((val), TRCCNTCTLRn(1))        \
299         CASE_##op((val), TRCCNTCTLRn(2))        \
300         CASE_##op((val), TRCCNTCTLRn(3))        \
301         CASE_##op((val), TRCCNTVRn(0))          \
302         CASE_##op((val), TRCCNTVRn(1))          \
303         CASE_##op((val), TRCCNTVRn(2))          \
304         CASE_##op((val), TRCCNTVRn(3))          \
305         CASE_##op((val), TRCIDR8)               \
306         CASE_##op((val), TRCIDR9)               \
307         CASE_##op((val), TRCIDR10)              \
308         CASE_##op((val), TRCIDR11)              \
309         CASE_##op((val), TRCIDR12)              \
310         CASE_##op((val), TRCIDR13)              \
311         CASE_##op((val), TRCIMSPECn(0))         \
312         CASE_##op((val), TRCIMSPECn(1))         \
313         CASE_##op((val), TRCIMSPECn(2))         \
314         CASE_##op((val), TRCIMSPECn(3))         \
315         CASE_##op((val), TRCIMSPECn(4))         \
316         CASE_##op((val), TRCIMSPECn(5))         \
317         CASE_##op((val), TRCIMSPECn(6))         \
318         CASE_##op((val), TRCIMSPECn(7))         \
319         CASE_##op((val), TRCIDR0)               \
320         CASE_##op((val), TRCIDR1)               \
321         CASE_##op((val), TRCIDR2)               \
322         CASE_##op((val), TRCIDR3)               \
323         CASE_##op((val), TRCIDR4)               \
324         CASE_##op((val), TRCIDR5)               \
325         CASE_##op((val), TRCIDR6)               \
326         CASE_##op((val), TRCIDR7)               \
327         CASE_##op((val), TRCRSCTLRn(2))         \
328         CASE_##op((val), TRCRSCTLRn(3))         \
329         CASE_##op((val), TRCRSCTLRn(4))         \
330         CASE_##op((val), TRCRSCTLRn(5))         \
331         CASE_##op((val), TRCRSCTLRn(6))         \
332         CASE_##op((val), TRCRSCTLRn(7))         \
333         CASE_##op((val), TRCRSCTLRn(8))         \
334         CASE_##op((val), TRCRSCTLRn(9))         \
335         CASE_##op((val), TRCRSCTLRn(10))        \
336         CASE_##op((val), TRCRSCTLRn(11))        \
337         CASE_##op((val), TRCRSCTLRn(12))        \
338         CASE_##op((val), TRCRSCTLRn(13))        \
339         CASE_##op((val), TRCRSCTLRn(14))        \
340         CASE_##op((val), TRCRSCTLRn(15))        \
341         CASE_##op((val), TRCRSCTLRn(16))        \
342         CASE_##op((val), TRCRSCTLRn(17))        \
343         CASE_##op((val), TRCRSCTLRn(18))        \
344         CASE_##op((val), TRCRSCTLRn(19))        \
345         CASE_##op((val), TRCRSCTLRn(20))        \
346         CASE_##op((val), TRCRSCTLRn(21))        \
347         CASE_##op((val), TRCRSCTLRn(22))        \
348         CASE_##op((val), TRCRSCTLRn(23))        \
349         CASE_##op((val), TRCRSCTLRn(24))        \
350         CASE_##op((val), TRCRSCTLRn(25))        \
351         CASE_##op((val), TRCRSCTLRn(26))        \
352         CASE_##op((val), TRCRSCTLRn(27))        \
353         CASE_##op((val), TRCRSCTLRn(28))        \
354         CASE_##op((val), TRCRSCTLRn(29))        \
355         CASE_##op((val), TRCRSCTLRn(30))        \
356         CASE_##op((val), TRCRSCTLRn(31))        \
357         CASE_##op((val), TRCSSCCRn(0))          \
358         CASE_##op((val), TRCSSCCRn(1))          \
359         CASE_##op((val), TRCSSCCRn(2))          \
360         CASE_##op((val), TRCSSCCRn(3))          \
361         CASE_##op((val), TRCSSCCRn(4))          \
362         CASE_##op((val), TRCSSCCRn(5))          \
363         CASE_##op((val), TRCSSCCRn(6))          \
364         CASE_##op((val), TRCSSCCRn(7))          \
365         CASE_##op((val), TRCSSCSRn(0))          \
366         CASE_##op((val), TRCSSCSRn(1))          \
367         CASE_##op((val), TRCSSCSRn(2))          \
368         CASE_##op((val), TRCSSCSRn(3))          \
369         CASE_##op((val), TRCSSCSRn(4))          \
370         CASE_##op((val), TRCSSCSRn(5))          \
371         CASE_##op((val), TRCSSCSRn(6))          \
372         CASE_##op((val), TRCSSCSRn(7))          \
373         CASE_##op((val), TRCSSPCICRn(0))        \
374         CASE_##op((val), TRCSSPCICRn(1))        \
375         CASE_##op((val), TRCSSPCICRn(2))        \
376         CASE_##op((val), TRCSSPCICRn(3))        \
377         CASE_##op((val), TRCSSPCICRn(4))        \
378         CASE_##op((val), TRCSSPCICRn(5))        \
379         CASE_##op((val), TRCSSPCICRn(6))        \
380         CASE_##op((val), TRCSSPCICRn(7))        \
381         CASE_##op((val), TRCOSLSR)              \
382         CASE_##op((val), TRCACVRn(0))           \
383         CASE_##op((val), TRCACVRn(1))           \
384         CASE_##op((val), TRCACVRn(2))           \
385         CASE_##op((val), TRCACVRn(3))           \
386         CASE_##op((val), TRCACVRn(4))           \
387         CASE_##op((val), TRCACVRn(5))           \
388         CASE_##op((val), TRCACVRn(6))           \
389         CASE_##op((val), TRCACVRn(7))           \
390         CASE_##op((val), TRCACVRn(8))           \
391         CASE_##op((val), TRCACVRn(9))           \
392         CASE_##op((val), TRCACVRn(10))          \
393         CASE_##op((val), TRCACVRn(11))          \
394         CASE_##op((val), TRCACVRn(12))          \
395         CASE_##op((val), TRCACVRn(13))          \
396         CASE_##op((val), TRCACVRn(14))          \
397         CASE_##op((val), TRCACVRn(15))          \
398         CASE_##op((val), TRCACATRn(0))          \
399         CASE_##op((val), TRCACATRn(1))          \
400         CASE_##op((val), TRCACATRn(2))          \
401         CASE_##op((val), TRCACATRn(3))          \
402         CASE_##op((val), TRCACATRn(4))          \
403         CASE_##op((val), TRCACATRn(5))          \
404         CASE_##op((val), TRCACATRn(6))          \
405         CASE_##op((val), TRCACATRn(7))          \
406         CASE_##op((val), TRCACATRn(8))          \
407         CASE_##op((val), TRCACATRn(9))          \
408         CASE_##op((val), TRCACATRn(10))         \
409         CASE_##op((val), TRCACATRn(11))         \
410         CASE_##op((val), TRCACATRn(12))         \
411         CASE_##op((val), TRCACATRn(13))         \
412         CASE_##op((val), TRCACATRn(14))         \
413         CASE_##op((val), TRCACATRn(15))         \
414         CASE_##op((val), TRCDVCVRn(0))          \
415         CASE_##op((val), TRCDVCVRn(1))          \
416         CASE_##op((val), TRCDVCVRn(2))          \
417         CASE_##op((val), TRCDVCVRn(3))          \
418         CASE_##op((val), TRCDVCVRn(4))          \
419         CASE_##op((val), TRCDVCVRn(5))          \
420         CASE_##op((val), TRCDVCVRn(6))          \
421         CASE_##op((val), TRCDVCVRn(7))          \
422         CASE_##op((val), TRCDVCMRn(0))          \
423         CASE_##op((val), TRCDVCMRn(1))          \
424         CASE_##op((val), TRCDVCMRn(2))          \
425         CASE_##op((val), TRCDVCMRn(3))          \
426         CASE_##op((val), TRCDVCMRn(4))          \
427         CASE_##op((val), TRCDVCMRn(5))          \
428         CASE_##op((val), TRCDVCMRn(6))          \
429         CASE_##op((val), TRCDVCMRn(7))          \
430         CASE_##op((val), TRCCIDCVRn(0))         \
431         CASE_##op((val), TRCCIDCVRn(1))         \
432         CASE_##op((val), TRCCIDCVRn(2))         \
433         CASE_##op((val), TRCCIDCVRn(3))         \
434         CASE_##op((val), TRCCIDCVRn(4))         \
435         CASE_##op((val), TRCCIDCVRn(5))         \
436         CASE_##op((val), TRCCIDCVRn(6))         \
437         CASE_##op((val), TRCCIDCVRn(7))         \
438         CASE_##op((val), TRCVMIDCVRn(0))        \
439         CASE_##op((val), TRCVMIDCVRn(1))        \
440         CASE_##op((val), TRCVMIDCVRn(2))        \
441         CASE_##op((val), TRCVMIDCVRn(3))        \
442         CASE_##op((val), TRCVMIDCVRn(4))        \
443         CASE_##op((val), TRCVMIDCVRn(5))        \
444         CASE_##op((val), TRCVMIDCVRn(6))        \
445         CASE_##op((val), TRCVMIDCVRn(7))        \
446         CASE_##op((val), TRCCIDCCTLR0)          \
447         CASE_##op((val), TRCCIDCCTLR1)          \
448         CASE_##op((val), TRCVMIDCCTLR0)         \
449         CASE_##op((val), TRCVMIDCCTLR1)         \
450         CASE_##op((val), TRCCLAIMSET)           \
451         CASE_##op((val), TRCCLAIMCLR)           \
452         CASE_##op((val), TRCAUTHSTATUS)         \
453         CASE_##op((val), TRCDEVARCH)            \
454         CASE_##op((val), TRCDEVID)
455
456 /* List of registers only accessible via memory-mapped interface */
457 #define ETM_MMAP_LIST(op, val)                  \
458         CASE_##op((val), TRCDEVTYPE)            \
459         CASE_##op((val), TRCPDCR)               \
460         CASE_##op((val), TRCPDSR)               \
461         CASE_##op((val), TRCDEVAFF0)            \
462         CASE_##op((val), TRCDEVAFF1)            \
463         CASE_##op((val), TRCLAR)                \
464         CASE_##op((val), TRCLSR)                \
465         CASE_##op((val), TRCITCTRL)             \
466         CASE_##op((val), TRCPIDR4)              \
467         CASE_##op((val), TRCPIDR0)              \
468         CASE_##op((val), TRCPIDR1)              \
469         CASE_##op((val), TRCPIDR2)              \
470         CASE_##op((val), TRCPIDR3)
471
472 #define ETM4x_READ_SYSREG_CASES(res)            \
473         ETM_COMMON_SYSREG_LIST(READ, (res))     \
474         ETM4x_ONLY_SYSREG_LIST(READ, (res))
475
476 #define ETM4x_WRITE_SYSREG_CASES(val)           \
477         ETM_COMMON_SYSREG_LIST(WRITE, (val))    \
478         ETM4x_ONLY_SYSREG_LIST(WRITE, (val))
479
480 #define ETM_COMMON_SYSREG_LIST_CASES            \
481         ETM_COMMON_SYSREG_LIST(NOP, __unused)
482
483 #define ETM4x_ONLY_SYSREG_LIST_CASES            \
484         ETM4x_ONLY_SYSREG_LIST(NOP, __unused)
485
486 #define ETM4x_SYSREG_LIST_CASES                 \
487         ETM_COMMON_SYSREG_LIST_CASES            \
488         ETM4x_ONLY_SYSREG_LIST(NOP, __unused)
489
490 #define ETM4x_MMAP_LIST_CASES           ETM_MMAP_LIST(NOP, __unused)
491
492 /* ETE only supports system register access */
493 #define ETE_READ_CASES(res)                     \
494         ETM_COMMON_SYSREG_LIST(READ, (res))     \
495         ETE_ONLY_SYSREG_LIST(READ, (res))
496
497 #define ETE_WRITE_CASES(val)                    \
498         ETM_COMMON_SYSREG_LIST(WRITE, (val))    \
499         ETE_ONLY_SYSREG_LIST(WRITE, (val))
500
501 #define ETE_ONLY_SYSREG_LIST_CASES              \
502         ETE_ONLY_SYSREG_LIST(NOP, __unused)
503
504 #define read_etm4x_sysreg_offset(offset, _64bit)                                \
505         ({                                                                      \
506                 u64 __val;                                                      \
507                                                                                 \
508                 if (__builtin_constant_p((offset)))                             \
509                         __val = read_etm4x_sysreg_const_offset((offset));       \
510                 else                                                            \
511                         __val = etm4x_sysreg_read((offset), true, (_64bit));    \
512                 __val;                                                          \
513          })
514
515 #define write_etm4x_sysreg_offset(val, offset, _64bit)                  \
516         do {                                                            \
517                 if (__builtin_constant_p((offset)))                     \
518                         write_etm4x_sysreg_const_offset((val),          \
519                                                         (offset));      \
520                 else                                                    \
521                         etm4x_sysreg_write((val), (offset), true,       \
522                                            (_64bit));                   \
523         } while (0)
524
525
526 #define etm4x_relaxed_read32(csa, offset)                               \
527         ((u32)((csa)->io_mem ?                                          \
528                  readl_relaxed((csa)->base + (offset)) :                \
529                  read_etm4x_sysreg_offset((offset), false)))
530
531 #define etm4x_relaxed_read64(csa, offset)                               \
532         ((u64)((csa)->io_mem ?                                          \
533                  readq_relaxed((csa)->base + (offset)) :                \
534                  read_etm4x_sysreg_offset((offset), true)))
535
536 #define etm4x_read32(csa, offset)                                       \
537         ({                                                              \
538                 u32 __val = etm4x_relaxed_read32((csa), (offset));      \
539                 __iormb(__val);                                         \
540                 __val;                                                  \
541          })
542
543 #define etm4x_read64(csa, offset)                                       \
544         ({                                                              \
545                 u64 __val = etm4x_relaxed_read64((csa), (offset));      \
546                 __iormb(__val);                                         \
547                 __val;                                                  \
548          })
549
550 #define etm4x_relaxed_write32(csa, val, offset)                         \
551         do {                                                            \
552                 if ((csa)->io_mem)                                      \
553                         writel_relaxed((val), (csa)->base + (offset));  \
554                 else                                                    \
555                         write_etm4x_sysreg_offset((val), (offset),      \
556                                                   false);               \
557         } while (0)
558
559 #define etm4x_relaxed_write64(csa, val, offset)                         \
560         do {                                                            \
561                 if ((csa)->io_mem)                                      \
562                         writeq_relaxed((val), (csa)->base + (offset));  \
563                 else                                                    \
564                         write_etm4x_sysreg_offset((val), (offset),      \
565                                                   true);                \
566         } while (0)
567
568 #define etm4x_write32(csa, val, offset)                                 \
569         do {                                                            \
570                 __iowmb();                                              \
571                 etm4x_relaxed_write32((csa), (val), (offset));          \
572         } while (0)
573
574 #define etm4x_write64(csa, val, offset)                                 \
575         do {                                                            \
576                 __iowmb();                                              \
577                 etm4x_relaxed_write64((csa), (val), (offset));          \
578         } while (0)
579
580
581 /* ETMv4 resources */
582 #define ETM_MAX_NR_PE                   8
583 #define ETMv4_MAX_CNTR                  4
584 #define ETM_MAX_SEQ_STATES              4
585 #define ETM_MAX_EXT_INP_SEL             4
586 #define ETM_MAX_EXT_INP                 256
587 #define ETM_MAX_EXT_OUT                 4
588 #define ETM_MAX_SINGLE_ADDR_CMP         16
589 #define ETM_MAX_ADDR_RANGE_CMP          (ETM_MAX_SINGLE_ADDR_CMP / 2)
590 #define ETM_MAX_DATA_VAL_CMP            8
591 #define ETMv4_MAX_CTXID_CMP             8
592 #define ETM_MAX_VMID_CMP                8
593 #define ETM_MAX_PE_CMP                  8
594 #define ETM_MAX_RES_SEL                 32
595 #define ETM_MAX_SS_CMP                  8
596
597 #define ETMv4_SYNC_MASK                 0x1F
598 #define ETM_CYC_THRESHOLD_MASK          0xFFF
599 #define ETM_CYC_THRESHOLD_DEFAULT       0x100
600 #define ETMv4_EVENT_MASK                0xFF
601 #define ETM_CNTR_MAX_VAL                0xFFFF
602 #define ETM_TRACEID_MASK                0x3f
603
604 /* ETMv4 programming modes */
605 #define ETM_MODE_EXCLUDE                BIT(0)
606 #define ETM_MODE_LOAD                   BIT(1)
607 #define ETM_MODE_STORE                  BIT(2)
608 #define ETM_MODE_LOAD_STORE             BIT(3)
609 #define ETM_MODE_BB                     BIT(4)
610 #define ETMv4_MODE_CYCACC               BIT(5)
611 #define ETMv4_MODE_CTXID                BIT(6)
612 #define ETM_MODE_VMID                   BIT(7)
613 #define ETM_MODE_COND(val)              BMVAL(val, 8, 10)
614 #define ETMv4_MODE_TIMESTAMP            BIT(11)
615 #define ETM_MODE_RETURNSTACK            BIT(12)
616 #define ETM_MODE_QELEM(val)             BMVAL(val, 13, 14)
617 #define ETM_MODE_DATA_TRACE_ADDR        BIT(15)
618 #define ETM_MODE_DATA_TRACE_VAL         BIT(16)
619 #define ETM_MODE_ISTALL                 BIT(17)
620 #define ETM_MODE_DSTALL                 BIT(18)
621 #define ETM_MODE_ATB_TRIGGER            BIT(19)
622 #define ETM_MODE_LPOVERRIDE             BIT(20)
623 #define ETM_MODE_ISTALL_EN              BIT(21)
624 #define ETM_MODE_DSTALL_EN              BIT(22)
625 #define ETM_MODE_INSTPRIO               BIT(23)
626 #define ETM_MODE_NOOVERFLOW             BIT(24)
627 #define ETM_MODE_TRACE_RESET            BIT(25)
628 #define ETM_MODE_TRACE_ERR              BIT(26)
629 #define ETM_MODE_VIEWINST_STARTSTOP     BIT(27)
630 #define ETMv4_MODE_ALL                  (GENMASK(27, 0) | \
631                                          ETM_MODE_EXCL_KERN | \
632                                          ETM_MODE_EXCL_USER)
633
634 /*
635  * TRCOSLSR.OSLM advertises the OS Lock model.
636  * OSLM[2:0] = TRCOSLSR[4:3,0]
637  *
638  *      0b000 - Trace OS Lock is not implemented.
639  *      0b010 - Trace OS Lock is implemented.
640  *      0b100 - Trace OS Lock is not implemented, unit is controlled by PE OS Lock.
641  */
642 #define ETM_OSLOCK_NI           0b000
643 #define ETM_OSLOCK_PRESENT      0b010
644 #define ETM_OSLOCK_PE           0b100
645
646 #define ETM_OSLSR_OSLM(oslsr)   ((((oslsr) & GENMASK(4, 3)) >> 2) | (oslsr & 0x1))
647
648 /*
649  * TRCDEVARCH Bit field definitions
650  * Bits[31:21]  - ARCHITECT = Always Arm Ltd.
651  *                * Bits[31:28] = 0x4
652  *                * Bits[27:21] = 0b0111011
653  * Bit[20]      - PRESENT,  Indicates the presence of this register.
654  *
655  * Bit[19:16]   - REVISION, Revision of the architecture.
656  *
657  * Bit[15:0]    - ARCHID, Identifies this component as an ETM
658  *                * Bits[15:12] - architecture version of ETM
659  *                *             = 4 for ETMv4
660  *                * Bits[11:0] = 0xA13, architecture part number for ETM.
661  */
662 #define ETM_DEVARCH_ARCHITECT_MASK              GENMASK(31, 21)
663 #define ETM_DEVARCH_ARCHITECT_ARM               ((0x4 << 28) | (0b0111011 << 21))
664 #define ETM_DEVARCH_PRESENT                     BIT(20)
665 #define ETM_DEVARCH_REVISION_SHIFT              16
666 #define ETM_DEVARCH_REVISION_MASK               GENMASK(19, 16)
667 #define ETM_DEVARCH_REVISION(x)                 \
668         (((x) & ETM_DEVARCH_REVISION_MASK) >> ETM_DEVARCH_REVISION_SHIFT)
669 #define ETM_DEVARCH_ARCHID_MASK                 GENMASK(15, 0)
670 #define ETM_DEVARCH_ARCHID_ARCH_VER_SHIFT       12
671 #define ETM_DEVARCH_ARCHID_ARCH_VER_MASK        GENMASK(15, 12)
672 #define ETM_DEVARCH_ARCHID_ARCH_VER(x)          \
673         (((x) & ETM_DEVARCH_ARCHID_ARCH_VER_MASK) >> ETM_DEVARCH_ARCHID_ARCH_VER_SHIFT)
674
675 #define ETM_DEVARCH_MAKE_ARCHID_ARCH_VER(ver)                   \
676         (((ver) << ETM_DEVARCH_ARCHID_ARCH_VER_SHIFT) & ETM_DEVARCH_ARCHID_ARCH_VER_MASK)
677
678 #define ETM_DEVARCH_ARCHID_ARCH_PART(x)         ((x) & 0xfffUL)
679
680 #define ETM_DEVARCH_MAKE_ARCHID(major)                  \
681         ((ETM_DEVARCH_MAKE_ARCHID_ARCH_VER(major)) | ETM_DEVARCH_ARCHID_ARCH_PART(0xA13))
682
683 #define ETM_DEVARCH_ARCHID_ETMv4x               ETM_DEVARCH_MAKE_ARCHID(0x4)
684 #define ETM_DEVARCH_ARCHID_ETE                  ETM_DEVARCH_MAKE_ARCHID(0x5)
685
686 #define ETM_DEVARCH_ID_MASK                                             \
687         (ETM_DEVARCH_ARCHITECT_MASK | ETM_DEVARCH_ARCHID_MASK | ETM_DEVARCH_PRESENT)
688 #define ETM_DEVARCH_ETMv4x_ARCH                                         \
689         (ETM_DEVARCH_ARCHITECT_ARM | ETM_DEVARCH_ARCHID_ETMv4x | ETM_DEVARCH_PRESENT)
690 #define ETM_DEVARCH_ETE_ARCH                                            \
691         (ETM_DEVARCH_ARCHITECT_ARM | ETM_DEVARCH_ARCHID_ETE | ETM_DEVARCH_PRESENT)
692
693 #define TRCSTATR_IDLE_BIT               0
694 #define TRCSTATR_PMSTABLE_BIT           1
695 #define ETM_DEFAULT_ADDR_COMP           0
696
697 #define TRCSSCSRn_PC                    BIT(3)
698
699 /* PowerDown Control Register bits */
700 #define TRCPDCR_PU                      BIT(3)
701
702 #define TRCACATR_EXLEVEL_SHIFT          8
703
704 /*
705  * Exception level mask for Secure and Non-Secure ELs.
706  * ETM defines the bits for EL control (e.g, TRVICTLR, TRCACTRn).
707  * The Secure and Non-Secure ELs are always to gether.
708  * Non-secure EL3 is never implemented.
709  * We use the following generic mask as they appear in different
710  * registers and this can be shifted for the appropriate
711  * fields.
712  */
713 #define ETM_EXLEVEL_S_APP               BIT(0)  /* Secure EL0           */
714 #define ETM_EXLEVEL_S_OS                BIT(1)  /* Secure EL1           */
715 #define ETM_EXLEVEL_S_HYP               BIT(2)  /* Secure EL2           */
716 #define ETM_EXLEVEL_S_MON               BIT(3)  /* Secure EL3/Monitor   */
717 #define ETM_EXLEVEL_NS_APP              BIT(4)  /* NonSecure EL0        */
718 #define ETM_EXLEVEL_NS_OS               BIT(5)  /* NonSecure EL1        */
719 #define ETM_EXLEVEL_NS_HYP              BIT(6)  /* NonSecure EL2        */
720
721 /* access level controls in TRCACATRn */
722 #define TRCACATR_EXLEVEL_SHIFT          8
723
724 #define ETM_TRCIDR1_ARCH_MAJOR_SHIFT    8
725 #define ETM_TRCIDR1_ARCH_MAJOR_MASK     (0xfU << ETM_TRCIDR1_ARCH_MAJOR_SHIFT)
726 #define ETM_TRCIDR1_ARCH_MAJOR(x)       \
727         (((x) & ETM_TRCIDR1_ARCH_MAJOR_MASK) >> ETM_TRCIDR1_ARCH_MAJOR_SHIFT)
728 #define ETM_TRCIDR1_ARCH_MINOR_SHIFT    4
729 #define ETM_TRCIDR1_ARCH_MINOR_MASK     (0xfU << ETM_TRCIDR1_ARCH_MINOR_SHIFT)
730 #define ETM_TRCIDR1_ARCH_MINOR(x)       \
731         (((x) & ETM_TRCIDR1_ARCH_MINOR_MASK) >> ETM_TRCIDR1_ARCH_MINOR_SHIFT)
732 #define ETM_TRCIDR1_ARCH_SHIFT          ETM_TRCIDR1_ARCH_MINOR_SHIFT
733 #define ETM_TRCIDR1_ARCH_MASK           \
734         (ETM_TRCIDR1_ARCH_MAJOR_MASK | ETM_TRCIDR1_ARCH_MINOR_MASK)
735
736 #define ETM_TRCIDR1_ARCH_ETMv4          0x4
737
738 /*
739  * Driver representation of the ETM architecture.
740  * The version of an ETM component can be detected from
741  *
742  * TRCDEVARCH   - CoreSight architected register
743  *                - Bits[15:12] - Major version
744  *                - Bits[19:16] - Minor version
745  * TRCIDR1      - ETM architected register
746  *                - Bits[11:8] - Major version
747  *                - Bits[7:4]  - Minor version
748  * We must rely on TRCDEVARCH for the version information,
749  * however we don't want to break the support for potential
750  * old implementations which might not implement it. Thus
751  * we fall back to TRCIDR1 if TRCDEVARCH is not implemented
752  * for memory mapped components.
753  * Now to make certain decisions easier based on the version
754  * we use an internal representation of the version in the
755  * driver, as follows :
756  *
757  * ETM_ARCH_VERSION[7:0], where :
758  *      Bits[7:4] - Major version
759  *      Bits[3:0] - Minro version
760  */
761 #define ETM_ARCH_VERSION(major, minor)          \
762         ((((major) & 0xfU) << 4) | (((minor) & 0xfU)))
763 #define ETM_ARCH_MAJOR_VERSION(arch)    (((arch) >> 4) & 0xfU)
764 #define ETM_ARCH_MINOR_VERSION(arch)    ((arch) & 0xfU)
765
766 #define ETM_ARCH_V4     ETM_ARCH_VERSION(4, 0)
767 #define ETM_ARCH_ETE    ETM_ARCH_VERSION(5, 0)
768
769 /* Interpretation of resource numbers change at ETM v4.3 architecture */
770 #define ETM_ARCH_V4_3   ETM_ARCH_VERSION(4, 3)
771
772 static inline u8 etm_devarch_to_arch(u32 devarch)
773 {
774         return ETM_ARCH_VERSION(ETM_DEVARCH_ARCHID_ARCH_VER(devarch),
775                                 ETM_DEVARCH_REVISION(devarch));
776 }
777
778 static inline u8 etm_trcidr_to_arch(u32 trcidr1)
779 {
780         return ETM_ARCH_VERSION(ETM_TRCIDR1_ARCH_MAJOR(trcidr1),
781                                 ETM_TRCIDR1_ARCH_MINOR(trcidr1));
782 }
783
784 enum etm_impdef_type {
785         ETM4_IMPDEF_HISI_CORE_COMMIT,
786         ETM4_IMPDEF_FEATURE_MAX,
787 };
788
789 /**
790  * struct etmv4_config - configuration information related to an ETMv4
791  * @mode:       Controls various modes supported by this ETM.
792  * @pe_sel:     Controls which PE to trace.
793  * @cfg:        Controls the tracing options.
794  * @eventctrl0: Controls the tracing of arbitrary events.
795  * @eventctrl1: Controls the behavior of the events that @event_ctrl0 selects.
796  * @stallctl:   If functionality that prevents trace unit buffer overflows
797  *              is available.
798  * @ts_ctrl:    Controls the insertion of global timestamps in the
799  *              trace streams.
800  * @syncfreq:   Controls how often trace synchronization requests occur.
801  *              the TRCCCCTLR register.
802  * @ccctlr:     Sets the threshold value for cycle counting.
803  * @vinst_ctrl: Controls instruction trace filtering.
804  * @viiectlr:   Set or read, the address range comparators.
805  * @vissctlr:   Set, or read, the single address comparators that control the
806  *              ViewInst start-stop logic.
807  * @vipcssctlr: Set, or read, which PE comparator inputs can control the
808  *              ViewInst start-stop logic.
809  * @seq_idx:    Sequencor index selector.
810  * @seq_ctrl:   Control for the sequencer state transition control register.
811  * @seq_rst:    Moves the sequencer to state 0 when a programmed event occurs.
812  * @seq_state:  Set, or read the sequencer state.
813  * @cntr_idx:   Counter index seletor.
814  * @cntrldvr:   Sets or returns the reload count value for a counter.
815  * @cntr_ctrl:  Controls the operation of a counter.
816  * @cntr_val:   Sets or returns the value for a counter.
817  * @res_idx:    Resource index selector.
818  * @res_ctrl:   Controls the selection of the resources in the trace unit.
819  * @ss_idx:     Single-shot index selector.
820  * @ss_ctrl:    Controls the corresponding single-shot comparator resource.
821  * @ss_status:  The status of the corresponding single-shot comparator.
822  * @ss_pe_cmp:  Selects the PE comparator inputs for Single-shot control.
823  * @addr_idx:   Address comparator index selector.
824  * @addr_val:   Value for address comparator.
825  * @addr_acc:   Address comparator access type.
826  * @addr_type:  Current status of the comparator register.
827  * @ctxid_idx:  Context ID index selector.
828  * @ctxid_pid:  Value of the context ID comparator.
829  * @ctxid_mask0:Context ID comparator mask for comparator 0-3.
830  * @ctxid_mask1:Context ID comparator mask for comparator 4-7.
831  * @vmid_idx:   VM ID index selector.
832  * @vmid_val:   Value of the VM ID comparator.
833  * @vmid_mask0: VM ID comparator mask for comparator 0-3.
834  * @vmid_mask1: VM ID comparator mask for comparator 4-7.
835  * @ext_inp:    External input selection.
836  * @s_ex_level: Secure ELs where tracing is supported.
837  */
838 struct etmv4_config {
839         u32                             mode;
840         u32                             pe_sel;
841         u32                             cfg;
842         u32                             eventctrl0;
843         u32                             eventctrl1;
844         u32                             stall_ctrl;
845         u32                             ts_ctrl;
846         u32                             syncfreq;
847         u32                             ccctlr;
848         u32                             bb_ctrl;
849         u32                             vinst_ctrl;
850         u32                             viiectlr;
851         u32                             vissctlr;
852         u32                             vipcssctlr;
853         u8                              seq_idx;
854         u32                             seq_ctrl[ETM_MAX_SEQ_STATES];
855         u32                             seq_rst;
856         u32                             seq_state;
857         u8                              cntr_idx;
858         u32                             cntrldvr[ETMv4_MAX_CNTR];
859         u32                             cntr_ctrl[ETMv4_MAX_CNTR];
860         u32                             cntr_val[ETMv4_MAX_CNTR];
861         u8                              res_idx;
862         u32                             res_ctrl[ETM_MAX_RES_SEL];
863         u8                              ss_idx;
864         u32                             ss_ctrl[ETM_MAX_SS_CMP];
865         u32                             ss_status[ETM_MAX_SS_CMP];
866         u32                             ss_pe_cmp[ETM_MAX_SS_CMP];
867         u8                              addr_idx;
868         u64                             addr_val[ETM_MAX_SINGLE_ADDR_CMP];
869         u64                             addr_acc[ETM_MAX_SINGLE_ADDR_CMP];
870         u8                              addr_type[ETM_MAX_SINGLE_ADDR_CMP];
871         u8                              ctxid_idx;
872         u64                             ctxid_pid[ETMv4_MAX_CTXID_CMP];
873         u32                             ctxid_mask0;
874         u32                             ctxid_mask1;
875         u8                              vmid_idx;
876         u64                             vmid_val[ETM_MAX_VMID_CMP];
877         u32                             vmid_mask0;
878         u32                             vmid_mask1;
879         u32                             ext_inp;
880         u8                              s_ex_level;
881 };
882
883 /**
884  * struct etm4_save_state - state to be preserved when ETM is without power
885  */
886 struct etmv4_save_state {
887         u32     trcprgctlr;
888         u32     trcprocselr;
889         u32     trcconfigr;
890         u32     trcauxctlr;
891         u32     trceventctl0r;
892         u32     trceventctl1r;
893         u32     trcstallctlr;
894         u32     trctsctlr;
895         u32     trcsyncpr;
896         u32     trcccctlr;
897         u32     trcbbctlr;
898         u32     trctraceidr;
899         u32     trcqctlr;
900
901         u32     trcvictlr;
902         u32     trcviiectlr;
903         u32     trcvissctlr;
904         u32     trcvipcssctlr;
905         u32     trcvdctlr;
906         u32     trcvdsacctlr;
907         u32     trcvdarcctlr;
908
909         u32     trcseqevr[ETM_MAX_SEQ_STATES];
910         u32     trcseqrstevr;
911         u32     trcseqstr;
912         u32     trcextinselr;
913         u32     trccntrldvr[ETMv4_MAX_CNTR];
914         u32     trccntctlr[ETMv4_MAX_CNTR];
915         u32     trccntvr[ETMv4_MAX_CNTR];
916
917         u32     trcrsctlr[ETM_MAX_RES_SEL];
918
919         u32     trcssccr[ETM_MAX_SS_CMP];
920         u32     trcsscsr[ETM_MAX_SS_CMP];
921         u32     trcsspcicr[ETM_MAX_SS_CMP];
922
923         u64     trcacvr[ETM_MAX_SINGLE_ADDR_CMP];
924         u64     trcacatr[ETM_MAX_SINGLE_ADDR_CMP];
925         u64     trccidcvr[ETMv4_MAX_CTXID_CMP];
926         u64     trcvmidcvr[ETM_MAX_VMID_CMP];
927         u32     trccidcctlr0;
928         u32     trccidcctlr1;
929         u32     trcvmidcctlr0;
930         u32     trcvmidcctlr1;
931
932         u32     trcclaimset;
933
934         u32     cntr_val[ETMv4_MAX_CNTR];
935         u32     seq_state;
936         u32     vinst_ctrl;
937         u32     ss_status[ETM_MAX_SS_CMP];
938
939         u32     trcpdcr;
940 };
941
942 /**
943  * struct etm4_drvdata - specifics associated to an ETM component
944  * @base:       Memory mapped base address for this component.
945  * @csdev:      Component vitals needed by the framework.
946  * @spinlock:   Only one at a time pls.
947  * @mode:       This tracer's mode, i.e sysFS, Perf or disabled.
948  * @cpu:        The cpu this component is affined to.
949  * @arch:       ETM architecture version.
950  * @nr_pe:      The number of processing entity available for tracing.
951  * @nr_pe_cmp:  The number of processing entity comparator inputs that are
952  *              available for tracing.
953  * @nr_addr_cmp:Number of pairs of address comparators available
954  *              as found in ETMIDR4 0-3.
955  * @nr_cntr:    Number of counters as found in ETMIDR5 bit 28-30.
956  * @nr_ext_inp: Number of external input.
957  * @numcidc:    Number of contextID comparators.
958  * @numvmidc:   Number of VMID comparators.
959  * @nrseqstate: The number of sequencer states that are implemented.
960  * @nr_event:   Indicates how many events the trace unit support.
961  * @nr_resource:The number of resource selection pairs available for tracing.
962  * @nr_ss_cmp:  Number of single-shot comparator controls that are available.
963  * @trcid:      value of the current ID for this component.
964  * @trcid_size: Indicates the trace ID width.
965  * @ts_size:    Global timestamp size field.
966  * @ctxid_size: Size of the context ID field to consider.
967  * @vmid_size:  Size of the VM ID comparator to consider.
968  * @ccsize:     Indicates the size of the cycle counter in bits.
969  * @ccitmin:    minimum value that can be programmed in
970  * @s_ex_level: In secure state, indicates whether instruction tracing is
971  *              supported for the corresponding Exception level.
972  * @ns_ex_level:In non-secure state, indicates whether instruction tracing is
973  *              supported for the corresponding Exception level.
974  * @sticky_enable: true if ETM base configuration has been done.
975  * @boot_enable:True if we should start tracing at boot time.
976  * @os_unlock:  True if access to management registers is allowed.
977  * @instrp0:    Tracing of load and store instructions
978  *              as P0 elements is supported.
979  * @trcbb:      Indicates if the trace unit supports branch broadcast tracing.
980  * @trccond:    If the trace unit supports conditional
981  *              instruction tracing.
982  * @retstack:   Indicates if the implementation supports a return stack.
983  * @trccci:     Indicates if the trace unit supports cycle counting
984  *              for instruction.
985  * @q_support:  Q element support characteristics.
986  * @trc_error:  Whether a trace unit can trace a system
987  *              error exception.
988  * @syncpr:     Indicates if an implementation has a fixed
989  *              synchronization period.
990  * @stall_ctrl: Enables trace unit functionality that prevents trace
991  *              unit buffer overflows.
992  * @sysstall:   Does the system support stall control of the PE?
993  * @nooverflow: Indicate if overflow prevention is supported.
994  * @atbtrig:    If the implementation can support ATB triggers
995  * @lpoverride: If the implementation can support low-power state over.
996  * @trfcr:      If the CPU supports FEAT_TRF, value of the TRFCR_ELx that
997  *              allows tracing at all ELs. We don't want to compute this
998  *              at runtime, due to the additional setting of TRFCR_CX when
999  *              in EL2. Otherwise, 0.
1000  * @config:     structure holding configuration parameters.
1001  * @save_trfcr: Saved TRFCR_EL1 register during a CPU PM event.
1002  * @save_state: State to be preserved across power loss
1003  * @state_needs_restore: True when there is context to restore after PM exit
1004  * @skip_power_up: Indicates if an implementation can skip powering up
1005  *                 the trace unit.
1006  * @arch_features: Bitmap of arch features of etmv4 devices.
1007  */
1008 struct etmv4_drvdata {
1009         void __iomem                    *base;
1010         struct coresight_device         *csdev;
1011         spinlock_t                      spinlock;
1012         local_t                         mode;
1013         int                             cpu;
1014         u8                              arch;
1015         u8                              nr_pe;
1016         u8                              nr_pe_cmp;
1017         u8                              nr_addr_cmp;
1018         u8                              nr_cntr;
1019         u8                              nr_ext_inp;
1020         u8                              numcidc;
1021         u8                              numvmidc;
1022         u8                              nrseqstate;
1023         u8                              nr_event;
1024         u8                              nr_resource;
1025         u8                              nr_ss_cmp;
1026         u8                              trcid;
1027         u8                              trcid_size;
1028         u8                              ts_size;
1029         u8                              ctxid_size;
1030         u8                              vmid_size;
1031         u8                              ccsize;
1032         u8                              ccitmin;
1033         u8                              s_ex_level;
1034         u8                              ns_ex_level;
1035         u8                              q_support;
1036         u8                              os_lock_model;
1037         bool                            sticky_enable;
1038         bool                            boot_enable;
1039         bool                            os_unlock;
1040         bool                            instrp0;
1041         bool                            trcbb;
1042         bool                            trccond;
1043         bool                            retstack;
1044         bool                            trccci;
1045         bool                            trc_error;
1046         bool                            syncpr;
1047         bool                            stallctl;
1048         bool                            sysstall;
1049         bool                            nooverflow;
1050         bool                            atbtrig;
1051         bool                            lpoverride;
1052         u64                             trfcr;
1053         struct etmv4_config             config;
1054         u64                             save_trfcr;
1055         struct etmv4_save_state         *save_state;
1056         bool                            state_needs_restore;
1057         bool                            skip_power_up;
1058         DECLARE_BITMAP(arch_features, ETM4_IMPDEF_FEATURE_MAX);
1059 };
1060
1061 /* Address comparator access types */
1062 enum etm_addr_acctype {
1063         TRCACATRn_TYPE_ADDR,
1064         TRCACATRn_TYPE_DATA_LOAD_ADDR,
1065         TRCACATRn_TYPE_DATA_STORE_ADDR,
1066         TRCACATRn_TYPE_DATA_LOAD_STORE_ADDR,
1067 };
1068
1069 /* Address comparator context types */
1070 enum etm_addr_ctxtype {
1071         ETM_CTX_NONE,
1072         ETM_CTX_CTXID,
1073         ETM_CTX_VMID,
1074         ETM_CTX_CTXID_VMID,
1075 };
1076
1077 extern const struct attribute_group *coresight_etmv4_groups[];
1078 void etm4_config_trace_mode(struct etmv4_config *config);
1079
1080 u64 etm4x_sysreg_read(u32 offset, bool _relaxed, bool _64bit);
1081 void etm4x_sysreg_write(u64 val, u32 offset, bool _relaxed, bool _64bit);
1082
1083 static inline bool etm4x_is_ete(struct etmv4_drvdata *drvdata)
1084 {
1085         return drvdata->arch >= ETM_ARCH_ETE;
1086 }
1087 #endif