drm/i915/gt: Pipelined page migration
[linux-2.6-microblaze.git] / drivers / gpu / drm / i915 / intel_wopcm.c
1 // SPDX-License-Identifier: MIT
2 /*
3  * Copyright © 2017-2019 Intel Corporation
4  */
5
6 #include "intel_wopcm.h"
7 #include "i915_drv.h"
8
9 /**
10  * DOC: WOPCM Layout
11  *
12  * The layout of the WOPCM will be fixed after writing to GuC WOPCM size and
13  * offset registers whose values are calculated and determined by HuC/GuC
14  * firmware size and set of hardware requirements/restrictions as shown below:
15  *
16  * ::
17  *
18  *    +=========> +====================+ <== WOPCM Top
19  *    ^           |  HW contexts RSVD  |
20  *    |     +===> +====================+ <== GuC WOPCM Top
21  *    |     ^     |                    |
22  *    |     |     |                    |
23  *    |     |     |                    |
24  *    |    GuC    |                    |
25  *    |   WOPCM   |                    |
26  *    |    Size   +--------------------+
27  *  WOPCM   |     |    GuC FW RSVD     |
28  *    |     |     +--------------------+
29  *    |     |     |   GuC Stack RSVD   |
30  *    |     |     +------------------- +
31  *    |     v     |   GuC WOPCM RSVD   |
32  *    |     +===> +====================+ <== GuC WOPCM base
33  *    |           |     WOPCM RSVD     |
34  *    |           +------------------- + <== HuC Firmware Top
35  *    v           |      HuC FW        |
36  *    +=========> +====================+ <== WOPCM Base
37  *
38  * GuC accessible WOPCM starts at GuC WOPCM base and ends at GuC WOPCM top.
39  * The top part of the WOPCM is reserved for hardware contexts (e.g. RC6
40  * context).
41  */
42
43 /* Default WOPCM size is 2MB from Gen11, 1MB on previous platforms */
44 #define GEN11_WOPCM_SIZE                SZ_2M
45 #define GEN9_WOPCM_SIZE                 SZ_1M
46 /* 16KB WOPCM (RSVD WOPCM) is reserved from HuC firmware top. */
47 #define WOPCM_RESERVED_SIZE             SZ_16K
48
49 /* 16KB reserved at the beginning of GuC WOPCM. */
50 #define GUC_WOPCM_RESERVED              SZ_16K
51 /* 8KB from GUC_WOPCM_RESERVED is reserved for GuC stack. */
52 #define GUC_WOPCM_STACK_RESERVED        SZ_8K
53
54 /* GuC WOPCM Offset value needs to be aligned to 16KB. */
55 #define GUC_WOPCM_OFFSET_ALIGNMENT      (1UL << GUC_WOPCM_OFFSET_SHIFT)
56
57 /* 24KB at the end of WOPCM is reserved for RC6 CTX on BXT. */
58 #define BXT_WOPCM_RC6_CTX_RESERVED      (SZ_16K + SZ_8K)
59 /* 36KB WOPCM reserved at the end of WOPCM on CNL. */
60 #define CNL_WOPCM_HW_CTX_RESERVED       (SZ_32K + SZ_4K)
61
62 /* 128KB from GUC_WOPCM_RESERVED is reserved for FW on Gen9. */
63 #define GEN9_GUC_FW_RESERVED    SZ_128K
64 #define GEN9_GUC_WOPCM_OFFSET   (GUC_WOPCM_RESERVED + GEN9_GUC_FW_RESERVED)
65
66 static inline struct drm_i915_private *wopcm_to_i915(struct intel_wopcm *wopcm)
67 {
68         return container_of(wopcm, struct drm_i915_private, wopcm);
69 }
70
71 /**
72  * intel_wopcm_init_early() - Early initialization of the WOPCM.
73  * @wopcm: pointer to intel_wopcm.
74  *
75  * Setup the size of WOPCM which will be used by later on WOPCM partitioning.
76  */
77 void intel_wopcm_init_early(struct intel_wopcm *wopcm)
78 {
79         struct drm_i915_private *i915 = wopcm_to_i915(wopcm);
80
81         if (!HAS_GT_UC(i915))
82                 return;
83
84         if (GRAPHICS_VER(i915) >= 11)
85                 wopcm->size = GEN11_WOPCM_SIZE;
86         else
87                 wopcm->size = GEN9_WOPCM_SIZE;
88
89         drm_dbg(&i915->drm, "WOPCM: %uK\n", wopcm->size / 1024);
90 }
91
92 static u32 context_reserved_size(struct drm_i915_private *i915)
93 {
94         if (IS_GEN9_LP(i915))
95                 return BXT_WOPCM_RC6_CTX_RESERVED;
96         else if (GRAPHICS_VER(i915) >= 10)
97                 return CNL_WOPCM_HW_CTX_RESERVED;
98         else
99                 return 0;
100 }
101
102 static bool gen9_check_dword_gap(struct drm_i915_private *i915,
103                                  u32 guc_wopcm_base, u32 guc_wopcm_size)
104 {
105         u32 offset;
106
107         /*
108          * GuC WOPCM size shall be at least a dword larger than the offset from
109          * WOPCM base (GuC WOPCM offset from WOPCM base + GEN9_GUC_WOPCM_OFFSET)
110          * due to hardware limitation on Gen9.
111          */
112         offset = guc_wopcm_base + GEN9_GUC_WOPCM_OFFSET;
113         if (offset > guc_wopcm_size ||
114             (guc_wopcm_size - offset) < sizeof(u32)) {
115                 drm_err(&i915->drm,
116                         "WOPCM: invalid GuC region size: %uK < %uK\n",
117                         guc_wopcm_size / SZ_1K,
118                         (u32)(offset + sizeof(u32)) / SZ_1K);
119                 return false;
120         }
121
122         return true;
123 }
124
125 static bool gen9_check_huc_fw_fits(struct drm_i915_private *i915,
126                                    u32 guc_wopcm_size, u32 huc_fw_size)
127 {
128         /*
129          * On Gen9 & CNL A0, hardware requires the total available GuC WOPCM
130          * size to be larger than or equal to HuC firmware size. Otherwise,
131          * firmware uploading would fail.
132          */
133         if (huc_fw_size > guc_wopcm_size - GUC_WOPCM_RESERVED) {
134                 drm_err(&i915->drm, "WOPCM: no space for %s: %uK < %uK\n",
135                         intel_uc_fw_type_repr(INTEL_UC_FW_TYPE_HUC),
136                         (guc_wopcm_size - GUC_WOPCM_RESERVED) / SZ_1K,
137                         huc_fw_size / 1024);
138                 return false;
139         }
140
141         return true;
142 }
143
144 static bool check_hw_restrictions(struct drm_i915_private *i915,
145                                   u32 guc_wopcm_base, u32 guc_wopcm_size,
146                                   u32 huc_fw_size)
147 {
148         if (GRAPHICS_VER(i915) == 9 && !gen9_check_dword_gap(i915, guc_wopcm_base,
149                                                              guc_wopcm_size))
150                 return false;
151
152         if (GRAPHICS_VER(i915) == 9 &&
153             !gen9_check_huc_fw_fits(i915, guc_wopcm_size, huc_fw_size))
154                 return false;
155
156         return true;
157 }
158
159 static bool __check_layout(struct drm_i915_private *i915, u32 wopcm_size,
160                            u32 guc_wopcm_base, u32 guc_wopcm_size,
161                            u32 guc_fw_size, u32 huc_fw_size)
162 {
163         const u32 ctx_rsvd = context_reserved_size(i915);
164         u32 size;
165
166         size = wopcm_size - ctx_rsvd;
167         if (unlikely(range_overflows(guc_wopcm_base, guc_wopcm_size, size))) {
168                 drm_err(&i915->drm,
169                         "WOPCM: invalid GuC region layout: %uK + %uK > %uK\n",
170                         guc_wopcm_base / SZ_1K, guc_wopcm_size / SZ_1K,
171                         size / SZ_1K);
172                 return false;
173         }
174
175         size = guc_fw_size + GUC_WOPCM_RESERVED + GUC_WOPCM_STACK_RESERVED;
176         if (unlikely(guc_wopcm_size < size)) {
177                 drm_err(&i915->drm, "WOPCM: no space for %s: %uK < %uK\n",
178                         intel_uc_fw_type_repr(INTEL_UC_FW_TYPE_GUC),
179                         guc_wopcm_size / SZ_1K, size / SZ_1K);
180                 return false;
181         }
182
183         size = huc_fw_size + WOPCM_RESERVED_SIZE;
184         if (unlikely(guc_wopcm_base < size)) {
185                 drm_err(&i915->drm, "WOPCM: no space for %s: %uK < %uK\n",
186                         intel_uc_fw_type_repr(INTEL_UC_FW_TYPE_HUC),
187                         guc_wopcm_base / SZ_1K, size / SZ_1K);
188                 return false;
189         }
190
191         return check_hw_restrictions(i915, guc_wopcm_base, guc_wopcm_size,
192                                      huc_fw_size);
193 }
194
195 static bool __wopcm_regs_locked(struct intel_uncore *uncore,
196                                 u32 *guc_wopcm_base, u32 *guc_wopcm_size)
197 {
198         u32 reg_base = intel_uncore_read(uncore, DMA_GUC_WOPCM_OFFSET);
199         u32 reg_size = intel_uncore_read(uncore, GUC_WOPCM_SIZE);
200
201         if (!(reg_size & GUC_WOPCM_SIZE_LOCKED) ||
202             !(reg_base & GUC_WOPCM_OFFSET_VALID))
203                 return false;
204
205         *guc_wopcm_base = reg_base & GUC_WOPCM_OFFSET_MASK;
206         *guc_wopcm_size = reg_size & GUC_WOPCM_SIZE_MASK;
207         return true;
208 }
209
210 /**
211  * intel_wopcm_init() - Initialize the WOPCM structure.
212  * @wopcm: pointer to intel_wopcm.
213  *
214  * This function will partition WOPCM space based on GuC and HuC firmware sizes
215  * and will allocate max remaining for use by GuC. This function will also
216  * enforce platform dependent hardware restrictions on GuC WOPCM offset and
217  * size. It will fail the WOPCM init if any of these checks fail, so that the
218  * following WOPCM registers setup and GuC firmware uploading would be aborted.
219  */
220 void intel_wopcm_init(struct intel_wopcm *wopcm)
221 {
222         struct drm_i915_private *i915 = wopcm_to_i915(wopcm);
223         struct intel_gt *gt = &i915->gt;
224         u32 guc_fw_size = intel_uc_fw_get_upload_size(&gt->uc.guc.fw);
225         u32 huc_fw_size = intel_uc_fw_get_upload_size(&gt->uc.huc.fw);
226         u32 ctx_rsvd = context_reserved_size(i915);
227         u32 guc_wopcm_base;
228         u32 guc_wopcm_size;
229
230         if (!guc_fw_size)
231                 return;
232
233         GEM_BUG_ON(!wopcm->size);
234         GEM_BUG_ON(wopcm->guc.base);
235         GEM_BUG_ON(wopcm->guc.size);
236         GEM_BUG_ON(guc_fw_size >= wopcm->size);
237         GEM_BUG_ON(huc_fw_size >= wopcm->size);
238         GEM_BUG_ON(ctx_rsvd + WOPCM_RESERVED_SIZE >= wopcm->size);
239
240         if (i915_inject_probe_failure(i915))
241                 return;
242
243         if (__wopcm_regs_locked(gt->uncore, &guc_wopcm_base, &guc_wopcm_size)) {
244                 drm_dbg(&i915->drm, "GuC WOPCM is already locked [%uK, %uK)\n",
245                         guc_wopcm_base / SZ_1K, guc_wopcm_size / SZ_1K);
246                 goto check;
247         }
248
249         /*
250          * Aligned value of guc_wopcm_base will determine available WOPCM space
251          * for HuC firmware and mandatory reserved area.
252          */
253         guc_wopcm_base = huc_fw_size + WOPCM_RESERVED_SIZE;
254         guc_wopcm_base = ALIGN(guc_wopcm_base, GUC_WOPCM_OFFSET_ALIGNMENT);
255
256         /*
257          * Need to clamp guc_wopcm_base now to make sure the following math is
258          * correct. Formal check of whole WOPCM layout will be done below.
259          */
260         guc_wopcm_base = min(guc_wopcm_base, wopcm->size - ctx_rsvd);
261
262         /* Aligned remainings of usable WOPCM space can be assigned to GuC. */
263         guc_wopcm_size = wopcm->size - ctx_rsvd - guc_wopcm_base;
264         guc_wopcm_size &= GUC_WOPCM_SIZE_MASK;
265
266         drm_dbg(&i915->drm, "Calculated GuC WOPCM [%uK, %uK)\n",
267                 guc_wopcm_base / SZ_1K, guc_wopcm_size / SZ_1K);
268
269 check:
270         if (__check_layout(i915, wopcm->size, guc_wopcm_base, guc_wopcm_size,
271                            guc_fw_size, huc_fw_size)) {
272                 wopcm->guc.base = guc_wopcm_base;
273                 wopcm->guc.size = guc_wopcm_size;
274                 GEM_BUG_ON(!wopcm->guc.base);
275                 GEM_BUG_ON(!wopcm->guc.size);
276         }
277 }