Merge tag 'drm-intel-next-2013-11-29' of git://people.freedesktop.org/~danvet/drm...
[linux-2.6-microblaze.git] / drivers / gpu / drm / i915 / intel_drv.h
1 /*
2  * Copyright (c) 2006 Dave Airlie <airlied@linux.ie>
3  * Copyright (c) 2007-2008 Intel Corporation
4  *   Jesse Barnes <jesse.barnes@intel.com>
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice (including the next
14  * paragraph) shall be included in all copies or substantial portions of the
15  * Software.
16  *
17  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
18  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
19  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
20  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
21  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
22  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
23  * IN THE SOFTWARE.
24  */
25 #ifndef __INTEL_DRV_H__
26 #define __INTEL_DRV_H__
27
28 #include <linux/i2c.h>
29 #include <linux/hdmi.h>
30 #include <drm/i915_drm.h>
31 #include "i915_drv.h"
32 #include <drm/drm_crtc.h>
33 #include <drm/drm_crtc_helper.h>
34 #include <drm/drm_fb_helper.h>
35 #include <drm/drm_dp_helper.h>
36
37 /**
38  * _wait_for - magic (register) wait macro
39  *
40  * Does the right thing for modeset paths when run under kdgb or similar atomic
41  * contexts. Note that it's important that we check the condition again after
42  * having timed out, since the timeout could be due to preemption or similar and
43  * we've never had a chance to check the condition before the timeout.
44  */
45 #define _wait_for(COND, MS, W) ({ \
46         unsigned long timeout__ = jiffies + msecs_to_jiffies(MS) + 1;   \
47         int ret__ = 0;                                                  \
48         while (!(COND)) {                                               \
49                 if (time_after(jiffies, timeout__)) {                   \
50                         if (!(COND))                                    \
51                                 ret__ = -ETIMEDOUT;                     \
52                         break;                                          \
53                 }                                                       \
54                 if (W && drm_can_sleep())  {                            \
55                         msleep(W);                                      \
56                 } else {                                                \
57                         cpu_relax();                                    \
58                 }                                                       \
59         }                                                               \
60         ret__;                                                          \
61 })
62
63 #define wait_for(COND, MS) _wait_for(COND, MS, 1)
64 #define wait_for_atomic(COND, MS) _wait_for(COND, MS, 0)
65 #define wait_for_atomic_us(COND, US) _wait_for((COND), \
66                                                DIV_ROUND_UP((US), 1000), 0)
67
68 #define KHz(x) (1000*x)
69 #define MHz(x) KHz(1000*x)
70
71 /*
72  * Display related stuff
73  */
74
75 /* store information about an Ixxx DVO */
76 /* The i830->i865 use multiple DVOs with multiple i2cs */
77 /* the i915, i945 have a single sDVO i2c bus - which is different */
78 #define MAX_OUTPUTS 6
79 /* maximum connectors per crtcs in the mode set */
80
81 #define INTEL_I2C_BUS_DVO 1
82 #define INTEL_I2C_BUS_SDVO 2
83
84 /* these are outputs from the chip - integrated only
85    external chips are via DVO or SDVO output */
86 #define INTEL_OUTPUT_UNUSED 0
87 #define INTEL_OUTPUT_ANALOG 1
88 #define INTEL_OUTPUT_DVO 2
89 #define INTEL_OUTPUT_SDVO 3
90 #define INTEL_OUTPUT_LVDS 4
91 #define INTEL_OUTPUT_TVOUT 5
92 #define INTEL_OUTPUT_HDMI 6
93 #define INTEL_OUTPUT_DISPLAYPORT 7
94 #define INTEL_OUTPUT_EDP 8
95 #define INTEL_OUTPUT_DSI 9
96 #define INTEL_OUTPUT_UNKNOWN 10
97
98 #define INTEL_DVO_CHIP_NONE 0
99 #define INTEL_DVO_CHIP_LVDS 1
100 #define INTEL_DVO_CHIP_TMDS 2
101 #define INTEL_DVO_CHIP_TVOUT 4
102
103 #define INTEL_DSI_COMMAND_MODE  0
104 #define INTEL_DSI_VIDEO_MODE    1
105
106 struct intel_framebuffer {
107         struct drm_framebuffer base;
108         struct drm_i915_gem_object *obj;
109 };
110
111 struct intel_fbdev {
112         struct drm_fb_helper helper;
113         struct intel_framebuffer ifb;
114         struct list_head fbdev_list;
115         struct drm_display_mode *our_mode;
116 };
117
118 struct intel_encoder {
119         struct drm_encoder base;
120         /*
121          * The new crtc this encoder will be driven from. Only differs from
122          * base->crtc while a modeset is in progress.
123          */
124         struct intel_crtc *new_crtc;
125
126         int type;
127         /*
128          * Intel hw has only one MUX where encoders could be clone, hence a
129          * simple flag is enough to compute the possible_clones mask.
130          */
131         bool cloneable;
132         bool connectors_active;
133         void (*hot_plug)(struct intel_encoder *);
134         bool (*compute_config)(struct intel_encoder *,
135                                struct intel_crtc_config *);
136         void (*pre_pll_enable)(struct intel_encoder *);
137         void (*pre_enable)(struct intel_encoder *);
138         void (*enable)(struct intel_encoder *);
139         void (*mode_set)(struct intel_encoder *intel_encoder);
140         void (*disable)(struct intel_encoder *);
141         void (*post_disable)(struct intel_encoder *);
142         /* Read out the current hw state of this connector, returning true if
143          * the encoder is active. If the encoder is enabled it also set the pipe
144          * it is connected to in the pipe parameter. */
145         bool (*get_hw_state)(struct intel_encoder *, enum pipe *pipe);
146         /* Reconstructs the equivalent mode flags for the current hardware
147          * state. This must be called _after_ display->get_pipe_config has
148          * pre-filled the pipe config. Note that intel_encoder->base.crtc must
149          * be set correctly before calling this function. */
150         void (*get_config)(struct intel_encoder *,
151                            struct intel_crtc_config *pipe_config);
152         int crtc_mask;
153         enum hpd_pin hpd_pin;
154 };
155
156 struct intel_panel {
157         struct drm_display_mode *fixed_mode;
158         int fitting_mode;
159
160         /* backlight */
161         struct {
162                 bool present;
163                 u32 level;
164                 u32 max;
165                 bool enabled;
166                 bool combination_mode;  /* gen 2/4 only */
167                 bool active_low_pwm;
168                 struct backlight_device *device;
169         } backlight;
170 };
171
172 struct intel_connector {
173         struct drm_connector base;
174         /*
175          * The fixed encoder this connector is connected to.
176          */
177         struct intel_encoder *encoder;
178
179         /*
180          * The new encoder this connector will be driven. Only differs from
181          * encoder while a modeset is in progress.
182          */
183         struct intel_encoder *new_encoder;
184
185         /* Reads out the current hw, returning true if the connector is enabled
186          * and active (i.e. dpms ON state). */
187         bool (*get_hw_state)(struct intel_connector *);
188
189         /* Panel info for eDP and LVDS */
190         struct intel_panel panel;
191
192         /* Cached EDID for eDP and LVDS. May hold ERR_PTR for invalid EDID. */
193         struct edid *edid;
194
195         /* since POLL and HPD connectors may use the same HPD line keep the native
196            state of connector->polled in case hotplug storm detection changes it */
197         u8 polled;
198 };
199
200 typedef struct dpll {
201         /* given values */
202         int n;
203         int m1, m2;
204         int p1, p2;
205         /* derived values */
206         int     dot;
207         int     vco;
208         int     m;
209         int     p;
210 } intel_clock_t;
211
212 struct intel_crtc_config {
213         /**
214          * quirks - bitfield with hw state readout quirks
215          *
216          * For various reasons the hw state readout code might not be able to
217          * completely faithfully read out the current state. These cases are
218          * tracked with quirk flags so that fastboot and state checker can act
219          * accordingly.
220          */
221 #define PIPE_CONFIG_QUIRK_MODE_SYNC_FLAGS (1<<0) /* unreliable sync mode.flags */
222         unsigned long quirks;
223
224         /* User requested mode, only valid as a starting point to
225          * compute adjusted_mode, except in the case of (S)DVO where
226          * it's also for the output timings of the (S)DVO chip.
227          * adjusted_mode will then correspond to the S(DVO) chip's
228          * preferred input timings. */
229         struct drm_display_mode requested_mode;
230         /* Actual pipe timings ie. what we program into the pipe timing
231          * registers. adjusted_mode.crtc_clock is the pipe pixel clock. */
232         struct drm_display_mode adjusted_mode;
233
234         /* Pipe source size (ie. panel fitter input size)
235          * All planes will be positioned inside this space,
236          * and get clipped at the edges. */
237         int pipe_src_w, pipe_src_h;
238
239         /* Whether to set up the PCH/FDI. Note that we never allow sharing
240          * between pch encoders and cpu encoders. */
241         bool has_pch_encoder;
242
243         /* CPU Transcoder for the pipe. Currently this can only differ from the
244          * pipe on Haswell (where we have a special eDP transcoder). */
245         enum transcoder cpu_transcoder;
246
247         /*
248          * Use reduced/limited/broadcast rbg range, compressing from the full
249          * range fed into the crtcs.
250          */
251         bool limited_color_range;
252
253         /* DP has a bunch of special case unfortunately, so mark the pipe
254          * accordingly. */
255         bool has_dp_encoder;
256
257         /*
258          * Enable dithering, used when the selected pipe bpp doesn't match the
259          * plane bpp.
260          */
261         bool dither;
262
263         /* Controls for the clock computation, to override various stages. */
264         bool clock_set;
265
266         /* SDVO TV has a bunch of special case. To make multifunction encoders
267          * work correctly, we need to track this at runtime.*/
268         bool sdvo_tv_clock;
269
270         /*
271          * crtc bandwidth limit, don't increase pipe bpp or clock if not really
272          * required. This is set in the 2nd loop of calling encoder's
273          * ->compute_config if the first pick doesn't work out.
274          */
275         bool bw_constrained;
276
277         /* Settings for the intel dpll used on pretty much everything but
278          * haswell. */
279         struct dpll dpll;
280
281         /* Selected dpll when shared or DPLL_ID_PRIVATE. */
282         enum intel_dpll_id shared_dpll;
283
284         /* Actual register state of the dpll, for shared dpll cross-checking. */
285         struct intel_dpll_hw_state dpll_hw_state;
286
287         int pipe_bpp;
288         struct intel_link_m_n dp_m_n;
289
290         /*
291          * Frequence the dpll for the port should run at. Differs from the
292          * adjusted dotclock e.g. for DP or 12bpc hdmi mode. This is also
293          * already multiplied by pixel_multiplier.
294          */
295         int port_clock;
296
297         /* Used by SDVO (and if we ever fix it, HDMI). */
298         unsigned pixel_multiplier;
299
300         /* Panel fitter controls for gen2-gen4 + VLV */
301         struct {
302                 u32 control;
303                 u32 pgm_ratios;
304                 u32 lvds_border_bits;
305         } gmch_pfit;
306
307         /* Panel fitter placement and size for Ironlake+ */
308         struct {
309                 u32 pos;
310                 u32 size;
311                 bool enabled;
312         } pch_pfit;
313
314         /* FDI configuration, only valid if has_pch_encoder is set. */
315         int fdi_lanes;
316         struct intel_link_m_n fdi_m_n;
317
318         bool ips_enabled;
319
320         bool double_wide;
321 };
322
323 struct intel_pipe_wm {
324         struct intel_wm_level wm[5];
325         uint32_t linetime;
326         bool fbc_wm_enabled;
327 };
328
329 struct intel_crtc {
330         struct drm_crtc base;
331         enum pipe pipe;
332         enum plane plane;
333         u8 lut_r[256], lut_g[256], lut_b[256];
334         /*
335          * Whether the crtc and the connected output pipeline is active. Implies
336          * that crtc->enabled is set, i.e. the current mode configuration has
337          * some outputs connected to this crtc.
338          */
339         bool active;
340         unsigned long enabled_power_domains;
341         bool eld_vld;
342         bool primary_enabled; /* is the primary plane (partially) visible? */
343         bool lowfreq_avail;
344         struct intel_overlay *overlay;
345         struct intel_unpin_work *unpin_work;
346
347         atomic_t unpin_work_count;
348
349         /* Display surface base address adjustement for pageflips. Note that on
350          * gen4+ this only adjusts up to a tile, offsets within a tile are
351          * handled in the hw itself (with the TILEOFF register). */
352         unsigned long dspaddr_offset;
353
354         struct drm_i915_gem_object *cursor_bo;
355         uint32_t cursor_addr;
356         int16_t cursor_x, cursor_y;
357         int16_t cursor_width, cursor_height;
358         bool cursor_visible;
359
360         struct intel_crtc_config config;
361
362         uint32_t ddi_pll_sel;
363
364         /* reset counter value when the last flip was submitted */
365         unsigned int reset_counter;
366
367         /* Access to these should be protected by dev_priv->irq_lock. */
368         bool cpu_fifo_underrun_disabled;
369         bool pch_fifo_underrun_disabled;
370
371         /* per-pipe watermark state */
372         struct {
373                 /* watermarks currently being used  */
374                 struct intel_pipe_wm active;
375         } wm;
376 };
377
378 struct intel_plane_wm_parameters {
379         uint32_t horiz_pixels;
380         uint8_t bytes_per_pixel;
381         bool enabled;
382         bool scaled;
383 };
384
385 struct intel_plane {
386         struct drm_plane base;
387         int plane;
388         enum pipe pipe;
389         struct drm_i915_gem_object *obj;
390         bool can_scale;
391         int max_downscale;
392         u32 lut_r[1024], lut_g[1024], lut_b[1024];
393         int crtc_x, crtc_y;
394         unsigned int crtc_w, crtc_h;
395         uint32_t src_x, src_y;
396         uint32_t src_w, src_h;
397
398         /* Since we need to change the watermarks before/after
399          * enabling/disabling the planes, we need to store the parameters here
400          * as the other pieces of the struct may not reflect the values we want
401          * for the watermark calculations. Currently only Haswell uses this.
402          */
403         struct intel_plane_wm_parameters wm;
404
405         void (*update_plane)(struct drm_plane *plane,
406                              struct drm_crtc *crtc,
407                              struct drm_framebuffer *fb,
408                              struct drm_i915_gem_object *obj,
409                              int crtc_x, int crtc_y,
410                              unsigned int crtc_w, unsigned int crtc_h,
411                              uint32_t x, uint32_t y,
412                              uint32_t src_w, uint32_t src_h);
413         void (*disable_plane)(struct drm_plane *plane,
414                               struct drm_crtc *crtc);
415         int (*update_colorkey)(struct drm_plane *plane,
416                                struct drm_intel_sprite_colorkey *key);
417         void (*get_colorkey)(struct drm_plane *plane,
418                              struct drm_intel_sprite_colorkey *key);
419 };
420
421 struct intel_watermark_params {
422         unsigned long fifo_size;
423         unsigned long max_wm;
424         unsigned long default_wm;
425         unsigned long guard_size;
426         unsigned long cacheline_size;
427 };
428
429 struct cxsr_latency {
430         int is_desktop;
431         int is_ddr3;
432         unsigned long fsb_freq;
433         unsigned long mem_freq;
434         unsigned long display_sr;
435         unsigned long display_hpll_disable;
436         unsigned long cursor_sr;
437         unsigned long cursor_hpll_disable;
438 };
439
440 #define to_intel_crtc(x) container_of(x, struct intel_crtc, base)
441 #define to_intel_connector(x) container_of(x, struct intel_connector, base)
442 #define to_intel_encoder(x) container_of(x, struct intel_encoder, base)
443 #define to_intel_framebuffer(x) container_of(x, struct intel_framebuffer, base)
444 #define to_intel_plane(x) container_of(x, struct intel_plane, base)
445
446 struct intel_hdmi {
447         u32 hdmi_reg;
448         int ddc_bus;
449         uint32_t color_range;
450         bool color_range_auto;
451         bool has_hdmi_sink;
452         bool has_audio;
453         enum hdmi_force_audio force_audio;
454         bool rgb_quant_range_selectable;
455         void (*write_infoframe)(struct drm_encoder *encoder,
456                                 enum hdmi_infoframe_type type,
457                                 const uint8_t *frame, ssize_t len);
458         void (*set_infoframes)(struct drm_encoder *encoder,
459                                struct drm_display_mode *adjusted_mode);
460 };
461
462 #define DP_MAX_DOWNSTREAM_PORTS         0x10
463
464 struct intel_dp {
465         uint32_t output_reg;
466         uint32_t aux_ch_ctl_reg;
467         uint32_t DP;
468         bool has_audio;
469         enum hdmi_force_audio force_audio;
470         uint32_t color_range;
471         bool color_range_auto;
472         uint8_t link_bw;
473         uint8_t lane_count;
474         uint8_t dpcd[DP_RECEIVER_CAP_SIZE];
475         uint8_t psr_dpcd[EDP_PSR_RECEIVER_CAP_SIZE];
476         uint8_t downstream_ports[DP_MAX_DOWNSTREAM_PORTS];
477         struct i2c_adapter adapter;
478         struct i2c_algo_dp_aux_data algo;
479         uint8_t train_set[4];
480         int panel_power_up_delay;
481         int panel_power_down_delay;
482         int panel_power_cycle_delay;
483         int backlight_on_delay;
484         int backlight_off_delay;
485         struct delayed_work panel_vdd_work;
486         bool want_panel_vdd;
487         bool psr_setup_done;
488         struct intel_connector *attached_connector;
489 };
490
491 struct intel_digital_port {
492         struct intel_encoder base;
493         enum port port;
494         u32 saved_port_bits;
495         struct intel_dp dp;
496         struct intel_hdmi hdmi;
497 };
498
499 static inline int
500 vlv_dport_to_channel(struct intel_digital_port *dport)
501 {
502         switch (dport->port) {
503         case PORT_B:
504                 return DPIO_CH0;
505         case PORT_C:
506                 return DPIO_CH1;
507         default:
508                 BUG();
509         }
510 }
511
512 static inline struct drm_crtc *
513 intel_get_crtc_for_pipe(struct drm_device *dev, int pipe)
514 {
515         struct drm_i915_private *dev_priv = dev->dev_private;
516         return dev_priv->pipe_to_crtc_mapping[pipe];
517 }
518
519 static inline struct drm_crtc *
520 intel_get_crtc_for_plane(struct drm_device *dev, int plane)
521 {
522         struct drm_i915_private *dev_priv = dev->dev_private;
523         return dev_priv->plane_to_crtc_mapping[plane];
524 }
525
526 struct intel_unpin_work {
527         struct work_struct work;
528         struct drm_crtc *crtc;
529         struct drm_i915_gem_object *old_fb_obj;
530         struct drm_i915_gem_object *pending_flip_obj;
531         struct drm_pending_vblank_event *event;
532         atomic_t pending;
533 #define INTEL_FLIP_INACTIVE     0
534 #define INTEL_FLIP_PENDING      1
535 #define INTEL_FLIP_COMPLETE     2
536         bool enable_stall_check;
537 };
538
539 struct intel_set_config {
540         struct drm_encoder **save_connector_encoders;
541         struct drm_crtc **save_encoder_crtcs;
542
543         bool fb_changed;
544         bool mode_changed;
545 };
546
547 struct intel_load_detect_pipe {
548         struct drm_framebuffer *release_fb;
549         bool load_detect_temp;
550         int dpms_mode;
551 };
552
553 static inline struct intel_encoder *
554 intel_attached_encoder(struct drm_connector *connector)
555 {
556         return to_intel_connector(connector)->encoder;
557 }
558
559 static inline struct intel_digital_port *
560 enc_to_dig_port(struct drm_encoder *encoder)
561 {
562         return container_of(encoder, struct intel_digital_port, base.base);
563 }
564
565 static inline struct intel_dp *enc_to_intel_dp(struct drm_encoder *encoder)
566 {
567         return &enc_to_dig_port(encoder)->dp;
568 }
569
570 static inline struct intel_digital_port *
571 dp_to_dig_port(struct intel_dp *intel_dp)
572 {
573         return container_of(intel_dp, struct intel_digital_port, dp);
574 }
575
576 static inline struct intel_digital_port *
577 hdmi_to_dig_port(struct intel_hdmi *intel_hdmi)
578 {
579         return container_of(intel_hdmi, struct intel_digital_port, hdmi);
580 }
581
582
583 /* i915_irq.c */
584 bool intel_set_cpu_fifo_underrun_reporting(struct drm_device *dev,
585                                            enum pipe pipe, bool enable);
586 bool intel_set_pch_fifo_underrun_reporting(struct drm_device *dev,
587                                            enum transcoder pch_transcoder,
588                                            bool enable);
589 void ilk_enable_gt_irq(struct drm_i915_private *dev_priv, uint32_t mask);
590 void ilk_disable_gt_irq(struct drm_i915_private *dev_priv, uint32_t mask);
591 void snb_enable_pm_irq(struct drm_i915_private *dev_priv, uint32_t mask);
592 void snb_disable_pm_irq(struct drm_i915_private *dev_priv, uint32_t mask);
593 void hsw_pc8_disable_interrupts(struct drm_device *dev);
594 void hsw_pc8_restore_interrupts(struct drm_device *dev);
595
596
597 /* intel_crt.c */
598 void intel_crt_init(struct drm_device *dev);
599
600
601 /* intel_ddi.c */
602 void intel_prepare_ddi(struct drm_device *dev);
603 void hsw_fdi_link_train(struct drm_crtc *crtc);
604 void intel_ddi_init(struct drm_device *dev, enum port port);
605 enum port intel_ddi_get_encoder_port(struct intel_encoder *intel_encoder);
606 bool intel_ddi_get_hw_state(struct intel_encoder *encoder, enum pipe *pipe);
607 int intel_ddi_get_cdclk_freq(struct drm_i915_private *dev_priv);
608 void intel_ddi_pll_init(struct drm_device *dev);
609 void intel_ddi_enable_transcoder_func(struct drm_crtc *crtc);
610 void intel_ddi_disable_transcoder_func(struct drm_i915_private *dev_priv,
611                                        enum transcoder cpu_transcoder);
612 void intel_ddi_enable_pipe_clock(struct intel_crtc *intel_crtc);
613 void intel_ddi_disable_pipe_clock(struct intel_crtc *intel_crtc);
614 void intel_ddi_setup_hw_pll_state(struct drm_device *dev);
615 bool intel_ddi_pll_mode_set(struct drm_crtc *crtc);
616 void intel_ddi_put_crtc_pll(struct drm_crtc *crtc);
617 void intel_ddi_set_pipe_settings(struct drm_crtc *crtc);
618 void intel_ddi_prepare_link_retrain(struct drm_encoder *encoder);
619 bool intel_ddi_connector_get_hw_state(struct intel_connector *intel_connector);
620 void intel_ddi_fdi_disable(struct drm_crtc *crtc);
621 void intel_ddi_get_config(struct intel_encoder *encoder,
622                           struct intel_crtc_config *pipe_config);
623
624
625 /* intel_display.c */
626 int intel_pch_rawclk(struct drm_device *dev);
627 void intel_mark_busy(struct drm_device *dev);
628 void intel_mark_fb_busy(struct drm_i915_gem_object *obj,
629                         struct intel_ring_buffer *ring);
630 void intel_mark_idle(struct drm_device *dev);
631 void intel_crtc_restore_mode(struct drm_crtc *crtc);
632 void intel_crtc_update_dpms(struct drm_crtc *crtc);
633 void intel_encoder_destroy(struct drm_encoder *encoder);
634 void intel_connector_dpms(struct drm_connector *, int mode);
635 bool intel_connector_get_hw_state(struct intel_connector *connector);
636 void intel_modeset_check_state(struct drm_device *dev);
637 bool ibx_digital_port_connected(struct drm_i915_private *dev_priv,
638                                 struct intel_digital_port *port);
639 void intel_connector_attach_encoder(struct intel_connector *connector,
640                                     struct intel_encoder *encoder);
641 struct drm_encoder *intel_best_encoder(struct drm_connector *connector);
642 struct drm_display_mode *intel_crtc_mode_get(struct drm_device *dev,
643                                              struct drm_crtc *crtc);
644 enum pipe intel_get_pipe_from_connector(struct intel_connector *connector);
645 int intel_get_pipe_from_crtc_id(struct drm_device *dev, void *data,
646                                 struct drm_file *file_priv);
647 enum transcoder intel_pipe_to_cpu_transcoder(struct drm_i915_private *dev_priv,
648                                              enum pipe pipe);
649 void intel_wait_for_vblank(struct drm_device *dev, int pipe);
650 void intel_wait_for_pipe_off(struct drm_device *dev, int pipe);
651 int ironlake_get_lanes_required(int target_clock, int link_bw, int bpp);
652 void vlv_wait_port_ready(struct drm_i915_private *dev_priv,
653                          struct intel_digital_port *dport);
654 bool intel_get_load_detect_pipe(struct drm_connector *connector,
655                                 struct drm_display_mode *mode,
656                                 struct intel_load_detect_pipe *old);
657 void intel_release_load_detect_pipe(struct drm_connector *connector,
658                                     struct intel_load_detect_pipe *old);
659 int intel_pin_and_fence_fb_obj(struct drm_device *dev,
660                                struct drm_i915_gem_object *obj,
661                                struct intel_ring_buffer *pipelined);
662 void intel_unpin_fb_obj(struct drm_i915_gem_object *obj);
663 int intel_framebuffer_init(struct drm_device *dev,
664                            struct intel_framebuffer *ifb,
665                            struct drm_mode_fb_cmd2 *mode_cmd,
666                            struct drm_i915_gem_object *obj);
667 void intel_framebuffer_fini(struct intel_framebuffer *fb);
668 void intel_prepare_page_flip(struct drm_device *dev, int plane);
669 void intel_finish_page_flip(struct drm_device *dev, int pipe);
670 void intel_finish_page_flip_plane(struct drm_device *dev, int plane);
671 struct intel_shared_dpll *intel_crtc_to_shared_dpll(struct intel_crtc *crtc);
672 void assert_shared_dpll(struct drm_i915_private *dev_priv,
673                         struct intel_shared_dpll *pll,
674                         bool state);
675 #define assert_shared_dpll_enabled(d, p) assert_shared_dpll(d, p, true)
676 #define assert_shared_dpll_disabled(d, p) assert_shared_dpll(d, p, false)
677 void assert_pll(struct drm_i915_private *dev_priv,
678                 enum pipe pipe, bool state);
679 #define assert_pll_enabled(d, p) assert_pll(d, p, true)
680 #define assert_pll_disabled(d, p) assert_pll(d, p, false)
681 void assert_fdi_rx_pll(struct drm_i915_private *dev_priv,
682                        enum pipe pipe, bool state);
683 #define assert_fdi_rx_pll_enabled(d, p) assert_fdi_rx_pll(d, p, true)
684 #define assert_fdi_rx_pll_disabled(d, p) assert_fdi_rx_pll(d, p, false)
685 void assert_pipe(struct drm_i915_private *dev_priv, enum pipe pipe, bool state);
686 #define assert_pipe_enabled(d, p) assert_pipe(d, p, true)
687 #define assert_pipe_disabled(d, p) assert_pipe(d, p, false)
688 void intel_write_eld(struct drm_encoder *encoder,
689                      struct drm_display_mode *mode);
690 unsigned long intel_gen4_compute_page_offset(int *x, int *y,
691                                              unsigned int tiling_mode,
692                                              unsigned int bpp,
693                                              unsigned int pitch);
694 void intel_display_handle_reset(struct drm_device *dev);
695 void hsw_enable_pc8_work(struct work_struct *__work);
696 void hsw_enable_package_c8(struct drm_i915_private *dev_priv);
697 void hsw_disable_package_c8(struct drm_i915_private *dev_priv);
698 void intel_dp_get_m_n(struct intel_crtc *crtc,
699                       struct intel_crtc_config *pipe_config);
700 int intel_dotclock_calculate(int link_freq, const struct intel_link_m_n *m_n);
701 void
702 ironlake_check_encoder_dotclock(const struct intel_crtc_config *pipe_config,
703                                 int dotclock);
704 bool intel_crtc_active(struct drm_crtc *crtc);
705 void i915_disable_vga_mem(struct drm_device *dev);
706 void hsw_enable_ips(struct intel_crtc *crtc);
707 void hsw_disable_ips(struct intel_crtc *crtc);
708 void intel_display_set_init_power(struct drm_device *dev, bool enable);
709 int valleyview_get_vco(struct drm_i915_private *dev_priv);
710
711 /* intel_dp.c */
712 void intel_dp_init(struct drm_device *dev, int output_reg, enum port port);
713 bool intel_dp_init_connector(struct intel_digital_port *intel_dig_port,
714                              struct intel_connector *intel_connector);
715 void intel_dp_start_link_train(struct intel_dp *intel_dp);
716 void intel_dp_complete_link_train(struct intel_dp *intel_dp);
717 void intel_dp_stop_link_train(struct intel_dp *intel_dp);
718 void intel_dp_sink_dpms(struct intel_dp *intel_dp, int mode);
719 void intel_dp_encoder_destroy(struct drm_encoder *encoder);
720 void intel_dp_check_link_status(struct intel_dp *intel_dp);
721 bool intel_dp_compute_config(struct intel_encoder *encoder,
722                              struct intel_crtc_config *pipe_config);
723 bool intel_dp_is_edp(struct drm_device *dev, enum port port);
724 void ironlake_edp_backlight_on(struct intel_dp *intel_dp);
725 void ironlake_edp_backlight_off(struct intel_dp *intel_dp);
726 void ironlake_edp_panel_on(struct intel_dp *intel_dp);
727 void ironlake_edp_panel_off(struct intel_dp *intel_dp);
728 void ironlake_edp_panel_vdd_on(struct intel_dp *intel_dp);
729 void ironlake_edp_panel_vdd_off(struct intel_dp *intel_dp, bool sync);
730 void intel_edp_psr_enable(struct intel_dp *intel_dp);
731 void intel_edp_psr_disable(struct intel_dp *intel_dp);
732 void intel_edp_psr_update(struct drm_device *dev);
733
734
735 /* intel_dsi.c */
736 bool intel_dsi_init(struct drm_device *dev);
737
738
739 /* intel_dvo.c */
740 void intel_dvo_init(struct drm_device *dev);
741
742
743 /* legacy fbdev emulation in intel_fbdev.c */
744 #ifdef CONFIG_DRM_I915_FBDEV
745 extern int intel_fbdev_init(struct drm_device *dev);
746 extern void intel_fbdev_initial_config(struct drm_device *dev);
747 extern void intel_fbdev_fini(struct drm_device *dev);
748 extern void intel_fbdev_set_suspend(struct drm_device *dev, int state);
749 extern void intel_fbdev_output_poll_changed(struct drm_device *dev);
750 extern void intel_fbdev_restore_mode(struct drm_device *dev);
751 #else
752 static inline int intel_fbdev_init(struct drm_device *dev)
753 {
754         return 0;
755 }
756
757 static inline void intel_fbdev_initial_config(struct drm_device *dev)
758 {
759 }
760
761 static inline void intel_fbdev_fini(struct drm_device *dev)
762 {
763 }
764
765 static inline void intel_fbdev_set_suspend(struct drm_device *dev, int state)
766 {
767 }
768
769 static inline void intel_fbdev_restore_mode(struct drm_device *dev)
770 {
771 }
772 #endif
773
774 /* intel_hdmi.c */
775 void intel_hdmi_init(struct drm_device *dev, int hdmi_reg, enum port port);
776 void intel_hdmi_init_connector(struct intel_digital_port *intel_dig_port,
777                                struct intel_connector *intel_connector);
778 struct intel_hdmi *enc_to_intel_hdmi(struct drm_encoder *encoder);
779 bool intel_hdmi_compute_config(struct intel_encoder *encoder,
780                                struct intel_crtc_config *pipe_config);
781
782
783 /* intel_lvds.c */
784 void intel_lvds_init(struct drm_device *dev);
785 bool intel_is_dual_link_lvds(struct drm_device *dev);
786
787
788 /* intel_modes.c */
789 int intel_connector_update_modes(struct drm_connector *connector,
790                                  struct edid *edid);
791 int intel_ddc_get_modes(struct drm_connector *c, struct i2c_adapter *adapter);
792 void intel_attach_force_audio_property(struct drm_connector *connector);
793 void intel_attach_broadcast_rgb_property(struct drm_connector *connector);
794
795
796 /* intel_overlay.c */
797 void intel_setup_overlay(struct drm_device *dev);
798 void intel_cleanup_overlay(struct drm_device *dev);
799 int intel_overlay_switch_off(struct intel_overlay *overlay);
800 int intel_overlay_put_image(struct drm_device *dev, void *data,
801                             struct drm_file *file_priv);
802 int intel_overlay_attrs(struct drm_device *dev, void *data,
803                         struct drm_file *file_priv);
804
805
806 /* intel_panel.c */
807 int intel_panel_init(struct intel_panel *panel,
808                      struct drm_display_mode *fixed_mode);
809 void intel_panel_fini(struct intel_panel *panel);
810 void intel_fixed_panel_mode(const struct drm_display_mode *fixed_mode,
811                             struct drm_display_mode *adjusted_mode);
812 void intel_pch_panel_fitting(struct intel_crtc *crtc,
813                              struct intel_crtc_config *pipe_config,
814                              int fitting_mode);
815 void intel_gmch_panel_fitting(struct intel_crtc *crtc,
816                               struct intel_crtc_config *pipe_config,
817                               int fitting_mode);
818 void intel_panel_set_backlight(struct intel_connector *connector, u32 level,
819                                u32 max);
820 int intel_panel_setup_backlight(struct drm_connector *connector);
821 void intel_panel_enable_backlight(struct intel_connector *connector);
822 void intel_panel_disable_backlight(struct intel_connector *connector);
823 void intel_panel_destroy_backlight(struct drm_connector *connector);
824 void intel_panel_init_backlight_funcs(struct drm_device *dev);
825 enum drm_connector_status intel_panel_detect(struct drm_device *dev);
826
827
828 /* intel_pm.c */
829 void intel_init_clock_gating(struct drm_device *dev);
830 void intel_suspend_hw(struct drm_device *dev);
831 void intel_update_watermarks(struct drm_crtc *crtc);
832 void intel_update_sprite_watermarks(struct drm_plane *plane,
833                                     struct drm_crtc *crtc,
834                                     uint32_t sprite_width, int pixel_size,
835                                     bool enabled, bool scaled);
836 void intel_init_pm(struct drm_device *dev);
837 bool intel_fbc_enabled(struct drm_device *dev);
838 void intel_update_fbc(struct drm_device *dev);
839 void intel_gpu_ips_init(struct drm_i915_private *dev_priv);
840 void intel_gpu_ips_teardown(void);
841 int intel_power_domains_init(struct drm_device *dev);
842 void intel_power_domains_remove(struct drm_device *dev);
843 bool intel_display_power_enabled(struct drm_device *dev,
844                                  enum intel_display_power_domain domain);
845 bool intel_display_power_enabled_sw(struct drm_device *dev,
846                                     enum intel_display_power_domain domain);
847 void intel_display_power_get(struct drm_device *dev,
848                              enum intel_display_power_domain domain);
849 void intel_display_power_put(struct drm_device *dev,
850                              enum intel_display_power_domain domain);
851 void intel_power_domains_init_hw(struct drm_device *dev);
852 void intel_set_power_well(struct drm_device *dev, bool enable);
853 void intel_enable_gt_powersave(struct drm_device *dev);
854 void intel_disable_gt_powersave(struct drm_device *dev);
855 void ironlake_teardown_rc6(struct drm_device *dev);
856 void gen6_update_ring_freq(struct drm_device *dev);
857 void gen6_rps_idle(struct drm_i915_private *dev_priv);
858 void gen6_rps_boost(struct drm_i915_private *dev_priv);
859 void intel_aux_display_runtime_get(struct drm_i915_private *dev_priv);
860 void intel_aux_display_runtime_put(struct drm_i915_private *dev_priv);
861 void ilk_wm_get_hw_state(struct drm_device *dev);
862
863
864 /* intel_sdvo.c */
865 bool intel_sdvo_init(struct drm_device *dev, uint32_t sdvo_reg, bool is_sdvob);
866
867
868 /* intel_sprite.c */
869 int intel_plane_init(struct drm_device *dev, enum pipe pipe, int plane);
870 void intel_flush_primary_plane(struct drm_i915_private *dev_priv,
871                                enum plane plane);
872 void intel_plane_restore(struct drm_plane *plane);
873 void intel_plane_disable(struct drm_plane *plane);
874 int intel_sprite_set_colorkey(struct drm_device *dev, void *data,
875                               struct drm_file *file_priv);
876 int intel_sprite_get_colorkey(struct drm_device *dev, void *data,
877                               struct drm_file *file_priv);
878
879
880 /* intel_tv.c */
881 void intel_tv_init(struct drm_device *dev);
882
883 #endif /* __INTEL_DRV_H__ */