drm/i915: Make HWS_NEEDS_PHYSICAL the exception
[linux-2.6-microblaze.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include <linux/io-mapping.h>
37 #include <linux/i2c.h>
38 #include <linux/i2c-algo-bit.h>
39 #include <linux/backlight.h>
40 #include <linux/hashtable.h>
41 #include <linux/intel-iommu.h>
42 #include <linux/kref.h>
43 #include <linux/pm_qos.h>
44 #include <linux/shmem_fs.h>
45
46 #include <drm/drmP.h>
47 #include <drm/intel-gtt.h>
48 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
49 #include <drm/drm_gem.h>
50 #include <drm/drm_auth.h>
51
52 #include "i915_params.h"
53 #include "i915_reg.h"
54
55 #include "intel_bios.h"
56 #include "intel_dpll_mgr.h"
57 #include "intel_guc.h"
58 #include "intel_lrc.h"
59 #include "intel_ringbuffer.h"
60
61 #include "i915_gem.h"
62 #include "i915_gem_gtt.h"
63 #include "i915_gem_render_state.h"
64 #include "i915_gem_request.h"
65
66 #include "intel_gvt.h"
67
68 /* General customization:
69  */
70
71 #define DRIVER_NAME             "i915"
72 #define DRIVER_DESC             "Intel Graphics"
73 #define DRIVER_DATE             "20160902"
74
75 #undef WARN_ON
76 /* Many gcc seem to no see through this and fall over :( */
77 #if 0
78 #define WARN_ON(x) ({ \
79         bool __i915_warn_cond = (x); \
80         if (__builtin_constant_p(__i915_warn_cond)) \
81                 BUILD_BUG_ON(__i915_warn_cond); \
82         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
83 #else
84 #define WARN_ON(x) WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
85 #endif
86
87 #undef WARN_ON_ONCE
88 #define WARN_ON_ONCE(x) WARN_ONCE((x), "%s", "WARN_ON_ONCE(" __stringify(x) ")")
89
90 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
91                              (long) (x), __func__);
92
93 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
94  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
95  * which may not necessarily be a user visible problem.  This will either
96  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
97  * enable distros and users to tailor their preferred amount of i915 abrt
98  * spam.
99  */
100 #define I915_STATE_WARN(condition, format...) ({                        \
101         int __ret_warn_on = !!(condition);                              \
102         if (unlikely(__ret_warn_on))                                    \
103                 if (!WARN(i915.verbose_state_checks, format))           \
104                         DRM_ERROR(format);                              \
105         unlikely(__ret_warn_on);                                        \
106 })
107
108 #define I915_STATE_WARN_ON(x)                                           \
109         I915_STATE_WARN((x), "%s", "WARN_ON(" __stringify(x) ")")
110
111 bool __i915_inject_load_failure(const char *func, int line);
112 #define i915_inject_load_failure() \
113         __i915_inject_load_failure(__func__, __LINE__)
114
115 static inline const char *yesno(bool v)
116 {
117         return v ? "yes" : "no";
118 }
119
120 static inline const char *onoff(bool v)
121 {
122         return v ? "on" : "off";
123 }
124
125 enum pipe {
126         INVALID_PIPE = -1,
127         PIPE_A = 0,
128         PIPE_B,
129         PIPE_C,
130         _PIPE_EDP,
131         I915_MAX_PIPES = _PIPE_EDP
132 };
133 #define pipe_name(p) ((p) + 'A')
134
135 enum transcoder {
136         TRANSCODER_A = 0,
137         TRANSCODER_B,
138         TRANSCODER_C,
139         TRANSCODER_EDP,
140         TRANSCODER_DSI_A,
141         TRANSCODER_DSI_C,
142         I915_MAX_TRANSCODERS
143 };
144
145 static inline const char *transcoder_name(enum transcoder transcoder)
146 {
147         switch (transcoder) {
148         case TRANSCODER_A:
149                 return "A";
150         case TRANSCODER_B:
151                 return "B";
152         case TRANSCODER_C:
153                 return "C";
154         case TRANSCODER_EDP:
155                 return "EDP";
156         case TRANSCODER_DSI_A:
157                 return "DSI A";
158         case TRANSCODER_DSI_C:
159                 return "DSI C";
160         default:
161                 return "<invalid>";
162         }
163 }
164
165 static inline bool transcoder_is_dsi(enum transcoder transcoder)
166 {
167         return transcoder == TRANSCODER_DSI_A || transcoder == TRANSCODER_DSI_C;
168 }
169
170 /*
171  * I915_MAX_PLANES in the enum below is the maximum (across all platforms)
172  * number of planes per CRTC.  Not all platforms really have this many planes,
173  * which means some arrays of size I915_MAX_PLANES may have unused entries
174  * between the topmost sprite plane and the cursor plane.
175  */
176 enum plane {
177         PLANE_A = 0,
178         PLANE_B,
179         PLANE_C,
180         PLANE_CURSOR,
181         I915_MAX_PLANES,
182 };
183 #define plane_name(p) ((p) + 'A')
184
185 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
186
187 enum port {
188         PORT_A = 0,
189         PORT_B,
190         PORT_C,
191         PORT_D,
192         PORT_E,
193         I915_MAX_PORTS
194 };
195 #define port_name(p) ((p) + 'A')
196
197 #define I915_NUM_PHYS_VLV 2
198
199 enum dpio_channel {
200         DPIO_CH0,
201         DPIO_CH1
202 };
203
204 enum dpio_phy {
205         DPIO_PHY0,
206         DPIO_PHY1
207 };
208
209 enum intel_display_power_domain {
210         POWER_DOMAIN_PIPE_A,
211         POWER_DOMAIN_PIPE_B,
212         POWER_DOMAIN_PIPE_C,
213         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
214         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
215         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
216         POWER_DOMAIN_TRANSCODER_A,
217         POWER_DOMAIN_TRANSCODER_B,
218         POWER_DOMAIN_TRANSCODER_C,
219         POWER_DOMAIN_TRANSCODER_EDP,
220         POWER_DOMAIN_TRANSCODER_DSI_A,
221         POWER_DOMAIN_TRANSCODER_DSI_C,
222         POWER_DOMAIN_PORT_DDI_A_LANES,
223         POWER_DOMAIN_PORT_DDI_B_LANES,
224         POWER_DOMAIN_PORT_DDI_C_LANES,
225         POWER_DOMAIN_PORT_DDI_D_LANES,
226         POWER_DOMAIN_PORT_DDI_E_LANES,
227         POWER_DOMAIN_PORT_DSI,
228         POWER_DOMAIN_PORT_CRT,
229         POWER_DOMAIN_PORT_OTHER,
230         POWER_DOMAIN_VGA,
231         POWER_DOMAIN_AUDIO,
232         POWER_DOMAIN_PLLS,
233         POWER_DOMAIN_AUX_A,
234         POWER_DOMAIN_AUX_B,
235         POWER_DOMAIN_AUX_C,
236         POWER_DOMAIN_AUX_D,
237         POWER_DOMAIN_GMBUS,
238         POWER_DOMAIN_MODESET,
239         POWER_DOMAIN_INIT,
240
241         POWER_DOMAIN_NUM,
242 };
243
244 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
245 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
246                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
247 #define POWER_DOMAIN_TRANSCODER(tran) \
248         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
249          (tran) + POWER_DOMAIN_TRANSCODER_A)
250
251 enum hpd_pin {
252         HPD_NONE = 0,
253         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
254         HPD_CRT,
255         HPD_SDVO_B,
256         HPD_SDVO_C,
257         HPD_PORT_A,
258         HPD_PORT_B,
259         HPD_PORT_C,
260         HPD_PORT_D,
261         HPD_PORT_E,
262         HPD_NUM_PINS
263 };
264
265 #define for_each_hpd_pin(__pin) \
266         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
267
268 struct i915_hotplug {
269         struct work_struct hotplug_work;
270
271         struct {
272                 unsigned long last_jiffies;
273                 int count;
274                 enum {
275                         HPD_ENABLED = 0,
276                         HPD_DISABLED = 1,
277                         HPD_MARK_DISABLED = 2
278                 } state;
279         } stats[HPD_NUM_PINS];
280         u32 event_bits;
281         struct delayed_work reenable_work;
282
283         struct intel_digital_port *irq_port[I915_MAX_PORTS];
284         u32 long_port_mask;
285         u32 short_port_mask;
286         struct work_struct dig_port_work;
287
288         struct work_struct poll_init_work;
289         bool poll_enabled;
290
291         /*
292          * if we get a HPD irq from DP and a HPD irq from non-DP
293          * the non-DP HPD could block the workqueue on a mode config
294          * mutex getting, that userspace may have taken. However
295          * userspace is waiting on the DP workqueue to run which is
296          * blocked behind the non-DP one.
297          */
298         struct workqueue_struct *dp_wq;
299 };
300
301 #define I915_GEM_GPU_DOMAINS \
302         (I915_GEM_DOMAIN_RENDER | \
303          I915_GEM_DOMAIN_SAMPLER | \
304          I915_GEM_DOMAIN_COMMAND | \
305          I915_GEM_DOMAIN_INSTRUCTION | \
306          I915_GEM_DOMAIN_VERTEX)
307
308 #define for_each_pipe(__dev_priv, __p) \
309         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
310 #define for_each_pipe_masked(__dev_priv, __p, __mask) \
311         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++) \
312                 for_each_if ((__mask) & (1 << (__p)))
313 #define for_each_plane(__dev_priv, __pipe, __p)                         \
314         for ((__p) = 0;                                                 \
315              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
316              (__p)++)
317 #define for_each_sprite(__dev_priv, __p, __s)                           \
318         for ((__s) = 0;                                                 \
319              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
320              (__s)++)
321
322 #define for_each_port_masked(__port, __ports_mask) \
323         for ((__port) = PORT_A; (__port) < I915_MAX_PORTS; (__port)++)  \
324                 for_each_if ((__ports_mask) & (1 << (__port)))
325
326 #define for_each_crtc(dev, crtc) \
327         list_for_each_entry(crtc, &(dev)->mode_config.crtc_list, head)
328
329 #define for_each_intel_plane(dev, intel_plane) \
330         list_for_each_entry(intel_plane,                        \
331                             &(dev)->mode_config.plane_list,     \
332                             base.head)
333
334 #define for_each_intel_plane_mask(dev, intel_plane, plane_mask)         \
335         list_for_each_entry(intel_plane,                                \
336                             &(dev)->mode_config.plane_list,             \
337                             base.head)                                  \
338                 for_each_if ((plane_mask) &                             \
339                              (1 << drm_plane_index(&intel_plane->base)))
340
341 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
342         list_for_each_entry(intel_plane,                                \
343                             &(dev)->mode_config.plane_list,             \
344                             base.head)                                  \
345                 for_each_if ((intel_plane)->pipe == (intel_crtc)->pipe)
346
347 #define for_each_intel_crtc(dev, intel_crtc)                            \
348         list_for_each_entry(intel_crtc,                                 \
349                             &(dev)->mode_config.crtc_list,              \
350                             base.head)
351
352 #define for_each_intel_crtc_mask(dev, intel_crtc, crtc_mask)            \
353         list_for_each_entry(intel_crtc,                                 \
354                             &(dev)->mode_config.crtc_list,              \
355                             base.head)                                  \
356                 for_each_if ((crtc_mask) & (1 << drm_crtc_index(&intel_crtc->base)))
357
358 #define for_each_intel_encoder(dev, intel_encoder)              \
359         list_for_each_entry(intel_encoder,                      \
360                             &(dev)->mode_config.encoder_list,   \
361                             base.head)
362
363 #define for_each_intel_connector(dev, intel_connector)          \
364         list_for_each_entry(intel_connector,                    \
365                             &(dev)->mode_config.connector_list, \
366                             base.head)
367
368 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
369         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
370                 for_each_if ((intel_encoder)->base.crtc == (__crtc))
371
372 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
373         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
374                 for_each_if ((intel_connector)->base.encoder == (__encoder))
375
376 #define for_each_power_domain(domain, mask)                             \
377         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
378                 for_each_if ((1 << (domain)) & (mask))
379
380 struct drm_i915_private;
381 struct i915_mm_struct;
382 struct i915_mmu_object;
383
384 struct drm_i915_file_private {
385         struct drm_i915_private *dev_priv;
386         struct drm_file *file;
387
388         struct {
389                 spinlock_t lock;
390                 struct list_head request_list;
391 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
392  * chosen to prevent the CPU getting more than a frame ahead of the GPU
393  * (when using lax throttling for the frontbuffer). We also use it to
394  * offer free GPU waitboosts for severely congested workloads.
395  */
396 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
397         } mm;
398         struct idr context_idr;
399
400         struct intel_rps_client {
401                 struct list_head link;
402                 unsigned boosts;
403         } rps;
404
405         unsigned int bsd_engine;
406 };
407
408 /* Used by dp and fdi links */
409 struct intel_link_m_n {
410         uint32_t        tu;
411         uint32_t        gmch_m;
412         uint32_t        gmch_n;
413         uint32_t        link_m;
414         uint32_t        link_n;
415 };
416
417 void intel_link_compute_m_n(int bpp, int nlanes,
418                             int pixel_clock, int link_clock,
419                             struct intel_link_m_n *m_n);
420
421 /* Interface history:
422  *
423  * 1.1: Original.
424  * 1.2: Add Power Management
425  * 1.3: Add vblank support
426  * 1.4: Fix cmdbuffer path, add heap destroy
427  * 1.5: Add vblank pipe configuration
428  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
429  *      - Support vertical blank on secondary display pipe
430  */
431 #define DRIVER_MAJOR            1
432 #define DRIVER_MINOR            6
433 #define DRIVER_PATCHLEVEL       0
434
435 struct opregion_header;
436 struct opregion_acpi;
437 struct opregion_swsci;
438 struct opregion_asle;
439
440 struct intel_opregion {
441         struct opregion_header *header;
442         struct opregion_acpi *acpi;
443         struct opregion_swsci *swsci;
444         u32 swsci_gbda_sub_functions;
445         u32 swsci_sbcb_sub_functions;
446         struct opregion_asle *asle;
447         void *rvda;
448         const void *vbt;
449         u32 vbt_size;
450         u32 *lid_state;
451         struct work_struct asle_work;
452 };
453 #define OPREGION_SIZE            (8*1024)
454
455 struct intel_overlay;
456 struct intel_overlay_error_state;
457
458 struct drm_i915_fence_reg {
459         struct list_head link;
460         struct drm_i915_private *i915;
461         struct i915_vma *vma;
462         int pin_count;
463         int id;
464         /**
465          * Whether the tiling parameters for the currently
466          * associated fence register have changed. Note that
467          * for the purposes of tracking tiling changes we also
468          * treat the unfenced register, the register slot that
469          * the object occupies whilst it executes a fenced
470          * command (such as BLT on gen2/3), as a "fence".
471          */
472         bool dirty;
473 };
474
475 struct sdvo_device_mapping {
476         u8 initialized;
477         u8 dvo_port;
478         u8 slave_addr;
479         u8 dvo_wiring;
480         u8 i2c_pin;
481         u8 ddc_pin;
482 };
483
484 struct intel_connector;
485 struct intel_encoder;
486 struct intel_crtc_state;
487 struct intel_initial_plane_config;
488 struct intel_crtc;
489 struct intel_limit;
490 struct dpll;
491
492 struct drm_i915_display_funcs {
493         int (*get_display_clock_speed)(struct drm_device *dev);
494         int (*get_fifo_size)(struct drm_device *dev, int plane);
495         int (*compute_pipe_wm)(struct intel_crtc_state *cstate);
496         int (*compute_intermediate_wm)(struct drm_device *dev,
497                                        struct intel_crtc *intel_crtc,
498                                        struct intel_crtc_state *newstate);
499         void (*initial_watermarks)(struct intel_crtc_state *cstate);
500         void (*optimize_watermarks)(struct intel_crtc_state *cstate);
501         int (*compute_global_watermarks)(struct drm_atomic_state *state);
502         void (*update_wm)(struct drm_crtc *crtc);
503         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
504         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
505         /* Returns the active state of the crtc, and if the crtc is active,
506          * fills out the pipe-config with the hw state. */
507         bool (*get_pipe_config)(struct intel_crtc *,
508                                 struct intel_crtc_state *);
509         void (*get_initial_plane_config)(struct intel_crtc *,
510                                          struct intel_initial_plane_config *);
511         int (*crtc_compute_clock)(struct intel_crtc *crtc,
512                                   struct intel_crtc_state *crtc_state);
513         void (*crtc_enable)(struct intel_crtc_state *pipe_config,
514                             struct drm_atomic_state *old_state);
515         void (*crtc_disable)(struct intel_crtc_state *old_crtc_state,
516                              struct drm_atomic_state *old_state);
517         void (*update_crtcs)(struct drm_atomic_state *state,
518                              unsigned int *crtc_vblank_mask);
519         void (*audio_codec_enable)(struct drm_connector *connector,
520                                    struct intel_encoder *encoder,
521                                    const struct drm_display_mode *adjusted_mode);
522         void (*audio_codec_disable)(struct intel_encoder *encoder);
523         void (*fdi_link_train)(struct drm_crtc *crtc);
524         void (*init_clock_gating)(struct drm_device *dev);
525         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
526                           struct drm_framebuffer *fb,
527                           struct drm_i915_gem_object *obj,
528                           struct drm_i915_gem_request *req,
529                           uint32_t flags);
530         void (*hpd_irq_setup)(struct drm_i915_private *dev_priv);
531         /* clock updates for mode set */
532         /* cursor updates */
533         /* render clock increase/decrease */
534         /* display clock increase/decrease */
535         /* pll clock increase/decrease */
536
537         void (*load_csc_matrix)(struct drm_crtc_state *crtc_state);
538         void (*load_luts)(struct drm_crtc_state *crtc_state);
539 };
540
541 enum forcewake_domain_id {
542         FW_DOMAIN_ID_RENDER = 0,
543         FW_DOMAIN_ID_BLITTER,
544         FW_DOMAIN_ID_MEDIA,
545
546         FW_DOMAIN_ID_COUNT
547 };
548
549 enum forcewake_domains {
550         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
551         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
552         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
553         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
554                          FORCEWAKE_BLITTER |
555                          FORCEWAKE_MEDIA)
556 };
557
558 #define FW_REG_READ  (1)
559 #define FW_REG_WRITE (2)
560
561 enum forcewake_domains
562 intel_uncore_forcewake_for_reg(struct drm_i915_private *dev_priv,
563                                i915_reg_t reg, unsigned int op);
564
565 struct intel_uncore_funcs {
566         void (*force_wake_get)(struct drm_i915_private *dev_priv,
567                                                         enum forcewake_domains domains);
568         void (*force_wake_put)(struct drm_i915_private *dev_priv,
569                                                         enum forcewake_domains domains);
570
571         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
572         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
573         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
574         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, i915_reg_t r, bool trace);
575
576         void (*mmio_writeb)(struct drm_i915_private *dev_priv, i915_reg_t r,
577                                 uint8_t val, bool trace);
578         void (*mmio_writew)(struct drm_i915_private *dev_priv, i915_reg_t r,
579                                 uint16_t val, bool trace);
580         void (*mmio_writel)(struct drm_i915_private *dev_priv, i915_reg_t r,
581                                 uint32_t val, bool trace);
582 };
583
584 struct intel_uncore {
585         spinlock_t lock; /** lock is also taken in irq contexts. */
586
587         struct intel_uncore_funcs funcs;
588
589         unsigned fifo_count;
590         enum forcewake_domains fw_domains;
591
592         struct intel_uncore_forcewake_domain {
593                 struct drm_i915_private *i915;
594                 enum forcewake_domain_id id;
595                 enum forcewake_domains mask;
596                 unsigned wake_count;
597                 struct hrtimer timer;
598                 i915_reg_t reg_set;
599                 u32 val_set;
600                 u32 val_clear;
601                 i915_reg_t reg_ack;
602                 i915_reg_t reg_post;
603                 u32 val_reset;
604         } fw_domain[FW_DOMAIN_ID_COUNT];
605
606         int unclaimed_mmio_check;
607 };
608
609 /* Iterate over initialised fw domains */
610 #define for_each_fw_domain_masked(domain__, mask__, dev_priv__) \
611         for ((domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
612              (domain__) < &(dev_priv__)->uncore.fw_domain[FW_DOMAIN_ID_COUNT]; \
613              (domain__)++) \
614                 for_each_if ((mask__) & (domain__)->mask)
615
616 #define for_each_fw_domain(domain__, dev_priv__) \
617         for_each_fw_domain_masked(domain__, FORCEWAKE_ALL, dev_priv__)
618
619 #define CSR_VERSION(major, minor)       ((major) << 16 | (minor))
620 #define CSR_VERSION_MAJOR(version)      ((version) >> 16)
621 #define CSR_VERSION_MINOR(version)      ((version) & 0xffff)
622
623 struct intel_csr {
624         struct work_struct work;
625         const char *fw_path;
626         uint32_t *dmc_payload;
627         uint32_t dmc_fw_size;
628         uint32_t version;
629         uint32_t mmio_count;
630         i915_reg_t mmioaddr[8];
631         uint32_t mmiodata[8];
632         uint32_t dc_state;
633         uint32_t allowed_dc_mask;
634 };
635
636 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
637         func(is_mobile) sep \
638         func(is_i85x) sep \
639         func(is_i915g) sep \
640         func(is_i945gm) sep \
641         func(is_g33) sep \
642         func(hws_needs_physical) sep \
643         func(is_g4x) sep \
644         func(is_pineview) sep \
645         func(is_broadwater) sep \
646         func(is_crestline) sep \
647         func(is_ivybridge) sep \
648         func(is_valleyview) sep \
649         func(is_cherryview) sep \
650         func(is_haswell) sep \
651         func(is_broadwell) sep \
652         func(is_skylake) sep \
653         func(is_broxton) sep \
654         func(is_kabylake) sep \
655         func(is_preliminary) sep \
656         func(has_fbc) sep \
657         func(has_psr) sep \
658         func(has_runtime_pm) sep \
659         func(has_csr) sep \
660         func(has_resource_streamer) sep \
661         func(has_rc6) sep \
662         func(has_rc6p) sep \
663         func(has_dp_mst) sep \
664         func(has_gmbus_irq) sep \
665         func(has_hw_contexts) sep \
666         func(has_logical_ring_contexts) sep \
667         func(has_l3_dpf) sep \
668         func(has_gmch_display) sep \
669         func(has_pipe_cxsr) sep \
670         func(has_hotplug) sep \
671         func(cursor_needs_physical) sep \
672         func(has_overlay) sep \
673         func(overlay_needs_physical) sep \
674         func(supports_tv) sep \
675         func(has_llc) sep \
676         func(has_snoop) sep \
677         func(has_ddi) sep \
678         func(has_fpga_dbg) sep \
679         func(has_pooled_eu)
680
681 #define DEFINE_FLAG(name) u8 name:1
682 #define SEP_SEMICOLON ;
683
684 struct sseu_dev_info {
685         u8 slice_mask;
686         u8 subslice_mask;
687         u8 eu_total;
688         u8 eu_per_subslice;
689         u8 min_eu_in_pool;
690         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
691         u8 subslice_7eu[3];
692         u8 has_slice_pg:1;
693         u8 has_subslice_pg:1;
694         u8 has_eu_pg:1;
695 };
696
697 static inline unsigned int sseu_subslice_total(const struct sseu_dev_info *sseu)
698 {
699         return hweight8(sseu->slice_mask) * hweight8(sseu->subslice_mask);
700 }
701
702 struct intel_device_info {
703         u32 display_mmio_offset;
704         u16 device_id;
705         u8 num_pipes;
706         u8 num_sprites[I915_MAX_PIPES];
707         u8 gen;
708         u16 gen_mask;
709         u8 ring_mask; /* Rings supported by the HW */
710         u8 num_rings;
711         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
712         /* Register offsets for the various display pipes and transcoders */
713         int pipe_offsets[I915_MAX_TRANSCODERS];
714         int trans_offsets[I915_MAX_TRANSCODERS];
715         int palette_offsets[I915_MAX_PIPES];
716         int cursor_offsets[I915_MAX_PIPES];
717
718         /* Slice/subslice/EU info */
719         struct sseu_dev_info sseu;
720
721         struct color_luts {
722                 u16 degamma_lut_size;
723                 u16 gamma_lut_size;
724         } color;
725 };
726
727 #undef DEFINE_FLAG
728 #undef SEP_SEMICOLON
729
730 struct intel_display_error_state;
731
732 struct drm_i915_error_state {
733         struct kref ref;
734         struct timeval time;
735
736         char error_msg[128];
737         bool simulated;
738         int iommu;
739         u32 reset_count;
740         u32 suspend_count;
741         struct intel_device_info device_info;
742
743         /* Generic register state */
744         u32 eir;
745         u32 pgtbl_er;
746         u32 ier;
747         u32 gtier[4];
748         u32 ccid;
749         u32 derrmr;
750         u32 forcewake;
751         u32 error; /* gen6+ */
752         u32 err_int; /* gen7 */
753         u32 fault_data0; /* gen8, gen9 */
754         u32 fault_data1; /* gen8, gen9 */
755         u32 done_reg;
756         u32 gac_eco;
757         u32 gam_ecochk;
758         u32 gab_ctl;
759         u32 gfx_mode;
760         u32 extra_instdone[I915_NUM_INSTDONE_REG];
761         u64 fence[I915_MAX_NUM_FENCES];
762         struct intel_overlay_error_state *overlay;
763         struct intel_display_error_state *display;
764         struct drm_i915_error_object *semaphore;
765
766         struct drm_i915_error_engine {
767                 int engine_id;
768                 /* Software tracked state */
769                 bool waiting;
770                 int num_waiters;
771                 int hangcheck_score;
772                 enum intel_engine_hangcheck_action hangcheck_action;
773                 struct i915_address_space *vm;
774                 int num_requests;
775
776                 /* our own tracking of ring head and tail */
777                 u32 cpu_ring_head;
778                 u32 cpu_ring_tail;
779
780                 u32 last_seqno;
781                 u32 semaphore_seqno[I915_NUM_ENGINES - 1];
782
783                 /* Register state */
784                 u32 start;
785                 u32 tail;
786                 u32 head;
787                 u32 ctl;
788                 u32 mode;
789                 u32 hws;
790                 u32 ipeir;
791                 u32 ipehr;
792                 u32 instdone;
793                 u32 bbstate;
794                 u32 instpm;
795                 u32 instps;
796                 u32 seqno;
797                 u64 bbaddr;
798                 u64 acthd;
799                 u32 fault_reg;
800                 u64 faddr;
801                 u32 rc_psmi; /* sleep state */
802                 u32 semaphore_mboxes[I915_NUM_ENGINES - 1];
803
804                 struct drm_i915_error_object {
805                         int page_count;
806                         u64 gtt_offset;
807                         u64 gtt_size;
808                         u32 *pages[0];
809                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
810
811                 struct drm_i915_error_object *wa_ctx;
812
813                 struct drm_i915_error_request {
814                         long jiffies;
815                         pid_t pid;
816                         u32 seqno;
817                         u32 head;
818                         u32 tail;
819                 } *requests;
820
821                 struct drm_i915_error_waiter {
822                         char comm[TASK_COMM_LEN];
823                         pid_t pid;
824                         u32 seqno;
825                 } *waiters;
826
827                 struct {
828                         u32 gfx_mode;
829                         union {
830                                 u64 pdp[4];
831                                 u32 pp_dir_base;
832                         };
833                 } vm_info;
834
835                 pid_t pid;
836                 char comm[TASK_COMM_LEN];
837         } engine[I915_NUM_ENGINES];
838
839         struct drm_i915_error_buffer {
840                 u32 size;
841                 u32 name;
842                 u32 rseqno[I915_NUM_ENGINES], wseqno;
843                 u64 gtt_offset;
844                 u32 read_domains;
845                 u32 write_domain;
846                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
847                 u32 tiling:2;
848                 u32 dirty:1;
849                 u32 purgeable:1;
850                 u32 userptr:1;
851                 s32 engine:4;
852                 u32 cache_level:3;
853         } *active_bo[I915_NUM_ENGINES], *pinned_bo;
854         u32 active_bo_count[I915_NUM_ENGINES], pinned_bo_count;
855         struct i915_address_space *active_vm[I915_NUM_ENGINES];
856 };
857
858 enum i915_cache_level {
859         I915_CACHE_NONE = 0,
860         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
861         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
862                               caches, eg sampler/render caches, and the
863                               large Last-Level-Cache. LLC is coherent with
864                               the CPU, but L3 is only visible to the GPU. */
865         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
866 };
867
868 struct i915_ctx_hang_stats {
869         /* This context had batch pending when hang was declared */
870         unsigned batch_pending;
871
872         /* This context had batch active when hang was declared */
873         unsigned batch_active;
874
875         /* Time when this context was last blamed for a GPU reset */
876         unsigned long guilty_ts;
877
878         /* If the contexts causes a second GPU hang within this time,
879          * it is permanently banned from submitting any more work.
880          */
881         unsigned long ban_period_seconds;
882
883         /* This context is banned to submit more work */
884         bool banned;
885 };
886
887 /* This must match up with the value previously used for execbuf2.rsvd1. */
888 #define DEFAULT_CONTEXT_HANDLE 0
889
890 /**
891  * struct i915_gem_context - as the name implies, represents a context.
892  * @ref: reference count.
893  * @user_handle: userspace tracking identity for this context.
894  * @remap_slice: l3 row remapping information.
895  * @flags: context specific flags:
896  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
897  * @file_priv: filp associated with this context (NULL for global default
898  *             context).
899  * @hang_stats: information about the role of this context in possible GPU
900  *              hangs.
901  * @ppgtt: virtual memory space used by this context.
902  * @legacy_hw_ctx: render context backing object and whether it is correctly
903  *                initialized (legacy ring submission mechanism only).
904  * @link: link in the global list of contexts.
905  *
906  * Contexts are memory images used by the hardware to store copies of their
907  * internal state.
908  */
909 struct i915_gem_context {
910         struct kref ref;
911         struct drm_i915_private *i915;
912         struct drm_i915_file_private *file_priv;
913         struct i915_hw_ppgtt *ppgtt;
914         struct pid *pid;
915
916         struct i915_ctx_hang_stats hang_stats;
917
918         unsigned long flags;
919 #define CONTEXT_NO_ZEROMAP              BIT(0)
920 #define CONTEXT_NO_ERROR_CAPTURE        BIT(1)
921
922         /* Unique identifier for this context, used by the hw for tracking */
923         unsigned int hw_id;
924         u32 user_handle;
925
926         u32 ggtt_alignment;
927
928         struct intel_context {
929                 struct i915_vma *state;
930                 struct intel_ring *ring;
931                 uint32_t *lrc_reg_state;
932                 u64 lrc_desc;
933                 int pin_count;
934                 bool initialised;
935         } engine[I915_NUM_ENGINES];
936         u32 ring_size;
937         u32 desc_template;
938         struct atomic_notifier_head status_notifier;
939         bool execlists_force_single_submission;
940
941         struct list_head link;
942
943         u8 remap_slice;
944         bool closed:1;
945 };
946
947 enum fb_op_origin {
948         ORIGIN_GTT,
949         ORIGIN_CPU,
950         ORIGIN_CS,
951         ORIGIN_FLIP,
952         ORIGIN_DIRTYFB,
953 };
954
955 struct intel_fbc {
956         /* This is always the inner lock when overlapping with struct_mutex and
957          * it's the outer lock when overlapping with stolen_lock. */
958         struct mutex lock;
959         unsigned threshold;
960         unsigned int possible_framebuffer_bits;
961         unsigned int busy_bits;
962         unsigned int visible_pipes_mask;
963         struct intel_crtc *crtc;
964
965         struct drm_mm_node compressed_fb;
966         struct drm_mm_node *compressed_llb;
967
968         bool false_color;
969
970         bool enabled;
971         bool active;
972
973         struct intel_fbc_state_cache {
974                 struct {
975                         unsigned int mode_flags;
976                         uint32_t hsw_bdw_pixel_rate;
977                 } crtc;
978
979                 struct {
980                         unsigned int rotation;
981                         int src_w;
982                         int src_h;
983                         bool visible;
984                 } plane;
985
986                 struct {
987                         u64 ilk_ggtt_offset;
988                         uint32_t pixel_format;
989                         unsigned int stride;
990                         int fence_reg;
991                         unsigned int tiling_mode;
992                 } fb;
993         } state_cache;
994
995         struct intel_fbc_reg_params {
996                 struct {
997                         enum pipe pipe;
998                         enum plane plane;
999                         unsigned int fence_y_offset;
1000                 } crtc;
1001
1002                 struct {
1003                         u64 ggtt_offset;
1004                         uint32_t pixel_format;
1005                         unsigned int stride;
1006                         int fence_reg;
1007                 } fb;
1008
1009                 int cfb_size;
1010         } params;
1011
1012         struct intel_fbc_work {
1013                 bool scheduled;
1014                 u32 scheduled_vblank;
1015                 struct work_struct work;
1016         } work;
1017
1018         const char *no_fbc_reason;
1019 };
1020
1021 /**
1022  * HIGH_RR is the highest eDP panel refresh rate read from EDID
1023  * LOW_RR is the lowest eDP panel refresh rate found from EDID
1024  * parsing for same resolution.
1025  */
1026 enum drrs_refresh_rate_type {
1027         DRRS_HIGH_RR,
1028         DRRS_LOW_RR,
1029         DRRS_MAX_RR, /* RR count */
1030 };
1031
1032 enum drrs_support_type {
1033         DRRS_NOT_SUPPORTED = 0,
1034         STATIC_DRRS_SUPPORT = 1,
1035         SEAMLESS_DRRS_SUPPORT = 2
1036 };
1037
1038 struct intel_dp;
1039 struct i915_drrs {
1040         struct mutex mutex;
1041         struct delayed_work work;
1042         struct intel_dp *dp;
1043         unsigned busy_frontbuffer_bits;
1044         enum drrs_refresh_rate_type refresh_rate_type;
1045         enum drrs_support_type type;
1046 };
1047
1048 struct i915_psr {
1049         struct mutex lock;
1050         bool sink_support;
1051         bool source_ok;
1052         struct intel_dp *enabled;
1053         bool active;
1054         struct delayed_work work;
1055         unsigned busy_frontbuffer_bits;
1056         bool psr2_support;
1057         bool aux_frame_sync;
1058         bool link_standby;
1059 };
1060
1061 enum intel_pch {
1062         PCH_NONE = 0,   /* No PCH present */
1063         PCH_IBX,        /* Ibexpeak PCH */
1064         PCH_CPT,        /* Cougarpoint PCH */
1065         PCH_LPT,        /* Lynxpoint PCH */
1066         PCH_SPT,        /* Sunrisepoint PCH */
1067         PCH_KBP,        /* Kabypoint PCH */
1068         PCH_NOP,
1069 };
1070
1071 enum intel_sbi_destination {
1072         SBI_ICLK,
1073         SBI_MPHY,
1074 };
1075
1076 #define QUIRK_PIPEA_FORCE (1<<0)
1077 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
1078 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
1079 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
1080 #define QUIRK_PIPEB_FORCE (1<<4)
1081 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
1082
1083 struct intel_fbdev;
1084 struct intel_fbc_work;
1085
1086 struct intel_gmbus {
1087         struct i2c_adapter adapter;
1088 #define GMBUS_FORCE_BIT_RETRY (1U << 31)
1089         u32 force_bit;
1090         u32 reg0;
1091         i915_reg_t gpio_reg;
1092         struct i2c_algo_bit_data bit_algo;
1093         struct drm_i915_private *dev_priv;
1094 };
1095
1096 struct i915_suspend_saved_registers {
1097         u32 saveDSPARB;
1098         u32 saveFBC_CONTROL;
1099         u32 saveCACHE_MODE_0;
1100         u32 saveMI_ARB_STATE;
1101         u32 saveSWF0[16];
1102         u32 saveSWF1[16];
1103         u32 saveSWF3[3];
1104         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1105         u32 savePCH_PORT_HOTPLUG;
1106         u16 saveGCDGMBUS;
1107 };
1108
1109 struct vlv_s0ix_state {
1110         /* GAM */
1111         u32 wr_watermark;
1112         u32 gfx_prio_ctrl;
1113         u32 arb_mode;
1114         u32 gfx_pend_tlb0;
1115         u32 gfx_pend_tlb1;
1116         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1117         u32 media_max_req_count;
1118         u32 gfx_max_req_count;
1119         u32 render_hwsp;
1120         u32 ecochk;
1121         u32 bsd_hwsp;
1122         u32 blt_hwsp;
1123         u32 tlb_rd_addr;
1124
1125         /* MBC */
1126         u32 g3dctl;
1127         u32 gsckgctl;
1128         u32 mbctl;
1129
1130         /* GCP */
1131         u32 ucgctl1;
1132         u32 ucgctl3;
1133         u32 rcgctl1;
1134         u32 rcgctl2;
1135         u32 rstctl;
1136         u32 misccpctl;
1137
1138         /* GPM */
1139         u32 gfxpause;
1140         u32 rpdeuhwtc;
1141         u32 rpdeuc;
1142         u32 ecobus;
1143         u32 pwrdwnupctl;
1144         u32 rp_down_timeout;
1145         u32 rp_deucsw;
1146         u32 rcubmabdtmr;
1147         u32 rcedata;
1148         u32 spare2gh;
1149
1150         /* Display 1 CZ domain */
1151         u32 gt_imr;
1152         u32 gt_ier;
1153         u32 pm_imr;
1154         u32 pm_ier;
1155         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1156
1157         /* GT SA CZ domain */
1158         u32 tilectl;
1159         u32 gt_fifoctl;
1160         u32 gtlc_wake_ctrl;
1161         u32 gtlc_survive;
1162         u32 pmwgicz;
1163
1164         /* Display 2 CZ domain */
1165         u32 gu_ctl0;
1166         u32 gu_ctl1;
1167         u32 pcbr;
1168         u32 clock_gate_dis2;
1169 };
1170
1171 struct intel_rps_ei {
1172         u32 cz_clock;
1173         u32 render_c0;
1174         u32 media_c0;
1175 };
1176
1177 struct intel_gen6_power_mgmt {
1178         /*
1179          * work, interrupts_enabled and pm_iir are protected by
1180          * dev_priv->irq_lock
1181          */
1182         struct work_struct work;
1183         bool interrupts_enabled;
1184         u32 pm_iir;
1185
1186         u32 pm_intr_keep;
1187
1188         /* Frequencies are stored in potentially platform dependent multiples.
1189          * In other words, *_freq needs to be multiplied by X to be interesting.
1190          * Soft limits are those which are used for the dynamic reclocking done
1191          * by the driver (raise frequencies under heavy loads, and lower for
1192          * lighter loads). Hard limits are those imposed by the hardware.
1193          *
1194          * A distinction is made for overclocking, which is never enabled by
1195          * default, and is considered to be above the hard limit if it's
1196          * possible at all.
1197          */
1198         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1199         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1200         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1201         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1202         u8 min_freq;            /* AKA RPn. Minimum frequency */
1203         u8 boost_freq;          /* Frequency to request when wait boosting */
1204         u8 idle_freq;           /* Frequency to request when we are idle */
1205         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1206         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1207         u8 rp0_freq;            /* Non-overclocked max frequency. */
1208         u16 gpll_ref_freq;      /* vlv/chv GPLL reference frequency */
1209
1210         u8 up_threshold; /* Current %busy required to uplock */
1211         u8 down_threshold; /* Current %busy required to downclock */
1212
1213         int last_adj;
1214         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1215
1216         spinlock_t client_lock;
1217         struct list_head clients;
1218         bool client_boost;
1219
1220         bool enabled;
1221         struct delayed_work autoenable_work;
1222         unsigned boosts;
1223
1224         /* manual wa residency calculations */
1225         struct intel_rps_ei up_ei, down_ei;
1226
1227         /*
1228          * Protects RPS/RC6 register access and PCU communication.
1229          * Must be taken after struct_mutex if nested. Note that
1230          * this lock may be held for long periods of time when
1231          * talking to hw - so only take it when talking to hw!
1232          */
1233         struct mutex hw_lock;
1234 };
1235
1236 /* defined intel_pm.c */
1237 extern spinlock_t mchdev_lock;
1238
1239 struct intel_ilk_power_mgmt {
1240         u8 cur_delay;
1241         u8 min_delay;
1242         u8 max_delay;
1243         u8 fmax;
1244         u8 fstart;
1245
1246         u64 last_count1;
1247         unsigned long last_time1;
1248         unsigned long chipset_power;
1249         u64 last_count2;
1250         u64 last_time2;
1251         unsigned long gfx_power;
1252         u8 corr;
1253
1254         int c_m;
1255         int r_t;
1256 };
1257
1258 struct drm_i915_private;
1259 struct i915_power_well;
1260
1261 struct i915_power_well_ops {
1262         /*
1263          * Synchronize the well's hw state to match the current sw state, for
1264          * example enable/disable it based on the current refcount. Called
1265          * during driver init and resume time, possibly after first calling
1266          * the enable/disable handlers.
1267          */
1268         void (*sync_hw)(struct drm_i915_private *dev_priv,
1269                         struct i915_power_well *power_well);
1270         /*
1271          * Enable the well and resources that depend on it (for example
1272          * interrupts located on the well). Called after the 0->1 refcount
1273          * transition.
1274          */
1275         void (*enable)(struct drm_i915_private *dev_priv,
1276                        struct i915_power_well *power_well);
1277         /*
1278          * Disable the well and resources that depend on it. Called after
1279          * the 1->0 refcount transition.
1280          */
1281         void (*disable)(struct drm_i915_private *dev_priv,
1282                         struct i915_power_well *power_well);
1283         /* Returns the hw enabled state. */
1284         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1285                            struct i915_power_well *power_well);
1286 };
1287
1288 /* Power well structure for haswell */
1289 struct i915_power_well {
1290         const char *name;
1291         bool always_on;
1292         /* power well enable/disable usage count */
1293         int count;
1294         /* cached hw enabled state */
1295         bool hw_enabled;
1296         unsigned long domains;
1297         unsigned long data;
1298         const struct i915_power_well_ops *ops;
1299 };
1300
1301 struct i915_power_domains {
1302         /*
1303          * Power wells needed for initialization at driver init and suspend
1304          * time are on. They are kept on until after the first modeset.
1305          */
1306         bool init_power_on;
1307         bool initializing;
1308         int power_well_count;
1309
1310         struct mutex lock;
1311         int domain_use_count[POWER_DOMAIN_NUM];
1312         struct i915_power_well *power_wells;
1313 };
1314
1315 #define MAX_L3_SLICES 2
1316 struct intel_l3_parity {
1317         u32 *remap_info[MAX_L3_SLICES];
1318         struct work_struct error_work;
1319         int which_slice;
1320 };
1321
1322 struct i915_gem_mm {
1323         /** Memory allocator for GTT stolen memory */
1324         struct drm_mm stolen;
1325         /** Protects the usage of the GTT stolen memory allocator. This is
1326          * always the inner lock when overlapping with struct_mutex. */
1327         struct mutex stolen_lock;
1328
1329         /** List of all objects in gtt_space. Used to restore gtt
1330          * mappings on resume */
1331         struct list_head bound_list;
1332         /**
1333          * List of objects which are not bound to the GTT (thus
1334          * are idle and not used by the GPU) but still have
1335          * (presumably uncached) pages still attached.
1336          */
1337         struct list_head unbound_list;
1338
1339         /** Usable portion of the GTT for GEM */
1340         unsigned long stolen_base; /* limited to low memory (32-bit) */
1341
1342         /** PPGTT used for aliasing the PPGTT with the GTT */
1343         struct i915_hw_ppgtt *aliasing_ppgtt;
1344
1345         struct notifier_block oom_notifier;
1346         struct notifier_block vmap_notifier;
1347         struct shrinker shrinker;
1348
1349         /** LRU list of objects with fence regs on them. */
1350         struct list_head fence_list;
1351
1352         /**
1353          * Are we in a non-interruptible section of code like
1354          * modesetting?
1355          */
1356         bool interruptible;
1357
1358         /* the indicator for dispatch video commands on two BSD rings */
1359         atomic_t bsd_engine_dispatch_index;
1360
1361         /** Bit 6 swizzling required for X tiling */
1362         uint32_t bit_6_swizzle_x;
1363         /** Bit 6 swizzling required for Y tiling */
1364         uint32_t bit_6_swizzle_y;
1365
1366         /* accounting, useful for userland debugging */
1367         spinlock_t object_stat_lock;
1368         size_t object_memory;
1369         u32 object_count;
1370 };
1371
1372 struct drm_i915_error_state_buf {
1373         struct drm_i915_private *i915;
1374         unsigned bytes;
1375         unsigned size;
1376         int err;
1377         u8 *buf;
1378         loff_t start;
1379         loff_t pos;
1380 };
1381
1382 struct i915_error_state_file_priv {
1383         struct drm_device *dev;
1384         struct drm_i915_error_state *error;
1385 };
1386
1387 struct i915_gpu_error {
1388         /* For hangcheck timer */
1389 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1390 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1391         /* Hang gpu twice in this window and your context gets banned */
1392 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1393
1394         struct delayed_work hangcheck_work;
1395
1396         /* For reset and error_state handling. */
1397         spinlock_t lock;
1398         /* Protected by the above dev->gpu_error.lock. */
1399         struct drm_i915_error_state *first_error;
1400
1401         unsigned long missed_irq_rings;
1402
1403         /**
1404          * State variable controlling the reset flow and count
1405          *
1406          * This is a counter which gets incremented when reset is triggered,
1407          * and again when reset has been handled. So odd values (lowest bit set)
1408          * means that reset is in progress and even values that
1409          * (reset_counter >> 1):th reset was successfully completed.
1410          *
1411          * If reset is not completed succesfully, the I915_WEDGE bit is
1412          * set meaning that hardware is terminally sour and there is no
1413          * recovery. All waiters on the reset_queue will be woken when
1414          * that happens.
1415          *
1416          * This counter is used by the wait_seqno code to notice that reset
1417          * event happened and it needs to restart the entire ioctl (since most
1418          * likely the seqno it waited for won't ever signal anytime soon).
1419          *
1420          * This is important for lock-free wait paths, where no contended lock
1421          * naturally enforces the correct ordering between the bail-out of the
1422          * waiter and the gpu reset work code.
1423          */
1424         atomic_t reset_counter;
1425
1426 #define I915_RESET_IN_PROGRESS_FLAG     1
1427 #define I915_WEDGED                     (1 << 31)
1428
1429         /**
1430          * Waitqueue to signal when a hang is detected. Used to for waiters
1431          * to release the struct_mutex for the reset to procede.
1432          */
1433         wait_queue_head_t wait_queue;
1434
1435         /**
1436          * Waitqueue to signal when the reset has completed. Used by clients
1437          * that wait for dev_priv->mm.wedged to settle.
1438          */
1439         wait_queue_head_t reset_queue;
1440
1441         /* For missed irq/seqno simulation. */
1442         unsigned long test_irq_rings;
1443 };
1444
1445 enum modeset_restore {
1446         MODESET_ON_LID_OPEN,
1447         MODESET_DONE,
1448         MODESET_SUSPENDED,
1449 };
1450
1451 #define DP_AUX_A 0x40
1452 #define DP_AUX_B 0x10
1453 #define DP_AUX_C 0x20
1454 #define DP_AUX_D 0x30
1455
1456 #define DDC_PIN_B  0x05
1457 #define DDC_PIN_C  0x04
1458 #define DDC_PIN_D  0x06
1459
1460 struct ddi_vbt_port_info {
1461         /*
1462          * This is an index in the HDMI/DVI DDI buffer translation table.
1463          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1464          * populate this field.
1465          */
1466 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1467         uint8_t hdmi_level_shift;
1468
1469         uint8_t supports_dvi:1;
1470         uint8_t supports_hdmi:1;
1471         uint8_t supports_dp:1;
1472
1473         uint8_t alternate_aux_channel;
1474         uint8_t alternate_ddc_pin;
1475
1476         uint8_t dp_boost_level;
1477         uint8_t hdmi_boost_level;
1478 };
1479
1480 enum psr_lines_to_wait {
1481         PSR_0_LINES_TO_WAIT = 0,
1482         PSR_1_LINE_TO_WAIT,
1483         PSR_4_LINES_TO_WAIT,
1484         PSR_8_LINES_TO_WAIT
1485 };
1486
1487 struct intel_vbt_data {
1488         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1489         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1490
1491         /* Feature bits */
1492         unsigned int int_tv_support:1;
1493         unsigned int lvds_dither:1;
1494         unsigned int lvds_vbt:1;
1495         unsigned int int_crt_support:1;
1496         unsigned int lvds_use_ssc:1;
1497         unsigned int display_clock_mode:1;
1498         unsigned int fdi_rx_polarity_inverted:1;
1499         unsigned int panel_type:4;
1500         int lvds_ssc_freq;
1501         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1502
1503         enum drrs_support_type drrs_type;
1504
1505         struct {
1506                 int rate;
1507                 int lanes;
1508                 int preemphasis;
1509                 int vswing;
1510                 bool low_vswing;
1511                 bool initialized;
1512                 bool support;
1513                 int bpp;
1514                 struct edp_power_seq pps;
1515         } edp;
1516
1517         struct {
1518                 bool full_link;
1519                 bool require_aux_wakeup;
1520                 int idle_frames;
1521                 enum psr_lines_to_wait lines_to_wait;
1522                 int tp1_wakeup_time;
1523                 int tp2_tp3_wakeup_time;
1524         } psr;
1525
1526         struct {
1527                 u16 pwm_freq_hz;
1528                 bool present;
1529                 bool active_low_pwm;
1530                 u8 min_brightness;      /* min_brightness/255 of max */
1531                 enum intel_backlight_type type;
1532         } backlight;
1533
1534         /* MIPI DSI */
1535         struct {
1536                 u16 panel_id;
1537                 struct mipi_config *config;
1538                 struct mipi_pps_data *pps;
1539                 u8 seq_version;
1540                 u32 size;
1541                 u8 *data;
1542                 const u8 *sequence[MIPI_SEQ_MAX];
1543         } dsi;
1544
1545         int crt_ddc_pin;
1546
1547         int child_dev_num;
1548         union child_device_config *child_dev;
1549
1550         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1551         struct sdvo_device_mapping sdvo_mappings[2];
1552 };
1553
1554 enum intel_ddb_partitioning {
1555         INTEL_DDB_PART_1_2,
1556         INTEL_DDB_PART_5_6, /* IVB+ */
1557 };
1558
1559 struct intel_wm_level {
1560         bool enable;
1561         uint32_t pri_val;
1562         uint32_t spr_val;
1563         uint32_t cur_val;
1564         uint32_t fbc_val;
1565 };
1566
1567 struct ilk_wm_values {
1568         uint32_t wm_pipe[3];
1569         uint32_t wm_lp[3];
1570         uint32_t wm_lp_spr[3];
1571         uint32_t wm_linetime[3];
1572         bool enable_fbc_wm;
1573         enum intel_ddb_partitioning partitioning;
1574 };
1575
1576 struct vlv_pipe_wm {
1577         uint16_t primary;
1578         uint16_t sprite[2];
1579         uint8_t cursor;
1580 };
1581
1582 struct vlv_sr_wm {
1583         uint16_t plane;
1584         uint8_t cursor;
1585 };
1586
1587 struct vlv_wm_values {
1588         struct vlv_pipe_wm pipe[3];
1589         struct vlv_sr_wm sr;
1590         struct {
1591                 uint8_t cursor;
1592                 uint8_t sprite[2];
1593                 uint8_t primary;
1594         } ddl[3];
1595         uint8_t level;
1596         bool cxsr;
1597 };
1598
1599 struct skl_ddb_entry {
1600         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1601 };
1602
1603 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1604 {
1605         return entry->end - entry->start;
1606 }
1607
1608 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1609                                        const struct skl_ddb_entry *e2)
1610 {
1611         if (e1->start == e2->start && e1->end == e2->end)
1612                 return true;
1613
1614         return false;
1615 }
1616
1617 struct skl_ddb_allocation {
1618         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1619         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1620         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES];
1621 };
1622
1623 struct skl_wm_values {
1624         unsigned dirty_pipes;
1625         struct skl_ddb_allocation ddb;
1626         uint32_t wm_linetime[I915_MAX_PIPES];
1627         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1628         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1629 };
1630
1631 struct skl_wm_level {
1632         bool plane_en[I915_MAX_PLANES];
1633         uint16_t plane_res_b[I915_MAX_PLANES];
1634         uint8_t plane_res_l[I915_MAX_PLANES];
1635 };
1636
1637 /*
1638  * This struct helps tracking the state needed for runtime PM, which puts the
1639  * device in PCI D3 state. Notice that when this happens, nothing on the
1640  * graphics device works, even register access, so we don't get interrupts nor
1641  * anything else.
1642  *
1643  * Every piece of our code that needs to actually touch the hardware needs to
1644  * either call intel_runtime_pm_get or call intel_display_power_get with the
1645  * appropriate power domain.
1646  *
1647  * Our driver uses the autosuspend delay feature, which means we'll only really
1648  * suspend if we stay with zero refcount for a certain amount of time. The
1649  * default value is currently very conservative (see intel_runtime_pm_enable), but
1650  * it can be changed with the standard runtime PM files from sysfs.
1651  *
1652  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1653  * goes back to false exactly before we reenable the IRQs. We use this variable
1654  * to check if someone is trying to enable/disable IRQs while they're supposed
1655  * to be disabled. This shouldn't happen and we'll print some error messages in
1656  * case it happens.
1657  *
1658  * For more, read the Documentation/power/runtime_pm.txt.
1659  */
1660 struct i915_runtime_pm {
1661         atomic_t wakeref_count;
1662         atomic_t atomic_seq;
1663         bool suspended;
1664         bool irqs_enabled;
1665 };
1666
1667 enum intel_pipe_crc_source {
1668         INTEL_PIPE_CRC_SOURCE_NONE,
1669         INTEL_PIPE_CRC_SOURCE_PLANE1,
1670         INTEL_PIPE_CRC_SOURCE_PLANE2,
1671         INTEL_PIPE_CRC_SOURCE_PF,
1672         INTEL_PIPE_CRC_SOURCE_PIPE,
1673         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1674         INTEL_PIPE_CRC_SOURCE_TV,
1675         INTEL_PIPE_CRC_SOURCE_DP_B,
1676         INTEL_PIPE_CRC_SOURCE_DP_C,
1677         INTEL_PIPE_CRC_SOURCE_DP_D,
1678         INTEL_PIPE_CRC_SOURCE_AUTO,
1679         INTEL_PIPE_CRC_SOURCE_MAX,
1680 };
1681
1682 struct intel_pipe_crc_entry {
1683         uint32_t frame;
1684         uint32_t crc[5];
1685 };
1686
1687 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1688 struct intel_pipe_crc {
1689         spinlock_t lock;
1690         bool opened;            /* exclusive access to the result file */
1691         struct intel_pipe_crc_entry *entries;
1692         enum intel_pipe_crc_source source;
1693         int head, tail;
1694         wait_queue_head_t wq;
1695 };
1696
1697 struct i915_frontbuffer_tracking {
1698         spinlock_t lock;
1699
1700         /*
1701          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1702          * scheduled flips.
1703          */
1704         unsigned busy_bits;
1705         unsigned flip_bits;
1706 };
1707
1708 struct i915_wa_reg {
1709         i915_reg_t addr;
1710         u32 value;
1711         /* bitmask representing WA bits */
1712         u32 mask;
1713 };
1714
1715 /*
1716  * RING_MAX_NONPRIV_SLOTS is per-engine but at this point we are only
1717  * allowing it for RCS as we don't foresee any requirement of having
1718  * a whitelist for other engines. When it is really required for
1719  * other engines then the limit need to be increased.
1720  */
1721 #define I915_MAX_WA_REGS (16 + RING_MAX_NONPRIV_SLOTS)
1722
1723 struct i915_workarounds {
1724         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1725         u32 count;
1726         u32 hw_whitelist_count[I915_NUM_ENGINES];
1727 };
1728
1729 struct i915_virtual_gpu {
1730         bool active;
1731 };
1732
1733 /* used in computing the new watermarks state */
1734 struct intel_wm_config {
1735         unsigned int num_pipes_active;
1736         bool sprites_enabled;
1737         bool sprites_scaled;
1738 };
1739
1740 struct drm_i915_private {
1741         struct drm_device drm;
1742
1743         struct kmem_cache *objects;
1744         struct kmem_cache *vmas;
1745         struct kmem_cache *requests;
1746
1747         const struct intel_device_info info;
1748
1749         int relative_constants_mode;
1750
1751         void __iomem *regs;
1752
1753         struct intel_uncore uncore;
1754
1755         struct i915_virtual_gpu vgpu;
1756
1757         struct intel_gvt gvt;
1758
1759         struct intel_guc guc;
1760
1761         struct intel_csr csr;
1762
1763         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1764
1765         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1766          * controller on different i2c buses. */
1767         struct mutex gmbus_mutex;
1768
1769         /**
1770          * Base address of the gmbus and gpio block.
1771          */
1772         uint32_t gpio_mmio_base;
1773
1774         /* MMIO base address for MIPI regs */
1775         uint32_t mipi_mmio_base;
1776
1777         uint32_t psr_mmio_base;
1778
1779         uint32_t pps_mmio_base;
1780
1781         wait_queue_head_t gmbus_wait_queue;
1782
1783         struct pci_dev *bridge_dev;
1784         struct i915_gem_context *kernel_context;
1785         struct intel_engine_cs engine[I915_NUM_ENGINES];
1786         struct i915_vma *semaphore;
1787         u32 next_seqno;
1788
1789         struct drm_dma_handle *status_page_dmah;
1790         struct resource mch_res;
1791
1792         /* protects the irq masks */
1793         spinlock_t irq_lock;
1794
1795         /* protects the mmio flip data */
1796         spinlock_t mmio_flip_lock;
1797
1798         bool display_irqs_enabled;
1799
1800         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1801         struct pm_qos_request pm_qos;
1802
1803         /* Sideband mailbox protection */
1804         struct mutex sb_lock;
1805
1806         /** Cached value of IMR to avoid reads in updating the bitfield */
1807         union {
1808                 u32 irq_mask;
1809                 u32 de_irq_mask[I915_MAX_PIPES];
1810         };
1811         u32 gt_irq_mask;
1812         u32 pm_irq_mask;
1813         u32 pm_rps_events;
1814         u32 pipestat_irq_mask[I915_MAX_PIPES];
1815
1816         struct i915_hotplug hotplug;
1817         struct intel_fbc fbc;
1818         struct i915_drrs drrs;
1819         struct intel_opregion opregion;
1820         struct intel_vbt_data vbt;
1821
1822         bool preserve_bios_swizzle;
1823
1824         /* overlay */
1825         struct intel_overlay *overlay;
1826
1827         /* backlight registers and fields in struct intel_panel */
1828         struct mutex backlight_lock;
1829
1830         /* LVDS info */
1831         bool no_aux_handshake;
1832
1833         /* protects panel power sequencer state */
1834         struct mutex pps_mutex;
1835
1836         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1837         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1838
1839         unsigned int fsb_freq, mem_freq, is_ddr3;
1840         unsigned int skl_preferred_vco_freq;
1841         unsigned int cdclk_freq, max_cdclk_freq, atomic_cdclk_freq;
1842         unsigned int max_dotclk_freq;
1843         unsigned int rawclk_freq;
1844         unsigned int hpll_freq;
1845         unsigned int czclk_freq;
1846
1847         struct {
1848                 unsigned int vco, ref;
1849         } cdclk_pll;
1850
1851         /**
1852          * wq - Driver workqueue for GEM.
1853          *
1854          * NOTE: Work items scheduled here are not allowed to grab any modeset
1855          * locks, for otherwise the flushing done in the pageflip code will
1856          * result in deadlocks.
1857          */
1858         struct workqueue_struct *wq;
1859
1860         /* Display functions */
1861         struct drm_i915_display_funcs display;
1862
1863         /* PCH chipset type */
1864         enum intel_pch pch_type;
1865         unsigned short pch_id;
1866
1867         unsigned long quirks;
1868
1869         enum modeset_restore modeset_restore;
1870         struct mutex modeset_restore_lock;
1871         struct drm_atomic_state *modeset_restore_state;
1872         struct drm_modeset_acquire_ctx reset_ctx;
1873
1874         struct list_head vm_list; /* Global list of all address spaces */
1875         struct i915_ggtt ggtt; /* VM representing the global address space */
1876
1877         struct i915_gem_mm mm;
1878         DECLARE_HASHTABLE(mm_structs, 7);
1879         struct mutex mm_lock;
1880
1881         /* The hw wants to have a stable context identifier for the lifetime
1882          * of the context (for OA, PASID, faults, etc). This is limited
1883          * in execlists to 21 bits.
1884          */
1885         struct ida context_hw_ida;
1886 #define MAX_CONTEXT_HW_ID (1<<21) /* exclusive */
1887
1888         /* Kernel Modesetting */
1889
1890         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1891         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1892         wait_queue_head_t pending_flip_queue;
1893
1894 #ifdef CONFIG_DEBUG_FS
1895         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1896 #endif
1897
1898         /* dpll and cdclk state is protected by connection_mutex */
1899         int num_shared_dpll;
1900         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1901         const struct intel_dpll_mgr *dpll_mgr;
1902
1903         /*
1904          * dpll_lock serializes intel_{prepare,enable,disable}_shared_dpll.
1905          * Must be global rather than per dpll, because on some platforms
1906          * plls share registers.
1907          */
1908         struct mutex dpll_lock;
1909
1910         unsigned int active_crtcs;
1911         unsigned int min_pixclk[I915_MAX_PIPES];
1912
1913         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1914
1915         struct i915_workarounds workarounds;
1916
1917         struct i915_frontbuffer_tracking fb_tracking;
1918
1919         u16 orig_clock;
1920
1921         bool mchbar_need_disable;
1922
1923         struct intel_l3_parity l3_parity;
1924
1925         /* Cannot be determined by PCIID. You must always read a register. */
1926         u32 edram_cap;
1927
1928         /* gen6+ rps state */
1929         struct intel_gen6_power_mgmt rps;
1930
1931         /* ilk-only ips/rps state. Everything in here is protected by the global
1932          * mchdev_lock in intel_pm.c */
1933         struct intel_ilk_power_mgmt ips;
1934
1935         struct i915_power_domains power_domains;
1936
1937         struct i915_psr psr;
1938
1939         struct i915_gpu_error gpu_error;
1940
1941         struct drm_i915_gem_object *vlv_pctx;
1942
1943 #ifdef CONFIG_DRM_FBDEV_EMULATION
1944         /* list of fbdev register on this device */
1945         struct intel_fbdev *fbdev;
1946         struct work_struct fbdev_suspend_work;
1947 #endif
1948
1949         struct drm_property *broadcast_rgb_property;
1950         struct drm_property *force_audio_property;
1951
1952         /* hda/i915 audio component */
1953         struct i915_audio_component *audio_component;
1954         bool audio_component_registered;
1955         /**
1956          * av_mutex - mutex for audio/video sync
1957          *
1958          */
1959         struct mutex av_mutex;
1960
1961         uint32_t hw_context_size;
1962         struct list_head context_list;
1963
1964         u32 fdi_rx_config;
1965
1966         /* Shadow for DISPLAY_PHY_CONTROL which can't be safely read */
1967         u32 chv_phy_control;
1968         /*
1969          * Shadows for CHV DPLL_MD regs to keep the state
1970          * checker somewhat working in the presence hardware
1971          * crappiness (can't read out DPLL_MD for pipes B & C).
1972          */
1973         u32 chv_dpll_md[I915_MAX_PIPES];
1974         u32 bxt_phy_grc;
1975
1976         u32 suspend_count;
1977         bool suspended_to_idle;
1978         struct i915_suspend_saved_registers regfile;
1979         struct vlv_s0ix_state vlv_s0ix_state;
1980
1981         enum {
1982                 I915_SKL_SAGV_UNKNOWN = 0,
1983                 I915_SKL_SAGV_DISABLED,
1984                 I915_SKL_SAGV_ENABLED,
1985                 I915_SKL_SAGV_NOT_CONTROLLED
1986         } skl_sagv_status;
1987
1988         struct {
1989                 /*
1990                  * Raw watermark latency values:
1991                  * in 0.1us units for WM0,
1992                  * in 0.5us units for WM1+.
1993                  */
1994                 /* primary */
1995                 uint16_t pri_latency[5];
1996                 /* sprite */
1997                 uint16_t spr_latency[5];
1998                 /* cursor */
1999                 uint16_t cur_latency[5];
2000                 /*
2001                  * Raw watermark memory latency values
2002                  * for SKL for all 8 levels
2003                  * in 1us units.
2004                  */
2005                 uint16_t skl_latency[8];
2006
2007                 /*
2008                  * The skl_wm_values structure is a bit too big for stack
2009                  * allocation, so we keep the staging struct where we store
2010                  * intermediate results here instead.
2011                  */
2012                 struct skl_wm_values skl_results;
2013
2014                 /* current hardware state */
2015                 union {
2016                         struct ilk_wm_values hw;
2017                         struct skl_wm_values skl_hw;
2018                         struct vlv_wm_values vlv;
2019                 };
2020
2021                 uint8_t max_level;
2022
2023                 /*
2024                  * Should be held around atomic WM register writing; also
2025                  * protects * intel_crtc->wm.active and
2026                  * cstate->wm.need_postvbl_update.
2027                  */
2028                 struct mutex wm_mutex;
2029
2030                 /*
2031                  * Set during HW readout of watermarks/DDB.  Some platforms
2032                  * need to know when we're still using BIOS-provided values
2033                  * (which we don't fully trust).
2034                  */
2035                 bool distrust_bios_wm;
2036         } wm;
2037
2038         struct i915_runtime_pm pm;
2039
2040         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
2041         struct {
2042                 void (*cleanup_engine)(struct intel_engine_cs *engine);
2043
2044                 /**
2045                  * Is the GPU currently considered idle, or busy executing
2046                  * userspace requests? Whilst idle, we allow runtime power
2047                  * management to power down the hardware and display clocks.
2048                  * In order to reduce the effect on performance, there
2049                  * is a slight delay before we do so.
2050                  */
2051                 unsigned int active_engines;
2052                 bool awake;
2053
2054                 /**
2055                  * We leave the user IRQ off as much as possible,
2056                  * but this means that requests will finish and never
2057                  * be retired once the system goes idle. Set a timer to
2058                  * fire periodically while the ring is running. When it
2059                  * fires, go retire requests.
2060                  */
2061                 struct delayed_work retire_work;
2062
2063                 /**
2064                  * When we detect an idle GPU, we want to turn on
2065                  * powersaving features. So once we see that there
2066                  * are no more requests outstanding and no more
2067                  * arrive within a small period of time, we fire
2068                  * off the idle_work.
2069                  */
2070                 struct delayed_work idle_work;
2071         } gt;
2072
2073         /* perform PHY state sanity checks? */
2074         bool chv_phy_assert[2];
2075
2076         struct intel_encoder *dig_port_map[I915_MAX_PORTS];
2077
2078         /*
2079          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
2080          * will be rejected. Instead look for a better place.
2081          */
2082 };
2083
2084 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
2085 {
2086         return container_of(dev, struct drm_i915_private, drm);
2087 }
2088
2089 static inline struct drm_i915_private *kdev_to_i915(struct device *kdev)
2090 {
2091         return to_i915(dev_get_drvdata(kdev));
2092 }
2093
2094 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
2095 {
2096         return container_of(guc, struct drm_i915_private, guc);
2097 }
2098
2099 /* Simple iterator over all initialised engines */
2100 #define for_each_engine(engine__, dev_priv__) \
2101         for ((engine__) = &(dev_priv__)->engine[0]; \
2102              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2103              (engine__)++) \
2104                 for_each_if (intel_engine_initialized(engine__))
2105
2106 /* Iterator with engine_id */
2107 #define for_each_engine_id(engine__, dev_priv__, id__) \
2108         for ((engine__) = &(dev_priv__)->engine[0], (id__) = 0; \
2109              (engine__) < &(dev_priv__)->engine[I915_NUM_ENGINES]; \
2110              (engine__)++) \
2111                 for_each_if (((id__) = (engine__)->id, \
2112                               intel_engine_initialized(engine__)))
2113
2114 #define __mask_next_bit(mask) ({                                        \
2115         int __idx = ffs(mask) - 1;                                      \
2116         mask &= ~BIT(__idx);                                            \
2117         __idx;                                                          \
2118 })
2119
2120 /* Iterator over subset of engines selected by mask */
2121 #define for_each_engine_masked(engine__, dev_priv__, mask__, tmp__) \
2122         for (tmp__ = mask__ & INTEL_INFO(dev_priv__)->ring_mask;        \
2123              tmp__ ? (engine__ = &(dev_priv__)->engine[__mask_next_bit(tmp__)]), 1 : 0; )
2124
2125 enum hdmi_force_audio {
2126         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
2127         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
2128         HDMI_AUDIO_AUTO,                /* trust EDID */
2129         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
2130 };
2131
2132 #define I915_GTT_OFFSET_NONE ((u32)-1)
2133
2134 struct drm_i915_gem_object_ops {
2135         unsigned int flags;
2136 #define I915_GEM_OBJECT_HAS_STRUCT_PAGE 0x1
2137
2138         /* Interface between the GEM object and its backing storage.
2139          * get_pages() is called once prior to the use of the associated set
2140          * of pages before to binding them into the GTT, and put_pages() is
2141          * called after we no longer need them. As we expect there to be
2142          * associated cost with migrating pages between the backing storage
2143          * and making them available for the GPU (e.g. clflush), we may hold
2144          * onto the pages after they are no longer referenced by the GPU
2145          * in case they may be used again shortly (for example migrating the
2146          * pages to a different memory domain within the GTT). put_pages()
2147          * will therefore most likely be called when the object itself is
2148          * being released or under memory pressure (where we attempt to
2149          * reap pages for the shrinker).
2150          */
2151         int (*get_pages)(struct drm_i915_gem_object *);
2152         void (*put_pages)(struct drm_i915_gem_object *);
2153
2154         int (*dmabuf_export)(struct drm_i915_gem_object *);
2155         void (*release)(struct drm_i915_gem_object *);
2156 };
2157
2158 /*
2159  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2160  * considered to be the frontbuffer for the given plane interface-wise. This
2161  * doesn't mean that the hw necessarily already scans it out, but that any
2162  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2163  *
2164  * We have one bit per pipe and per scanout plane type.
2165  */
2166 #define INTEL_MAX_SPRITE_BITS_PER_PIPE 5
2167 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 8
2168 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2169         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2170 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2171         (1 << (1 + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2172 #define INTEL_FRONTBUFFER_SPRITE(pipe, plane) \
2173         (1 << (2 + plane + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2174 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2175         (1 << (2 + INTEL_MAX_SPRITE_BITS_PER_PIPE + (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2176 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2177         (0xff << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2178
2179 struct drm_i915_gem_object {
2180         struct drm_gem_object base;
2181
2182         const struct drm_i915_gem_object_ops *ops;
2183
2184         /** List of VMAs backed by this object */
2185         struct list_head vma_list;
2186
2187         /** Stolen memory for this object, instead of being backed by shmem. */
2188         struct drm_mm_node *stolen;
2189         struct list_head global_list;
2190
2191         /** Used in execbuf to temporarily hold a ref */
2192         struct list_head obj_exec_link;
2193
2194         struct list_head batch_pool_link;
2195
2196         unsigned long flags;
2197         /**
2198          * This is set if the object is on the active lists (has pending
2199          * rendering and so a non-zero seqno), and is not set if it i s on
2200          * inactive (ready to be unbound) list.
2201          */
2202 #define I915_BO_ACTIVE_SHIFT 0
2203 #define I915_BO_ACTIVE_MASK ((1 << I915_NUM_ENGINES) - 1)
2204 #define __I915_BO_ACTIVE(bo) \
2205         ((READ_ONCE((bo)->flags) >> I915_BO_ACTIVE_SHIFT) & I915_BO_ACTIVE_MASK)
2206
2207         /**
2208          * This is set if the object has been written to since last bound
2209          * to the GTT
2210          */
2211         unsigned int dirty:1;
2212
2213         /**
2214          * Advice: are the backing pages purgeable?
2215          */
2216         unsigned int madv:2;
2217
2218         /**
2219          * Whether the current gtt mapping needs to be mappable (and isn't just
2220          * mappable by accident). Track pin and fault separate for a more
2221          * accurate mappable working set.
2222          */
2223         unsigned int fault_mappable:1;
2224
2225         /*
2226          * Is the object to be mapped as read-only to the GPU
2227          * Only honoured if hardware has relevant pte bit
2228          */
2229         unsigned long gt_ro:1;
2230         unsigned int cache_level:3;
2231         unsigned int cache_dirty:1;
2232
2233         atomic_t frontbuffer_bits;
2234         unsigned int frontbuffer_ggtt_origin; /* write once */
2235
2236         /** Current tiling stride for the object, if it's tiled. */
2237         unsigned int tiling_and_stride;
2238 #define FENCE_MINIMUM_STRIDE 128 /* See i915_tiling_ok() */
2239 #define TILING_MASK (FENCE_MINIMUM_STRIDE-1)
2240 #define STRIDE_MASK (~TILING_MASK)
2241
2242         /** Count of VMA actually bound by this object */
2243         unsigned int bind_count;
2244         unsigned int pin_display;
2245
2246         struct sg_table *pages;
2247         int pages_pin_count;
2248         struct get_page {
2249                 struct scatterlist *sg;
2250                 int last;
2251         } get_page;
2252         void *mapping;
2253
2254         /** Breadcrumb of last rendering to the buffer.
2255          * There can only be one writer, but we allow for multiple readers.
2256          * If there is a writer that necessarily implies that all other
2257          * read requests are complete - but we may only be lazily clearing
2258          * the read requests. A read request is naturally the most recent
2259          * request on a ring, so we may have two different write and read
2260          * requests on one ring where the write request is older than the
2261          * read request. This allows for the CPU to read from an active
2262          * buffer by only waiting for the write to complete.
2263          */
2264         struct i915_gem_active last_read[I915_NUM_ENGINES];
2265         struct i915_gem_active last_write;
2266
2267         /** References from framebuffers, locks out tiling changes. */
2268         unsigned long framebuffer_references;
2269
2270         /** Record of address bit 17 of each page at last unbind. */
2271         unsigned long *bit_17;
2272
2273         union {
2274                 /** for phy allocated objects */
2275                 struct drm_dma_handle *phys_handle;
2276
2277                 struct i915_gem_userptr {
2278                         uintptr_t ptr;
2279                         unsigned read_only :1;
2280                         unsigned workers :4;
2281 #define I915_GEM_USERPTR_MAX_WORKERS 15
2282
2283                         struct i915_mm_struct *mm;
2284                         struct i915_mmu_object *mmu_object;
2285                         struct work_struct *work;
2286                 } userptr;
2287         };
2288 };
2289
2290 static inline struct drm_i915_gem_object *
2291 to_intel_bo(struct drm_gem_object *gem)
2292 {
2293         /* Assert that to_intel_bo(NULL) == NULL */
2294         BUILD_BUG_ON(offsetof(struct drm_i915_gem_object, base));
2295
2296         return container_of(gem, struct drm_i915_gem_object, base);
2297 }
2298
2299 static inline struct drm_i915_gem_object *
2300 i915_gem_object_lookup(struct drm_file *file, u32 handle)
2301 {
2302         return to_intel_bo(drm_gem_object_lookup(file, handle));
2303 }
2304
2305 __deprecated
2306 extern struct drm_gem_object *
2307 drm_gem_object_lookup(struct drm_file *file, u32 handle);
2308
2309 __attribute__((nonnull))
2310 static inline struct drm_i915_gem_object *
2311 i915_gem_object_get(struct drm_i915_gem_object *obj)
2312 {
2313         drm_gem_object_reference(&obj->base);
2314         return obj;
2315 }
2316
2317 __deprecated
2318 extern void drm_gem_object_reference(struct drm_gem_object *);
2319
2320 __attribute__((nonnull))
2321 static inline void
2322 i915_gem_object_put(struct drm_i915_gem_object *obj)
2323 {
2324         drm_gem_object_unreference(&obj->base);
2325 }
2326
2327 __deprecated
2328 extern void drm_gem_object_unreference(struct drm_gem_object *);
2329
2330 __attribute__((nonnull))
2331 static inline void
2332 i915_gem_object_put_unlocked(struct drm_i915_gem_object *obj)
2333 {
2334         drm_gem_object_unreference_unlocked(&obj->base);
2335 }
2336
2337 __deprecated
2338 extern void drm_gem_object_unreference_unlocked(struct drm_gem_object *);
2339
2340 static inline bool
2341 i915_gem_object_has_struct_page(const struct drm_i915_gem_object *obj)
2342 {
2343         return obj->ops->flags & I915_GEM_OBJECT_HAS_STRUCT_PAGE;
2344 }
2345
2346 static inline unsigned long
2347 i915_gem_object_get_active(const struct drm_i915_gem_object *obj)
2348 {
2349         return (obj->flags >> I915_BO_ACTIVE_SHIFT) & I915_BO_ACTIVE_MASK;
2350 }
2351
2352 static inline bool
2353 i915_gem_object_is_active(const struct drm_i915_gem_object *obj)
2354 {
2355         return i915_gem_object_get_active(obj);
2356 }
2357
2358 static inline void
2359 i915_gem_object_set_active(struct drm_i915_gem_object *obj, int engine)
2360 {
2361         obj->flags |= BIT(engine + I915_BO_ACTIVE_SHIFT);
2362 }
2363
2364 static inline void
2365 i915_gem_object_clear_active(struct drm_i915_gem_object *obj, int engine)
2366 {
2367         obj->flags &= ~BIT(engine + I915_BO_ACTIVE_SHIFT);
2368 }
2369
2370 static inline bool
2371 i915_gem_object_has_active_engine(const struct drm_i915_gem_object *obj,
2372                                   int engine)
2373 {
2374         return obj->flags & BIT(engine + I915_BO_ACTIVE_SHIFT);
2375 }
2376
2377 static inline unsigned int
2378 i915_gem_object_get_tiling(struct drm_i915_gem_object *obj)
2379 {
2380         return obj->tiling_and_stride & TILING_MASK;
2381 }
2382
2383 static inline bool
2384 i915_gem_object_is_tiled(struct drm_i915_gem_object *obj)
2385 {
2386         return i915_gem_object_get_tiling(obj) != I915_TILING_NONE;
2387 }
2388
2389 static inline unsigned int
2390 i915_gem_object_get_stride(struct drm_i915_gem_object *obj)
2391 {
2392         return obj->tiling_and_stride & STRIDE_MASK;
2393 }
2394
2395 static inline struct i915_vma *i915_vma_get(struct i915_vma *vma)
2396 {
2397         i915_gem_object_get(vma->obj);
2398         return vma;
2399 }
2400
2401 static inline void i915_vma_put(struct i915_vma *vma)
2402 {
2403         lockdep_assert_held(&vma->vm->dev->struct_mutex);
2404         i915_gem_object_put(vma->obj);
2405 }
2406
2407 /*
2408  * Optimised SGL iterator for GEM objects
2409  */
2410 static __always_inline struct sgt_iter {
2411         struct scatterlist *sgp;
2412         union {
2413                 unsigned long pfn;
2414                 dma_addr_t dma;
2415         };
2416         unsigned int curr;
2417         unsigned int max;
2418 } __sgt_iter(struct scatterlist *sgl, bool dma) {
2419         struct sgt_iter s = { .sgp = sgl };
2420
2421         if (s.sgp) {
2422                 s.max = s.curr = s.sgp->offset;
2423                 s.max += s.sgp->length;
2424                 if (dma)
2425                         s.dma = sg_dma_address(s.sgp);
2426                 else
2427                         s.pfn = page_to_pfn(sg_page(s.sgp));
2428         }
2429
2430         return s;
2431 }
2432
2433 /**
2434  * __sg_next - return the next scatterlist entry in a list
2435  * @sg:         The current sg entry
2436  *
2437  * Description:
2438  *   If the entry is the last, return NULL; otherwise, step to the next
2439  *   element in the array (@sg@+1). If that's a chain pointer, follow it;
2440  *   otherwise just return the pointer to the current element.
2441  **/
2442 static inline struct scatterlist *__sg_next(struct scatterlist *sg)
2443 {
2444 #ifdef CONFIG_DEBUG_SG
2445         BUG_ON(sg->sg_magic != SG_MAGIC);
2446 #endif
2447         return sg_is_last(sg) ? NULL :
2448                 likely(!sg_is_chain(++sg)) ? sg :
2449                 sg_chain_ptr(sg);
2450 }
2451
2452 /**
2453  * for_each_sgt_dma - iterate over the DMA addresses of the given sg_table
2454  * @__dmap:     DMA address (output)
2455  * @__iter:     'struct sgt_iter' (iterator state, internal)
2456  * @__sgt:      sg_table to iterate over (input)
2457  */
2458 #define for_each_sgt_dma(__dmap, __iter, __sgt)                         \
2459         for ((__iter) = __sgt_iter((__sgt)->sgl, true);                 \
2460              ((__dmap) = (__iter).dma + (__iter).curr);                 \
2461              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2462              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), true), 0))
2463
2464 /**
2465  * for_each_sgt_page - iterate over the pages of the given sg_table
2466  * @__pp:       page pointer (output)
2467  * @__iter:     'struct sgt_iter' (iterator state, internal)
2468  * @__sgt:      sg_table to iterate over (input)
2469  */
2470 #define for_each_sgt_page(__pp, __iter, __sgt)                          \
2471         for ((__iter) = __sgt_iter((__sgt)->sgl, false);                \
2472              ((__pp) = (__iter).pfn == 0 ? NULL :                       \
2473               pfn_to_page((__iter).pfn + ((__iter).curr >> PAGE_SHIFT))); \
2474              (((__iter).curr += PAGE_SIZE) < (__iter).max) ||           \
2475              ((__iter) = __sgt_iter(__sg_next((__iter).sgp), false), 0))
2476
2477 /*
2478  * A command that requires special handling by the command parser.
2479  */
2480 struct drm_i915_cmd_descriptor {
2481         /*
2482          * Flags describing how the command parser processes the command.
2483          *
2484          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2485          *                 a length mask if not set
2486          * CMD_DESC_SKIP: The command is allowed but does not follow the
2487          *                standard length encoding for the opcode range in
2488          *                which it falls
2489          * CMD_DESC_REJECT: The command is never allowed
2490          * CMD_DESC_REGISTER: The command should be checked against the
2491          *                    register whitelist for the appropriate ring
2492          * CMD_DESC_MASTER: The command is allowed if the submitting process
2493          *                  is the DRM master
2494          */
2495         u32 flags;
2496 #define CMD_DESC_FIXED    (1<<0)
2497 #define CMD_DESC_SKIP     (1<<1)
2498 #define CMD_DESC_REJECT   (1<<2)
2499 #define CMD_DESC_REGISTER (1<<3)
2500 #define CMD_DESC_BITMASK  (1<<4)
2501 #define CMD_DESC_MASTER   (1<<5)
2502
2503         /*
2504          * The command's unique identification bits and the bitmask to get them.
2505          * This isn't strictly the opcode field as defined in the spec and may
2506          * also include type, subtype, and/or subop fields.
2507          */
2508         struct {
2509                 u32 value;
2510                 u32 mask;
2511         } cmd;
2512
2513         /*
2514          * The command's length. The command is either fixed length (i.e. does
2515          * not include a length field) or has a length field mask. The flag
2516          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2517          * a length mask. All command entries in a command table must include
2518          * length information.
2519          */
2520         union {
2521                 u32 fixed;
2522                 u32 mask;
2523         } length;
2524
2525         /*
2526          * Describes where to find a register address in the command to check
2527          * against the ring's register whitelist. Only valid if flags has the
2528          * CMD_DESC_REGISTER bit set.
2529          *
2530          * A non-zero step value implies that the command may access multiple
2531          * registers in sequence (e.g. LRI), in that case step gives the
2532          * distance in dwords between individual offset fields.
2533          */
2534         struct {
2535                 u32 offset;
2536                 u32 mask;
2537                 u32 step;
2538         } reg;
2539
2540 #define MAX_CMD_DESC_BITMASKS 3
2541         /*
2542          * Describes command checks where a particular dword is masked and
2543          * compared against an expected value. If the command does not match
2544          * the expected value, the parser rejects it. Only valid if flags has
2545          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2546          * are valid.
2547          *
2548          * If the check specifies a non-zero condition_mask then the parser
2549          * only performs the check when the bits specified by condition_mask
2550          * are non-zero.
2551          */
2552         struct {
2553                 u32 offset;
2554                 u32 mask;
2555                 u32 expected;
2556                 u32 condition_offset;
2557                 u32 condition_mask;
2558         } bits[MAX_CMD_DESC_BITMASKS];
2559 };
2560
2561 /*
2562  * A table of commands requiring special handling by the command parser.
2563  *
2564  * Each engine has an array of tables. Each table consists of an array of
2565  * command descriptors, which must be sorted with command opcodes in
2566  * ascending order.
2567  */
2568 struct drm_i915_cmd_table {
2569         const struct drm_i915_cmd_descriptor *table;
2570         int count;
2571 };
2572
2573 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2574 #define __I915__(p) ({ \
2575         struct drm_i915_private *__p; \
2576         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2577                 __p = (struct drm_i915_private *)p; \
2578         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2579                 __p = to_i915((struct drm_device *)p); \
2580         else \
2581                 BUILD_BUG(); \
2582         __p; \
2583 })
2584 #define INTEL_INFO(p)   (&__I915__(p)->info)
2585 #define INTEL_GEN(p)    (INTEL_INFO(p)->gen)
2586 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2587
2588 #define REVID_FOREVER           0xff
2589 #define INTEL_REVID(p)  (__I915__(p)->drm.pdev->revision)
2590
2591 #define GEN_FOREVER (0)
2592 /*
2593  * Returns true if Gen is in inclusive range [Start, End].
2594  *
2595  * Use GEN_FOREVER for unbound start and or end.
2596  */
2597 #define IS_GEN(p, s, e) ({ \
2598         unsigned int __s = (s), __e = (e); \
2599         BUILD_BUG_ON(!__builtin_constant_p(s)); \
2600         BUILD_BUG_ON(!__builtin_constant_p(e)); \
2601         if ((__s) != GEN_FOREVER) \
2602                 __s = (s) - 1; \
2603         if ((__e) == GEN_FOREVER) \
2604                 __e = BITS_PER_LONG - 1; \
2605         else \
2606                 __e = (e) - 1; \
2607         !!(INTEL_INFO(p)->gen_mask & GENMASK((__e), (__s))); \
2608 })
2609
2610 /*
2611  * Return true if revision is in range [since,until] inclusive.
2612  *
2613  * Use 0 for open-ended since, and REVID_FOREVER for open-ended until.
2614  */
2615 #define IS_REVID(p, since, until) \
2616         (INTEL_REVID(p) >= (since) && INTEL_REVID(p) <= (until))
2617
2618 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2619 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2620 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2621 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2622 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2623 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2624 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2625 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2626 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2627 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2628 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2629 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2630 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2631 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2632 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2633 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2634 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2635 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2636 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2637                                  INTEL_DEVID(dev) == 0x0152 || \
2638                                  INTEL_DEVID(dev) == 0x015a)
2639 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2640 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_cherryview)
2641 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2642 #define IS_BROADWELL(dev)       (INTEL_INFO(dev)->is_broadwell)
2643 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2644 #define IS_BROXTON(dev)         (INTEL_INFO(dev)->is_broxton)
2645 #define IS_KABYLAKE(dev)        (INTEL_INFO(dev)->is_kabylake)
2646 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2647 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2648                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2649 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2650                                  ((INTEL_DEVID(dev) & 0xf) == 0x6 ||    \
2651                                  (INTEL_DEVID(dev) & 0xf) == 0xb ||     \
2652                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2653 /* ULX machines are also considered ULT. */
2654 #define IS_BDW_ULX(dev)         (IS_BROADWELL(dev) && \
2655                                  (INTEL_DEVID(dev) & 0xf) == 0xe)
2656 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2657                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2658 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2659                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2660 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2661                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2662 /* ULX machines are also considered ULT. */
2663 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2664                                  INTEL_DEVID(dev) == 0x0A1E)
2665 #define IS_SKL_ULT(dev)         (INTEL_DEVID(dev) == 0x1906 || \
2666                                  INTEL_DEVID(dev) == 0x1913 || \
2667                                  INTEL_DEVID(dev) == 0x1916 || \
2668                                  INTEL_DEVID(dev) == 0x1921 || \
2669                                  INTEL_DEVID(dev) == 0x1926)
2670 #define IS_SKL_ULX(dev)         (INTEL_DEVID(dev) == 0x190E || \
2671                                  INTEL_DEVID(dev) == 0x1915 || \
2672                                  INTEL_DEVID(dev) == 0x191E)
2673 #define IS_KBL_ULT(dev)         (INTEL_DEVID(dev) == 0x5906 || \
2674                                  INTEL_DEVID(dev) == 0x5913 || \
2675                                  INTEL_DEVID(dev) == 0x5916 || \
2676                                  INTEL_DEVID(dev) == 0x5921 || \
2677                                  INTEL_DEVID(dev) == 0x5926)
2678 #define IS_KBL_ULX(dev)         (INTEL_DEVID(dev) == 0x590E || \
2679                                  INTEL_DEVID(dev) == 0x5915 || \
2680                                  INTEL_DEVID(dev) == 0x591E)
2681 #define IS_SKL_GT3(dev)         (IS_SKYLAKE(dev) && \
2682                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2683 #define IS_SKL_GT4(dev)         (IS_SKYLAKE(dev) && \
2684                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0030)
2685
2686 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2687
2688 #define SKL_REVID_A0            0x0
2689 #define SKL_REVID_B0            0x1
2690 #define SKL_REVID_C0            0x2
2691 #define SKL_REVID_D0            0x3
2692 #define SKL_REVID_E0            0x4
2693 #define SKL_REVID_F0            0x5
2694 #define SKL_REVID_G0            0x6
2695 #define SKL_REVID_H0            0x7
2696
2697 #define IS_SKL_REVID(p, since, until) (IS_SKYLAKE(p) && IS_REVID(p, since, until))
2698
2699 #define BXT_REVID_A0            0x0
2700 #define BXT_REVID_A1            0x1
2701 #define BXT_REVID_B0            0x3
2702 #define BXT_REVID_C0            0x9
2703
2704 #define IS_BXT_REVID(p, since, until) (IS_BROXTON(p) && IS_REVID(p, since, until))
2705
2706 #define KBL_REVID_A0            0x0
2707 #define KBL_REVID_B0            0x1
2708 #define KBL_REVID_C0            0x2
2709 #define KBL_REVID_D0            0x3
2710 #define KBL_REVID_E0            0x4
2711
2712 #define IS_KBL_REVID(p, since, until) \
2713         (IS_KABYLAKE(p) && IS_REVID(p, since, until))
2714
2715 /*
2716  * The genX designation typically refers to the render engine, so render
2717  * capability related checks should use IS_GEN, while display and other checks
2718  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2719  * chips, etc.).
2720  */
2721 #define IS_GEN2(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(1)))
2722 #define IS_GEN3(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(2)))
2723 #define IS_GEN4(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(3)))
2724 #define IS_GEN5(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(4)))
2725 #define IS_GEN6(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(5)))
2726 #define IS_GEN7(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(6)))
2727 #define IS_GEN8(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(7)))
2728 #define IS_GEN9(dev)    (!!(INTEL_INFO(dev)->gen_mask & BIT(8)))
2729
2730 #define ENGINE_MASK(id) BIT(id)
2731 #define RENDER_RING     ENGINE_MASK(RCS)
2732 #define BSD_RING        ENGINE_MASK(VCS)
2733 #define BLT_RING        ENGINE_MASK(BCS)
2734 #define VEBOX_RING      ENGINE_MASK(VECS)
2735 #define BSD2_RING       ENGINE_MASK(VCS2)
2736 #define ALL_ENGINES     (~0)
2737
2738 #define HAS_ENGINE(dev_priv, id) \
2739         (!!(INTEL_INFO(dev_priv)->ring_mask & ENGINE_MASK(id)))
2740
2741 #define HAS_BSD(dev_priv)       HAS_ENGINE(dev_priv, VCS)
2742 #define HAS_BSD2(dev_priv)      HAS_ENGINE(dev_priv, VCS2)
2743 #define HAS_BLT(dev_priv)       HAS_ENGINE(dev_priv, BCS)
2744 #define HAS_VEBOX(dev_priv)     HAS_ENGINE(dev_priv, VECS)
2745
2746 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2747 #define HAS_SNOOP(dev)          (INTEL_INFO(dev)->has_snoop)
2748 #define HAS_EDRAM(dev)          (!!(__I915__(dev)->edram_cap & EDRAM_ENABLED))
2749 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2750                                  HAS_EDRAM(dev))
2751 #define HWS_NEEDS_PHYSICAL(dev) (INTEL_INFO(dev)->hws_needs_physical)
2752
2753 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->has_hw_contexts)
2754 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->has_logical_ring_contexts)
2755 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2756 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2757 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2758
2759 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2760 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2761
2762 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2763 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2764
2765 /* WaRsDisableCoarsePowerGating:skl,bxt */
2766 #define NEEDS_WaRsDisableCoarsePowerGating(dev_priv) \
2767         (IS_BXT_REVID(dev_priv, 0, BXT_REVID_A1) || \
2768          IS_SKL_GT3(dev_priv) || \
2769          IS_SKL_GT4(dev_priv))
2770
2771 /*
2772  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2773  * even when in MSI mode. This results in spurious interrupt warnings if the
2774  * legacy irq no. is shared with another device. The kernel then disables that
2775  * interrupt source and so prevents the other device from working properly.
2776  */
2777 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2778 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->has_gmbus_irq)
2779
2780 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2781  * rows, which changed the alignment requirements and fence programming.
2782  */
2783 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2784                                                       IS_I915GM(dev)))
2785 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2786 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2787
2788 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2789 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2790 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2791
2792 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2793
2794 #define HAS_DP_MST(dev) (INTEL_INFO(dev)->has_dp_mst)
2795
2796 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2797 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2798 #define HAS_PSR(dev)            (INTEL_INFO(dev)->has_psr)
2799 #define HAS_RUNTIME_PM(dev)     (INTEL_INFO(dev)->has_runtime_pm)
2800 #define HAS_RC6(dev)            (INTEL_INFO(dev)->has_rc6)
2801 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->has_rc6p)
2802
2803 #define HAS_CSR(dev)    (INTEL_INFO(dev)->has_csr)
2804
2805 /*
2806  * For now, anything with a GuC requires uCode loading, and then supports
2807  * command submission once loaded. But these are logically independent
2808  * properties, so we have separate macros to test them.
2809  */
2810 #define HAS_GUC(dev)            (IS_GEN9(dev))
2811 #define HAS_GUC_UCODE(dev)      (HAS_GUC(dev))
2812 #define HAS_GUC_SCHED(dev)      (HAS_GUC(dev))
2813
2814 #define HAS_RESOURCE_STREAMER(dev) (INTEL_INFO(dev)->has_resource_streamer)
2815
2816 #define HAS_POOLED_EU(dev)      (INTEL_INFO(dev)->has_pooled_eu)
2817
2818 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2819 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2820 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2821 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2822 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2823 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2824 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2825 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2826 #define INTEL_PCH_KBP_DEVICE_ID_TYPE            0xA200
2827 #define INTEL_PCH_P2X_DEVICE_ID_TYPE            0x7100
2828 #define INTEL_PCH_P3X_DEVICE_ID_TYPE            0x7000
2829 #define INTEL_PCH_QEMU_DEVICE_ID_TYPE           0x2900 /* qemu q35 has 2918 */
2830
2831 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2832 #define HAS_PCH_KBP(dev) (INTEL_PCH_TYPE(dev) == PCH_KBP)
2833 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2834 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2835 #define HAS_PCH_LPT_LP(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_LP_DEVICE_ID_TYPE)
2836 #define HAS_PCH_LPT_H(dev) (__I915__(dev)->pch_id == INTEL_PCH_LPT_DEVICE_ID_TYPE)
2837 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2838 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2839 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2840 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2841
2842 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->has_gmch_display)
2843
2844 /* DPF == dynamic parity feature */
2845 #define HAS_L3_DPF(dev) (INTEL_INFO(dev)->has_l3_dpf)
2846 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2847
2848 #define GT_FREQUENCY_MULTIPLIER 50
2849 #define GEN9_FREQ_SCALER 3
2850
2851 #include "i915_trace.h"
2852
2853 static inline bool intel_scanout_needs_vtd_wa(struct drm_i915_private *dev_priv)
2854 {
2855 #ifdef CONFIG_INTEL_IOMMU
2856         if (INTEL_GEN(dev_priv) >= 6 && intel_iommu_gfx_mapped)
2857                 return true;
2858 #endif
2859         return false;
2860 }
2861
2862 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2863 extern int i915_resume_switcheroo(struct drm_device *dev);
2864
2865 int intel_sanitize_enable_ppgtt(struct drm_i915_private *dev_priv,
2866                                 int enable_ppgtt);
2867
2868 bool intel_sanitize_semaphores(struct drm_i915_private *dev_priv, int value);
2869
2870 /* i915_drv.c */
2871 void __printf(3, 4)
2872 __i915_printk(struct drm_i915_private *dev_priv, const char *level,
2873               const char *fmt, ...);
2874
2875 #define i915_report_error(dev_priv, fmt, ...)                              \
2876         __i915_printk(dev_priv, KERN_ERR, fmt, ##__VA_ARGS__)
2877
2878 #ifdef CONFIG_COMPAT
2879 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2880                               unsigned long arg);
2881 #endif
2882 extern int intel_gpu_reset(struct drm_i915_private *dev_priv, u32 engine_mask);
2883 extern bool intel_has_gpu_reset(struct drm_i915_private *dev_priv);
2884 extern int i915_reset(struct drm_i915_private *dev_priv);
2885 extern int intel_guc_reset(struct drm_i915_private *dev_priv);
2886 extern void intel_engine_init_hangcheck(struct intel_engine_cs *engine);
2887 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2888 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2889 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2890 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2891 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2892
2893 /* intel_hotplug.c */
2894 void intel_hpd_irq_handler(struct drm_i915_private *dev_priv,
2895                            u32 pin_mask, u32 long_mask);
2896 void intel_hpd_init(struct drm_i915_private *dev_priv);
2897 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2898 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2899 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2900 bool intel_hpd_disable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
2901 void intel_hpd_enable(struct drm_i915_private *dev_priv, enum hpd_pin pin);
2902
2903 /* i915_irq.c */
2904 static inline void i915_queue_hangcheck(struct drm_i915_private *dev_priv)
2905 {
2906         unsigned long delay;
2907
2908         if (unlikely(!i915.enable_hangcheck))
2909                 return;
2910
2911         /* Don't continually defer the hangcheck so that it is always run at
2912          * least once after work has been scheduled on any ring. Otherwise,
2913          * we will ignore a hung ring if a second ring is kept busy.
2914          */
2915
2916         delay = round_jiffies_up_relative(DRM_I915_HANGCHECK_JIFFIES);
2917         queue_delayed_work(system_long_wq,
2918                            &dev_priv->gpu_error.hangcheck_work, delay);
2919 }
2920
2921 __printf(3, 4)
2922 void i915_handle_error(struct drm_i915_private *dev_priv,
2923                        u32 engine_mask,
2924                        const char *fmt, ...);
2925
2926 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2927 int intel_irq_install(struct drm_i915_private *dev_priv);
2928 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2929
2930 extern void intel_uncore_sanitize(struct drm_i915_private *dev_priv);
2931 extern void intel_uncore_early_sanitize(struct drm_i915_private *dev_priv,
2932                                         bool restore_forcewake);
2933 extern void intel_uncore_init(struct drm_i915_private *dev_priv);
2934 extern bool intel_uncore_unclaimed_mmio(struct drm_i915_private *dev_priv);
2935 extern bool intel_uncore_arm_unclaimed_mmio_detection(struct drm_i915_private *dev_priv);
2936 extern void intel_uncore_fini(struct drm_i915_private *dev_priv);
2937 extern void intel_uncore_forcewake_reset(struct drm_i915_private *dev_priv,
2938                                          bool restore);
2939 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2940 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2941                                 enum forcewake_domains domains);
2942 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2943                                 enum forcewake_domains domains);
2944 /* Like above but the caller must manage the uncore.lock itself.
2945  * Must be used with I915_READ_FW and friends.
2946  */
2947 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2948                                         enum forcewake_domains domains);
2949 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2950                                         enum forcewake_domains domains);
2951 u64 intel_uncore_edram_size(struct drm_i915_private *dev_priv);
2952
2953 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2954
2955 int intel_wait_for_register(struct drm_i915_private *dev_priv,
2956                             i915_reg_t reg,
2957                             const u32 mask,
2958                             const u32 value,
2959                             const unsigned long timeout_ms);
2960 int intel_wait_for_register_fw(struct drm_i915_private *dev_priv,
2961                                i915_reg_t reg,
2962                                const u32 mask,
2963                                const u32 value,
2964                                const unsigned long timeout_ms);
2965
2966 static inline bool intel_gvt_active(struct drm_i915_private *dev_priv)
2967 {
2968         return dev_priv->gvt.initialized;
2969 }
2970
2971 static inline bool intel_vgpu_active(struct drm_i915_private *dev_priv)
2972 {
2973         return dev_priv->vgpu.active;
2974 }
2975
2976 void
2977 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2978                      u32 status_mask);
2979
2980 void
2981 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2982                       u32 status_mask);
2983
2984 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2985 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2986 void i915_hotplug_interrupt_update(struct drm_i915_private *dev_priv,
2987                                    uint32_t mask,
2988                                    uint32_t bits);
2989 void ilk_update_display_irq(struct drm_i915_private *dev_priv,
2990                             uint32_t interrupt_mask,
2991                             uint32_t enabled_irq_mask);
2992 static inline void
2993 ilk_enable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
2994 {
2995         ilk_update_display_irq(dev_priv, bits, bits);
2996 }
2997 static inline void
2998 ilk_disable_display_irq(struct drm_i915_private *dev_priv, uint32_t bits)
2999 {
3000         ilk_update_display_irq(dev_priv, bits, 0);
3001 }
3002 void bdw_update_pipe_irq(struct drm_i915_private *dev_priv,
3003                          enum pipe pipe,
3004                          uint32_t interrupt_mask,
3005                          uint32_t enabled_irq_mask);
3006 static inline void bdw_enable_pipe_irq(struct drm_i915_private *dev_priv,
3007                                        enum pipe pipe, uint32_t bits)
3008 {
3009         bdw_update_pipe_irq(dev_priv, pipe, bits, bits);
3010 }
3011 static inline void bdw_disable_pipe_irq(struct drm_i915_private *dev_priv,
3012                                         enum pipe pipe, uint32_t bits)
3013 {
3014         bdw_update_pipe_irq(dev_priv, pipe, bits, 0);
3015 }
3016 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
3017                                   uint32_t interrupt_mask,
3018                                   uint32_t enabled_irq_mask);
3019 static inline void
3020 ibx_enable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3021 {
3022         ibx_display_interrupt_update(dev_priv, bits, bits);
3023 }
3024 static inline void
3025 ibx_disable_display_interrupt(struct drm_i915_private *dev_priv, uint32_t bits)
3026 {
3027         ibx_display_interrupt_update(dev_priv, bits, 0);
3028 }
3029
3030 /* i915_gem.c */
3031 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
3032                           struct drm_file *file_priv);
3033 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
3034                          struct drm_file *file_priv);
3035 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
3036                           struct drm_file *file_priv);
3037 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
3038                         struct drm_file *file_priv);
3039 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
3040                         struct drm_file *file_priv);
3041 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
3042                               struct drm_file *file_priv);
3043 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
3044                              struct drm_file *file_priv);
3045 int i915_gem_execbuffer(struct drm_device *dev, void *data,
3046                         struct drm_file *file_priv);
3047 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
3048                          struct drm_file *file_priv);
3049 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
3050                         struct drm_file *file_priv);
3051 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
3052                                struct drm_file *file);
3053 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
3054                                struct drm_file *file);
3055 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
3056                             struct drm_file *file_priv);
3057 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
3058                            struct drm_file *file_priv);
3059 int i915_gem_set_tiling(struct drm_device *dev, void *data,
3060                         struct drm_file *file_priv);
3061 int i915_gem_get_tiling(struct drm_device *dev, void *data,
3062                         struct drm_file *file_priv);
3063 void i915_gem_init_userptr(struct drm_i915_private *dev_priv);
3064 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
3065                            struct drm_file *file);
3066 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
3067                                 struct drm_file *file_priv);
3068 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
3069                         struct drm_file *file_priv);
3070 void i915_gem_load_init(struct drm_device *dev);
3071 void i915_gem_load_cleanup(struct drm_device *dev);
3072 void i915_gem_load_init_fences(struct drm_i915_private *dev_priv);
3073 int i915_gem_freeze_late(struct drm_i915_private *dev_priv);
3074
3075 void *i915_gem_object_alloc(struct drm_device *dev);
3076 void i915_gem_object_free(struct drm_i915_gem_object *obj);
3077 void i915_gem_object_init(struct drm_i915_gem_object *obj,
3078                          const struct drm_i915_gem_object_ops *ops);
3079 struct drm_i915_gem_object *i915_gem_object_create(struct drm_device *dev,
3080                                                   size_t size);
3081 struct drm_i915_gem_object *i915_gem_object_create_from_data(
3082                 struct drm_device *dev, const void *data, size_t size);
3083 void i915_gem_close_object(struct drm_gem_object *gem, struct drm_file *file);
3084 void i915_gem_free_object(struct drm_gem_object *obj);
3085
3086 struct i915_vma * __must_check
3087 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
3088                          const struct i915_ggtt_view *view,
3089                          u64 size,
3090                          u64 alignment,
3091                          u64 flags);
3092
3093 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
3094                   u32 flags);
3095 void __i915_vma_set_map_and_fenceable(struct i915_vma *vma);
3096 int __must_check i915_vma_unbind(struct i915_vma *vma);
3097 void i915_vma_close(struct i915_vma *vma);
3098 void i915_vma_destroy(struct i915_vma *vma);
3099
3100 int i915_gem_object_unbind(struct drm_i915_gem_object *obj);
3101 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
3102 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
3103 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
3104
3105 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
3106
3107 static inline int __sg_page_count(struct scatterlist *sg)
3108 {
3109         return sg->length >> PAGE_SHIFT;
3110 }
3111
3112 struct page *
3113 i915_gem_object_get_dirty_page(struct drm_i915_gem_object *obj, int n);
3114
3115 static inline dma_addr_t
3116 i915_gem_object_get_dma_address(struct drm_i915_gem_object *obj, int n)
3117 {
3118         if (n < obj->get_page.last) {
3119                 obj->get_page.sg = obj->pages->sgl;
3120                 obj->get_page.last = 0;
3121         }
3122
3123         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3124                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3125                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3126                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3127         }
3128
3129         return sg_dma_address(obj->get_page.sg) + ((n - obj->get_page.last) << PAGE_SHIFT);
3130 }
3131
3132 static inline struct page *
3133 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
3134 {
3135         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
3136                 return NULL;
3137
3138         if (n < obj->get_page.last) {
3139                 obj->get_page.sg = obj->pages->sgl;
3140                 obj->get_page.last = 0;
3141         }
3142
3143         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
3144                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
3145                 if (unlikely(sg_is_chain(obj->get_page.sg)))
3146                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
3147         }
3148
3149         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
3150 }
3151
3152 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
3153 {
3154         BUG_ON(obj->pages == NULL);
3155         obj->pages_pin_count++;
3156 }
3157
3158 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
3159 {
3160         BUG_ON(obj->pages_pin_count == 0);
3161         obj->pages_pin_count--;
3162 }
3163
3164 enum i915_map_type {
3165         I915_MAP_WB = 0,
3166         I915_MAP_WC,
3167 };
3168
3169 /**
3170  * i915_gem_object_pin_map - return a contiguous mapping of the entire object
3171  * @obj - the object to map into kernel address space
3172  * @type - the type of mapping, used to select pgprot_t
3173  *
3174  * Calls i915_gem_object_pin_pages() to prevent reaping of the object's
3175  * pages and then returns a contiguous mapping of the backing storage into
3176  * the kernel address space. Based on the @type of mapping, the PTE will be
3177  * set to either WriteBack or WriteCombine (via pgprot_t).
3178  *
3179  * The caller must hold the struct_mutex, and is responsible for calling
3180  * i915_gem_object_unpin_map() when the mapping is no longer required.
3181  *
3182  * Returns the pointer through which to access the mapped object, or an
3183  * ERR_PTR() on error.
3184  */
3185 void *__must_check i915_gem_object_pin_map(struct drm_i915_gem_object *obj,
3186                                            enum i915_map_type type);
3187
3188 /**
3189  * i915_gem_object_unpin_map - releases an earlier mapping
3190  * @obj - the object to unmap
3191  *
3192  * After pinning the object and mapping its pages, once you are finished
3193  * with your access, call i915_gem_object_unpin_map() to release the pin
3194  * upon the mapping. Once the pin count reaches zero, that mapping may be
3195  * removed.
3196  *
3197  * The caller must hold the struct_mutex.
3198  */
3199 static inline void i915_gem_object_unpin_map(struct drm_i915_gem_object *obj)
3200 {
3201         lockdep_assert_held(&obj->base.dev->struct_mutex);
3202         i915_gem_object_unpin_pages(obj);
3203 }
3204
3205 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
3206                                     unsigned int *needs_clflush);
3207 int i915_gem_obj_prepare_shmem_write(struct drm_i915_gem_object *obj,
3208                                      unsigned int *needs_clflush);
3209 #define CLFLUSH_BEFORE 0x1
3210 #define CLFLUSH_AFTER 0x2
3211 #define CLFLUSH_FLAGS (CLFLUSH_BEFORE | CLFLUSH_AFTER)
3212
3213 static inline void
3214 i915_gem_obj_finish_shmem_access(struct drm_i915_gem_object *obj)
3215 {
3216         i915_gem_object_unpin_pages(obj);
3217 }
3218
3219 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
3220 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
3221                          struct drm_i915_gem_request *to);
3222 void i915_vma_move_to_active(struct i915_vma *vma,
3223                              struct drm_i915_gem_request *req,
3224                              unsigned int flags);
3225 int i915_gem_dumb_create(struct drm_file *file_priv,
3226                          struct drm_device *dev,
3227                          struct drm_mode_create_dumb *args);
3228 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
3229                       uint32_t handle, uint64_t *offset);
3230 int i915_gem_mmap_gtt_version(void);
3231
3232 void i915_gem_track_fb(struct drm_i915_gem_object *old,
3233                        struct drm_i915_gem_object *new,
3234                        unsigned frontbuffer_bits);
3235
3236 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
3237
3238 struct drm_i915_gem_request *
3239 i915_gem_find_active_request(struct intel_engine_cs *engine);
3240
3241 void i915_gem_retire_requests(struct drm_i915_private *dev_priv);
3242
3243 static inline u32 i915_reset_counter(struct i915_gpu_error *error)
3244 {
3245         return atomic_read(&error->reset_counter);
3246 }
3247
3248 static inline bool __i915_reset_in_progress(u32 reset)
3249 {
3250         return unlikely(reset & I915_RESET_IN_PROGRESS_FLAG);
3251 }
3252
3253 static inline bool __i915_reset_in_progress_or_wedged(u32 reset)
3254 {
3255         return unlikely(reset & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
3256 }
3257
3258 static inline bool __i915_terminally_wedged(u32 reset)
3259 {
3260         return unlikely(reset & I915_WEDGED);
3261 }
3262
3263 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
3264 {
3265         return __i915_reset_in_progress(i915_reset_counter(error));
3266 }
3267
3268 static inline bool i915_reset_in_progress_or_wedged(struct i915_gpu_error *error)
3269 {
3270         return __i915_reset_in_progress_or_wedged(i915_reset_counter(error));
3271 }
3272
3273 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
3274 {
3275         return __i915_terminally_wedged(i915_reset_counter(error));
3276 }
3277
3278 static inline u32 i915_reset_count(struct i915_gpu_error *error)
3279 {
3280         return ((i915_reset_counter(error) & ~I915_WEDGED) + 1) / 2;
3281 }
3282
3283 void i915_gem_reset(struct drm_device *dev);
3284 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
3285 int __must_check i915_gem_init(struct drm_device *dev);
3286 int __must_check i915_gem_init_hw(struct drm_device *dev);
3287 void i915_gem_init_swizzling(struct drm_device *dev);
3288 void i915_gem_cleanup_engines(struct drm_device *dev);
3289 int __must_check i915_gem_wait_for_idle(struct drm_i915_private *dev_priv,
3290                                         bool interruptible);
3291 int __must_check i915_gem_suspend(struct drm_device *dev);
3292 void i915_gem_resume(struct drm_device *dev);
3293 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
3294 int __must_check
3295 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
3296                                bool readonly);
3297 int __must_check
3298 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
3299                                   bool write);
3300 int __must_check
3301 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
3302 struct i915_vma * __must_check
3303 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
3304                                      u32 alignment,
3305                                      const struct i915_ggtt_view *view);
3306 void i915_gem_object_unpin_from_display_plane(struct i915_vma *vma);
3307 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
3308                                 int align);
3309 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
3310 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
3311
3312 u64 i915_gem_get_ggtt_size(struct drm_i915_private *dev_priv, u64 size,
3313                            int tiling_mode);
3314 u64 i915_gem_get_ggtt_alignment(struct drm_i915_private *dev_priv, u64 size,
3315                                 int tiling_mode, bool fenced);
3316
3317 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
3318                                     enum i915_cache_level cache_level);
3319
3320 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
3321                                 struct dma_buf *dma_buf);
3322
3323 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
3324                                 struct drm_gem_object *gem_obj, int flags);
3325
3326 struct i915_vma *
3327 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3328                      struct i915_address_space *vm,
3329                      const struct i915_ggtt_view *view);
3330
3331 struct i915_vma *
3332 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3333                                   struct i915_address_space *vm,
3334                                   const struct i915_ggtt_view *view);
3335
3336 static inline struct i915_hw_ppgtt *
3337 i915_vm_to_ppgtt(struct i915_address_space *vm)
3338 {
3339         return container_of(vm, struct i915_hw_ppgtt, base);
3340 }
3341
3342 static inline struct i915_vma *
3343 i915_gem_object_to_ggtt(struct drm_i915_gem_object *obj,
3344                         const struct i915_ggtt_view *view)
3345 {
3346         return i915_gem_obj_to_vma(obj, &to_i915(obj->base.dev)->ggtt.base, view);
3347 }
3348
3349 static inline unsigned long
3350 i915_gem_object_ggtt_offset(struct drm_i915_gem_object *o,
3351                             const struct i915_ggtt_view *view)
3352 {
3353         return i915_ggtt_offset(i915_gem_object_to_ggtt(o, view));
3354 }
3355
3356 /* i915_gem_fence.c */
3357 int __must_check i915_vma_get_fence(struct i915_vma *vma);
3358 int __must_check i915_vma_put_fence(struct i915_vma *vma);
3359
3360 /**
3361  * i915_vma_pin_fence - pin fencing state
3362  * @vma: vma to pin fencing for
3363  *
3364  * This pins the fencing state (whether tiled or untiled) to make sure the
3365  * vma (and its object) is ready to be used as a scanout target. Fencing
3366  * status must be synchronize first by calling i915_vma_get_fence():
3367  *
3368  * The resulting fence pin reference must be released again with
3369  * i915_vma_unpin_fence().
3370  *
3371  * Returns:
3372  *
3373  * True if the vma has a fence, false otherwise.
3374  */
3375 static inline bool
3376 i915_vma_pin_fence(struct i915_vma *vma)
3377 {
3378         if (vma->fence) {
3379                 vma->fence->pin_count++;
3380                 return true;
3381         } else
3382                 return false;
3383 }
3384
3385 /**
3386  * i915_vma_unpin_fence - unpin fencing state
3387  * @vma: vma to unpin fencing for
3388  *
3389  * This releases the fence pin reference acquired through
3390  * i915_vma_pin_fence. It will handle both objects with and without an
3391  * attached fence correctly, callers do not need to distinguish this.
3392  */
3393 static inline void
3394 i915_vma_unpin_fence(struct i915_vma *vma)
3395 {
3396         if (vma->fence) {
3397                 GEM_BUG_ON(vma->fence->pin_count <= 0);
3398                 vma->fence->pin_count--;
3399         }
3400 }
3401
3402 void i915_gem_restore_fences(struct drm_device *dev);
3403
3404 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3405 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3406 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3407
3408 /* i915_gem_context.c */
3409 int __must_check i915_gem_context_init(struct drm_device *dev);
3410 void i915_gem_context_lost(struct drm_i915_private *dev_priv);
3411 void i915_gem_context_fini(struct drm_device *dev);
3412 void i915_gem_context_reset(struct drm_device *dev);
3413 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3414 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3415 int i915_switch_context(struct drm_i915_gem_request *req);
3416 int i915_gem_switch_to_kernel_context(struct drm_i915_private *dev_priv);
3417 void i915_gem_context_free(struct kref *ctx_ref);
3418 struct drm_i915_gem_object *
3419 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3420 struct i915_gem_context *
3421 i915_gem_context_create_gvt(struct drm_device *dev);
3422
3423 static inline struct i915_gem_context *
3424 i915_gem_context_lookup(struct drm_i915_file_private *file_priv, u32 id)
3425 {
3426         struct i915_gem_context *ctx;
3427
3428         lockdep_assert_held(&file_priv->dev_priv->drm.struct_mutex);
3429
3430         ctx = idr_find(&file_priv->context_idr, id);
3431         if (!ctx)
3432                 return ERR_PTR(-ENOENT);
3433
3434         return ctx;
3435 }
3436
3437 static inline struct i915_gem_context *
3438 i915_gem_context_get(struct i915_gem_context *ctx)
3439 {
3440         kref_get(&ctx->ref);
3441         return ctx;
3442 }
3443
3444 static inline void i915_gem_context_put(struct i915_gem_context *ctx)
3445 {
3446         lockdep_assert_held(&ctx->i915->drm.struct_mutex);
3447         kref_put(&ctx->ref, i915_gem_context_free);
3448 }
3449
3450 static inline bool i915_gem_context_is_default(const struct i915_gem_context *c)
3451 {
3452         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3453 }
3454
3455 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3456                                   struct drm_file *file);
3457 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3458                                    struct drm_file *file);
3459 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3460                                     struct drm_file *file_priv);
3461 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3462                                     struct drm_file *file_priv);
3463 int i915_gem_context_reset_stats_ioctl(struct drm_device *dev, void *data,
3464                                        struct drm_file *file);
3465
3466 /* i915_gem_evict.c */
3467 int __must_check i915_gem_evict_something(struct i915_address_space *vm,
3468                                           u64 min_size, u64 alignment,
3469                                           unsigned cache_level,
3470                                           u64 start, u64 end,
3471                                           unsigned flags);
3472 int __must_check i915_gem_evict_for_vma(struct i915_vma *target);
3473 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3474
3475 /* belongs in i915_gem_gtt.h */
3476 static inline void i915_gem_chipset_flush(struct drm_i915_private *dev_priv)
3477 {
3478         wmb();
3479         if (INTEL_GEN(dev_priv) < 6)
3480                 intel_gtt_chipset_flush();
3481 }
3482
3483 /* i915_gem_stolen.c */
3484 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3485                                 struct drm_mm_node *node, u64 size,
3486                                 unsigned alignment);
3487 int i915_gem_stolen_insert_node_in_range(struct drm_i915_private *dev_priv,
3488                                          struct drm_mm_node *node, u64 size,
3489                                          unsigned alignment, u64 start,
3490                                          u64 end);
3491 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3492                                  struct drm_mm_node *node);
3493 int i915_gem_init_stolen(struct drm_device *dev);
3494 void i915_gem_cleanup_stolen(struct drm_device *dev);
3495 struct drm_i915_gem_object *
3496 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3497 struct drm_i915_gem_object *
3498 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3499                                                u32 stolen_offset,
3500                                                u32 gtt_offset,
3501                                                u32 size);
3502
3503 /* i915_gem_shrinker.c */
3504 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3505                               unsigned long target,
3506                               unsigned flags);
3507 #define I915_SHRINK_PURGEABLE 0x1
3508 #define I915_SHRINK_UNBOUND 0x2
3509 #define I915_SHRINK_BOUND 0x4
3510 #define I915_SHRINK_ACTIVE 0x8
3511 #define I915_SHRINK_VMAPS 0x10
3512 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3513 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3514 void i915_gem_shrinker_cleanup(struct drm_i915_private *dev_priv);
3515
3516
3517 /* i915_gem_tiling.c */
3518 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3519 {
3520         struct drm_i915_private *dev_priv = to_i915(obj->base.dev);
3521
3522         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3523                 i915_gem_object_is_tiled(obj);
3524 }
3525
3526 /* i915_debugfs.c */
3527 #ifdef CONFIG_DEBUG_FS
3528 int i915_debugfs_register(struct drm_i915_private *dev_priv);
3529 void i915_debugfs_unregister(struct drm_i915_private *dev_priv);
3530 int i915_debugfs_connector_add(struct drm_connector *connector);
3531 void intel_display_crc_init(struct drm_i915_private *dev_priv);
3532 #else
3533 static inline int i915_debugfs_register(struct drm_i915_private *dev_priv) {return 0;}
3534 static inline void i915_debugfs_unregister(struct drm_i915_private *dev_priv) {}
3535 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3536 { return 0; }
3537 static inline void intel_display_crc_init(struct drm_i915_private *dev_priv) {}
3538 #endif
3539
3540 /* i915_gpu_error.c */
3541 __printf(2, 3)
3542 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3543 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3544                             const struct i915_error_state_file_priv *error);
3545 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3546                               struct drm_i915_private *i915,
3547                               size_t count, loff_t pos);
3548 static inline void i915_error_state_buf_release(
3549         struct drm_i915_error_state_buf *eb)
3550 {
3551         kfree(eb->buf);
3552 }
3553 void i915_capture_error_state(struct drm_i915_private *dev_priv,
3554                               u32 engine_mask,
3555                               const char *error_msg);
3556 void i915_error_state_get(struct drm_device *dev,
3557                           struct i915_error_state_file_priv *error_priv);
3558 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3559 void i915_destroy_error_state(struct drm_device *dev);
3560
3561 void i915_get_extra_instdone(struct drm_i915_private *dev_priv, uint32_t *instdone);
3562 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3563
3564 /* i915_cmd_parser.c */
3565 int i915_cmd_parser_get_version(struct drm_i915_private *dev_priv);
3566 void intel_engine_init_cmd_parser(struct intel_engine_cs *engine);
3567 void intel_engine_cleanup_cmd_parser(struct intel_engine_cs *engine);
3568 bool intel_engine_needs_cmd_parser(struct intel_engine_cs *engine);
3569 int intel_engine_cmd_parser(struct intel_engine_cs *engine,
3570                             struct drm_i915_gem_object *batch_obj,
3571                             struct drm_i915_gem_object *shadow_batch_obj,
3572                             u32 batch_start_offset,
3573                             u32 batch_len,
3574                             bool is_master);
3575
3576 /* i915_suspend.c */
3577 extern int i915_save_state(struct drm_device *dev);
3578 extern int i915_restore_state(struct drm_device *dev);
3579
3580 /* i915_sysfs.c */
3581 void i915_setup_sysfs(struct drm_i915_private *dev_priv);
3582 void i915_teardown_sysfs(struct drm_i915_private *dev_priv);
3583
3584 /* intel_i2c.c */
3585 extern int intel_setup_gmbus(struct drm_device *dev);
3586 extern void intel_teardown_gmbus(struct drm_device *dev);
3587 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3588                                      unsigned int pin);
3589
3590 extern struct i2c_adapter *
3591 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3592 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3593 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3594 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3595 {
3596         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3597 }
3598 extern void intel_i2c_reset(struct drm_device *dev);
3599
3600 /* intel_bios.c */
3601 int intel_bios_init(struct drm_i915_private *dev_priv);
3602 bool intel_bios_is_valid_vbt(const void *buf, size_t size);
3603 bool intel_bios_is_tv_present(struct drm_i915_private *dev_priv);
3604 bool intel_bios_is_lvds_present(struct drm_i915_private *dev_priv, u8 *i2c_pin);
3605 bool intel_bios_is_port_present(struct drm_i915_private *dev_priv, enum port port);
3606 bool intel_bios_is_port_edp(struct drm_i915_private *dev_priv, enum port port);
3607 bool intel_bios_is_port_dp_dual_mode(struct drm_i915_private *dev_priv, enum port port);
3608 bool intel_bios_is_dsi_present(struct drm_i915_private *dev_priv, enum port *port);
3609 bool intel_bios_is_port_hpd_inverted(struct drm_i915_private *dev_priv,
3610                                      enum port port);
3611
3612 /* intel_opregion.c */
3613 #ifdef CONFIG_ACPI
3614 extern int intel_opregion_setup(struct drm_i915_private *dev_priv);
3615 extern void intel_opregion_register(struct drm_i915_private *dev_priv);
3616 extern void intel_opregion_unregister(struct drm_i915_private *dev_priv);
3617 extern void intel_opregion_asle_intr(struct drm_i915_private *dev_priv);
3618 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3619                                          bool enable);
3620 extern int intel_opregion_notify_adapter(struct drm_i915_private *dev_priv,
3621                                          pci_power_t state);
3622 extern int intel_opregion_get_panel_type(struct drm_i915_private *dev_priv);
3623 #else
3624 static inline int intel_opregion_setup(struct drm_i915_private *dev) { return 0; }
3625 static inline void intel_opregion_register(struct drm_i915_private *dev_priv) { }
3626 static inline void intel_opregion_unregister(struct drm_i915_private *dev_priv) { }
3627 static inline void intel_opregion_asle_intr(struct drm_i915_private *dev_priv)
3628 {
3629 }
3630 static inline int
3631 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3632 {
3633         return 0;
3634 }
3635 static inline int
3636 intel_opregion_notify_adapter(struct drm_i915_private *dev, pci_power_t state)
3637 {
3638         return 0;
3639 }
3640 static inline int intel_opregion_get_panel_type(struct drm_i915_private *dev)
3641 {
3642         return -ENODEV;
3643 }
3644 #endif
3645
3646 /* intel_acpi.c */
3647 #ifdef CONFIG_ACPI
3648 extern void intel_register_dsm_handler(void);
3649 extern void intel_unregister_dsm_handler(void);
3650 #else
3651 static inline void intel_register_dsm_handler(void) { return; }
3652 static inline void intel_unregister_dsm_handler(void) { return; }
3653 #endif /* CONFIG_ACPI */
3654
3655 /* intel_device_info.c */
3656 static inline struct intel_device_info *
3657 mkwrite_device_info(struct drm_i915_private *dev_priv)
3658 {
3659         return (struct intel_device_info *)&dev_priv->info;
3660 }
3661
3662 void intel_device_info_runtime_init(struct drm_i915_private *dev_priv);
3663 void intel_device_info_dump(struct drm_i915_private *dev_priv);
3664
3665 /* modesetting */
3666 extern void intel_modeset_init_hw(struct drm_device *dev);
3667 extern void intel_modeset_init(struct drm_device *dev);
3668 extern void intel_modeset_gem_init(struct drm_device *dev);
3669 extern void intel_modeset_cleanup(struct drm_device *dev);
3670 extern int intel_connector_register(struct drm_connector *);
3671 extern void intel_connector_unregister(struct drm_connector *);
3672 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3673 extern void intel_display_resume(struct drm_device *dev);
3674 extern void i915_redisable_vga(struct drm_device *dev);
3675 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3676 extern bool ironlake_set_drps(struct drm_i915_private *dev_priv, u8 val);
3677 extern void intel_init_pch_refclk(struct drm_device *dev);
3678 extern void intel_set_rps(struct drm_i915_private *dev_priv, u8 val);
3679 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3680                                   bool enable);
3681
3682 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3683                         struct drm_file *file);
3684
3685 /* overlay */
3686 extern struct intel_overlay_error_state *
3687 intel_overlay_capture_error_state(struct drm_i915_private *dev_priv);
3688 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3689                                             struct intel_overlay_error_state *error);
3690
3691 extern struct intel_display_error_state *
3692 intel_display_capture_error_state(struct drm_i915_private *dev_priv);
3693 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3694                                             struct drm_device *dev,
3695                                             struct intel_display_error_state *error);
3696
3697 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3698 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3699
3700 /* intel_sideband.c */
3701 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3702 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3703 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3704 u32 vlv_iosf_sb_read(struct drm_i915_private *dev_priv, u8 port, u32 reg);
3705 void vlv_iosf_sb_write(struct drm_i915_private *dev_priv, u8 port, u32 reg, u32 val);
3706 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3707 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3708 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3709 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3710 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3711 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3712 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3713 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3714 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3715                    enum intel_sbi_destination destination);
3716 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3717                      enum intel_sbi_destination destination);
3718 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3719 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3720
3721 /* intel_dpio_phy.c */
3722 void chv_set_phy_signal_level(struct intel_encoder *encoder,
3723                               u32 deemph_reg_value, u32 margin_reg_value,
3724                               bool uniq_trans_scale);
3725 void chv_data_lane_soft_reset(struct intel_encoder *encoder,
3726                               bool reset);
3727 void chv_phy_pre_pll_enable(struct intel_encoder *encoder);
3728 void chv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3729 void chv_phy_release_cl2_override(struct intel_encoder *encoder);
3730 void chv_phy_post_pll_disable(struct intel_encoder *encoder);
3731
3732 void vlv_set_phy_signal_level(struct intel_encoder *encoder,
3733                               u32 demph_reg_value, u32 preemph_reg_value,
3734                               u32 uniqtranscale_reg_value, u32 tx3_demph);
3735 void vlv_phy_pre_pll_enable(struct intel_encoder *encoder);
3736 void vlv_phy_pre_encoder_enable(struct intel_encoder *encoder);
3737 void vlv_phy_reset_lanes(struct intel_encoder *encoder);
3738
3739 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3740 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3741
3742 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3743 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3744
3745 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3746 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3747 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3748 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3749
3750 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3751 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3752 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3753 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3754
3755 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3756  * will be implemented using 2 32-bit writes in an arbitrary order with
3757  * an arbitrary delay between them. This can cause the hardware to
3758  * act upon the intermediate value, possibly leading to corruption and
3759  * machine death. For this reason we do not support I915_WRITE64, or
3760  * dev_priv->uncore.funcs.mmio_writeq.
3761  *
3762  * When reading a 64-bit value as two 32-bit values, the delay may cause
3763  * the two reads to mismatch, e.g. a timestamp overflowing. Also note that
3764  * occasionally a 64-bit register does not actualy support a full readq
3765  * and must be read using two 32-bit reads.
3766  *
3767  * You have been warned.
3768  */
3769 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3770
3771 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3772         u32 upper, lower, old_upper, loop = 0;                          \
3773         upper = I915_READ(upper_reg);                                   \
3774         do {                                                            \
3775                 old_upper = upper;                                      \
3776                 lower = I915_READ(lower_reg);                           \
3777                 upper = I915_READ(upper_reg);                           \
3778         } while (upper != old_upper && loop++ < 2);                     \
3779         (u64)upper << 32 | lower; })
3780
3781 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3782 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3783
3784 #define __raw_read(x, s) \
3785 static inline uint##x##_t __raw_i915_read##x(struct drm_i915_private *dev_priv, \
3786                                              i915_reg_t reg) \
3787 { \
3788         return read##s(dev_priv->regs + i915_mmio_reg_offset(reg)); \
3789 }
3790
3791 #define __raw_write(x, s) \
3792 static inline void __raw_i915_write##x(struct drm_i915_private *dev_priv, \
3793                                        i915_reg_t reg, uint##x##_t val) \
3794 { \
3795         write##s(val, dev_priv->regs + i915_mmio_reg_offset(reg)); \
3796 }
3797 __raw_read(8, b)
3798 __raw_read(16, w)
3799 __raw_read(32, l)
3800 __raw_read(64, q)
3801
3802 __raw_write(8, b)
3803 __raw_write(16, w)
3804 __raw_write(32, l)
3805 __raw_write(64, q)
3806
3807 #undef __raw_read
3808 #undef __raw_write
3809
3810 /* These are untraced mmio-accessors that are only valid to be used inside
3811  * critical sections inside IRQ handlers where forcewake is explicitly
3812  * controlled.
3813  * Think twice, and think again, before using these.
3814  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3815  * intel_uncore_forcewake_irqunlock().
3816  */
3817 #define I915_READ_FW(reg__) __raw_i915_read32(dev_priv, (reg__))
3818 #define I915_WRITE_FW(reg__, val__) __raw_i915_write32(dev_priv, (reg__), (val__))
3819 #define I915_WRITE64_FW(reg__, val__) __raw_i915_write64(dev_priv, (reg__), (val__))
3820 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3821
3822 /* "Broadcast RGB" property */
3823 #define INTEL_BROADCAST_RGB_AUTO 0
3824 #define INTEL_BROADCAST_RGB_FULL 1
3825 #define INTEL_BROADCAST_RGB_LIMITED 2
3826
3827 static inline i915_reg_t i915_vgacntrl_reg(struct drm_device *dev)
3828 {
3829         if (IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev))
3830                 return VLV_VGACNTRL;
3831         else if (INTEL_INFO(dev)->gen >= 5)
3832                 return CPU_VGACNTRL;
3833         else
3834                 return VGACNTRL;
3835 }
3836
3837 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3838 {
3839         unsigned long j = msecs_to_jiffies(m);
3840
3841         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3842 }
3843
3844 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3845 {
3846         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3847 }
3848
3849 static inline unsigned long
3850 timespec_to_jiffies_timeout(const struct timespec *value)
3851 {
3852         unsigned long j = timespec_to_jiffies(value);
3853
3854         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3855 }
3856
3857 /*
3858  * If you need to wait X milliseconds between events A and B, but event B
3859  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3860  * when event A happened, then just before event B you call this function and
3861  * pass the timestamp as the first argument, and X as the second argument.
3862  */
3863 static inline void
3864 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3865 {
3866         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3867
3868         /*
3869          * Don't re-read the value of "jiffies" every time since it may change
3870          * behind our back and break the math.
3871          */
3872         tmp_jiffies = jiffies;
3873         target_jiffies = timestamp_jiffies +
3874                          msecs_to_jiffies_timeout(to_wait_ms);
3875
3876         if (time_after(target_jiffies, tmp_jiffies)) {
3877                 remaining_jiffies = target_jiffies - tmp_jiffies;
3878                 while (remaining_jiffies)
3879                         remaining_jiffies =
3880                             schedule_timeout_uninterruptible(remaining_jiffies);
3881         }
3882 }
3883 static inline bool __i915_request_irq_complete(struct drm_i915_gem_request *req)
3884 {
3885         struct intel_engine_cs *engine = req->engine;
3886
3887         /* Before we do the heavier coherent read of the seqno,
3888          * check the value (hopefully) in the CPU cacheline.
3889          */
3890         if (i915_gem_request_completed(req))
3891                 return true;
3892
3893         /* Ensure our read of the seqno is coherent so that we
3894          * do not "miss an interrupt" (i.e. if this is the last
3895          * request and the seqno write from the GPU is not visible
3896          * by the time the interrupt fires, we will see that the
3897          * request is incomplete and go back to sleep awaiting
3898          * another interrupt that will never come.)
3899          *
3900          * Strictly, we only need to do this once after an interrupt,
3901          * but it is easier and safer to do it every time the waiter
3902          * is woken.
3903          */
3904         if (engine->irq_seqno_barrier &&
3905             rcu_access_pointer(engine->breadcrumbs.irq_seqno_bh) == current &&
3906             cmpxchg_relaxed(&engine->breadcrumbs.irq_posted, 1, 0)) {
3907                 struct task_struct *tsk;
3908
3909                 /* The ordering of irq_posted versus applying the barrier
3910                  * is crucial. The clearing of the current irq_posted must
3911                  * be visible before we perform the barrier operation,
3912                  * such that if a subsequent interrupt arrives, irq_posted
3913                  * is reasserted and our task rewoken (which causes us to
3914                  * do another __i915_request_irq_complete() immediately
3915                  * and reapply the barrier). Conversely, if the clear
3916                  * occurs after the barrier, then an interrupt that arrived
3917                  * whilst we waited on the barrier would not trigger a
3918                  * barrier on the next pass, and the read may not see the
3919                  * seqno update.
3920                  */
3921                 engine->irq_seqno_barrier(engine);
3922
3923                 /* If we consume the irq, but we are no longer the bottom-half,
3924                  * the real bottom-half may not have serialised their own
3925                  * seqno check with the irq-barrier (i.e. may have inspected
3926                  * the seqno before we believe it coherent since they see
3927                  * irq_posted == false but we are still running).
3928                  */
3929                 rcu_read_lock();
3930                 tsk = rcu_dereference(engine->breadcrumbs.irq_seqno_bh);
3931                 if (tsk && tsk != current)
3932                         /* Note that if the bottom-half is changed as we
3933                          * are sending the wake-up, the new bottom-half will
3934                          * be woken by whomever made the change. We only have
3935                          * to worry about when we steal the irq-posted for
3936                          * ourself.
3937                          */
3938                         wake_up_process(tsk);
3939                 rcu_read_unlock();
3940
3941                 if (i915_gem_request_completed(req))
3942                         return true;
3943         }
3944
3945         /* We need to check whether any gpu reset happened in between
3946          * the request being submitted and now. If a reset has occurred,
3947          * the seqno will have been advance past ours and our request
3948          * is complete. If we are in the process of handling a reset,
3949          * the request is effectively complete as the rendering will
3950          * be discarded, but we need to return in order to drop the
3951          * struct_mutex.
3952          */
3953         if (i915_reset_in_progress(&req->i915->gpu_error))
3954                 return true;
3955
3956         return false;
3957 }
3958
3959 void i915_memcpy_init_early(struct drm_i915_private *dev_priv);
3960 bool i915_memcpy_from_wc(void *dst, const void *src, unsigned long len);
3961
3962 /* i915_mm.c */
3963 int remap_io_mapping(struct vm_area_struct *vma,
3964                      unsigned long addr, unsigned long pfn, unsigned long size,
3965                      struct io_mapping *iomap);
3966
3967 #define ptr_mask_bits(ptr) ({                                           \
3968         unsigned long __v = (unsigned long)(ptr);                       \
3969         (typeof(ptr))(__v & PAGE_MASK);                                 \
3970 })
3971
3972 #define ptr_unpack_bits(ptr, bits) ({                                   \
3973         unsigned long __v = (unsigned long)(ptr);                       \
3974         (bits) = __v & ~PAGE_MASK;                                      \
3975         (typeof(ptr))(__v & PAGE_MASK);                                 \
3976 })
3977
3978 #define ptr_pack_bits(ptr, bits)                                        \
3979         ((typeof(ptr))((unsigned long)(ptr) | (bits)))
3980
3981 #define fetch_and_zero(ptr) ({                                          \
3982         typeof(*ptr) __T = *(ptr);                                      \
3983         *(ptr) = (typeof(*ptr))0;                                       \
3984         __T;                                                            \
3985 })
3986
3987 #endif