2 * Copyright 2021 Advanced Micro Devices, Inc.
4 * Permission is hereby granted, free of charge, to any person obtaining a
5 * copy of this software and associated documentation files (the "Software"),
6 * to deal in the Software without restriction, including without limitation
7 * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8 * and/or sell copies of the Software, and to permit persons to whom the
9 * Software is furnished to do so, subject to the following conditions:
11 * The above copyright notice and this permission notice shall be included in
12 * all copies or substantial portions of the Software.
14 * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15 * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16 * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
17 * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18 * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19 * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20 * OTHER DEALINGS IN THE SOFTWARE.
23 #ifndef __CLEARSTATE_GFX11_H_
24 #define __CLEARSTATE_GFX11_H_
26 static const unsigned int gfx11_SECT_CONTEXT_def_1[] =
28 0x00000000, // DB_RENDER_CONTROL
29 0x00000000, // DB_COUNT_CONTROL
30 0x00000000, // DB_DEPTH_VIEW
31 0x00000000, // DB_RENDER_OVERRIDE
32 0x00000000, // DB_RENDER_OVERRIDE2
33 0x00000000, // DB_HTILE_DATA_BASE
35 0x00000000, // DB_DEPTH_SIZE_XY
36 0x00000000, // DB_DEPTH_BOUNDS_MIN
37 0x00000000, // DB_DEPTH_BOUNDS_MAX
38 0x00000000, // DB_STENCIL_CLEAR
39 0x00000000, // DB_DEPTH_CLEAR
40 0x00000000, // PA_SC_SCREEN_SCISSOR_TL
41 0x40004000, // PA_SC_SCREEN_SCISSOR_BR
43 0x00000000, // DB_RESERVED_REG_2
44 0x00000000, // DB_Z_INFO
45 0x00000000, // DB_STENCIL_INFO
46 0x00000000, // DB_Z_READ_BASE
47 0x00000000, // DB_STENCIL_READ_BASE
48 0x00000000, // DB_Z_WRITE_BASE
49 0x00000000, // DB_STENCIL_WRITE_BASE
50 0x00000000, // DB_RESERVED_REG_1
51 0x00000000, // DB_RESERVED_REG_3
52 0x00000000, // DB_SPI_VRS_CENTER_LOCATION
54 0x00000000, // DB_Z_READ_BASE_HI
55 0x00000000, // DB_STENCIL_READ_BASE_HI
56 0x00000000, // DB_Z_WRITE_BASE_HI
57 0x00000000, // DB_STENCIL_WRITE_BASE_HI
58 0x00000000, // DB_HTILE_DATA_BASE_HI
59 0x00150055, // DB_RMI_L2_CACHE_CONTROL
60 0x00000000, // TA_BC_BASE_ADDR
61 0x00000000, // TA_BC_BASE_ADDR_HI
150 0x00000000, // COHER_DEST_BASE_HI_0
151 0x00000000, // COHER_DEST_BASE_HI_1
152 0x00000000, // COHER_DEST_BASE_HI_2
153 0x00000000, // COHER_DEST_BASE_HI_3
154 0x00000000, // COHER_DEST_BASE_2
155 0x00000000, // COHER_DEST_BASE_3
156 0x00000000, // PA_SC_WINDOW_OFFSET
157 0x80000000, // PA_SC_WINDOW_SCISSOR_TL
158 0x40004000, // PA_SC_WINDOW_SCISSOR_BR
159 0x0000ffff, // PA_SC_CLIPRECT_RULE
160 0x00000000, // PA_SC_CLIPRECT_0_TL
161 0x40004000, // PA_SC_CLIPRECT_0_BR
162 0x00000000, // PA_SC_CLIPRECT_1_TL
163 0x40004000, // PA_SC_CLIPRECT_1_BR
164 0x00000000, // PA_SC_CLIPRECT_2_TL
165 0x40004000, // PA_SC_CLIPRECT_2_BR
166 0x00000000, // PA_SC_CLIPRECT_3_TL
167 0x40004000, // PA_SC_CLIPRECT_3_BR
168 0xaa99aaaa, // PA_SC_EDGERULE
169 0x00000000, // PA_SU_HARDWARE_SCREEN_OFFSET
170 0xffffffff, // CB_TARGET_MASK
171 0xffffffff, // CB_SHADER_MASK
172 0x80000000, // PA_SC_GENERIC_SCISSOR_TL
173 0x40004000, // PA_SC_GENERIC_SCISSOR_BR
174 0x00000000, // COHER_DEST_BASE_0
175 0x00000000, // COHER_DEST_BASE_1
176 0x80000000, // PA_SC_VPORT_SCISSOR_0_TL
177 0x40004000, // PA_SC_VPORT_SCISSOR_0_BR
178 0x80000000, // PA_SC_VPORT_SCISSOR_1_TL
179 0x40004000, // PA_SC_VPORT_SCISSOR_1_BR
180 0x80000000, // PA_SC_VPORT_SCISSOR_2_TL
181 0x40004000, // PA_SC_VPORT_SCISSOR_2_BR
182 0x80000000, // PA_SC_VPORT_SCISSOR_3_TL
183 0x40004000, // PA_SC_VPORT_SCISSOR_3_BR
184 0x80000000, // PA_SC_VPORT_SCISSOR_4_TL
185 0x40004000, // PA_SC_VPORT_SCISSOR_4_BR
186 0x80000000, // PA_SC_VPORT_SCISSOR_5_TL
187 0x40004000, // PA_SC_VPORT_SCISSOR_5_BR
188 0x80000000, // PA_SC_VPORT_SCISSOR_6_TL
189 0x40004000, // PA_SC_VPORT_SCISSOR_6_BR
190 0x80000000, // PA_SC_VPORT_SCISSOR_7_TL
191 0x40004000, // PA_SC_VPORT_SCISSOR_7_BR
192 0x80000000, // PA_SC_VPORT_SCISSOR_8_TL
193 0x40004000, // PA_SC_VPORT_SCISSOR_8_BR
194 0x80000000, // PA_SC_VPORT_SCISSOR_9_TL
195 0x40004000, // PA_SC_VPORT_SCISSOR_9_BR
196 0x80000000, // PA_SC_VPORT_SCISSOR_10_TL
197 0x40004000, // PA_SC_VPORT_SCISSOR_10_BR
198 0x80000000, // PA_SC_VPORT_SCISSOR_11_TL
199 0x40004000, // PA_SC_VPORT_SCISSOR_11_BR
200 0x80000000, // PA_SC_VPORT_SCISSOR_12_TL
201 0x40004000, // PA_SC_VPORT_SCISSOR_12_BR
202 0x80000000, // PA_SC_VPORT_SCISSOR_13_TL
203 0x40004000, // PA_SC_VPORT_SCISSOR_13_BR
204 0x80000000, // PA_SC_VPORT_SCISSOR_14_TL
205 0x40004000, // PA_SC_VPORT_SCISSOR_14_BR
206 0x80000000, // PA_SC_VPORT_SCISSOR_15_TL
207 0x40004000, // PA_SC_VPORT_SCISSOR_15_BR
208 0x00000000, // PA_SC_VPORT_ZMIN_0
209 0x3f800000, // PA_SC_VPORT_ZMAX_0
210 0x00000000, // PA_SC_VPORT_ZMIN_1
211 0x3f800000, // PA_SC_VPORT_ZMAX_1
212 0x00000000, // PA_SC_VPORT_ZMIN_2
213 0x3f800000, // PA_SC_VPORT_ZMAX_2
214 0x00000000, // PA_SC_VPORT_ZMIN_3
215 0x3f800000, // PA_SC_VPORT_ZMAX_3
216 0x00000000, // PA_SC_VPORT_ZMIN_4
217 0x3f800000, // PA_SC_VPORT_ZMAX_4
218 0x00000000, // PA_SC_VPORT_ZMIN_5
219 0x3f800000, // PA_SC_VPORT_ZMAX_5
220 0x00000000, // PA_SC_VPORT_ZMIN_6
221 0x3f800000, // PA_SC_VPORT_ZMAX_6
222 0x00000000, // PA_SC_VPORT_ZMIN_7
223 0x3f800000, // PA_SC_VPORT_ZMAX_7
224 0x00000000, // PA_SC_VPORT_ZMIN_8
225 0x3f800000, // PA_SC_VPORT_ZMAX_8
226 0x00000000, // PA_SC_VPORT_ZMIN_9
227 0x3f800000, // PA_SC_VPORT_ZMAX_9
228 0x00000000, // PA_SC_VPORT_ZMIN_10
229 0x3f800000, // PA_SC_VPORT_ZMAX_10
230 0x00000000, // PA_SC_VPORT_ZMIN_11
231 0x3f800000, // PA_SC_VPORT_ZMAX_11
232 0x00000000, // PA_SC_VPORT_ZMIN_12
233 0x3f800000, // PA_SC_VPORT_ZMAX_12
234 0x00000000, // PA_SC_VPORT_ZMIN_13
235 0x3f800000, // PA_SC_VPORT_ZMAX_13
236 0x00000000, // PA_SC_VPORT_ZMIN_14
237 0x3f800000, // PA_SC_VPORT_ZMAX_14
238 0x00000000, // PA_SC_VPORT_ZMIN_15
239 0x3f800000, // PA_SC_VPORT_ZMAX_15
240 0x00000000, // PA_SC_RASTER_CONFIG
241 0x00000000, // PA_SC_RASTER_CONFIG_1
242 0x00000000, // PA_SC_SCREEN_EXTENT_CONTROL
244 static const unsigned int gfx11_SECT_CONTEXT_def_2[] =
246 0x00000000, // CP_PERFMON_CNTX_CNTL
247 0x00000000, // CP_PIPEID
248 0x00000000, // CP_VMID
249 0x00000000, // CONTEXT_RESERVED_REG0
250 0x00000000, // CONTEXT_RESERVED_REG1
270 0x00000000, // PA_SC_FSR_EN
271 0x00000000, // PA_SC_FSR_FBW_RECURSIONS_X
272 0x00000000, // PA_SC_FSR_FBW_RECURSIONS_Y
274 0x00000000, // PA_SC_VRS_OVERRIDE_CNTL
275 0x00000000, // PA_SC_VRS_RATE_FEEDBACK_BASE
276 0x00000000, // PA_SC_VRS_RATE_FEEDBACK_BASE_EXT
277 0x00000000, // PA_SC_VRS_RATE_FEEDBACK_SIZE_XY
278 0x00000000, // PA_SC_BINNER_OUTPUT_TIMEOUT_CNTL
279 0x00000000, // PA_SC_VRS_RATE_CACHE_CNTL
282 0x00000000, // PA_SC_VRS_RATE_BASE
283 0x00000000, // PA_SC_VRS_RATE_BASE_EXT
284 0x00000000, // PA_SC_VRS_RATE_SIZE_XY
289 0x00000000, // VGT_MULTI_PRIM_IB_RESET_INDX
290 0x00550055, // CB_RMI_GL2_CACHE_CONTROL
291 0x00000000, // CB_BLEND_RED
292 0x00000000, // CB_BLEND_GREEN
293 0x00000000, // CB_BLEND_BLUE
294 0x00000000, // CB_BLEND_ALPHA
295 0x00000000, // CB_FDCC_CONTROL
296 0x00000000, // CB_COVERAGE_OUT_CONTROL
297 0x00000000, // DB_STENCIL_CONTROL
298 0x01000000, // DB_STENCILREFMASK
299 0x01000000, // DB_STENCILREFMASK_BF
301 0x00000000, // PA_CL_VPORT_XSCALE
302 0x00000000, // PA_CL_VPORT_XOFFSET
303 0x00000000, // PA_CL_VPORT_YSCALE
304 0x00000000, // PA_CL_VPORT_YOFFSET
305 0x00000000, // PA_CL_VPORT_ZSCALE
306 0x00000000, // PA_CL_VPORT_ZOFFSET
307 0x00000000, // PA_CL_VPORT_XSCALE_1
308 0x00000000, // PA_CL_VPORT_XOFFSET_1
309 0x00000000, // PA_CL_VPORT_YSCALE_1
310 0x00000000, // PA_CL_VPORT_YOFFSET_1
311 0x00000000, // PA_CL_VPORT_ZSCALE_1
312 0x00000000, // PA_CL_VPORT_ZOFFSET_1
313 0x00000000, // PA_CL_VPORT_XSCALE_2
314 0x00000000, // PA_CL_VPORT_XOFFSET_2
315 0x00000000, // PA_CL_VPORT_YSCALE_2
316 0x00000000, // PA_CL_VPORT_YOFFSET_2
317 0x00000000, // PA_CL_VPORT_ZSCALE_2
318 0x00000000, // PA_CL_VPORT_ZOFFSET_2
319 0x00000000, // PA_CL_VPORT_XSCALE_3
320 0x00000000, // PA_CL_VPORT_XOFFSET_3
321 0x00000000, // PA_CL_VPORT_YSCALE_3
322 0x00000000, // PA_CL_VPORT_YOFFSET_3
323 0x00000000, // PA_CL_VPORT_ZSCALE_3
324 0x00000000, // PA_CL_VPORT_ZOFFSET_3
325 0x00000000, // PA_CL_VPORT_XSCALE_4
326 0x00000000, // PA_CL_VPORT_XOFFSET_4
327 0x00000000, // PA_CL_VPORT_YSCALE_4
328 0x00000000, // PA_CL_VPORT_YOFFSET_4
329 0x00000000, // PA_CL_VPORT_ZSCALE_4
330 0x00000000, // PA_CL_VPORT_ZOFFSET_4
331 0x00000000, // PA_CL_VPORT_XSCALE_5
332 0x00000000, // PA_CL_VPORT_XOFFSET_5
333 0x00000000, // PA_CL_VPORT_YSCALE_5
334 0x00000000, // PA_CL_VPORT_YOFFSET_5
335 0x00000000, // PA_CL_VPORT_ZSCALE_5
336 0x00000000, // PA_CL_VPORT_ZOFFSET_5
337 0x00000000, // PA_CL_VPORT_XSCALE_6
338 0x00000000, // PA_CL_VPORT_XOFFSET_6
339 0x00000000, // PA_CL_VPORT_YSCALE_6
340 0x00000000, // PA_CL_VPORT_YOFFSET_6
341 0x00000000, // PA_CL_VPORT_ZSCALE_6
342 0x00000000, // PA_CL_VPORT_ZOFFSET_6
343 0x00000000, // PA_CL_VPORT_XSCALE_7
344 0x00000000, // PA_CL_VPORT_XOFFSET_7
345 0x00000000, // PA_CL_VPORT_YSCALE_7
346 0x00000000, // PA_CL_VPORT_YOFFSET_7
347 0x00000000, // PA_CL_VPORT_ZSCALE_7
348 0x00000000, // PA_CL_VPORT_ZOFFSET_7
349 0x00000000, // PA_CL_VPORT_XSCALE_8
350 0x00000000, // PA_CL_VPORT_XOFFSET_8
351 0x00000000, // PA_CL_VPORT_YSCALE_8
352 0x00000000, // PA_CL_VPORT_YOFFSET_8
353 0x00000000, // PA_CL_VPORT_ZSCALE_8
354 0x00000000, // PA_CL_VPORT_ZOFFSET_8
355 0x00000000, // PA_CL_VPORT_XSCALE_9
356 0x00000000, // PA_CL_VPORT_XOFFSET_9
357 0x00000000, // PA_CL_VPORT_YSCALE_9
358 0x00000000, // PA_CL_VPORT_YOFFSET_9
359 0x00000000, // PA_CL_VPORT_ZSCALE_9
360 0x00000000, // PA_CL_VPORT_ZOFFSET_9
361 0x00000000, // PA_CL_VPORT_XSCALE_10
362 0x00000000, // PA_CL_VPORT_XOFFSET_10
363 0x00000000, // PA_CL_VPORT_YSCALE_10
364 0x00000000, // PA_CL_VPORT_YOFFSET_10
365 0x00000000, // PA_CL_VPORT_ZSCALE_10
366 0x00000000, // PA_CL_VPORT_ZOFFSET_10
367 0x00000000, // PA_CL_VPORT_XSCALE_11
368 0x00000000, // PA_CL_VPORT_XOFFSET_11
369 0x00000000, // PA_CL_VPORT_YSCALE_11
370 0x00000000, // PA_CL_VPORT_YOFFSET_11
371 0x00000000, // PA_CL_VPORT_ZSCALE_11
372 0x00000000, // PA_CL_VPORT_ZOFFSET_11
373 0x00000000, // PA_CL_VPORT_XSCALE_12
374 0x00000000, // PA_CL_VPORT_XOFFSET_12
375 0x00000000, // PA_CL_VPORT_YSCALE_12
376 0x00000000, // PA_CL_VPORT_YOFFSET_12
377 0x00000000, // PA_CL_VPORT_ZSCALE_12
378 0x00000000, // PA_CL_VPORT_ZOFFSET_12
379 0x00000000, // PA_CL_VPORT_XSCALE_13
380 0x00000000, // PA_CL_VPORT_XOFFSET_13
381 0x00000000, // PA_CL_VPORT_YSCALE_13
382 0x00000000, // PA_CL_VPORT_YOFFSET_13
383 0x00000000, // PA_CL_VPORT_ZSCALE_13
384 0x00000000, // PA_CL_VPORT_ZOFFSET_13
385 0x00000000, // PA_CL_VPORT_XSCALE_14
386 0x00000000, // PA_CL_VPORT_XOFFSET_14
387 0x00000000, // PA_CL_VPORT_YSCALE_14
388 0x00000000, // PA_CL_VPORT_YOFFSET_14
389 0x00000000, // PA_CL_VPORT_ZSCALE_14
390 0x00000000, // PA_CL_VPORT_ZOFFSET_14
391 0x00000000, // PA_CL_VPORT_XSCALE_15
392 0x00000000, // PA_CL_VPORT_XOFFSET_15
393 0x00000000, // PA_CL_VPORT_YSCALE_15
394 0x00000000, // PA_CL_VPORT_YOFFSET_15
395 0x00000000, // PA_CL_VPORT_ZSCALE_15
396 0x00000000, // PA_CL_VPORT_ZOFFSET_15
397 0x00000000, // PA_CL_UCP_0_X
398 0x00000000, // PA_CL_UCP_0_Y
399 0x00000000, // PA_CL_UCP_0_Z
400 0x00000000, // PA_CL_UCP_0_W
401 0x00000000, // PA_CL_UCP_1_X
402 0x00000000, // PA_CL_UCP_1_Y
403 0x00000000, // PA_CL_UCP_1_Z
404 0x00000000, // PA_CL_UCP_1_W
405 0x00000000, // PA_CL_UCP_2_X
406 0x00000000, // PA_CL_UCP_2_Y
407 0x00000000, // PA_CL_UCP_2_Z
408 0x00000000, // PA_CL_UCP_2_W
409 0x00000000, // PA_CL_UCP_3_X
410 0x00000000, // PA_CL_UCP_3_Y
411 0x00000000, // PA_CL_UCP_3_Z
412 0x00000000, // PA_CL_UCP_3_W
413 0x00000000, // PA_CL_UCP_4_X
414 0x00000000, // PA_CL_UCP_4_Y
415 0x00000000, // PA_CL_UCP_4_Z
416 0x00000000, // PA_CL_UCP_4_W
417 0x00000000, // PA_CL_UCP_5_X
418 0x00000000, // PA_CL_UCP_5_Y
419 0x00000000, // PA_CL_UCP_5_Z
420 0x00000000, // PA_CL_UCP_5_W
421 0x00000000, // PA_CL_PROG_NEAR_CLIP_Z
422 0x00000000, // PA_RATE_CNTL
431 0x00000000, // SPI_PS_INPUT_CNTL_0
432 0x00000000, // SPI_PS_INPUT_CNTL_1
433 0x00000000, // SPI_PS_INPUT_CNTL_2
434 0x00000000, // SPI_PS_INPUT_CNTL_3
435 0x00000000, // SPI_PS_INPUT_CNTL_4
436 0x00000000, // SPI_PS_INPUT_CNTL_5
437 0x00000000, // SPI_PS_INPUT_CNTL_6
438 0x00000000, // SPI_PS_INPUT_CNTL_7
439 0x00000000, // SPI_PS_INPUT_CNTL_8
440 0x00000000, // SPI_PS_INPUT_CNTL_9
441 0x00000000, // SPI_PS_INPUT_CNTL_10
442 0x00000000, // SPI_PS_INPUT_CNTL_11
443 0x00000000, // SPI_PS_INPUT_CNTL_12
444 0x00000000, // SPI_PS_INPUT_CNTL_13
445 0x00000000, // SPI_PS_INPUT_CNTL_14
446 0x00000000, // SPI_PS_INPUT_CNTL_15
447 0x00000000, // SPI_PS_INPUT_CNTL_16
448 0x00000000, // SPI_PS_INPUT_CNTL_17
449 0x00000000, // SPI_PS_INPUT_CNTL_18
450 0x00000000, // SPI_PS_INPUT_CNTL_19
451 0x00000000, // SPI_PS_INPUT_CNTL_20
452 0x00000000, // SPI_PS_INPUT_CNTL_21
453 0x00000000, // SPI_PS_INPUT_CNTL_22
454 0x00000000, // SPI_PS_INPUT_CNTL_23
455 0x00000000, // SPI_PS_INPUT_CNTL_24
456 0x00000000, // SPI_PS_INPUT_CNTL_25
457 0x00000000, // SPI_PS_INPUT_CNTL_26
458 0x00000000, // SPI_PS_INPUT_CNTL_27
459 0x00000000, // SPI_PS_INPUT_CNTL_28
460 0x00000000, // SPI_PS_INPUT_CNTL_29
461 0x00000000, // SPI_PS_INPUT_CNTL_30
462 0x00000000, // SPI_PS_INPUT_CNTL_31
463 0x00000000, // SPI_VS_OUT_CONFIG
465 0x00000000, // SPI_PS_INPUT_ENA
466 0x00000000, // SPI_PS_INPUT_ADDR
467 0x00000000, // SPI_INTERP_CONTROL_0
468 0x00000002, // SPI_PS_IN_CONTROL
469 0x00000000, // SPI_BARYC_SSAA_CNTL
470 0x00000000, // SPI_BARYC_CNTL
472 0x00000000, // SPI_TMPRING_SIZE
473 0x00000000, // SPI_GFX_SCRATCH_BASE_LO
474 0x00000000, // SPI_GFX_SCRATCH_BASE_HI
480 0x00000000, // SPI_SHADER_IDX_FORMAT
481 0x00000000, // SPI_SHADER_POS_FORMAT
482 0x00000000, // SPI_SHADER_Z_FORMAT
483 0x00000000, // SPI_SHADER_COL_FORMAT
498 0x00000000, // SX_PS_DOWNCONVERT_CONTROL
499 0x00000000, // SX_PS_DOWNCONVERT
500 0x00000000, // SX_BLEND_OPT_EPSILON
501 0x00000000, // SX_BLEND_OPT_CONTROL
502 0x00000000, // SX_MRT0_BLEND_OPT
503 0x00000000, // SX_MRT1_BLEND_OPT
504 0x00000000, // SX_MRT2_BLEND_OPT
505 0x00000000, // SX_MRT3_BLEND_OPT
506 0x00000000, // SX_MRT4_BLEND_OPT
507 0x00000000, // SX_MRT5_BLEND_OPT
508 0x00000000, // SX_MRT6_BLEND_OPT
509 0x00000000, // SX_MRT7_BLEND_OPT
510 0x00000000, // CB_BLEND0_CONTROL
511 0x00000000, // CB_BLEND1_CONTROL
512 0x00000000, // CB_BLEND2_CONTROL
513 0x00000000, // CB_BLEND3_CONTROL
514 0x00000000, // CB_BLEND4_CONTROL
515 0x00000000, // CB_BLEND5_CONTROL
516 0x00000000, // CB_BLEND6_CONTROL
517 0x00000000, // CB_BLEND7_CONTROL
519 static const unsigned int gfx11_SECT_CONTEXT_def_3[] =
521 0x00000000, // PA_CL_POINT_X_RAD
522 0x00000000, // PA_CL_POINT_Y_RAD
523 0x00000000, // PA_CL_POINT_SIZE
524 0x00000000, // PA_CL_POINT_CULL_RAD
526 static const unsigned int gfx11_SECT_CONTEXT_def_4[] =
528 0x00000000, // GE_MAX_OUTPUT_PER_SUBGROUP
529 0x00000000, // DB_DEPTH_CONTROL
530 0x00000000, // DB_EQAA
531 0x00000000, // CB_COLOR_CONTROL
532 0x00000000, // DB_SHADER_CONTROL
533 0x00090000, // PA_CL_CLIP_CNTL
534 0x00000004, // PA_SU_SC_MODE_CNTL
535 0x00000000, // PA_CL_VTE_CNTL
536 0x00000000, // PA_CL_VS_OUT_CNTL
537 0x00000000, // PA_CL_NANINF_CNTL
538 0x00000000, // PA_SU_LINE_STIPPLE_CNTL
539 0x00000000, // PA_SU_LINE_STIPPLE_SCALE
540 0x00000000, // PA_SU_PRIM_FILTER_CNTL
541 0x00000000, // PA_SU_SMALL_PRIM_FILTER_CNTL
543 0x00000000, // PA_CL_NGG_CNTL
544 0x00000000, // PA_SU_OVER_RASTERIZATION_CNTL
545 0x00000000, // PA_STEREO_CNTL
546 0x00000000, // PA_STATE_STEREO_X
547 0x00000000, // PA_CL_VRS_CNTL
657 0x00000000, // PA_SU_POINT_SIZE
658 0x00000000, // PA_SU_POINT_MINMAX
659 0x00000000, // PA_SU_LINE_CNTL
660 0x00000000, // PA_SC_LINE_STIPPLE
663 0x00000000, // VGT_HOS_MAX_TESS_LEVEL
664 0x00000000, // VGT_HOS_MIN_TESS_LEVEL
674 0x00000000, // VGT_GS_ONCHIP_CNTL
675 0x00000000, // PA_SC_MODE_CNTL_0
676 0x00000000, // PA_SC_MODE_CNTL_1
677 0x00000000, // VGT_ENHANCE
685 0x00000000, // IA_ENHANCE
687 static const unsigned int gfx11_SECT_CONTEXT_def_5[] =
689 0x00000000, // WD_ENHANCE
690 0x00000000, // VGT_PRIMITIVEID_EN
692 static const unsigned int gfx11_SECT_CONTEXT_def_6[] =
694 0x00000000, // VGT_PRIMITIVEID_RESET
696 static const unsigned int gfx11_SECT_CONTEXT_def_7[] =
698 0x00000000, // VGT_DRAW_PAYLOAD_CNTL
703 0x00000000, // VGT_ESGS_RING_ITEMSIZE
705 0x00000000, // VGT_REUSE_OFF
707 0x00000000, // DB_HTILE_SURFACE
708 0x00000000, // DB_SRESULTS_COMPARE_STATE0
709 0x00000000, // DB_SRESULTS_COMPARE_STATE1
710 0x00000000, // DB_PRELOAD_CONTROL
734 0x00000000, // VGT_STRMOUT_DRAW_OPAQUE_OFFSET
735 0x00000000, // VGT_STRMOUT_DRAW_OPAQUE_BUFFER_FILLED_SIZE
736 0x00000000, // VGT_STRMOUT_DRAW_OPAQUE_VERTEX_STRIDE
738 0x00000000, // VGT_GS_MAX_VERT_OUT
743 0x00000000, // GE_NGG_SUBGRP_CNTL
744 0x00000000, // VGT_TESS_DISTRIBUTION
745 0x00000000, // VGT_SHADER_STAGES_EN
746 0x00000000, // VGT_LS_HS_CONFIG
751 0x00000000, // VGT_TF_PARAM
752 0x00000000, // DB_ALPHA_TO_MASK
754 0x00000000, // PA_SU_POLY_OFFSET_DB_FMT_CNTL
755 0x00000000, // PA_SU_POLY_OFFSET_CLAMP
756 0x00000000, // PA_SU_POLY_OFFSET_FRONT_SCALE
757 0x00000000, // PA_SU_POLY_OFFSET_FRONT_OFFSET
758 0x00000000, // PA_SU_POLY_OFFSET_BACK_SCALE
759 0x00000000, // PA_SU_POLY_OFFSET_BACK_OFFSET
760 0x00000000, // VGT_GS_INSTANCE_CNT
777 0x00000000, // PA_SC_CENTROID_PRIORITY_0
778 0x00000000, // PA_SC_CENTROID_PRIORITY_1
779 0x00001000, // PA_SC_LINE_CNTL
780 0x00000000, // PA_SC_AA_CONFIG
781 0x00000005, // PA_SU_VTX_CNTL
782 0x3f800000, // PA_CL_GB_VERT_CLIP_ADJ
783 0x3f800000, // PA_CL_GB_VERT_DISC_ADJ
784 0x3f800000, // PA_CL_GB_HORZ_CLIP_ADJ
785 0x3f800000, // PA_CL_GB_HORZ_DISC_ADJ
786 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X0Y0_0
787 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X0Y0_1
788 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X0Y0_2
789 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X0Y0_3
790 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X1Y0_0
791 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X1Y0_1
792 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X1Y0_2
793 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X1Y0_3
794 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X0Y1_0
795 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X0Y1_1
796 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X0Y1_2
797 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X0Y1_3
798 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X1Y1_0
799 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X1Y1_1
800 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X1Y1_2
801 0x00000000, // PA_SC_AA_SAMPLE_LOCS_PIXEL_X1Y1_3
802 0xffffffff, // PA_SC_AA_MASK_X0Y0_X1Y0
803 0xffffffff, // PA_SC_AA_MASK_X0Y1_X1Y1
804 0x00000000, // PA_SC_SHADER_CONTROL
805 0x00000003, // PA_SC_BINNER_CNTL_0
806 0x00000000, // PA_SC_BINNER_CNTL_1
807 0x00100000, // PA_SC_CONSERVATIVE_RASTERIZATION_CNTL
808 0x00000000, // PA_SC_NGG_MODE_CNTL
809 0x00000000, // PA_SC_BINNER_CNTL_2
812 0x00000000, // CB_COLOR0_BASE
815 0x00000000, // CB_COLOR0_VIEW
816 0x00000000, // CB_COLOR0_INFO
817 0x00000000, // CB_COLOR0_ATTRIB
818 0x00000000, // CB_COLOR0_FDCC_CONTROL
825 0x00000000, // CB_COLOR0_DCC_BASE
827 0x00000000, // CB_COLOR1_BASE
830 0x00000000, // CB_COLOR1_VIEW
831 0x00000000, // CB_COLOR1_INFO
832 0x00000000, // CB_COLOR1_ATTRIB
833 0x00000000, // CB_COLOR1_FDCC_CONTROL
840 0x00000000, // CB_COLOR1_DCC_BASE
842 0x00000000, // CB_COLOR2_BASE
845 0x00000000, // CB_COLOR2_VIEW
846 0x00000000, // CB_COLOR2_INFO
847 0x00000000, // CB_COLOR2_ATTRIB
848 0x00000000, // CB_COLOR2_FDCC_CONTROL
855 0x00000000, // CB_COLOR2_DCC_BASE
857 0x00000000, // CB_COLOR3_BASE
860 0x00000000, // CB_COLOR3_VIEW
861 0x00000000, // CB_COLOR3_INFO
862 0x00000000, // CB_COLOR3_ATTRIB
863 0x00000000, // CB_COLOR3_FDCC_CONTROL
870 0x00000000, // CB_COLOR3_DCC_BASE
872 0x00000000, // CB_COLOR4_BASE
875 0x00000000, // CB_COLOR4_VIEW
876 0x00000000, // CB_COLOR4_INFO
877 0x00000000, // CB_COLOR4_ATTRIB
878 0x00000000, // CB_COLOR4_FDCC_CONTROL
885 0x00000000, // CB_COLOR4_DCC_BASE
887 0x00000000, // CB_COLOR5_BASE
890 0x00000000, // CB_COLOR5_VIEW
891 0x00000000, // CB_COLOR5_INFO
892 0x00000000, // CB_COLOR5_ATTRIB
893 0x00000000, // CB_COLOR5_FDCC_CONTROL
900 0x00000000, // CB_COLOR5_DCC_BASE
902 0x00000000, // CB_COLOR6_BASE
905 0x00000000, // CB_COLOR6_VIEW
906 0x00000000, // CB_COLOR6_INFO
907 0x00000000, // CB_COLOR6_ATTRIB
908 0x00000000, // CB_COLOR6_FDCC_CONTROL
915 0x00000000, // CB_COLOR6_DCC_BASE
917 0x00000000, // CB_COLOR7_BASE
920 0x00000000, // CB_COLOR7_VIEW
921 0x00000000, // CB_COLOR7_INFO
922 0x00000000, // CB_COLOR7_ATTRIB
923 0x00000000, // CB_COLOR7_FDCC_CONTROL
930 0x00000000, // CB_COLOR7_DCC_BASE
932 0x00000000, // CB_COLOR0_BASE_EXT
933 0x00000000, // CB_COLOR1_BASE_EXT
934 0x00000000, // CB_COLOR2_BASE_EXT
935 0x00000000, // CB_COLOR3_BASE_EXT
936 0x00000000, // CB_COLOR4_BASE_EXT
937 0x00000000, // CB_COLOR5_BASE_EXT
938 0x00000000, // CB_COLOR6_BASE_EXT
939 0x00000000, // CB_COLOR7_BASE_EXT
956 0x00000000, // CB_COLOR0_DCC_BASE_EXT
957 0x00000000, // CB_COLOR1_DCC_BASE_EXT
958 0x00000000, // CB_COLOR2_DCC_BASE_EXT
959 0x00000000, // CB_COLOR3_DCC_BASE_EXT
960 0x00000000, // CB_COLOR4_DCC_BASE_EXT
961 0x00000000, // CB_COLOR5_DCC_BASE_EXT
962 0x00000000, // CB_COLOR6_DCC_BASE_EXT
963 0x00000000, // CB_COLOR7_DCC_BASE_EXT
964 0x00000000, // CB_COLOR0_ATTRIB2
965 0x00000000, // CB_COLOR1_ATTRIB2
966 0x00000000, // CB_COLOR2_ATTRIB2
967 0x00000000, // CB_COLOR3_ATTRIB2
968 0x00000000, // CB_COLOR4_ATTRIB2
969 0x00000000, // CB_COLOR5_ATTRIB2
970 0x00000000, // CB_COLOR6_ATTRIB2
971 0x00000000, // CB_COLOR7_ATTRIB2
972 0x00000000, // CB_COLOR0_ATTRIB3
973 0x00000000, // CB_COLOR1_ATTRIB3
974 0x00000000, // CB_COLOR2_ATTRIB3
975 0x00000000, // CB_COLOR3_ATTRIB3
976 0x00000000, // CB_COLOR4_ATTRIB3
977 0x00000000, // CB_COLOR5_ATTRIB3
978 0x00000000, // CB_COLOR6_ATTRIB3
979 0x00000000, // CB_COLOR7_ATTRIB3
981 static const struct cs_extent_def gfx11_SECT_CONTEXT_defs[] =
983 {gfx11_SECT_CONTEXT_def_1, 0x0000a000, 215 },
984 {gfx11_SECT_CONTEXT_def_2, 0x0000a0d8, 272 },
985 {gfx11_SECT_CONTEXT_def_3, 0x0000a1f5, 4 },
986 {gfx11_SECT_CONTEXT_def_4, 0x0000a1ff, 158 },
987 {gfx11_SECT_CONTEXT_def_5, 0x0000a2a0, 2 },
988 {gfx11_SECT_CONTEXT_def_6, 0x0000a2a3, 1 },
989 {gfx11_SECT_CONTEXT_def_7, 0x0000a2a6, 282 },
992 static const struct cs_section_def gfx11_cs_data[] = {
993 { gfx11_SECT_CONTEXT_defs, SECT_CONTEXT },
997 #endif /* __CLEARSTATE_GFX11_H_ */