Merge tag 'irq-urgent-2024-03-23' of git://git.kernel.org/pub/scm/linux/kernel/git...
[linux-2.6-microblaze.git] / drivers / gpu / drm / amd / amdgpu / amdgpu.h
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #ifndef __AMDGPU_H__
29 #define __AMDGPU_H__
30
31 #ifdef pr_fmt
32 #undef pr_fmt
33 #endif
34
35 #define pr_fmt(fmt) "amdgpu: " fmt
36
37 #ifdef dev_fmt
38 #undef dev_fmt
39 #endif
40
41 #define dev_fmt(fmt) "amdgpu: " fmt
42
43 #include "amdgpu_ctx.h"
44
45 #include <linux/atomic.h>
46 #include <linux/wait.h>
47 #include <linux/list.h>
48 #include <linux/kref.h>
49 #include <linux/rbtree.h>
50 #include <linux/hashtable.h>
51 #include <linux/dma-fence.h>
52 #include <linux/pci.h>
53
54 #include <drm/ttm/ttm_bo.h>
55 #include <drm/ttm/ttm_placement.h>
56
57 #include <drm/amdgpu_drm.h>
58 #include <drm/drm_gem.h>
59 #include <drm/drm_ioctl.h>
60
61 #include <kgd_kfd_interface.h>
62 #include "dm_pp_interface.h"
63 #include "kgd_pp_interface.h"
64
65 #include "amd_shared.h"
66 #include "amdgpu_mode.h"
67 #include "amdgpu_ih.h"
68 #include "amdgpu_irq.h"
69 #include "amdgpu_ucode.h"
70 #include "amdgpu_ttm.h"
71 #include "amdgpu_psp.h"
72 #include "amdgpu_gds.h"
73 #include "amdgpu_sync.h"
74 #include "amdgpu_ring.h"
75 #include "amdgpu_vm.h"
76 #include "amdgpu_dpm.h"
77 #include "amdgpu_acp.h"
78 #include "amdgpu_uvd.h"
79 #include "amdgpu_vce.h"
80 #include "amdgpu_vcn.h"
81 #include "amdgpu_jpeg.h"
82 #include "amdgpu_vpe.h"
83 #include "amdgpu_umsch_mm.h"
84 #include "amdgpu_gmc.h"
85 #include "amdgpu_gfx.h"
86 #include "amdgpu_sdma.h"
87 #include "amdgpu_lsdma.h"
88 #include "amdgpu_nbio.h"
89 #include "amdgpu_hdp.h"
90 #include "amdgpu_dm.h"
91 #include "amdgpu_virt.h"
92 #include "amdgpu_csa.h"
93 #include "amdgpu_mes_ctx.h"
94 #include "amdgpu_gart.h"
95 #include "amdgpu_debugfs.h"
96 #include "amdgpu_job.h"
97 #include "amdgpu_bo_list.h"
98 #include "amdgpu_gem.h"
99 #include "amdgpu_doorbell.h"
100 #include "amdgpu_amdkfd.h"
101 #include "amdgpu_discovery.h"
102 #include "amdgpu_mes.h"
103 #include "amdgpu_umc.h"
104 #include "amdgpu_mmhub.h"
105 #include "amdgpu_gfxhub.h"
106 #include "amdgpu_df.h"
107 #include "amdgpu_smuio.h"
108 #include "amdgpu_fdinfo.h"
109 #include "amdgpu_mca.h"
110 #include "amdgpu_aca.h"
111 #include "amdgpu_ras.h"
112 #include "amdgpu_xcp.h"
113 #include "amdgpu_seq64.h"
114 #include "amdgpu_reg_state.h"
115
116 #define MAX_GPU_INSTANCE                64
117
118 struct amdgpu_gpu_instance {
119         struct amdgpu_device            *adev;
120         int                             mgpu_fan_enabled;
121 };
122
123 struct amdgpu_mgpu_info {
124         struct amdgpu_gpu_instance      gpu_ins[MAX_GPU_INSTANCE];
125         struct mutex                    mutex;
126         uint32_t                        num_gpu;
127         uint32_t                        num_dgpu;
128         uint32_t                        num_apu;
129
130         /* delayed reset_func for XGMI configuration if necessary */
131         struct delayed_work             delayed_reset_work;
132         bool                            pending_reset;
133 };
134
135 enum amdgpu_ss {
136         AMDGPU_SS_DRV_LOAD,
137         AMDGPU_SS_DEV_D0,
138         AMDGPU_SS_DEV_D3,
139         AMDGPU_SS_DRV_UNLOAD
140 };
141
142 struct amdgpu_watchdog_timer {
143         bool timeout_fatal_disable;
144         uint32_t period; /* maxCycles = (1 << period), the number of cycles before a timeout */
145 };
146
147 #define AMDGPU_MAX_TIMEOUT_PARAM_LENGTH 256
148
149 /*
150  * Modules parameters.
151  */
152 extern int amdgpu_modeset;
153 extern unsigned int amdgpu_vram_limit;
154 extern int amdgpu_vis_vram_limit;
155 extern int amdgpu_gart_size;
156 extern int amdgpu_gtt_size;
157 extern int amdgpu_moverate;
158 extern int amdgpu_audio;
159 extern int amdgpu_disp_priority;
160 extern int amdgpu_hw_i2c;
161 extern int amdgpu_pcie_gen2;
162 extern int amdgpu_msi;
163 extern char amdgpu_lockup_timeout[AMDGPU_MAX_TIMEOUT_PARAM_LENGTH];
164 extern int amdgpu_dpm;
165 extern int amdgpu_fw_load_type;
166 extern int amdgpu_aspm;
167 extern int amdgpu_runtime_pm;
168 extern uint amdgpu_ip_block_mask;
169 extern int amdgpu_bapm;
170 extern int amdgpu_deep_color;
171 extern int amdgpu_vm_size;
172 extern int amdgpu_vm_block_size;
173 extern int amdgpu_vm_fragment_size;
174 extern int amdgpu_vm_fault_stop;
175 extern int amdgpu_vm_debug;
176 extern int amdgpu_vm_update_mode;
177 extern int amdgpu_exp_hw_support;
178 extern int amdgpu_dc;
179 extern int amdgpu_sched_jobs;
180 extern int amdgpu_sched_hw_submission;
181 extern uint amdgpu_pcie_gen_cap;
182 extern uint amdgpu_pcie_lane_cap;
183 extern u64 amdgpu_cg_mask;
184 extern uint amdgpu_pg_mask;
185 extern uint amdgpu_sdma_phase_quantum;
186 extern char *amdgpu_disable_cu;
187 extern char *amdgpu_virtual_display;
188 extern uint amdgpu_pp_feature_mask;
189 extern uint amdgpu_force_long_training;
190 extern int amdgpu_lbpw;
191 extern int amdgpu_compute_multipipe;
192 extern int amdgpu_gpu_recovery;
193 extern int amdgpu_emu_mode;
194 extern uint amdgpu_smu_memory_pool_size;
195 extern int amdgpu_smu_pptable_id;
196 extern uint amdgpu_dc_feature_mask;
197 extern uint amdgpu_freesync_vid_mode;
198 extern uint amdgpu_dc_debug_mask;
199 extern uint amdgpu_dc_visual_confirm;
200 extern int amdgpu_dm_abm_level;
201 extern int amdgpu_backlight;
202 extern int amdgpu_damage_clips;
203 extern struct amdgpu_mgpu_info mgpu_info;
204 extern int amdgpu_ras_enable;
205 extern uint amdgpu_ras_mask;
206 extern int amdgpu_bad_page_threshold;
207 extern bool amdgpu_ignore_bad_page_threshold;
208 extern struct amdgpu_watchdog_timer amdgpu_watchdog_timer;
209 extern int amdgpu_async_gfx_ring;
210 extern int amdgpu_mcbp;
211 extern int amdgpu_discovery;
212 extern int amdgpu_mes;
213 extern int amdgpu_mes_kiq;
214 extern int amdgpu_noretry;
215 extern int amdgpu_force_asic_type;
216 extern int amdgpu_smartshift_bias;
217 extern int amdgpu_use_xgmi_p2p;
218 extern int amdgpu_mtype_local;
219 extern bool enforce_isolation;
220 #ifdef CONFIG_HSA_AMD
221 extern int sched_policy;
222 extern bool debug_evictions;
223 extern bool no_system_mem_limit;
224 extern int halt_if_hws_hang;
225 #else
226 static const int __maybe_unused sched_policy = KFD_SCHED_POLICY_HWS;
227 static const bool __maybe_unused debug_evictions; /* = false */
228 static const bool __maybe_unused no_system_mem_limit;
229 static const int __maybe_unused halt_if_hws_hang;
230 #endif
231 #ifdef CONFIG_HSA_AMD_P2P
232 extern bool pcie_p2p;
233 #endif
234
235 extern int amdgpu_tmz;
236 extern int amdgpu_reset_method;
237
238 #ifdef CONFIG_DRM_AMDGPU_SI
239 extern int amdgpu_si_support;
240 #endif
241 #ifdef CONFIG_DRM_AMDGPU_CIK
242 extern int amdgpu_cik_support;
243 #endif
244 extern int amdgpu_num_kcq;
245
246 #define AMDGPU_VCNFW_LOG_SIZE (32 * 1024)
247 extern int amdgpu_vcnfw_log;
248 extern int amdgpu_sg_display;
249 extern int amdgpu_umsch_mm;
250 extern int amdgpu_seamless;
251
252 extern int amdgpu_user_partt_mode;
253 extern int amdgpu_agp;
254
255 extern int amdgpu_wbrf;
256
257 #define AMDGPU_VM_MAX_NUM_CTX                   4096
258 #define AMDGPU_SG_THRESHOLD                     (256*1024*1024)
259 #define AMDGPU_WAIT_IDLE_TIMEOUT_IN_MS          3000
260 #define AMDGPU_MAX_USEC_TIMEOUT                 100000  /* 100 ms */
261 #define AMDGPU_FENCE_JIFFIES_TIMEOUT            (HZ / 2)
262 #define AMDGPU_DEBUGFS_MAX_COMPONENTS           32
263 #define AMDGPUFB_CONN_LIMIT                     4
264 #define AMDGPU_BIOS_NUM_SCRATCH                 16
265
266 #define AMDGPU_VBIOS_VGA_ALLOCATION             (9 * 1024 * 1024) /* reserve 8MB for vga emulator and 1 MB for FB */
267
268 /* hard reset data */
269 #define AMDGPU_ASIC_RESET_DATA                  0x39d5e86b
270
271 /* reset flags */
272 #define AMDGPU_RESET_GFX                        (1 << 0)
273 #define AMDGPU_RESET_COMPUTE                    (1 << 1)
274 #define AMDGPU_RESET_DMA                        (1 << 2)
275 #define AMDGPU_RESET_CP                         (1 << 3)
276 #define AMDGPU_RESET_GRBM                       (1 << 4)
277 #define AMDGPU_RESET_DMA1                       (1 << 5)
278 #define AMDGPU_RESET_RLC                        (1 << 6)
279 #define AMDGPU_RESET_SEM                        (1 << 7)
280 #define AMDGPU_RESET_IH                         (1 << 8)
281 #define AMDGPU_RESET_VMC                        (1 << 9)
282 #define AMDGPU_RESET_MC                         (1 << 10)
283 #define AMDGPU_RESET_DISPLAY                    (1 << 11)
284 #define AMDGPU_RESET_UVD                        (1 << 12)
285 #define AMDGPU_RESET_VCE                        (1 << 13)
286 #define AMDGPU_RESET_VCE1                       (1 << 14)
287
288 /* max cursor sizes (in pixels) */
289 #define CIK_CURSOR_WIDTH 128
290 #define CIK_CURSOR_HEIGHT 128
291
292 /* smart shift bias level limits */
293 #define AMDGPU_SMARTSHIFT_MAX_BIAS (100)
294 #define AMDGPU_SMARTSHIFT_MIN_BIAS (-100)
295
296 /* Extra time delay(in ms) to eliminate the influence of temperature momentary fluctuation */
297 #define AMDGPU_SWCTF_EXTRA_DELAY                50
298
299 struct amdgpu_xcp_mgr;
300 struct amdgpu_device;
301 struct amdgpu_irq_src;
302 struct amdgpu_fpriv;
303 struct amdgpu_bo_va_mapping;
304 struct kfd_vm_fault_info;
305 struct amdgpu_hive_info;
306 struct amdgpu_reset_context;
307 struct amdgpu_reset_control;
308
309 enum amdgpu_cp_irq {
310         AMDGPU_CP_IRQ_GFX_ME0_PIPE0_EOP = 0,
311         AMDGPU_CP_IRQ_GFX_ME0_PIPE1_EOP,
312         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE0_EOP,
313         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE1_EOP,
314         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE2_EOP,
315         AMDGPU_CP_IRQ_COMPUTE_MEC1_PIPE3_EOP,
316         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE0_EOP,
317         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE1_EOP,
318         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE2_EOP,
319         AMDGPU_CP_IRQ_COMPUTE_MEC2_PIPE3_EOP,
320
321         AMDGPU_CP_IRQ_LAST
322 };
323
324 enum amdgpu_thermal_irq {
325         AMDGPU_THERMAL_IRQ_LOW_TO_HIGH = 0,
326         AMDGPU_THERMAL_IRQ_HIGH_TO_LOW,
327
328         AMDGPU_THERMAL_IRQ_LAST
329 };
330
331 enum amdgpu_kiq_irq {
332         AMDGPU_CP_KIQ_IRQ_DRIVER0 = 0,
333         AMDGPU_CP_KIQ_IRQ_LAST
334 };
335 #define SRIOV_USEC_TIMEOUT  1200000 /* wait 12 * 100ms for SRIOV */
336 #define MAX_KIQ_REG_WAIT       5000 /* in usecs, 5ms */
337 #define MAX_KIQ_REG_BAILOUT_INTERVAL   5 /* in msecs, 5ms */
338 #define MAX_KIQ_REG_TRY 1000
339
340 int amdgpu_device_ip_set_clockgating_state(void *dev,
341                                            enum amd_ip_block_type block_type,
342                                            enum amd_clockgating_state state);
343 int amdgpu_device_ip_set_powergating_state(void *dev,
344                                            enum amd_ip_block_type block_type,
345                                            enum amd_powergating_state state);
346 void amdgpu_device_ip_get_clockgating_state(struct amdgpu_device *adev,
347                                             u64 *flags);
348 int amdgpu_device_ip_wait_for_idle(struct amdgpu_device *adev,
349                                    enum amd_ip_block_type block_type);
350 bool amdgpu_device_ip_is_idle(struct amdgpu_device *adev,
351                               enum amd_ip_block_type block_type);
352
353 #define AMDGPU_MAX_IP_NUM 16
354
355 struct amdgpu_ip_block_status {
356         bool valid;
357         bool sw;
358         bool hw;
359         bool late_initialized;
360         bool hang;
361 };
362
363 struct amdgpu_ip_block_version {
364         const enum amd_ip_block_type type;
365         const u32 major;
366         const u32 minor;
367         const u32 rev;
368         const struct amd_ip_funcs *funcs;
369 };
370
371 struct amdgpu_ip_block {
372         struct amdgpu_ip_block_status status;
373         const struct amdgpu_ip_block_version *version;
374 };
375
376 int amdgpu_device_ip_block_version_cmp(struct amdgpu_device *adev,
377                                        enum amd_ip_block_type type,
378                                        u32 major, u32 minor);
379
380 struct amdgpu_ip_block *
381 amdgpu_device_ip_get_ip_block(struct amdgpu_device *adev,
382                               enum amd_ip_block_type type);
383
384 int amdgpu_device_ip_block_add(struct amdgpu_device *adev,
385                                const struct amdgpu_ip_block_version *ip_block_version);
386
387 /*
388  * BIOS.
389  */
390 bool amdgpu_get_bios(struct amdgpu_device *adev);
391 bool amdgpu_read_bios(struct amdgpu_device *adev);
392 bool amdgpu_soc15_read_bios_from_rom(struct amdgpu_device *adev,
393                                      u8 *bios, u32 length_bytes);
394 /*
395  * Clocks
396  */
397
398 #define AMDGPU_MAX_PPLL 3
399
400 struct amdgpu_clock {
401         struct amdgpu_pll ppll[AMDGPU_MAX_PPLL];
402         struct amdgpu_pll spll;
403         struct amdgpu_pll mpll;
404         /* 10 Khz units */
405         uint32_t default_mclk;
406         uint32_t default_sclk;
407         uint32_t default_dispclk;
408         uint32_t current_dispclk;
409         uint32_t dp_extclk;
410         uint32_t max_pixel_clock;
411 };
412
413 /* sub-allocation manager, it has to be protected by another lock.
414  * By conception this is an helper for other part of the driver
415  * like the indirect buffer or semaphore, which both have their
416  * locking.
417  *
418  * Principe is simple, we keep a list of sub allocation in offset
419  * order (first entry has offset == 0, last entry has the highest
420  * offset).
421  *
422  * When allocating new object we first check if there is room at
423  * the end total_size - (last_object_offset + last_object_size) >=
424  * alloc_size. If so we allocate new object there.
425  *
426  * When there is not enough room at the end, we start waiting for
427  * each sub object until we reach object_offset+object_size >=
428  * alloc_size, this object then become the sub object we return.
429  *
430  * Alignment can't be bigger than page size.
431  *
432  * Hole are not considered for allocation to keep things simple.
433  * Assumption is that there won't be hole (all object on same
434  * alignment).
435  */
436
437 struct amdgpu_sa_manager {
438         struct drm_suballoc_manager     base;
439         struct amdgpu_bo                *bo;
440         uint64_t                        gpu_addr;
441         void                            *cpu_ptr;
442 };
443
444 int amdgpu_fence_slab_init(void);
445 void amdgpu_fence_slab_fini(void);
446
447 /*
448  * IRQS.
449  */
450
451 struct amdgpu_flip_work {
452         struct delayed_work             flip_work;
453         struct work_struct              unpin_work;
454         struct amdgpu_device            *adev;
455         int                             crtc_id;
456         u32                             target_vblank;
457         uint64_t                        base;
458         struct drm_pending_vblank_event *event;
459         struct amdgpu_bo                *old_abo;
460         unsigned                        shared_count;
461         struct dma_fence                **shared;
462         struct dma_fence_cb             cb;
463         bool                            async;
464 };
465
466
467 /*
468  * file private structure
469  */
470
471 struct amdgpu_fpriv {
472         struct amdgpu_vm        vm;
473         struct amdgpu_bo_va     *prt_va;
474         struct amdgpu_bo_va     *csa_va;
475         struct amdgpu_bo_va     *seq64_va;
476         struct mutex            bo_list_lock;
477         struct idr              bo_list_handles;
478         struct amdgpu_ctx_mgr   ctx_mgr;
479         /** GPU partition selection */
480         uint32_t                xcp_id;
481 };
482
483 int amdgpu_file_to_fpriv(struct file *filp, struct amdgpu_fpriv **fpriv);
484
485 /*
486  * Writeback
487  */
488 #define AMDGPU_MAX_WB 1024      /* Reserve at most 1024 WB slots for amdgpu-owned rings. */
489
490 struct amdgpu_wb {
491         struct amdgpu_bo        *wb_obj;
492         volatile uint32_t       *wb;
493         uint64_t                gpu_addr;
494         u32                     num_wb; /* Number of wb slots actually reserved for amdgpu. */
495         unsigned long           used[DIV_ROUND_UP(AMDGPU_MAX_WB, BITS_PER_LONG)];
496 };
497
498 int amdgpu_device_wb_get(struct amdgpu_device *adev, u32 *wb);
499 void amdgpu_device_wb_free(struct amdgpu_device *adev, u32 wb);
500
501 /*
502  * Benchmarking
503  */
504 int amdgpu_benchmark(struct amdgpu_device *adev, int test_number);
505
506 /*
507  * ASIC specific register table accessible by UMD
508  */
509 struct amdgpu_allowed_register_entry {
510         uint32_t reg_offset;
511         bool grbm_indexed;
512 };
513
514 /**
515  * enum amd_reset_method - Methods for resetting AMD GPU devices
516  *
517  * @AMD_RESET_METHOD_NONE: The device will not be reset.
518  * @AMD_RESET_LEGACY: Method reserved for SI, CIK and VI ASICs.
519  * @AMD_RESET_MODE0: Reset the entire ASIC. Not currently available for the
520  *                   any device.
521  * @AMD_RESET_MODE1: Resets all IP blocks on the ASIC (SDMA, GFX, VCN, etc.)
522  *                   individually. Suitable only for some discrete GPU, not
523  *                   available for all ASICs.
524  * @AMD_RESET_MODE2: Resets a lesser level of IPs compared to MODE1. Which IPs
525  *                   are reset depends on the ASIC. Notably doesn't reset IPs
526  *                   shared with the CPU on APUs or the memory controllers (so
527  *                   VRAM is not lost). Not available on all ASICs.
528  * @AMD_RESET_BACO: BACO (Bus Alive, Chip Off) method powers off and on the card
529  *                  but without powering off the PCI bus. Suitable only for
530  *                  discrete GPUs.
531  * @AMD_RESET_PCI: Does a full bus reset using core Linux subsystem PCI reset
532  *                 and does a secondary bus reset or FLR, depending on what the
533  *                 underlying hardware supports.
534  *
535  * Methods available for AMD GPU driver for resetting the device. Not all
536  * methods are suitable for every device. User can override the method using
537  * module parameter `reset_method`.
538  */
539 enum amd_reset_method {
540         AMD_RESET_METHOD_NONE = -1,
541         AMD_RESET_METHOD_LEGACY = 0,
542         AMD_RESET_METHOD_MODE0,
543         AMD_RESET_METHOD_MODE1,
544         AMD_RESET_METHOD_MODE2,
545         AMD_RESET_METHOD_BACO,
546         AMD_RESET_METHOD_PCI,
547 };
548
549 struct amdgpu_video_codec_info {
550         u32 codec_type;
551         u32 max_width;
552         u32 max_height;
553         u32 max_pixels_per_frame;
554         u32 max_level;
555 };
556
557 #define codec_info_build(type, width, height, level) \
558                          .codec_type = type,\
559                          .max_width = width,\
560                          .max_height = height,\
561                          .max_pixels_per_frame = height * width,\
562                          .max_level = level,
563
564 struct amdgpu_video_codecs {
565         const u32 codec_count;
566         const struct amdgpu_video_codec_info *codec_array;
567 };
568
569 /*
570  * ASIC specific functions.
571  */
572 struct amdgpu_asic_funcs {
573         bool (*read_disabled_bios)(struct amdgpu_device *adev);
574         bool (*read_bios_from_rom)(struct amdgpu_device *adev,
575                                    u8 *bios, u32 length_bytes);
576         int (*read_register)(struct amdgpu_device *adev, u32 se_num,
577                              u32 sh_num, u32 reg_offset, u32 *value);
578         void (*set_vga_state)(struct amdgpu_device *adev, bool state);
579         int (*reset)(struct amdgpu_device *adev);
580         enum amd_reset_method (*reset_method)(struct amdgpu_device *adev);
581         /* get the reference clock */
582         u32 (*get_xclk)(struct amdgpu_device *adev);
583         /* MM block clocks */
584         int (*set_uvd_clocks)(struct amdgpu_device *adev, u32 vclk, u32 dclk);
585         int (*set_vce_clocks)(struct amdgpu_device *adev, u32 evclk, u32 ecclk);
586         /* static power management */
587         int (*get_pcie_lanes)(struct amdgpu_device *adev);
588         void (*set_pcie_lanes)(struct amdgpu_device *adev, int lanes);
589         /* get config memsize register */
590         u32 (*get_config_memsize)(struct amdgpu_device *adev);
591         /* flush hdp write queue */
592         void (*flush_hdp)(struct amdgpu_device *adev, struct amdgpu_ring *ring);
593         /* invalidate hdp read cache */
594         void (*invalidate_hdp)(struct amdgpu_device *adev,
595                                struct amdgpu_ring *ring);
596         /* check if the asic needs a full reset of if soft reset will work */
597         bool (*need_full_reset)(struct amdgpu_device *adev);
598         /* initialize doorbell layout for specific asic*/
599         void (*init_doorbell_index)(struct amdgpu_device *adev);
600         /* PCIe bandwidth usage */
601         void (*get_pcie_usage)(struct amdgpu_device *adev, uint64_t *count0,
602                                uint64_t *count1);
603         /* do we need to reset the asic at init time (e.g., kexec) */
604         bool (*need_reset_on_init)(struct amdgpu_device *adev);
605         /* PCIe replay counter */
606         uint64_t (*get_pcie_replay_count)(struct amdgpu_device *adev);
607         /* device supports BACO */
608         bool (*supports_baco)(struct amdgpu_device *adev);
609         /* pre asic_init quirks */
610         void (*pre_asic_init)(struct amdgpu_device *adev);
611         /* enter/exit umd stable pstate */
612         int (*update_umd_stable_pstate)(struct amdgpu_device *adev, bool enter);
613         /* query video codecs */
614         int (*query_video_codecs)(struct amdgpu_device *adev, bool encode,
615                                   const struct amdgpu_video_codecs **codecs);
616         /* encode "> 32bits" smn addressing */
617         u64 (*encode_ext_smn_addressing)(int ext_id);
618
619         ssize_t (*get_reg_state)(struct amdgpu_device *adev,
620                                  enum amdgpu_reg_state reg_state, void *buf,
621                                  size_t max_size);
622 };
623
624 /*
625  * IOCTL.
626  */
627 int amdgpu_bo_list_ioctl(struct drm_device *dev, void *data,
628                                 struct drm_file *filp);
629
630 int amdgpu_cs_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
631 int amdgpu_cs_fence_to_handle_ioctl(struct drm_device *dev, void *data,
632                                     struct drm_file *filp);
633 int amdgpu_cs_wait_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
634 int amdgpu_cs_wait_fences_ioctl(struct drm_device *dev, void *data,
635                                 struct drm_file *filp);
636
637 /* VRAM scratch page for HDP bug, default vram page */
638 struct amdgpu_mem_scratch {
639         struct amdgpu_bo                *robj;
640         volatile uint32_t               *ptr;
641         u64                             gpu_addr;
642 };
643
644 /*
645  * CGS
646  */
647 struct cgs_device *amdgpu_cgs_create_device(struct amdgpu_device *adev);
648 void amdgpu_cgs_destroy_device(struct cgs_device *cgs_device);
649
650 /*
651  * Core structure, functions and helpers.
652  */
653 typedef uint32_t (*amdgpu_rreg_t)(struct amdgpu_device*, uint32_t);
654 typedef void (*amdgpu_wreg_t)(struct amdgpu_device*, uint32_t, uint32_t);
655
656 typedef uint32_t (*amdgpu_rreg_ext_t)(struct amdgpu_device*, uint64_t);
657 typedef void (*amdgpu_wreg_ext_t)(struct amdgpu_device*, uint64_t, uint32_t);
658
659 typedef uint64_t (*amdgpu_rreg64_t)(struct amdgpu_device*, uint32_t);
660 typedef void (*amdgpu_wreg64_t)(struct amdgpu_device*, uint32_t, uint64_t);
661
662 typedef uint64_t (*amdgpu_rreg64_ext_t)(struct amdgpu_device*, uint64_t);
663 typedef void (*amdgpu_wreg64_ext_t)(struct amdgpu_device*, uint64_t, uint64_t);
664
665 typedef uint32_t (*amdgpu_block_rreg_t)(struct amdgpu_device*, uint32_t, uint32_t);
666 typedef void (*amdgpu_block_wreg_t)(struct amdgpu_device*, uint32_t, uint32_t, uint32_t);
667
668 struct amdgpu_mmio_remap {
669         u32 reg_offset;
670         resource_size_t bus_addr;
671 };
672
673 /* Define the HW IP blocks will be used in driver , add more if necessary */
674 enum amd_hw_ip_block_type {
675         GC_HWIP = 1,
676         HDP_HWIP,
677         SDMA0_HWIP,
678         SDMA1_HWIP,
679         SDMA2_HWIP,
680         SDMA3_HWIP,
681         SDMA4_HWIP,
682         SDMA5_HWIP,
683         SDMA6_HWIP,
684         SDMA7_HWIP,
685         LSDMA_HWIP,
686         MMHUB_HWIP,
687         ATHUB_HWIP,
688         NBIO_HWIP,
689         MP0_HWIP,
690         MP1_HWIP,
691         UVD_HWIP,
692         VCN_HWIP = UVD_HWIP,
693         JPEG_HWIP = VCN_HWIP,
694         VCN1_HWIP,
695         VCE_HWIP,
696         VPE_HWIP,
697         DF_HWIP,
698         DCE_HWIP,
699         OSSSYS_HWIP,
700         SMUIO_HWIP,
701         PWR_HWIP,
702         NBIF_HWIP,
703         THM_HWIP,
704         CLK_HWIP,
705         UMC_HWIP,
706         RSMU_HWIP,
707         XGMI_HWIP,
708         DCI_HWIP,
709         PCIE_HWIP,
710         MAX_HWIP
711 };
712
713 #define HWIP_MAX_INSTANCE       44
714
715 #define HW_ID_MAX               300
716 #define IP_VERSION_FULL(mj, mn, rv, var, srev) \
717         (((mj) << 24) | ((mn) << 16) | ((rv) << 8) | ((var) << 4) | (srev))
718 #define IP_VERSION(mj, mn, rv)          IP_VERSION_FULL(mj, mn, rv, 0, 0)
719 #define IP_VERSION_MAJ(ver)             ((ver) >> 24)
720 #define IP_VERSION_MIN(ver)             (((ver) >> 16) & 0xFF)
721 #define IP_VERSION_REV(ver)             (((ver) >> 8) & 0xFF)
722 #define IP_VERSION_VARIANT(ver)         (((ver) >> 4) & 0xF)
723 #define IP_VERSION_SUBREV(ver)          ((ver) & 0xF)
724 #define IP_VERSION_MAJ_MIN_REV(ver)     ((ver) >> 8)
725
726 struct amdgpu_ip_map_info {
727         /* Map of logical to actual dev instances/mask */
728         uint32_t                dev_inst[MAX_HWIP][HWIP_MAX_INSTANCE];
729         int8_t (*logical_to_dev_inst)(struct amdgpu_device *adev,
730                                       enum amd_hw_ip_block_type block,
731                                       int8_t inst);
732         uint32_t (*logical_to_dev_mask)(struct amdgpu_device *adev,
733                                         enum amd_hw_ip_block_type block,
734                                         uint32_t mask);
735 };
736
737 struct amd_powerplay {
738         void *pp_handle;
739         const struct amd_pm_funcs *pp_funcs;
740 };
741
742 struct ip_discovery_top;
743
744 /* polaris10 kickers */
745 #define ASICID_IS_P20(did, rid)         (((did == 0x67DF) && \
746                                          ((rid == 0xE3) || \
747                                           (rid == 0xE4) || \
748                                           (rid == 0xE5) || \
749                                           (rid == 0xE7) || \
750                                           (rid == 0xEF))) || \
751                                          ((did == 0x6FDF) && \
752                                          ((rid == 0xE7) || \
753                                           (rid == 0xEF) || \
754                                           (rid == 0xFF))))
755
756 #define ASICID_IS_P30(did, rid)         ((did == 0x67DF) && \
757                                         ((rid == 0xE1) || \
758                                          (rid == 0xF7)))
759
760 /* polaris11 kickers */
761 #define ASICID_IS_P21(did, rid)         (((did == 0x67EF) && \
762                                          ((rid == 0xE0) || \
763                                           (rid == 0xE5))) || \
764                                          ((did == 0x67FF) && \
765                                          ((rid == 0xCF) || \
766                                           (rid == 0xEF) || \
767                                           (rid == 0xFF))))
768
769 #define ASICID_IS_P31(did, rid)         ((did == 0x67EF) && \
770                                         ((rid == 0xE2)))
771
772 /* polaris12 kickers */
773 #define ASICID_IS_P23(did, rid)         (((did == 0x6987) && \
774                                          ((rid == 0xC0) || \
775                                           (rid == 0xC1) || \
776                                           (rid == 0xC3) || \
777                                           (rid == 0xC7))) || \
778                                          ((did == 0x6981) && \
779                                          ((rid == 0x00) || \
780                                           (rid == 0x01) || \
781                                           (rid == 0x10))))
782
783 struct amdgpu_mqd_prop {
784         uint64_t mqd_gpu_addr;
785         uint64_t hqd_base_gpu_addr;
786         uint64_t rptr_gpu_addr;
787         uint64_t wptr_gpu_addr;
788         uint32_t queue_size;
789         bool use_doorbell;
790         uint32_t doorbell_index;
791         uint64_t eop_gpu_addr;
792         uint32_t hqd_pipe_priority;
793         uint32_t hqd_queue_priority;
794         bool allow_tunneling;
795         bool hqd_active;
796 };
797
798 struct amdgpu_mqd {
799         unsigned mqd_size;
800         int (*init_mqd)(struct amdgpu_device *adev, void *mqd,
801                         struct amdgpu_mqd_prop *p);
802 };
803
804 #define AMDGPU_RESET_MAGIC_NUM 64
805 #define AMDGPU_MAX_DF_PERFMONS 4
806 struct amdgpu_reset_domain;
807 struct amdgpu_fru_info;
808
809 struct amdgpu_reset_info {
810         /* reset dump register */
811         u32 *reset_dump_reg_list;
812         u32 *reset_dump_reg_value;
813         int num_regs;
814
815 #ifdef CONFIG_DEV_COREDUMP
816         struct amdgpu_coredump_info *coredump_info;
817 #endif
818 };
819
820 /*
821  * Non-zero (true) if the GPU has VRAM. Zero (false) otherwise.
822  */
823 #define AMDGPU_HAS_VRAM(_adev) ((_adev)->gmc.real_vram_size)
824
825 struct amdgpu_device {
826         struct device                   *dev;
827         struct pci_dev                  *pdev;
828         struct drm_device               ddev;
829
830 #ifdef CONFIG_DRM_AMD_ACP
831         struct amdgpu_acp               acp;
832 #endif
833         struct amdgpu_hive_info *hive;
834         struct amdgpu_xcp_mgr *xcp_mgr;
835         /* ASIC */
836         enum amd_asic_type              asic_type;
837         uint32_t                        family;
838         uint32_t                        rev_id;
839         uint32_t                        external_rev_id;
840         unsigned long                   flags;
841         unsigned long                   apu_flags;
842         int                             usec_timeout;
843         const struct amdgpu_asic_funcs  *asic_funcs;
844         bool                            shutdown;
845         bool                            need_swiotlb;
846         bool                            accel_working;
847         struct notifier_block           acpi_nb;
848         struct amdgpu_i2c_chan          *i2c_bus[AMDGPU_MAX_I2C_BUS];
849         struct debugfs_blob_wrapper     debugfs_vbios_blob;
850         struct debugfs_blob_wrapper     debugfs_discovery_blob;
851         struct mutex                    srbm_mutex;
852         /* GRBM index mutex. Protects concurrent access to GRBM index */
853         struct mutex                    grbm_idx_mutex;
854         struct dev_pm_domain            vga_pm_domain;
855         bool                            have_disp_power_ref;
856         bool                            have_atomics_support;
857
858         /* BIOS */
859         bool                            is_atom_fw;
860         uint8_t                         *bios;
861         uint32_t                        bios_size;
862         uint32_t                        bios_scratch_reg_offset;
863         uint32_t                        bios_scratch[AMDGPU_BIOS_NUM_SCRATCH];
864
865         /* Register/doorbell mmio */
866         resource_size_t                 rmmio_base;
867         resource_size_t                 rmmio_size;
868         void __iomem                    *rmmio;
869         /* protects concurrent MM_INDEX/DATA based register access */
870         spinlock_t mmio_idx_lock;
871         struct amdgpu_mmio_remap        rmmio_remap;
872         /* protects concurrent SMC based register access */
873         spinlock_t smc_idx_lock;
874         amdgpu_rreg_t                   smc_rreg;
875         amdgpu_wreg_t                   smc_wreg;
876         /* protects concurrent PCIE register access */
877         spinlock_t pcie_idx_lock;
878         amdgpu_rreg_t                   pcie_rreg;
879         amdgpu_wreg_t                   pcie_wreg;
880         amdgpu_rreg_t                   pciep_rreg;
881         amdgpu_wreg_t                   pciep_wreg;
882         amdgpu_rreg_ext_t               pcie_rreg_ext;
883         amdgpu_wreg_ext_t               pcie_wreg_ext;
884         amdgpu_rreg64_t                 pcie_rreg64;
885         amdgpu_wreg64_t                 pcie_wreg64;
886         amdgpu_rreg64_ext_t                     pcie_rreg64_ext;
887         amdgpu_wreg64_ext_t                     pcie_wreg64_ext;
888         /* protects concurrent UVD register access */
889         spinlock_t uvd_ctx_idx_lock;
890         amdgpu_rreg_t                   uvd_ctx_rreg;
891         amdgpu_wreg_t                   uvd_ctx_wreg;
892         /* protects concurrent DIDT register access */
893         spinlock_t didt_idx_lock;
894         amdgpu_rreg_t                   didt_rreg;
895         amdgpu_wreg_t                   didt_wreg;
896         /* protects concurrent gc_cac register access */
897         spinlock_t gc_cac_idx_lock;
898         amdgpu_rreg_t                   gc_cac_rreg;
899         amdgpu_wreg_t                   gc_cac_wreg;
900         /* protects concurrent se_cac register access */
901         spinlock_t se_cac_idx_lock;
902         amdgpu_rreg_t                   se_cac_rreg;
903         amdgpu_wreg_t                   se_cac_wreg;
904         /* protects concurrent ENDPOINT (audio) register access */
905         spinlock_t audio_endpt_idx_lock;
906         amdgpu_block_rreg_t             audio_endpt_rreg;
907         amdgpu_block_wreg_t             audio_endpt_wreg;
908         struct amdgpu_doorbell          doorbell;
909
910         /* clock/pll info */
911         struct amdgpu_clock            clock;
912
913         /* MC */
914         struct amdgpu_gmc               gmc;
915         struct amdgpu_gart              gart;
916         dma_addr_t                      dummy_page_addr;
917         struct amdgpu_vm_manager        vm_manager;
918         struct amdgpu_vmhub             vmhub[AMDGPU_MAX_VMHUBS];
919         DECLARE_BITMAP(vmhubs_mask, AMDGPU_MAX_VMHUBS);
920
921         /* memory management */
922         struct amdgpu_mman              mman;
923         struct amdgpu_mem_scratch       mem_scratch;
924         struct amdgpu_wb                wb;
925         atomic64_t                      num_bytes_moved;
926         atomic64_t                      num_evictions;
927         atomic64_t                      num_vram_cpu_page_faults;
928         atomic_t                        gpu_reset_counter;
929         atomic_t                        vram_lost_counter;
930
931         /* data for buffer migration throttling */
932         struct {
933                 spinlock_t              lock;
934                 s64                     last_update_us;
935                 s64                     accum_us; /* accumulated microseconds */
936                 s64                     accum_us_vis; /* for visible VRAM */
937                 u32                     log2_max_MBps;
938         } mm_stats;
939
940         /* display */
941         bool                            enable_virtual_display;
942         struct amdgpu_vkms_output       *amdgpu_vkms_output;
943         struct amdgpu_mode_info         mode_info;
944         /* For pre-DCE11. DCE11 and later are in "struct amdgpu_device->dm" */
945         struct delayed_work         hotplug_work;
946         struct amdgpu_irq_src           crtc_irq;
947         struct amdgpu_irq_src           vline0_irq;
948         struct amdgpu_irq_src           vupdate_irq;
949         struct amdgpu_irq_src           pageflip_irq;
950         struct amdgpu_irq_src           hpd_irq;
951         struct amdgpu_irq_src           dmub_trace_irq;
952         struct amdgpu_irq_src           dmub_outbox_irq;
953
954         /* rings */
955         u64                             fence_context;
956         unsigned                        num_rings;
957         struct amdgpu_ring              *rings[AMDGPU_MAX_RINGS];
958         struct dma_fence __rcu          *gang_submit;
959         bool                            ib_pool_ready;
960         struct amdgpu_sa_manager        ib_pools[AMDGPU_IB_POOL_MAX];
961         struct amdgpu_sched             gpu_sched[AMDGPU_HW_IP_NUM][AMDGPU_RING_PRIO_MAX];
962
963         /* interrupts */
964         struct amdgpu_irq               irq;
965
966         /* powerplay */
967         struct amd_powerplay            powerplay;
968         struct amdgpu_pm                pm;
969         u64                             cg_flags;
970         u32                             pg_flags;
971
972         /* nbio */
973         struct amdgpu_nbio              nbio;
974
975         /* hdp */
976         struct amdgpu_hdp               hdp;
977
978         /* smuio */
979         struct amdgpu_smuio             smuio;
980
981         /* mmhub */
982         struct amdgpu_mmhub             mmhub;
983
984         /* gfxhub */
985         struct amdgpu_gfxhub            gfxhub;
986
987         /* gfx */
988         struct amdgpu_gfx               gfx;
989
990         /* sdma */
991         struct amdgpu_sdma              sdma;
992
993         /* lsdma */
994         struct amdgpu_lsdma             lsdma;
995
996         /* uvd */
997         struct amdgpu_uvd               uvd;
998
999         /* vce */
1000         struct amdgpu_vce               vce;
1001
1002         /* vcn */
1003         struct amdgpu_vcn               vcn;
1004
1005         /* jpeg */
1006         struct amdgpu_jpeg              jpeg;
1007
1008         /* vpe */
1009         struct amdgpu_vpe               vpe;
1010
1011         /* umsch */
1012         struct amdgpu_umsch_mm          umsch_mm;
1013         bool                            enable_umsch_mm;
1014
1015         /* firmwares */
1016         struct amdgpu_firmware          firmware;
1017
1018         /* PSP */
1019         struct psp_context              psp;
1020
1021         /* GDS */
1022         struct amdgpu_gds               gds;
1023
1024         /* for userq and VM fences */
1025         struct amdgpu_seq64             seq64;
1026
1027         /* KFD */
1028         struct amdgpu_kfd_dev           kfd;
1029
1030         /* UMC */
1031         struct amdgpu_umc               umc;
1032
1033         /* display related functionality */
1034         struct amdgpu_display_manager dm;
1035
1036         /* mes */
1037         bool                            enable_mes;
1038         bool                            enable_mes_kiq;
1039         struct amdgpu_mes               mes;
1040         struct amdgpu_mqd               mqds[AMDGPU_HW_IP_NUM];
1041
1042         /* df */
1043         struct amdgpu_df                df;
1044
1045         /* MCA */
1046         struct amdgpu_mca               mca;
1047
1048         /* ACA */
1049         struct amdgpu_aca               aca;
1050
1051         struct amdgpu_ip_block          ip_blocks[AMDGPU_MAX_IP_NUM];
1052         uint32_t                        harvest_ip_mask;
1053         int                             num_ip_blocks;
1054         struct mutex    mn_lock;
1055         DECLARE_HASHTABLE(mn_hash, 7);
1056
1057         /* tracking pinned memory */
1058         atomic64_t vram_pin_size;
1059         atomic64_t visible_pin_size;
1060         atomic64_t gart_pin_size;
1061
1062         /* soc15 register offset based on ip, instance and  segment */
1063         uint32_t                *reg_offset[MAX_HWIP][HWIP_MAX_INSTANCE];
1064         struct amdgpu_ip_map_info       ip_map;
1065
1066         /* delayed work_func for deferring clockgating during resume */
1067         struct delayed_work     delayed_init_work;
1068
1069         struct amdgpu_virt      virt;
1070
1071         /* link all shadow bo */
1072         struct list_head                shadow_list;
1073         struct mutex                    shadow_list_lock;
1074
1075         /* record hw reset is performed */
1076         bool has_hw_reset;
1077         u8                              reset_magic[AMDGPU_RESET_MAGIC_NUM];
1078
1079         /* s3/s4 mask */
1080         bool                            in_suspend;
1081         bool                            in_s3;
1082         bool                            in_s4;
1083         bool                            in_s0ix;
1084         /* indicate amdgpu suspension status */
1085         bool                            suspend_complete;
1086
1087         enum pp_mp1_state               mp1_state;
1088         struct amdgpu_doorbell_index doorbell_index;
1089
1090         struct mutex                    notifier_lock;
1091
1092         int asic_reset_res;
1093         struct work_struct              xgmi_reset_work;
1094         struct list_head                reset_list;
1095
1096         long                            gfx_timeout;
1097         long                            sdma_timeout;
1098         long                            video_timeout;
1099         long                            compute_timeout;
1100         long                            psp_timeout;
1101
1102         uint64_t                        unique_id;
1103         uint64_t        df_perfmon_config_assign_mask[AMDGPU_MAX_DF_PERFMONS];
1104
1105         /* enable runtime pm on the device */
1106         bool                            in_runpm;
1107         bool                            has_pr3;
1108
1109         bool                            ucode_sysfs_en;
1110
1111         struct amdgpu_fru_info          *fru_info;
1112         atomic_t                        throttling_logging_enabled;
1113         struct ratelimit_state          throttling_logging_rs;
1114         uint32_t                        ras_hw_enabled;
1115         uint32_t                        ras_enabled;
1116
1117         bool                            no_hw_access;
1118         struct pci_saved_state          *pci_state;
1119         pci_channel_state_t             pci_channel_state;
1120
1121         /* Track auto wait count on s_barrier settings */
1122         bool                            barrier_has_auto_waitcnt;
1123
1124         struct amdgpu_reset_control     *reset_cntl;
1125         uint32_t                        ip_versions[MAX_HWIP][HWIP_MAX_INSTANCE];
1126
1127         bool                            ram_is_direct_mapped;
1128
1129         struct list_head                ras_list;
1130
1131         struct ip_discovery_top         *ip_top;
1132
1133         struct amdgpu_reset_domain      *reset_domain;
1134
1135         struct mutex                    benchmark_mutex;
1136
1137         struct amdgpu_reset_info        reset_info;
1138
1139         bool                            scpm_enabled;
1140         uint32_t                        scpm_status;
1141
1142         struct work_struct              reset_work;
1143
1144         bool                            job_hang;
1145         bool                            dc_enabled;
1146         /* Mask of active clusters */
1147         uint32_t                        aid_mask;
1148
1149         /* Debug */
1150         bool                            debug_vm;
1151         bool                            debug_largebar;
1152         bool                            debug_disable_soft_recovery;
1153         bool                            debug_use_vram_fw_buf;
1154 };
1155
1156 static inline uint32_t amdgpu_ip_version(const struct amdgpu_device *adev,
1157                                          uint8_t ip, uint8_t inst)
1158 {
1159         /* This considers only major/minor/rev and ignores
1160          * subrevision/variant fields.
1161          */
1162         return adev->ip_versions[ip][inst] & ~0xFFU;
1163 }
1164
1165 static inline uint32_t amdgpu_ip_version_full(const struct amdgpu_device *adev,
1166                                               uint8_t ip, uint8_t inst)
1167 {
1168         /* This returns full version - major/minor/rev/variant/subrevision */
1169         return adev->ip_versions[ip][inst];
1170 }
1171
1172 static inline struct amdgpu_device *drm_to_adev(struct drm_device *ddev)
1173 {
1174         return container_of(ddev, struct amdgpu_device, ddev);
1175 }
1176
1177 static inline struct drm_device *adev_to_drm(struct amdgpu_device *adev)
1178 {
1179         return &adev->ddev;
1180 }
1181
1182 static inline struct amdgpu_device *amdgpu_ttm_adev(struct ttm_device *bdev)
1183 {
1184         return container_of(bdev, struct amdgpu_device, mman.bdev);
1185 }
1186
1187 int amdgpu_device_init(struct amdgpu_device *adev,
1188                        uint32_t flags);
1189 void amdgpu_device_fini_hw(struct amdgpu_device *adev);
1190 void amdgpu_device_fini_sw(struct amdgpu_device *adev);
1191
1192 int amdgpu_gpu_wait_for_idle(struct amdgpu_device *adev);
1193
1194 void amdgpu_device_mm_access(struct amdgpu_device *adev, loff_t pos,
1195                              void *buf, size_t size, bool write);
1196 size_t amdgpu_device_aper_access(struct amdgpu_device *adev, loff_t pos,
1197                                  void *buf, size_t size, bool write);
1198
1199 void amdgpu_device_vram_access(struct amdgpu_device *adev, loff_t pos,
1200                                void *buf, size_t size, bool write);
1201 uint32_t amdgpu_device_wait_on_rreg(struct amdgpu_device *adev,
1202                             uint32_t inst, uint32_t reg_addr, char reg_name[],
1203                             uint32_t expected_value, uint32_t mask);
1204 uint32_t amdgpu_device_rreg(struct amdgpu_device *adev,
1205                             uint32_t reg, uint32_t acc_flags);
1206 u32 amdgpu_device_indirect_rreg_ext(struct amdgpu_device *adev,
1207                                     u64 reg_addr);
1208 uint32_t amdgpu_device_xcc_rreg(struct amdgpu_device *adev,
1209                                 uint32_t reg, uint32_t acc_flags,
1210                                 uint32_t xcc_id);
1211 void amdgpu_device_wreg(struct amdgpu_device *adev,
1212                         uint32_t reg, uint32_t v,
1213                         uint32_t acc_flags);
1214 void amdgpu_device_indirect_wreg_ext(struct amdgpu_device *adev,
1215                                      u64 reg_addr, u32 reg_data);
1216 void amdgpu_device_xcc_wreg(struct amdgpu_device *adev,
1217                             uint32_t reg, uint32_t v,
1218                             uint32_t acc_flags,
1219                             uint32_t xcc_id);
1220 void amdgpu_mm_wreg_mmio_rlc(struct amdgpu_device *adev,
1221                              uint32_t reg, uint32_t v, uint32_t xcc_id);
1222 void amdgpu_mm_wreg8(struct amdgpu_device *adev, uint32_t offset, uint8_t value);
1223 uint8_t amdgpu_mm_rreg8(struct amdgpu_device *adev, uint32_t offset);
1224
1225 u32 amdgpu_device_indirect_rreg(struct amdgpu_device *adev,
1226                                 u32 reg_addr);
1227 u64 amdgpu_device_indirect_rreg64(struct amdgpu_device *adev,
1228                                   u32 reg_addr);
1229 u64 amdgpu_device_indirect_rreg64_ext(struct amdgpu_device *adev,
1230                                   u64 reg_addr);
1231 void amdgpu_device_indirect_wreg(struct amdgpu_device *adev,
1232                                  u32 reg_addr, u32 reg_data);
1233 void amdgpu_device_indirect_wreg64(struct amdgpu_device *adev,
1234                                    u32 reg_addr, u64 reg_data);
1235 void amdgpu_device_indirect_wreg64_ext(struct amdgpu_device *adev,
1236                                    u64 reg_addr, u64 reg_data);
1237 u32 amdgpu_device_get_rev_id(struct amdgpu_device *adev);
1238 bool amdgpu_device_asic_has_dc_support(enum amd_asic_type asic_type);
1239 bool amdgpu_device_has_dc_support(struct amdgpu_device *adev);
1240
1241 void amdgpu_device_set_sriov_virtual_display(struct amdgpu_device *adev);
1242
1243 int amdgpu_device_pre_asic_reset(struct amdgpu_device *adev,
1244                                  struct amdgpu_reset_context *reset_context);
1245
1246 int amdgpu_do_asic_reset(struct list_head *device_list_handle,
1247                          struct amdgpu_reset_context *reset_context);
1248
1249 int emu_soc_asic_init(struct amdgpu_device *adev);
1250
1251 /*
1252  * Registers read & write functions.
1253  */
1254 #define AMDGPU_REGS_NO_KIQ    (1<<1)
1255 #define AMDGPU_REGS_RLC (1<<2)
1256
1257 #define RREG32_NO_KIQ(reg) amdgpu_device_rreg(adev, (reg), AMDGPU_REGS_NO_KIQ)
1258 #define WREG32_NO_KIQ(reg, v) amdgpu_device_wreg(adev, (reg), (v), AMDGPU_REGS_NO_KIQ)
1259
1260 #define RREG32_KIQ(reg) amdgpu_kiq_rreg(adev, (reg), 0)
1261 #define WREG32_KIQ(reg, v) amdgpu_kiq_wreg(adev, (reg), (v), 0)
1262
1263 #define RREG8(reg) amdgpu_mm_rreg8(adev, (reg))
1264 #define WREG8(reg, v) amdgpu_mm_wreg8(adev, (reg), (v))
1265
1266 #define RREG32(reg) amdgpu_device_rreg(adev, (reg), 0)
1267 #define DREG32(reg) printk(KERN_INFO "REGISTER: " #reg " : 0x%08X\n", amdgpu_device_rreg(adev, (reg), 0))
1268 #define WREG32(reg, v) amdgpu_device_wreg(adev, (reg), (v), 0)
1269 #define REG_SET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
1270 #define REG_GET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
1271 #define RREG32_XCC(reg, inst) amdgpu_device_xcc_rreg(adev, (reg), 0, inst)
1272 #define WREG32_XCC(reg, v, inst) amdgpu_device_xcc_wreg(adev, (reg), (v), 0, inst)
1273 #define RREG32_PCIE(reg) adev->pcie_rreg(adev, (reg))
1274 #define WREG32_PCIE(reg, v) adev->pcie_wreg(adev, (reg), (v))
1275 #define RREG32_PCIE_PORT(reg) adev->pciep_rreg(adev, (reg))
1276 #define WREG32_PCIE_PORT(reg, v) adev->pciep_wreg(adev, (reg), (v))
1277 #define RREG32_PCIE_EXT(reg) adev->pcie_rreg_ext(adev, (reg))
1278 #define WREG32_PCIE_EXT(reg, v) adev->pcie_wreg_ext(adev, (reg), (v))
1279 #define RREG64_PCIE(reg) adev->pcie_rreg64(adev, (reg))
1280 #define WREG64_PCIE(reg, v) adev->pcie_wreg64(adev, (reg), (v))
1281 #define RREG64_PCIE_EXT(reg) adev->pcie_rreg64_ext(adev, (reg))
1282 #define WREG64_PCIE_EXT(reg, v) adev->pcie_wreg64_ext(adev, (reg), (v))
1283 #define RREG32_SMC(reg) adev->smc_rreg(adev, (reg))
1284 #define WREG32_SMC(reg, v) adev->smc_wreg(adev, (reg), (v))
1285 #define RREG32_UVD_CTX(reg) adev->uvd_ctx_rreg(adev, (reg))
1286 #define WREG32_UVD_CTX(reg, v) adev->uvd_ctx_wreg(adev, (reg), (v))
1287 #define RREG32_DIDT(reg) adev->didt_rreg(adev, (reg))
1288 #define WREG32_DIDT(reg, v) adev->didt_wreg(adev, (reg), (v))
1289 #define RREG32_GC_CAC(reg) adev->gc_cac_rreg(adev, (reg))
1290 #define WREG32_GC_CAC(reg, v) adev->gc_cac_wreg(adev, (reg), (v))
1291 #define RREG32_SE_CAC(reg) adev->se_cac_rreg(adev, (reg))
1292 #define WREG32_SE_CAC(reg, v) adev->se_cac_wreg(adev, (reg), (v))
1293 #define RREG32_AUDIO_ENDPT(block, reg) adev->audio_endpt_rreg(adev, (block), (reg))
1294 #define WREG32_AUDIO_ENDPT(block, reg, v) adev->audio_endpt_wreg(adev, (block), (reg), (v))
1295 #define WREG32_P(reg, val, mask)                                \
1296         do {                                                    \
1297                 uint32_t tmp_ = RREG32(reg);                    \
1298                 tmp_ &= (mask);                                 \
1299                 tmp_ |= ((val) & ~(mask));                      \
1300                 WREG32(reg, tmp_);                              \
1301         } while (0)
1302 #define WREG32_AND(reg, and) WREG32_P(reg, 0, and)
1303 #define WREG32_OR(reg, or) WREG32_P(reg, or, ~(or))
1304 #define WREG32_PLL_P(reg, val, mask)                            \
1305         do {                                                    \
1306                 uint32_t tmp_ = RREG32_PLL(reg);                \
1307                 tmp_ &= (mask);                                 \
1308                 tmp_ |= ((val) & ~(mask));                      \
1309                 WREG32_PLL(reg, tmp_);                          \
1310         } while (0)
1311
1312 #define WREG32_SMC_P(_Reg, _Val, _Mask)                         \
1313         do {                                                    \
1314                 u32 tmp = RREG32_SMC(_Reg);                     \
1315                 tmp &= (_Mask);                                 \
1316                 tmp |= ((_Val) & ~(_Mask));                     \
1317                 WREG32_SMC(_Reg, tmp);                          \
1318         } while (0)
1319
1320 #define DREG32_SYS(sqf, adev, reg) seq_printf((sqf), #reg " : 0x%08X\n", amdgpu_device_rreg((adev), (reg), false))
1321
1322 #define REG_FIELD_SHIFT(reg, field) reg##__##field##__SHIFT
1323 #define REG_FIELD_MASK(reg, field) reg##__##field##_MASK
1324
1325 #define REG_SET_FIELD(orig_val, reg, field, field_val)                  \
1326         (((orig_val) & ~REG_FIELD_MASK(reg, field)) |                   \
1327          (REG_FIELD_MASK(reg, field) & ((field_val) << REG_FIELD_SHIFT(reg, field))))
1328
1329 #define REG_GET_FIELD(value, reg, field)                                \
1330         (((value) & REG_FIELD_MASK(reg, field)) >> REG_FIELD_SHIFT(reg, field))
1331
1332 #define WREG32_FIELD(reg, field, val)   \
1333         WREG32(mm##reg, (RREG32(mm##reg) & ~REG_FIELD_MASK(reg, field)) | (val) << REG_FIELD_SHIFT(reg, field))
1334
1335 #define WREG32_FIELD_OFFSET(reg, offset, field, val)    \
1336         WREG32(mm##reg + offset, (RREG32(mm##reg + offset) & ~REG_FIELD_MASK(reg, field)) | (val) << REG_FIELD_SHIFT(reg, field))
1337
1338 #define AMDGPU_GET_REG_FIELD(x, h, l) (((x) & GENMASK_ULL(h, l)) >> (l))
1339 /*
1340  * BIOS helpers.
1341  */
1342 #define RBIOS8(i) (adev->bios[i])
1343 #define RBIOS16(i) (RBIOS8(i) | (RBIOS8((i)+1) << 8))
1344 #define RBIOS32(i) ((RBIOS16(i)) | (RBIOS16((i)+2) << 16))
1345
1346 /*
1347  * ASICs macro.
1348  */
1349 #define amdgpu_asic_set_vga_state(adev, state) \
1350     ((adev)->asic_funcs->set_vga_state ? (adev)->asic_funcs->set_vga_state((adev), (state)) : 0)
1351 #define amdgpu_asic_reset(adev) (adev)->asic_funcs->reset((adev))
1352 #define amdgpu_asic_reset_method(adev) (adev)->asic_funcs->reset_method((adev))
1353 #define amdgpu_asic_get_xclk(adev) (adev)->asic_funcs->get_xclk((adev))
1354 #define amdgpu_asic_set_uvd_clocks(adev, v, d) (adev)->asic_funcs->set_uvd_clocks((adev), (v), (d))
1355 #define amdgpu_asic_set_vce_clocks(adev, ev, ec) (adev)->asic_funcs->set_vce_clocks((adev), (ev), (ec))
1356 #define amdgpu_get_pcie_lanes(adev) (adev)->asic_funcs->get_pcie_lanes((adev))
1357 #define amdgpu_set_pcie_lanes(adev, l) (adev)->asic_funcs->set_pcie_lanes((adev), (l))
1358 #define amdgpu_asic_get_gpu_clock_counter(adev) (adev)->asic_funcs->get_gpu_clock_counter((adev))
1359 #define amdgpu_asic_read_disabled_bios(adev) (adev)->asic_funcs->read_disabled_bios((adev))
1360 #define amdgpu_asic_read_bios_from_rom(adev, b, l) (adev)->asic_funcs->read_bios_from_rom((adev), (b), (l))
1361 #define amdgpu_asic_read_register(adev, se, sh, offset, v)((adev)->asic_funcs->read_register((adev), (se), (sh), (offset), (v)))
1362 #define amdgpu_asic_get_config_memsize(adev) (adev)->asic_funcs->get_config_memsize((adev))
1363 #define amdgpu_asic_flush_hdp(adev, r) \
1364         ((adev)->asic_funcs->flush_hdp ? (adev)->asic_funcs->flush_hdp((adev), (r)) : (adev)->hdp.funcs->flush_hdp((adev), (r)))
1365 #define amdgpu_asic_invalidate_hdp(adev, r) \
1366         ((adev)->asic_funcs->invalidate_hdp ? (adev)->asic_funcs->invalidate_hdp((adev), (r)) : \
1367          ((adev)->hdp.funcs->invalidate_hdp ? (adev)->hdp.funcs->invalidate_hdp((adev), (r)) : (void)0))
1368 #define amdgpu_asic_need_full_reset(adev) (adev)->asic_funcs->need_full_reset((adev))
1369 #define amdgpu_asic_init_doorbell_index(adev) (adev)->asic_funcs->init_doorbell_index((adev))
1370 #define amdgpu_asic_get_pcie_usage(adev, cnt0, cnt1) ((adev)->asic_funcs->get_pcie_usage((adev), (cnt0), (cnt1)))
1371 #define amdgpu_asic_need_reset_on_init(adev) (adev)->asic_funcs->need_reset_on_init((adev))
1372 #define amdgpu_asic_get_pcie_replay_count(adev) ((adev)->asic_funcs->get_pcie_replay_count((adev)))
1373 #define amdgpu_asic_supports_baco(adev) (adev)->asic_funcs->supports_baco((adev))
1374 #define amdgpu_asic_pre_asic_init(adev) (adev)->asic_funcs->pre_asic_init((adev))
1375 #define amdgpu_asic_update_umd_stable_pstate(adev, enter) \
1376         ((adev)->asic_funcs->update_umd_stable_pstate ? (adev)->asic_funcs->update_umd_stable_pstate((adev), (enter)) : 0)
1377 #define amdgpu_asic_query_video_codecs(adev, e, c) (adev)->asic_funcs->query_video_codecs((adev), (e), (c))
1378
1379 #define amdgpu_inc_vram_lost(adev) atomic_inc(&((adev)->vram_lost_counter))
1380
1381 #define BIT_MASK_UPPER(i) ((i) >= BITS_PER_LONG ? 0 : ~0UL << (i))
1382 #define for_each_inst(i, inst_mask)        \
1383         for (i = ffs(inst_mask); i-- != 0; \
1384              i = ffs(inst_mask & BIT_MASK_UPPER(i + 1)))
1385
1386 /* Common functions */
1387 bool amdgpu_device_has_job_running(struct amdgpu_device *adev);
1388 bool amdgpu_device_should_recover_gpu(struct amdgpu_device *adev);
1389 int amdgpu_device_gpu_recover(struct amdgpu_device *adev,
1390                               struct amdgpu_job *job,
1391                               struct amdgpu_reset_context *reset_context);
1392 void amdgpu_device_pci_config_reset(struct amdgpu_device *adev);
1393 int amdgpu_device_pci_reset(struct amdgpu_device *adev);
1394 bool amdgpu_device_need_post(struct amdgpu_device *adev);
1395 bool amdgpu_device_seamless_boot_supported(struct amdgpu_device *adev);
1396 bool amdgpu_device_should_use_aspm(struct amdgpu_device *adev);
1397
1398 void amdgpu_cs_report_moved_bytes(struct amdgpu_device *adev, u64 num_bytes,
1399                                   u64 num_vis_bytes);
1400 int amdgpu_device_resize_fb_bar(struct amdgpu_device *adev);
1401 void amdgpu_device_program_register_sequence(struct amdgpu_device *adev,
1402                                              const u32 *registers,
1403                                              const u32 array_size);
1404
1405 int amdgpu_device_mode1_reset(struct amdgpu_device *adev);
1406 bool amdgpu_device_supports_atpx(struct drm_device *dev);
1407 bool amdgpu_device_supports_px(struct drm_device *dev);
1408 bool amdgpu_device_supports_boco(struct drm_device *dev);
1409 bool amdgpu_device_supports_smart_shift(struct drm_device *dev);
1410 bool amdgpu_device_supports_baco(struct drm_device *dev);
1411 bool amdgpu_device_is_peer_accessible(struct amdgpu_device *adev,
1412                                       struct amdgpu_device *peer_adev);
1413 int amdgpu_device_baco_enter(struct drm_device *dev);
1414 int amdgpu_device_baco_exit(struct drm_device *dev);
1415
1416 void amdgpu_device_flush_hdp(struct amdgpu_device *adev,
1417                 struct amdgpu_ring *ring);
1418 void amdgpu_device_invalidate_hdp(struct amdgpu_device *adev,
1419                 struct amdgpu_ring *ring);
1420
1421 void amdgpu_device_halt(struct amdgpu_device *adev);
1422 u32 amdgpu_device_pcie_port_rreg(struct amdgpu_device *adev,
1423                                 u32 reg);
1424 void amdgpu_device_pcie_port_wreg(struct amdgpu_device *adev,
1425                                 u32 reg, u32 v);
1426 struct dma_fence *amdgpu_device_switch_gang(struct amdgpu_device *adev,
1427                                             struct dma_fence *gang);
1428 bool amdgpu_device_has_display_hardware(struct amdgpu_device *adev);
1429
1430 /* atpx handler */
1431 #if defined(CONFIG_VGA_SWITCHEROO)
1432 void amdgpu_register_atpx_handler(void);
1433 void amdgpu_unregister_atpx_handler(void);
1434 bool amdgpu_has_atpx_dgpu_power_cntl(void);
1435 bool amdgpu_is_atpx_hybrid(void);
1436 bool amdgpu_atpx_dgpu_req_power_for_displays(void);
1437 bool amdgpu_has_atpx(void);
1438 #else
1439 static inline void amdgpu_register_atpx_handler(void) {}
1440 static inline void amdgpu_unregister_atpx_handler(void) {}
1441 static inline bool amdgpu_has_atpx_dgpu_power_cntl(void) { return false; }
1442 static inline bool amdgpu_is_atpx_hybrid(void) { return false; }
1443 static inline bool amdgpu_atpx_dgpu_req_power_for_displays(void) { return false; }
1444 static inline bool amdgpu_has_atpx(void) { return false; }
1445 #endif
1446
1447 #if defined(CONFIG_VGA_SWITCHEROO) && defined(CONFIG_ACPI)
1448 void *amdgpu_atpx_get_dhandle(void);
1449 #else
1450 static inline void *amdgpu_atpx_get_dhandle(void) { return NULL; }
1451 #endif
1452
1453 /*
1454  * KMS
1455  */
1456 extern const struct drm_ioctl_desc amdgpu_ioctls_kms[];
1457 extern const int amdgpu_max_kms_ioctl;
1458
1459 int amdgpu_driver_load_kms(struct amdgpu_device *adev, unsigned long flags);
1460 void amdgpu_driver_unload_kms(struct drm_device *dev);
1461 void amdgpu_driver_lastclose_kms(struct drm_device *dev);
1462 int amdgpu_driver_open_kms(struct drm_device *dev, struct drm_file *file_priv);
1463 void amdgpu_driver_postclose_kms(struct drm_device *dev,
1464                                  struct drm_file *file_priv);
1465 void amdgpu_driver_release_kms(struct drm_device *dev);
1466
1467 int amdgpu_device_ip_suspend(struct amdgpu_device *adev);
1468 int amdgpu_device_prepare(struct drm_device *dev);
1469 int amdgpu_device_suspend(struct drm_device *dev, bool fbcon);
1470 int amdgpu_device_resume(struct drm_device *dev, bool fbcon);
1471 u32 amdgpu_get_vblank_counter_kms(struct drm_crtc *crtc);
1472 int amdgpu_enable_vblank_kms(struct drm_crtc *crtc);
1473 void amdgpu_disable_vblank_kms(struct drm_crtc *crtc);
1474 int amdgpu_info_ioctl(struct drm_device *dev, void *data,
1475                       struct drm_file *filp);
1476
1477 /*
1478  * functions used by amdgpu_encoder.c
1479  */
1480 struct amdgpu_afmt_acr {
1481         u32 clock;
1482
1483         int n_32khz;
1484         int cts_32khz;
1485
1486         int n_44_1khz;
1487         int cts_44_1khz;
1488
1489         int n_48khz;
1490         int cts_48khz;
1491
1492 };
1493
1494 struct amdgpu_afmt_acr amdgpu_afmt_acr(uint32_t clock);
1495
1496 /* amdgpu_acpi.c */
1497
1498 struct amdgpu_numa_info {
1499         uint64_t size;
1500         int pxm;
1501         int nid;
1502 };
1503
1504 /* ATCS Device/Driver State */
1505 #define AMDGPU_ATCS_PSC_DEV_STATE_D0            0
1506 #define AMDGPU_ATCS_PSC_DEV_STATE_D3_HOT        3
1507 #define AMDGPU_ATCS_PSC_DRV_STATE_OPR           0
1508 #define AMDGPU_ATCS_PSC_DRV_STATE_NOT_OPR       1
1509
1510 #if defined(CONFIG_ACPI)
1511 int amdgpu_acpi_init(struct amdgpu_device *adev);
1512 void amdgpu_acpi_fini(struct amdgpu_device *adev);
1513 bool amdgpu_acpi_is_pcie_performance_request_supported(struct amdgpu_device *adev);
1514 bool amdgpu_acpi_is_power_shift_control_supported(void);
1515 int amdgpu_acpi_pcie_performance_request(struct amdgpu_device *adev,
1516                                                 u8 perf_req, bool advertise);
1517 int amdgpu_acpi_power_shift_control(struct amdgpu_device *adev,
1518                                     u8 dev_state, bool drv_state);
1519 int amdgpu_acpi_smart_shift_update(struct drm_device *dev, enum amdgpu_ss ss_state);
1520 int amdgpu_acpi_pcie_notify_device_ready(struct amdgpu_device *adev);
1521 int amdgpu_acpi_get_tmr_info(struct amdgpu_device *adev, u64 *tmr_offset,
1522                              u64 *tmr_size);
1523 int amdgpu_acpi_get_mem_info(struct amdgpu_device *adev, int xcc_id,
1524                              struct amdgpu_numa_info *numa_info);
1525
1526 void amdgpu_acpi_get_backlight_caps(struct amdgpu_dm_backlight_caps *caps);
1527 bool amdgpu_acpi_should_gpu_reset(struct amdgpu_device *adev);
1528 void amdgpu_acpi_detect(void);
1529 void amdgpu_acpi_release(void);
1530 #else
1531 static inline int amdgpu_acpi_init(struct amdgpu_device *adev) { return 0; }
1532 static inline int amdgpu_acpi_get_tmr_info(struct amdgpu_device *adev,
1533                                            u64 *tmr_offset, u64 *tmr_size)
1534 {
1535         return -EINVAL;
1536 }
1537 static inline int amdgpu_acpi_get_mem_info(struct amdgpu_device *adev,
1538                                            int xcc_id,
1539                                            struct amdgpu_numa_info *numa_info)
1540 {
1541         return -EINVAL;
1542 }
1543 static inline void amdgpu_acpi_fini(struct amdgpu_device *adev) { }
1544 static inline bool amdgpu_acpi_should_gpu_reset(struct amdgpu_device *adev) { return false; }
1545 static inline void amdgpu_acpi_detect(void) { }
1546 static inline void amdgpu_acpi_release(void) { }
1547 static inline bool amdgpu_acpi_is_power_shift_control_supported(void) { return false; }
1548 static inline int amdgpu_acpi_power_shift_control(struct amdgpu_device *adev,
1549                                                   u8 dev_state, bool drv_state) { return 0; }
1550 static inline int amdgpu_acpi_smart_shift_update(struct drm_device *dev,
1551                                                  enum amdgpu_ss ss_state) { return 0; }
1552 #endif
1553
1554 #if defined(CONFIG_ACPI) && defined(CONFIG_SUSPEND)
1555 bool amdgpu_acpi_is_s3_active(struct amdgpu_device *adev);
1556 bool amdgpu_acpi_is_s0ix_active(struct amdgpu_device *adev);
1557 void amdgpu_choose_low_power_state(struct amdgpu_device *adev);
1558 #else
1559 static inline bool amdgpu_acpi_is_s0ix_active(struct amdgpu_device *adev) { return false; }
1560 static inline bool amdgpu_acpi_is_s3_active(struct amdgpu_device *adev) { return false; }
1561 static inline void amdgpu_choose_low_power_state(struct amdgpu_device *adev) { }
1562 #endif
1563
1564 #if defined(CONFIG_DRM_AMD_DC)
1565 int amdgpu_dm_display_resume(struct amdgpu_device *adev );
1566 #else
1567 static inline int amdgpu_dm_display_resume(struct amdgpu_device *adev) { return 0; }
1568 #endif
1569
1570
1571 void amdgpu_register_gpu_instance(struct amdgpu_device *adev);
1572 void amdgpu_unregister_gpu_instance(struct amdgpu_device *adev);
1573
1574 pci_ers_result_t amdgpu_pci_error_detected(struct pci_dev *pdev,
1575                                            pci_channel_state_t state);
1576 pci_ers_result_t amdgpu_pci_mmio_enabled(struct pci_dev *pdev);
1577 pci_ers_result_t amdgpu_pci_slot_reset(struct pci_dev *pdev);
1578 void amdgpu_pci_resume(struct pci_dev *pdev);
1579
1580 bool amdgpu_device_cache_pci_state(struct pci_dev *pdev);
1581 bool amdgpu_device_load_pci_state(struct pci_dev *pdev);
1582
1583 bool amdgpu_device_skip_hw_access(struct amdgpu_device *adev);
1584
1585 int amdgpu_device_set_cg_state(struct amdgpu_device *adev,
1586                                enum amd_clockgating_state state);
1587 int amdgpu_device_set_pg_state(struct amdgpu_device *adev,
1588                                enum amd_powergating_state state);
1589
1590 static inline bool amdgpu_device_has_timeouts_enabled(struct amdgpu_device *adev)
1591 {
1592         return amdgpu_gpu_recovery != 0 &&
1593                 adev->gfx_timeout != MAX_SCHEDULE_TIMEOUT &&
1594                 adev->compute_timeout != MAX_SCHEDULE_TIMEOUT &&
1595                 adev->sdma_timeout != MAX_SCHEDULE_TIMEOUT &&
1596                 adev->video_timeout != MAX_SCHEDULE_TIMEOUT;
1597 }
1598
1599 #include "amdgpu_object.h"
1600
1601 static inline bool amdgpu_is_tmz(struct amdgpu_device *adev)
1602 {
1603        return adev->gmc.tmz_enabled;
1604 }
1605
1606 int amdgpu_in_reset(struct amdgpu_device *adev);
1607
1608 extern const struct attribute_group amdgpu_vram_mgr_attr_group;
1609 extern const struct attribute_group amdgpu_gtt_mgr_attr_group;
1610 extern const struct attribute_group amdgpu_flash_attr_group;
1611
1612 #endif