[PATCH] x86_64: Change assembly to use regular cpuid_count macro
[linux-2.6-microblaze.git] / arch / x86_64 / kernel / setup.c
1 /*
2  *  linux/arch/x86-64/kernel/setup.c
3  *
4  *  Copyright (C) 1995  Linus Torvalds
5  *
6  *  Nov 2001 Dave Jones <davej@suse.de>
7  *  Forked from i386 setup code.
8  */
9
10 /*
11  * This file handles the architecture-dependent parts of initialization
12  */
13
14 #include <linux/errno.h>
15 #include <linux/sched.h>
16 #include <linux/kernel.h>
17 #include <linux/mm.h>
18 #include <linux/stddef.h>
19 #include <linux/unistd.h>
20 #include <linux/ptrace.h>
21 #include <linux/slab.h>
22 #include <linux/user.h>
23 #include <linux/a.out.h>
24 #include <linux/tty.h>
25 #include <linux/ioport.h>
26 #include <linux/delay.h>
27 #include <linux/config.h>
28 #include <linux/init.h>
29 #include <linux/initrd.h>
30 #include <linux/highmem.h>
31 #include <linux/bootmem.h>
32 #include <linux/module.h>
33 #include <asm/processor.h>
34 #include <linux/console.h>
35 #include <linux/seq_file.h>
36 #include <linux/crash_dump.h>
37 #include <linux/root_dev.h>
38 #include <linux/pci.h>
39 #include <linux/acpi.h>
40 #include <linux/kallsyms.h>
41 #include <linux/edd.h>
42 #include <linux/mmzone.h>
43 #include <linux/kexec.h>
44 #include <linux/cpufreq.h>
45 #include <linux/dmi.h>
46 #include <linux/dma-mapping.h>
47 #include <linux/ctype.h>
48
49 #include <asm/mtrr.h>
50 #include <asm/uaccess.h>
51 #include <asm/system.h>
52 #include <asm/io.h>
53 #include <asm/smp.h>
54 #include <asm/msr.h>
55 #include <asm/desc.h>
56 #include <video/edid.h>
57 #include <asm/e820.h>
58 #include <asm/dma.h>
59 #include <asm/mpspec.h>
60 #include <asm/mmu_context.h>
61 #include <asm/bootsetup.h>
62 #include <asm/proto.h>
63 #include <asm/setup.h>
64 #include <asm/mach_apic.h>
65 #include <asm/numa.h>
66 #include <asm/swiotlb.h>
67 #include <asm/sections.h>
68 #include <asm/dmi.h>
69
70 /*
71  * Machine setup..
72  */
73
74 struct cpuinfo_x86 boot_cpu_data __read_mostly;
75
76 unsigned long mmu_cr4_features;
77
78 int acpi_disabled;
79 EXPORT_SYMBOL(acpi_disabled);
80 #ifdef  CONFIG_ACPI
81 extern int __initdata acpi_ht;
82 extern acpi_interrupt_flags     acpi_sci_flags;
83 int __initdata acpi_force = 0;
84 #endif
85
86 int acpi_numa __initdata;
87
88 /* Boot loader ID as an integer, for the benefit of proc_dointvec */
89 int bootloader_type;
90
91 unsigned long saved_video_mode;
92
93 /* 
94  * Early DMI memory
95  */
96 int dmi_alloc_index;
97 char dmi_alloc_data[DMI_MAX_DATA];
98
99 /*
100  * Setup options
101  */
102 struct screen_info screen_info;
103 struct sys_desc_table_struct {
104         unsigned short length;
105         unsigned char table[0];
106 };
107
108 struct edid_info edid_info;
109 struct e820map e820;
110
111 extern int root_mountflags;
112
113 char command_line[COMMAND_LINE_SIZE];
114
115 struct resource standard_io_resources[] = {
116         { .name = "dma1", .start = 0x00, .end = 0x1f,
117                 .flags = IORESOURCE_BUSY | IORESOURCE_IO },
118         { .name = "pic1", .start = 0x20, .end = 0x21,
119                 .flags = IORESOURCE_BUSY | IORESOURCE_IO },
120         { .name = "timer0", .start = 0x40, .end = 0x43,
121                 .flags = IORESOURCE_BUSY | IORESOURCE_IO },
122         { .name = "timer1", .start = 0x50, .end = 0x53,
123                 .flags = IORESOURCE_BUSY | IORESOURCE_IO },
124         { .name = "keyboard", .start = 0x60, .end = 0x6f,
125                 .flags = IORESOURCE_BUSY | IORESOURCE_IO },
126         { .name = "dma page reg", .start = 0x80, .end = 0x8f,
127                 .flags = IORESOURCE_BUSY | IORESOURCE_IO },
128         { .name = "pic2", .start = 0xa0, .end = 0xa1,
129                 .flags = IORESOURCE_BUSY | IORESOURCE_IO },
130         { .name = "dma2", .start = 0xc0, .end = 0xdf,
131                 .flags = IORESOURCE_BUSY | IORESOURCE_IO },
132         { .name = "fpu", .start = 0xf0, .end = 0xff,
133                 .flags = IORESOURCE_BUSY | IORESOURCE_IO }
134 };
135
136 #define STANDARD_IO_RESOURCES \
137         (sizeof standard_io_resources / sizeof standard_io_resources[0])
138
139 #define IORESOURCE_RAM (IORESOURCE_BUSY | IORESOURCE_MEM)
140
141 struct resource data_resource = {
142         .name = "Kernel data",
143         .start = 0,
144         .end = 0,
145         .flags = IORESOURCE_RAM,
146 };
147 struct resource code_resource = {
148         .name = "Kernel code",
149         .start = 0,
150         .end = 0,
151         .flags = IORESOURCE_RAM,
152 };
153
154 #define IORESOURCE_ROM (IORESOURCE_BUSY | IORESOURCE_READONLY | IORESOURCE_MEM)
155
156 static struct resource system_rom_resource = {
157         .name = "System ROM",
158         .start = 0xf0000,
159         .end = 0xfffff,
160         .flags = IORESOURCE_ROM,
161 };
162
163 static struct resource extension_rom_resource = {
164         .name = "Extension ROM",
165         .start = 0xe0000,
166         .end = 0xeffff,
167         .flags = IORESOURCE_ROM,
168 };
169
170 static struct resource adapter_rom_resources[] = {
171         { .name = "Adapter ROM", .start = 0xc8000, .end = 0,
172                 .flags = IORESOURCE_ROM },
173         { .name = "Adapter ROM", .start = 0, .end = 0,
174                 .flags = IORESOURCE_ROM },
175         { .name = "Adapter ROM", .start = 0, .end = 0,
176                 .flags = IORESOURCE_ROM },
177         { .name = "Adapter ROM", .start = 0, .end = 0,
178                 .flags = IORESOURCE_ROM },
179         { .name = "Adapter ROM", .start = 0, .end = 0,
180                 .flags = IORESOURCE_ROM },
181         { .name = "Adapter ROM", .start = 0, .end = 0,
182                 .flags = IORESOURCE_ROM }
183 };
184
185 #define ADAPTER_ROM_RESOURCES \
186         (sizeof adapter_rom_resources / sizeof adapter_rom_resources[0])
187
188 static struct resource video_rom_resource = {
189         .name = "Video ROM",
190         .start = 0xc0000,
191         .end = 0xc7fff,
192         .flags = IORESOURCE_ROM,
193 };
194
195 static struct resource video_ram_resource = {
196         .name = "Video RAM area",
197         .start = 0xa0000,
198         .end = 0xbffff,
199         .flags = IORESOURCE_RAM,
200 };
201
202 #define romsignature(x) (*(unsigned short *)(x) == 0xaa55)
203
204 static int __init romchecksum(unsigned char *rom, unsigned long length)
205 {
206         unsigned char *p, sum = 0;
207
208         for (p = rom; p < rom + length; p++)
209                 sum += *p;
210         return sum == 0;
211 }
212
213 static void __init probe_roms(void)
214 {
215         unsigned long start, length, upper;
216         unsigned char *rom;
217         int           i;
218
219         /* video rom */
220         upper = adapter_rom_resources[0].start;
221         for (start = video_rom_resource.start; start < upper; start += 2048) {
222                 rom = isa_bus_to_virt(start);
223                 if (!romsignature(rom))
224                         continue;
225
226                 video_rom_resource.start = start;
227
228                 /* 0 < length <= 0x7f * 512, historically */
229                 length = rom[2] * 512;
230
231                 /* if checksum okay, trust length byte */
232                 if (length && romchecksum(rom, length))
233                         video_rom_resource.end = start + length - 1;
234
235                 request_resource(&iomem_resource, &video_rom_resource);
236                 break;
237                         }
238
239         start = (video_rom_resource.end + 1 + 2047) & ~2047UL;
240         if (start < upper)
241                 start = upper;
242
243         /* system rom */
244         request_resource(&iomem_resource, &system_rom_resource);
245         upper = system_rom_resource.start;
246
247         /* check for extension rom (ignore length byte!) */
248         rom = isa_bus_to_virt(extension_rom_resource.start);
249         if (romsignature(rom)) {
250                 length = extension_rom_resource.end - extension_rom_resource.start + 1;
251                 if (romchecksum(rom, length)) {
252                         request_resource(&iomem_resource, &extension_rom_resource);
253                         upper = extension_rom_resource.start;
254                 }
255         }
256
257         /* check for adapter roms on 2k boundaries */
258         for (i = 0; i < ADAPTER_ROM_RESOURCES && start < upper; start += 2048) {
259                 rom = isa_bus_to_virt(start);
260                 if (!romsignature(rom))
261                         continue;
262
263                 /* 0 < length <= 0x7f * 512, historically */
264                 length = rom[2] * 512;
265
266                 /* but accept any length that fits if checksum okay */
267                 if (!length || start + length > upper || !romchecksum(rom, length))
268                         continue;
269
270                 adapter_rom_resources[i].start = start;
271                 adapter_rom_resources[i].end = start + length - 1;
272                 request_resource(&iomem_resource, &adapter_rom_resources[i]);
273
274                 start = adapter_rom_resources[i++].end & ~2047UL;
275         }
276 }
277
278 /* Check for full argument with no trailing characters */
279 static int fullarg(char *p, char *arg)
280 {
281         int l = strlen(arg);
282         return !memcmp(p, arg, l) && (p[l] == 0 || isspace(p[l]));
283 }
284
285 static __init void parse_cmdline_early (char ** cmdline_p)
286 {
287         char c = ' ', *to = command_line, *from = COMMAND_LINE;
288         int len = 0;
289         int userdef = 0;
290
291         for (;;) {
292                 if (c != ' ') 
293                         goto next_char; 
294
295 #ifdef  CONFIG_SMP
296                 /*
297                  * If the BIOS enumerates physical processors before logical,
298                  * maxcpus=N at enumeration-time can be used to disable HT.
299                  */
300                 else if (!memcmp(from, "maxcpus=", 8)) {
301                         extern unsigned int maxcpus;
302
303                         maxcpus = simple_strtoul(from + 8, NULL, 0);
304                 }
305 #endif
306 #ifdef CONFIG_ACPI
307                 /* "acpi=off" disables both ACPI table parsing and interpreter init */
308                 if (fullarg(from,"acpi=off"))
309                         disable_acpi();
310
311                 if (fullarg(from, "acpi=force")) { 
312                         /* add later when we do DMI horrors: */
313                         acpi_force = 1;
314                         acpi_disabled = 0;
315                 }
316
317                 /* acpi=ht just means: do ACPI MADT parsing 
318                    at bootup, but don't enable the full ACPI interpreter */
319                 if (fullarg(from, "acpi=ht")) { 
320                         if (!acpi_force)
321                                 disable_acpi();
322                         acpi_ht = 1; 
323                 }
324                 else if (fullarg(from, "pci=noacpi")) 
325                         acpi_disable_pci();
326                 else if (fullarg(from, "acpi=noirq"))
327                         acpi_noirq_set();
328
329                 else if (fullarg(from, "acpi_sci=edge"))
330                         acpi_sci_flags.trigger =  1;
331                 else if (fullarg(from, "acpi_sci=level"))
332                         acpi_sci_flags.trigger = 3;
333                 else if (fullarg(from, "acpi_sci=high"))
334                         acpi_sci_flags.polarity = 1;
335                 else if (fullarg(from, "acpi_sci=low"))
336                         acpi_sci_flags.polarity = 3;
337
338                 /* acpi=strict disables out-of-spec workarounds */
339                 else if (fullarg(from, "acpi=strict")) {
340                         acpi_strict = 1;
341                 }
342 #ifdef CONFIG_X86_IO_APIC
343                 else if (fullarg(from, "acpi_skip_timer_override"))
344                         acpi_skip_timer_override = 1;
345 #endif
346 #endif
347
348                 if (fullarg(from, "disable_timer_pin_1"))
349                         disable_timer_pin_1 = 1;
350                 if (fullarg(from, "enable_timer_pin_1"))
351                         disable_timer_pin_1 = -1;
352
353                 if (fullarg(from, "nolapic") || fullarg(from, "disableapic")) {
354                         clear_bit(X86_FEATURE_APIC, boot_cpu_data.x86_capability);
355                         disable_apic = 1;
356                 }
357
358                 if (fullarg(from, "noapic"))
359                         skip_ioapic_setup = 1;
360
361                 if (fullarg(from,"apic")) {
362                         skip_ioapic_setup = 0;
363                         ioapic_force = 1;
364                 }
365                         
366                 if (!memcmp(from, "mem=", 4))
367                         parse_memopt(from+4, &from); 
368
369                 if (!memcmp(from, "memmap=", 7)) {
370                         /* exactmap option is for used defined memory */
371                         if (!memcmp(from+7, "exactmap", 8)) {
372 #ifdef CONFIG_CRASH_DUMP
373                                 /* If we are doing a crash dump, we
374                                  * still need to know the real mem
375                                  * size before original memory map is
376                                  * reset.
377                                  */
378                                 saved_max_pfn = e820_end_of_ram();
379 #endif
380                                 from += 8+7;
381                                 end_pfn_map = 0;
382                                 e820.nr_map = 0;
383                                 userdef = 1;
384                         }
385                         else {
386                                 parse_memmapopt(from+7, &from);
387                                 userdef = 1;
388                         }
389                 }
390
391 #ifdef CONFIG_NUMA
392                 if (!memcmp(from, "numa=", 5))
393                         numa_setup(from+5); 
394 #endif
395
396                 if (!memcmp(from,"iommu=",6)) { 
397                         iommu_setup(from+6); 
398                 }
399
400                 if (fullarg(from,"oops=panic"))
401                         panic_on_oops = 1;
402
403                 if (!memcmp(from, "noexec=", 7))
404                         nonx_setup(from + 7);
405
406 #ifdef CONFIG_KEXEC
407                 /* crashkernel=size@addr specifies the location to reserve for
408                  * a crash kernel.  By reserving this memory we guarantee
409                  * that linux never set's it up as a DMA target.
410                  * Useful for holding code to do something appropriate
411                  * after a kernel panic.
412                  */
413                 else if (!memcmp(from, "crashkernel=", 12)) {
414                         unsigned long size, base;
415                         size = memparse(from+12, &from);
416                         if (*from == '@') {
417                                 base = memparse(from+1, &from);
418                                 /* FIXME: Do I want a sanity check
419                                  * to validate the memory range?
420                                  */
421                                 crashk_res.start = base;
422                                 crashk_res.end   = base + size - 1;
423                         }
424                 }
425 #endif
426
427 #ifdef CONFIG_PROC_VMCORE
428                 /* elfcorehdr= specifies the location of elf core header
429                  * stored by the crashed kernel. This option will be passed
430                  * by kexec loader to the capture kernel.
431                  */
432                 else if(!memcmp(from, "elfcorehdr=", 11))
433                         elfcorehdr_addr = memparse(from+11, &from);
434 #endif
435
436 #ifdef CONFIG_HOTPLUG_CPU
437                 else if (!memcmp(from, "additional_cpus=", 16))
438                         setup_additional_cpus(from+16);
439 #endif
440
441         next_char:
442                 c = *(from++);
443                 if (!c)
444                         break;
445                 if (COMMAND_LINE_SIZE <= ++len)
446                         break;
447                 *(to++) = c;
448         }
449         if (userdef) {
450                 printk(KERN_INFO "user-defined physical RAM map:\n");
451                 e820_print_map("user");
452         }
453         *to = '\0';
454         *cmdline_p = command_line;
455 }
456
457 #ifndef CONFIG_NUMA
458 static void __init
459 contig_initmem_init(unsigned long start_pfn, unsigned long end_pfn)
460 {
461         unsigned long bootmap_size, bootmap;
462
463         bootmap_size = bootmem_bootmap_pages(end_pfn)<<PAGE_SHIFT;
464         bootmap = find_e820_area(0, end_pfn<<PAGE_SHIFT, bootmap_size);
465         if (bootmap == -1L)
466                 panic("Cannot find bootmem map of size %ld\n",bootmap_size);
467         bootmap_size = init_bootmem(bootmap >> PAGE_SHIFT, end_pfn);
468         e820_bootmem_free(NODE_DATA(0), 0, end_pfn << PAGE_SHIFT);
469         reserve_bootmem(bootmap, bootmap_size);
470
471 #endif
472
473 #if defined(CONFIG_EDD) || defined(CONFIG_EDD_MODULE)
474 struct edd edd;
475 #ifdef CONFIG_EDD_MODULE
476 EXPORT_SYMBOL(edd);
477 #endif
478 /**
479  * copy_edd() - Copy the BIOS EDD information
480  *              from boot_params into a safe place.
481  *
482  */
483 static inline void copy_edd(void)
484 {
485      memcpy(edd.mbr_signature, EDD_MBR_SIGNATURE, sizeof(edd.mbr_signature));
486      memcpy(edd.edd_info, EDD_BUF, sizeof(edd.edd_info));
487      edd.mbr_signature_nr = EDD_MBR_SIG_NR;
488      edd.edd_info_nr = EDD_NR;
489 }
490 #else
491 static inline void copy_edd(void)
492 {
493 }
494 #endif
495
496 #define EBDA_ADDR_POINTER 0x40E
497
498 unsigned __initdata ebda_addr;
499 unsigned __initdata ebda_size;
500
501 static void discover_ebda(void)
502 {
503         /*
504          * there is a real-mode segmented pointer pointing to the 
505          * 4K EBDA area at 0x40E
506          */
507         ebda_addr = *(unsigned short *)EBDA_ADDR_POINTER;
508         ebda_addr <<= 4;
509
510         ebda_size = *(unsigned short *)(unsigned long)ebda_addr;
511
512         /* Round EBDA up to pages */
513         if (ebda_size == 0)
514                 ebda_size = 1;
515         ebda_size <<= 10;
516         ebda_size = round_up(ebda_size + (ebda_addr & ~PAGE_MASK), PAGE_SIZE);
517         if (ebda_size > 64*1024)
518                 ebda_size = 64*1024;
519 }
520
521 void __init setup_arch(char **cmdline_p)
522 {
523         unsigned long kernel_end;
524
525         ROOT_DEV = old_decode_dev(ORIG_ROOT_DEV);
526         screen_info = SCREEN_INFO;
527         edid_info = EDID_INFO;
528         saved_video_mode = SAVED_VIDEO_MODE;
529         bootloader_type = LOADER_TYPE;
530
531 #ifdef CONFIG_BLK_DEV_RAM
532         rd_image_start = RAMDISK_FLAGS & RAMDISK_IMAGE_START_MASK;
533         rd_prompt = ((RAMDISK_FLAGS & RAMDISK_PROMPT_FLAG) != 0);
534         rd_doload = ((RAMDISK_FLAGS & RAMDISK_LOAD_FLAG) != 0);
535 #endif
536         setup_memory_region();
537         copy_edd();
538
539         if (!MOUNT_ROOT_RDONLY)
540                 root_mountflags &= ~MS_RDONLY;
541         init_mm.start_code = (unsigned long) &_text;
542         init_mm.end_code = (unsigned long) &_etext;
543         init_mm.end_data = (unsigned long) &_edata;
544         init_mm.brk = (unsigned long) &_end;
545
546         code_resource.start = virt_to_phys(&_text);
547         code_resource.end = virt_to_phys(&_etext)-1;
548         data_resource.start = virt_to_phys(&_etext);
549         data_resource.end = virt_to_phys(&_edata)-1;
550
551         parse_cmdline_early(cmdline_p);
552
553         early_identify_cpu(&boot_cpu_data);
554
555         /*
556          * partially used pages are not usable - thus
557          * we are rounding upwards:
558          */
559         end_pfn = e820_end_of_ram();
560         num_physpages = end_pfn;                /* for pfn_valid */
561
562         check_efer();
563
564         discover_ebda();
565
566         init_memory_mapping(0, (end_pfn_map << PAGE_SHIFT));
567
568         dmi_scan_machine();
569
570         zap_low_mappings(0);
571
572 #ifdef CONFIG_ACPI
573         /*
574          * Initialize the ACPI boot-time table parser (gets the RSDP and SDT).
575          * Call this early for SRAT node setup.
576          */
577         acpi_boot_table_init();
578 #endif
579
580 #ifdef CONFIG_ACPI_NUMA
581         /*
582          * Parse SRAT to discover nodes.
583          */
584         acpi_numa_init();
585 #endif
586
587 #ifdef CONFIG_NUMA
588         numa_initmem_init(0, end_pfn); 
589 #else
590         contig_initmem_init(0, end_pfn);
591 #endif
592
593         /* Reserve direct mapping */
594         reserve_bootmem_generic(table_start << PAGE_SHIFT, 
595                                 (table_end - table_start) << PAGE_SHIFT);
596
597         /* reserve kernel */
598         kernel_end = round_up(__pa_symbol(&_end),PAGE_SIZE);
599         reserve_bootmem_generic(HIGH_MEMORY, kernel_end - HIGH_MEMORY);
600
601         /*
602          * reserve physical page 0 - it's a special BIOS page on many boxes,
603          * enabling clean reboots, SMP operation, laptop functions.
604          */
605         reserve_bootmem_generic(0, PAGE_SIZE);
606
607         /* reserve ebda region */
608         if (ebda_addr)
609                 reserve_bootmem_generic(ebda_addr, ebda_size);
610
611 #ifdef CONFIG_SMP
612         /*
613          * But first pinch a few for the stack/trampoline stuff
614          * FIXME: Don't need the extra page at 4K, but need to fix
615          * trampoline before removing it. (see the GDT stuff)
616          */
617         reserve_bootmem_generic(PAGE_SIZE, PAGE_SIZE);
618
619         /* Reserve SMP trampoline */
620         reserve_bootmem_generic(SMP_TRAMPOLINE_BASE, PAGE_SIZE);
621 #endif
622
623 #ifdef CONFIG_ACPI_SLEEP
624        /*
625         * Reserve low memory region for sleep support.
626         */
627        acpi_reserve_bootmem();
628 #endif
629 #ifdef CONFIG_X86_LOCAL_APIC
630         /*
631          * Find and reserve possible boot-time SMP configuration:
632          */
633         find_smp_config();
634 #endif
635 #ifdef CONFIG_BLK_DEV_INITRD
636         if (LOADER_TYPE && INITRD_START) {
637                 if (INITRD_START + INITRD_SIZE <= (end_pfn << PAGE_SHIFT)) {
638                         reserve_bootmem_generic(INITRD_START, INITRD_SIZE);
639                         initrd_start =
640                                 INITRD_START ? INITRD_START + PAGE_OFFSET : 0;
641                         initrd_end = initrd_start+INITRD_SIZE;
642                 }
643                 else {
644                         printk(KERN_ERR "initrd extends beyond end of memory "
645                             "(0x%08lx > 0x%08lx)\ndisabling initrd\n",
646                             (unsigned long)(INITRD_START + INITRD_SIZE),
647                             (unsigned long)(end_pfn << PAGE_SHIFT));
648                         initrd_start = 0;
649                 }
650         }
651 #endif
652 #ifdef CONFIG_KEXEC
653         if (crashk_res.start != crashk_res.end) {
654                 reserve_bootmem_generic(crashk_res.start,
655                         crashk_res.end - crashk_res.start + 1);
656         }
657 #endif
658
659         paging_init();
660
661         check_ioapic();
662
663         /*
664          * set this early, so we dont allocate cpu0
665          * if MADT list doesnt list BSP first
666          * mpparse.c/MP_processor_info() allocates logical cpu numbers.
667          */
668         cpu_set(0, cpu_present_map);
669 #ifdef CONFIG_ACPI
670         /*
671          * Read APIC and some other early information from ACPI tables.
672          */
673         acpi_boot_init();
674 #endif
675
676         init_cpu_to_node();
677
678 #ifdef CONFIG_X86_LOCAL_APIC
679         /*
680          * get boot-time SMP configuration:
681          */
682         if (smp_found_config)
683                 get_smp_config();
684         init_apic_mappings();
685 #endif
686
687         /*
688          * Request address space for all standard RAM and ROM resources
689          * and also for regions reported as reserved by the e820.
690          */
691         probe_roms();
692         e820_reserve_resources(); 
693
694         request_resource(&iomem_resource, &video_ram_resource);
695
696         {
697         unsigned i;
698         /* request I/O space for devices used on all i[345]86 PCs */
699         for (i = 0; i < STANDARD_IO_RESOURCES; i++)
700                 request_resource(&ioport_resource, &standard_io_resources[i]);
701         }
702
703         e820_setup_gap();
704
705 #ifdef CONFIG_IOMMU
706         iommu_hole_init();
707 #endif
708
709 #ifdef CONFIG_VT
710 #if defined(CONFIG_VGA_CONSOLE)
711         conswitchp = &vga_con;
712 #elif defined(CONFIG_DUMMY_CONSOLE)
713         conswitchp = &dummy_con;
714 #endif
715 #endif
716 }
717
718 static int __cpuinit get_model_name(struct cpuinfo_x86 *c)
719 {
720         unsigned int *v;
721
722         if (c->extended_cpuid_level < 0x80000004)
723                 return 0;
724
725         v = (unsigned int *) c->x86_model_id;
726         cpuid(0x80000002, &v[0], &v[1], &v[2], &v[3]);
727         cpuid(0x80000003, &v[4], &v[5], &v[6], &v[7]);
728         cpuid(0x80000004, &v[8], &v[9], &v[10], &v[11]);
729         c->x86_model_id[48] = 0;
730         return 1;
731 }
732
733
734 static void __cpuinit display_cacheinfo(struct cpuinfo_x86 *c)
735 {
736         unsigned int n, dummy, eax, ebx, ecx, edx;
737
738         n = c->extended_cpuid_level;
739
740         if (n >= 0x80000005) {
741                 cpuid(0x80000005, &dummy, &ebx, &ecx, &edx);
742                 printk(KERN_INFO "CPU: L1 I Cache: %dK (%d bytes/line), D cache %dK (%d bytes/line)\n",
743                         edx>>24, edx&0xFF, ecx>>24, ecx&0xFF);
744                 c->x86_cache_size=(ecx>>24)+(edx>>24);
745                 /* On K8 L1 TLB is inclusive, so don't count it */
746                 c->x86_tlbsize = 0;
747         }
748
749         if (n >= 0x80000006) {
750                 cpuid(0x80000006, &dummy, &ebx, &ecx, &edx);
751                 ecx = cpuid_ecx(0x80000006);
752                 c->x86_cache_size = ecx >> 16;
753                 c->x86_tlbsize += ((ebx >> 16) & 0xfff) + (ebx & 0xfff);
754
755                 printk(KERN_INFO "CPU: L2 Cache: %dK (%d bytes/line)\n",
756                 c->x86_cache_size, ecx & 0xFF);
757         }
758
759         if (n >= 0x80000007)
760                 cpuid(0x80000007, &dummy, &dummy, &dummy, &c->x86_power); 
761         if (n >= 0x80000008) {
762                 cpuid(0x80000008, &eax, &dummy, &dummy, &dummy); 
763                 c->x86_virt_bits = (eax >> 8) & 0xff;
764                 c->x86_phys_bits = eax & 0xff;
765         }
766 }
767
768 #ifdef CONFIG_NUMA
769 static int nearby_node(int apicid)
770 {
771         int i;
772         for (i = apicid - 1; i >= 0; i--) {
773                 int node = apicid_to_node[i];
774                 if (node != NUMA_NO_NODE && node_online(node))
775                         return node;
776         }
777         for (i = apicid + 1; i < MAX_LOCAL_APIC; i++) {
778                 int node = apicid_to_node[i];
779                 if (node != NUMA_NO_NODE && node_online(node))
780                         return node;
781         }
782         return first_node(node_online_map); /* Shouldn't happen */
783 }
784 #endif
785
786 /*
787  * On a AMD dual core setup the lower bits of the APIC id distingush the cores.
788  * Assumes number of cores is a power of two.
789  */
790 static void __init amd_detect_cmp(struct cpuinfo_x86 *c)
791 {
792 #ifdef CONFIG_SMP
793         int cpu = smp_processor_id();
794         unsigned bits;
795 #ifdef CONFIG_NUMA
796         int node = 0;
797         unsigned apicid = hard_smp_processor_id();
798 #endif
799         unsigned ecx = cpuid_ecx(0x80000008);
800
801         c->x86_max_cores = (ecx & 0xff) + 1;
802
803         /* CPU telling us the core id bits shift? */
804         bits = (ecx >> 12) & 0xF;
805
806         /* Otherwise recompute */
807         if (bits == 0) {
808                 while ((1 << bits) < c->x86_max_cores)
809                         bits++;
810         }
811
812         /* Low order bits define the core id (index of core in socket) */
813         cpu_core_id[cpu] = phys_proc_id[cpu] & ((1 << bits)-1);
814         /* Convert the APIC ID into the socket ID */
815         phys_proc_id[cpu] = phys_pkg_id(bits);
816
817 #ifdef CONFIG_NUMA
818         node = phys_proc_id[cpu];
819         if (apicid_to_node[apicid] != NUMA_NO_NODE)
820                 node = apicid_to_node[apicid];
821         if (!node_online(node)) {
822                 /* Two possibilities here:
823                    - The CPU is missing memory and no node was created.
824                    In that case try picking one from a nearby CPU
825                    - The APIC IDs differ from the HyperTransport node IDs
826                    which the K8 northbridge parsing fills in.
827                    Assume they are all increased by a constant offset,
828                    but in the same order as the HT nodeids.
829                    If that doesn't result in a usable node fall back to the
830                    path for the previous case.  */
831                 int ht_nodeid = apicid - (phys_proc_id[0] << bits);
832                 if (ht_nodeid >= 0 &&
833                     apicid_to_node[ht_nodeid] != NUMA_NO_NODE)
834                         node = apicid_to_node[ht_nodeid];
835                 /* Pick a nearby node */
836                 if (!node_online(node))
837                         node = nearby_node(apicid);
838         }
839         numa_set_node(cpu, node);
840
841         printk(KERN_INFO "CPU %d/%x(%d) -> Node %d -> Core %d\n",
842                         cpu, apicid, c->x86_max_cores, node, cpu_core_id[cpu]);
843 #endif
844 #endif
845 }
846
847 static int __init init_amd(struct cpuinfo_x86 *c)
848 {
849         int r;
850         unsigned level;
851
852 #ifdef CONFIG_SMP
853         unsigned long value;
854
855         /*
856          * Disable TLB flush filter by setting HWCR.FFDIS on K8
857          * bit 6 of msr C001_0015
858          *
859          * Errata 63 for SH-B3 steppings
860          * Errata 122 for all steppings (F+ have it disabled by default)
861          */
862         if (c->x86 == 15) {
863                 rdmsrl(MSR_K8_HWCR, value);
864                 value |= 1 << 6;
865                 wrmsrl(MSR_K8_HWCR, value);
866         }
867 #endif
868
869         /* Bit 31 in normal CPUID used for nonstandard 3DNow ID;
870            3DNow is IDd by bit 31 in extended CPUID (1*32+31) anyway */
871         clear_bit(0*32+31, &c->x86_capability);
872         
873         /* On C+ stepping K8 rep microcode works well for copy/memset */
874         level = cpuid_eax(1);
875         if (c->x86 == 15 && ((level >= 0x0f48 && level < 0x0f50) || level >= 0x0f58))
876                 set_bit(X86_FEATURE_REP_GOOD, &c->x86_capability);
877
878         /* Enable workaround for FXSAVE leak */
879         if (c->x86 >= 6)
880                 set_bit(X86_FEATURE_FXSAVE_LEAK, &c->x86_capability);
881
882         r = get_model_name(c);
883         if (!r) { 
884                 switch (c->x86) { 
885                 case 15:
886                         /* Should distinguish Models here, but this is only
887                            a fallback anyways. */
888                         strcpy(c->x86_model_id, "Hammer");
889                         break; 
890                 } 
891         } 
892         display_cacheinfo(c);
893
894         /* c->x86_power is 8000_0007 edx. Bit 8 is constant TSC */
895         if (c->x86_power & (1<<8))
896                 set_bit(X86_FEATURE_CONSTANT_TSC, &c->x86_capability);
897
898         /* Multi core CPU? */
899         if (c->extended_cpuid_level >= 0x80000008)
900                 amd_detect_cmp(c);
901
902         /* Fix cpuid4 emulation for more */
903         num_cache_leaves = 3;
904
905         return r;
906 }
907
908 static void __cpuinit detect_ht(struct cpuinfo_x86 *c)
909 {
910 #ifdef CONFIG_SMP
911         u32     eax, ebx, ecx, edx;
912         int     index_msb, core_bits;
913         int     cpu = smp_processor_id();
914
915         cpuid(1, &eax, &ebx, &ecx, &edx);
916
917
918         if (!cpu_has(c, X86_FEATURE_HT) || cpu_has(c, X86_FEATURE_CMP_LEGACY))
919                 return;
920
921         smp_num_siblings = (ebx & 0xff0000) >> 16;
922
923         if (smp_num_siblings == 1) {
924                 printk(KERN_INFO  "CPU: Hyper-Threading is disabled\n");
925         } else if (smp_num_siblings > 1 ) {
926
927                 if (smp_num_siblings > NR_CPUS) {
928                         printk(KERN_WARNING "CPU: Unsupported number of the siblings %d", smp_num_siblings);
929                         smp_num_siblings = 1;
930                         return;
931                 }
932
933                 index_msb = get_count_order(smp_num_siblings);
934                 phys_proc_id[cpu] = phys_pkg_id(index_msb);
935
936                 printk(KERN_INFO  "CPU: Physical Processor ID: %d\n",
937                        phys_proc_id[cpu]);
938
939                 smp_num_siblings = smp_num_siblings / c->x86_max_cores;
940
941                 index_msb = get_count_order(smp_num_siblings) ;
942
943                 core_bits = get_count_order(c->x86_max_cores);
944
945                 cpu_core_id[cpu] = phys_pkg_id(index_msb) &
946                                                ((1 << core_bits) - 1);
947
948                 if (c->x86_max_cores > 1)
949                         printk(KERN_INFO  "CPU: Processor Core ID: %d\n",
950                                cpu_core_id[cpu]);
951         }
952 #endif
953 }
954
955 /*
956  * find out the number of processor cores on the die
957  */
958 static int __cpuinit intel_num_cpu_cores(struct cpuinfo_x86 *c)
959 {
960         unsigned int eax, t;
961
962         if (c->cpuid_level < 4)
963                 return 1;
964
965         cpuid_count(4, 0, &eax, &t, &t, &t);
966
967         if (eax & 0x1f)
968                 return ((eax >> 26) + 1);
969         else
970                 return 1;
971 }
972
973 static void srat_detect_node(void)
974 {
975 #ifdef CONFIG_NUMA
976         unsigned node;
977         int cpu = smp_processor_id();
978
979         /* Don't do the funky fallback heuristics the AMD version employs
980            for now. */
981         node = apicid_to_node[hard_smp_processor_id()];
982         if (node == NUMA_NO_NODE)
983                 node = first_node(node_online_map);
984         numa_set_node(cpu, node);
985
986         if (acpi_numa > 0)
987                 printk(KERN_INFO "CPU %d -> Node %d\n", cpu, node);
988 #endif
989 }
990
991 static void __cpuinit init_intel(struct cpuinfo_x86 *c)
992 {
993         /* Cache sizes */
994         unsigned n;
995
996         init_intel_cacheinfo(c);
997         n = c->extended_cpuid_level;
998         if (n >= 0x80000008) {
999                 unsigned eax = cpuid_eax(0x80000008);
1000                 c->x86_virt_bits = (eax >> 8) & 0xff;
1001                 c->x86_phys_bits = eax & 0xff;
1002                 /* CPUID workaround for Intel 0F34 CPU */
1003                 if (c->x86_vendor == X86_VENDOR_INTEL &&
1004                     c->x86 == 0xF && c->x86_model == 0x3 &&
1005                     c->x86_mask == 0x4)
1006                         c->x86_phys_bits = 36;
1007         }
1008
1009         if (c->x86 == 15)
1010                 c->x86_cache_alignment = c->x86_clflush_size * 2;
1011         if ((c->x86 == 0xf && c->x86_model >= 0x03) ||
1012             (c->x86 == 0x6 && c->x86_model >= 0x0e))
1013                 set_bit(X86_FEATURE_CONSTANT_TSC, &c->x86_capability);
1014         set_bit(X86_FEATURE_SYNC_RDTSC, &c->x86_capability);
1015         c->x86_max_cores = intel_num_cpu_cores(c);
1016
1017         srat_detect_node();
1018 }
1019
1020 static void __cpuinit get_cpu_vendor(struct cpuinfo_x86 *c)
1021 {
1022         char *v = c->x86_vendor_id;
1023
1024         if (!strcmp(v, "AuthenticAMD"))
1025                 c->x86_vendor = X86_VENDOR_AMD;
1026         else if (!strcmp(v, "GenuineIntel"))
1027                 c->x86_vendor = X86_VENDOR_INTEL;
1028         else
1029                 c->x86_vendor = X86_VENDOR_UNKNOWN;
1030 }
1031
1032 struct cpu_model_info {
1033         int vendor;
1034         int family;
1035         char *model_names[16];
1036 };
1037
1038 /* Do some early cpuid on the boot CPU to get some parameter that are
1039    needed before check_bugs. Everything advanced is in identify_cpu
1040    below. */
1041 void __cpuinit early_identify_cpu(struct cpuinfo_x86 *c)
1042 {
1043         u32 tfms;
1044
1045         c->loops_per_jiffy = loops_per_jiffy;
1046         c->x86_cache_size = -1;
1047         c->x86_vendor = X86_VENDOR_UNKNOWN;
1048         c->x86_model = c->x86_mask = 0; /* So far unknown... */
1049         c->x86_vendor_id[0] = '\0'; /* Unset */
1050         c->x86_model_id[0] = '\0';  /* Unset */
1051         c->x86_clflush_size = 64;
1052         c->x86_cache_alignment = c->x86_clflush_size;
1053         c->x86_max_cores = 1;
1054         c->extended_cpuid_level = 0;
1055         memset(&c->x86_capability, 0, sizeof c->x86_capability);
1056
1057         /* Get vendor name */
1058         cpuid(0x00000000, (unsigned int *)&c->cpuid_level,
1059               (unsigned int *)&c->x86_vendor_id[0],
1060               (unsigned int *)&c->x86_vendor_id[8],
1061               (unsigned int *)&c->x86_vendor_id[4]);
1062                 
1063         get_cpu_vendor(c);
1064
1065         /* Initialize the standard set of capabilities */
1066         /* Note that the vendor-specific code below might override */
1067
1068         /* Intel-defined flags: level 0x00000001 */
1069         if (c->cpuid_level >= 0x00000001) {
1070                 __u32 misc;
1071                 cpuid(0x00000001, &tfms, &misc, &c->x86_capability[4],
1072                       &c->x86_capability[0]);
1073                 c->x86 = (tfms >> 8) & 0xf;
1074                 c->x86_model = (tfms >> 4) & 0xf;
1075                 c->x86_mask = tfms & 0xf;
1076                 if (c->x86 == 0xf)
1077                         c->x86 += (tfms >> 20) & 0xff;
1078                 if (c->x86 >= 0x6)
1079                         c->x86_model += ((tfms >> 16) & 0xF) << 4;
1080                 if (c->x86_capability[0] & (1<<19)) 
1081                         c->x86_clflush_size = ((misc >> 8) & 0xff) * 8;
1082         } else {
1083                 /* Have CPUID level 0 only - unheard of */
1084                 c->x86 = 4;
1085         }
1086
1087 #ifdef CONFIG_SMP
1088         phys_proc_id[smp_processor_id()] = (cpuid_ebx(1) >> 24) & 0xff;
1089 #endif
1090 }
1091
1092 /*
1093  * This does the hard work of actually picking apart the CPU stuff...
1094  */
1095 void __cpuinit identify_cpu(struct cpuinfo_x86 *c)
1096 {
1097         int i;
1098         u32 xlvl;
1099
1100         early_identify_cpu(c);
1101
1102         /* AMD-defined flags: level 0x80000001 */
1103         xlvl = cpuid_eax(0x80000000);
1104         c->extended_cpuid_level = xlvl;
1105         if ((xlvl & 0xffff0000) == 0x80000000) {
1106                 if (xlvl >= 0x80000001) {
1107                         c->x86_capability[1] = cpuid_edx(0x80000001);
1108                         c->x86_capability[6] = cpuid_ecx(0x80000001);
1109                 }
1110                 if (xlvl >= 0x80000004)
1111                         get_model_name(c); /* Default name */
1112         }
1113
1114         /* Transmeta-defined flags: level 0x80860001 */
1115         xlvl = cpuid_eax(0x80860000);
1116         if ((xlvl & 0xffff0000) == 0x80860000) {
1117                 /* Don't set x86_cpuid_level here for now to not confuse. */
1118                 if (xlvl >= 0x80860001)
1119                         c->x86_capability[2] = cpuid_edx(0x80860001);
1120         }
1121
1122         c->apicid = phys_pkg_id(0);
1123
1124         /*
1125          * Vendor-specific initialization.  In this section we
1126          * canonicalize the feature flags, meaning if there are
1127          * features a certain CPU supports which CPUID doesn't
1128          * tell us, CPUID claiming incorrect flags, or other bugs,
1129          * we handle them here.
1130          *
1131          * At the end of this section, c->x86_capability better
1132          * indicate the features this CPU genuinely supports!
1133          */
1134         switch (c->x86_vendor) {
1135         case X86_VENDOR_AMD:
1136                 init_amd(c);
1137                 break;
1138
1139         case X86_VENDOR_INTEL:
1140                 init_intel(c);
1141                 break;
1142
1143         case X86_VENDOR_UNKNOWN:
1144         default:
1145                 display_cacheinfo(c);
1146                 break;
1147         }
1148
1149         select_idle_routine(c);
1150         detect_ht(c); 
1151
1152         /*
1153          * On SMP, boot_cpu_data holds the common feature set between
1154          * all CPUs; so make sure that we indicate which features are
1155          * common between the CPUs.  The first time this routine gets
1156          * executed, c == &boot_cpu_data.
1157          */
1158         if (c != &boot_cpu_data) {
1159                 /* AND the already accumulated flags with these */
1160                 for (i = 0 ; i < NCAPINTS ; i++)
1161                         boot_cpu_data.x86_capability[i] &= c->x86_capability[i];
1162         }
1163
1164 #ifdef CONFIG_X86_MCE
1165         mcheck_init(c);
1166 #endif
1167         if (c == &boot_cpu_data)
1168                 mtrr_bp_init();
1169         else
1170                 mtrr_ap_init();
1171 #ifdef CONFIG_NUMA
1172         numa_add_cpu(smp_processor_id());
1173 #endif
1174 }
1175  
1176
1177 void __cpuinit print_cpu_info(struct cpuinfo_x86 *c)
1178 {
1179         if (c->x86_model_id[0])
1180                 printk("%s", c->x86_model_id);
1181
1182         if (c->x86_mask || c->cpuid_level >= 0) 
1183                 printk(" stepping %02x\n", c->x86_mask);
1184         else
1185                 printk("\n");
1186 }
1187
1188 /*
1189  *      Get CPU information for use by the procfs.
1190  */
1191
1192 static int show_cpuinfo(struct seq_file *m, void *v)
1193 {
1194         struct cpuinfo_x86 *c = v;
1195
1196         /* 
1197          * These flag bits must match the definitions in <asm/cpufeature.h>.
1198          * NULL means this bit is undefined or reserved; either way it doesn't
1199          * have meaning as far as Linux is concerned.  Note that it's important
1200          * to realize there is a difference between this table and CPUID -- if
1201          * applications want to get the raw CPUID data, they should access
1202          * /dev/cpu/<cpu_nr>/cpuid instead.
1203          */
1204         static char *x86_cap_flags[] = {
1205                 /* Intel-defined */
1206                 "fpu", "vme", "de", "pse", "tsc", "msr", "pae", "mce",
1207                 "cx8", "apic", NULL, "sep", "mtrr", "pge", "mca", "cmov",
1208                 "pat", "pse36", "pn", "clflush", NULL, "dts", "acpi", "mmx",
1209                 "fxsr", "sse", "sse2", "ss", "ht", "tm", "ia64", NULL,
1210
1211                 /* AMD-defined */
1212                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1213                 NULL, NULL, NULL, "syscall", NULL, NULL, NULL, NULL,
1214                 NULL, NULL, NULL, NULL, "nx", NULL, "mmxext", NULL,
1215                 NULL, "fxsr_opt", "rdtscp", NULL, NULL, "lm", "3dnowext", "3dnow",
1216
1217                 /* Transmeta-defined */
1218                 "recovery", "longrun", NULL, "lrti", NULL, NULL, NULL, NULL,
1219                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1220                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1221                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1222
1223                 /* Other (Linux-defined) */
1224                 "cxmmx", NULL, "cyrix_arr", "centaur_mcr", NULL,
1225                 "constant_tsc", NULL, NULL,
1226                 "up", NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1227                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1228                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1229
1230                 /* Intel-defined (#2) */
1231                 "pni", NULL, NULL, "monitor", "ds_cpl", "vmx", "smx", "est",
1232                 "tm2", NULL, "cid", NULL, NULL, "cx16", "xtpr", NULL,
1233                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1234                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1235
1236                 /* VIA/Cyrix/Centaur-defined */
1237                 NULL, NULL, "rng", "rng_en", NULL, NULL, "ace", "ace_en",
1238                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1239                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1240                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1241
1242                 /* AMD-defined (#2) */
1243                 "lahf_lm", "cmp_legacy", "svm", NULL, "cr8_legacy", NULL, NULL, NULL,
1244                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1245                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1246                 NULL, NULL, NULL, NULL, NULL, NULL, NULL, NULL,
1247         };
1248         static char *x86_power_flags[] = { 
1249                 "ts",   /* temperature sensor */
1250                 "fid",  /* frequency id control */
1251                 "vid",  /* voltage id control */
1252                 "ttp",  /* thermal trip */
1253                 "tm",
1254                 "stc",
1255                 NULL,
1256                 /* nothing */   /* constant_tsc - moved to flags */
1257         };
1258
1259
1260 #ifdef CONFIG_SMP
1261         if (!cpu_online(c-cpu_data))
1262                 return 0;
1263 #endif
1264
1265         seq_printf(m,"processor\t: %u\n"
1266                      "vendor_id\t: %s\n"
1267                      "cpu family\t: %d\n"
1268                      "model\t\t: %d\n"
1269                      "model name\t: %s\n",
1270                      (unsigned)(c-cpu_data),
1271                      c->x86_vendor_id[0] ? c->x86_vendor_id : "unknown",
1272                      c->x86,
1273                      (int)c->x86_model,
1274                      c->x86_model_id[0] ? c->x86_model_id : "unknown");
1275         
1276         if (c->x86_mask || c->cpuid_level >= 0)
1277                 seq_printf(m, "stepping\t: %d\n", c->x86_mask);
1278         else
1279                 seq_printf(m, "stepping\t: unknown\n");
1280         
1281         if (cpu_has(c,X86_FEATURE_TSC)) {
1282                 unsigned int freq = cpufreq_quick_get((unsigned)(c-cpu_data));
1283                 if (!freq)
1284                         freq = cpu_khz;
1285                 seq_printf(m, "cpu MHz\t\t: %u.%03u\n",
1286                              freq / 1000, (freq % 1000));
1287         }
1288
1289         /* Cache size */
1290         if (c->x86_cache_size >= 0) 
1291                 seq_printf(m, "cache size\t: %d KB\n", c->x86_cache_size);
1292         
1293 #ifdef CONFIG_SMP
1294         if (smp_num_siblings * c->x86_max_cores > 1) {
1295                 int cpu = c - cpu_data;
1296                 seq_printf(m, "physical id\t: %d\n", phys_proc_id[cpu]);
1297                 seq_printf(m, "siblings\t: %d\n", cpus_weight(cpu_core_map[cpu]));
1298                 seq_printf(m, "core id\t\t: %d\n", cpu_core_id[cpu]);
1299                 seq_printf(m, "cpu cores\t: %d\n", c->booted_cores);
1300         }
1301 #endif  
1302
1303         seq_printf(m,
1304                 "fpu\t\t: yes\n"
1305                 "fpu_exception\t: yes\n"
1306                 "cpuid level\t: %d\n"
1307                 "wp\t\t: yes\n"
1308                 "flags\t\t:",
1309                    c->cpuid_level);
1310
1311         { 
1312                 int i; 
1313                 for ( i = 0 ; i < 32*NCAPINTS ; i++ )
1314                         if (cpu_has(c, i) && x86_cap_flags[i] != NULL)
1315                                 seq_printf(m, " %s", x86_cap_flags[i]);
1316         }
1317                 
1318         seq_printf(m, "\nbogomips\t: %lu.%02lu\n",
1319                    c->loops_per_jiffy/(500000/HZ),
1320                    (c->loops_per_jiffy/(5000/HZ)) % 100);
1321
1322         if (c->x86_tlbsize > 0) 
1323                 seq_printf(m, "TLB size\t: %d 4K pages\n", c->x86_tlbsize);
1324         seq_printf(m, "clflush size\t: %d\n", c->x86_clflush_size);
1325         seq_printf(m, "cache_alignment\t: %d\n", c->x86_cache_alignment);
1326
1327         seq_printf(m, "address sizes\t: %u bits physical, %u bits virtual\n", 
1328                    c->x86_phys_bits, c->x86_virt_bits);
1329
1330         seq_printf(m, "power management:");
1331         {
1332                 unsigned i;
1333                 for (i = 0; i < 32; i++) 
1334                         if (c->x86_power & (1 << i)) {
1335                                 if (i < ARRAY_SIZE(x86_power_flags) &&
1336                                         x86_power_flags[i])
1337                                         seq_printf(m, "%s%s",
1338                                                 x86_power_flags[i][0]?" ":"",
1339                                                 x86_power_flags[i]);
1340                                 else
1341                                         seq_printf(m, " [%d]", i);
1342                         }
1343         }
1344
1345         seq_printf(m, "\n\n");
1346
1347         return 0;
1348 }
1349
1350 static void *c_start(struct seq_file *m, loff_t *pos)
1351 {
1352         return *pos < NR_CPUS ? cpu_data + *pos : NULL;
1353 }
1354
1355 static void *c_next(struct seq_file *m, void *v, loff_t *pos)
1356 {
1357         ++*pos;
1358         return c_start(m, pos);
1359 }
1360
1361 static void c_stop(struct seq_file *m, void *v)
1362 {
1363 }
1364
1365 struct seq_operations cpuinfo_op = {
1366         .start =c_start,
1367         .next = c_next,
1368         .stop = c_stop,
1369         .show = show_cpuinfo,
1370 };
1371
1372 #ifdef CONFIG_INPUT_PCSPKR
1373 #include <linux/platform_device.h>
1374 static __init int add_pcspkr(void)
1375 {
1376         struct platform_device *pd;
1377         int ret;
1378
1379         pd = platform_device_alloc("pcspkr", -1);
1380         if (!pd)
1381                 return -ENOMEM;
1382
1383         ret = platform_device_add(pd);
1384         if (ret)
1385                 platform_device_put(pd);
1386
1387         return ret;
1388 }
1389 device_initcall(add_pcspkr);
1390 #endif