x86/irq/32: Define IRQ_STACK_SIZE
[linux-2.6-microblaze.git] / arch / x86 / include / asm / processor.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 #ifndef _ASM_X86_PROCESSOR_H
3 #define _ASM_X86_PROCESSOR_H
4
5 #include <asm/processor-flags.h>
6
7 /* Forward declaration, a strange C thing */
8 struct task_struct;
9 struct mm_struct;
10 struct vm86;
11
12 #include <asm/math_emu.h>
13 #include <asm/segment.h>
14 #include <asm/types.h>
15 #include <uapi/asm/sigcontext.h>
16 #include <asm/current.h>
17 #include <asm/cpufeatures.h>
18 #include <asm/page.h>
19 #include <asm/pgtable_types.h>
20 #include <asm/percpu.h>
21 #include <asm/msr.h>
22 #include <asm/desc_defs.h>
23 #include <asm/nops.h>
24 #include <asm/special_insns.h>
25 #include <asm/fpu/types.h>
26 #include <asm/unwind_hints.h>
27
28 #include <linux/personality.h>
29 #include <linux/cache.h>
30 #include <linux/threads.h>
31 #include <linux/math64.h>
32 #include <linux/err.h>
33 #include <linux/irqflags.h>
34 #include <linux/mem_encrypt.h>
35
36 /*
37  * We handle most unaligned accesses in hardware.  On the other hand
38  * unaligned DMA can be quite expensive on some Nehalem processors.
39  *
40  * Based on this we disable the IP header alignment in network drivers.
41  */
42 #define NET_IP_ALIGN    0
43
44 #define HBP_NUM 4
45
46 /*
47  * These alignment constraints are for performance in the vSMP case,
48  * but in the task_struct case we must also meet hardware imposed
49  * alignment requirements of the FPU state:
50  */
51 #ifdef CONFIG_X86_VSMP
52 # define ARCH_MIN_TASKALIGN             (1 << INTERNODE_CACHE_SHIFT)
53 # define ARCH_MIN_MMSTRUCT_ALIGN        (1 << INTERNODE_CACHE_SHIFT)
54 #else
55 # define ARCH_MIN_TASKALIGN             __alignof__(union fpregs_state)
56 # define ARCH_MIN_MMSTRUCT_ALIGN        0
57 #endif
58
59 enum tlb_infos {
60         ENTRIES,
61         NR_INFO
62 };
63
64 extern u16 __read_mostly tlb_lli_4k[NR_INFO];
65 extern u16 __read_mostly tlb_lli_2m[NR_INFO];
66 extern u16 __read_mostly tlb_lli_4m[NR_INFO];
67 extern u16 __read_mostly tlb_lld_4k[NR_INFO];
68 extern u16 __read_mostly tlb_lld_2m[NR_INFO];
69 extern u16 __read_mostly tlb_lld_4m[NR_INFO];
70 extern u16 __read_mostly tlb_lld_1g[NR_INFO];
71
72 /*
73  *  CPU type and hardware bug flags. Kept separately for each CPU.
74  *  Members of this structure are referenced in head_32.S, so think twice
75  *  before touching them. [mj]
76  */
77
78 struct cpuinfo_x86 {
79         __u8                    x86;            /* CPU family */
80         __u8                    x86_vendor;     /* CPU vendor */
81         __u8                    x86_model;
82         __u8                    x86_stepping;
83 #ifdef CONFIG_X86_64
84         /* Number of 4K pages in DTLB/ITLB combined(in pages): */
85         int                     x86_tlbsize;
86 #endif
87         __u8                    x86_virt_bits;
88         __u8                    x86_phys_bits;
89         /* CPUID returned core id bits: */
90         __u8                    x86_coreid_bits;
91         __u8                    cu_id;
92         /* Max extended CPUID function supported: */
93         __u32                   extended_cpuid_level;
94         /* Maximum supported CPUID level, -1=no CPUID: */
95         int                     cpuid_level;
96         __u32                   x86_capability[NCAPINTS + NBUGINTS];
97         char                    x86_vendor_id[16];
98         char                    x86_model_id[64];
99         /* in KB - valid for CPUS which support this call: */
100         unsigned int            x86_cache_size;
101         int                     x86_cache_alignment;    /* In bytes */
102         /* Cache QoS architectural values: */
103         int                     x86_cache_max_rmid;     /* max index */
104         int                     x86_cache_occ_scale;    /* scale to bytes */
105         int                     x86_power;
106         unsigned long           loops_per_jiffy;
107         /* cpuid returned max cores value: */
108         u16                      x86_max_cores;
109         u16                     apicid;
110         u16                     initial_apicid;
111         u16                     x86_clflush_size;
112         /* number of cores as seen by the OS: */
113         u16                     booted_cores;
114         /* Physical processor id: */
115         u16                     phys_proc_id;
116         /* Logical processor id: */
117         u16                     logical_proc_id;
118         /* Core id: */
119         u16                     cpu_core_id;
120         /* Index into per_cpu list: */
121         u16                     cpu_index;
122         u32                     microcode;
123         /* Address space bits used by the cache internally */
124         u8                      x86_cache_bits;
125         unsigned                initialized : 1;
126 } __randomize_layout;
127
128 struct cpuid_regs {
129         u32 eax, ebx, ecx, edx;
130 };
131
132 enum cpuid_regs_idx {
133         CPUID_EAX = 0,
134         CPUID_EBX,
135         CPUID_ECX,
136         CPUID_EDX,
137 };
138
139 #define X86_VENDOR_INTEL        0
140 #define X86_VENDOR_CYRIX        1
141 #define X86_VENDOR_AMD          2
142 #define X86_VENDOR_UMC          3
143 #define X86_VENDOR_CENTAUR      5
144 #define X86_VENDOR_TRANSMETA    7
145 #define X86_VENDOR_NSC          8
146 #define X86_VENDOR_HYGON        9
147 #define X86_VENDOR_NUM          10
148
149 #define X86_VENDOR_UNKNOWN      0xff
150
151 /*
152  * capabilities of CPUs
153  */
154 extern struct cpuinfo_x86       boot_cpu_data;
155 extern struct cpuinfo_x86       new_cpu_data;
156
157 extern struct x86_hw_tss        doublefault_tss;
158 extern __u32                    cpu_caps_cleared[NCAPINTS + NBUGINTS];
159 extern __u32                    cpu_caps_set[NCAPINTS + NBUGINTS];
160
161 #ifdef CONFIG_SMP
162 DECLARE_PER_CPU_READ_MOSTLY(struct cpuinfo_x86, cpu_info);
163 #define cpu_data(cpu)           per_cpu(cpu_info, cpu)
164 #else
165 #define cpu_info                boot_cpu_data
166 #define cpu_data(cpu)           boot_cpu_data
167 #endif
168
169 extern const struct seq_operations cpuinfo_op;
170
171 #define cache_line_size()       (boot_cpu_data.x86_cache_alignment)
172
173 extern void cpu_detect(struct cpuinfo_x86 *c);
174
175 static inline unsigned long long l1tf_pfn_limit(void)
176 {
177         return BIT_ULL(boot_cpu_data.x86_cache_bits - 1 - PAGE_SHIFT);
178 }
179
180 extern void early_cpu_init(void);
181 extern void identify_boot_cpu(void);
182 extern void identify_secondary_cpu(struct cpuinfo_x86 *);
183 extern void print_cpu_info(struct cpuinfo_x86 *);
184 void print_cpu_msr(struct cpuinfo_x86 *);
185
186 #ifdef CONFIG_X86_32
187 extern int have_cpuid_p(void);
188 #else
189 static inline int have_cpuid_p(void)
190 {
191         return 1;
192 }
193 #endif
194 static inline void native_cpuid(unsigned int *eax, unsigned int *ebx,
195                                 unsigned int *ecx, unsigned int *edx)
196 {
197         /* ecx is often an input as well as an output. */
198         asm volatile("cpuid"
199             : "=a" (*eax),
200               "=b" (*ebx),
201               "=c" (*ecx),
202               "=d" (*edx)
203             : "0" (*eax), "2" (*ecx)
204             : "memory");
205 }
206
207 #define native_cpuid_reg(reg)                                   \
208 static inline unsigned int native_cpuid_##reg(unsigned int op)  \
209 {                                                               \
210         unsigned int eax = op, ebx, ecx = 0, edx;               \
211                                                                 \
212         native_cpuid(&eax, &ebx, &ecx, &edx);                   \
213                                                                 \
214         return reg;                                             \
215 }
216
217 /*
218  * Native CPUID functions returning a single datum.
219  */
220 native_cpuid_reg(eax)
221 native_cpuid_reg(ebx)
222 native_cpuid_reg(ecx)
223 native_cpuid_reg(edx)
224
225 /*
226  * Friendlier CR3 helpers.
227  */
228 static inline unsigned long read_cr3_pa(void)
229 {
230         return __read_cr3() & CR3_ADDR_MASK;
231 }
232
233 static inline unsigned long native_read_cr3_pa(void)
234 {
235         return __native_read_cr3() & CR3_ADDR_MASK;
236 }
237
238 static inline void load_cr3(pgd_t *pgdir)
239 {
240         write_cr3(__sme_pa(pgdir));
241 }
242
243 /*
244  * Note that while the legacy 'TSS' name comes from 'Task State Segment',
245  * on modern x86 CPUs the TSS also holds information important to 64-bit mode,
246  * unrelated to the task-switch mechanism:
247  */
248 #ifdef CONFIG_X86_32
249 /* This is the TSS defined by the hardware. */
250 struct x86_hw_tss {
251         unsigned short          back_link, __blh;
252         unsigned long           sp0;
253         unsigned short          ss0, __ss0h;
254         unsigned long           sp1;
255
256         /*
257          * We don't use ring 1, so ss1 is a convenient scratch space in
258          * the same cacheline as sp0.  We use ss1 to cache the value in
259          * MSR_IA32_SYSENTER_CS.  When we context switch
260          * MSR_IA32_SYSENTER_CS, we first check if the new value being
261          * written matches ss1, and, if it's not, then we wrmsr the new
262          * value and update ss1.
263          *
264          * The only reason we context switch MSR_IA32_SYSENTER_CS is
265          * that we set it to zero in vm86 tasks to avoid corrupting the
266          * stack if we were to go through the sysenter path from vm86
267          * mode.
268          */
269         unsigned short          ss1;    /* MSR_IA32_SYSENTER_CS */
270
271         unsigned short          __ss1h;
272         unsigned long           sp2;
273         unsigned short          ss2, __ss2h;
274         unsigned long           __cr3;
275         unsigned long           ip;
276         unsigned long           flags;
277         unsigned long           ax;
278         unsigned long           cx;
279         unsigned long           dx;
280         unsigned long           bx;
281         unsigned long           sp;
282         unsigned long           bp;
283         unsigned long           si;
284         unsigned long           di;
285         unsigned short          es, __esh;
286         unsigned short          cs, __csh;
287         unsigned short          ss, __ssh;
288         unsigned short          ds, __dsh;
289         unsigned short          fs, __fsh;
290         unsigned short          gs, __gsh;
291         unsigned short          ldt, __ldth;
292         unsigned short          trace;
293         unsigned short          io_bitmap_base;
294
295 } __attribute__((packed));
296 #else
297 struct x86_hw_tss {
298         u32                     reserved1;
299         u64                     sp0;
300
301         /*
302          * We store cpu_current_top_of_stack in sp1 so it's always accessible.
303          * Linux does not use ring 1, so sp1 is not otherwise needed.
304          */
305         u64                     sp1;
306
307         /*
308          * Since Linux does not use ring 2, the 'sp2' slot is unused by
309          * hardware.  entry_SYSCALL_64 uses it as scratch space to stash
310          * the user RSP value.
311          */
312         u64                     sp2;
313
314         u64                     reserved2;
315         u64                     ist[7];
316         u32                     reserved3;
317         u32                     reserved4;
318         u16                     reserved5;
319         u16                     io_bitmap_base;
320
321 } __attribute__((packed));
322 #endif
323
324 /*
325  * IO-bitmap sizes:
326  */
327 #define IO_BITMAP_BITS                  65536
328 #define IO_BITMAP_BYTES                 (IO_BITMAP_BITS/8)
329 #define IO_BITMAP_LONGS                 (IO_BITMAP_BYTES/sizeof(long))
330 #define IO_BITMAP_OFFSET                (offsetof(struct tss_struct, io_bitmap) - offsetof(struct tss_struct, x86_tss))
331 #define INVALID_IO_BITMAP_OFFSET        0x8000
332
333 struct entry_stack {
334         unsigned long           words[64];
335 };
336
337 struct entry_stack_page {
338         struct entry_stack stack;
339 } __aligned(PAGE_SIZE);
340
341 struct tss_struct {
342         /*
343          * The fixed hardware portion.  This must not cross a page boundary
344          * at risk of violating the SDM's advice and potentially triggering
345          * errata.
346          */
347         struct x86_hw_tss       x86_tss;
348
349         /*
350          * The extra 1 is there because the CPU will access an
351          * additional byte beyond the end of the IO permission
352          * bitmap. The extra byte must be all 1 bits, and must
353          * be within the limit.
354          */
355         unsigned long           io_bitmap[IO_BITMAP_LONGS + 1];
356 } __aligned(PAGE_SIZE);
357
358 DECLARE_PER_CPU_PAGE_ALIGNED(struct tss_struct, cpu_tss_rw);
359
360 /*
361  * sizeof(unsigned long) coming from an extra "long" at the end
362  * of the iobitmap.
363  *
364  * -1? seg base+limit should be pointing to the address of the
365  * last valid byte
366  */
367 #define __KERNEL_TSS_LIMIT      \
368         (IO_BITMAP_OFFSET + IO_BITMAP_BYTES + sizeof(unsigned long) - 1)
369
370 #ifdef CONFIG_X86_32
371 DECLARE_PER_CPU(unsigned long, cpu_current_top_of_stack);
372 #else
373 /* The RO copy can't be accessed with this_cpu_xyz(), so use the RW copy. */
374 #define cpu_current_top_of_stack cpu_tss_rw.x86_tss.sp1
375 #endif
376
377 #ifdef CONFIG_X86_64
378 union irq_stack_union {
379         char irq_stack[IRQ_STACK_SIZE];
380         /*
381          * GCC hardcodes the stack canary as %gs:40.  Since the
382          * irq_stack is the object at %gs:0, we reserve the bottom
383          * 48 bytes of the irq stack for the canary.
384          */
385         struct {
386                 char gs_base[40];
387                 unsigned long stack_canary;
388         };
389 };
390
391 DECLARE_PER_CPU_FIRST(union irq_stack_union, irq_stack_union) __visible;
392 DECLARE_INIT_PER_CPU(irq_stack_union);
393
394 static inline unsigned long cpu_kernelmode_gs_base(int cpu)
395 {
396         return (unsigned long)per_cpu(irq_stack_union.gs_base, cpu);
397 }
398
399 DECLARE_PER_CPU(char *, irq_stack_ptr);
400 DECLARE_PER_CPU(unsigned int, irq_count);
401 extern asmlinkage void ignore_sysret(void);
402
403 #if IS_ENABLED(CONFIG_KVM)
404 /* Save actual FS/GS selectors and bases to current->thread */
405 void save_fsgs_for_kvm(void);
406 #endif
407 #else   /* X86_64 */
408 #ifdef CONFIG_STACKPROTECTOR
409 /*
410  * Make sure stack canary segment base is cached-aligned:
411  *   "For Intel Atom processors, avoid non zero segment base address
412  *    that is not aligned to cache line boundary at all cost."
413  * (Optim Ref Manual Assembly/Compiler Coding Rule 15.)
414  */
415 struct stack_canary {
416         char __pad[20];         /* canary at %gs:20 */
417         unsigned long canary;
418 };
419 DECLARE_PER_CPU_ALIGNED(struct stack_canary, stack_canary);
420 #endif
421 /*
422  * per-CPU IRQ handling stacks
423  */
424 struct irq_stack {
425         u32                     stack[IRQ_STACK_SIZE / sizeof(u32)];
426 } __aligned(IRQ_STACK_SIZE);
427
428 DECLARE_PER_CPU(struct irq_stack *, hardirq_stack);
429 DECLARE_PER_CPU(struct irq_stack *, softirq_stack);
430 #endif  /* X86_64 */
431
432 extern unsigned int fpu_kernel_xstate_size;
433 extern unsigned int fpu_user_xstate_size;
434
435 struct perf_event;
436
437 typedef struct {
438         unsigned long           seg;
439 } mm_segment_t;
440
441 struct thread_struct {
442         /* Cached TLS descriptors: */
443         struct desc_struct      tls_array[GDT_ENTRY_TLS_ENTRIES];
444 #ifdef CONFIG_X86_32
445         unsigned long           sp0;
446 #endif
447         unsigned long           sp;
448 #ifdef CONFIG_X86_32
449         unsigned long           sysenter_cs;
450 #else
451         unsigned short          es;
452         unsigned short          ds;
453         unsigned short          fsindex;
454         unsigned short          gsindex;
455 #endif
456
457 #ifdef CONFIG_X86_64
458         unsigned long           fsbase;
459         unsigned long           gsbase;
460 #else
461         /*
462          * XXX: this could presumably be unsigned short.  Alternatively,
463          * 32-bit kernels could be taught to use fsindex instead.
464          */
465         unsigned long fs;
466         unsigned long gs;
467 #endif
468
469         /* Save middle states of ptrace breakpoints */
470         struct perf_event       *ptrace_bps[HBP_NUM];
471         /* Debug status used for traps, single steps, etc... */
472         unsigned long           debugreg6;
473         /* Keep track of the exact dr7 value set by the user */
474         unsigned long           ptrace_dr7;
475         /* Fault info: */
476         unsigned long           cr2;
477         unsigned long           trap_nr;
478         unsigned long           error_code;
479 #ifdef CONFIG_VM86
480         /* Virtual 86 mode info */
481         struct vm86             *vm86;
482 #endif
483         /* IO permissions: */
484         unsigned long           *io_bitmap_ptr;
485         unsigned long           iopl;
486         /* Max allowed port in the bitmap, in bytes: */
487         unsigned                io_bitmap_max;
488
489         mm_segment_t            addr_limit;
490
491         unsigned int            sig_on_uaccess_err:1;
492         unsigned int            uaccess_err:1;  /* uaccess failed */
493
494         /* Floating point and extended processor state */
495         struct fpu              fpu;
496         /*
497          * WARNING: 'fpu' is dynamically-sized.  It *MUST* be at
498          * the end.
499          */
500 };
501
502 /* Whitelist the FPU state from the task_struct for hardened usercopy. */
503 static inline void arch_thread_struct_whitelist(unsigned long *offset,
504                                                 unsigned long *size)
505 {
506         *offset = offsetof(struct thread_struct, fpu.state);
507         *size = fpu_kernel_xstate_size;
508 }
509
510 /*
511  * Thread-synchronous status.
512  *
513  * This is different from the flags in that nobody else
514  * ever touches our thread-synchronous status, so we don't
515  * have to worry about atomic accesses.
516  */
517 #define TS_COMPAT               0x0002  /* 32bit syscall active (64BIT)*/
518
519 /*
520  * Set IOPL bits in EFLAGS from given mask
521  */
522 static inline void native_set_iopl_mask(unsigned mask)
523 {
524 #ifdef CONFIG_X86_32
525         unsigned int reg;
526
527         asm volatile ("pushfl;"
528                       "popl %0;"
529                       "andl %1, %0;"
530                       "orl %2, %0;"
531                       "pushl %0;"
532                       "popfl"
533                       : "=&r" (reg)
534                       : "i" (~X86_EFLAGS_IOPL), "r" (mask));
535 #endif
536 }
537
538 static inline void
539 native_load_sp0(unsigned long sp0)
540 {
541         this_cpu_write(cpu_tss_rw.x86_tss.sp0, sp0);
542 }
543
544 static inline void native_swapgs(void)
545 {
546 #ifdef CONFIG_X86_64
547         asm volatile("swapgs" ::: "memory");
548 #endif
549 }
550
551 static inline unsigned long current_top_of_stack(void)
552 {
553         /*
554          *  We can't read directly from tss.sp0: sp0 on x86_32 is special in
555          *  and around vm86 mode and sp0 on x86_64 is special because of the
556          *  entry trampoline.
557          */
558         return this_cpu_read_stable(cpu_current_top_of_stack);
559 }
560
561 static inline bool on_thread_stack(void)
562 {
563         return (unsigned long)(current_top_of_stack() -
564                                current_stack_pointer) < THREAD_SIZE;
565 }
566
567 #ifdef CONFIG_PARAVIRT_XXL
568 #include <asm/paravirt.h>
569 #else
570 #define __cpuid                 native_cpuid
571
572 static inline void load_sp0(unsigned long sp0)
573 {
574         native_load_sp0(sp0);
575 }
576
577 #define set_iopl_mask native_set_iopl_mask
578 #endif /* CONFIG_PARAVIRT_XXL */
579
580 /* Free all resources held by a thread. */
581 extern void release_thread(struct task_struct *);
582
583 unsigned long get_wchan(struct task_struct *p);
584
585 /*
586  * Generic CPUID function
587  * clear %ecx since some cpus (Cyrix MII) do not set or clear %ecx
588  * resulting in stale register contents being returned.
589  */
590 static inline void cpuid(unsigned int op,
591                          unsigned int *eax, unsigned int *ebx,
592                          unsigned int *ecx, unsigned int *edx)
593 {
594         *eax = op;
595         *ecx = 0;
596         __cpuid(eax, ebx, ecx, edx);
597 }
598
599 /* Some CPUID calls want 'count' to be placed in ecx */
600 static inline void cpuid_count(unsigned int op, int count,
601                                unsigned int *eax, unsigned int *ebx,
602                                unsigned int *ecx, unsigned int *edx)
603 {
604         *eax = op;
605         *ecx = count;
606         __cpuid(eax, ebx, ecx, edx);
607 }
608
609 /*
610  * CPUID functions returning a single datum
611  */
612 static inline unsigned int cpuid_eax(unsigned int op)
613 {
614         unsigned int eax, ebx, ecx, edx;
615
616         cpuid(op, &eax, &ebx, &ecx, &edx);
617
618         return eax;
619 }
620
621 static inline unsigned int cpuid_ebx(unsigned int op)
622 {
623         unsigned int eax, ebx, ecx, edx;
624
625         cpuid(op, &eax, &ebx, &ecx, &edx);
626
627         return ebx;
628 }
629
630 static inline unsigned int cpuid_ecx(unsigned int op)
631 {
632         unsigned int eax, ebx, ecx, edx;
633
634         cpuid(op, &eax, &ebx, &ecx, &edx);
635
636         return ecx;
637 }
638
639 static inline unsigned int cpuid_edx(unsigned int op)
640 {
641         unsigned int eax, ebx, ecx, edx;
642
643         cpuid(op, &eax, &ebx, &ecx, &edx);
644
645         return edx;
646 }
647
648 /* REP NOP (PAUSE) is a good thing to insert into busy-wait loops. */
649 static __always_inline void rep_nop(void)
650 {
651         asm volatile("rep; nop" ::: "memory");
652 }
653
654 static __always_inline void cpu_relax(void)
655 {
656         rep_nop();
657 }
658
659 /*
660  * This function forces the icache and prefetched instruction stream to
661  * catch up with reality in two very specific cases:
662  *
663  *  a) Text was modified using one virtual address and is about to be executed
664  *     from the same physical page at a different virtual address.
665  *
666  *  b) Text was modified on a different CPU, may subsequently be
667  *     executed on this CPU, and you want to make sure the new version
668  *     gets executed.  This generally means you're calling this in a IPI.
669  *
670  * If you're calling this for a different reason, you're probably doing
671  * it wrong.
672  */
673 static inline void sync_core(void)
674 {
675         /*
676          * There are quite a few ways to do this.  IRET-to-self is nice
677          * because it works on every CPU, at any CPL (so it's compatible
678          * with paravirtualization), and it never exits to a hypervisor.
679          * The only down sides are that it's a bit slow (it seems to be
680          * a bit more than 2x slower than the fastest options) and that
681          * it unmasks NMIs.  The "push %cs" is needed because, in
682          * paravirtual environments, __KERNEL_CS may not be a valid CS
683          * value when we do IRET directly.
684          *
685          * In case NMI unmasking or performance ever becomes a problem,
686          * the next best option appears to be MOV-to-CR2 and an
687          * unconditional jump.  That sequence also works on all CPUs,
688          * but it will fault at CPL3 (i.e. Xen PV).
689          *
690          * CPUID is the conventional way, but it's nasty: it doesn't
691          * exist on some 486-like CPUs, and it usually exits to a
692          * hypervisor.
693          *
694          * Like all of Linux's memory ordering operations, this is a
695          * compiler barrier as well.
696          */
697 #ifdef CONFIG_X86_32
698         asm volatile (
699                 "pushfl\n\t"
700                 "pushl %%cs\n\t"
701                 "pushl $1f\n\t"
702                 "iret\n\t"
703                 "1:"
704                 : ASM_CALL_CONSTRAINT : : "memory");
705 #else
706         unsigned int tmp;
707
708         asm volatile (
709                 UNWIND_HINT_SAVE
710                 "mov %%ss, %0\n\t"
711                 "pushq %q0\n\t"
712                 "pushq %%rsp\n\t"
713                 "addq $8, (%%rsp)\n\t"
714                 "pushfq\n\t"
715                 "mov %%cs, %0\n\t"
716                 "pushq %q0\n\t"
717                 "pushq $1f\n\t"
718                 "iretq\n\t"
719                 UNWIND_HINT_RESTORE
720                 "1:"
721                 : "=&r" (tmp), ASM_CALL_CONSTRAINT : : "cc", "memory");
722 #endif
723 }
724
725 extern void select_idle_routine(const struct cpuinfo_x86 *c);
726 extern void amd_e400_c1e_apic_setup(void);
727
728 extern unsigned long            boot_option_idle_override;
729
730 enum idle_boot_override {IDLE_NO_OVERRIDE=0, IDLE_HALT, IDLE_NOMWAIT,
731                          IDLE_POLL};
732
733 extern void enable_sep_cpu(void);
734 extern int sysenter_setup(void);
735
736
737 /* Defined in head.S */
738 extern struct desc_ptr          early_gdt_descr;
739
740 extern void switch_to_new_gdt(int);
741 extern void load_direct_gdt(int);
742 extern void load_fixmap_gdt(int);
743 extern void load_percpu_segment(int);
744 extern void cpu_init(void);
745
746 static inline unsigned long get_debugctlmsr(void)
747 {
748         unsigned long debugctlmsr = 0;
749
750 #ifndef CONFIG_X86_DEBUGCTLMSR
751         if (boot_cpu_data.x86 < 6)
752                 return 0;
753 #endif
754         rdmsrl(MSR_IA32_DEBUGCTLMSR, debugctlmsr);
755
756         return debugctlmsr;
757 }
758
759 static inline void update_debugctlmsr(unsigned long debugctlmsr)
760 {
761 #ifndef CONFIG_X86_DEBUGCTLMSR
762         if (boot_cpu_data.x86 < 6)
763                 return;
764 #endif
765         wrmsrl(MSR_IA32_DEBUGCTLMSR, debugctlmsr);
766 }
767
768 extern void set_task_blockstep(struct task_struct *task, bool on);
769
770 /* Boot loader type from the setup header: */
771 extern int                      bootloader_type;
772 extern int                      bootloader_version;
773
774 extern char                     ignore_fpu_irq;
775
776 #define HAVE_ARCH_PICK_MMAP_LAYOUT 1
777 #define ARCH_HAS_PREFETCHW
778 #define ARCH_HAS_SPINLOCK_PREFETCH
779
780 #ifdef CONFIG_X86_32
781 # define BASE_PREFETCH          ""
782 # define ARCH_HAS_PREFETCH
783 #else
784 # define BASE_PREFETCH          "prefetcht0 %P1"
785 #endif
786
787 /*
788  * Prefetch instructions for Pentium III (+) and AMD Athlon (+)
789  *
790  * It's not worth to care about 3dnow prefetches for the K6
791  * because they are microcoded there and very slow.
792  */
793 static inline void prefetch(const void *x)
794 {
795         alternative_input(BASE_PREFETCH, "prefetchnta %P1",
796                           X86_FEATURE_XMM,
797                           "m" (*(const char *)x));
798 }
799
800 /*
801  * 3dnow prefetch to get an exclusive cache line.
802  * Useful for spinlocks to avoid one state transition in the
803  * cache coherency protocol:
804  */
805 static inline void prefetchw(const void *x)
806 {
807         alternative_input(BASE_PREFETCH, "prefetchw %P1",
808                           X86_FEATURE_3DNOWPREFETCH,
809                           "m" (*(const char *)x));
810 }
811
812 static inline void spin_lock_prefetch(const void *x)
813 {
814         prefetchw(x);
815 }
816
817 #define TOP_OF_INIT_STACK ((unsigned long)&init_stack + sizeof(init_stack) - \
818                            TOP_OF_KERNEL_STACK_PADDING)
819
820 #define task_top_of_stack(task) ((unsigned long)(task_pt_regs(task) + 1))
821
822 #define task_pt_regs(task) \
823 ({                                                                      \
824         unsigned long __ptr = (unsigned long)task_stack_page(task);     \
825         __ptr += THREAD_SIZE - TOP_OF_KERNEL_STACK_PADDING;             \
826         ((struct pt_regs *)__ptr) - 1;                                  \
827 })
828
829 #ifdef CONFIG_X86_32
830 /*
831  * User space process size: 3GB (default).
832  */
833 #define IA32_PAGE_OFFSET        PAGE_OFFSET
834 #define TASK_SIZE               PAGE_OFFSET
835 #define TASK_SIZE_LOW           TASK_SIZE
836 #define TASK_SIZE_MAX           TASK_SIZE
837 #define DEFAULT_MAP_WINDOW      TASK_SIZE
838 #define STACK_TOP               TASK_SIZE
839 #define STACK_TOP_MAX           STACK_TOP
840
841 #define INIT_THREAD  {                                                    \
842         .sp0                    = TOP_OF_INIT_STACK,                      \
843         .sysenter_cs            = __KERNEL_CS,                            \
844         .io_bitmap_ptr          = NULL,                                   \
845         .addr_limit             = KERNEL_DS,                              \
846 }
847
848 #define KSTK_ESP(task)          (task_pt_regs(task)->sp)
849
850 #else
851 /*
852  * User space process size.  This is the first address outside the user range.
853  * There are a few constraints that determine this:
854  *
855  * On Intel CPUs, if a SYSCALL instruction is at the highest canonical
856  * address, then that syscall will enter the kernel with a
857  * non-canonical return address, and SYSRET will explode dangerously.
858  * We avoid this particular problem by preventing anything executable
859  * from being mapped at the maximum canonical address.
860  *
861  * On AMD CPUs in the Ryzen family, there's a nasty bug in which the
862  * CPUs malfunction if they execute code from the highest canonical page.
863  * They'll speculate right off the end of the canonical space, and
864  * bad things happen.  This is worked around in the same way as the
865  * Intel problem.
866  *
867  * With page table isolation enabled, we map the LDT in ... [stay tuned]
868  */
869 #define TASK_SIZE_MAX   ((1UL << __VIRTUAL_MASK_SHIFT) - PAGE_SIZE)
870
871 #define DEFAULT_MAP_WINDOW      ((1UL << 47) - PAGE_SIZE)
872
873 /* This decides where the kernel will search for a free chunk of vm
874  * space during mmap's.
875  */
876 #define IA32_PAGE_OFFSET        ((current->personality & ADDR_LIMIT_3GB) ? \
877                                         0xc0000000 : 0xFFFFe000)
878
879 #define TASK_SIZE_LOW           (test_thread_flag(TIF_ADDR32) ? \
880                                         IA32_PAGE_OFFSET : DEFAULT_MAP_WINDOW)
881 #define TASK_SIZE               (test_thread_flag(TIF_ADDR32) ? \
882                                         IA32_PAGE_OFFSET : TASK_SIZE_MAX)
883 #define TASK_SIZE_OF(child)     ((test_tsk_thread_flag(child, TIF_ADDR32)) ? \
884                                         IA32_PAGE_OFFSET : TASK_SIZE_MAX)
885
886 #define STACK_TOP               TASK_SIZE_LOW
887 #define STACK_TOP_MAX           TASK_SIZE_MAX
888
889 #define INIT_THREAD  {                                          \
890         .addr_limit             = KERNEL_DS,                    \
891 }
892
893 extern unsigned long KSTK_ESP(struct task_struct *task);
894
895 #endif /* CONFIG_X86_64 */
896
897 extern void start_thread(struct pt_regs *regs, unsigned long new_ip,
898                                                unsigned long new_sp);
899
900 /*
901  * This decides where the kernel will search for a free chunk of vm
902  * space during mmap's.
903  */
904 #define __TASK_UNMAPPED_BASE(task_size) (PAGE_ALIGN(task_size / 3))
905 #define TASK_UNMAPPED_BASE              __TASK_UNMAPPED_BASE(TASK_SIZE_LOW)
906
907 #define KSTK_EIP(task)          (task_pt_regs(task)->ip)
908
909 /* Get/set a process' ability to use the timestamp counter instruction */
910 #define GET_TSC_CTL(adr)        get_tsc_mode((adr))
911 #define SET_TSC_CTL(val)        set_tsc_mode((val))
912
913 extern int get_tsc_mode(unsigned long adr);
914 extern int set_tsc_mode(unsigned int val);
915
916 DECLARE_PER_CPU(u64, msr_misc_features_shadow);
917
918 /* Register/unregister a process' MPX related resource */
919 #define MPX_ENABLE_MANAGEMENT() mpx_enable_management()
920 #define MPX_DISABLE_MANAGEMENT()        mpx_disable_management()
921
922 #ifdef CONFIG_X86_INTEL_MPX
923 extern int mpx_enable_management(void);
924 extern int mpx_disable_management(void);
925 #else
926 static inline int mpx_enable_management(void)
927 {
928         return -EINVAL;
929 }
930 static inline int mpx_disable_management(void)
931 {
932         return -EINVAL;
933 }
934 #endif /* CONFIG_X86_INTEL_MPX */
935
936 #ifdef CONFIG_CPU_SUP_AMD
937 extern u16 amd_get_nb_id(int cpu);
938 extern u32 amd_get_nodes_per_socket(void);
939 #else
940 static inline u16 amd_get_nb_id(int cpu)                { return 0; }
941 static inline u32 amd_get_nodes_per_socket(void)        { return 0; }
942 #endif
943
944 static inline uint32_t hypervisor_cpuid_base(const char *sig, uint32_t leaves)
945 {
946         uint32_t base, eax, signature[3];
947
948         for (base = 0x40000000; base < 0x40010000; base += 0x100) {
949                 cpuid(base, &eax, &signature[0], &signature[1], &signature[2]);
950
951                 if (!memcmp(sig, signature, 12) &&
952                     (leaves == 0 || ((eax - base) >= leaves)))
953                         return base;
954         }
955
956         return 0;
957 }
958
959 extern unsigned long arch_align_stack(unsigned long sp);
960 void free_init_pages(const char *what, unsigned long begin, unsigned long end);
961 extern void free_kernel_image_pages(void *begin, void *end);
962
963 void default_idle(void);
964 #ifdef  CONFIG_XEN
965 bool xen_set_default_idle(void);
966 #else
967 #define xen_set_default_idle 0
968 #endif
969
970 void stop_this_cpu(void *dummy);
971 void df_debug(struct pt_regs *regs, long error_code);
972 void microcode_check(void);
973
974 enum l1tf_mitigations {
975         L1TF_MITIGATION_OFF,
976         L1TF_MITIGATION_FLUSH_NOWARN,
977         L1TF_MITIGATION_FLUSH,
978         L1TF_MITIGATION_FLUSH_NOSMT,
979         L1TF_MITIGATION_FULL,
980         L1TF_MITIGATION_FULL_FORCE
981 };
982
983 extern enum l1tf_mitigations l1tf_mitigation;
984
985 #endif /* _ASM_X86_PROCESSOR_H */