Merge tag 'dt-5.15' of git://git.kernel.org/pub/scm/linux/kernel/git/soc/soc
[linux-2.6-microblaze.git] / arch / x86 / include / asm / pci_x86.h
1 /* SPDX-License-Identifier: GPL-2.0 */
2 /*
3  *      Low-Level PCI Access for i386 machines.
4  *
5  *      (c) 1999 Martin Mares <mj@ucw.cz>
6  */
7
8 #include <linux/ioport.h>
9
10 #undef DEBUG
11
12 #ifdef DEBUG
13 #define DBG(fmt, ...) printk(fmt, ##__VA_ARGS__)
14 #else
15 #define DBG(fmt, ...)                           \
16 do {                                            \
17         if (0)                                  \
18                 printk(fmt, ##__VA_ARGS__);     \
19 } while (0)
20 #endif
21
22 #define PCI_PROBE_BIOS          0x0001
23 #define PCI_PROBE_CONF1         0x0002
24 #define PCI_PROBE_CONF2         0x0004
25 #define PCI_PROBE_MMCONF        0x0008
26 #define PCI_PROBE_MASK          0x000f
27 #define PCI_PROBE_NOEARLY       0x0010
28
29 #define PCI_NO_CHECKS           0x0400
30 #define PCI_USE_PIRQ_MASK       0x0800
31 #define PCI_ASSIGN_ROMS         0x1000
32 #define PCI_BIOS_IRQ_SCAN       0x2000
33 #define PCI_ASSIGN_ALL_BUSSES   0x4000
34 #define PCI_CAN_SKIP_ISA_ALIGN  0x8000
35 #define PCI_USE__CRS            0x10000
36 #define PCI_CHECK_ENABLE_AMD_MMCONF     0x20000
37 #define PCI_HAS_IO_ECS          0x40000
38 #define PCI_NOASSIGN_ROMS       0x80000
39 #define PCI_ROOT_NO_CRS         0x100000
40 #define PCI_NOASSIGN_BARS       0x200000
41 #define PCI_BIG_ROOT_WINDOW     0x400000
42
43 extern unsigned int pci_probe;
44 extern unsigned long pirq_table_addr;
45
46 enum pci_bf_sort_state {
47         pci_bf_sort_default,
48         pci_force_nobf,
49         pci_force_bf,
50         pci_dmi_bf,
51 };
52
53 /* pci-i386.c */
54
55 void pcibios_resource_survey(void);
56 void pcibios_set_cache_line_size(void);
57
58 /* pci-pc.c */
59
60 extern int pcibios_last_bus;
61 extern struct pci_ops pci_root_ops;
62
63 void pcibios_scan_specific_bus(int busn);
64
65 /* pci-irq.c */
66
67 struct irq_info {
68         u8 bus, devfn;                  /* Bus, device and function */
69         struct {
70                 u8 link;                /* IRQ line ID, chipset dependent,
71                                            0 = not routed */
72                 u16 bitmap;             /* Available IRQs */
73         } __attribute__((packed)) irq[4];
74         u8 slot;                        /* Slot number, 0=onboard */
75         u8 rfu;
76 } __attribute__((packed));
77
78 struct irq_routing_table {
79         u32 signature;                  /* PIRQ_SIGNATURE should be here */
80         u16 version;                    /* PIRQ_VERSION */
81         u16 size;                       /* Table size in bytes */
82         u8 rtr_bus, rtr_devfn;          /* Where the interrupt router lies */
83         u16 exclusive_irqs;             /* IRQs devoted exclusively to
84                                            PCI usage */
85         u16 rtr_vendor, rtr_device;     /* Vendor and device ID of
86                                            interrupt router */
87         u32 miniport_data;              /* Crap */
88         u8 rfu[11];
89         u8 checksum;                    /* Modulo 256 checksum must give 0 */
90         struct irq_info slots[0];
91 } __attribute__((packed));
92
93 extern unsigned int pcibios_irq_mask;
94
95 extern raw_spinlock_t pci_config_lock;
96
97 extern int (*pcibios_enable_irq)(struct pci_dev *dev);
98 extern void (*pcibios_disable_irq)(struct pci_dev *dev);
99
100 extern bool mp_should_keep_irq(struct device *dev);
101
102 struct pci_raw_ops {
103         int (*read)(unsigned int domain, unsigned int bus, unsigned int devfn,
104                                                 int reg, int len, u32 *val);
105         int (*write)(unsigned int domain, unsigned int bus, unsigned int devfn,
106                                                 int reg, int len, u32 val);
107 };
108
109 extern const struct pci_raw_ops *raw_pci_ops;
110 extern const struct pci_raw_ops *raw_pci_ext_ops;
111
112 extern const struct pci_raw_ops pci_mmcfg;
113 extern const struct pci_raw_ops pci_direct_conf1;
114 extern bool port_cf9_safe;
115
116 /* arch_initcall level */
117 #ifdef CONFIG_PCI_DIRECT
118 extern int pci_direct_probe(void);
119 extern void pci_direct_init(int type);
120 #else
121 static inline int pci_direct_probe(void) { return -1; }
122 static inline  void pci_direct_init(int type) { }
123 #endif
124
125 #ifdef CONFIG_PCI_BIOS
126 extern void pci_pcbios_init(void);
127 #else
128 static inline void pci_pcbios_init(void) { }
129 #endif
130
131 extern void __init dmi_check_pciprobe(void);
132 extern void __init dmi_check_skip_isa_align(void);
133
134 /* some common used subsys_initcalls */
135 #ifdef CONFIG_PCI
136 extern int __init pci_acpi_init(void);
137 #else
138 static inline int  __init pci_acpi_init(void)
139 {
140         return -EINVAL;
141 }
142 #endif
143 extern void __init pcibios_irq_init(void);
144 extern int __init pcibios_init(void);
145 extern int pci_legacy_init(void);
146 extern void pcibios_fixup_irqs(void);
147
148 /* pci-mmconfig.c */
149
150 /* "PCI MMCONFIG %04x [bus %02x-%02x]" */
151 #define PCI_MMCFG_RESOURCE_NAME_LEN (22 + 4 + 2 + 2)
152
153 struct pci_mmcfg_region {
154         struct list_head list;
155         struct resource res;
156         u64 address;
157         char __iomem *virt;
158         u16 segment;
159         u8 start_bus;
160         u8 end_bus;
161         char name[PCI_MMCFG_RESOURCE_NAME_LEN];
162 };
163
164 extern int __init pci_mmcfg_arch_init(void);
165 extern void __init pci_mmcfg_arch_free(void);
166 extern int pci_mmcfg_arch_map(struct pci_mmcfg_region *cfg);
167 extern void pci_mmcfg_arch_unmap(struct pci_mmcfg_region *cfg);
168 extern int pci_mmconfig_insert(struct device *dev, u16 seg, u8 start, u8 end,
169                                phys_addr_t addr);
170 extern int pci_mmconfig_delete(u16 seg, u8 start, u8 end);
171 extern struct pci_mmcfg_region *pci_mmconfig_lookup(int segment, int bus);
172 extern struct pci_mmcfg_region *__init pci_mmconfig_add(int segment, int start,
173                                                         int end, u64 addr);
174
175 extern struct list_head pci_mmcfg_list;
176
177 #define PCI_MMCFG_BUS_OFFSET(bus)      ((bus) << 20)
178
179 /*
180  * On AMD Fam10h CPUs, all PCI MMIO configuration space accesses must use
181  * %eax.  No other source or target registers may be used.  The following
182  * mmio_config_* accessors enforce this.  See "BIOS and Kernel Developer's
183  * Guide (BKDG) For AMD Family 10h Processors", rev. 3.48, sec 2.11.1,
184  * "MMIO Configuration Coding Requirements".
185  */
186 static inline unsigned char mmio_config_readb(void __iomem *pos)
187 {
188         u8 val;
189         asm volatile("movb (%1),%%al" : "=a" (val) : "r" (pos));
190         return val;
191 }
192
193 static inline unsigned short mmio_config_readw(void __iomem *pos)
194 {
195         u16 val;
196         asm volatile("movw (%1),%%ax" : "=a" (val) : "r" (pos));
197         return val;
198 }
199
200 static inline unsigned int mmio_config_readl(void __iomem *pos)
201 {
202         u32 val;
203         asm volatile("movl (%1),%%eax" : "=a" (val) : "r" (pos));
204         return val;
205 }
206
207 static inline void mmio_config_writeb(void __iomem *pos, u8 val)
208 {
209         asm volatile("movb %%al,(%1)" : : "a" (val), "r" (pos) : "memory");
210 }
211
212 static inline void mmio_config_writew(void __iomem *pos, u16 val)
213 {
214         asm volatile("movw %%ax,(%1)" : : "a" (val), "r" (pos) : "memory");
215 }
216
217 static inline void mmio_config_writel(void __iomem *pos, u32 val)
218 {
219         asm volatile("movl %%eax,(%1)" : : "a" (val), "r" (pos) : "memory");
220 }
221
222 #ifdef CONFIG_PCI
223 # ifdef CONFIG_ACPI
224 #  define x86_default_pci_init          pci_acpi_init
225 # else
226 #  define x86_default_pci_init          pci_legacy_init
227 # endif
228 # define x86_default_pci_init_irq       pcibios_irq_init
229 # define x86_default_pci_fixup_irqs     pcibios_fixup_irqs
230 #else
231 # define x86_default_pci_init           NULL
232 # define x86_default_pci_init_irq       NULL
233 # define x86_default_pci_fixup_irqs     NULL
234 #endif