Merge tag '5.11-rc-smb3-part2' of git://git.samba.org/sfrench/cifs-2.6
[linux-2.6-microblaze.git] / arch / powerpc / platforms / Kconfig
1 # SPDX-License-Identifier: GPL-2.0
2 menu "Platform support"
3
4 source "arch/powerpc/platforms/powernv/Kconfig"
5 source "arch/powerpc/platforms/pseries/Kconfig"
6 source "arch/powerpc/platforms/chrp/Kconfig"
7 source "arch/powerpc/platforms/512x/Kconfig"
8 source "arch/powerpc/platforms/52xx/Kconfig"
9 source "arch/powerpc/platforms/powermac/Kconfig"
10 source "arch/powerpc/platforms/maple/Kconfig"
11 source "arch/powerpc/platforms/pasemi/Kconfig"
12 source "arch/powerpc/platforms/ps3/Kconfig"
13 source "arch/powerpc/platforms/cell/Kconfig"
14 source "arch/powerpc/platforms/8xx/Kconfig"
15 source "arch/powerpc/platforms/82xx/Kconfig"
16 source "arch/powerpc/platforms/83xx/Kconfig"
17 source "arch/powerpc/platforms/85xx/Kconfig"
18 source "arch/powerpc/platforms/86xx/Kconfig"
19 source "arch/powerpc/platforms/embedded6xx/Kconfig"
20 source "arch/powerpc/platforms/44x/Kconfig"
21 source "arch/powerpc/platforms/40x/Kconfig"
22 source "arch/powerpc/platforms/amigaone/Kconfig"
23
24 config KVM_GUEST
25         bool "KVM Guest support"
26         select EPAPR_PARAVIRT
27         help
28           This option enables various optimizations for running under the KVM
29           hypervisor. Overhead for the kernel when not running inside KVM should
30           be minimal.
31
32           In case of doubt, say Y
33
34 config EPAPR_PARAVIRT
35         bool "ePAPR para-virtualization support"
36         help
37           Enables ePAPR para-virtualization support for guests.
38
39           In case of doubt, say Y
40
41 config PPC_NATIVE
42         bool
43         depends on PPC_BOOK3S_32 || PPC64
44         help
45           Support for running natively on the hardware, i.e. without
46           a hypervisor. This option is not user-selectable but should
47           be selected by all platforms that need it.
48
49 config PPC_OF_BOOT_TRAMPOLINE
50         bool "Support booting from Open Firmware or yaboot"
51         depends on PPC_BOOK3S_32 || PPC64
52         default y
53         help
54           Support from booting from Open Firmware or yaboot using an
55           Open Firmware client interface. This enables the kernel to
56           communicate with open firmware to retrieve system information
57           such as the device tree.
58
59           In case of doubt, say Y
60
61 config PPC_DT_CPU_FTRS
62         bool "Device-tree based CPU feature discovery & setup"
63         depends on PPC_BOOK3S_64
64         default y
65         help
66           This enables code to use a new device tree binding for describing CPU
67           compatibility and features. Saying Y here will attempt to use the new
68           binding if the firmware provides it. Currently only the skiboot
69           firmware provides this binding.
70           If you're not sure say Y.
71
72 config UDBG_RTAS_CONSOLE
73         bool "RTAS based debug console"
74         depends on PPC_RTAS
75
76 config PPC_SMP_MUXED_IPI
77         bool
78         help
79           Select this option if your platform supports SMP and your
80           interrupt controller provides less than 4 interrupts to each
81           cpu.  This will enable the generic code to multiplex the 4
82           messages on to one ipi.
83
84 config IPIC
85         bool
86
87 config MPIC
88         bool
89
90 config MPIC_TIMER
91         bool "MPIC Global Timer"
92         depends on MPIC && FSL_SOC
93         help
94           The MPIC global timer is a hardware timer inside the
95           Freescale PIC complying with OpenPIC standard. When the
96           specified interval times out, the hardware timer generates
97           an interrupt. The driver currently is only tested on fsl
98           chip, but it can potentially support other global timers
99           complying with the OpenPIC standard.
100
101 config FSL_MPIC_TIMER_WAKEUP
102         tristate "Freescale MPIC global timer wakeup driver"
103         depends on FSL_SOC &&  MPIC_TIMER && PM
104         help
105           The driver provides a way to wake up the system by MPIC
106           timer.
107           e.g. "echo 5 > /sys/devices/system/mpic/timer_wakeup"
108
109 config PPC_EPAPR_HV_PIC
110         bool
111         select EPAPR_PARAVIRT
112
113 config MPIC_WEIRD
114         bool
115
116 config MPIC_MSGR
117         bool "MPIC message register support"
118         depends on MPIC
119         help
120           Enables support for the MPIC message registers.  These
121           registers are used for inter-processor communication.
122
123 config PPC_I8259
124         bool
125
126 config U3_DART
127         bool
128         depends on PPC64
129
130 config PPC_RTAS
131         bool
132
133 config RTAS_ERROR_LOGGING
134         bool
135         depends on PPC_RTAS
136
137 config PPC_RTAS_DAEMON
138         bool
139         depends on PPC_RTAS
140
141 config RTAS_PROC
142         bool "Proc interface to RTAS"
143         depends on PPC_RTAS && PROC_FS
144         default y
145
146 config RTAS_FLASH
147         tristate "Firmware flash interface"
148         depends on PPC64 && RTAS_PROC
149
150 config MMIO_NVRAM
151         bool
152
153 config MPIC_U3_HT_IRQS
154         bool
155
156 config MPIC_BROKEN_REGREAD
157         bool
158         depends on MPIC
159         help
160           This option enables a MPIC driver workaround for some chips
161           that have a bug that causes some interrupt source information
162           to not read back properly. It is safe to use on other chips as
163           well, but enabling it uses about 8KB of memory to keep copies
164           of the register contents in software.
165
166 config EEH
167         bool
168         depends on (PPC_POWERNV || PPC_PSERIES) && PCI
169         default y
170
171 config PPC_MPC106
172         bool
173
174 config PPC_970_NAP
175         bool
176
177 config PPC_P7_NAP
178         bool
179
180 config PPC_BOOK3S_IDLE
181         def_bool y
182         depends on (PPC_970_NAP || PPC_P7_NAP)
183
184 config PPC_INDIRECT_PIO
185         bool
186         select GENERIC_IOMAP
187
188 config PPC_INDIRECT_MMIO
189         bool
190
191 config PPC_IO_WORKAROUNDS
192         bool
193
194 source "drivers/cpufreq/Kconfig"
195
196 menu "CPUIdle driver"
197
198 source "drivers/cpuidle/Kconfig"
199
200 endmenu
201
202 config TAU
203         bool "On-chip CPU temperature sensor support"
204         depends on PPC_BOOK3S_32
205         help
206           G3 and G4 processors have an on-chip temperature sensor called the
207           'Thermal Assist Unit (TAU)', which, in theory, can measure the on-die
208           temperature within 2-4 degrees Celsius. This option shows the current
209           on-die temperature in /proc/cpuinfo if the cpu supports it.
210
211           Unfortunately, this sensor is very inaccurate when uncalibrated, so
212           don't assume the cpu temp is actually what /proc/cpuinfo says it is.
213
214 config TAU_INT
215         bool "Interrupt driven TAU driver (EXPERIMENTAL)"
216         depends on TAU
217         help
218           The TAU supports an interrupt driven mode which causes an interrupt
219           whenever the temperature goes out of range. This is the fastest way
220           to get notified the temp has exceeded a range. With this option off,
221           a timer is used to re-check the temperature periodically.
222
223           If in doubt, say N here.
224
225 config TAU_AVERAGE
226         bool "Average high and low temp"
227         depends on TAU
228         help
229           The TAU hardware can compare the temperature to an upper and lower
230           bound.  The default behavior is to show both the upper and lower
231           bound in /proc/cpuinfo. If the range is large, the temperature is
232           either changing a lot, or the TAU hardware is broken (likely on some
233           G4's). If the range is small (around 4 degrees), the temperature is
234           relatively stable.  If you say Y here, a single temperature value,
235           halfway between the upper and lower bounds, will be reported in
236           /proc/cpuinfo.
237
238           If in doubt, say N here.
239
240 config QE_GPIO
241         bool "QE GPIO support"
242         depends on QUICC_ENGINE
243         select GPIOLIB
244         help
245           Say Y here if you're going to use hardware that connects to the
246           QE GPIOs.
247
248 config CPM2
249         bool "Enable support for the CPM2 (Communications Processor Module)"
250         depends on (FSL_SOC_BOOKE && PPC32) || 8260
251         select CPM
252         select HAVE_PCI
253         select GPIOLIB
254         help
255           The CPM2 (Communications Processor Module) is a coprocessor on
256           embedded CPUs made by Freescale.  Selecting this option means that
257           you wish to build a kernel for a machine with a CPM2 coprocessor
258           on it (826x, 827x, 8560).
259
260 config FSL_ULI1575
261         bool
262         select GENERIC_ISA_DMA
263         help
264           Supports for the ULI1575 PCIe south bridge that exists on some
265           Freescale reference boards. The boards all use the ULI in pretty
266           much the same way.
267
268 config CPM
269         bool
270         select GENERIC_ALLOCATOR
271
272 config OF_RTC
273         bool
274         help
275           Uses information from the OF or flattened device tree to instantiate
276           platform devices for direct mapped RTC chips like the DS1742 or DS1743.
277
278 config GEN_RTC
279         bool "Use the platform RTC operations from user space"
280         select RTC_CLASS
281         select RTC_DRV_GENERIC
282         help
283           This option provides backwards compatibility with the old gen_rtc.ko
284           module that was traditionally used for old PowerPC machines.
285           Platforms should migrate to enabling the RTC_DRV_GENERIC by hand
286           replacing their get_rtc_time/set_rtc_time callbacks with
287           a proper RTC device driver.
288
289 config MCU_MPC8349EMITX
290         bool "MPC8349E-mITX MCU driver"
291         depends on I2C=y && PPC_83xx
292         select GPIOLIB
293         help
294           Say Y here to enable soft power-off functionality on the Freescale
295           boards with the MPC8349E-mITX-compatible MCU chips. This driver will
296           also register MCU GPIOs with the generic GPIO API, so you'll able
297           to use MCU pins as GPIOs.
298
299 endmenu