1 // SPDX-License-Identifier: (GPL-2.0+ OR BSD-3-Clause)
3 * Copyright (C) STMicroelectronics 2017 - All Rights Reserved
4 * Author: Ludovic Barre <ludovic.barre@st.com> for STMicroelectronics.
6 #include <dt-bindings/pinctrl/stm32-pinfunc.h>
9 adc1_in6_pins_a: adc1-in6-0 {
11 pinmux = <STM32_PINMUX('F', 12, ANALOG)>;
15 adc12_ain_pins_a: adc12-ain-0 {
17 pinmux = <STM32_PINMUX('C', 3, ANALOG)>, /* ADC1 in13 */
18 <STM32_PINMUX('F', 12, ANALOG)>, /* ADC1 in6 */
19 <STM32_PINMUX('F', 13, ANALOG)>, /* ADC2 in2 */
20 <STM32_PINMUX('F', 14, ANALOG)>; /* ADC2 in6 */
24 adc12_ain_pins_b: adc12-ain-1 {
26 pinmux = <STM32_PINMUX('F', 12, ANALOG)>, /* ADC1 in6 */
27 <STM32_PINMUX('F', 13, ANALOG)>; /* ADC2 in2 */
31 adc12_usb_cc_pins_a: adc12-usb-cc-pins-0 {
33 pinmux = <STM32_PINMUX('A', 4, ANALOG)>, /* ADC12 in18 */
34 <STM32_PINMUX('A', 5, ANALOG)>; /* ADC12 in19 */
40 pinmux = <STM32_PINMUX('A', 15, AF4)>;
47 cec_sleep_pins_a: cec-sleep-0 {
49 pinmux = <STM32_PINMUX('A', 15, ANALOG)>; /* HDMI_CEC */
55 pinmux = <STM32_PINMUX('B', 6, AF5)>;
62 cec_sleep_pins_b: cec-sleep-1 {
64 pinmux = <STM32_PINMUX('B', 6, ANALOG)>; /* HDMI_CEC */
68 dac_ch1_pins_a: dac-ch1-0 {
70 pinmux = <STM32_PINMUX('A', 4, ANALOG)>;
74 dac_ch2_pins_a: dac-ch2-0 {
76 pinmux = <STM32_PINMUX('A', 5, ANALOG)>;
82 pinmux = <STM32_PINMUX('H', 8, AF13)>,/* DCMI_HSYNC */
83 <STM32_PINMUX('B', 7, AF13)>,/* DCMI_VSYNC */
84 <STM32_PINMUX('A', 6, AF13)>,/* DCMI_PIXCLK */
85 <STM32_PINMUX('H', 9, AF13)>,/* DCMI_D0 */
86 <STM32_PINMUX('H', 10, AF13)>,/* DCMI_D1 */
87 <STM32_PINMUX('H', 11, AF13)>,/* DCMI_D2 */
88 <STM32_PINMUX('H', 12, AF13)>,/* DCMI_D3 */
89 <STM32_PINMUX('H', 14, AF13)>,/* DCMI_D4 */
90 <STM32_PINMUX('I', 4, AF13)>,/* DCMI_D5 */
91 <STM32_PINMUX('B', 8, AF13)>,/* DCMI_D6 */
92 <STM32_PINMUX('E', 6, AF13)>,/* DCMI_D7 */
93 <STM32_PINMUX('I', 1, AF13)>,/* DCMI_D8 */
94 <STM32_PINMUX('H', 7, AF13)>,/* DCMI_D9 */
95 <STM32_PINMUX('I', 3, AF13)>,/* DCMI_D10 */
96 <STM32_PINMUX('H', 15, AF13)>;/* DCMI_D11 */
101 dcmi_sleep_pins_a: dcmi-sleep-0 {
103 pinmux = <STM32_PINMUX('H', 8, ANALOG)>,/* DCMI_HSYNC */
104 <STM32_PINMUX('B', 7, ANALOG)>,/* DCMI_VSYNC */
105 <STM32_PINMUX('A', 6, ANALOG)>,/* DCMI_PIXCLK */
106 <STM32_PINMUX('H', 9, ANALOG)>,/* DCMI_D0 */
107 <STM32_PINMUX('H', 10, ANALOG)>,/* DCMI_D1 */
108 <STM32_PINMUX('H', 11, ANALOG)>,/* DCMI_D2 */
109 <STM32_PINMUX('H', 12, ANALOG)>,/* DCMI_D3 */
110 <STM32_PINMUX('H', 14, ANALOG)>,/* DCMI_D4 */
111 <STM32_PINMUX('I', 4, ANALOG)>,/* DCMI_D5 */
112 <STM32_PINMUX('B', 8, ANALOG)>,/* DCMI_D6 */
113 <STM32_PINMUX('E', 6, ANALOG)>,/* DCMI_D7 */
114 <STM32_PINMUX('I', 1, ANALOG)>,/* DCMI_D8 */
115 <STM32_PINMUX('H', 7, ANALOG)>,/* DCMI_D9 */
116 <STM32_PINMUX('I', 3, ANALOG)>,/* DCMI_D10 */
117 <STM32_PINMUX('H', 15, ANALOG)>;/* DCMI_D11 */
121 dcmi_pins_b: dcmi-1 {
123 pinmux = <STM32_PINMUX('A', 4, AF13)>,/* DCMI_HSYNC */
124 <STM32_PINMUX('B', 7, AF13)>,/* DCMI_VSYNC */
125 <STM32_PINMUX('A', 6, AF13)>,/* DCMI_PIXCLK */
126 <STM32_PINMUX('C', 6, AF13)>,/* DCMI_D0 */
127 <STM32_PINMUX('H', 10, AF13)>,/* DCMI_D1 */
128 <STM32_PINMUX('H', 11, AF13)>,/* DCMI_D2 */
129 <STM32_PINMUX('E', 1, AF13)>,/* DCMI_D3 */
130 <STM32_PINMUX('E', 11, AF13)>,/* DCMI_D4 */
131 <STM32_PINMUX('D', 3, AF13)>,/* DCMI_D5 */
132 <STM32_PINMUX('E', 13, AF13)>,/* DCMI_D6 */
133 <STM32_PINMUX('B', 9, AF13)>;/* DCMI_D7 */
138 dcmi_sleep_pins_b: dcmi-sleep-1 {
140 pinmux = <STM32_PINMUX('A', 4, ANALOG)>,/* DCMI_HSYNC */
141 <STM32_PINMUX('B', 7, ANALOG)>,/* DCMI_VSYNC */
142 <STM32_PINMUX('A', 6, ANALOG)>,/* DCMI_PIXCLK */
143 <STM32_PINMUX('C', 6, ANALOG)>,/* DCMI_D0 */
144 <STM32_PINMUX('H', 10, ANALOG)>,/* DCMI_D1 */
145 <STM32_PINMUX('H', 11, ANALOG)>,/* DCMI_D2 */
146 <STM32_PINMUX('E', 1, ANALOG)>,/* DCMI_D3 */
147 <STM32_PINMUX('E', 11, ANALOG)>,/* DCMI_D4 */
148 <STM32_PINMUX('D', 3, ANALOG)>,/* DCMI_D5 */
149 <STM32_PINMUX('E', 13, ANALOG)>,/* DCMI_D6 */
150 <STM32_PINMUX('B', 9, ANALOG)>;/* DCMI_D7 */
154 ethernet0_rgmii_pins_a: rgmii-0 {
156 pinmux = <STM32_PINMUX('G', 5, AF11)>, /* ETH_RGMII_CLK125 */
157 <STM32_PINMUX('G', 4, AF11)>, /* ETH_RGMII_GTX_CLK */
158 <STM32_PINMUX('G', 13, AF11)>, /* ETH_RGMII_TXD0 */
159 <STM32_PINMUX('G', 14, AF11)>, /* ETH_RGMII_TXD1 */
160 <STM32_PINMUX('C', 2, AF11)>, /* ETH_RGMII_TXD2 */
161 <STM32_PINMUX('E', 2, AF11)>, /* ETH_RGMII_TXD3 */
162 <STM32_PINMUX('B', 11, AF11)>, /* ETH_RGMII_TX_CTL */
163 <STM32_PINMUX('C', 1, AF11)>; /* ETH_MDC */
169 pinmux = <STM32_PINMUX('A', 2, AF11)>; /* ETH_MDIO */
175 pinmux = <STM32_PINMUX('C', 4, AF11)>, /* ETH_RGMII_RXD0 */
176 <STM32_PINMUX('C', 5, AF11)>, /* ETH_RGMII_RXD1 */
177 <STM32_PINMUX('B', 0, AF11)>, /* ETH_RGMII_RXD2 */
178 <STM32_PINMUX('B', 1, AF11)>, /* ETH_RGMII_RXD3 */
179 <STM32_PINMUX('A', 1, AF11)>, /* ETH_RGMII_RX_CLK */
180 <STM32_PINMUX('A', 7, AF11)>; /* ETH_RGMII_RX_CTL */
185 ethernet0_rgmii_sleep_pins_a: rgmii-sleep-0 {
187 pinmux = <STM32_PINMUX('G', 5, ANALOG)>, /* ETH_RGMII_CLK125 */
188 <STM32_PINMUX('G', 4, ANALOG)>, /* ETH_RGMII_GTX_CLK */
189 <STM32_PINMUX('G', 13, ANALOG)>, /* ETH_RGMII_TXD0 */
190 <STM32_PINMUX('G', 14, ANALOG)>, /* ETH_RGMII_TXD1 */
191 <STM32_PINMUX('C', 2, ANALOG)>, /* ETH_RGMII_TXD2 */
192 <STM32_PINMUX('E', 2, ANALOG)>, /* ETH_RGMII_TXD3 */
193 <STM32_PINMUX('B', 11, ANALOG)>, /* ETH_RGMII_TX_CTL */
194 <STM32_PINMUX('A', 2, ANALOG)>, /* ETH_MDIO */
195 <STM32_PINMUX('C', 1, ANALOG)>, /* ETH_MDC */
196 <STM32_PINMUX('C', 4, ANALOG)>, /* ETH_RGMII_RXD0 */
197 <STM32_PINMUX('C', 5, ANALOG)>, /* ETH_RGMII_RXD1 */
198 <STM32_PINMUX('B', 0, ANALOG)>, /* ETH_RGMII_RXD2 */
199 <STM32_PINMUX('B', 1, ANALOG)>, /* ETH_RGMII_RXD3 */
200 <STM32_PINMUX('A', 1, ANALOG)>, /* ETH_RGMII_RX_CLK */
201 <STM32_PINMUX('A', 7, ANALOG)>; /* ETH_RGMII_RX_CTL */
205 ethernet0_rgmii_pins_b: rgmii-1 {
207 pinmux = <STM32_PINMUX('G', 5, AF11)>, /* ETH_RGMII_CLK125 */
208 <STM32_PINMUX('G', 4, AF11)>, /* ETH_RGMII_GTX_CLK */
209 <STM32_PINMUX('G', 13, AF11)>, /* ETH_RGMII_TXD0 */
210 <STM32_PINMUX('G', 14, AF11)>, /* ETH_RGMII_TXD1 */
211 <STM32_PINMUX('C', 2, AF11)>, /* ETH_RGMII_TXD2 */
212 <STM32_PINMUX('E', 2, AF11)>, /* ETH_RGMII_TXD3 */
213 <STM32_PINMUX('B', 11, AF11)>, /* ETH_RGMII_TX_CTL */
214 <STM32_PINMUX('C', 1, AF11)>; /* ETH_MDC */
220 pinmux = <STM32_PINMUX('A', 2, AF11)>; /* ETH_MDIO */
226 pinmux = <STM32_PINMUX('C', 4, AF11)>, /* ETH_RGMII_RXD0 */
227 <STM32_PINMUX('C', 5, AF11)>, /* ETH_RGMII_RXD1 */
228 <STM32_PINMUX('H', 6, AF11)>, /* ETH_RGMII_RXD2 */
229 <STM32_PINMUX('H', 7, AF11)>, /* ETH_RGMII_RXD3 */
230 <STM32_PINMUX('A', 1, AF11)>, /* ETH_RGMII_RX_CLK */
231 <STM32_PINMUX('A', 7, AF11)>; /* ETH_RGMII_RX_CTL */
236 ethernet0_rgmii_sleep_pins_b: rgmii-sleep-1 {
238 pinmux = <STM32_PINMUX('G', 5, ANALOG)>, /* ETH_RGMII_CLK125 */
239 <STM32_PINMUX('G', 4, ANALOG)>, /* ETH_RGMII_GTX_CLK */
240 <STM32_PINMUX('G', 13, ANALOG)>, /* ETH_RGMII_TXD0 */
241 <STM32_PINMUX('G', 14, ANALOG)>, /* ETH_RGMII_TXD1 */
242 <STM32_PINMUX('C', 2, ANALOG)>, /* ETH_RGMII_TXD2 */
243 <STM32_PINMUX('E', 2, ANALOG)>, /* ETH_RGMII_TXD3 */
244 <STM32_PINMUX('B', 11, ANALOG)>, /* ETH_RGMII_TX_CTL */
245 <STM32_PINMUX('C', 1, ANALOG)>, /* ETH_MDC */
246 <STM32_PINMUX('A', 2, ANALOG)>, /* ETH_MDIO */
247 <STM32_PINMUX('C', 4, ANALOG)>, /* ETH_RGMII_RXD0 */
248 <STM32_PINMUX('C', 5, ANALOG)>, /* ETH_RGMII_RXD1 */
249 <STM32_PINMUX('H', 6, ANALOG)>, /* ETH_RGMII_RXD2 */
250 <STM32_PINMUX('H', 7, ANALOG)>, /* ETH_RGMII_RXD3 */
251 <STM32_PINMUX('A', 1, ANALOG)>, /* ETH_RGMII_RX_CLK */
252 <STM32_PINMUX('A', 7, ANALOG)>; /* ETH_RGMII_RX_CTL */
256 ethernet0_rgmii_pins_c: rgmii-2 {
258 pinmux = <STM32_PINMUX('G', 5, AF11)>, /* ETH_RGMII_CLK125 */
259 <STM32_PINMUX('G', 4, AF11)>, /* ETH_RGMII_GTX_CLK */
260 <STM32_PINMUX('B', 12, AF11)>, /* ETH_RGMII_TXD0 */
261 <STM32_PINMUX('G', 14, AF11)>, /* ETH_RGMII_TXD1 */
262 <STM32_PINMUX('C', 2, AF11)>, /* ETH_RGMII_TXD2 */
263 <STM32_PINMUX('E', 2, AF11)>, /* ETH_RGMII_TXD3 */
264 <STM32_PINMUX('G', 11, AF11)>, /* ETH_RGMII_TX_CTL */
265 <STM32_PINMUX('C', 1, AF11)>; /* ETH_MDC */
271 pinmux = <STM32_PINMUX('A', 2, AF11)>; /* ETH_MDIO */
277 pinmux = <STM32_PINMUX('C', 4, AF11)>, /* ETH_RGMII_RXD0 */
278 <STM32_PINMUX('C', 5, AF11)>, /* ETH_RGMII_RXD1 */
279 <STM32_PINMUX('H', 6, AF11)>, /* ETH_RGMII_RXD2 */
280 <STM32_PINMUX('B', 1, AF11)>, /* ETH_RGMII_RXD3 */
281 <STM32_PINMUX('A', 1, AF11)>, /* ETH_RGMII_RX_CLK */
282 <STM32_PINMUX('A', 7, AF11)>; /* ETH_RGMII_RX_CTL */
287 ethernet0_rgmii_sleep_pins_c: rgmii-sleep-2 {
289 pinmux = <STM32_PINMUX('G', 5, ANALOG)>, /* ETH_RGMII_CLK125 */
290 <STM32_PINMUX('G', 4, ANALOG)>, /* ETH_RGMII_GTX_CLK */
291 <STM32_PINMUX('B', 12, ANALOG)>, /* ETH_RGMII_TXD0 */
292 <STM32_PINMUX('G', 14, ANALOG)>, /* ETH_RGMII_TXD1 */
293 <STM32_PINMUX('C', 2, ANALOG)>, /* ETH_RGMII_TXD2 */
294 <STM32_PINMUX('E', 2, ANALOG)>, /* ETH_RGMII_TXD3 */
295 <STM32_PINMUX('G', 11, ANALOG)>, /* ETH_RGMII_TX_CTL */
296 <STM32_PINMUX('A', 2, ANALOG)>, /* ETH_MDIO */
297 <STM32_PINMUX('C', 1, ANALOG)>, /* ETH_MDC */
298 <STM32_PINMUX('C', 4, ANALOG)>, /* ETH_RGMII_RXD0 */
299 <STM32_PINMUX('C', 5, ANALOG)>, /* ETH_RGMII_RXD1 */
300 <STM32_PINMUX('H', 6, ANALOG)>, /* ETH_RGMII_RXD2 */
301 <STM32_PINMUX('B', 1, ANALOG)>, /* ETH_RGMII_RXD3 */
302 <STM32_PINMUX('A', 1, ANALOG)>, /* ETH_RGMII_RX_CLK */
303 <STM32_PINMUX('A', 7, ANALOG)>; /* ETH_RGMII_RX_CTL */
307 ethernet0_rmii_pins_a: rmii-0 {
309 pinmux = <STM32_PINMUX('G', 13, AF11)>, /* ETH1_RMII_TXD0 */
310 <STM32_PINMUX('G', 14, AF11)>, /* ETH1_RMII_TXD1 */
311 <STM32_PINMUX('B', 11, AF11)>, /* ETH1_RMII_TX_EN */
312 <STM32_PINMUX('A', 1, AF0)>, /* ETH1_RMII_REF_CLK */
313 <STM32_PINMUX('A', 2, AF11)>, /* ETH1_MDIO */
314 <STM32_PINMUX('C', 1, AF11)>; /* ETH1_MDC */
320 pinmux = <STM32_PINMUX('C', 4, AF11)>, /* ETH1_RMII_RXD0 */
321 <STM32_PINMUX('C', 5, AF11)>, /* ETH1_RMII_RXD1 */
322 <STM32_PINMUX('A', 7, AF11)>; /* ETH1_RMII_CRS_DV */
327 ethernet0_rmii_sleep_pins_a: rmii-sleep-0 {
329 pinmux = <STM32_PINMUX('G', 13, ANALOG)>, /* ETH1_RMII_TXD0 */
330 <STM32_PINMUX('G', 14, ANALOG)>, /* ETH1_RMII_TXD1 */
331 <STM32_PINMUX('B', 11, ANALOG)>, /* ETH1_RMII_TX_EN */
332 <STM32_PINMUX('A', 2, ANALOG)>, /* ETH1_MDIO */
333 <STM32_PINMUX('C', 1, ANALOG)>, /* ETH1_MDC */
334 <STM32_PINMUX('C', 4, ANALOG)>, /* ETH1_RMII_RXD0 */
335 <STM32_PINMUX('C', 5, ANALOG)>, /* ETH1_RMII_RXD1 */
336 <STM32_PINMUX('A', 1, ANALOG)>, /* ETH1_RMII_REF_CLK */
337 <STM32_PINMUX('A', 7, ANALOG)>; /* ETH1_RMII_CRS_DV */
341 ethernet0_rmii_pins_b: rmii-1 {
343 pinmux = <STM32_PINMUX('B', 5, AF0)>, /* ETH1_CLK */
344 <STM32_PINMUX('C', 1, AF11)>, /* ETH1_MDC */
345 <STM32_PINMUX('G', 13, AF11)>, /* ETH1_TXD0 */
346 <STM32_PINMUX('G', 14, AF11)>; /* ETH1_TXD1 */
352 pinmux = <STM32_PINMUX('A', 2, AF11)>; /* ETH1_MDIO */
358 pinmux = <STM32_PINMUX('A', 7, AF11)>, /* ETH1_CRS_DV */
359 <STM32_PINMUX('C', 4, AF11)>, /* ETH1_RXD0 */
360 <STM32_PINMUX('C', 5, AF11)>; /* ETH1_RXD1 */
364 pinmux = <STM32_PINMUX('B', 11, AF11)>; /* ETH1_TX_EN */
368 ethernet0_rmii_sleep_pins_b: rmii-sleep-1 {
370 pinmux = <STM32_PINMUX('A', 2, ANALOG)>, /* ETH1_MDIO */
371 <STM32_PINMUX('A', 7, ANALOG)>, /* ETH1_CRS_DV */
372 <STM32_PINMUX('B', 5, ANALOG)>, /* ETH1_CLK */
373 <STM32_PINMUX('B', 11, ANALOG)>, /* ETH1_TX_EN */
374 <STM32_PINMUX('C', 1, ANALOG)>, /* ETH1_MDC */
375 <STM32_PINMUX('C', 4, ANALOG)>, /* ETH1_RXD0 */
376 <STM32_PINMUX('C', 5, ANALOG)>, /* ETH1_RXD1 */
377 <STM32_PINMUX('G', 13, ANALOG)>, /* ETH1_TXD0 */
378 <STM32_PINMUX('G', 14, ANALOG)>; /* ETH1_TXD1 */
382 ethernet0_rmii_pins_c: rmii-2 {
384 pinmux = <STM32_PINMUX('G', 13, AF11)>, /* ETH1_RMII_TXD0 */
385 <STM32_PINMUX('G', 14, AF11)>, /* ETH1_RMII_TXD1 */
386 <STM32_PINMUX('B', 11, AF11)>, /* ETH1_RMII_TX_EN */
387 <STM32_PINMUX('A', 1, AF11)>, /* ETH1_RMII_REF_CLK */
388 <STM32_PINMUX('A', 2, AF11)>, /* ETH1_MDIO */
389 <STM32_PINMUX('C', 1, AF11)>; /* ETH1_MDC */
395 pinmux = <STM32_PINMUX('C', 4, AF11)>, /* ETH1_RMII_RXD0 */
396 <STM32_PINMUX('C', 5, AF11)>, /* ETH1_RMII_RXD1 */
397 <STM32_PINMUX('A', 7, AF11)>; /* ETH1_RMII_CRS_DV */
402 ethernet0_rmii_sleep_pins_c: rmii-sleep-2 {
404 pinmux = <STM32_PINMUX('G', 13, ANALOG)>, /* ETH1_RMII_TXD0 */
405 <STM32_PINMUX('G', 14, ANALOG)>, /* ETH1_RMII_TXD1 */
406 <STM32_PINMUX('B', 11, ANALOG)>, /* ETH1_RMII_TX_EN */
407 <STM32_PINMUX('A', 2, ANALOG)>, /* ETH1_MDIO */
408 <STM32_PINMUX('C', 1, ANALOG)>, /* ETH1_MDC */
409 <STM32_PINMUX('C', 4, ANALOG)>, /* ETH1_RMII_RXD0 */
410 <STM32_PINMUX('C', 5, ANALOG)>, /* ETH1_RMII_RXD1 */
411 <STM32_PINMUX('A', 1, ANALOG)>, /* ETH1_RMII_REF_CLK */
412 <STM32_PINMUX('A', 7, ANALOG)>; /* ETH1_RMII_CRS_DV */
418 pinmux = <STM32_PINMUX('D', 4, AF12)>, /* FMC_NOE */
419 <STM32_PINMUX('D', 5, AF12)>, /* FMC_NWE */
420 <STM32_PINMUX('D', 11, AF12)>, /* FMC_A16_FMC_CLE */
421 <STM32_PINMUX('D', 12, AF12)>, /* FMC_A17_FMC_ALE */
422 <STM32_PINMUX('D', 14, AF12)>, /* FMC_D0 */
423 <STM32_PINMUX('D', 15, AF12)>, /* FMC_D1 */
424 <STM32_PINMUX('D', 0, AF12)>, /* FMC_D2 */
425 <STM32_PINMUX('D', 1, AF12)>, /* FMC_D3 */
426 <STM32_PINMUX('E', 7, AF12)>, /* FMC_D4 */
427 <STM32_PINMUX('E', 8, AF12)>, /* FMC_D5 */
428 <STM32_PINMUX('E', 9, AF12)>, /* FMC_D6 */
429 <STM32_PINMUX('E', 10, AF12)>, /* FMC_D7 */
430 <STM32_PINMUX('G', 9, AF12)>; /* FMC_NE2_FMC_NCE */
436 pinmux = <STM32_PINMUX('D', 6, AF12)>; /* FMC_NWAIT */
441 fmc_sleep_pins_a: fmc-sleep-0 {
443 pinmux = <STM32_PINMUX('D', 4, ANALOG)>, /* FMC_NOE */
444 <STM32_PINMUX('D', 5, ANALOG)>, /* FMC_NWE */
445 <STM32_PINMUX('D', 11, ANALOG)>, /* FMC_A16_FMC_CLE */
446 <STM32_PINMUX('D', 12, ANALOG)>, /* FMC_A17_FMC_ALE */
447 <STM32_PINMUX('D', 14, ANALOG)>, /* FMC_D0 */
448 <STM32_PINMUX('D', 15, ANALOG)>, /* FMC_D1 */
449 <STM32_PINMUX('D', 0, ANALOG)>, /* FMC_D2 */
450 <STM32_PINMUX('D', 1, ANALOG)>, /* FMC_D3 */
451 <STM32_PINMUX('E', 7, ANALOG)>, /* FMC_D4 */
452 <STM32_PINMUX('E', 8, ANALOG)>, /* FMC_D5 */
453 <STM32_PINMUX('E', 9, ANALOG)>, /* FMC_D6 */
454 <STM32_PINMUX('E', 10, ANALOG)>, /* FMC_D7 */
455 <STM32_PINMUX('D', 6, ANALOG)>, /* FMC_NWAIT */
456 <STM32_PINMUX('G', 9, ANALOG)>; /* FMC_NE2_FMC_NCE */
462 pinmux = <STM32_PINMUX('D', 4, AF12)>, /* FMC_NOE */
463 <STM32_PINMUX('D', 5, AF12)>, /* FMC_NWE */
464 <STM32_PINMUX('B', 7, AF12)>, /* FMC_NL */
465 <STM32_PINMUX('D', 14, AF12)>, /* FMC_D0 */
466 <STM32_PINMUX('D', 15, AF12)>, /* FMC_D1 */
467 <STM32_PINMUX('D', 0, AF12)>, /* FMC_D2 */
468 <STM32_PINMUX('D', 1, AF12)>, /* FMC_D3 */
469 <STM32_PINMUX('E', 7, AF12)>, /* FMC_D4 */
470 <STM32_PINMUX('E', 8, AF12)>, /* FMC_D5 */
471 <STM32_PINMUX('E', 9, AF12)>, /* FMC_D6 */
472 <STM32_PINMUX('E', 10, AF12)>, /* FMC_D7 */
473 <STM32_PINMUX('E', 11, AF12)>, /* FMC_D8 */
474 <STM32_PINMUX('E', 12, AF12)>, /* FMC_D9 */
475 <STM32_PINMUX('E', 13, AF12)>, /* FMC_D10 */
476 <STM32_PINMUX('E', 14, AF12)>, /* FMC_D11 */
477 <STM32_PINMUX('E', 15, AF12)>, /* FMC_D12 */
478 <STM32_PINMUX('D', 8, AF12)>, /* FMC_D13 */
479 <STM32_PINMUX('D', 9, AF12)>, /* FMC_D14 */
480 <STM32_PINMUX('D', 10, AF12)>, /* FMC_D15 */
481 <STM32_PINMUX('G', 9, AF12)>, /* FMC_NE2_FMC_NCE */
482 <STM32_PINMUX('G', 12, AF12)>; /* FMC_NE4 */
489 fmc_sleep_pins_b: fmc-sleep-1 {
491 pinmux = <STM32_PINMUX('D', 4, ANALOG)>, /* FMC_NOE */
492 <STM32_PINMUX('D', 5, ANALOG)>, /* FMC_NWE */
493 <STM32_PINMUX('B', 7, ANALOG)>, /* FMC_NL */
494 <STM32_PINMUX('D', 14, ANALOG)>, /* FMC_D0 */
495 <STM32_PINMUX('D', 15, ANALOG)>, /* FMC_D1 */
496 <STM32_PINMUX('D', 0, ANALOG)>, /* FMC_D2 */
497 <STM32_PINMUX('D', 1, ANALOG)>, /* FMC_D3 */
498 <STM32_PINMUX('E', 7, ANALOG)>, /* FMC_D4 */
499 <STM32_PINMUX('E', 8, ANALOG)>, /* FMC_D5 */
500 <STM32_PINMUX('E', 9, ANALOG)>, /* FMC_D6 */
501 <STM32_PINMUX('E', 10, ANALOG)>, /* FMC_D7 */
502 <STM32_PINMUX('E', 11, ANALOG)>, /* FMC_D8 */
503 <STM32_PINMUX('E', 12, ANALOG)>, /* FMC_D9 */
504 <STM32_PINMUX('E', 13, ANALOG)>, /* FMC_D10 */
505 <STM32_PINMUX('E', 14, ANALOG)>, /* FMC_D11 */
506 <STM32_PINMUX('E', 15, ANALOG)>, /* FMC_D12 */
507 <STM32_PINMUX('D', 8, ANALOG)>, /* FMC_D13 */
508 <STM32_PINMUX('D', 9, ANALOG)>, /* FMC_D14 */
509 <STM32_PINMUX('D', 10, ANALOG)>, /* FMC_D15 */
510 <STM32_PINMUX('G', 9, ANALOG)>, /* FMC_NE2_FMC_NCE */
511 <STM32_PINMUX('G', 12, ANALOG)>; /* FMC_NE4 */
515 i2c1_pins_a: i2c1-0 {
517 pinmux = <STM32_PINMUX('D', 12, AF5)>, /* I2C1_SCL */
518 <STM32_PINMUX('F', 15, AF5)>; /* I2C1_SDA */
525 i2c1_sleep_pins_a: i2c1-sleep-0 {
527 pinmux = <STM32_PINMUX('D', 12, ANALOG)>, /* I2C1_SCL */
528 <STM32_PINMUX('F', 15, ANALOG)>; /* I2C1_SDA */
532 i2c1_pins_b: i2c1-1 {
534 pinmux = <STM32_PINMUX('F', 14, AF5)>, /* I2C1_SCL */
535 <STM32_PINMUX('F', 15, AF5)>; /* I2C1_SDA */
542 i2c1_sleep_pins_b: i2c1-sleep-1 {
544 pinmux = <STM32_PINMUX('F', 14, ANALOG)>, /* I2C1_SCL */
545 <STM32_PINMUX('F', 15, ANALOG)>; /* I2C1_SDA */
549 i2c2_pins_a: i2c2-0 {
551 pinmux = <STM32_PINMUX('H', 4, AF4)>, /* I2C2_SCL */
552 <STM32_PINMUX('H', 5, AF4)>; /* I2C2_SDA */
559 i2c2_sleep_pins_a: i2c2-sleep-0 {
561 pinmux = <STM32_PINMUX('H', 4, ANALOG)>, /* I2C2_SCL */
562 <STM32_PINMUX('H', 5, ANALOG)>; /* I2C2_SDA */
566 i2c2_pins_b1: i2c2-1 {
568 pinmux = <STM32_PINMUX('H', 5, AF4)>; /* I2C2_SDA */
575 i2c2_sleep_pins_b1: i2c2-sleep-1 {
577 pinmux = <STM32_PINMUX('H', 5, ANALOG)>; /* I2C2_SDA */
581 i2c2_pins_c: i2c2-2 {
583 pinmux = <STM32_PINMUX('F', 1, AF4)>, /* I2C2_SCL */
584 <STM32_PINMUX('H', 5, AF4)>; /* I2C2_SDA */
591 i2c2_pins_sleep_c: i2c2-sleep-2 {
593 pinmux = <STM32_PINMUX('F', 1, ANALOG)>, /* I2C2_SCL */
594 <STM32_PINMUX('H', 5, ANALOG)>; /* I2C2_SDA */
598 i2c5_pins_a: i2c5-0 {
600 pinmux = <STM32_PINMUX('A', 11, AF4)>, /* I2C5_SCL */
601 <STM32_PINMUX('A', 12, AF4)>; /* I2C5_SDA */
608 i2c5_sleep_pins_a: i2c5-sleep-0 {
610 pinmux = <STM32_PINMUX('A', 11, ANALOG)>, /* I2C5_SCL */
611 <STM32_PINMUX('A', 12, ANALOG)>; /* I2C5_SDA */
616 i2c5_pins_b: i2c5-1 {
618 pinmux = <STM32_PINMUX('D', 0, AF4)>, /* I2C5_SCL */
619 <STM32_PINMUX('D', 1, AF4)>; /* I2C5_SDA */
626 i2c5_sleep_pins_b: i2c5-sleep-1 {
628 pinmux = <STM32_PINMUX('D', 0, ANALOG)>, /* I2C5_SCL */
629 <STM32_PINMUX('D', 1, ANALOG)>; /* I2C5_SDA */
633 i2s2_pins_a: i2s2-0 {
635 pinmux = <STM32_PINMUX('I', 3, AF5)>, /* I2S2_SDO */
636 <STM32_PINMUX('B', 9, AF5)>, /* I2S2_WS */
637 <STM32_PINMUX('A', 9, AF5)>; /* I2S2_CK */
644 i2s2_sleep_pins_a: i2s2-sleep-0 {
646 pinmux = <STM32_PINMUX('I', 3, ANALOG)>, /* I2S2_SDO */
647 <STM32_PINMUX('B', 9, ANALOG)>, /* I2S2_WS */
648 <STM32_PINMUX('A', 9, ANALOG)>; /* I2S2_CK */
652 ltdc_pins_a: ltdc-0 {
654 pinmux = <STM32_PINMUX('G', 7, AF14)>, /* LCD_CLK */
655 <STM32_PINMUX('I', 10, AF14)>, /* LCD_HSYNC */
656 <STM32_PINMUX('I', 9, AF14)>, /* LCD_VSYNC */
657 <STM32_PINMUX('F', 10, AF14)>, /* LCD_DE */
658 <STM32_PINMUX('H', 2, AF14)>, /* LCD_R0 */
659 <STM32_PINMUX('H', 3, AF14)>, /* LCD_R1 */
660 <STM32_PINMUX('H', 8, AF14)>, /* LCD_R2 */
661 <STM32_PINMUX('H', 9, AF14)>, /* LCD_R3 */
662 <STM32_PINMUX('H', 10, AF14)>, /* LCD_R4 */
663 <STM32_PINMUX('C', 0, AF14)>, /* LCD_R5 */
664 <STM32_PINMUX('H', 12, AF14)>, /* LCD_R6 */
665 <STM32_PINMUX('E', 15, AF14)>, /* LCD_R7 */
666 <STM32_PINMUX('E', 5, AF14)>, /* LCD_G0 */
667 <STM32_PINMUX('E', 6, AF14)>, /* LCD_G1 */
668 <STM32_PINMUX('H', 13, AF14)>, /* LCD_G2 */
669 <STM32_PINMUX('H', 14, AF14)>, /* LCD_G3 */
670 <STM32_PINMUX('H', 15, AF14)>, /* LCD_G4 */
671 <STM32_PINMUX('I', 0, AF14)>, /* LCD_G5 */
672 <STM32_PINMUX('I', 1, AF14)>, /* LCD_G6 */
673 <STM32_PINMUX('I', 2, AF14)>, /* LCD_G7 */
674 <STM32_PINMUX('D', 9, AF14)>, /* LCD_B0 */
675 <STM32_PINMUX('G', 12, AF14)>, /* LCD_B1 */
676 <STM32_PINMUX('G', 10, AF14)>, /* LCD_B2 */
677 <STM32_PINMUX('D', 10, AF14)>, /* LCD_B3 */
678 <STM32_PINMUX('I', 4, AF14)>, /* LCD_B4 */
679 <STM32_PINMUX('A', 3, AF14)>, /* LCD_B5 */
680 <STM32_PINMUX('B', 8, AF14)>, /* LCD_B6 */
681 <STM32_PINMUX('D', 8, AF14)>; /* LCD_B7 */
688 ltdc_sleep_pins_a: ltdc-sleep-0 {
690 pinmux = <STM32_PINMUX('G', 7, ANALOG)>, /* LCD_CLK */
691 <STM32_PINMUX('I', 10, ANALOG)>, /* LCD_HSYNC */
692 <STM32_PINMUX('I', 9, ANALOG)>, /* LCD_VSYNC */
693 <STM32_PINMUX('F', 10, ANALOG)>, /* LCD_DE */
694 <STM32_PINMUX('H', 2, ANALOG)>, /* LCD_R0 */
695 <STM32_PINMUX('H', 3, ANALOG)>, /* LCD_R1 */
696 <STM32_PINMUX('H', 8, ANALOG)>, /* LCD_R2 */
697 <STM32_PINMUX('H', 9, ANALOG)>, /* LCD_R3 */
698 <STM32_PINMUX('H', 10, ANALOG)>, /* LCD_R4 */
699 <STM32_PINMUX('C', 0, ANALOG)>, /* LCD_R5 */
700 <STM32_PINMUX('H', 12, ANALOG)>, /* LCD_R6 */
701 <STM32_PINMUX('E', 15, ANALOG)>, /* LCD_R7 */
702 <STM32_PINMUX('E', 5, ANALOG)>, /* LCD_G0 */
703 <STM32_PINMUX('E', 6, ANALOG)>, /* LCD_G1 */
704 <STM32_PINMUX('H', 13, ANALOG)>, /* LCD_G2 */
705 <STM32_PINMUX('H', 14, ANALOG)>, /* LCD_G3 */
706 <STM32_PINMUX('H', 15, ANALOG)>, /* LCD_G4 */
707 <STM32_PINMUX('I', 0, ANALOG)>, /* LCD_G5 */
708 <STM32_PINMUX('I', 1, ANALOG)>, /* LCD_G6 */
709 <STM32_PINMUX('I', 2, ANALOG)>, /* LCD_G7 */
710 <STM32_PINMUX('D', 9, ANALOG)>, /* LCD_B0 */
711 <STM32_PINMUX('G', 12, ANALOG)>, /* LCD_B1 */
712 <STM32_PINMUX('G', 10, ANALOG)>, /* LCD_B2 */
713 <STM32_PINMUX('D', 10, ANALOG)>, /* LCD_B3 */
714 <STM32_PINMUX('I', 4, ANALOG)>, /* LCD_B4 */
715 <STM32_PINMUX('A', 3, ANALOG)>, /* LCD_B5 */
716 <STM32_PINMUX('B', 8, ANALOG)>, /* LCD_B6 */
717 <STM32_PINMUX('D', 8, ANALOG)>; /* LCD_B7 */
721 ltdc_pins_b: ltdc-1 {
723 pinmux = <STM32_PINMUX('I', 14, AF14)>, /* LCD_CLK */
724 <STM32_PINMUX('I', 12, AF14)>, /* LCD_HSYNC */
725 <STM32_PINMUX('I', 13, AF14)>, /* LCD_VSYNC */
726 <STM32_PINMUX('K', 7, AF14)>, /* LCD_DE */
727 <STM32_PINMUX('I', 15, AF14)>, /* LCD_R0 */
728 <STM32_PINMUX('J', 0, AF14)>, /* LCD_R1 */
729 <STM32_PINMUX('J', 1, AF14)>, /* LCD_R2 */
730 <STM32_PINMUX('J', 2, AF14)>, /* LCD_R3 */
731 <STM32_PINMUX('J', 3, AF14)>, /* LCD_R4 */
732 <STM32_PINMUX('J', 4, AF14)>, /* LCD_R5 */
733 <STM32_PINMUX('J', 5, AF14)>, /* LCD_R6 */
734 <STM32_PINMUX('J', 6, AF14)>, /* LCD_R7 */
735 <STM32_PINMUX('J', 7, AF14)>, /* LCD_G0 */
736 <STM32_PINMUX('J', 8, AF14)>, /* LCD_G1 */
737 <STM32_PINMUX('J', 9, AF14)>, /* LCD_G2 */
738 <STM32_PINMUX('J', 10, AF14)>, /* LCD_G3 */
739 <STM32_PINMUX('J', 11, AF14)>, /* LCD_G4 */
740 <STM32_PINMUX('K', 0, AF14)>, /* LCD_G5 */
741 <STM32_PINMUX('K', 1, AF14)>, /* LCD_G6 */
742 <STM32_PINMUX('K', 2, AF14)>, /* LCD_G7 */
743 <STM32_PINMUX('J', 12, AF14)>, /* LCD_B0 */
744 <STM32_PINMUX('J', 13, AF14)>, /* LCD_B1 */
745 <STM32_PINMUX('J', 14, AF14)>, /* LCD_B2 */
746 <STM32_PINMUX('J', 15, AF14)>, /* LCD_B3 */
747 <STM32_PINMUX('K', 3, AF14)>, /* LCD_B4 */
748 <STM32_PINMUX('K', 4, AF14)>, /* LCD_B5 */
749 <STM32_PINMUX('K', 5, AF14)>, /* LCD_B6 */
750 <STM32_PINMUX('K', 6, AF14)>; /* LCD_B7 */
757 ltdc_sleep_pins_b: ltdc-sleep-1 {
759 pinmux = <STM32_PINMUX('I', 14, ANALOG)>, /* LCD_CLK */
760 <STM32_PINMUX('I', 12, ANALOG)>, /* LCD_HSYNC */
761 <STM32_PINMUX('I', 13, ANALOG)>, /* LCD_VSYNC */
762 <STM32_PINMUX('K', 7, ANALOG)>, /* LCD_DE */
763 <STM32_PINMUX('I', 15, ANALOG)>, /* LCD_R0 */
764 <STM32_PINMUX('J', 0, ANALOG)>, /* LCD_R1 */
765 <STM32_PINMUX('J', 1, ANALOG)>, /* LCD_R2 */
766 <STM32_PINMUX('J', 2, ANALOG)>, /* LCD_R3 */
767 <STM32_PINMUX('J', 3, ANALOG)>, /* LCD_R4 */
768 <STM32_PINMUX('J', 4, ANALOG)>, /* LCD_R5 */
769 <STM32_PINMUX('J', 5, ANALOG)>, /* LCD_R6 */
770 <STM32_PINMUX('J', 6, ANALOG)>, /* LCD_R7 */
771 <STM32_PINMUX('J', 7, ANALOG)>, /* LCD_G0 */
772 <STM32_PINMUX('J', 8, ANALOG)>, /* LCD_G1 */
773 <STM32_PINMUX('J', 9, ANALOG)>, /* LCD_G2 */
774 <STM32_PINMUX('J', 10, ANALOG)>, /* LCD_G3 */
775 <STM32_PINMUX('J', 11, ANALOG)>, /* LCD_G4 */
776 <STM32_PINMUX('K', 0, ANALOG)>, /* LCD_G5 */
777 <STM32_PINMUX('K', 1, ANALOG)>, /* LCD_G6 */
778 <STM32_PINMUX('K', 2, ANALOG)>, /* LCD_G7 */
779 <STM32_PINMUX('J', 12, ANALOG)>, /* LCD_B0 */
780 <STM32_PINMUX('J', 13, ANALOG)>, /* LCD_B1 */
781 <STM32_PINMUX('J', 14, ANALOG)>, /* LCD_B2 */
782 <STM32_PINMUX('J', 15, ANALOG)>, /* LCD_B3 */
783 <STM32_PINMUX('K', 3, ANALOG)>, /* LCD_B4 */
784 <STM32_PINMUX('K', 4, ANALOG)>, /* LCD_B5 */
785 <STM32_PINMUX('K', 5, ANALOG)>, /* LCD_B6 */
786 <STM32_PINMUX('K', 6, ANALOG)>; /* LCD_B7 */
790 ltdc_pins_c: ltdc-2 {
792 pinmux = <STM32_PINMUX('B', 1, AF9)>, /* LTDC_R6 */
793 <STM32_PINMUX('B', 9, AF14)>, /* LTDC_B7 */
794 <STM32_PINMUX('C', 0, AF14)>, /* LTDC_R5 */
795 <STM32_PINMUX('D', 3, AF14)>, /* LTDC_G7 */
796 <STM32_PINMUX('D', 6, AF14)>, /* LTDC_B2 */
797 <STM32_PINMUX('D', 10, AF14)>, /* LTDC_B3 */
798 <STM32_PINMUX('E', 11, AF14)>, /* LTDC_G3 */
799 <STM32_PINMUX('E', 12, AF14)>, /* LTDC_B4 */
800 <STM32_PINMUX('E', 13, AF14)>, /* LTDC_DE */
801 <STM32_PINMUX('E', 15, AF14)>, /* LTDC_R7 */
802 <STM32_PINMUX('H', 4, AF9)>, /* LTDC_G5 */
803 <STM32_PINMUX('H', 8, AF14)>, /* LTDC_R2 */
804 <STM32_PINMUX('H', 9, AF14)>, /* LTDC_R3 */
805 <STM32_PINMUX('H', 10, AF14)>, /* LTDC_R4 */
806 <STM32_PINMUX('H', 13, AF14)>, /* LTDC_G2 */
807 <STM32_PINMUX('H', 15, AF14)>, /* LTDC_G4 */
808 <STM32_PINMUX('I', 1, AF14)>, /* LTDC_G6 */
809 <STM32_PINMUX('I', 5, AF14)>, /* LTDC_B5 */
810 <STM32_PINMUX('I', 6, AF14)>, /* LTDC_B6 */
811 <STM32_PINMUX('I', 9, AF14)>, /* LTDC_VSYNC */
812 <STM32_PINMUX('I', 10, AF14)>; /* LTDC_HSYNC */
818 pinmux = <STM32_PINMUX('E', 14, AF14)>; /* LTDC_CLK */
825 ltdc_sleep_pins_c: ltdc-sleep-2 {
827 pinmux = <STM32_PINMUX('B', 1, ANALOG)>, /* LTDC_R6 */
828 <STM32_PINMUX('B', 9, ANALOG)>, /* LTDC_B7 */
829 <STM32_PINMUX('C', 0, ANALOG)>, /* LTDC_R5 */
830 <STM32_PINMUX('D', 3, ANALOG)>, /* LTDC_G7 */
831 <STM32_PINMUX('D', 6, ANALOG)>, /* LTDC_B2 */
832 <STM32_PINMUX('D', 10, ANALOG)>, /* LTDC_B3 */
833 <STM32_PINMUX('E', 11, ANALOG)>, /* LTDC_G3 */
834 <STM32_PINMUX('E', 12, ANALOG)>, /* LTDC_B4 */
835 <STM32_PINMUX('E', 13, ANALOG)>, /* LTDC_DE */
836 <STM32_PINMUX('E', 15, ANALOG)>, /* LTDC_R7 */
837 <STM32_PINMUX('H', 4, ANALOG)>, /* LTDC_G5 */
838 <STM32_PINMUX('H', 8, ANALOG)>, /* LTDC_R2 */
839 <STM32_PINMUX('H', 9, ANALOG)>, /* LTDC_R3 */
840 <STM32_PINMUX('H', 10, ANALOG)>, /* LTDC_R4 */
841 <STM32_PINMUX('H', 13, ANALOG)>, /* LTDC_G2 */
842 <STM32_PINMUX('H', 15, ANALOG)>, /* LTDC_G4 */
843 <STM32_PINMUX('I', 1, ANALOG)>, /* LTDC_G6 */
844 <STM32_PINMUX('I', 5, ANALOG)>, /* LTDC_B5 */
845 <STM32_PINMUX('I', 6, ANALOG)>, /* LTDC_B6 */
846 <STM32_PINMUX('I', 9, ANALOG)>, /* LTDC_VSYNC */
847 <STM32_PINMUX('I', 10, ANALOG)>, /* LTDC_HSYNC */
848 <STM32_PINMUX('E', 14, ANALOG)>; /* LTDC_CLK */
852 ltdc_pins_d: ltdc-3 {
854 pinmux = <STM32_PINMUX('G', 7, AF14)>; /* LCD_CLK */
860 pinmux = <STM32_PINMUX('I', 10, AF14)>, /* LCD_HSYNC */
861 <STM32_PINMUX('I', 9, AF14)>, /* LCD_VSYNC */
862 <STM32_PINMUX('E', 13, AF14)>, /* LCD_DE */
863 <STM32_PINMUX('G', 13, AF14)>, /* LCD_R0 */
864 <STM32_PINMUX('H', 3, AF14)>, /* LCD_R1 */
865 <STM32_PINMUX('H', 8, AF14)>, /* LCD_R2 */
866 <STM32_PINMUX('H', 9, AF14)>, /* LCD_R3 */
867 <STM32_PINMUX('A', 5, AF14)>, /* LCD_R4 */
868 <STM32_PINMUX('H', 11, AF14)>, /* LCD_R5 */
869 <STM32_PINMUX('H', 12, AF14)>, /* LCD_R6 */
870 <STM32_PINMUX('E', 15, AF14)>, /* LCD_R7 */
871 <STM32_PINMUX('E', 5, AF14)>, /* LCD_G0 */
872 <STM32_PINMUX('B', 0, AF14)>, /* LCD_G1 */
873 <STM32_PINMUX('H', 13, AF14)>, /* LCD_G2 */
874 <STM32_PINMUX('E', 11, AF14)>, /* LCD_G3 */
875 <STM32_PINMUX('H', 15, AF14)>, /* LCD_G4 */
876 <STM32_PINMUX('H', 4, AF9)>, /* LCD_G5 */
877 <STM32_PINMUX('I', 11, AF9)>, /* LCD_G6 */
878 <STM32_PINMUX('G', 8, AF14)>, /* LCD_G7 */
879 <STM32_PINMUX('D', 9, AF14)>, /* LCD_B0 */
880 <STM32_PINMUX('G', 12, AF14)>, /* LCD_B1 */
881 <STM32_PINMUX('G', 10, AF14)>, /* LCD_B2 */
882 <STM32_PINMUX('D', 10, AF14)>, /* LCD_B3 */
883 <STM32_PINMUX('E', 12, AF14)>, /* LCD_B4 */
884 <STM32_PINMUX('A', 3, AF14)>, /* LCD_B5 */
885 <STM32_PINMUX('B', 8, AF14)>, /* LCD_B6 */
886 <STM32_PINMUX('I', 7, AF14)>; /* LCD_B7 */
893 ltdc_sleep_pins_d: ltdc-sleep-3 {
895 pinmux = <STM32_PINMUX('G', 7, ANALOG)>, /* LCD_CLK */
896 <STM32_PINMUX('I', 10, ANALOG)>, /* LCD_HSYNC */
897 <STM32_PINMUX('I', 9, ANALOG)>, /* LCD_VSYNC */
898 <STM32_PINMUX('E', 13, ANALOG)>, /* LCD_DE */
899 <STM32_PINMUX('G', 13, ANALOG)>, /* LCD_R0 */
900 <STM32_PINMUX('H', 3, ANALOG)>, /* LCD_R1 */
901 <STM32_PINMUX('H', 8, ANALOG)>, /* LCD_R2 */
902 <STM32_PINMUX('H', 9, ANALOG)>, /* LCD_R3 */
903 <STM32_PINMUX('A', 5, ANALOG)>, /* LCD_R4 */
904 <STM32_PINMUX('H', 11, ANALOG)>, /* LCD_R5 */
905 <STM32_PINMUX('H', 12, ANALOG)>, /* LCD_R6 */
906 <STM32_PINMUX('E', 15, ANALOG)>, /* LCD_R7 */
907 <STM32_PINMUX('E', 5, ANALOG)>, /* LCD_G0 */
908 <STM32_PINMUX('B', 0, ANALOG)>, /* LCD_G1 */
909 <STM32_PINMUX('H', 13, ANALOG)>, /* LCD_G2 */
910 <STM32_PINMUX('E', 11, ANALOG)>, /* LCD_G3 */
911 <STM32_PINMUX('H', 15, ANALOG)>, /* LCD_G4 */
912 <STM32_PINMUX('H', 4, ANALOG)>, /* LCD_G5 */
913 <STM32_PINMUX('I', 11, ANALOG)>, /* LCD_G6 */
914 <STM32_PINMUX('G', 8, ANALOG)>, /* LCD_G7 */
915 <STM32_PINMUX('D', 9, ANALOG)>, /* LCD_B0 */
916 <STM32_PINMUX('G', 12, ANALOG)>, /* LCD_B1 */
917 <STM32_PINMUX('G', 10, ANALOG)>, /* LCD_B2 */
918 <STM32_PINMUX('D', 10, ANALOG)>, /* LCD_B3 */
919 <STM32_PINMUX('E', 12, ANALOG)>, /* LCD_B4 */
920 <STM32_PINMUX('A', 3, ANALOG)>, /* LCD_B5 */
921 <STM32_PINMUX('B', 8, ANALOG)>, /* LCD_B6 */
922 <STM32_PINMUX('I', 7, ANALOG)>; /* LCD_B7 */
926 mco2_pins_a: mco2-0 {
928 pinmux = <STM32_PINMUX('G', 2, AF1)>; /* MCO2 */
935 mco2_sleep_pins_a: mco2-sleep-0 {
937 pinmux = <STM32_PINMUX('G', 2, ANALOG)>; /* MCO2 */
941 m_can1_pins_a: m-can1-0 {
943 pinmux = <STM32_PINMUX('H', 13, AF9)>; /* CAN1_TX */
949 pinmux = <STM32_PINMUX('I', 9, AF9)>; /* CAN1_RX */
954 m_can1_sleep_pins_a: m_can1-sleep-0 {
956 pinmux = <STM32_PINMUX('H', 13, ANALOG)>, /* CAN1_TX */
957 <STM32_PINMUX('I', 9, ANALOG)>; /* CAN1_RX */
961 m_can1_pins_b: m-can1-1 {
963 pinmux = <STM32_PINMUX('A', 12, AF9)>; /* CAN1_TX */
969 pinmux = <STM32_PINMUX('A', 11, AF9)>; /* CAN1_RX */
974 m_can1_sleep_pins_b: m_can1-sleep-1 {
976 pinmux = <STM32_PINMUX('A', 12, ANALOG)>, /* CAN1_TX */
977 <STM32_PINMUX('A', 11, ANALOG)>; /* CAN1_RX */
981 m_can2_pins_a: m-can2-0 {
983 pinmux = <STM32_PINMUX('B', 13, AF9)>; /* CAN2_TX */
989 pinmux = <STM32_PINMUX('B', 5, AF9)>; /* CAN2_RX */
994 m_can2_sleep_pins_a: m_can2-sleep-0 {
996 pinmux = <STM32_PINMUX('B', 13, ANALOG)>, /* CAN2_TX */
997 <STM32_PINMUX('B', 5, ANALOG)>; /* CAN2_RX */
1001 pwm1_pins_a: pwm1-0 {
1003 pinmux = <STM32_PINMUX('E', 9, AF1)>, /* TIM1_CH1 */
1004 <STM32_PINMUX('E', 11, AF1)>, /* TIM1_CH2 */
1005 <STM32_PINMUX('E', 14, AF1)>; /* TIM1_CH4 */
1012 pwm1_sleep_pins_a: pwm1-sleep-0 {
1014 pinmux = <STM32_PINMUX('E', 9, ANALOG)>, /* TIM1_CH1 */
1015 <STM32_PINMUX('E', 11, ANALOG)>, /* TIM1_CH2 */
1016 <STM32_PINMUX('E', 14, ANALOG)>; /* TIM1_CH4 */
1020 pwm1_pins_b: pwm1-1 {
1022 pinmux = <STM32_PINMUX('E', 9, AF1)>; /* TIM1_CH1 */
1029 pwm1_sleep_pins_b: pwm1-sleep-1 {
1031 pinmux = <STM32_PINMUX('E', 9, ANALOG)>; /* TIM1_CH1 */
1035 pwm2_pins_a: pwm2-0 {
1037 pinmux = <STM32_PINMUX('A', 3, AF1)>; /* TIM2_CH4 */
1044 pwm2_sleep_pins_a: pwm2-sleep-0 {
1046 pinmux = <STM32_PINMUX('A', 3, ANALOG)>; /* TIM2_CH4 */
1050 pwm3_pins_a: pwm3-0 {
1052 pinmux = <STM32_PINMUX('C', 7, AF2)>; /* TIM3_CH2 */
1059 pwm3_sleep_pins_a: pwm3-sleep-0 {
1061 pinmux = <STM32_PINMUX('C', 7, ANALOG)>; /* TIM3_CH2 */
1065 pwm3_pins_b: pwm3-1 {
1067 pinmux = <STM32_PINMUX('B', 5, AF2)>; /* TIM3_CH2 */
1074 pwm3_sleep_pins_b: pwm3-sleep-1 {
1076 pinmux = <STM32_PINMUX('B', 5, ANALOG)>; /* TIM3_CH2 */
1080 pwm4_pins_a: pwm4-0 {
1082 pinmux = <STM32_PINMUX('D', 14, AF2)>, /* TIM4_CH3 */
1083 <STM32_PINMUX('D', 15, AF2)>; /* TIM4_CH4 */
1090 pwm4_sleep_pins_a: pwm4-sleep-0 {
1092 pinmux = <STM32_PINMUX('D', 14, ANALOG)>, /* TIM4_CH3 */
1093 <STM32_PINMUX('D', 15, ANALOG)>; /* TIM4_CH4 */
1097 pwm4_pins_b: pwm4-1 {
1099 pinmux = <STM32_PINMUX('D', 13, AF2)>; /* TIM4_CH2 */
1106 pwm4_sleep_pins_b: pwm4-sleep-1 {
1108 pinmux = <STM32_PINMUX('D', 13, ANALOG)>; /* TIM4_CH2 */
1112 pwm5_pins_a: pwm5-0 {
1114 pinmux = <STM32_PINMUX('H', 11, AF2)>; /* TIM5_CH2 */
1121 pwm5_sleep_pins_a: pwm5-sleep-0 {
1123 pinmux = <STM32_PINMUX('H', 11, ANALOG)>; /* TIM5_CH2 */
1127 pwm5_pins_b: pwm5-1 {
1129 pinmux = <STM32_PINMUX('H', 11, AF2)>, /* TIM5_CH2 */
1130 <STM32_PINMUX('H', 12, AF2)>, /* TIM5_CH3 */
1131 <STM32_PINMUX('I', 0, AF2)>; /* TIM5_CH4 */
1138 pwm5_sleep_pins_b: pwm5-sleep-1 {
1140 pinmux = <STM32_PINMUX('H', 11, ANALOG)>, /* TIM5_CH2 */
1141 <STM32_PINMUX('H', 12, ANALOG)>, /* TIM5_CH3 */
1142 <STM32_PINMUX('I', 0, ANALOG)>; /* TIM5_CH4 */
1146 pwm8_pins_a: pwm8-0 {
1148 pinmux = <STM32_PINMUX('I', 2, AF3)>; /* TIM8_CH4 */
1155 pwm8_sleep_pins_a: pwm8-sleep-0 {
1157 pinmux = <STM32_PINMUX('I', 2, ANALOG)>; /* TIM8_CH4 */
1161 pwm12_pins_a: pwm12-0 {
1163 pinmux = <STM32_PINMUX('H', 6, AF2)>; /* TIM12_CH1 */
1170 pwm12_sleep_pins_a: pwm12-sleep-0 {
1172 pinmux = <STM32_PINMUX('H', 6, ANALOG)>; /* TIM12_CH1 */
1176 qspi_clk_pins_a: qspi-clk-0 {
1178 pinmux = <STM32_PINMUX('F', 10, AF9)>; /* QSPI_CLK */
1185 qspi_clk_sleep_pins_a: qspi-clk-sleep-0 {
1187 pinmux = <STM32_PINMUX('F', 10, ANALOG)>; /* QSPI_CLK */
1191 qspi_bk1_pins_a: qspi-bk1-0 {
1193 pinmux = <STM32_PINMUX('F', 8, AF10)>, /* QSPI_BK1_IO0 */
1194 <STM32_PINMUX('F', 9, AF10)>, /* QSPI_BK1_IO1 */
1195 <STM32_PINMUX('F', 7, AF9)>, /* QSPI_BK1_IO2 */
1196 <STM32_PINMUX('F', 6, AF9)>; /* QSPI_BK1_IO3 */
1202 pinmux = <STM32_PINMUX('B', 6, AF10)>; /* QSPI_BK1_NCS */
1209 qspi_bk1_sleep_pins_a: qspi-bk1-sleep-0 {
1211 pinmux = <STM32_PINMUX('F', 8, ANALOG)>, /* QSPI_BK1_IO0 */
1212 <STM32_PINMUX('F', 9, ANALOG)>, /* QSPI_BK1_IO1 */
1213 <STM32_PINMUX('F', 7, ANALOG)>, /* QSPI_BK1_IO2 */
1214 <STM32_PINMUX('F', 6, ANALOG)>, /* QSPI_BK1_IO3 */
1215 <STM32_PINMUX('B', 6, ANALOG)>; /* QSPI_BK1_NCS */
1219 qspi_bk2_pins_a: qspi-bk2-0 {
1221 pinmux = <STM32_PINMUX('H', 2, AF9)>, /* QSPI_BK2_IO0 */
1222 <STM32_PINMUX('H', 3, AF9)>, /* QSPI_BK2_IO1 */
1223 <STM32_PINMUX('G', 10, AF11)>, /* QSPI_BK2_IO2 */
1224 <STM32_PINMUX('G', 7, AF11)>; /* QSPI_BK2_IO3 */
1230 pinmux = <STM32_PINMUX('C', 0, AF10)>; /* QSPI_BK2_NCS */
1237 qspi_bk2_sleep_pins_a: qspi-bk2-sleep-0 {
1239 pinmux = <STM32_PINMUX('H', 2, ANALOG)>, /* QSPI_BK2_IO0 */
1240 <STM32_PINMUX('H', 3, ANALOG)>, /* QSPI_BK2_IO1 */
1241 <STM32_PINMUX('G', 10, ANALOG)>, /* QSPI_BK2_IO2 */
1242 <STM32_PINMUX('G', 7, ANALOG)>, /* QSPI_BK2_IO3 */
1243 <STM32_PINMUX('C', 0, ANALOG)>; /* QSPI_BK2_NCS */
1247 sai2a_pins_a: sai2a-0 {
1249 pinmux = <STM32_PINMUX('I', 5, AF10)>, /* SAI2_SCK_A */
1250 <STM32_PINMUX('I', 6, AF10)>, /* SAI2_SD_A */
1251 <STM32_PINMUX('I', 7, AF10)>, /* SAI2_FS_A */
1252 <STM32_PINMUX('E', 0, AF10)>; /* SAI2_MCLK_A */
1259 sai2a_sleep_pins_a: sai2a-sleep-0 {
1261 pinmux = <STM32_PINMUX('I', 5, ANALOG)>, /* SAI2_SCK_A */
1262 <STM32_PINMUX('I', 6, ANALOG)>, /* SAI2_SD_A */
1263 <STM32_PINMUX('I', 7, ANALOG)>, /* SAI2_FS_A */
1264 <STM32_PINMUX('E', 0, ANALOG)>; /* SAI2_MCLK_A */
1268 sai2a_pins_b: sai2a-1 {
1270 pinmux = <STM32_PINMUX('I', 6, AF10)>, /* SAI2_SD_A */
1271 <STM32_PINMUX('I', 7, AF10)>, /* SAI2_FS_A */
1272 <STM32_PINMUX('D', 13, AF10)>; /* SAI2_SCK_A */
1279 sai2a_sleep_pins_b: sai2a-sleep-1 {
1281 pinmux = <STM32_PINMUX('I', 6, ANALOG)>, /* SAI2_SD_A */
1282 <STM32_PINMUX('I', 7, ANALOG)>, /* SAI2_FS_A */
1283 <STM32_PINMUX('D', 13, ANALOG)>; /* SAI2_SCK_A */
1287 sai2a_pins_c: sai2a-2 {
1289 pinmux = <STM32_PINMUX('D', 13, AF10)>, /* SAI2_SCK_A */
1290 <STM32_PINMUX('D', 11, AF10)>, /* SAI2_SD_A */
1291 <STM32_PINMUX('D', 12, AF10)>; /* SAI2_FS_A */
1298 sai2a_sleep_pins_c: sai2a-sleep-2 {
1300 pinmux = <STM32_PINMUX('D', 13, ANALOG)>, /* SAI2_SCK_A */
1301 <STM32_PINMUX('D', 11, ANALOG)>, /* SAI2_SD_A */
1302 <STM32_PINMUX('D', 12, ANALOG)>; /* SAI2_FS_A */
1306 sai2b_pins_a: sai2b-0 {
1308 pinmux = <STM32_PINMUX('E', 12, AF10)>, /* SAI2_SCK_B */
1309 <STM32_PINMUX('E', 13, AF10)>, /* SAI2_FS_B */
1310 <STM32_PINMUX('E', 14, AF10)>; /* SAI2_MCLK_B */
1316 pinmux = <STM32_PINMUX('F', 11, AF10)>; /* SAI2_SD_B */
1321 sai2b_sleep_pins_a: sai2b-sleep-0 {
1323 pinmux = <STM32_PINMUX('F', 11, ANALOG)>, /* SAI2_SD_B */
1324 <STM32_PINMUX('E', 12, ANALOG)>, /* SAI2_SCK_B */
1325 <STM32_PINMUX('E', 13, ANALOG)>, /* SAI2_FS_B */
1326 <STM32_PINMUX('E', 14, ANALOG)>; /* SAI2_MCLK_B */
1330 sai2b_pins_b: sai2b-1 {
1332 pinmux = <STM32_PINMUX('F', 11, AF10)>; /* SAI2_SD_B */
1337 sai2b_sleep_pins_b: sai2b-sleep-1 {
1339 pinmux = <STM32_PINMUX('F', 11, ANALOG)>; /* SAI2_SD_B */
1343 sai2b_pins_c: sai2b-2 {
1345 pinmux = <STM32_PINMUX('F', 11, AF10)>; /* SAI2_SD_B */
1350 sai2b_sleep_pins_c: sai2b-sleep-2 {
1352 pinmux = <STM32_PINMUX('F', 11, ANALOG)>; /* SAI2_SD_B */
1356 sai4a_pins_a: sai4a-0 {
1358 pinmux = <STM32_PINMUX('B', 5, AF10)>; /* SAI4_SD_A */
1365 sai4a_sleep_pins_a: sai4a-sleep-0 {
1367 pinmux = <STM32_PINMUX('B', 5, ANALOG)>; /* SAI4_SD_A */
1371 sdmmc1_b4_pins_a: sdmmc1-b4-0 {
1373 pinmux = <STM32_PINMUX('C', 8, AF12)>, /* SDMMC1_D0 */
1374 <STM32_PINMUX('C', 9, AF12)>, /* SDMMC1_D1 */
1375 <STM32_PINMUX('C', 10, AF12)>, /* SDMMC1_D2 */
1376 <STM32_PINMUX('C', 11, AF12)>, /* SDMMC1_D3 */
1377 <STM32_PINMUX('D', 2, AF12)>; /* SDMMC1_CMD */
1383 pinmux = <STM32_PINMUX('C', 12, AF12)>; /* SDMMC1_CK */
1390 sdmmc1_b4_od_pins_a: sdmmc1-b4-od-0 {
1392 pinmux = <STM32_PINMUX('C', 8, AF12)>, /* SDMMC1_D0 */
1393 <STM32_PINMUX('C', 9, AF12)>, /* SDMMC1_D1 */
1394 <STM32_PINMUX('C', 10, AF12)>, /* SDMMC1_D2 */
1395 <STM32_PINMUX('C', 11, AF12)>; /* SDMMC1_D3 */
1401 pinmux = <STM32_PINMUX('C', 12, AF12)>; /* SDMMC1_CK */
1407 pinmux = <STM32_PINMUX('D', 2, AF12)>; /* SDMMC1_CMD */
1414 sdmmc1_b4_init_pins_a: sdmmc1-b4-init-0 {
1416 pinmux = <STM32_PINMUX('C', 8, AF12)>, /* SDMMC1_D0 */
1417 <STM32_PINMUX('C', 9, AF12)>, /* SDMMC1_D1 */
1418 <STM32_PINMUX('C', 10, AF12)>, /* SDMMC1_D2 */
1419 <STM32_PINMUX('C', 11, AF12)>; /* SDMMC1_D3 */
1426 sdmmc1_b4_sleep_pins_a: sdmmc1-b4-sleep-0 {
1428 pinmux = <STM32_PINMUX('C', 8, ANALOG)>, /* SDMMC1_D0 */
1429 <STM32_PINMUX('C', 9, ANALOG)>, /* SDMMC1_D1 */
1430 <STM32_PINMUX('C', 10, ANALOG)>, /* SDMMC1_D2 */
1431 <STM32_PINMUX('C', 11, ANALOG)>, /* SDMMC1_D3 */
1432 <STM32_PINMUX('C', 12, ANALOG)>, /* SDMMC1_CK */
1433 <STM32_PINMUX('D', 2, ANALOG)>; /* SDMMC1_CMD */
1437 sdmmc1_dir_pins_a: sdmmc1-dir-0 {
1439 pinmux = <STM32_PINMUX('F', 2, AF11)>, /* SDMMC1_D0DIR */
1440 <STM32_PINMUX('C', 7, AF8)>, /* SDMMC1_D123DIR */
1441 <STM32_PINMUX('B', 9, AF11)>; /* SDMMC1_CDIR */
1447 pinmux = <STM32_PINMUX('E', 4, AF8)>; /* SDMMC1_CKIN */
1452 sdmmc1_dir_init_pins_a: sdmmc1-dir-init-0 {
1454 pinmux = <STM32_PINMUX('F', 2, AF11)>, /* SDMMC1_D0DIR */
1455 <STM32_PINMUX('C', 7, AF8)>, /* SDMMC1_D123DIR */
1456 <STM32_PINMUX('B', 9, AF11)>; /* SDMMC1_CDIR */
1463 sdmmc1_dir_sleep_pins_a: sdmmc1-dir-sleep-0 {
1465 pinmux = <STM32_PINMUX('F', 2, ANALOG)>, /* SDMMC1_D0DIR */
1466 <STM32_PINMUX('C', 7, ANALOG)>, /* SDMMC1_D123DIR */
1467 <STM32_PINMUX('B', 9, ANALOG)>, /* SDMMC1_CDIR */
1468 <STM32_PINMUX('E', 4, ANALOG)>; /* SDMMC1_CKIN */
1472 sdmmc1_dir_pins_b: sdmmc1-dir-1 {
1474 pinmux = <STM32_PINMUX('F', 2, AF11)>, /* SDMMC1_D0DIR */
1475 <STM32_PINMUX('E', 14, AF11)>, /* SDMMC1_D123DIR */
1476 <STM32_PINMUX('B', 9, AF11)>; /* SDMMC1_CDIR */
1482 pinmux = <STM32_PINMUX('E', 4, AF8)>; /* SDMMC1_CKIN */
1487 sdmmc1_dir_sleep_pins_b: sdmmc1-dir-sleep-1 {
1489 pinmux = <STM32_PINMUX('F', 2, ANALOG)>, /* SDMMC1_D0DIR */
1490 <STM32_PINMUX('E', 14, ANALOG)>, /* SDMMC1_D123DIR */
1491 <STM32_PINMUX('B', 9, ANALOG)>, /* SDMMC1_CDIR */
1492 <STM32_PINMUX('E', 4, ANALOG)>; /* SDMMC1_CKIN */
1496 sdmmc2_b4_pins_a: sdmmc2-b4-0 {
1498 pinmux = <STM32_PINMUX('B', 14, AF9)>, /* SDMMC2_D0 */
1499 <STM32_PINMUX('B', 15, AF9)>, /* SDMMC2_D1 */
1500 <STM32_PINMUX('B', 3, AF9)>, /* SDMMC2_D2 */
1501 <STM32_PINMUX('B', 4, AF9)>, /* SDMMC2_D3 */
1502 <STM32_PINMUX('G', 6, AF10)>; /* SDMMC2_CMD */
1508 pinmux = <STM32_PINMUX('E', 3, AF9)>; /* SDMMC2_CK */
1515 sdmmc2_b4_od_pins_a: sdmmc2-b4-od-0 {
1517 pinmux = <STM32_PINMUX('B', 14, AF9)>, /* SDMMC2_D0 */
1518 <STM32_PINMUX('B', 15, AF9)>, /* SDMMC2_D1 */
1519 <STM32_PINMUX('B', 3, AF9)>, /* SDMMC2_D2 */
1520 <STM32_PINMUX('B', 4, AF9)>; /* SDMMC2_D3 */
1526 pinmux = <STM32_PINMUX('E', 3, AF9)>; /* SDMMC2_CK */
1532 pinmux = <STM32_PINMUX('G', 6, AF10)>; /* SDMMC2_CMD */
1539 sdmmc2_b4_sleep_pins_a: sdmmc2-b4-sleep-0 {
1541 pinmux = <STM32_PINMUX('B', 14, ANALOG)>, /* SDMMC2_D0 */
1542 <STM32_PINMUX('B', 15, ANALOG)>, /* SDMMC2_D1 */
1543 <STM32_PINMUX('B', 3, ANALOG)>, /* SDMMC2_D2 */
1544 <STM32_PINMUX('B', 4, ANALOG)>, /* SDMMC2_D3 */
1545 <STM32_PINMUX('E', 3, ANALOG)>, /* SDMMC2_CK */
1546 <STM32_PINMUX('G', 6, ANALOG)>; /* SDMMC2_CMD */
1550 sdmmc2_b4_pins_b: sdmmc2-b4-1 {
1552 pinmux = <STM32_PINMUX('B', 14, AF9)>, /* SDMMC2_D0 */
1553 <STM32_PINMUX('B', 15, AF9)>, /* SDMMC2_D1 */
1554 <STM32_PINMUX('B', 3, AF9)>, /* SDMMC2_D2 */
1555 <STM32_PINMUX('B', 4, AF9)>, /* SDMMC2_D3 */
1556 <STM32_PINMUX('G', 6, AF10)>; /* SDMMC2_CMD */
1562 pinmux = <STM32_PINMUX('E', 3, AF9)>; /* SDMMC2_CK */
1569 sdmmc2_b4_od_pins_b: sdmmc2-b4-od-1 {
1571 pinmux = <STM32_PINMUX('B', 14, AF9)>, /* SDMMC2_D0 */
1572 <STM32_PINMUX('B', 15, AF9)>, /* SDMMC2_D1 */
1573 <STM32_PINMUX('B', 3, AF9)>, /* SDMMC2_D2 */
1574 <STM32_PINMUX('B', 4, AF9)>; /* SDMMC2_D3 */
1580 pinmux = <STM32_PINMUX('E', 3, AF9)>; /* SDMMC2_CK */
1586 pinmux = <STM32_PINMUX('G', 6, AF10)>; /* SDMMC2_CMD */
1593 sdmmc2_d47_pins_a: sdmmc2-d47-0 {
1595 pinmux = <STM32_PINMUX('A', 8, AF9)>, /* SDMMC2_D4 */
1596 <STM32_PINMUX('A', 9, AF10)>, /* SDMMC2_D5 */
1597 <STM32_PINMUX('E', 5, AF9)>, /* SDMMC2_D6 */
1598 <STM32_PINMUX('D', 3, AF9)>; /* SDMMC2_D7 */
1605 sdmmc2_d47_sleep_pins_a: sdmmc2-d47-sleep-0 {
1607 pinmux = <STM32_PINMUX('A', 8, ANALOG)>, /* SDMMC2_D4 */
1608 <STM32_PINMUX('A', 9, ANALOG)>, /* SDMMC2_D5 */
1609 <STM32_PINMUX('E', 5, ANALOG)>, /* SDMMC2_D6 */
1610 <STM32_PINMUX('D', 3, ANALOG)>; /* SDMMC2_D7 */
1614 sdmmc2_d47_pins_b: sdmmc2-d47-1 {
1616 pinmux = <STM32_PINMUX('A', 8, AF9)>, /* SDMMC2_D4 */
1617 <STM32_PINMUX('A', 9, AF10)>, /* SDMMC2_D5 */
1618 <STM32_PINMUX('C', 6, AF10)>, /* SDMMC2_D6 */
1619 <STM32_PINMUX('C', 7, AF10)>; /* SDMMC2_D7 */
1626 sdmmc2_d47_sleep_pins_b: sdmmc2-d47-sleep-1 {
1628 pinmux = <STM32_PINMUX('A', 8, ANALOG)>, /* SDMMC2_D4 */
1629 <STM32_PINMUX('A', 9, ANALOG)>, /* SDMMC2_D5 */
1630 <STM32_PINMUX('C', 6, ANALOG)>, /* SDMMC2_D6 */
1631 <STM32_PINMUX('C', 7, ANALOG)>; /* SDMMC2_D7 */
1635 sdmmc2_d47_pins_c: sdmmc2-d47-2 {
1637 pinmux = <STM32_PINMUX('A', 8, AF9)>, /* SDMMC2_D4 */
1638 <STM32_PINMUX('A', 15, AF9)>, /* SDMMC2_D5 */
1639 <STM32_PINMUX('C', 6, AF10)>, /* SDMMC2_D6 */
1640 <STM32_PINMUX('C', 7, AF10)>; /* SDMMC2_D7 */
1647 sdmmc2_d47_sleep_pins_c: sdmmc2-d47-sleep-2 {
1649 pinmux = <STM32_PINMUX('A', 8, ANALOG)>, /* SDMMC2_D4 */
1650 <STM32_PINMUX('A', 15, ANALOG)>, /* SDMMC2_D5 */
1651 <STM32_PINMUX('C', 6, ANALOG)>, /* SDMMC2_D6 */
1652 <STM32_PINMUX('C', 7, ANALOG)>; /* SDMMC2_D7 */
1656 sdmmc2_d47_pins_d: sdmmc2-d47-3 {
1658 pinmux = <STM32_PINMUX('A', 8, AF9)>, /* SDMMC2_D4 */
1659 <STM32_PINMUX('A', 9, AF10)>, /* SDMMC2_D5 */
1660 <STM32_PINMUX('E', 5, AF9)>, /* SDMMC2_D6 */
1661 <STM32_PINMUX('C', 7, AF10)>; /* SDMMC2_D7 */
1665 sdmmc2_d47_sleep_pins_d: sdmmc2-d47-sleep-3 {
1667 pinmux = <STM32_PINMUX('A', 8, ANALOG)>, /* SDMMC2_D4 */
1668 <STM32_PINMUX('A', 9, ANALOG)>, /* SDMMC2_D5 */
1669 <STM32_PINMUX('E', 5, ANALOG)>, /* SDMMC2_D6 */
1670 <STM32_PINMUX('C', 7, ANALOG)>; /* SDMMC2_D7 */
1674 sdmmc3_b4_pins_a: sdmmc3-b4-0 {
1676 pinmux = <STM32_PINMUX('F', 0, AF9)>, /* SDMMC3_D0 */
1677 <STM32_PINMUX('F', 4, AF9)>, /* SDMMC3_D1 */
1678 <STM32_PINMUX('F', 5, AF9)>, /* SDMMC3_D2 */
1679 <STM32_PINMUX('D', 7, AF10)>, /* SDMMC3_D3 */
1680 <STM32_PINMUX('F', 1, AF9)>; /* SDMMC3_CMD */
1686 pinmux = <STM32_PINMUX('G', 15, AF10)>; /* SDMMC3_CK */
1693 sdmmc3_b4_od_pins_a: sdmmc3-b4-od-0 {
1695 pinmux = <STM32_PINMUX('F', 0, AF9)>, /* SDMMC3_D0 */
1696 <STM32_PINMUX('F', 4, AF9)>, /* SDMMC3_D1 */
1697 <STM32_PINMUX('F', 5, AF9)>, /* SDMMC3_D2 */
1698 <STM32_PINMUX('D', 7, AF10)>; /* SDMMC3_D3 */
1704 pinmux = <STM32_PINMUX('G', 15, AF10)>; /* SDMMC3_CK */
1710 pinmux = <STM32_PINMUX('F', 1, AF9)>; /* SDMMC2_CMD */
1717 sdmmc3_b4_sleep_pins_a: sdmmc3-b4-sleep-0 {
1719 pinmux = <STM32_PINMUX('F', 0, ANALOG)>, /* SDMMC3_D0 */
1720 <STM32_PINMUX('F', 4, ANALOG)>, /* SDMMC3_D1 */
1721 <STM32_PINMUX('F', 5, ANALOG)>, /* SDMMC3_D2 */
1722 <STM32_PINMUX('D', 7, ANALOG)>, /* SDMMC3_D3 */
1723 <STM32_PINMUX('G', 15, ANALOG)>, /* SDMMC3_CK */
1724 <STM32_PINMUX('F', 1, ANALOG)>; /* SDMMC3_CMD */
1728 sdmmc3_b4_pins_b: sdmmc3-b4-1 {
1730 pinmux = <STM32_PINMUX('F', 0, AF9)>, /* SDMMC3_D0 */
1731 <STM32_PINMUX('F', 4, AF9)>, /* SDMMC3_D1 */
1732 <STM32_PINMUX('D', 5, AF10)>, /* SDMMC3_D2 */
1733 <STM32_PINMUX('D', 7, AF10)>, /* SDMMC3_D3 */
1734 <STM32_PINMUX('D', 0, AF10)>; /* SDMMC3_CMD */
1740 pinmux = <STM32_PINMUX('G', 15, AF10)>; /* SDMMC3_CK */
1747 sdmmc3_b4_od_pins_b: sdmmc3-b4-od-1 {
1749 pinmux = <STM32_PINMUX('F', 0, AF9)>, /* SDMMC3_D0 */
1750 <STM32_PINMUX('F', 4, AF9)>, /* SDMMC3_D1 */
1751 <STM32_PINMUX('D', 5, AF10)>, /* SDMMC3_D2 */
1752 <STM32_PINMUX('D', 7, AF10)>; /* SDMMC3_D3 */
1758 pinmux = <STM32_PINMUX('G', 15, AF10)>; /* SDMMC3_CK */
1764 pinmux = <STM32_PINMUX('D', 0, AF10)>; /* SDMMC2_CMD */
1771 sdmmc3_b4_sleep_pins_b: sdmmc3-b4-sleep-1 {
1773 pinmux = <STM32_PINMUX('F', 0, ANALOG)>, /* SDMMC3_D0 */
1774 <STM32_PINMUX('F', 4, ANALOG)>, /* SDMMC3_D1 */
1775 <STM32_PINMUX('D', 5, ANALOG)>, /* SDMMC3_D2 */
1776 <STM32_PINMUX('D', 7, ANALOG)>, /* SDMMC3_D3 */
1777 <STM32_PINMUX('G', 15, ANALOG)>, /* SDMMC3_CK */
1778 <STM32_PINMUX('D', 0, ANALOG)>; /* SDMMC3_CMD */
1782 spdifrx_pins_a: spdifrx-0 {
1784 pinmux = <STM32_PINMUX('G', 12, AF8)>; /* SPDIF_IN1 */
1789 spdifrx_sleep_pins_a: spdifrx-sleep-0 {
1791 pinmux = <STM32_PINMUX('G', 12, ANALOG)>; /* SPDIF_IN1 */
1795 spi2_pins_a: spi2-0 {
1797 pinmux = <STM32_PINMUX('B', 10, AF5)>, /* SPI1_SCK */
1798 <STM32_PINMUX('I', 3, AF5)>; /* SPI1_MOSI */
1805 pinmux = <STM32_PINMUX('I', 2, AF5)>; /* SPI1_MISO */
1810 spi4_pins_a: spi4-0 {
1812 pinmux = <STM32_PINMUX('E', 12, AF5)>, /* SPI4_SCK */
1813 <STM32_PINMUX('E', 6, AF5)>; /* SPI4_MOSI */
1819 pinmux = <STM32_PINMUX('E', 13, AF5)>; /* SPI4_MISO */
1824 stusb1600_pins_a: stusb1600-0 {
1826 pinmux = <STM32_PINMUX('I', 11, GPIO)>;
1831 uart4_pins_a: uart4-0 {
1833 pinmux = <STM32_PINMUX('G', 11, AF6)>; /* UART4_TX */
1839 pinmux = <STM32_PINMUX('B', 2, AF8)>; /* UART4_RX */
1844 uart4_idle_pins_a: uart4-idle-0 {
1846 pinmux = <STM32_PINMUX('G', 11, ANALOG)>; /* UART4_TX */
1849 pinmux = <STM32_PINMUX('B', 2, AF8)>; /* UART4_RX */
1854 uart4_sleep_pins_a: uart4-sleep-0 {
1856 pinmux = <STM32_PINMUX('G', 11, ANALOG)>, /* UART4_TX */
1857 <STM32_PINMUX('B', 2, ANALOG)>; /* UART4_RX */
1861 uart4_pins_b: uart4-1 {
1863 pinmux = <STM32_PINMUX('D', 1, AF8)>; /* UART4_TX */
1869 pinmux = <STM32_PINMUX('B', 2, AF8)>; /* UART4_RX */
1874 uart4_pins_c: uart4-2 {
1876 pinmux = <STM32_PINMUX('G', 11, AF6)>; /* UART4_TX */
1882 pinmux = <STM32_PINMUX('B', 2, AF8)>; /* UART4_RX */
1887 uart7_pins_a: uart7-0 {
1889 pinmux = <STM32_PINMUX('E', 8, AF7)>; /* UART7_TX */
1895 pinmux = <STM32_PINMUX('E', 7, AF7)>, /* UART7_RX */
1896 <STM32_PINMUX('E', 10, AF7)>, /* UART7_CTS */
1897 <STM32_PINMUX('E', 9, AF7)>; /* UART7_RTS */
1902 uart7_pins_b: uart7-1 {
1904 pinmux = <STM32_PINMUX('F', 7, AF7)>; /* UART7_TX */
1910 pinmux = <STM32_PINMUX('F', 6, AF7)>; /* UART7_RX */
1915 uart7_pins_c: uart7-2 {
1917 pinmux = <STM32_PINMUX('E', 8, AF7)>; /* UART7_TX */
1923 pinmux = <STM32_PINMUX('E', 7, AF7)>; /* UART7_RX */
1928 uart7_idle_pins_c: uart7-idle-2 {
1930 pinmux = <STM32_PINMUX('E', 8, ANALOG)>; /* UART7_TX */
1933 pinmux = <STM32_PINMUX('E', 7, AF7)>; /* UART7_RX */
1938 uart7_sleep_pins_c: uart7-sleep-2 {
1940 pinmux = <STM32_PINMUX('E', 8, ANALOG)>, /* UART7_TX */
1941 <STM32_PINMUX('E', 7, ANALOG)>; /* UART7_RX */
1945 uart8_pins_a: uart8-0 {
1947 pinmux = <STM32_PINMUX('E', 1, AF8)>; /* UART8_TX */
1953 pinmux = <STM32_PINMUX('E', 0, AF8)>; /* UART8_RX */
1958 uart8_rtscts_pins_a: uart8rtscts-0 {
1960 pinmux = <STM32_PINMUX('G', 7, AF8)>, /* UART8_RTS */
1961 <STM32_PINMUX('G', 10, AF8)>; /* UART8_CTS */
1966 usart2_pins_a: usart2-0 {
1968 pinmux = <STM32_PINMUX('F', 5, AF7)>, /* USART2_TX */
1969 <STM32_PINMUX('D', 4, AF7)>; /* USART2_RTS */
1975 pinmux = <STM32_PINMUX('D', 6, AF7)>, /* USART2_RX */
1976 <STM32_PINMUX('D', 3, AF7)>; /* USART2_CTS_NSS */
1981 usart2_sleep_pins_a: usart2-sleep-0 {
1983 pinmux = <STM32_PINMUX('F', 5, ANALOG)>, /* USART2_TX */
1984 <STM32_PINMUX('D', 4, ANALOG)>, /* USART2_RTS */
1985 <STM32_PINMUX('D', 6, ANALOG)>, /* USART2_RX */
1986 <STM32_PINMUX('D', 3, ANALOG)>; /* USART2_CTS_NSS */
1990 usart2_pins_b: usart2-1 {
1992 pinmux = <STM32_PINMUX('F', 5, AF7)>, /* USART2_TX */
1993 <STM32_PINMUX('A', 1, AF7)>; /* USART2_RTS */
1999 pinmux = <STM32_PINMUX('F', 4, AF7)>, /* USART2_RX */
2000 <STM32_PINMUX('E', 15, AF7)>; /* USART2_CTS_NSS */
2005 usart2_sleep_pins_b: usart2-sleep-1 {
2007 pinmux = <STM32_PINMUX('F', 5, ANALOG)>, /* USART2_TX */
2008 <STM32_PINMUX('A', 1, ANALOG)>, /* USART2_RTS */
2009 <STM32_PINMUX('F', 4, ANALOG)>, /* USART2_RX */
2010 <STM32_PINMUX('E', 15, ANALOG)>; /* USART2_CTS_NSS */
2014 usart2_pins_c: usart2-2 {
2016 pinmux = <STM32_PINMUX('D', 5, AF7)>, /* USART2_TX */
2017 <STM32_PINMUX('D', 4, AF7)>; /* USART2_RTS */
2023 pinmux = <STM32_PINMUX('D', 6, AF7)>, /* USART2_RX */
2024 <STM32_PINMUX('D', 3, AF7)>; /* USART2_CTS_NSS */
2029 usart2_idle_pins_c: usart2-idle-2 {
2031 pinmux = <STM32_PINMUX('D', 5, ANALOG)>, /* USART2_TX */
2032 <STM32_PINMUX('D', 3, ANALOG)>; /* USART2_CTS_NSS */
2035 pinmux = <STM32_PINMUX('D', 4, AF7)>; /* USART2_RTS */
2041 pinmux = <STM32_PINMUX('D', 6, AF7)>; /* USART2_RX */
2046 usart2_sleep_pins_c: usart2-sleep-2 {
2048 pinmux = <STM32_PINMUX('D', 5, ANALOG)>, /* USART2_TX */
2049 <STM32_PINMUX('D', 4, ANALOG)>, /* USART2_RTS */
2050 <STM32_PINMUX('D', 6, ANALOG)>, /* USART2_RX */
2051 <STM32_PINMUX('D', 3, ANALOG)>; /* USART2_CTS_NSS */
2055 usart3_pins_a: usart3-0 {
2057 pinmux = <STM32_PINMUX('B', 10, AF7)>; /* USART3_TX */
2063 pinmux = <STM32_PINMUX('B', 12, AF8)>; /* USART3_RX */
2068 usart3_pins_b: usart3-1 {
2070 pinmux = <STM32_PINMUX('B', 10, AF7)>, /* USART3_TX */
2071 <STM32_PINMUX('G', 8, AF8)>; /* USART3_RTS */
2077 pinmux = <STM32_PINMUX('B', 12, AF8)>, /* USART3_RX */
2078 <STM32_PINMUX('I', 10, AF8)>; /* USART3_CTS_NSS */
2083 usart3_idle_pins_b: usart3-idle-1 {
2085 pinmux = <STM32_PINMUX('B', 10, ANALOG)>, /* USART3_TX */
2086 <STM32_PINMUX('I', 10, ANALOG)>; /* USART3_CTS_NSS */
2089 pinmux = <STM32_PINMUX('G', 8, AF8)>; /* USART3_RTS */
2095 pinmux = <STM32_PINMUX('B', 12, AF8)>; /* USART3_RX */
2100 usart3_sleep_pins_b: usart3-sleep-1 {
2102 pinmux = <STM32_PINMUX('B', 10, ANALOG)>, /* USART3_TX */
2103 <STM32_PINMUX('G', 8, ANALOG)>, /* USART3_RTS */
2104 <STM32_PINMUX('I', 10, ANALOG)>, /* USART3_CTS_NSS */
2105 <STM32_PINMUX('B', 12, ANALOG)>; /* USART3_RX */
2109 usart3_pins_c: usart3-2 {
2111 pinmux = <STM32_PINMUX('B', 10, AF7)>, /* USART3_TX */
2112 <STM32_PINMUX('G', 8, AF8)>; /* USART3_RTS */
2118 pinmux = <STM32_PINMUX('B', 12, AF8)>, /* USART3_RX */
2119 <STM32_PINMUX('B', 13, AF7)>; /* USART3_CTS_NSS */
2124 usart3_idle_pins_c: usart3-idle-2 {
2126 pinmux = <STM32_PINMUX('B', 10, ANALOG)>, /* USART3_TX */
2127 <STM32_PINMUX('B', 13, ANALOG)>; /* USART3_CTS_NSS */
2130 pinmux = <STM32_PINMUX('G', 8, AF8)>; /* USART3_RTS */
2136 pinmux = <STM32_PINMUX('B', 12, AF8)>; /* USART3_RX */
2141 usart3_sleep_pins_c: usart3-sleep-2 {
2143 pinmux = <STM32_PINMUX('B', 10, ANALOG)>, /* USART3_TX */
2144 <STM32_PINMUX('G', 8, ANALOG)>, /* USART3_RTS */
2145 <STM32_PINMUX('B', 13, ANALOG)>, /* USART3_CTS_NSS */
2146 <STM32_PINMUX('B', 12, ANALOG)>; /* USART3_RX */
2150 usart3_pins_d: usart3-3 {
2152 pinmux = <STM32_PINMUX('B', 10, AF7)>, /* USART3_TX */
2153 <STM32_PINMUX('G', 8, AF8)>; /* USART3_RTS */
2159 pinmux = <STM32_PINMUX('D', 9, AF7)>, /* USART3_RX */
2160 <STM32_PINMUX('D', 11, AF7)>; /* USART3_CTS_NSS */
2165 usart3_idle_pins_d: usart3-idle-3 {
2167 pinmux = <STM32_PINMUX('B', 10, ANALOG)>, /* USART3_TX */
2168 <STM32_PINMUX('G', 8, ANALOG)>, /* USART3_RTS */
2169 <STM32_PINMUX('D', 11, ANALOG)>; /* USART3_CTS_NSS */
2172 pinmux = <STM32_PINMUX('D', 9, AF7)>; /* USART3_RX */
2177 usart3_sleep_pins_d: usart3-sleep-3 {
2179 pinmux = <STM32_PINMUX('B', 10, ANALOG)>, /* USART3_TX */
2180 <STM32_PINMUX('G', 8, ANALOG)>, /* USART3_RTS */
2181 <STM32_PINMUX('D', 11, ANALOG)>, /* USART3_CTS_NSS */
2182 <STM32_PINMUX('D', 9, ANALOG)>; /* USART3_RX */
2186 usbotg_hs_pins_a: usbotg-hs-0 {
2188 pinmux = <STM32_PINMUX('A', 10, ANALOG)>; /* OTG_ID */
2192 usbotg_fs_dp_dm_pins_a: usbotg-fs-dp-dm-0 {
2194 pinmux = <STM32_PINMUX('A', 11, ANALOG)>, /* OTG_FS_DM */
2195 <STM32_PINMUX('A', 12, ANALOG)>; /* OTG_FS_DP */
2201 i2c2_pins_b2: i2c2-0 {
2203 pinmux = <STM32_PINMUX('Z', 0, AF3)>; /* I2C2_SCL */
2210 i2c2_sleep_pins_b2: i2c2-sleep-0 {
2212 pinmux = <STM32_PINMUX('Z', 0, ANALOG)>; /* I2C2_SCL */
2216 i2c4_pins_a: i2c4-0 {
2218 pinmux = <STM32_PINMUX('Z', 4, AF6)>, /* I2C4_SCL */
2219 <STM32_PINMUX('Z', 5, AF6)>; /* I2C4_SDA */
2226 i2c4_sleep_pins_a: i2c4-sleep-0 {
2228 pinmux = <STM32_PINMUX('Z', 4, ANALOG)>, /* I2C4_SCL */
2229 <STM32_PINMUX('Z', 5, ANALOG)>; /* I2C4_SDA */
2233 i2c6_pins_a: i2c6-0 {
2235 pinmux = <STM32_PINMUX('Z', 6, AF2)>, /* I2C6_SCL */
2236 <STM32_PINMUX('Z', 7, AF2)>; /* I2C6_SDA */
2243 i2c6_sleep_pins_a: i2c6-sleep-0 {
2245 pinmux = <STM32_PINMUX('Z', 6, ANALOG)>, /* I2C6_SCL */
2246 <STM32_PINMUX('Z', 7, ANALOG)>; /* I2C6_SDA */
2250 spi1_pins_a: spi1-0 {
2252 pinmux = <STM32_PINMUX('Z', 0, AF5)>, /* SPI1_SCK */
2253 <STM32_PINMUX('Z', 2, AF5)>; /* SPI1_MOSI */
2260 pinmux = <STM32_PINMUX('Z', 1, AF5)>; /* SPI1_MISO */
2265 spi1_pins_b: spi1-1 {
2267 pinmux = <STM32_PINMUX('A', 5, AF5)>, /* SPI1_SCK */
2268 <STM32_PINMUX('B', 5, AF5)>; /* SPI1_MOSI */
2275 pinmux = <STM32_PINMUX('A', 6, AF5)>; /* SPI1_MISO */