pinctrl: Fix return value about devm_platform_ioremap_resource()
[linux-2.6-microblaze.git] / Documentation / vm / hmm.rst
1 .. hmm:
2
3 =====================================
4 Heterogeneous Memory Management (HMM)
5 =====================================
6
7 Provide infrastructure and helpers to integrate non-conventional memory (device
8 memory like GPU on board memory) into regular kernel path, with the cornerstone
9 of this being specialized struct page for such memory (see sections 5 to 7 of
10 this document).
11
12 HMM also provides optional helpers for SVM (Share Virtual Memory), i.e.,
13 allowing a device to transparently access program addresses coherently with
14 the CPU meaning that any valid pointer on the CPU is also a valid pointer
15 for the device. This is becoming mandatory to simplify the use of advanced
16 heterogeneous computing where GPU, DSP, or FPGA are used to perform various
17 computations on behalf of a process.
18
19 This document is divided as follows: in the first section I expose the problems
20 related to using device specific memory allocators. In the second section, I
21 expose the hardware limitations that are inherent to many platforms. The third
22 section gives an overview of the HMM design. The fourth section explains how
23 CPU page-table mirroring works and the purpose of HMM in this context. The
24 fifth section deals with how device memory is represented inside the kernel.
25 Finally, the last section presents a new migration helper that allows
26 leveraging the device DMA engine.
27
28 .. contents:: :local:
29
30 Problems of using a device specific memory allocator
31 ====================================================
32
33 Devices with a large amount of on board memory (several gigabytes) like GPUs
34 have historically managed their memory through dedicated driver specific APIs.
35 This creates a disconnect between memory allocated and managed by a device
36 driver and regular application memory (private anonymous, shared memory, or
37 regular file backed memory). From here on I will refer to this aspect as split
38 address space. I use shared address space to refer to the opposite situation:
39 i.e., one in which any application memory region can be used by a device
40 transparently.
41
42 Split address space happens because devices can only access memory allocated
43 through a device specific API. This implies that all memory objects in a program
44 are not equal from the device point of view which complicates large programs
45 that rely on a wide set of libraries.
46
47 Concretely, this means that code that wants to leverage devices like GPUs needs
48 to copy objects between generically allocated memory (malloc, mmap private, mmap
49 share) and memory allocated through the device driver API (this still ends up
50 with an mmap but of the device file).
51
52 For flat data sets (array, grid, image, ...) this isn't too hard to achieve but
53 for complex data sets (list, tree, ...) it's hard to get right. Duplicating a
54 complex data set needs to re-map all the pointer relations between each of its
55 elements. This is error prone and programs get harder to debug because of the
56 duplicate data set and addresses.
57
58 Split address space also means that libraries cannot transparently use data
59 they are getting from the core program or another library and thus each library
60 might have to duplicate its input data set using the device specific memory
61 allocator. Large projects suffer from this and waste resources because of the
62 various memory copies.
63
64 Duplicating each library API to accept as input or output memory allocated by
65 each device specific allocator is not a viable option. It would lead to a
66 combinatorial explosion in the library entry points.
67
68 Finally, with the advance of high level language constructs (in C++ but in
69 other languages too) it is now possible for the compiler to leverage GPUs and
70 other devices without programmer knowledge. Some compiler identified patterns
71 are only do-able with a shared address space. It is also more reasonable to use
72 a shared address space for all other patterns.
73
74
75 I/O bus, device memory characteristics
76 ======================================
77
78 I/O buses cripple shared address spaces due to a few limitations. Most I/O
79 buses only allow basic memory access from device to main memory; even cache
80 coherency is often optional. Access to device memory from a CPU is even more
81 limited. More often than not, it is not cache coherent.
82
83 If we only consider the PCIE bus, then a device can access main memory (often
84 through an IOMMU) and be cache coherent with the CPUs. However, it only allows
85 a limited set of atomic operations from the device on main memory. This is worse
86 in the other direction: the CPU can only access a limited range of the device
87 memory and cannot perform atomic operations on it. Thus device memory cannot
88 be considered the same as regular memory from the kernel point of view.
89
90 Another crippling factor is the limited bandwidth (~32GBytes/s with PCIE 4.0
91 and 16 lanes). This is 33 times less than the fastest GPU memory (1 TBytes/s).
92 The final limitation is latency. Access to main memory from the device has an
93 order of magnitude higher latency than when the device accesses its own memory.
94
95 Some platforms are developing new I/O buses or additions/modifications to PCIE
96 to address some of these limitations (OpenCAPI, CCIX). They mainly allow
97 two-way cache coherency between CPU and device and allow all atomic operations the
98 architecture supports. Sadly, not all platforms are following this trend and
99 some major architectures are left without hardware solutions to these problems.
100
101 So for shared address space to make sense, not only must we allow devices to
102 access any memory but we must also permit any memory to be migrated to device
103 memory while the device is using it (blocking CPU access while it happens).
104
105
106 Shared address space and migration
107 ==================================
108
109 HMM intends to provide two main features. The first one is to share the address
110 space by duplicating the CPU page table in the device page table so the same
111 address points to the same physical memory for any valid main memory address in
112 the process address space.
113
114 To achieve this, HMM offers a set of helpers to populate the device page table
115 while keeping track of CPU page table updates. Device page table updates are
116 not as easy as CPU page table updates. To update the device page table, you must
117 allocate a buffer (or use a pool of pre-allocated buffers) and write GPU
118 specific commands in it to perform the update (unmap, cache invalidations, and
119 flush, ...). This cannot be done through common code for all devices. Hence
120 why HMM provides helpers to factor out everything that can be while leaving the
121 hardware specific details to the device driver.
122
123 The second mechanism HMM provides is a new kind of ZONE_DEVICE memory that
124 allows allocating a struct page for each page of device memory. Those pages
125 are special because the CPU cannot map them. However, they allow migrating
126 main memory to device memory using existing migration mechanisms and everything
127 looks like a page that is swapped out to disk from the CPU point of view. Using a
128 struct page gives the easiest and cleanest integration with existing mm
129 mechanisms. Here again, HMM only provides helpers, first to hotplug new ZONE_DEVICE
130 memory for the device memory and second to perform migration. Policy decisions
131 of what and when to migrate is left to the device driver.
132
133 Note that any CPU access to a device page triggers a page fault and a migration
134 back to main memory. For example, when a page backing a given CPU address A is
135 migrated from a main memory page to a device page, then any CPU access to
136 address A triggers a page fault and initiates a migration back to main memory.
137
138 With these two features, HMM not only allows a device to mirror process address
139 space and keeps both CPU and device page tables synchronized, but also
140 leverages device memory by migrating the part of the data set that is actively being
141 used by the device.
142
143
144 Address space mirroring implementation and API
145 ==============================================
146
147 Address space mirroring's main objective is to allow duplication of a range of
148 CPU page table into a device page table; HMM helps keep both synchronized. A
149 device driver that wants to mirror a process address space must start with the
150 registration of a mmu_interval_notifier::
151
152  int mmu_interval_notifier_insert(struct mmu_interval_notifier *interval_sub,
153                                   struct mm_struct *mm, unsigned long start,
154                                   unsigned long length,
155                                   const struct mmu_interval_notifier_ops *ops);
156
157 During the ops->invalidate() callback the device driver must perform the
158 update action to the range (mark range read only, or fully unmap, etc.). The
159 device must complete the update before the driver callback returns.
160
161 When the device driver wants to populate a range of virtual addresses, it can
162 use::
163
164   long hmm_range_fault(struct hmm_range *range);
165
166 It will trigger a page fault on missing or read-only entries if write access is
167 requested (see below). Page faults use the generic mm page fault code path just
168 like a CPU page fault.
169
170 Both functions copy CPU page table entries into their pfns array argument. Each
171 entry in that array corresponds to an address in the virtual range. HMM
172 provides a set of flags to help the driver identify special CPU page table
173 entries.
174
175 Locking within the sync_cpu_device_pagetables() callback is the most important
176 aspect the driver must respect in order to keep things properly synchronized.
177 The usage pattern is::
178
179  int driver_populate_range(...)
180  {
181       struct hmm_range range;
182       ...
183
184       range.notifier = &interval_sub;
185       range.start = ...;
186       range.end = ...;
187       range.pfns = ...;
188       range.flags = ...;
189       range.values = ...;
190       range.pfn_shift = ...;
191
192       if (!mmget_not_zero(interval_sub->notifier.mm))
193           return -EFAULT;
194
195  again:
196       range.notifier_seq = mmu_interval_read_begin(&interval_sub);
197       down_read(&mm->mmap_sem);
198       ret = hmm_range_fault(&range);
199       if (ret) {
200           up_read(&mm->mmap_sem);
201           if (ret == -EBUSY)
202                  goto again;
203           return ret;
204       }
205       up_read(&mm->mmap_sem);
206
207       take_lock(driver->update);
208       if (mmu_interval_read_retry(&ni, range.notifier_seq) {
209           release_lock(driver->update);
210           goto again;
211       }
212
213       /* Use pfns array content to update device page table,
214        * under the update lock */
215
216       release_lock(driver->update);
217       return 0;
218  }
219
220 The driver->update lock is the same lock that the driver takes inside its
221 invalidate() callback. That lock must be held before calling
222 mmu_interval_read_retry() to avoid any race with a concurrent CPU page table
223 update.
224
225 Leverage default_flags and pfn_flags_mask
226 =========================================
227
228 The hmm_range struct has 2 fields, default_flags and pfn_flags_mask, that specify
229 fault or snapshot policy for the whole range instead of having to set them
230 for each entry in the pfns array.
231
232 For instance, if the device flags for range.flags are::
233
234     range.flags[HMM_PFN_VALID] = (1 << 63);
235     range.flags[HMM_PFN_WRITE] = (1 << 62);
236
237 and the device driver wants pages for a range with at least read permission,
238 it sets::
239
240     range->default_flags = (1 << 63);
241     range->pfn_flags_mask = 0;
242
243 and calls hmm_range_fault() as described above. This will fill fault all pages
244 in the range with at least read permission.
245
246 Now let's say the driver wants to do the same except for one page in the range for
247 which it wants to have write permission. Now driver set::
248
249     range->default_flags = (1 << 63);
250     range->pfn_flags_mask = (1 << 62);
251     range->pfns[index_of_write] = (1 << 62);
252
253 With this, HMM will fault in all pages with at least read (i.e., valid) and for the
254 address == range->start + (index_of_write << PAGE_SHIFT) it will fault with
255 write permission i.e., if the CPU pte does not have write permission set then HMM
256 will call handle_mm_fault().
257
258 Note that HMM will populate the pfns array with write permission for any page
259 that is mapped with CPU write permission no matter what values are set
260 in default_flags or pfn_flags_mask.
261
262
263 Represent and manage device memory from core kernel point of view
264 =================================================================
265
266 Several different designs were tried to support device memory. The first one
267 used a device specific data structure to keep information about migrated memory
268 and HMM hooked itself in various places of mm code to handle any access to
269 addresses that were backed by device memory. It turns out that this ended up
270 replicating most of the fields of struct page and also needed many kernel code
271 paths to be updated to understand this new kind of memory.
272
273 Most kernel code paths never try to access the memory behind a page
274 but only care about struct page contents. Because of this, HMM switched to
275 directly using struct page for device memory which left most kernel code paths
276 unaware of the difference. We only need to make sure that no one ever tries to
277 map those pages from the CPU side.
278
279 Migration to and from device memory
280 ===================================
281
282 Because the CPU cannot access device memory, migration must use the device DMA
283 engine to perform copy from and to device memory. For this we need to use
284 migrate_vma_setup(), migrate_vma_pages(), and migrate_vma_finalize() helpers.
285
286
287 Memory cgroup (memcg) and rss accounting
288 ========================================
289
290 For now, device memory is accounted as any regular page in rss counters (either
291 anonymous if device page is used for anonymous, file if device page is used for
292 file backed page, or shmem if device page is used for shared memory). This is a
293 deliberate choice to keep existing applications, that might start using device
294 memory without knowing about it, running unimpacted.
295
296 A drawback is that the OOM killer might kill an application using a lot of
297 device memory and not a lot of regular system memory and thus not freeing much
298 system memory. We want to gather more real world experience on how applications
299 and system react under memory pressure in the presence of device memory before
300 deciding to account device memory differently.
301
302
303 Same decision was made for memory cgroup. Device memory pages are accounted
304 against same memory cgroup a regular page would be accounted to. This does
305 simplify migration to and from device memory. This also means that migration
306 back from device memory to regular memory cannot fail because it would
307 go above memory cgroup limit. We might revisit this choice latter on once we
308 get more experience in how device memory is used and its impact on memory
309 resource control.
310
311
312 Note that device memory can never be pinned by a device driver nor through GUP
313 and thus such memory is always free upon process exit. Or when last reference
314 is dropped in case of shared memory or file backed memory.